电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索

SN74LV161ADRE4

器件型号:SN74LV161ADRE4
器件类别:半导体    模拟混合信号IC   
厂商名称:Texas Instruments
厂商官网:http://www.ti.com/
标准:
下载文档

器件描述

Counter ICs 4-Bit Synch Binary Counter

参数

产品属性属性值
Product AttributeAttribute Value
制造商:
Manufacturer:
Texas Instruments
产品种类:
Product Category:
Counter ICs
RoHS:YES
安装风格:
Mounting Style:
SMD/SMT
封装 / 箱体:
Package / Case:
SOIC-16
Counter Type:Binary
Logic Family:LV-A
Number of Bits:4 bit
Counting Sequence:Up
工作电源电压:
Operating Supply Voltage:
2 V to 5.5 V
最小工作温度:
Minimum Operating Temperature:
- 40 C
最大工作温度:
Maximum Operating Temperature:
+ 85 C
系列:
Series:
SN74LV161A
封装:
Packaging:
Cut Tape
封装:
Packaging:
MouseReel
封装:
Packaging:
Reel
Function:Counter
工作温度范围:
Operating Temperature Range:
- 40 C to + 85 C
Output Current:+/- 12 mA
商标:
Brand:
Texas Instruments
产品类型:
Product Type:
Counter ICs
工厂包装数量:
Factory Pack Quantity:
2500
子类别:
Subcategory:
Counter ICs
单位重量:
Unit Weight:
0.004998 oz

文档预览

SN74LV161ADRE4器件文档内容

                                                                     SN54LV161A, SN74LV161A
                                                  4BIT SYNCHRONOUS BINARY COUNTERS

  D 2-V to 5.5-V VCC Operation                                     SCLS404F - APRIL 1998 - REVISED DECEMBER 2005
  D Max tpd of 9.5 ns at 5 V
  D Typical VOLP (Output Ground Bounce)                      SN54LV161A . . . J OR W PACKAGE
                                                  SN74LV161A . . . D, DB, DGV, NS, OR PW PACKAGE
        <0.8 V at VCC = 3.3 V, TA = 25C
                                                                              (TOP VIEW)
  D Typical VOHV (Output VOH Undershoot)
                                                                                                  CLR 1   16 VCC
        >2.3 V at VCC = 3.3 V, TA = 25C                                                          CLK 2   15 RCO

  D Support Mixed-Mode Voltage Operation on                                                           A3  14 QA
                                                                                                      B4  13 QB
        All Ports                                                                                     C5  12 QC
                                                                                                      D6  11 QD
  D Internal Look-Ahead for Fast Counting                                                         ENP 7   10 ENT
  D Carry Output for n-Bit Cascading                                                              GND 8
  D Synchronous Counting                                                                                   9 LOAD
  D Synchronously Programmable
  D Ioff Supports Partial-Power-Down Mode                 SN54LV161A . . . FK PACKAGE
                                                                       (TOP VIEW)
        Operation
                                                                                                        CLK
  D Latch-Up Performance Exceeds 100 mA Per                                                                 CLR
                                                                                                                NC
        JESD 78, Class II                                                                                           VCC
                                                                                                                        RCO
  D ESD Protection Exceeds JESD 22
                                                                                                  A4    3 2 1 20 19
        - 2000-V Human-Body Model (A114-A)                                                                        18 QA
        - 200-V Machine Model (A115-A)
        - 1000-V Charged-Device Model (C101)                                                      B5              17 QB

description/ordering information                          NC 6                                                    16 NC

                                                                                                  C7              15 QC

                                                                                                  D  8            14         QD
                                                                                                        9 10 11 12 13

The 'LV161A devices are 4-bit synchronous                                                               ENP
                                                                                                            GND
binary counters designed for 2-V to 5.5-V VCC
operation.                                                                                                      NC
                                                                                                                     LOAD

                                                                                                                        ENT

                                                          NC - No internal connection

                                    ORDERING INFORMATION

TA                      PACKAGE                    ORDERABLE                                              TOP-SIDE
                                                  PART NUMBER                                             MARKING

    SOIC - D                        Tube of 40    SN74LV161AD                                           LV161A
                                    Reel of 2500  SN74LV161ADR

    SOP - NS                        Reel of 2000 SN74LV161ANSR                                          74LV161A

                         SSOP - DB  Reel of 2000  SN74LV161ADBR                                         LV161A
-40C to 85C                       Tube of 90    SN74LV161APW

    TSSOP - PW                      Reel of 2000  SN74LV161APWR                                         LV161A
                                    Reel of 250   SN74LV161APWT

    TVSOP - DGV Reel of 2000 SN74LV161ADGVR                                                             LV161A

    CDIP - J                        Tube of 25    SNJ54LV161AJ                                          SNJ54LV161AJ

-55C to 125C CFP - W              Tube of 150 SNJ54LV161AW                                            SNJ54LV161AW

    LCCC - FK                       Tube of 55    SNJ54LV161AFK                                         SNJ54LV161AFK

Package drawings, standard packing quantities, thermal data, symbolization, and PCB design guidelines

are available at www.ti.com/sc/package.

Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of
Texas Instruments semiconductor products and disclaimers thereto appears at the end of this data sheet.

UNLESS OTHERWISE NOTED this document contains PRODUCTION                                             Copyright  2005, Texas Instruments Incorporated
DATA information current as of publication date. Products conform to                                                                                          1
specifications per the terms of Texas Instruments standard warranty.
Production processing does not necessarily include testing of all
parameters.

                                                    POST OFFICE BOX 655303 DALLAS, TEXAS 75265
SN54LV161A, SN74LV161A
4BIT SYNCHRONOUS BINARY COUNTERS

SCLS404F - APRIL 1998 - REVISED DECEMBER 2005

description/ordering information (continued)
       These synchronous, presettable counters feature an internal carry look-ahead for application in high-speed
       counting designs. Synchronous operation is provided by having all flip-flops clocked simultaneously so that the
       outputs change coincident with each other when so instructed by the count-enable (ENP, ENT) inputs and
       internal gating. This mode of operation eliminates the output counting spikes that normally are associated with
       synchronous (ripple-clock) counters. A buffered clock (CLK) input triggers the four flip-flops on the rising
       (positive-going) edge of the clock waveform.

       These counters are fully programmable; that is, they can be preset to any number between 0 and 9 or 15. As
       presetting is synchronous, setting up a low level at the load input disables the counter and causes the outputs
       to agree with the setup data after the next clock pulse, regardless of the levels of the enable inputs.

       The clear function for the 'LV161A devices is asynchronous. A low level at the clear (CLR) input sets all four
       of the flip-flop outputs low, regardless of the levels of the CLK, load (LOAD), or enable inputs.

       The carry look-ahead circuitry provides for cascading counters for n-bit synchronous applications without
       additional gating. Instrumental in accomplishing this function are ENP, ENT, and a ripple-carry output (RCO).
       Both ENP and ENT must be high to count, and ENT is fed forward to enable RCO. Enabling RCO produces a
       high-level pulse while the count is maximum (9 or 15 with QA high). This high-level overflow ripple-carry pulse
       can be used to enable successive cascaded stages. Transitions at ENP or ENT are allowed, regardless of the
       level of CLK.

       These counters feature a fully independent clock circuit. Changes at control inputs (ENP, ENT, or LOAD) that
       modify the operating mode have no effect on the contents of the counter until clocking occurs. The function of
       the counter (whether enabled, disabled, loading, or counting) is dictated solely by the conditions meeting the
       stable setup and hold times.

       These devices are fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the
       outputs, preventing damaging current backflow through the devices when they are powered down.

                    FUNCTION TABLE

         INPUTS                      OUTPUTS

   CLR LOAD ENP ENT CLK QA QB QC QD                          FUNCTION

   L  X  X       X  X             L  L  L                 L  Reset to "0"
                                                             Preset Data
   H  L  X       X                A  B  C                 D
                                                              No Count
   H  H  X       L                   No Change                No Count

   H  H  L       X                   No Change                  Count
                                                              No Count
   H  H  H       H                   Count up

   H  X  X       X                   No Change

2            POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                   SN54LV161A, SN74LV161A
                                4BIT SYNCHRONOUS BINARY COUNTERS

                                                         SCLS404F - APRIL 1998 - REVISED DECEMBER 2005

logic diagram (positive logic)    LD                                          15
                                  CK                                               RCO
       LOAD 9
          ENT 10                 CK LD
          ENP 7                 R

                   2
          CLK

                   1
          CLR

     3                                  M1                                    14
A                                       G2                                         QA

     4                                    1, 2T/1C3                           13
B                                       G4                                         QB
                                        3D
                                        4R

                                        M1
                                        G2

                                          1, 2T/1C3
                                        G4
                                        3D
                                        4R

                                        M1                                    12
                                        G2                                         QC

C5                                        1, 2T/1C3
                                        G4
                                        3D
                                        4R

                                        M1                                    11
                                        G2                                         QD

     6                                    1, 2T/1C3
D                                       G4
                                        3D
                                        4R

For simplicity, routing of complementary signals LD and CK is not shown on this overall logic diagram. The uses of these signals are shown
  on the logic diagram of the D/T flip-flops.

Pin numbers shown are for the D, DB, DGV, J, NS, PW, and W packages.

                                 POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                                 3
SN54LV161A, SN74LV161A
4BIT SYNCHRONOUS BINARY COUNTERS

SCLS404F - APRIL 1998 - REVISED DECEMBER 2005

logic symbol, each D/T flip-flop

                        LD (Load)  M1                                                             Q (Output)
           TE (Toggle Enable)      G2

                      CK (Clock)     1, 2T/1C3
                                   G4
              D (Inverted Data)    3D
             R (Inverted Reset)    4R

logic diagram, each D/T flip-flop (positive logic)

      CK
      LD
      TE

   LD  TG

                                   TG                                                             TG                    Q

   LD  TG                          CK
                                                    TG
   D                                                                                              CK
                                                                                                                    TG

                                                                                              CK              CK
       R

The origins of LD and CK are shown in the overall logic diagram of the device.

4                                  POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                        SN54LV161A, SN74LV161A
                                                     4BIT SYNCHRONOUS BINARY COUNTERS

                                                                                 SCLS404F - APRIL 1998 - REVISED DECEMBER 2005

typical clear, preset, count, and inhibit sequence
       The following sequence is illustrated below:
            1. Clear outputs to zero (asynchronous)
            2. Preset to binary 12
            3. Count to 13, 14, 15, 0, 1, and 2
            4. Inhibit

             CLR
           LOAD

           A

                       B
  Data
Inputs

                       C

           D

           CLK
           ENP
           ENT

     Data    QA
Outputs      QB
             QC
             QD
           RCO

                                                12 13 14 15 0 1 2                Inhibit
                                                                          Count

                                 Sync Preset
                                 Clear

                          Async
                          Clear

                           POST OFFICE BOX 655303 DALLAS, TEXAS 75265                    5
SN54LV161A, SN74LV161A
4BIT SYNCHRONOUS BINARY COUNTERS

SCLS404F - APRIL 1998 - REVISED DECEMBER 2005

absolute maximum ratings over operating free-air temperature range (unless otherwise noted)

       Supply voltage range, VCC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -0.5 V to 7 V
       Input voltage range, VI (see Note 1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -0.5 V to 7 V
       Output voltage range applied in high or low state, VO (see Notes 1 and 2) . . . . . . . . . . -0.5 V to VCC + 0.5 V
       Voltage range applied to any output in the power-off state, VO (see Note 1) . . . . . . . . . . . . . . . . -0.5 V to 7 V
       Input clamp current, IIK (VI < 0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -20 mA
       Output clamp current, IOK (VO < 0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -50 mA
       Continuous output current, IO (VO = 0 to VCC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25 mA
       Continuous current through VCC or GND . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50 mA
       Package thermal impedance, JA (see Note 3): D package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 73C/W

                                                                       DB package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82C/W
                                                                       DGV package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120C/W
                                                                       NS package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64C/W
                                                                       PW package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108C/W
       Storage temperature range, Tstg . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -65C to 150C

Stresses beyond those listed under "absolute maximum ratings" may cause permanent damage to the device. These are stress ratings only, and
  functional operation of the device at these or any other conditions beyond those indicated under "recommended operating conditions" is not
  implied. Exposure to absolute-maximum-rated conditions for extended periods may affect device reliability.

NOTES: 1. The input and output negative-voltage ratings may be exceeded if the input and output current ratings are observed.
              2. This value is limited to 5.5 V maximum.
              3. The package thermal impedance is calculated in accordance with JESD 51-7.

6   POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                                                                SN54LV161A, SN74LV161A
                                                                                             4BIT SYNCHRONOUS BINARY COUNTERS

                                                                                                                        SCLS404F - APRIL 1998 - REVISED DECEMBER 2005

recommended operating conditions (see Note 4)

                                                                                                               SN54LV161A                     SN74LV161A

                                                                                                              MIN            MAX        MIN             MAX     UNIT

VCC Supply voltage                                                                                                      2    5.5              2         5.5     V

                                                                                  VCC = 2 V                             1.5                   1.5

VIH High-level input voltage                                                      VCC = 2.3 V to 2.7 V        VCC 0.7                 VCC 0.7               V

                                                                                  VCC = 3 V to 3.6 V          VCC 0.7                 VCC 0.7

                                                                                  VCC = 4.5 V to 5.5 V        VCC 0.7                 VCC 0.7

                                                                                  VCC = 2 V                                  0.5                        0.5

VIL  Low-level input voltage                                                      VCC = 2.3 V to 2.7 V                       VCC 0.3             VCC 0.3
                                                                                  VCC = 3 V to 3.6 V                         VCC 0.3                                  V

                                                                                                                                                   VCC 0.3

                                                                                  VCC = 4.5 V to 5.5 V                       VCC 0.3             VCC 0.3

VI   Input voltage                                                                                                      0    5.5              0         5.5     V

VO   Output voltage                                                                                                     0    VCC              0         VCC     V

                                                                                  VCC = 2 V                                  -50                        -50     A

                                                                                  VCC = 2.3 V to 2.7 V                       -2                         -2
                                                                                  VCC = 3 V to 3.6 V
IOH High-level output current                                                                                                -6                         -6      mA

                                                                                  VCC = 4.5 V to 5.5 V                       -12                        -12

                                                                                  VCC = 2 V                                  50                         50      A

                                                                                  VCC = 2.3 V to 2.7 V                             2                      2
                                                                                  VCC = 3 V to 3.6 V
IOL  Low-level output current                                                                                                      6                      6     mA

                                                                                  VCC = 4.5 V to 5.5 V                       12                         12

                                                                                  VCC = 2.3 V to 2.7 V                  0    200              0         200

t/v Input transition rise or fall rate                                            VCC = 3 V to 3.6 V                    0    100              0         100     ns/V

                                                                                  VCC = 4.5 V to 5.5 V                  0    20               0         20

TA   Operating free-air temperature                                                                           -55            125        -40             85      C

NOTE 4: All unused inputs of the device must be held at VCC or GND to ensure proper device operation. Refer to the TI application report,
              Implications of Slow or Floating CMOS Inputs, literature number SCBA004.

electrical characteristics over recommended operating free-air temperature range (unless
otherwise noted)

                                                                                                        SN54LV161A                      SN74LV161A

    PARAMETER                 TEST CONDITIONS                                         VCC               MIN TYP MAX MIN TYP MAX                                 UNIT

          VOH       IOH = -50 A                                                  2 V to 5.5 V        VCC-0.1                         VCC-0.1                     V
                    IOH = -2 mA                                                        2.3 V                2                               2
          VOL       IOH = -6 mA                                                          3V                                                                       V
          II        IOH = -12 mA                                                       4.5 V            2.48                            2.48                     A
          ICC       IOL = 50 A                                                                                                                                  A
          Ioff      IOL = 2 mA                                                    2 V to 5.5 V          3.8                             3.8                      A
          Ci        IOL = 6 mA                                                         2.3 V                                                                     pF
                    IOL = 12 mA                                                          3V                                  0.1                        0.1
                    VI = 5.5 V or GND                                                  4.5 V
                    VI = VCC or GND,                                                                                         0.4                        0.4
                    VI or VO = 0 to 5.5 V                                          0 to 5.5 V
                    VI = VCC or GND                                                    5.5 V                                 0.44                       0.44
                                                                                            0
                                                                                       3.3 V                                 0.55                       0.55

                                                                                                                             1                           1

                                                                          IO = 0                                             20                           20

                                                                                                                             5                               5

                                                                                                                        1.8                        1.8

PRODUCT PREVIEW information concerns products in the formative or
design phase of development. Characteristic data and other
specifications are design goals. Texas Instruments reserves the right to
change or discontinue these products without notice.

                                                                           POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                     7
SN54LV161A, SN74LV161A
4BIT SYNCHRONOUS BINARY COUNTERS

SCLS404F - APRIL 1998 - REVISED DECEMBER 2005

timing requirements over recommended operating free-air temperature range, VCC = 2.5 V 0.2 V
(unless otherwise noted) (see Figure 1)

                                                                                           TA = 25C SN54LV161A SN74LV161A
                                                                                                                                                             UNIT

                                                                                           MIN MAX MIN MAX MIN MAX

                                                                          CLK high or low  7                            7     7

   tw   Pulse duration                                                    CLR low          7                            7     7     ns

                                                                          CLR              4.5                          4.5   4.5

                                                                          Data (A, B, C, and D) 7.5                     8.5   8.5

   tsu  Setup time before CLK                                             ENP, ENT         9.5                          11    11    ns

                                                                          LOAD low         10                           11.5  11.5

   th   Hold time, all synchronous inputs after CLK                                        1.5                          1.5   1.5   ns

timing requirements over recommended operating free-air temperature range, VCC = 3.3 V 0.3 V
(unless otherwise noted) (see Figure 1)

                                                                                           TA = 25C SN54LV161A SN74LV161A
                                                                                                                                                             UNIT

                                                                                           MIN MAX MIN MAX MIN MAX

                                                                          CLK high or low  5                            5     5

   tw   Pulse duration                                                    CLR low          5                            5     5     ns

                                                                          CLR              2.5                          2.5   2.5

                                                                          Data (A, B, C, and D) 5.5                     6.5   6.5

   tsu  Setup time before CLK                                             ENP, ENT         7.5                          9     9     ns

                                                                          LOAD low         8                            9.5   9.5

   th   Hold time, all synchronous inputs after CLK                                        1                            1     1     ns

timing requirements over recommended operating free-air temperature range, VCC = 5 V 0.5 V
(unless otherwise noted) (see Figure 1)

                                                                                           TA = 25C SN54LV161A SN74LV161A
                                                                                                                                                             UNIT

                                                                                           MIN MAX MIN MAX MIN MAX

                                                                          CLK high or low  5                            5     5

   tw   Pulse duration                                                    CLR low          5                            5     5     ns

                                                                          CLR              1.5                          1.5   1.5

                                                                          Data (A, B, C, and D) 4.5                     4.5   4.5

   tsu  Setup time before CLK                                             ENP, ENT         5                            6     6     ns

                                                                          LOAD low         5                            6     6

   th   Hold time, all synchronous inputs after CLK                                        1                            1     1     ns

PRODUCT PREVIEW information concerns products in the formative or
design phase of development. Characteristic data and other
specifications are design goals. Texas Instruments reserves the right to
change or discontinue these products without notice.

8                                                                         POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                                                            SN54LV161A, SN74LV161A
                                                                                         4BIT SYNCHRONOUS BINARY COUNTERS

                                                                                                                        SCLS404F - APRIL 1998 - REVISED DECEMBER 2005

switching characteristics over recommended operating free-air temperature range,
VCC = 2.5 V 0.2 V (unless otherwise noted) (see Figure 1)

             FROM         TO                                                    LOAD         TA = 25C                      SN54LV161A SN74LV161A
            (INPUT)  (OUTPUT)                                             CAPACITANCE
PARAMETER                                                                                MIN TYP MAX MIN MAX MIN MAX                               UNIT
      fmax                 Q                                                 CL = 15 pF                                                            MHz
                                                                             CL = 50 pF  50* 125*                           40*       40            ns

                                                                                         30  95                             25        25            ns

                                                                                             7.9* 16.2*                     1* 19.5*  1 19.5

                     RCO                                                                     8.9* 17*                       1* 20.5*  1 20.5

            CLK      (count mode)

tpd                        RCO
                     (preset mode)
                                                                          CL = 15 pF         11.9* 20.6*                    1* 24.5*  1 24.5

            ENT      RCO                                                                     8.3* 15.7*                     1* 19*    1   19

                       Q                                                                     8.8* 17*                       1* 20.5*  1 20.5
                     RCO                                                                     9.8* 16.6*                     1* 20*
tPHL        CLR                                                                                                                       1   20

                     Q                                                                       10.5 19.2                      1 22.5    1 22.5

                     RCO                                                                     11.7                       20  1 23.5    1 23.5

            CLK      (count mode)

tpd                        RCO
                     (preset mode)
                                                                          CL = 50 pF         14.5 23.6                      1 27.5    1 27.5

            ENT      RCO                                                                     11 18.7                        1    22   1   22

                       Q                                                                     11.4                       20  1 23.5    1 23.5
                     RCO
tPHL        CLR                                                                              12.6 19.6                      1    23   1   23

* On products compliant to MIL-PRF-38535, this parameter is not production tested.

PRODUCT PREVIEW information concerns products in the formative or
design phase of development. Characteristic data and other
specifications are design goals. Texas Instruments reserves the right to
change or discontinue these products without notice.

                                                                           POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                   9
SN54LV161A, SN74LV161A
4BIT SYNCHRONOUS BINARY COUNTERS

SCLS404F - APRIL 1998 - REVISED DECEMBER 2005

switching characteristics over recommended operating free-air temperature range,
VCC = 3.3 V 0.3 V (unless otherwise noted) (see Figure 1)

             FROM         TO                         LOAD     TA = 25C                        SN54LV161A SN74LV161A
            (INPUT)  (OUTPUT)                  CAPACITANCE
PARAMETER                                                     MIN TYP MAX MIN MAX MIN MAX                             UNIT
      fmax                 Q                     CL = 15 pF*                                                          MHz
                                                  CL = 50 pF  80* 165*                         70*       70            ns

                                                              55 125                           50        50            ns

                                                                                    6 12.8     1* 15*    1   15

                     RCO                                                            6.7 13.6   1* 16*    1   16
                                                                                    8.6 17.2   1* 20*
            CLK      (count mode)

    tpd*             RCO

                     (preset mode)             CL = 15 pF                                                1   20

            ENT      RCO                                                            6.2 12.3   1* 14.5*  1 14.5

                       Q                                                            6.5 13.6   1* 16*    1   16
                     RCO                                                            7.2 13.2   1* 15.5*
    tPHL*   CLR                                                                                          1 15.5

                     Q                                                              7.8 16.3   1 18.5    1 18.5

                     RCO                                                            8.7 17.1   1 19.5    1 19.5

            CLK      (count mode)

    tpd                    RCO
                     (preset mode)
                                               CL = 50 pF                           10.6 20.7  1 23.5    1 23.5

            ENT      RCO                                                            8.3 15.8   1    18   1   18

                       Q                                                            8.4 17.1   1 19.5    1 19.5
                     RCO                                                            9.2 16.7
    tPHL    CLR                                                                                1    19   1   19

* On products compliant to MIL-PRF-38535, this parameter is not production tested.

10                         POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                                                            SN54LV161A, SN74LV161A
                                                                                         4BIT SYNCHRONOUS BINARY COUNTERS

                                                                                                                        SCLS404F - APRIL 1998 - REVISED DECEMBER 2005

switching characteristics over recommended operating free-air temperature range,
VCC = 5 V 0.5 V (unless otherwise noted) (see Figure 1)

             FROM         TO                                                    LOAD     TA = 25C                          SN54LV161A SN74LV161A
            (INPUT)  (OUTPUT)                                             CAPACITANCE
PARAMETER                                                                                MIN TYP MAX MIN MAX MIN MAX                                          UNIT
      fmax                 Q                                                 CL = 15 pF                                                                       MHz
                                                                             CL = 50 pF  135* 220                           115*      115                      ns

                                                                                         95 165                             85        85                       ns

                                                                                         4.5* 8.1*                          1* 9.5*   1 9.5

                     RCO                                                                 5.1* 8.1*                          1* 9.5*   1 9.5
                                                                                         6.3* 10.3*                         1* 12*
            CLK      (count mode)

tpd                  RCO

                     (preset mode) CL = 15 pF                                                                                         1      12

            ENT      RCO                                                                 4.8* 8.1*                          1* 9.5*   1 9.5

                       Q                                                                 4.9*                           9*  1* 10.5*  1 10.5
                     RCO                                                                                                    1* 10*
tPHL        CLR                                                                          5.5* 8.6*                                    1      10

                     Q                                                                   5.9 10.1                           1 11.5    1 11.5

                     RCO                                                                 6.6 10.1                           1 11.5    1 11.5
                                                                                         7.8 12.3
            CLK      (count mode)

tpd                  RCO

                     (preset mode)                                        CL = 50 pF                                        1     14  1      14

            ENT      RCO                                                                 6.1 10.1                           1 11.5    1 11.5

                       Q                                                                 6.3                            11  1 12.5    1 12.5
                     RCO
tPHL        CLR                                                                          6.9 10.6                           1     12  1      12

* On products compliant to MIL-PRF-38535, this parameter is not production tested.

noise characteristics, VCC = 3.3 V, CL = 50 pF, TA = 25C (see Note 5)                                                               SN74LV161A               UNIT
                                                                                                                                  MIN TYP MAX
                                                             PARAMETER                                                                                          V
                                                                                                                                               0.3 0.8          V
  VOL(P) Quiet output, maximum dynamic VOL                                                                                                   -0.2 -0.8          V
  VOL(V) Quiet output, minimum dynamic VOL                                                                                                                      V
  VOH(V) Quiet output, minimum dynamic VOH                                                                                                       3              V
  VIH(D) High-level dynamic input voltage                                                                                         2.31
  VIL(D) Low-level dynamic input voltage
NOTE 5: Characteristics are for surface-mount packages only.                                                                                            0.99

operating characteristics, TA = 25C                                                        TEST CONDITIONS                           VCC    TYP UNIT
                                                                                         CL = 50 pF, f = 10 MHz                       3.3 V
                                               PARAMETER                                                                                     23.6
                                                                                                                                        5V               pF
  Cpd Power dissipation capacitance
                                                                                                                                             25.8

PRODUCT PREVIEW information concerns products in the formative or
design phase of development. Characteristic data and other
specifications are design goals. Texas Instruments reserves the right to
change or discontinue these products without notice.

                                                                           POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                              11
SN54LV161A, SN74LV161A
4BIT SYNCHRONOUS BINARY COUNTERS

SCLS404F - APRIL 1998 - REVISED DECEMBER 2005

                                    PARAMETER MEASUREMENT INFORMATION

    From Output            Test     From Output                 RL = 1 k S1                VCC                TEST           S1
      Under Test           Point      Under Test                                              Open
                                                                                                         tPLH/tPHL         Open
                       CL                              CL                                  GND            tPLZ/tPZL        VCC
          (see Note A)                    (see Note A)                                                   tPHZ/tPZH         GND
                                                                                                         Open Drain        VCC

       LOAD CIRCUIT FOR                                   LOAD CIRCUIT FOR
    TOTEM-POLE OUTPUTS                       3-STATE AND OPEN-DRAIN OUTPUTS

                                                                Timing Input                        50% VCC                VCC
                                                                                                                           0V
                           tw                                                                                   th         VCC
                                                                                                             50% VCC       0V
                                                           VCC                             tsu
                                             50% VCC
    Input                  50% VCC                              Data Input                      50% VCC
                                                           0V

                 VOLTAGE WAVEFORMS                                                               VOLTAGE WAVEFORMS
                    PULSE DURATION                                                              SETUP AND HOLD TIMES

    Input                  50% VCC  50% VCC        VCC          Output                              50% VCC  50% VCC       VCC
                                                   0V           Control                                                    0V

                   tPLH                       tPHL                                 tPZL                              tPLZ
                                                                       Output
    In-Phase                                           VOH                                                                 VCC
      Output                                 50% VCC            Waveform 1
                                    50% VCC                                                         50% VCC  VOL + 0.3 V VOL
                                                       VOL         S1 at VCC
                                                                (see Note B)
                 tPHL                        tPLH                                                                    tPHZ
                                                                                    tPZH

Out-of-Phase                        50% VCC            VOH             Output                       50% VCC  VOH - 0.3 VVOH
         Output                              50% VCC            Waveform 2                                                    0 V

                                                       VOL        S1 at GND
                                                                (see Note B)

                  VOLTAGE WAVEFORMS                                                             VOLTAGE WAVEFORMS
              PROPAGATION DELAY TIMES
    INVERTING AND NONINVERTING OUTPUTS                                                     ENABLE AND DISABLE TIMES

                                                                                           LOW- AND HIGH-LEVEL ENABLING

NOTES: A. CL includes probe and jig capacitance.
             B. Waveform 1 is for an output with internal conditions such that the output is low, except when disabled by the output control.

                  Waveform 2 is for an output with internal conditions such that the output is high, except when disabled by the output control.

             C. All input pulses are supplied by generators having the following characteristics: PRR  1 MHz, ZO = 50 , tr  3 ns, tf  3 ns.
             D. The outputs are measured one at a time, with one input transition per measurement.

             E. tPLZ and tPHZ are the same as tdis.
             F. tPZL and tPZH are the same as ten.
             G. tPHL and tPLH are the same as tpd.
             H. All parameters and waveforms are not applicable to all devices.

                                    Figure 1. Load Circuit and Voltage Waveforms

12                                           POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                       IMPORTANT NOTICE

Texas Instruments Incorporated and its subsidiaries (TI) reserve the right to make corrections, modifications, enhancements,
improvements, and other changes to its products and services at any time and to discontinue any product or service without notice.
Customers should obtain the latest relevant information before placing orders and should verify that such information is current and
complete. All products are sold subject to TI's terms and conditions of sale supplied at the time of order acknowledgment.

TI warrants performance of its hardware products to the specifications applicable at the time of sale in accordance with TI's
standard warranty. Testing and other quality control techniques are used to the extent TI deems necessary to support this
warranty. Except where mandated by government requirements, testing of all parameters of each product is not necessarily
performed.

TI assumes no liability for applications assistance or customer product design. Customers are responsible for their products and
applications using TI components. To minimize the risks associated with customer products and applications, customers should
provide adequate design and operating safeguards.

TI does not warrant or represent that any license, either express or implied, is granted under any TI patent right, copyright, mask
work right, or other TI intellectual property right relating to any combination, machine, or process in which TI products or services
are used. Information published by TI regarding third-party products or services does not constitute a license from TI to use such
products or services or a warranty or endorsement thereof. Use of such information may require a license from a third party under
the patents or other intellectual property of the third party, or a license from TI under the patents or other intellectual property of TI.

Reproduction of information in TI data books or data sheets is permissible only if reproduction is without alteration and is
accompanied by all associated warranties, conditions, limitations, and notices. Reproduction of this information with alteration is an
unfair and deceptive business practice. TI is not responsible or liable for such altered documentation.

Resale of TI products or services with statements different from or beyond the parameters stated by TI for that product or service
voids all express and any implied warranties for the associated TI product or service and is an unfair and deceptive business
practice. TI is not responsible or liable for any such statements.

TI products are not authorized for use in safety-critical applications (such as life support) where a failure of the TI product would
reasonably be expected to cause severe personal injury or death, unless officers of the parties have executed an agreement
specifically governing such use. Buyers represent that they have all necessary expertise in the safety and regulatory ramifications
of their applications, and acknowledge and agree that they are solely responsible for all legal, regulatory and safety-related
requirements concerning their products and any use of TI products in such safety-critical applications, notwithstanding any
applications-related information or support that may be provided by TI. Further, Buyers must fully indemnify TI and its
representatives against any damages arising out of the use of TI products in such safety-critical applications.

TI products are neither designed nor intended for use in military/aerospace applications or environments unless the TI products are
specifically designated by TI as military-grade or "enhanced plastic." Only products designated by TI as military-grade meet military
specifications. Buyers acknowledge and agree that any such use of TI products which TI has not designated as military-grade is
solely at the Buyer's risk, and that they are solely responsible for compliance with all legal and regulatory requirements in
connection with such use.

TI products are neither designed nor intended for use in automotive applications or environments unless the specific TI products
are designated by TI as compliant with ISO/TS 16949 requirements. Buyers acknowledge and agree that, if they use any
non-designated products in automotive applications, TI will not be responsible for any failure to meet such requirements.

Following are URLs where you can obtain information on other Texas Instruments products and application solutions:

Products          amplifier.ti.com        Applications        www.ti.com/audio
Amplifiers        dataconverter.ti.com    Audio               www.ti.com/automotive
Data Converters   dsp.ti.com              Automotive          www.ti.com/broadband
DSP               interface.ti.com        Broadband           www.ti.com/digitalcontrol
Interface         logic.ti.com            Digital Control     www.ti.com/military
Logic             power.ti.com            Military            www.ti.com/opticalnetwork
Power Mgmt        microcontroller.ti.com  Optical Networking  www.ti.com/security
Microcontrollers  www.ti.com/lpw          Security            www.ti.com/telephony
Low Power                                 Telephony
Wireless                                                      www.ti.com/video
                                          Video & Imaging     www.ti.com/wireless
                                          Wireless

                  Mailing Address: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265
                                       Copyright 2007, Texas Instruments Incorporated
www.ti.com                                                    PACKAGE OPTION ADDENDUM

                                                                                                                             23-Apr-2007

PACKAGING INFORMATION

  Orderable Device  Status (1)  Package  Package  Pins Package Eco Plan (2) Lead/Ball Finish MSL Peak Temp (3)
     SN74LV161AD    ACTIVE        Type   Drawing             Qty
                    ACTIVE
   SN74LV161ADBR    ACTIVE        SOIC        D    16 40 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
SN74LV161ADBRE4    ACTIVE                                                no Sb/Br)
                    ACTIVE      SSOP     DB
   SN74LV161ADE4    ACTIVE                         16 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
   SN74LV161ADG4    ACTIVE      SSOP     DB                               no Sb/Br)
SN74LV161ADGVR     ACTIVE
SN74LV161ADGVRE4    ACTIVE      SOIC     D         16 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
    SN74LV161ADR    ACTIVE                                                no Sb/Br)
  SN74LV161ADRE4    ACTIVE      SOIC     D
  SN74LV161ADRG4    ACTIVE                         16 40 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
   SN74LV161ANSR    ACTIVE      TVSOP    DGV                              no Sb/Br)
SN74LV161ANSRE4    ACTIVE
   SN74LV161APW     ACTIVE      TVSOP    DGV       16 40 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
SN74LV161APWE4     ACTIVE                                                no Sb/Br)
SN74LV161APWG4     ACTIVE      SOIC     D
  SN74LV161APWR     ACTIVE                         16 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
SN74LV161APWRE4     ACTIVE      SOIC     D                                no Sb/Br)
SN74LV161APWRG4     ACTIVE
  SN74LV161APWT                 SOIC     D         16 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
SN74LV161APWTE4                                                          no Sb/Br)
                                SO       NS
                                                   16 2500 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                SO       NS                               no Sb/Br)

                                TSSOP    PW        16 2500 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                          no Sb/Br)
                                TSSOP    PW
                                                   16 2500 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                TSSOP    PW                               no Sb/Br)

                                TSSOP    PW        16 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                          no Sb/Br)
                                TSSOP    PW
                                                   16 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                TSSOP    PW                               no Sb/Br)

                                TSSOP    PW        16 90 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                          no Sb/Br)
                                TSSOP    PW
                                                   16 90 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                          no Sb/Br)

                                                   16 90 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                          no Sb/Br)

                                                   16 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                          no Sb/Br)

                                                   16 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                          no Sb/Br)

                                                   16 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                          no Sb/Br)

                                                   16 250 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                          no Sb/Br)

                                                   16 250 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                          no Sb/Br)

(1) The marketing status values are defined as follows:
ACTIVE: Product device recommended for new designs.
LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.
NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in
a new design.
PREVIEW: Device has been announced but is not in production. Samples may or may not be available.
OBSOLETE: TI has discontinued the production of the device.

(2) Eco Plan - The planned eco-friendly classification: Pb-Free (RoHS), Pb-Free (RoHS Exempt), or Green (RoHS & no Sb/Br) - please check
http://www.ti.com/productcontent for the latest availability information and additional product content details.

                                             Addendum-Page 1
www.ti.com                   PACKAGE OPTION ADDENDUM

                                                                                            23-Apr-2007

TBD: The Pb-Free/Green conversion plan has not been defined.
Pb-Free (RoHS): TI's terms "Lead-Free" or "Pb-Free" mean semiconductor products that are compatible with the current RoHS requirements
for all 6 substances, including the requirement that lead not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered
at high temperatures, TI Pb-Free products are suitable for use in specified lead-free processes.
Pb-Free (RoHS Exempt): This component has a RoHS exemption for either 1) lead-based flip-chip solder bumps used between the die and
package, or 2) lead-based die adhesive used between the die and leadframe. The component is otherwise considered Pb-Free (RoHS
compatible) as defined above.
Green (RoHS & no Sb/Br): TI defines "Green" to mean Pb-Free (RoHS compatible), and free of Bromine (Br) and Antimony (Sb) based flame
retardants (Br or Sb do not exceed 0.1% by weight in homogeneous material)

(3) MSL, Peak Temp. -- The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder
temperature.

Important Information and Disclaimer:The information provided on this page represents TI's knowledge and belief as of the date that it is
provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the
accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take
reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on
incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited
information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI
to Customer on an annual basis.

            Addendum-Page 2
www.ti.com  PACKAGE MATERIALS INFORMATION

                                                                                           19-May-2007

TAPE AND REEL INFORMATION

                                                                                   Pack Materials-Page 1
www.ti.com                                PACKAGE MATERIALS INFORMATION

                                                                                                                         19-May-2007

        Device  Package Pins  Site     Reel Reel    A0 (mm)      B0 (mm)  K0 (mm) P1 W  Pin1
                                    Diameter Width
SN74LV161ADBR                MLA                      8.2          6.6         (mm) (mm) Quadrant
SN74LV161ADGVR                MLA     (mm) (mm)        6.8          4.0
                              FMX                      6.5          10.3
  SN74LV161ADR  DB 16         MLA   330   16           8.2          10.5  2.5   12 16   Q1
SN74LV161ANSR                MLA                      7.0          5.6
SN74LV161APWR   DGV 16              330   12                              1.6   8  16   Q1

                D  16               0     16                              12.1  2  16   Q1

                NS 16               330   16                              2.5   12 16   Q1

                PW 16               330   12                              1.6   8  12   Q1

TAPE AND REEL BOX INFORMATION

        Device  Package       Pins  Site  Length (mm)  Width (mm)  Height (mm)
SN74LV161ADBR      DB         16   MLA        342.9       336.6        28.58
SN74LV161ADGVR    DGV          16   MLA        338.1       340.5        20.64
  SN74LV161ADR       D         16   FMX        342.9       336.6        28.58
SN74LV161ANSR      NS         16   MLA        342.9       336.6        28.58
SN74LV161APWR      PW          16   MLA        338.1       340.5        20.64

                                          Pack Materials-Page 2
www.ti.com  PACKAGE MATERIALS INFORMATION

                                                                                           19-May-2007

            Pack Materials-Page 3
DGV (R-PDSO-G**)                                                                            MECHANICAL DATA

  24 PINS SHOWN                                                             MPDS006C FEBRUARY 1996 REVISED AUGUST 2000

                 0,40                                                                        PLASTIC SMALL-OUTLINE
                   24
                                     0,23   0,07 M
                                     0,13

                                        13

                                                                                   0,16 NOM

                                            4,50 6,60
                                            4,30 6,20

                                                                                             Gage Plane      0,25
                                                                                   08
                                                                                                           0,75
1                                    12                                                                    0,50

                       A

1,20 MAX                                             Seating Plane
                                     0,15

                                                                  0,08
                                     0,05

                            PINS **  14     16      20                  24  38     48                  56

                       DIM

                       A MAX         3,70 3,70 5,10 5,10 7,90 9,80 11,40

                       A MIN         3,50 3,50 4,90 4,90 7,70 9,60 11,20

                                                                                                           4073251/E 08/00

NOTES: A. All linear dimensions are in millimeters.
             B. This drawing is subject to change without notice.
             C. Body dimensions do not include mold flash or protrusion, not to exceed 0,15 per side.
             D. Falls within JEDEC: 24/48 Pins MO-153
                                               14/16/20/56 Pins MO-194

                                     POST OFFICE BOX 655303 DALLAS, TEXAS 75265
DB (R-PDSO-G**)                                                                                                  MECHANICAL DATA

28 PINS SHOWN                                                                                   MSSO002E JANUARY 1995 REVISED DECEMBER 2001
                0,65
                 28                                                                                                PLASTIC SMALL-OUTLINE

                 1                                       0,38         0,15 M
                                             A           0,22

                                                              15

                                                                                                           0,25
                                                                                                           0,09

                                                                           5,60 8,20                          Gage Plane  0,25
                                                                           5,00 7,40                   08
                                                                                                                          0,95
                                                             14                                                           0,55

2,00 MAX                                                 0,05 MIN             Seating Plane
                                                                                          0,10

                                                PINS **  14       16  20              24        28     30        38

          DIM

          A MAX                                          6,50 6,50 7,50 8,50 10,50 10,50 12,90

          A MIN                                          5,90 5,90 6,90 7,90 9,90 9,90 12,30

                                                                                                                          4040065 /E 12/01

NOTES: A. All linear dimensions are in millimeters.
             B. This drawing is subject to change without notice.
             C. Body dimensions do not include mold flash or protrusion not to exceed 0,15.
             D. Falls within JEDEC MO-150

                                                          POST OFFICE BOX 655303 DALLAS, TEXAS 75265
PW (R-PDSO-G**)                                                                                      MECHANICAL DATA

14 PINS SHOWN                                                                       MTSS001C JANUARY 1995 REVISED FEBRUARY 1999

                        0,65                                                           PLASTIC SMALL-OUTLINE PACKAGE
                                14
                                                   0,30          0,10 M
                                                   0,19
                                              8

                                                                                    0,15 NOM

                                                                 4,50 6,60
                                                                 4,30 6,20

                                                                                               Gage Plane

1                                          7                                                                 0,25

                                                                                    0 8                 0,75
                                                                                                           0,50
                                    A

1,20 MAX                                   0,15                  Seating Plane
                                           0,05                           0,10

                                            PINS **              14         16  20           24  28
                                                              8

                                    DIM

                                    A MAX        3,10 5,10 5,10 6,60 7,90 9,80

                                    A MIN        2,90 4,90 4,90 6,40 7,70 9,60

                                                                                                                   4040064/F 01/97

NOTES: A. All linear dimensions are in millimeters.
             B. This drawing is subject to change without notice.
             C. Body dimensions do not include mold flash or protrusion not to exceed 0,15.
             D. Falls within JEDEC MO-153

                                                 POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                       IMPORTANT NOTICE

Texas Instruments Incorporated and its subsidiaries (TI) reserve the right to make corrections, modifications, enhancements,
improvements, and other changes to its products and services at any time and to discontinue any product or service without notice.
Customers should obtain the latest relevant information before placing orders and should verify that such information is current and
complete. All products are sold subject to TI's terms and conditions of sale supplied at the time of order acknowledgment.

TI warrants performance of its hardware products to the specifications applicable at the time of sale in accordance with TI's
standard warranty. Testing and other quality control techniques are used to the extent TI deems necessary to support this
warranty. Except where mandated by government requirements, testing of all parameters of each product is not necessarily
performed.

TI assumes no liability for applications assistance or customer product design. Customers are responsible for their products and
applications using TI components. To minimize the risks associated with customer products and applications, customers should
provide adequate design and operating safeguards.

TI does not warrant or represent that any license, either express or implied, is granted under any TI patent right, copyright, mask
work right, or other TI intellectual property right relating to any combination, machine, or process in which TI products or services
are used. Information published by TI regarding third-party products or services does not constitute a license from TI to use such
products or services or a warranty or endorsement thereof. Use of such information may require a license from a third party under
the patents or other intellectual property of the third party, or a license from TI under the patents or other intellectual property of TI.

Reproduction of information in TI data books or data sheets is permissible only if reproduction is without alteration and is
accompanied by all associated warranties, conditions, limitations, and notices. Reproduction of this information with alteration is an
unfair and deceptive business practice. TI is not responsible or liable for such altered documentation.

Resale of TI products or services with statements different from or beyond the parameters stated by TI for that product or service
voids all express and any implied warranties for the associated TI product or service and is an unfair and deceptive business
practice. TI is not responsible or liable for any such statements.

TI products are not authorized for use in safety-critical applications (such as life support) where a failure of the TI product would
reasonably be expected to cause severe personal injury or death, unless officers of the parties have executed an agreement
specifically governing such use. Buyers represent that they have all necessary expertise in the safety and regulatory ramifications
of their applications, and acknowledge and agree that they are solely responsible for all legal, regulatory and safety-related
requirements concerning their products and any use of TI products in such safety-critical applications, notwithstanding any
applications-related information or support that may be provided by TI. Further, Buyers must fully indemnify TI and its
representatives against any damages arising out of the use of TI products in such safety-critical applications.

TI products are neither designed nor intended for use in military/aerospace applications or environments unless the TI products are
specifically designated by TI as military-grade or "enhanced plastic." Only products designated by TI as military-grade meet military
specifications. Buyers acknowledge and agree that any such use of TI products which TI has not designated as military-grade is
solely at the Buyer's risk, and that they are solely responsible for compliance with all legal and regulatory requirements in
connection with such use.

TI products are neither designed nor intended for use in automotive applications or environments unless the specific TI products
are designated by TI as compliant with ISO/TS 16949 requirements. Buyers acknowledge and agree that, if they use any
non-designated products in automotive applications, TI will not be responsible for any failure to meet such requirements.

Following are URLs where you can obtain information on other Texas Instruments products and application solutions:

Products          amplifier.ti.com        Applications        www.ti.com/audio
Amplifiers        dataconverter.ti.com    Audio               www.ti.com/automotive
Data Converters   dsp.ti.com              Automotive          www.ti.com/broadband
DSP               interface.ti.com        Broadband           www.ti.com/digitalcontrol
Interface         logic.ti.com            Digital Control     www.ti.com/military
Logic             power.ti.com            Military            www.ti.com/opticalnetwork
Power Mgmt        microcontroller.ti.com  Optical Networking  www.ti.com/security
Microcontrollers  www.ti-rfid.com         Security            www.ti.com/telephony
RFID              www.ti.com/lpw          Telephony           www.ti.com/video
Low Power                                 Video & Imaging
Wireless                                                      www.ti.com/wireless
                                          Wireless

                  Mailing Address: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265
                                       Copyright 2007, Texas Instruments Incorporated
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

小广播

SN74LV161ADRE4器件购买:

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved