电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索

SN74LV125ADBR

器件型号:SN74LV125ADBR
器件类别:半导体    逻辑   
厂商名称:Texas Instruments
厂商官网:http://www.ti.com/
标准:
下载文档 在线购买

SN74LV125ADBR在线购买

供应商 器件名称 价格 最低购买 库存  
SN74LV125ADBR ¥3.01 1 点击查看 点击购买
SN74LV125ADBR
  • 1 $0.28
  • 10 $0.25
  • 25 $0.23
  • 100 $0.19
  • 250 $0.18
  • 500 $0.14
  • 750 $0.1
  • 1000 $0.09
更多价格
1 6000 点击购买

器件描述

Quadruple Bus Buffer Gates With 3-State Outputs 14-SSOP -40 to 125

参数

产品属性属性值
RatingCatalog
Approx. price(US$)0.08 | 1ku
Voltage(Nom)(V)2.5,3.3,5
Technology FamilyLV-A
Bits(#)4
IOH(Max)(mA)-16
VCC(Min)(V)2
VCC(Max)(V)5.5
ICC @ nom voltage(Max)(mA)0.02
F @ nom voltage(Max)(Mhz)110
tpd @ nom Voltage(Max)(ns)15.5,9.5,6.5
Package GroupPDIP|14,SOIC|14,SO|14,SSOP|14,TSSOP|14,TVSOP|14,VQFN|14
Schmitt triggerNo
Operating temperature range(C)-40 to 125,-40 to 85
IOL(Max)(mA)16

文档预览

SN74LV125ADBR器件文档内容

     Product            Sample &      Technical         Tools &   Support &
     Folder             Buy           Documents         Software  Community

                                                                                                                    SN74LV125A

                                                                                                             SCES124N DECEMBER 1997 REVISED JANUARY 2016

     SN74LV125A Quadruple Bus Buffer Gates With 3-State Outputs

1 Features                                         2 Applications

1 2-V to 5.5-V VCC Operation                      Flow Meters
Max tpd of 6 ns at 5 V                            Solid State Drives (SSDs): Enterprise
Typical VOLP (Output Ground Bounce)               Power Over Ethernet (PoE)
                                                    Programmable Logic Controllers
    < 0.8 V at VCC = 3.3 V, TA = 25C               Motor Drives and Controls
Typical VOHV (Output VOH Undershoot)             Electronic Points of Sale

    > 2.3 V at VCC = 3.3 V, TA = 25C              3 Description
Support Mixed-Mode Voltage Operation on
                                                   The SN74LV125A quadruple bus buffer gate is
    All Ports                                      designed for 2-V to 5.5-V VCC operation.

Ioff Supports Partial-Power-Down Mode Operation                 Device Information(1)
Latch-Up Performance Exceeds 250 mA Per
                                                   PART NUMBER    PACKAGE     BODY SIZE (NOM)
    JESD 17
                                                                  TVSOP (14)  3.60 mm x 4.40 mm
ESD Protection Exceeds JESD 22
                                                                  SOIC (14)   8.65 mm 3.91 mm
    4000-V Human-Body Model
                                                   SN74LV125A     SOP (14)    10.30mm x 5.30 mm
    200-V Machine Model

    2000-V Charged-Device Model

                                                                  SSOP (14)   6.20 mm x 5.30 mm

                                                                  TSSOP (14)  5.00 mm x 4.40 mm

                                                   (1) For all available packages, see the orderable addendum at
                                                        the end of the data sheet.

4 Simplified Schematic

1OE                                                3OE

1A                                1Y               3A                         3Y

2OE                                                4OE

2A                                2Y               4A                         4Y

1

         An IMPORTANT NOTICE at the end of this data sheet addresses availability, warranty, changes, use in safety-critical applications,
         intellectual property matters and other important disclaimers. PRODUCTION DATA.
SN74LV125A                                                                                www.ti.com

SCES124N DECEMBER 1997 REVISED JANUARY 2016

                                                 Table of Contents

   1 Features .................................................................. 1        9 Detailed Description .............................................. 9
   2 Applications ........................................................... 1                  9.1 Overview ................................................................... 9
   3 Description ............................................................. 1                 9.2 Functional Block Diagram ......................................... 9
   4 Simplified Schematic............................................. 1                         9.3 Feature Description................................................... 9
   5 Revision History..................................................... 2                     9.4 Device Functional Modes.......................................... 9
   6 Pin Configuration and Functions ......................... 3
   7 Specifications......................................................... 4            10 Application and Implementation........................ 10
                                                                                                 10.1 Application Information.......................................... 10
          7.1 Absolute Maximum Ratings ...................................... 4                  10.2 Typical Application ............................................... 10
          7.2 ESD Ratings ............................................................ 4
          7.3 Recommended Operating Conditions....................... 5                   11 Power Supply Recommendations ..................... 11
          7.4 Thermal Information .................................................. 5    12 Layout................................................................... 12
          7.5 Electrical Characteristics........................................... 6
          7.6 Switching Characteristics, VCC = 2.5 V 0.2 V ........ 6                          12.1 Layout Guidelines ................................................. 12
          7.7 Switching Characteristics, VCC = 3.3 V 0.3 V ....... 6                           12.2 Layout Example .................................................... 12
          7.8 Switching Characteristics, VCC = 5 V 0.5 V ........... 7                  13 Device and Documentation Support ................. 12
          7.9 Noise Characteristics ................................................ 7           13.1 Related Links ........................................................ 12
          7.10 Operating Characteristics........................................ 7               13.2 Trademarks ........................................................... 12
          7.11 Typical Characteristics ............................................ 7            13.3 Electrostatic Discharge Caution ............................ 12
   8 Parameter Measurement Information .................. 8                                      13.4 Glossary ................................................................ 12
                                                                                          14 Mechanical, Packaging, and Orderable
                                                                                               Information ........................................................... 12

5 Revision History

Changes from Revision M (December 2014) to Revision N                                     Page

Added Tj spec to Absolute Maximum Ratings table ............................................................................................................... 4
Added text to Overview section ............................................................................................................................................. 9

Changes from Revision L (April 2005) to Revision M                                        Page

Added Applications, Device Information table, Pin Functions table, ESD Ratings table, Thermal Information table,
     Typical Characteristics, Feature Description section, Device Functional Modes, Application and Implementation
     section, Power Supply Recommendations section, Layout section, Device and Documentation Support section, and
     Mechanical, Packaging, and Orderable Information section. ................................................................................................. 1

Deleted Ordering Information table. ....................................................................................................................................... 1

Changed MAX operating temperature to 125C in Recommended Operating Conditions table. ......................................... 5

2  Submit Documentation Feedback                                                                            Copyright 19972016, Texas Instruments Incorporated
                                                 Product Folder Links: SN74LV125A
www.ti.com                                                                                                                                     SN74LV125A

6 Pin Configuration and Functions                                                                        SCES124N DECEMBER 1997 REVISED JANUARY 2016

                                     SN74LV125A . . . D, DB, DGV, N, NS,  SN74LV125A . . . RGY PACKAGE
                                                  OR PW PACKAGE                         (TOP VIEW)
                                                       (TOP VIEW)
                                                                                           1OE
                                                                                                       VCC

          1OE 1    14 VCC                                                                 1              14
             1A 2  13 4OE
             1Y 3  12 4A                                                    1A 2                              13 4OE
                   11 4Y                                                    1Y 3                              12 4A
          2OE 4    10 3OE                                                 2OE 4                               11 4Y
             2A 5   9 3A                                                    2A 5                              10 3OE
             2Y 6   8 3Y                                                    2Y 6                                9 3A

          GND 7                                                                           7               8

                                                                                           GND
                                                                                                       3Y

                           Pin Functions

     PIN           TYPE                                                                                  DESCRIPTION

NO.       NAME

1         1OE      I                                                      Output Enable 1

2         1A       I                                                      1A Input

3         1Y       O                                                      1Y Output

4         2OE      I                                                      Output Enable 2

5         2A       I                                                      2A Input

6         2Y       O                                                      2Y Output

7         GND      --                                                     Ground Pin

8         3Y       O                                                      3Y Output

9         3A       I                                                      3A Input

10        3OE      I                                                      Output Enable 3

11        4Y       O                                                      4Y Output

12        4A       I                                                      4A Input

13        4OE      I                                                      Output Enable 4

14        VCC      --                                                     Power Pin

Copyright 19972016, Texas Instruments Incorporated                                                    Submit Documentation Feedback  3
                                                                       Product Folder Links: SN74LV125A
SN74LV125A                                                                                                      www.ti.com

SCES124N DECEMBER 1997 REVISED JANUARY 2016

7 Specifications

7.1 Absolute Maximum Ratings(1)

over operating free-air temperature range (unless otherwise noted)

                                                                                       MIN                      MAX UNIT

VCC   Supply voltage                                                                   0.5                     7V

VI    Input voltage range(2)                                                           0.5                     7V

VO    Voltage range applied to any output in the high-impedance or power-off state(2)  0.5                     7V

VO    Output voltage range(2)(3)                                                       0.5 VCC + 0.5           V

IIK   Input clamp current                                           VI < 0                                      20 mA

IOK   Output clamp current                                          VO < 0                                      50 mA

IO    Continuous output current                                     VO = 0 to VCC                               35 mA

      Continuous current through VCC or GND                                                                     70 mA

Tj    Junction temperature                                                                                      150 C

Tstg  Storage temperature                                                              65                      150 C

(1) Stresses beyond those listed under Absolute Maximum Ratings may cause permanent damage to the device. These are stress ratings
      only, and functional operation of the device at these or any other conditions beyond those indicated under Recommended Operating
      Conditions is not implied. Exposure to absolute-maximum-rated conditions for extended periods may affect device reliability.

(2) The input and output negative-voltage ratings may be exceeded if the input and output current ratings are observed.
(3) This value is limited to 5.5-V maximum.

7.2 ESD Ratings                   Human body model (HBM), per ANSI/ESDA/JEDEC JS-001, all pins(1)   MAX         UNIT
                                  Charged device model (CDM), per JEDEC specification JESD22-C101,  4000          V
V(ESD) Electrostatic discharge   all pins(2)                                                       2000
                                  Machine Model (MM)                                                200

(1) JEDEC document JEP155 states that 500-V HBM allows safe manufacturing with a standard ESD control process.
(2) JEDEC document JEP157 states that 250-V CDM allows safe manufacturing with a standard ESD control process.

4     Submit Documentation Feedback                                                                         Copyright 19972016, Texas Instruments Incorporated
                                                 Product Folder Links: SN74LV125A
www.ti.com                                                                                                                                     SN74LV125A

                                                                                                         SCES124N DECEMBER 1997 REVISED JANUARY 2016

7.3 Recommended Operating Conditions

over operating free-air temperature range (unless otherwise noted)(1)

                                                                                                               SN74LV125A        MAX   UNIT
                                                                                                                 MIN

VCC       Supply voltage                                                                                       2                 5.5   V

                                                  VCC = 2 V                                                    1.5
                                                  VCC = 2.3 V to 2.7 V
VIH       High-level input voltage                VCC = 3 V to 3.6 V                                           VCC 0.7                        V
                                                  VCC = 4.5 V to 5.5 V                                         VCC 0.7         0.5
                                                  VCC = 2 V                                                    VCC 0.7
                                                  VCC = 2.3 V to 2.7 V
VIL       Low-level input voltage                 VCC = 3 V to 3.6 V                                                       VCC 0.3   V
                                                  VCC = 4.5 V to 5.5 V
                                                                                                                           VCC 0.3
                                                  High or low state
                                                  3-state                                                                  VCC 0.3

VI        Input voltage                                                                                        0                 5.5   V

VO        Output voltage                                                                                       0                 VCC   V

                                                                                                               0                 5.5

                                                  VCC = 2 V                                                                      50   A
                                                  VCC = 2.3 V to 2.7 V
IOH       High-level output current               VCC = 3 V to 3.6 V                                                             2
                                                  VCC = 4.5 V to 5.5 V
                                                  VCC = 2 V                                                                      8    mA
                                                  VCC = 2.3 V to 2.7 V
                                                  VCC = 3 V to 3.6 V                                                             16
                                                  VCC = 4.5 V to 5.5 V
                                                  VCC = 2.3 V to 2.7 V                                                           50    A
                                                  VCC = 3 V to 3.6 V
IOL       Low-level output current                VCC = 4.5 V to 5.5 V                                                           2

                                                                                                                                 8     mA

                                                                                                                                 16

                                                                                                                                 200

t/v Input transition rise or fall rate                                                                                           100   ns/V

                                                                                                                                 20

TA        Operating free-air temperature                                                                       40               125   C

(1) All unused inputs of the device must be held at VCC or GND to ensure proper device operation. Refer to the TI application report,
      Implications of Slow or Floating CMOS Inputs (SCBA004).

7.4 Thermal Information

                                                                               SN74LV125A

            THERMAL METRIC(1)                     D     DB              DGV                              N     NS         PW     RGY UNIT

                                                                               14 PINS

RJA         Junction-to-ambient thermal           92.7  105.0           127.6                            89.2  89.6       119.8  55.0
            resistance

RJC(top)    Junction-to-case (top) thermal        54.1  57.5            50.7                             47.0  47.2       48.6   67.4
            resistance

RJB         Junction-to-board thermal resistance  47.0  52.3            60.5                             47.9  48.4       61.5   31.0
JT                                                      19.1            6.1                              14.1  14.0       5.7                 C/W
            Junction-to-top characterization      18.9
            parameter                                                                                                            2.6

JB          Junction-to-board characterization    46.7  51.8            59.8                             47.5  48.1       61.0   31.1
            parameter

RJC(bot)    Junction-to-case (bottom) thermal     --    --              --                               --    --          --    11.6
            resistance

(1) For more information about traditional and new thermal metrics, see the IC Package Thermal Metrics application report (SPRA953).

Copyright 19972016, Texas Instruments Incorporated                                                          Submit Documentation Feedback        5
                                                                       Product Folder Links: SN74LV125A
SN74LV125A                                                                                                                     www.ti.com

SCES124N DECEMBER 1997 REVISED JANUARY 2016

7.5 Electrical Characteristics

over recommended operating free-air temperature range (unless otherwise noted)

   PARAMETER     TEST CONDITIONS         VCC            TA = 25C                               40C to 85C       40C to 125C   UNIT
                                                    MIN TYP
                                                                   MAX                          MIN MAX             MIN MAX

                 IOH = 50 A            2 V to VCC 0.1                                VCC 0.1                  VCC 0.1
                                         5.5 V

   VOH           IOH = 2 mA             2.3 V          2                                       2                      2             V

                 IOH = 8 mA             3V         2.48                                        2.48                2.48

                 IOH = 16 mA            4.5 V      3.8                                         3.8                 3.8

                 IOL = 50 A             2 V to                     0.1                                  0.1                   0.1
                                         5.5 V

   VOL           IOL = 2 mA              2.3 V                      0.4                                  0.4                   0.4 V
                                          3V
                 IOL = 8 mA              4.5 V                      0.44                                 0.44                  0.44
                                          0 to
                 IOL = 16 mA             5.5 V                      0.55                                 0.55                  0.55

   II            VI = 5.5 V or GND                                    1                                       1                   1 A

   IOZ           VO = VCC or GND         5.5 V                        5                                       5                   5 A

   ICC           VI = VCC or GND, IO = 0 5.5 V                        20                                       20                   20 A

   Ioff          VI or VO = 0 to 5.5             0                                    5                        5                    5 A
                 V

   Ci            VI = VCC or GND         3.3 V             1.6                                                                       pF

                                         5V                1.6

7.6 Switching Characteristics, VCC = 2.5 V 0.2 V

over recommended operating free-air temperature range (unless otherwise noted) (see Figure 3)

   PARAMETER      FROM              TO         LOAD              TA = 25C                      40C to 85C       40C to 125C   UNIT
                 (INPUT)       (OUTPUT)  CAPACITANCE       MIN TYP MAX                                                                ns
          tpd                                                                                   MIN MAX             MIN MAX           ns
          ten        A               Y      CL = 15 pF              6.8 (1) 13(1)
          tdis      OE               Y                                 7(1) 13(1)               1 15.5              1          17
          tpd       OE               Y      CL = 50 pF
          ten        A               Y                              5.1(1) 14.7(1)              1 15.5              1          17
          tdis      OE               Y                                 8.7 16.5
         tsk(o)     OE               Y                                 8.8 16.5                 1              17   1          18
                                                                       7.3 18.2
                                                                                     2          1 18.5              1          20

                                                                                                1 18.5              1          20

                                                                                                1 20.5              1 21.5

                                                                                                               2               2

(1) On products compliant to MIL-PRF-38535, this parameter is not production tested.

7.7 Switching Characteristics, VCC = 3.3 V 0.3 V

over recommended operating free-air temperature range(unless otherwise noted) (see Figure 3)

   PARAMETER      FROM              TO         LOAD        TA = 25C                            40C to 85C       40C to 125C   UNIT
                 (INPUT)       (OUTPUT)  CAPACITANCE                                                                                  ns
          tpd                                              MIN TYP MAX                          MIN MAX             MIN MAX           ns
          ten        A               Y      CL = 15 pF
          tdis      OE               Y                     4.8 (1)                       8 (1)        1        9.5     1       11
          tpd       OE               Y      CL = 50 pF
          ten        A               Y                     4.8 (1)                       8 (1)        1        9.5     1 10.5
          tdis      OE               Y
         tsk(o)     OE               Y                     4.1(1) 9.7(1)                              1 11.5           1 12.5

                                                                   6.1 11.5                           1        13      1 14.5

                                                                   6.2 11.5                           1        13      1       14

                                                                   5.5 13.2                           1        15      1       16

                                                                                         1.5                   1.5             1.5

(1) On products compliant to MIL-PRF-38535, this parameter is not production tested.

6  Submit Documentation Feedback                                                                            Copyright 19972016, Texas Instruments Incorporated
                                                 Product Folder Links: SN74LV125A
www.ti.com                                                                                                                                                                SN74LV125A

                                                                                                                                    SCES124N DECEMBER 1997 REVISED JANUARY 2016

7.8 Switching Characteristics, VCC = 5 V 0.5 V

over recommended operating free-air temperature range (unless otherwise noted) (see Figure 3)

PARAMETER      FROM            TO                    LOAD                             TA = 25C                                        40C to 85C           40C to 125C          UNIT
              (INPUT)     (OUTPUT)             CAPACITANCE                       MIN TYP MAX                                                                                            ns
       tpd                                                                                                                             MIN MAX                       MIN MAX            ns
       ten        A             Y                 CL = 15 pF                              3.4(1) 5.5(1)
       tdis      OE             Y                                                         3.4(1) 5.1(1)                                   1               6.5         1        7.5
       tpd       OE             Y                 CL = 50 pF                              3.2(1) 6.8(1)
       ten        A             Y                                                                                                         1               6           1        7
       tdis      OE             Y                                                            4.3 7.5
      tsk(o)     OE             Y                                                            4.4 7.1                                      1               8           1        9

                                                                                                4 8.8                                     1               8.5         1        9.5
                                                                                                           1
                                                                                                                                          1               8           1        9

                                                                                                                                          1               10          1        11

                                                                                                                                                          1                    1

(1) On products compliant to MIL-PRF-38535, this parameter is not production tested.

7.9 Noise Characteristics(1)                                                                                                                 SN74LV125A                        UNIT

VCC = 3.3 V, CL = 50 pF, TA = 25C                                                                                                     MIN                TYP         MAX        V
                                                                                                                                                                        0.8      V
                                                     PARAMETER                                                                                                                   V
                                                                                                                                                                      0.8       V
VOL(P)      Quiet output, maximum dynamic VOL                                                                                                             0.4                    V
VOL(V)      Quiet output, minimum dynamic VOL                                                                                                                         0.99
VOH(V)      Quiet output, minimum dynamic VOH                                                                                                             0.3
VIH(D)      High-level dynamic input voltage
VIL(D)      Low-level dynamic input voltage                                                                                                                    3

                                                                                                                                       2.31

(1) Characteristics are for surface-mount packages only.

7.10 Operating Characteristics

TA = 25C

                       PARAMETER                                                                                                    TEST CONDITIONS            VCC       TYP        UNIT
                                                                                                                                                               3.3 V     15.5        pF
Cpd        Power dissipation capacitance       Outputs enabled                   CL = 50 pF,                                           f = 10 MHz               5V       17.6

7.11 Typical Characteristics

        7                                                                                                                     8

        6                                                                                                                     7

        5                                                                                                                     6

     TPD (ns)                                                                                                                 5
                                                                                                                    TPD (ns)
        4

                                                                                                                              4

        3

                                                                                                                              3

        2                                                                                                                     2

        1                                                                                                                     1

                                                                TPD in ns                                                                                                TPD in ns

        0                                                                                                                     0

        -100  -50      0  50                   100              150                                                              0  1  2             3            4      5          6

                   Temperature (qC)                                        D001                                                                      VCC                            D002

              Figure 1. TPD vs Temperature                                                                                             Figure 2. TPD vs VCC at 25C

Copyright 19972016, Texas Instruments Incorporated                                                                                     Submit Documentation Feedback                      7
                                                                       Product Folder Links: SN74LV125A
SN74LV125A                                                                                                           www.ti.com

SCES124N DECEMBER 1997 REVISED JANUARY 2016

8 Parameter Measurement Information

   From Output            Test     From Output                 RL = 1 k S1    VCC
     Under Test           Point      Under Test                                  Open
                                                                                                       TEST            S1
                      CL                              CL                      GND
         (see Note A)                    (see Note A)                                             tPLH/tPHL          Open
                                                                                                   tPLZ/tPZL         VCC
                                                                                                  tPHZ/tPZH          GND
                                                                                                  Open Drain         VCC

      LOAD CIRCUIT FOR                                   LOAD CIRCUIT FOR
   TOTEM-POLE OUTPUTS                       3-STATE AND OPEN-DRAIN OUTPUTS

                                                               Timing Input              50% VCC                     VCC
                                                                                                                     0V
                          tw                                                                         th              VCC
                                                                                                  50% VCC            0V
                                                          VCC                 tsu
                                            50% VCC
   Input                  50% VCC                              Data Input                50% VCC
                                                          0V

                 VOLTAGE WAVEFORMS                                                        VOLTAGE WAVEFORMS
                    PULSE DURATION                                                       SETUP AND HOLD TIMES

   Input                  50% VCC  50% VCC        VCC          Output                    50% VCC  50% VCC            VCC
                                                  0V           Control                                               0V

                  tPLH                       tPHL                             tPZL                             tPLZ

   In-Phase                        50% VCC            VOH             Output             50% VCC                   VCC
     Output                                 50% VCC                                               VOL + 0.3 V VOL
                                                               Waveform 1
                                                      VOL
                                                                  S1 at VCC
                                                               (see Note B)

                 tPHL                       tPLH                                   tPZH             tPHZ
                                                                      Output                      VOH - 0.3 VVOH
Out-of-Phase                       50% VCC            VOH      Waveform 2                50% VCC
         Output                             50% VCC              S1 at GND                                         0 V
                                                               (see Note B)
                                                      VOL

                 VOLTAGE WAVEFORMS                                                       VOLTAGE WAVEFORMS

                 PROPAGATION DELAY TIMES                                      ENABLE AND DISABLE TIMES

   INVERTING AND NONINVERTING OUTPUTS                                         LOW- AND HIGH-LEVEL ENABLING

   NOTES: A. CL includes probe and jig capacitance.
                B. Waveform 1 is for an output with internal conditions such that the output is low, except when disabled by the output control.

                     Waveform 2 is for an output with internal conditions such that the output is high, except when disabled by the output control.

                C. All input pulses are supplied by generators having the following characteristics: PRR  1 MHz, ZO = 50 , tr  3 ns, tf  3 ns.
                D. The outputs are measured one at a time, with one input transition per measurement.

                E. tPLZ and tPHZ are the same as tdis.
                F. t PZL and tPZH are the same as ten.
                G. tPHL and tPLH are the same as tpd.
                H. All parameters and waveforms are not applicable to all devices.

                                   Figure 3. Load Circuit And Voltage Waveforms

8  Submit Documentation Feedback                                                                       Copyright 19972016, Texas Instruments Incorporated
                                            Product Folder Links: SN74LV125A
www.ti.com                                                                                                                                     SN74LV125A

9 Detailed Description                                                                                   SCES124N DECEMBER 1997 REVISED JANUARY 2016

9.1 Overview
The SN74LV125A quadruple bus buffer gate is designed for 2-V to 5.5-V VCC operation.
These devices feature independent line drivers with 3-state outputs. Each output is disabled when the associated
output-enable (OE) input is high.

To ensure the high-impedance state during power up or power down, tie OE to VCC through a pullup resistor; the
minimum value of the resistor is determined by the current-sinking capability of the driver.

9.2 Functional Block Diagram

1OE                                    3OE

1A                          1Y         3A                                                                3Y

2OE                                    4OE

2A                          2Y         4A                                                                4Y

                        Figure 4. Logic Diagram (Positive Logic)

9.3 Feature Description
Wide operating voltage range

    Operates from 2 V to 5.5 V
Allows down-voltage translation

    Inputs accept voltages to 5.5 V
Ioff Feature

    Supports Live Insertion, Partial Power-Down Mode, and Back-Drive Protection

9.4 Device Functional Modes

                        Table 1. Function Table
                               (Each Buffer)

                            INPUTS     OUTPUT
                                            Y
                        OE          A
                                            H
                        L           H       L
                                            Z
                        L           L

                        H           X

Copyright 19972016, Texas Instruments Incorporated                                                    Submit Documentation Feedback  9
                                                                       Product Folder Links: SN74LV125A
SN74LV125A                                                                                      www.ti.com

SCES124N DECEMBER 1997 REVISED JANUARY 2016

10 Application and Implementation

                                                            NOTE
    Information in the following applications sections is not part of the TI component
    specification, and TI does not warrant its accuracy or completeness. TI's customers are
    responsible for determining suitability of components for their purposes. Customers should
    validate and test their design implementation to confirm system functionality.

10.1 Application Information

The SN74LV125A is a low-drive CMOS device that can be used for a multitude of bus interface type applications
where output ringing is a concern. The low drive and slow edge rates minimize overshoot and undershoot on the
outputs. The inputs are 5.5-V tolerant at any valid VCC, making it ideal for translating down to VCC.

10.2 Typical Application

    5-V system                                       Regulated 3.3 V or 5 V

                                                     VCC
                                                     1OE

                                                     4OE

                                                 1A  1Y

         C or                                                   C
    System Logic                                          System Logic

                                                 4A  4Y        LEDs

                                                     GND

                                               Figure 5. Typical Application Schematic

10.2.1 Design Requirements

This device uses CMOS technology and has balanced output drive. Care should be taken to avoid bus
contention because it can drive currents that would exceed maximum limits. The high drive will also create fast
edges into light loads, so routing and load conditions should be considered to prevent ringing.

10.2.2 Detailed Design Procedure
1. Recommended Input Conditions

      For rise time and fall time specifications, see t/V in the Recommended Operating Conditions table.
      For specified High and low levels, see VIH and VIL in the Recommended Operating Conditions table.
2. Recommend Output Conditions
      Load currents should not exceed 35 mA per output and 70 mA total for the part.
      Outputs should not be pulled above VCC.

10  Submit Documentation Feedback                                                             Copyright 19972016, Texas Instruments Incorporated
                                   Product Folder Links: SN74LV125A
www.ti.com                                                                                                                                     SN74LV125A

Typical Application (continued)                                                                          SCES124N DECEMBER 1997 REVISED JANUARY 2016
10.2.3 Application Curves

                                                                Figure 6. Switching Characteristics Comparison

11 Power Supply Recommendations

The power supply can be any voltage between the MIN and MAX supply voltage rating located in the
Recommended Operating Conditions table.

Each VCC pin should have a good bypass capacitor to prevent power disturbance. For devices with a single
supply, 0.1 F is recommended. If there are multiple VCC pins, 0.01 F or 0.022 F is recommended for each
power pin. It is acceptable to parallel multiple bypass caps to reject different frequencies of noise. A 0.1 F and
1 F are commonly used in parallel. The bypass capacitor should be installed as close to the power pin as
possible for best results.

Copyright 19972016, Texas Instruments Incorporated                                                    Submit Documentation Feedback  11
                                                                       Product Folder Links: SN74LV125A
SN74LV125A                                                                                      www.ti.com

SCES124N DECEMBER 1997 REVISED JANUARY 2016

12 Layout

12.1 Layout Guidelines

When using multiple bit logic devices, inputs should not float. In many cases, functions or parts of functions of
digital logic devices are unused. Some examples are when only two inputs of a triple-input AND gate are used,
or when only 3 of the 4-buffer gates are used. Such input pins should not be left unconnected because the
undefined voltages at the outside connections result in undefined operational states.

Specified in Figure 7 are rules that must be observed under all circumstances. All unused inputs of digital logic
devices must be connected to a high or low bias to prevent them from floating. The logic level that should be
applied to any particular unused input depends on the function of the device. Generally they will be tied to GND
or VCC, whichever makes more sense or is more convenient. It is acceptable to float outputs unless the part is a
transceiver. If the transceiver has an output enable pin, it will disable the outputs section of the part when
asserted. This will not disable the input section of the I/Os so they also cannot float when disabled.

12.2 Layout Example

       Vcc                                       Output  Input                          Output
                                                         Unused Input
    Unused Input

    Input

                                                 Figure 7. Layout Diagram

13 Device and Documentation Support

13.1 Related Links

The table below lists quick access links. Categories include technical documents, support and community
resources, tools and software, and quick access to sample or buy.

                                                 Table 2. Related Links

        PARTS   PRODUCT FOLDER     SAMPLE & BUY          TECHNICAL          TOOLS &     SUPPORT &
    SN74LV125A         Click here      Click here        DOCUMENTS         SOFTWARE     COMMUNITY

                                                           Click here       Click here    Click here

13.2 Trademarks
All trademarks are the property of their respective owners.
13.3 Electrostatic Discharge Caution

             These devices have limited built-in ESD protection. The leads should be shorted together or the device placed in conductive foam
             during storage or handling to prevent electrostatic damage to the MOS gates.

13.4 Glossary

SLYZ022 -- TI Glossary.
     This glossary lists and explains terms, acronyms, and definitions.

14 Mechanical, Packaging, and Orderable Information

The following pages include mechanical, packaging, and orderable information. This information is the most
current data available for the designated devices. This data is subject to change without notice and revision of
this document. For browser-based versions of this data sheet, refer to the left-hand navigation.

12  Submit Documentation Feedback                                                                           Copyright 19972016, Texas Instruments Incorporated
                                                 Product Folder Links: SN74LV125A
                                                                                                       PACKAGE OPTION ADDENDUM

www.ti.com                                                                                                                             20-Jan-2016

PACKAGING INFORMATION

  Orderable Device  Status Package Type Package Pins Package Eco Plan                Lead/Ball Finish    MSL Peak Temp Op Temp (C)            Device Marking       Samples
    SN74LV125AD
                    (1)             Drawing      Qty  (2)                                         (6)                   (3)                                  (4/5)
SN74LV125ADBLE
  SN74LV125ADBR     ACTIVE  SOIC    D        14  50 Green (RoHS                         CU NIPDAU      Level-1-260C-UNLIM -40 to 125   LV125A
  SN74LV125ADE4                                                                             Call TI
  SN74LV125ADG4                                       & no Sb/Br)                                                                      LV125A
SN74LV125ADGVR                                                                         CU NIPDAU                                      LV125A
   SN74LV125ADR     OBSOLETE SSOP   DB 14             TBD                               CU NIPDAU               Call TI    -40 to 125  LV125A
SN74LV125ADRE4                                                                         CU NIPDAU      Level-1-260C-UNLIM  -40 to 125  LV125A
                    ACTIVE  SSOP    DB 14 2000 Green (RoHS                              CU NIPDAU                                      LV125A
    SN74LV125AN                                                       & no Sb/Br)       CU NIPDAU                                      LV125A
  SN74LV125ANE4                                                                         CU NIPDAU                                      SN74LV125AN
  SN74LV125ANSR     ACTIVE  SOIC    D        14  50 Green (RoHS                         CU NIPDAU      Level-1-260C-UNLIM -40 to 125   SN74LV125AN
   SN74LV125APW                                                                         CU NIPDAU                                      74LV125A
SN74LV125APWG4                                       & no Sb/Br)                       CU NIPDAU                                      LV125A
SN74LV125APWLE                                                                         CU NIPDAU                                      LV125A
  SN74LV125APWR     ACTIVE  SOIC    D        14  50 Green (RoHS                         CU NIPDAU      Level-1-260C-UNLIM -40 to 125
SN74LV125APWRE4                                                                                                                        LV125A
SN74LV125APWRG4                                       & no Sb/Br)                           Call TI                                    LV125A
  SN74LV125APWT                                                                         CU NIPDAU                                      LV125A
                    ACTIVE TVSOP    DGV 14 2000 Green (RoHS                             CU NIPDAU      Level-1-260C-UNLIM -40 to 125   LV125A
                                                                        & no Sb/Br)     CU NIPDAU
                                                                                        CU NIPDAU
                    ACTIVE  SOIC    D        14 2500 Green (RoHS                                       Level-1-260C-UNLIM -40 to 125

                                                      & no Sb/Br)

                    ACTIVE  SOIC    D        14 2500 Green (RoHS                                       Level-1-260C-UNLIM -40 to 125

                                                      & no Sb/Br)

                    ACTIVE  PDIP    N        14  25   Pb-Free                                          N / A for Pkg Type -40 to 125
                                                      (RoHS)

                    ACTIVE  PDIP    N        14  25   Pb-Free                                          N / A for Pkg Type -40 to 125
                                                      (RoHS)

                    ACTIVE  SO      NS 14 2000 Green (RoHS                                             Level-1-260C-UNLIM -40 to 125
                                                                      & no Sb/Br)

                    ACTIVE TSSOP    PW       14  90 Green (RoHS                                        Level-1-260C-UNLIM -40 to 125

                                                      & no Sb/Br)

                    ACTIVE TSSOP    PW       14  90 Green (RoHS                                        Level-1-260C-UNLIM -40 to 125

                                                      & no Sb/Br)

                    OBSOLETE TSSOP  PW 14             TBD                                                       Call TI    -40 to 125
                                                                                                       Level-1-260C-UNLIM  -40 to 125
                    ACTIVE TSSOP    PW 14 2000 Green (RoHS
                                                                       & no Sb/Br)

                    ACTIVE TSSOP    PW 14 2000 Green (RoHS                                             Level-1-260C-UNLIM -40 to 125
                                                                       & no Sb/Br)

                    ACTIVE TSSOP    PW 14 2000 Green (RoHS                                             Level-1-260C-UNLIM -40 to 125
                                                                       & no Sb/Br)

                    ACTIVE TSSOP    PW 14 250 Green (RoHS                                              Level-1-260C-UNLIM -40 to 125
                                                                       & no Sb/Br)

                                                      Addendum-Page 1
                                                                                                                                              PACKAGE OPTION ADDENDUM

www.ti.com                                                                                                                                                                               20-Jan-2016

   Orderable Device  Status Package Type Package Pins Package Eco Plan              Lead/Ball Finish     MSL Peak Temp Op Temp (C)                                                              Device Marking       Samples
  SN74LV125ARGYR
SN74LV125ARGYRG4     (1)           Drawing  Qty  (2)                                             (6)                    (3)                                                                                    (4/5)

                     ACTIVE  VQFN  RGY 14 3000 Green (RoHS                             CU NIPDAU      Level-2-260C-1 YEAR -40 to 125                                                     LV125A
                                                                       & no Sb/Br)
                                                                                       CU NIPDAU      Level-2-260C-1 YEAR -40 to 125                                                     LV125A
                     ACTIVE  VQFN  RGY 14 3000 Green (RoHS
                                                                       & no Sb/Br)

(1) The marketing status values are defined as follows:
ACTIVE: Product device recommended for new designs.
LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.
NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.
PREVIEW: Device has been announced but is not in production. Samples may or may not be available.
OBSOLETE: TI has discontinued the production of the device.

(2) Eco Plan - The planned eco-friendly classification: Pb-Free (RoHS), Pb-Free (RoHS Exempt), or Green (RoHS & no Sb/Br) - please check http://www.ti.com/productcontent for the latest availability
information and additional product content details.
TBD: The Pb-Free/Green conversion plan has not been defined.
Pb-Free (RoHS): TI's terms "Lead-Free" or "Pb-Free" mean semiconductor products that are compatible with the current RoHS requirements for all 6 substances, including the requirement that
lead not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, TI Pb-Free products are suitable for use in specified lead-free processes.
Pb-Free (RoHS Exempt): This component has a RoHS exemption for either 1) lead-based flip-chip solder bumps used between the die and package, or 2) lead-based die adhesive used between
the die and leadframe. The component is otherwise considered Pb-Free (RoHS compatible) as defined above.
Green (RoHS & no Sb/Br): TI defines "Green" to mean Pb-Free (RoHS compatible), and free of Bromine (Br) and Antimony (Sb) based flame retardants (Br or Sb do not exceed 0.1% by weight
in homogeneous material)

(3) MSL, Peak Temp. - The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.

(4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.

(5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation
of the previous line and the two combined represent the entire Device Marking for that device.

(6) Lead/Ball Finish - Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead/Ball Finish values may wrap to two lines if the finish
value exceeds the maximum column width.

Important Information and Disclaimer:The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information
provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and
continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals.
TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

                                                 Addendum-Page 2
www.ti.com                                                                                                        PACKAGE OPTION ADDENDUM

OTHER QUALIFIED VERSIONS OF SN74LV125A :                                                                                                                                         20-Jan-2016

Automotive: SN74LV125A-Q1

NOTE: Qualified Version Definitions:

       Automotive - Q100 devices qualified for high-reliability automotive applications targeting zero defects

Addendum-Page 3
www.ti.com                                               PACKAGE MATERIALS INFORMATION

TAPE AND REEL INFORMATION                                                                                                                              20-Jan-2016

*All dimensions are nominal

Device                       Package Package Pins  SPQ   Reel Reel A0 B0 K0 P1 W             Pin1
                               Type Drawing
                                                   2000  Diameter Width (mm) (mm) (mm) (mm) (mm) Quadrant
                                                   2000
                                                   2500  (mm) W1 (mm)
                                                   2000
SN74LV125ADBR                SSOP DB 14            2000  330.0 16.4 8.2 6.6 2.5 12.0 16.0    Q1
                                                   250
SN74LV125ADGVR TVSOP DGV 14                        3000  330.0 12.4 6.8 4.0 1.6 8.0 12.0     Q1

SN74LV125ADR                 SOIC  D  14                 330.0 16.4 6.5 9.0 2.1 8.0 16.0     Q1

SN74LV125ANSR                SO    NS 14                 330.0 16.4 8.2 10.5 2.5 12.0 16.0   Q1

SN74LV125APWR TSSOP PW 14                                330.0 12.4 6.9 5.6 1.6 8.0 12.0     Q1

SN74LV125APWT TSSOP PW 14                                330.0 12.4 6.9 5.6 1.6 8.0 12.0     Q1

SN74LV125ARGYR VQFN RGY 14                               330.0 12.4 3.75 3.75 1.15 8.0 12.0  Q1

                                                   Pack Materials-Page 1
www.ti.com                                      PACKAGE MATERIALS INFORMATION

                                                                                                                                              20-Jan-2016

*All dimensions are nominal  Package Type  Package Drawing Pins  SPQ   Length (mm)  Width (mm)  Height (mm)
              Device              SSOP                           2000       367.0       367.0        38.0
                                 TVSOP     DB   14               2000       367.0       367.0        35.0
      SN74LV125ADBR                SOIC                          2500       367.0       367.0        38.0
     SN74LV125ADGVR                 SO     DGV  14               2000       367.0       367.0        38.0
                                 TSSOP                           2000       367.0       367.0        35.0
       SN74LV125ADR              TSSOP     D    14               250        367.0       367.0        35.0
      SN74LV125ANSR               VQFN                           3000       367.0       367.0        35.0
      SN74LV125APWR                        NS   14
      SN74LV125APWT
     SN74LV125ARGYR                        PW   14

                                           PW   14

                                           RGY  14

                                                Pack Materials-Page 2
DGV (R-PDSO-G**)                                                                            MECHANICAL DATA

  24 PINS SHOWN                                                             MPDS006C FEBRUARY 1996 REVISED AUGUST 2000

                 0,40                                                                        PLASTIC SMALL-OUTLINE
                   24
                                     0,23   0,07 M
                                     0,13

                                        13

                                                                                   0,16 NOM

                                            4,50 6,60
                                            4,30 6,20

                                                                                             Gage Plane      0,25
                                                                                   08
                                                                                                           0,75
1                                    12                                                                    0,50

                       A

1,20 MAX                                             Seating Plane
                                     0,15

                                                                  0,08
                                     0,05

                            PINS **  14     16      20                  24  38     48                  56

                       DIM

                       A MAX         3,70 3,70 5,10 5,10 7,90 9,80 11,40

                       A MIN         3,50 3,50 4,90 4,90 7,70 9,60 11,20

                                                                                                           4073251/E 08/00

NOTES: A. All linear dimensions are in millimeters.
             B. This drawing is subject to change without notice.
             C. Body dimensions do not include mold flash or protrusion, not to exceed 0,15 per side.
             D. Falls within JEDEC: 24/48 Pins MO-153
                                               14/16/20/56 Pins MO-194

                                     POST OFFICE BOX 655303 DALLAS, TEXAS 75265
DB (R-PDSO-G**)                                                                                                  MECHANICAL DATA

28 PINS SHOWN                                                                                   MSSO002E JANUARY 1995 REVISED DECEMBER 2001
                0,65
                 28                                                                                                PLASTIC SMALL-OUTLINE

                 1                                       0,38         0,15 M
                                             A           0,22

                                                              15

                                                                                                           0,25
                                                                                                           0,09

                                                                           5,60 8,20                          Gage Plane  0,25
                                                                           5,00 7,40                   08
                                                                                                                          0,95
                                                             14                                                           0,55

2,00 MAX                                                 0,05 MIN             Seating Plane
                                                                                          0,10

                                                PINS **  14       16  20              24        28     30        38

          DIM

          A MAX                                          6,50 6,50 7,50 8,50 10,50 10,50 12,90

          A MIN                                          5,90 5,90 6,90 7,90 9,90 9,90 12,30

                                                                                                                          4040065 /E 12/01

NOTES: A. All linear dimensions are in millimeters.
             B. This drawing is subject to change without notice.
             C. Body dimensions do not include mold flash or protrusion not to exceed 0,15.
             D. Falls within JEDEC MO-150

                                                          POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                      IMPORTANT NOTICE

Texas Instruments Incorporated and its subsidiaries (TI) reserve the right to make corrections, enhancements, improvements and other
changes to its semiconductor products and services per JESD46, latest issue, and to discontinue any product or service per JESD48, latest
issue. Buyers should obtain the latest relevant information before placing orders and should verify that such information is current and
complete. All semiconductor products (also referred to herein as "components") are sold subject to TI's terms and conditions of sale
supplied at the time of order acknowledgment.

TI warrants performance of its components to the specifications applicable at the time of sale, in accordance with the warranty in TI's terms
and conditions of sale of semiconductor products. Testing and other quality control techniques are used to the extent TI deems necessary
to support this warranty. Except where mandated by applicable law, testing of all parameters of each component is not necessarily
performed.

TI assumes no liability for applications assistance or the design of Buyers' products. Buyers are responsible for their products and
applications using TI components. To minimize the risks associated with Buyers' products and applications, Buyers should provide
adequate design and operating safeguards.

TI does not warrant or represent that any license, either express or implied, is granted under any patent right, copyright, mask work right, or
other intellectual property right relating to any combination, machine, or process in which TI components or services are used. Information
published by TI regarding third-party products or services does not constitute a license to use such products or services or a warranty or
endorsement thereof. Use of such information may require a license from a third party under the patents or other intellectual property of the
third party, or a license from TI under the patents or other intellectual property of TI.

Reproduction of significant portions of TI information in TI data books or data sheets is permissible only if reproduction is without alteration
and is accompanied by all associated warranties, conditions, limitations, and notices. TI is not responsible or liable for such altered
documentation. Information of third parties may be subject to additional restrictions.

Resale of TI components or services with statements different from or beyond the parameters stated by TI for that component or service
voids all express and any implied warranties for the associated TI component or service and is an unfair and deceptive business practice.
TI is not responsible or liable for any such statements.

Buyer acknowledges and agrees that it is solely responsible for compliance with all legal, regulatory and safety-related requirements
concerning its products, and any use of TI components in its applications, notwithstanding any applications-related information or support
that may be provided by TI. Buyer represents and agrees that it has all the necessary expertise to create and implement safeguards which
anticipate dangerous consequences of failures, monitor failures and their consequences, lessen the likelihood of failures that might cause
harm and take appropriate remedial actions. Buyer will fully indemnify TI and its representatives against any damages arising out of the use
of any TI components in safety-critical applications.

In some cases, TI components may be promoted specifically to facilitate safety-related applications. With such components, TI's goal is to
help enable customers to design and create their own end-product solutions that meet applicable functional safety standards and
requirements. Nonetheless, such components are subject to these terms.

No TI components are authorized for use in FDA Class III (or similar life-critical medical equipment) unless authorized officers of the parties
have executed a special agreement specifically governing such use.

Only those TI components which TI has specifically designated as military grade or "enhanced plastic" are designed and intended for use in
military/aerospace applications or environments. Buyer acknowledges and agrees that any military or aerospace use of TI components
which have not been so designated is solely at the Buyer's risk, and that Buyer is solely responsible for compliance with all legal and
regulatory requirements in connection with such use.

TI has specifically designated certain components as meeting ISO/TS16949 requirements, mainly for automotive use. In any case of use of
non-designated products, TI will not be responsible for any failure to meet ISO/TS16949.

Products                                              Applications
Audio
Amplifiers                    www.ti.com/audio        Automotive and Transportation  www.ti.com/automotive
Data Converters                                                                      www.ti.com/communications
DLP Products                 amplifier.ti.com        Communications and Telecom     www.ti.com/computers
DSP                                                                                  www.ti.com/consumer-apps
Clocks and Timers             dataconverter.ti.com    Computers and Peripherals      www.ti.com/energy
Interface                                                                            www.ti.com/industrial
Logic                         www.dlp.com             Consumer Electronics           www.ti.com/medical
Power Mgmt                                                                           www.ti.com/security
Microcontrollers              dsp.ti.com              Energy and Lighting            www.ti.com/space-avionics-defense
RFID                                                                                 www.ti.com/video
OMAP Applications Processors  www.ti.com/clocks       Industrial
Wireless Connectivity                                                                e2e.ti.com
                              interface.ti.com        Medical

                              logic.ti.com            Security

                              power.ti.com            Space, Avionics and Defense

                              microcontroller.ti.com  Video and Imaging

                              www.ti-rfid.com

                              www.ti.com/omap         TI E2E Community

                              www.ti.com/wirelessconnectivity

Mailing Address: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265
                     Copyright 2016, Texas Instruments Incorporated
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

小广播

SN74LV125ADBR器件购买:

数量 单价(人民币) mouser购买
1 ¥3.01 购买
10 ¥2.29 购买
100 ¥1.24 购买
1000 ¥0.935 购买
2000 ¥0.804 购买
10000 ¥0.752 购买
24000 ¥0.693 购买
50000 ¥0.667 购买
100000 ¥0.641 购买

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved