电子工程世界电子工程世界电子工程世界

产品描述

搜索

SN65HVD50D

器件型号:SN65HVD50D
器件类别:半导体    模拟混合信号IC   
厂商名称:Texas Instruments
厂商官网:http://www.ti.com/
标准:
下载文档 在线购买

SN65HVD50D在线购买

供应商 器件名称 价格 最低购买 库存  
SN65HVD50D ¥27.76 1 点击查看 点击购买

器件描述

High Output Full-Duplex RS 485 Drivers and Receivers 8-SOIC -40 to 85

参数
产品属性属性值
Supply voltage(s)(Nom)(V)5
Signaling rate(Max)(Mbps)25
Package GroupSOIC|8
RatingCatalog
Common mode range-7 to 12
Number of RX1
DuplexFull
IsolatedNo
ICC(Max)(mA)2.7
Approx. price(US$)1.45 | 1ku
Fault protection(V)-9 to 14
Operating temperature range(C)-40 to 85
Number of nodes64
Number of TX1
HBM ESD(kV)15
Signaling rate(Mbps)25
IEC 61000-4-2 contact(+/- kV)N/A

文档预览

SN65HVD50D器件文档内容

www.ti.com                                                                     SN65HVD50-SN65HVD55

                                                                                                                     SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

            HIGH OUTPUT FULL-DUPLEX RS-485 DRIVERS AND RECEIVERS

                                                Check for Samples :SN65HVD50-SN65HVD55

FEATURES                                                           The SN65HVD53, SN65HVD54, and SN65HVD55Over Com m on-M ode Voltage Range
                                                                   have active-high driver enables and active-low-7 V to 12 V
1                                                                  receiver enables. A low, less than 1 A, standby
                                                                   current is achieved by disabling both the driver and
1/8 Unit-Load Option Available (Up to 256                        receiver.
    Nodes on the Bus)                                              All devices are characterized for operation from
                                                                   40C to 85C.
Bus-Pin ESD Protection Exceeds 15 kV HBM                         The high output feature of the SN65HVD5x provides
                                                                   more noise margin than the typical RS-485 drivers.
Optional Driver Output Transition Times for                      The extra noise margin makes applications in long
    SignalingRates(1) of 1 Mbps, 5 Mbps and                        cable and harsh noise environments possible.
    25 Mbps
                                                                                              Differential Output Voltage |VOD|
Low-Current Standby Mode < 1 A
                                                                                        VCC = 4.5V
Glitch-Free Power-Up and Power-Down Bus                                                                                 R S485 M inimum |VOD|
    I/Os                                                                                                               R eq u irem en t

Bus Idle, Open, and Short Circuit Failsafe

Designed for RS-422 and RS485 Networks

3.3-V Devices Available, SN65HVD30-35

(1) The signaling rate of a line is the number of voltage
      transitions that are made per second expressed in the units
      bps (bits per second).

APPLICATIONS                                                                                          1 VCC = 5V                                      Additional Noise
                                                                                                                                                            Margin
Utility Meters
Chassis-to-Chassis Interconnects                                                                    VCC = 5.5V
DTE/DCE Interfaces
Industrial, Process, and Building Automation                                                        0.0  0.5    1.0                            1.5  2.0  2.5          3.0  3.5
Point-of-Sale (POS) Terminals and Networks
                                                                                                                  Differential Output Voltage, |VOD| (V)
DESCRIPTION

The SN65HVD5X devices are 3-state differential line
drivers and differential-input line receivers that
operate with a 5-V power supply. Each driver and
receiver has separate input and output pins for
full-duplex bus communication designs. They are
designed for balanced transmission lines and
interoperation with ANSI TIA/EIA-485A,
TIA/EIA-422-B, ITU-T v.11 and ISO 8482:1993
standard-compliant devices.

The SN65HVD50, SN65HVD51, and SN65HVD52
are fully enabled with no external enabling pins.

1

             Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of Texas
             Instruments semiconductor products and disclaimers thereto appears at the end of this data sheet.

PRODUCTION DATA information is current as of publication date.                                             Copyright 20052009, Texas Instruments Incorporated
Products conform to specifications per the terms of the Texas
Instruments standard warranty. Production processing does not
necessarily include testing of all parameters.
SN65HVD50-SN65HVD55                                                                                                 www.ti.com

SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

   This integrated circuit can be damaged by ESD. Texas Instruments recommends that all integrated circuits be handled with
   appropriate precautions. Failure to observe proper handling and installation procedures can cause damage.

   ESD damage can range from subtle performance degradation to complete device failure. Precision integrated circuits may be more

   susceptible to damage because very small parametric changes could cause the device not to meet its published specifications.

   SN65HVD50, SN65HVD51, SN65HVD52                                         SN65HVD53, SN65HVD54, SN65HVD55

                        D PACKAGE (TOP VIEW)

                                                                           NC                       1  14  VCC

                        VCC  1  8             A                            R                        2  13  VCC

                        R    2  7             B                            RE                       3  12  A

                        D    3  6             Z                            DE                       4  11  B

   GND                       4  5Y                                         D                        5  10  Z

                                                                           GND 6                       9Y

         2                         8                                       GND 7                       8 NC
   R                                     A
                                                                           NC - No internal connection
                                   7
                                         B

         3                         5
   D                                     Y

                                   6
                                         Z

   SIGNALING RATE               UNIT LOADS        AVAILABLE OPTIONS               BASE                     SOIC MARKING
                                                                           PART NUMBER
          25 Mbps                      1/2                    ENABLES                                          65HVD50
          5 Mbps                       1/8                                   SN65HVD50                         65HVD51
          1 Mbps                       1/8                         No        SN65HVD51                         65HVD52
          25 Mbps                      1/2                         No        SN65HVD52                         65HVD53
          5 Mbps                       1/8                         No        SN65HVD53                         65HVD54
          1 Mbps                       1/8                         Yes       SN65HVD54                         65HVD55
                                                                   Yes       SN65HVD55
                                                                   Yes

ABSOLUTE MAXIMUM RATINGS

over operating free-air temperature range (unless otherwise noted)(1) (2)

                                                                                                              UNIT

VCC                     Supply voltage range                                                                  0.3 V to 6 V
V(A), V(B), V(Y), V(Z)  Voltage range at any bus terminal (A, B, Y, Z)                                         9 V to 14 V
V(TRANS)                Voltage input, transient pulse through 100 . See Figure 12 (A, B, Y, Z)(3)             50 to 50 V
VI                      Voltage input range (D, DE, RE)                                                       -0.5 V to 7 V
PD(cont)                Continuous total power dissipation                                                 Internally limited(4)
IO                      Output current (receiver output only, R)
                                                                                                                   11 mA

(1) Stresses beyond those listed under absolute maximum ratings may cause permanent damage to the device. These are stress ratings
      only, and functional operation of the device at these or any other conditions beyond those indicated under recommended operating
      conditions is not implied. Exposure to absolute-maximum-rated conditions for extended periods may affect device reliability.

(2) All voltage values, except differential I/O bus voltages, are with respect to network ground terminal.
(3) This tests survivability only and the output state of the receiver is not specified.
(4) The thermal shutdown typically occurs when the junction temperature reaches 165C.

2  Submit Documentation Feedback                                           Copyright 20052009, Texas Instruments Incorporated

                                   Product Folder Link(s) :SN65HVD50-SN65HVD55
www.ti.com                                                                                  SN65HVD50-SN65HVD55

                                                                              SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

RECOMMENDED OPERATING CONDITIONS

over operating free-air temperature range (unless otherwise noted)

                                                                                            MIN NOM MAX UNIT

VCC         Supply voltage                                                                    4.5            5.5
VI or VIC   Voltage at any bus terminal (separately or common mode)                         7 (1)                      V

                                    SN65HVD50, SN65HVD53                                                     12
                                                                                                             25

1/tUI       Signaling rate SN65HVD51, SN65HVD54                                                              5 Mbps
                                                                                                             1
                          SN65HVD52, SN65HVD55

RL          Differential load resistance                                                    54           60                           

VIH         High-level input voltage      D, DE, RE                                         2                VCC

VIL         Low-level input voltage       D, DE, RE                                         0                0.8 V

VID         Differential input voltage                                                      -12              12

IOH         High-level output current     Driver                                            -60
                                                                                                                                 mA
                                          Receiver
                                                                                            8

IOL         Low-level output current      Driver                                                             60
TJ (2)      Junction temperature          Receiver                                                                    mA

                                                                                                              8

                                                                                            40              150 C

(1) The algebraic convention, in which the least positive (most negative) limit is designated as minimum is used in this data sheet.
(2) See thermal characteristics table for information regarding this specification.

ELECTROSTATIC DISCHARGE PROTECTION

            PARAMETER                                  TEST CONDITIONS                 MIN  TYP (1)          MAX UNIT
                                                                                                                           kV
Human body model                                       Bus terminals and GND                        16
Human body model(2)                                    All pins
Charged-device-model (3)                               All pins                                     4

                                                                                                    1

(1) All typical values at 25C and with a 5-V supply.
(2) Tested in accordance with JEDEC Standard 22, Test Method A114-A.
(3) Tested in accordance with JEDEC Standard 22, Test Method C101.

Copyright 20052009, Texas Instruments Incorporated                                  Submit Documentation Feedback                    3

                                          Product Folder Link(s) :SN65HVD50-SN65HVD55
SN65HVD50-SN65HVD55                                                                                               www.ti.com

SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

DRIVER ELECTRICAL CHARACTERISTICS                             TEST CONDITIONS                    MIN     TYP      MAX UNIT

over recommended operating conditions unless otherwise noted                                                 (1)

                                  PARAMETER

VI(K)           Input clamp voltage                         II = 18 mA                          1.5
|VOD(SS)|                                                   IO = 0                                   4
|VOD(SS)|       Steady-state differential output voltage    RL = 54 , See Figure 1 (RS-485)                        VCC
VOD(RING)                                                   RL = 100 , See Figure 1 (RS-422)      1.7    2.6
VOC(PP)         Change in magnitude of steady-state         Vtest = 7 V to 12 V, See Figure 2    2.4    3.2
VOC(SS)         differential output voltage between states                                        1.6
VOC(SS)                                                     RL = 54 , See Figure 1 and Figure 2  0.2               0.2
                Differential Output Voltage overshoot                                                          10%(2) V
IZ(Z) or IY(Z)  and undershoot                              RL = 54 , CL = 50 pF, See Figure 5    2.2    0.5
                                                            See Figure 3 for definition          0.1    0.4
IZ(S) or IY(S)  Peak-to-peak          HVD50, HVD53                                                       0.4
II              common-mode           HVD51, HVD54          See Figure 4                         10
C(OD)           output voltage        HVD52, HVD55                                                                  3.3
                                                                                                                    0.1
                Steady-state common-mode                    See Figure 4                                             90
                output voltage
                                                                                                                             A
                Change in steady-state common-mode output                                                            90
                voltage

                                      HVD50, HVD51,         VCC = 0 V, VZ or VY = 12 V,
                                      HVD52                 Other input at 0 V

                                      HVD53, HVD54,         VCC = 0 V, VZ or VY = 7 V,
                                      HVD55                 Other input at 0 V

                High-impedance state                        VCC = 5 V or 0 V,
                output current                              DE = 0 V
                                                            VZ or VY = 12 V
                Short-circuit output current(3)                                Other input        10             250
                                                            VCC = 5 V or 0 V,  at 0 V                                      mA
                                                            DE = 0 V                             250
                                                            VZ or VY = 7 V    Other input       250             250
                                                                               at 0 V                             100 A
                                                            VZ or VY = 7 V                           0

                                                            VZ or VY = 12 V

                Input current         D, DE

                Differential output capacitance             VOD = 0.4 sin (4E6t) + 0.5 V,                16       pF
                                                            DE at 0 V

(1) All typical values are at 25C and with a 5-V supply.
(2) 10% of the peak-to-peak differential output voltage swing, per TIA/EIA-485
(3) Under some conditions of short-circuit to negative voltages, output currents exceeding the ANSI TIA/EIA-485-A maximum current of 250

      mA may occur. Continuous exposure may affect device reliability.

4  Submit Documentation Feedback                                               Copyright 20052009, Texas Instruments Incorporated

                                                 Product Folder Link(s) :SN65HVD50-SN65HVD55
www.ti.com                                                                  SN65HVD50-SN65HVD55

                                                              SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

DRIVER SWITCHING CHARACTERISTICS

over recommended operating conditions unless otherwise noted

                               PARAMETER                         TEST CONDITIONS       MIN TYP (1)  MAX               UNIT
                                                                                                       12              ns
                                         HVD50, HVD53         RL = 54 , CL = 50 pF,    4    8          46              ns
                                                              See Figure 5                                             ns
tPLH    Propagation delay time,          HVD51, HVD54                                  20   29       230               ns
        low-to-high-level output                              RL = 110 , RE at 0 V,                    12              ns
                                                              See Figure 6                             46              ns
                                         HVD52, HVD55         D = 3 V and S1 = Y,      90   143                        ns
                                                              D = 0 V and S1 = Z                     230               ns
                                         HVD50, HVD53                                  4    8          12              ns
                                                              RL = 110 , RE at 0 V,                    60              ns
tPHL    Propagation delay time,          HVD51, HVD54         See Figure 7             20   30
        high-to-low-level output                              D = 3 V and S1 = Z,                    300
                                                              D = 0 V and S1 = Y                       11
                                         HVD52, HVD55                                  90   143        60
                                                              RL = 110 , RE at 3 V,
                                         HVD50, HVD53         See Figure 6             3    6        300
                                                              D = 3 V and S1 = Y,
tr      Differential output signal       HVD51, HVD54         D = 0 V and S1 = Z       20   34         30
        rise time                                             RL = 110 , RE at 3 V,                  180
                                                              See Figure 7                           380
                                         HVD52, HVD55         D = 3 V and S1 = Z,      120  197
                                                              D = 0 V and S1 = Y                       16
                                         HVD50, HVD53                                  3    6          40
                                                                                                     110
tf      Differential output signal fall  HVD51, HVD54                                  20   33         23
        time                                                                                         200
                                                                                                     420
                                         HVD52, HVD55                                  120  192        19
                                                                                                       70
                                         HVD50, HVD53                                       1.4      160

tsk(p)  Pulse skew (|tPHL tPLH|)       HVD51, HVD54                                       1.6
                                         HVD52, HVD55
                                                                                            7.4

                                         HVD50, HVD53                                       1
                                         HVD51, HVD54
tsk(pp) (2) Part-to-part skew            HVD52, HVD55                                       4

                                                                                            22

tPZH1   Propagation delay time,          HVD53
        high-impedance-to-high-          HVD54
        level output                     HVD55

        Propagation delay time,          HVD53

tPHZ    high-level-to-high-              HVD54
                                         HVD55
        impedance output

        Propagation delay time,          HVD53

tPZL1   high-impedance-to-low-level HVD54

        output                           HVD55

        Propagation delay time,          HVD53

tPLZ    low-level-to-high-impedance HVD54

        output                           HVD55

tPZH2 Propagation delay time, standby-to-high-level output                                          3300 ns

tPZL2 Propagation delay time, standby-to-low-level output                                           3300 ns

(1) All typical values are at 25C and with a 5-V supply.

(2) tsk(pp) is the magnitude of the difference in propagation delay times between any specified terminals of two devices when both devices
      operate with the same supply voltages, at the same temperature, and have identical packages and test circuits.

Copyright 20052009, Texas Instruments Incorporated                                  Submit Documentation Feedback                        5

                                          Product Folder Link(s) :SN65HVD50-SN65HVD55
SN65HVD50-SN65HVD55                                                                                                    www.ti.com

SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

RECEIVER ELECTRICAL CHARACTERISTICS

over recommended operating conditions unless otherwise noted

                PARAMETER                                  TEST CONDITIONS                 MIN TYP (1)          MAX    UNIT
                                                                                                                0.02    V
VIT+      Positive-going differential input  IO = 8 mA
          threshold voltage

VIT-      Negative-going differential input  IO = 8 mA                                     0.2
          threshold voltage
                                                                                                            50
Vhys      Hysteresis voltage (VIT+ - VIT-)                                                 1.5                           mV
                                                                                                                           V
VIK       Enable-input clamp voltage         II = 18 mA                                       4
                                             VID = 200 mV, IO = 8 mA, See Figure 8                                        V
VO        Output voltage                     VID = 200 mV, IO = 8 mA, See Figure 8                             0.3

IO(Z)     High-impedance-state output        VO = 0 or VCC RE at VCC                           1                 1 A
          current                                                                                               0.3
                                                                                           0.35                0.4
                                             VA or VB = 12 V                               0.25    0.19
                                                                                                    0.24                  mA
                             HVD50,          VA or VB = 12 V, VCC = 0 V       Other input   0.1   0.19
                             HVD53,          VA or VB = -7 V                  at 0 V        0.1   0.14
                                                                                             60    0.05
IA or IB  Bus input current                  VA or VB = -7 V, VCC = 0 V                      60    0.06
                                                                                                   0.05
                             HVD51,          VA or VB = 12 V                                       0.03        0.1
                             HVD52,                                                                             0.1
                             HVD54,          VA or VB = 12 V, VCC = 0 V       Other input              16
                             HVD55           VA or VB = -7 V                  at 0 V                                      mA

                                             VA or VB = -7 V, VCC = 0 V

IIH       Input current, RE                  VIH = 2 V                                                                 A
                                                                                                                       A
                                             VIL = 0.8 V                                                               pF

CID       Differential input capacitance     VID = 0.4 sin (4E6t) + 0.5 V, DE at 0 V

Supply Current

                             HVD50           D at 0 V or VCC and No Load                                        2.7

                             HVD51,                                                                               8
                             HVD52                                                                                        mA

                             HVD53           RE at 0 V, D at 0 V or VCC, DE at 0 V,                             2.3
                                             No load (Receiver enabled and
                             HVD54,                                                                             2.9
                             HVD55           driver disabled)

                             HVD53,          RE at VCC, D at VCC, DE at 0 V,
                                             No load (Receiver disabled and
ICC       Supply current     HVD54,                                                                0.08         1 A
                                             driver disabled)
                             HVD55

                             HVD53           RE at 0 V, D at 0 V or VCC, DE at VCC,                             2.7
                                             No load (Receiver enabled and
                             HVD54,                                                                               8
                             HVD55           driver enabled)                                                              mA

                             HVD53           RE at VCC, D at 0 V or VCC, DE at VCC                              2.3
                                             No load (Receiver disabled and
                             HVD54,                                                                             7.7
                             HVD55           driver enabled)

(1) All typical values are at 25C and with a 5-V supply.

6         Submit Documentation Feedback                                               Copyright 20052009, Texas Instruments Incorporated

                                             Product Folder Link(s) :SN65HVD50-SN65HVD55
www.ti.com                                                                           SN65HVD50-SN65HVD55

                                                                       SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

RECEIVER SWITCHING CHARACTERISTICS

over recommended operating conditions unless otherwise noted

                               PARAMETER                                  TEST CONDITIONS      MIN TYP (1)         MAX UNIT
                                                                                                              24      40
tPLH        Propagation delay time,              HVD50, HVD53          VID = -1.5 V to 1.5 V,                 43      55
            low-to-high-level output                                   CL = 15 pF,                            26      35
                                                 HVD51, HVD52, HVD54,  See Figure 9                           47      60
                                                 HVD55                                                                  5
                                                                       DE at 3 V, CL = 15 pF                    5       7
tPHL        Propagation delay time,              HVD50, HVD53          See Figure 10                            6
            high-to-low-level output                                   DE at 0 V, CL = 15 pF                    6              ns
                                                 HVD51, HVD52, HVD54,  See Figure 10                         2.3        4
                                                 HVD55                 DE at 3 V, CL = 15 pF                 2.4        4
                                                                       See Figure 11                                  17
tsk(p)      Pulse skew (|tPHL - tPLH|)           HVD50, HVD53          DE at 0 V, CL = 15 pF                          10
                                                 HVD51, HVD54          See Figure 11                               3300
                                                                                                                      13
tsk(pp) (2) Part-to-part skew                    HVD50, HVD53                                                         10
                                                 HVD51, HVD54                                                      3300
                                                 HVD52, HVD55

tr          Output signal rise time
tf          Output signal fall time
tPHZ        Output disable time from high level
tPZH1       Output enable time to high level

tPZH2       Propagation delay time, standby-to-high-level output

tPLZ        Output disable time from low level
tPZL1       Output enable time to low level

tPZL2       Propagation delay time, standby-to-low-level output

(1) All typical values are at 25C and with a 5-V supply

(2) .tsk(pp) is the magnitude of the difference in propagation delay times between any specified terminals of two devices when both devices
      operate with the same supply voltages, at the same temperature, and have identical packages and test circuits.

Copyright 20052009, Texas Instruments Incorporated                                          Submit Documentation Feedback                 7

                                          Product Folder Link(s) :SN65HVD50-SN65HVD55
SN65HVD50-SN65HVD55                                                                                                               www.ti.com

SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

THERMAL CHARACTERISTICS

over operating free-air temperature range unless otherwise noted(1)

             PARAMETER                         TEST CONDITIONS                                                   MIN   TYP   MAX  UNIT
                                     Low-K board(3), No airflow          HVD50, HVD51, HVD52                          230.8       C/W
           Junction-to-ambient                                           HVD53, HVD54, HVD55                          162.6
           thermal resistance(2)     High-K board(4), No airflow         HVD50, HVD51, HVD52                          135.1
JA                                                                       HVD53, HVD54, HVD55
           Junction-to-ambient                                                                                         92.1
           thermal resistance(2)                                                                                       44.4
                                                                                                                       61.1
JB  Junction-to-board                High-K board                        HVD50, HVD51, HVD55
    thermal resistance                                                   HVD53, HVD54, HVD55

JC  Junction-to-case                 No board                            HVD50, HVD51, HVD52                          43.5
    thermal resistance
                                                                         HVD53, HVD54, HVD55                          58.6

                                     RL= 60, CL = 50 pF,                 HVD50 (25Mbps)                                      420
                                                                                                                             404
                                     Input to D a 50% duty cycle square HVD51 (10Mbps)                                       383

                                     wave at indicated signaling rate    HVD52 (1Mbps)                                                  mW
                                                                                                                             420
PD  Device power dissipation                                             HVD53 (25Mbps)                                      404
                                        RL= 60, CL = 50 pF,                                                                  383

                                     DE at VCC RE at 0 V,                HVD54 (10Mbps)
                                     Input to D a 50% duty cycle square

                                     wave at indicated signaling rate HVD55 (1Mbps)

                                                                         HVD50                         40                   55

                                     Low-K board, No airflow             HVD51, HVD52                  40                   84

TA  Ambient air temperature                                              HVD53, HVD54, HVD55           40                   85
                                                                                                                                       C
                                     High-K board, No airflow            HVD50, HVD51, HVD52           40
                                                                                                                             85
                                                                         HVD53, HVD54, HVD55           40                   85

TJSD Thermal shutdown junction temperature                                                                            165

(1) See Application Information section for an explanation of these parameters.
(2) The intent of JA specification is solely for a thermal performance comparison of one package to another in a standardized environment.

      This methodology is not meant to and will not predict the performance of a package in an application-specific environment.
(3) In accordance with the Low-K thermal metric definitions of EIA/JESD51-3.
(4) In accordance with the High-K thermal metric definitions of EIA/JESD51-7.

                                     PARAMETER MEASUREMENT INFORMATION

                  VCC                                                                  VCC              375  1%
                                                                                                       60  1%
              II        DE        Y  IY                                                DE
                                                                                            Y
    0 or 3 V                                   VOD RL                               D             VOD
                                                                         0 or 3 V

                                  Z IZ                                                      Z                         +      -7 V < V(test) < 12 V
                                                                                                                      _

              VI                                                                                       375  1%
                                  VZ VY

    Figure 1. Driver VOD Test Circuit: Voltage and                       Figure 2. Driver VOD With Common-Mode Loading
                      Current Definitions                                                           Test Circuit

8   Submit Documentation Feedback                                                              Copyright 20052009, Texas Instruments Incorporated

                                         Product Folder Link(s) :SN65HVD50-SN65HVD55
www.ti.com                                                                                      SN65HVD50-SN65HVD55

                                                                                  SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

                           PARAMETER MEASUREMENT INFORMATION (continued)

VOD(RING) is measured at four points on the output waveform, corresponding to overshoot and undershoot from
the VOD(H) and VOD(L) steady state values.

                                                                             VOD(SS)

                                                       VOD(RING)

                                                                             0 V Differential

                                                                             VOD(RING)

                                                       -VOD(SS)

                          Figure 3. VOD(RING) Waveform and Definitions

                                                                             Y                           VY
                                                                                                         VZ
               VCC     27   1%                                                                         VOC(SS)

               DE   Y                                                        Z

Input       D                                                                                  VOC(PP)

                       27   1%                                         VOC

                    Z                                  CL = 50 pF 20%       VOC

                                                  CL Includes Fixture and
                                                  Instrumentation Capacitance
Input: PRR = 500 kHz, 50% Duty Cycle,t r<6ns, tf<6ns, ZO = 50

           Figure 4. Test Circuit and Definitions for the Driver Common-Mode Output Voltage

                       Y

                       Z         W                                                                                            

                    W

                                                                                                                              

                                                                                W

                    Figure 5. Driver Switching Test Circuit and Voltage Waveforms

Copyright 20052009, Texas Instruments Incorporated                                          Submit Documentation Feedback     9

                                 Product Folder Link(s) :SN65HVD50-SN65HVD55
SN65HVD50-SN65HVD55                                                                                                                www.ti.com

SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

                           PARAMETER MEASUREMENT INFORMATION (continued)

    D S1                               Y                                     VI         1.5 V                                3V
    3V Y                                                                                                     1.5 V
    0V Z                                        S1           VO                             2.3 V
                                                                                                                             0V
                           D           Z                                                         tPHZ               0.5 V

                                     CL = 50 pF                         t PZH(1 & 2)                                         V OH
                                        20%
                              DE                             RL = 110 W      VO                                             ~0V
                                                                 1%
       Input       VI         50 W
    Generator

            Generator: PRR = 500kHz, 50% Duty Cycle, t r<6 ns, t f < 6ns, Z 0 = 50 W
            CL Includes Fixture and Instrumentation Capacitance

    Figure 6. Driver High-Level Output Enable and Disable Time Test Circuit and Voltage Waveforms

    D S1                                            VCC
    3V Z
    0V Y                          Y  S1                RL = 110          VI             1.5 V                1.5 V        3V
                                                       1%
        Input      D                                                                                                      0V
     Generator VI                                          VO                                                             VCC
                                                                                                                    0.5 V
                                Z                                            tPZL(1&2)                 tPLZ               VOL
                      DE
                                                                         VO                    2.3 V
                                CL = 50 pF 20%
                   50

                            CL Includes Fixture
                           and Instrumentation

                                      Capacitance

    Generator: PRR = 500 kHz, 50% Duty Cycle, t r <6 ns, tf <6 ns, Zo = 50

      Figure 7. Driver Low-Level Output Enable and Disable Time Test Circuit and Voltage Waveforms

                                                                  I  A

                                                                                 A

                                                                     VID                      I

                              VA+ VB                     VA                      B      RO
                                 2
                                         V         IC                                     V

                                                             VI                              O

                                                               BB                RE

                                                                         I       V

                                                                          I        I

                                  Figure 8. Receiver Voltage and Current Definitions

10  Submit Documentation Feedback                                                       Copyright 20052009, Texas Instruments Incorporated

                                      Product Folder Link(s) :SN65HVD50-SN65HVD55
www.ti.com                                                                       SN65HVD50-SN65HVD55

                                                                                                                SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

                     PARAMETER MEASUREMENT INFORMATION (continued)

                           A                                                                                                           3V

Input       VI  50 W                                   R                    VI                1.5 V                         1.5 V
Generator
                                    B                                                                                                     0V
                           1.5 V
                                                       VO    CL = 15 pF          tPLH                          tPHL
                                 0 V RE                      20%
                                                                                           1.5 V
                                                                                                  90 %               90 %            VOH
                                                                                VO 10%
Generator : PRR = 500 kHz , 50 %                                                                                            1.5 V
   Duty Cycle , t < 6 ns , t < 6 ns ,                                                                                         10%
                 Z = 50 W
                                                       CL Includes Fixture                tr                         tf                VOL
                                                       and Instrumentation

                                                            Capacitance

                    Figure 9. Receiver Switching Test Circuit and Voltage Waveforms

            1.5 V A                                              V CC                                                          3V
                                                                      A
                           R VO 1 kW 1%                                          VI          1.5 V                  1.5 V       0V
                                       C L = 15 pF           S1             t                             PHZ                    V OH
            0V B                           20%                                                                             0.5 V
                                                                     B       PZH(1 & 2)            1.5 V                        ~0 V

    Input   VI      50 W
Generator
                                                                            VO
                                         C L Includes Fixture and

                                   Instrumentation Capacitance

Generator: PRR = 500 kHz, 50%, Duty Cycle, tr < 6 ns, tf < 6 ns, Z0 = 50 W

Figure 10. Receiver High-Level Enable and Disable Time Test Circuit and Voltage Waveforms

            0V A                                               VCC                                                             3V
                                                                      A                                        1.5 V
                                R                                                VI           1.5 V
                           RE      VO 1 kW 1% S1                           t PZL(1 & 2)                                         0V
                                                                                                       t PLZ
            1.5 V B                      CL = 15 pF          B                   VO                                              VCC
                                                                                                      1.5 V                 0.5 V
                                                       20%
                                                                                                                                  VOL
   Input        VI   50 W
Generator
                                                       CL Includes Fixture
                                                       and Instrumentation

                                                           Capacitance

Generator: PRR = 500 kHz, 50%, Duty Cycle, tr < 6 ns, tf < 6 ns, Z0 = 50 W

Figure 11. Receiver Low-Level Enable and Disable Time Test Circuit and Voltage Waveforms

Copyright 20052009, Texas Instruments Incorporated                                             Submit Documentation Feedback               11

                                   Product Folder Link(s) :SN65HVD50-SN65HVD55
SN65HVD50-SN65HVD55                                                                                    www.ti.com

SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

                           PARAMETER MEASUREMENT INFORMATION (continued)

      0 V or 3 V                      100 W                       100 W         A
                                                                    1%
               DE Y                                                                                 R
                                                                +
    D                                                           -               B
                         Z                                                                    RE

                                      1% Pulse Generator                           0 V or 3 V

                                   +           15 ms duration

                                   -           1% Duty Cycle

                                               tr, tf 100 ns

    Figure 12. Test Circuit, Transient Overvoltage Test

                                      DEVICE INFORMATION

LOW-POWER STANDBY MODE

When both the driver and receiver are disabled (DE low and RE high) the device is in standby mode. If the
enable inputs are in this state for less than 60 ns, the device does not enter standby mode. This guards against
inadvertently entering standby mode during driver/receiver enabling. Only when the enable inputs are held in this
state for 300 ns or more, the device is assured to be in standby mode. In this low-power standby mode, most
internal circuitry is powered down, and the supply current is typically less than 1 nA. When either the driver or the
receiver is re-enabled, the internal circuitry becomes active.

                                            2  12
                                       R              A

                                            3  11
                                      RE              B

                                      DE 4      Low-Power
                                           5    Standby

                                       D        9
                                                       Y

                                               10
                                                       Z

                            Figure 13. Low-Power Standby Logic Diagram

If only the driver is re-enabled (DE transitions to high) the driver outputs are driven according to the D input after
the enable times given by tPZH2 and tPZL2 in the driver switching characteristics. If the D input is open when the
driver is enabled, the driver outputs defaults to A high and B low, in accordance with the driver failsafe feature.

If only the receiver is re-enabled (RE transitions to low) the receiver output is driven according to the state of the
bus inputs (A and B) after the enable times given by tPZH2 and tPZL2 in the receiver switching characteristics. If
there is no valid state on the bus the receiver responds as described in the failsafe operation section.

If both the receiver and driver are re-enabled simultaneously, the receiver output is driven according to the state
of the bus inputs (A and B) and the driver output is driven according to the D input. Note that the state of the
active driver affects the inputs to the receiver. Therefore, the receiver outputs are valid as soon as the driver
outputs are valid.

12  Submit Documentation Feedback                               Copyright 20052009, Texas Instruments Incorporated

                                   Product Folder Link(s) :SN65HVD50-SN65HVD55
www.ti.com                                                                         SN65HVD50-SN65HVD55

FUNCTION TABLES                                                      SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

                 Table 1. SN65HVD53, SN65HVD54, SN65HVD55
                                             DRIVER

                       INPUTS                                        OUTPUTS
                                     DE
                   D                  H                   Y                   Z
                   H                  H
                   L                                      H                   L
                   X             L or open
                 Open                 H                   L                   H

                                                          Z                   Z

                                                          L                   H

                 Table 2. SN65HVD53, SN65HVD54, SN65HVD55
                                           RECEIVER

                 DIFFERENTIAL INPUTS                      ENABLE     OUTPUT
                       VID = V(A) - V(B)                      RE          R
                         VID  -0.2 V                           L          L
                                                               L          ?
                  -0.2 V < VID < -0.02 V                       L          H
                        -0.02 V  VID                                      Z
                                X                         H or open       H
                         Open Circuit                          L          H
                           Idle circuit                        L          H
                                                               L
                 Short Circuit, V(A) = V(B)

                 Table 3. SN65HVD50, SN65HVD51, SN65HVD52
                                             DRIVER

                                                          OUTPUTS

                 INPUT                                 Y             Z
                    D
                    H                                  H             L
                    L
                                                       L             H
                 Open
                                                       L             H

                 Table 4. SN65HVD50, SN65HVD51, SN65HVD52
                                           RECEIVER

                 DIFFERENTIAL INPUTS                                 OUTPUT
                       VID = V(A) - V(B)                                  R
                         VID  -0.2 V                                      L
                                                                          ?
                  -0.2 V < VID < -0.02 V                                  H
                        -0.02 V  VID                                      H
                         Open Circuit                                     H
                                                                          H
                           Idle circuit

                 Short Circuit, V(A) = V(B)

Copyright 20052009, Texas Instruments Incorporated                            Submit Documentation Feedback  13

                       Product Folder Link(s) :SN65HVD50-SN65HVD55
SN65HVD50-SN65HVD55                                                                                  www.ti.com

SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009                                                VCC

                          EQUIVALENT INPUT AND OUTPUT SCHEMATIC DIAGRAMS

                     RE Input                                                   D and DE Input
                                            VCC

            130 kW                                              470 W
           470 W
    Input                                                Input
           9V
                                                                9V

                                                                                    125 kW

                     A Input                                                    B Input
                                                    VCC                                                        VCC

           22 V                    R1                           22 V            R1

                 R3                                             R3

    Input                                                Input

           22 V     R2                                          22 V R2

                 Y and Z Outputs                                         R Output

           VCC                                           VCC                              5W
                                                                                                          Output
                                       16 V                                                               9V

                                             Output
                                       16 V

SN65HVD50, SN65HVD53                                                                R1/R2       R3
SN65HVD51, SN65HVD52, SN65HVD54, SN65HVD55                                          9 k         45 k
                                                                                    36 k        180 k

14  Submit Documentation Feedback                                     Copyright 20052009, Texas Instruments Incorporated

                                   Product Folder Link(s) :SN65HVD50-SN65HVD55
www.ti.com                                                                                                                                                      SN65HVD50-SN65HVD55

                                                                                                                                                  SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

                                                                TYPICAL CHARACTERISTICS

                   HVD50, HVD53                                                                                                                               HVD51, HVD54
            RMS SUPPLY CURRENT                                                                                                                         RMS SUPPLY CURRENT

                            vs                                                                                                                                         vs
                SIGNALING RATE                                                                                                                             SIGNALING RATE

70                                                                                                                                        70
      TA =25C RL = 54 W                                                                                                                       TA =25C RL = 54 W
      RE = VCC CL = 50 pF
                                                                                                                                               RE = VCC CL = 50 pF
65 DE = VCC
                                                                                                                                          65 DE = VCC

ICC (RMS Supply Current, mA)60                                                                                                            60
                                                                                                            ICC (RMS Supply Current, mA)
55             VCC = 5.0 VDC                                                                                                              55                 VCC = 5.0 VDC

50                                                                                                                                        50

45                                                                                                                                        45

40                                                                                                                                        40
    0
            5  10                                        15     20       25                                                                    0       1     2        3             4    5

               Signaling Rate (Mbps)                                                                                                                         Signaling Rate (Mbps)

               Figure 14.                                                                                                                                 Figure 15.

                                                                         HVD52, HVD55

                                                                         RMS SUPPLY CURRENT

                                                                                     vs

                                                                         SIGNALING RATE

                                                         75              RL = 54 W
                                                               TA =25C

                                                                RE = VCC CL = 50 pF

                                                         70 DE = VCC

                           ICC (RMS Supply Current, mA)  65

                                                         60
                                                                                             VCC = 5.0 VDC

                                                         55

                                                         50

                                                         45

                                                         40

                                                             0      0.2      0.4                                                          0.6     0.8     1

                                                                         Signaling Rate (Mbps)

                                                                         Figure 16.

Copyright 20052009, Texas Instruments Incorporated                                                                                                     Submit Documentation Feedback     15

                                                             Product Folder Link(s) :SN65HVD50-SN65HVD55
SN65HVD50-SN65HVD55                                                                                                                                                                                     www.ti.com

SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

                                                                TYPICAL CHARACTERISTICS (continued)

                                                                 HVD50, HVD53                                                                      HVD51, HVD52, HVD54, HVD55
                                                           BUS INPUT CURRENT                                                                             BUS INPUT CURRENT
                                                                                                                                                                        vs
                                                                          vs                                                                                 INPUT VOLTAGE
                                                               INPUT VOLTAGE
                                                                                                                                       60
                                        250                                                                                                     TA = 25C
                                                TA = 25C                                                                                       RE = 0 V
                                                                                                                                                DE = 0 V
                                        200 RE = 0 V
                                                DE = 0 V                                                                               40

                                        150

    II - Bus Input Current - A         100                                                       II - Bus Input Current - A
                                                                                                                                                      20

                                         50

                                            0                   VCC = 5 V                                                                0
                                         -50                                                                                                                                            VCC = 5 V
                                        -100
                                                                                                                                       -20

                                        -150
                                                                                                                                                      -40

                                        -200

                                        -250                                                                                           -60
                                              -7
                                                  -4  -1     2         5          8       11  14                                                           -7  -4  -1  2           5               8  11  14

                                                      VI - Bus Input Voltage - V                                                                                   VI - Bus Input Voltage - V

                                                          Figure 17.                                                                                                   Figure 18.

                                              DRIVER LOW-LEVEL OUTPUT CURRENT                                                                DRIVER HIGH-LEVEL OUTPUT CURRENT
                                                                          vs                                                                                              vs

                                                     LOW-LEVEL OUTPUT VOLTAGE                                                                       HIGH-LEVEL OUTPUT VOLTAGE

                                         0.1                                                                                                0
                                                  VCC = 5 V                                                                                       VCC = 5 V
                                                  DE = VCC                                                                                        DE = VCC
                                                  D=0V                                                                                            D=0V

                                        0.08                                                                                           -0.02

    IOL - Low-level Output Current - A  0.06                                                      IOH - High-level Output Current - A  -0.04

                                        0.04                                                                                           -0.06

                                        0.02                                                                                           -0.08

                                        0                                                                                              -0.1
                                                                                                                                             3
                                               0          1                    2              3                                                                           4                               5

                                                      VOL - Low-Level Output Voltage - V                                                                           VOH - High-Level Output Voltage - V

                                                             Figure 19.                                                                                                Figure 20.

16                                      Submit Documentation Feedback                                                                                          Copyright 20052009, Texas Instruments Incorporated

                                                                          Product Folder Link(s) :SN65HVD50-SN65HVD55
www.ti.com                                                                                                                                                                      SN65HVD50-SN65HVD55

                                                                                                                                                                  SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

                                                             TYPICAL CHARACTERISTICS (continued)

                                           DRIVER DIFFERENTIAL OUTPUT VOLTAGE                                                                                           DRIVER OUTPUT CURRENT
                                                                         vs                                                                                                               vs

                                                       FREE-AIR TEMPERATURE                                                                                                   SUPPLY VOLTAGE

                                       2.9                                                                                                               60

                                                                                                                                                                  TA = 25C

                                                                      V =5V                                                                              50       RL = 54 W
                                                                          CC

VOD - Driver Differential Voltage - V  2.8                            DE at VCC                                                                                   D = VCC

                                                                      D at VCC                                    IO - Driver Output Current - mA                 DE = VCC

                                                                                                                                                         40

                                       2.7

                                                                                                                                                         30

                                       2.6
                                                                                                                                                     20

                                       2.5
                                                                                                                                                     10

                                       2.4                                                                                                               0

                                            -40  -15  10          35                  60                      85                                               0  1          2      3        4              5  6

                                                      TA - Free-Air Temperature - C                                                                                         VCC - Supply Voltage - V)

                                                      Figure 21.                                                                                                             Figure 22.

                                                                 ENABLE TIME                                                                                       DIFERENTIAL OUTPUT VOLTAGE
                                                                          vs                                                                                                              vs

                                            COMMON-MODE VOLTAGE (SEE Figure 25)                                                                                               OUTPUT CURRENT
                                       700
                                                                                                                                                         6
                                                                         HVD55
Enable Time - ns                       600                                                                        VOD - Differential Output Voltage - V  5                                      R = 54 W
                                                                                                                                                                       VOD
                                                                   HVD54
                                       500                                                                                                               4

                                                                                                       HVD53                                             3
                                       400

                                       300

                                                                                                                                                         2

                                       200

                                       100                                                                                                               1

                                       0                                                                                                                 0

                                            -7   -2       3           8                                       13                                            0     20            40       60             80     100

                                                 V(TEST) - Common-Mode Voltage - V                                                                                          IO - Output Current - mA

                                                      Figure 23.                                                                                                             Figure 24.

Copyright 20052009, Texas Instruments Incorporated                                                                                                                        Submit Documentation Feedback          17

                                                                      Product Folder Link(s) :SN65HVD50-SN65HVD55
SN65HVD50-SN65HVD55                                                                                                www.ti.com

SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

                                       TYPICAL CHARACTERISTICS (continued)

                                                                                                       375 W 1%

                                                   Y                       -7 V < V(TEST) < 12 V
                                                         VOD
                                         D                     60 W
                                   0 or 3 V        Z            1%

                                             DE                375 W 1%
                                             50 W
       Input V
    Generator

                                       50%

                                                   tpZH(diff)              VOD (high)

                                                               1.5 V

                                   0V

                                                   tpZL(diff)  -1.5 V

                                                                           VOD (low)

                                   Figure 25. Driver Enable Time From DE to VOD

The time tpZL(x) is the measure from DE to VOD(x). VOD is valid when it is greater than 1.5 V.

18  Submit Documentation Feedback                                          Copyright 20052009, Texas Instruments Incorporated

                                   Product Folder Link(s) :SN65HVD50-SN65HVD55
www.ti.com                                                                                    SN65HVD50-SN65HVD55

                                                                                SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

            APPLICATION INFORMATION

THERMAL CHARACTERISTICS OF IC PACKAGES

JA (Junction-to-Ambient Thermal Resistance) is defined as the difference in junction temperature to ambient
temperature divided by the operating power.

JA is not a constant and is a strong function of:
the PCB design (50% variation)
altitude (20% variation)
device power (5% variation)

JA can be used to compare the thermal performance of packages if the specific test conditions are defined and
used. Standardized testing includes specification of PCB construction, test chamber volume, sensor locations,
and the thermal characteristics of holding fixtures. JA is often misused when it is used to calculate junction
temperatures for other installations.

TI uses two test PCBs as defined by JEDEC specifications. The low-k board gives average in-use condition
thermal performance, and it consists of a single copper trace layer 25 mm long and 2-oz thick. The high-k board
gives best case in-use condition, and it consists of two 1-oz buried power planes with a single copper trace layer
25 mm long and 2-oz thick. A 4% to 50% difference in JA can be measured between these two test cards

JC (Junction-to-Case Thermal Resistance) is defined as difference in junction temperature to case divided by
the operating power. It is measured by putting the mounted package up against a copper block cold plate to
force heat to flow from die, through the mold compound into the copper block.

JC is a useful thermal characteristic when a heatsink applied to package. It is not a useful characteristic to
predict junction temperature because it provides pessimistic numbers if the case temperature is measured in a
nonstandard system and junction temperatures are backed out. It can be used with JB in 1-dimensional thermal
simulation of a package system.

JB (Junction-to-Board Thermal Resistance) is defined as the difference in the junction temperature and the
PCB temperature at the center of the package (closest to the die) when the PCB is clamped in a cold-plate
structure. JB is only defined for the high-k test card.

JB provides an overall thermal resistance between the die and the PCB. It includes a bit of the PCB thermal
resistance (especially for BGA's with thermal balls) and can be used for simple 1-dimensional network analysis of
package system, see Figure 26.

                                                                                Ambient Node

                                                       qCA Calculated

                                                       Surface Node
                                                       qJC Calculated/Measured
                                                       Junction
                                                       qJB Calculated/Measured

                                                                     PC Board

                                                       Figure 26. Thermal Resistance

Copyright 20052009, Texas Instruments Incorporated                                 Submit Documentation Feedback  19

            Product Folder Link(s) :SN65HVD50-SN65HVD55
SN65HVD50-SN65HVD55                                                             www.ti.com

SLLS666E SEPTEMBER 2005 REVISED OCTOBER 2009

                                                      REVISION HISTORY

Changes from Original (September 2005) to Revision A                            Page

Changed the Description and illustration .............................................................................................................................. 1
Changed device SN65HVD50, 51, and 52 SOIC Markings From Preview To 65HVD50, 65HVD51, and 65HVD52 .......... 2
Changed the Abs Max Table to include V(A), V(B), V(Y), V(Z) and PD(cont) ................................................................................ 2
Changed VOD(RING) Max value From 0.05|VOD(SS)| To: 10% with the associated note. .......................................................... 4
Changed tr MIN value From: 25 ns To: 20 ns ....................................................................................................................... 5
Changed tf MIN value From: 25 ns To: 20 ns ....................................................................................................................... 5
Changed Supply Current - HVD50 MAX value From 8 mA To: 2.7 mA ............................................................................... 6
Changed section LOW-POWER SHUTDOWN MODE To: LOW-POWER STANDBY MODE .......................................... 12

Changes from Revision A (February 2006) to Revision B                           Page

Added tsk(p) TYP Values ........................................................................................................................................................ 5
Deleted tsk(p) MAX Values ..................................................................................................................................................... 5

Changes from Revision B (May 2006) to Revision C                                Page

Added Figure 23 ................................................................................................................................................................. 17
Added Figure 25 ................................................................................................................................................................. 17

Changes from Revision C (July 2006) to Revision D                               Page

Changed text of feature bullet From: Meets or Exceeds the Requirements of ANSI TIA/EIA-485-A and RS-422
     Compatible To: Designed for RS-422 and RS485 Networks ................................................................................................ 1

Changes from Revision D (June 2008) to Revision E                               Page

Changed text of feature bullet From: 3.3-V Devices Available, SN65HVD30-39 To: 3.3-V Devices Available,
     SN65HVD30-35 .................................................................................................................................................................... 1

Deleted all references to SN65HVD56, SN65HVD57, SN65HVD58, SN65HVD59 throughout the data sheet ................... 1
Deleted RECEIVER EQUALIZATION CHARACTERISTICS from the data sheet. .............................................................. 2
Changed scale of Figure 19 ................................................................................................................................................ 16
Changed scale of Figure 20 ................................................................................................................................................ 16
Added Figure 24 ................................................................................................................................................................. 17
Changed Figure 26 ............................................................................................................................................................. 19

20  Submit Documentation Feedback                                       Copyright 20052009, Texas Instruments Incorporated

                                   Product Folder Link(s) :SN65HVD50-SN65HVD55
                                                                                       PACKAGE OPTION ADDENDUM

www.ti.com                                                                                                           24-Apr-2015

PACKAGING INFORMATION

Orderable Device  Status Package Type Package Pins Package Eco Plan  Lead/Ball Finish    MSL Peak Temp Op Temp (C)          Device Marking       Samples
   SN65HVD50D
                  (1)           Drawing      Qty  (2)                             (6)                   (3)                                (4/5)
SN65HVD50DG4
  SN65HVD50DR     ACTIVE  SOIC  D        8   75 Green (RoHS             CU NIPDAU      Level-1-260C-UNLIM -40 to 85  VP50
   SN65HVD51D                                                           CU NIPDAU      Level-1-260C-UNLIM -40 to 85  VP50
  SN65HVD51DR                                     & no Sb/Br)           CU NIPDAU      Level-1-260C-UNLIM -40 to 85  VP50
   SN65HVD52D                                                           CU NIPDAU      Level-1-260C-UNLIM -40 to 85  VP51
  SN65HVD52DR     ACTIVE  SOIC  D        8   75 Green (RoHS             CU NIPDAU      Level-1-260C-UNLIM -40 to 85  VP51
   SN65HVD53D                                                           CU NIPDAU      Level-1-260C-UNLIM -40 to 85  VP52
SN65HVD53DG4                                     & no Sb/Br)           CU NIPDAU      Level-1-260C-UNLIM -40 to 85  VP52
  SN65HVD53DR                                                           CU NIPDAU      Level-1-260C-UNLIM -40 to 85  65HVD53
SN65HVD53DRG4     ACTIVE  SOIC  D        8 2500 Green (RoHS             CU NIPDAU      Level-1-260C-UNLIM -40 to 85  65HVD53
   SN65HVD54D                                                           CU NIPDAU      Level-1-260C-UNLIM -40 to 85  65HVD53
SN65HVD54DG4                                     & no Sb/Br)           CU NIPDAU      Level-1-260C-UNLIM -40 to 85  65HVD53
  SN65HVD54DR                                                           CU NIPDAU      Level-1-260C-UNLIM -40 to 85  65HVD54
SN65HVD54DRG4     ACTIVE  SOIC  D        8   75 Green (RoHS             CU NIPDAU      Level-1-260C-UNLIM -40 to 85  65HVD54
   SN65HVD55D                                                           CU NIPDAU      Level-1-260C-UNLIM -40 to 85  65HVD54
SN65HVD55DG4                                     & no Sb/Br)           CU NIPDAU      Level-1-260C-UNLIM -40 to 85  65HVD54
                                                                        CU NIPDAU      Level-1-260C-UNLIM -40 to 85  65HVD55
                  ACTIVE  SOIC  D        8 2500 Green (RoHS             CU NIPDAU      Level-1-260C-UNLIM -40 to 85  65HVD55

                                                  & no Sb/Br)

                  ACTIVE  SOIC  D        8   75 Green (RoHS

                                                  & no Sb/Br)

                  ACTIVE  SOIC  D        8 2500 Green (RoHS

                                                  & no Sb/Br)

                  ACTIVE  SOIC  D        14  50 Green (RoHS

                                                  & no Sb/Br)

                  ACTIVE  SOIC  D        14  50 Green (RoHS

                                                  & no Sb/Br)

                  ACTIVE  SOIC  D        14 2500 Green (RoHS

                                                  & no Sb/Br)

                  ACTIVE  SOIC  D        14 2500 Green (RoHS

                                                  & no Sb/Br)

                  ACTIVE  SOIC  D        14  50 Green (RoHS

                                                  & no Sb/Br)

                  ACTIVE  SOIC  D        14  50 Green (RoHS

                                                  & no Sb/Br)

                  ACTIVE  SOIC  D        14 2500 Green (RoHS

                                                  & no Sb/Br)

                  ACTIVE  SOIC  D        14 2500 Green (RoHS

                                                  & no Sb/Br)

                  ACTIVE  SOIC  D        14  50 Green (RoHS

                                                  & no Sb/Br)

                  ACTIVE  SOIC  D        14  50 Green (RoHS

                                                  & no Sb/Br)

                                                  Addendum-Page 1
                                                                                                                                              PACKAGE OPTION ADDENDUM

www.ti.com                                                                                                                                                                               24-Apr-2015

Orderable Device  Status Package Type Package Pins Package Eco Plan  Lead/Ball Finish    MSL Peak Temp Op Temp (C)                                                                              Device Marking       Samples
  SN65HVD55DR
                  (1)           Drawing  Qty  (2)                                 (6)                   (3)                                                                                                    (4/5)
SN65HVD55DRG4
                  ACTIVE  SOIC  D        14 2500 Green (RoHS            CU NIPDAU      Level-1-260C-UNLIM -40 to 85                                                                      65HVD55

                                              & no Sb/Br)               CU NIPDAU      Level-1-260C-UNLIM -40 to 85                                                                      65HVD55

                  ACTIVE  SOIC  D        14 2500 Green (RoHS

                                              & no Sb/Br)

(1) The marketing status values are defined as follows:
ACTIVE: Product device recommended for new designs.
LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.
NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.
PREVIEW: Device has been announced but is not in production. Samples may or may not be available.
OBSOLETE: TI has discontinued the production of the device.

(2) Eco Plan - The planned eco-friendly classification: Pb-Free (RoHS), Pb-Free (RoHS Exempt), or Green (RoHS & no Sb/Br) - please check http://www.ti.com/productcontent for the latest availability
information and additional product content details.
TBD: The Pb-Free/Green conversion plan has not been defined.
Pb-Free (RoHS): TI's terms "Lead-Free" or "Pb-Free" mean semiconductor products that are compatible with the current RoHS requirements for all 6 substances, including the requirement that
lead not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, TI Pb-Free products are suitable for use in specified lead-free processes.
Pb-Free (RoHS Exempt): This component has a RoHS exemption for either 1) lead-based flip-chip solder bumps used between the die and package, or 2) lead-based die adhesive used between
the die and leadframe. The component is otherwise considered Pb-Free (RoHS compatible) as defined above.
Green (RoHS & no Sb/Br): TI defines "Green" to mean Pb-Free (RoHS compatible), and free of Bromine (Br) and Antimony (Sb) based flame retardants (Br or Sb do not exceed 0.1% by weight
in homogeneous material)

(3) MSL, Peak Temp. - The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.

(4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.

(5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation
of the previous line and the two combined represent the entire Device Marking for that device.

(6) Lead/Ball Finish - Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead/Ball Finish values may wrap to two lines if the finish
value exceeds the maximum column width.

Important Information and Disclaimer:The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information
provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and
continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals.
TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

                                              Addendum-Page 2
www.ti.com                   PACKAGE OPTION ADDENDUM

                                                                                            24-Apr-2015

            Addendum-Page 3
www.ti.com                                               PACKAGE MATERIALS INFORMATION

TAPE AND REEL INFORMATION                                                                                                                               14-Jul-2012

*All dimensions are nominal

Device                       Package Package Pins  SPQ   Reel Reel A0 B0 K0 P1 W          Pin1
                               Type Drawing
                                                   2500  Diameter Width (mm) (mm) (mm) (mm) (mm) Quadrant
                                                   2500
                                                   2500  (mm) W1 (mm)
                                                   2500
SN65HVD50DR                  SOIC  D  8            2500  330.0 12.4 6.4 5.2 2.1 8.0 12.0  Q1
SN65HVD51DR                  SOIC                  2500
SN65HVD52DR                  SOIC  D  8                  330.0 12.4 6.4 5.2 2.1 8.0 12.0  Q1
SN65HVD53DR                  SOIC
SN65HVD54DR                  SOIC  D  8                  330.0 12.4 6.4 5.2 2.1 8.0 12.0  Q1
SN65HVD55DR                  SOIC
                                   D  14                 330.0 16.4 6.5 9.0 2.1 8.0 16.0  Q1

                                   D  14                 330.0 16.4 6.5 9.0 2.1 8.0 16.0  Q1

                                   D  14                 330.0 16.4 6.5 9.0 2.1 8.0 16.0  Q1

                                                   Pack Materials-Page 1
www.ti.com                                    PACKAGE MATERIALS INFORMATION

                                                                                                                                             14-Jul-2012

*All dimensions are nominal  Package Type  Package Drawing Pins  SPQ   Length (mm)  Width (mm)  Height (mm)
              Device               SOIC                          2500       367.0       367.0        35.0
                                   SOIC    D  8                  2500       367.0       367.0        35.0
        SN65HVD50DR                SOIC                          2500       367.0       367.0        35.0
        SN65HVD51DR                SOIC    D  8                  2500       367.0       367.0        38.0
        SN65HVD52DR                SOIC                          2500       367.0       367.0        38.0
        SN65HVD53DR                SOIC    D  8                  2500       367.0       367.0        38.0
        SN65HVD54DR
        SN65HVD55DR                        D  14

                                           D  14

                                           D  14

                                              Pack Materials-Page 2
                                                      IMPORTANT NOTICE

Texas Instruments Incorporated and its subsidiaries (TI) reserve the right to make corrections, enhancements, improvements and other
changes to its semiconductor products and services per JESD46, latest issue, and to discontinue any product or service per JESD48, latest
issue. Buyers should obtain the latest relevant information before placing orders and should verify that such information is current and
complete. All semiconductor products (also referred to herein as "components") are sold subject to TI's terms and conditions of sale
supplied at the time of order acknowledgment.

TI warrants performance of its components to the specifications applicable at the time of sale, in accordance with the warranty in TI's terms
and conditions of sale of semiconductor products. Testing and other quality control techniques are used to the extent TI deems necessary
to support this warranty. Except where mandated by applicable law, testing of all parameters of each component is not necessarily
performed.

TI assumes no liability for applications assistance or the design of Buyers' products. Buyers are responsible for their products and
applications using TI components. To minimize the risks associated with Buyers' products and applications, Buyers should provide
adequate design and operating safeguards.

TI does not warrant or represent that any license, either express or implied, is granted under any patent right, copyright, mask work right, or
other intellectual property right relating to any combination, machine, or process in which TI components or services are used. Information
published by TI regarding third-party products or services does not constitute a license to use such products or services or a warranty or
endorsement thereof. Use of such information may require a license from a third party under the patents or other intellectual property of the
third party, or a license from TI under the patents or other intellectual property of TI.

Reproduction of significant portions of TI information in TI data books or data sheets is permissible only if reproduction is without alteration
and is accompanied by all associated warranties, conditions, limitations, and notices. TI is not responsible or liable for such altered
documentation. Information of third parties may be subject to additional restrictions.

Resale of TI components or services with statements different from or beyond the parameters stated by TI for that component or service
voids all express and any implied warranties for the associated TI component or service and is an unfair and deceptive business practice.
TI is not responsible or liable for any such statements.

Buyer acknowledges and agrees that it is solely responsible for compliance with all legal, regulatory and safety-related requirements
concerning its products, and any use of TI components in its applications, notwithstanding any applications-related information or support
that may be provided by TI. Buyer represents and agrees that it has all the necessary expertise to create and implement safeguards which
anticipate dangerous consequences of failures, monitor failures and their consequences, lessen the likelihood of failures that might cause
harm and take appropriate remedial actions. Buyer will fully indemnify TI and its representatives against any damages arising out of the use
of any TI components in safety-critical applications.

In some cases, TI components may be promoted specifically to facilitate safety-related applications. With such components, TI's goal is to
help enable customers to design and create their own end-product solutions that meet applicable functional safety standards and
requirements. Nonetheless, such components are subject to these terms.

No TI components are authorized for use in FDA Class III (or similar life-critical medical equipment) unless authorized officers of the parties
have executed a special agreement specifically governing such use.

Only those TI components which TI has specifically designated as military grade or "enhanced plastic" are designed and intended for use in
military/aerospace applications or environments. Buyer acknowledges and agrees that any military or aerospace use of TI components
which have not been so designated is solely at the Buyer's risk, and that Buyer is solely responsible for compliance with all legal and
regulatory requirements in connection with such use.

TI has specifically designated certain components as meeting ISO/TS16949 requirements, mainly for automotive use. In any case of use of
non-designated products, TI will not be responsible for any failure to meet ISO/TS16949.

Products                                              Applications
Audio
Amplifiers                    www.ti.com/audio        Automotive and Transportation  www.ti.com/automotive
Data Converters                                                                      www.ti.com/communications
DLP Products                 amplifier.ti.com        Communications and Telecom     www.ti.com/computers
DSP                                                                                  www.ti.com/consumer-apps
Clocks and Timers             dataconverter.ti.com    Computers and Peripherals      www.ti.com/energy
Interface                                                                            www.ti.com/industrial
Logic                         www.dlp.com             Consumer Electronics           www.ti.com/medical
Power Mgmt                                                                           www.ti.com/security
Microcontrollers              dsp.ti.com              Energy and Lighting            www.ti.com/space-avionics-defense
RFID                                                                                 www.ti.com/video
OMAP Applications Processors  www.ti.com/clocks       Industrial
Wireless Connectivity                                                                e2e.ti.com
                              interface.ti.com        Medical

                              logic.ti.com            Security

                              power.ti.com            Space, Avionics and Defense

                              microcontroller.ti.com  Video and Imaging

                              www.ti-rfid.com

                              www.ti.com/omap         TI E2E Community

                              www.ti.com/wirelessconnectivity

Mailing Address: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265
                     Copyright 2015, Texas Instruments Incorporated
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved