电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

SL74HCT14N

器件型号:SL74HCT14N
厂商名称:SLS
厂商官网:http://www.slsemicon.com
下载文档

文档预览

SL74HCT14N器件文档内容

                                                                       SL74HCT14

Hex Schmitt-Trigger Inverter

High-Performance Silicon-Gate CMOS

    The SL74HCT14 may be used as a level converter for interfacing        ORDERING INFORMATION
TTL or NMOS outputs to high-speed CMOS inputs.                                 SL74HCT14N Plastic
                                                                                SL74HCT14D SOIC
    The SL74HCT14 is identical in pinout to the LS/ALS14.
    The SL74HCT14 is useful to "square up" slow input rise and         TA = -55 to 125 C for all packages
fall times. Due to the hysteresis voltage of the Schmitt trigger, the
SL74HCT14 finds applications in noisy environments.
TTL/NMOS-Compatible Input Levels.
Outputs Directly Inferface to CMOS, NMOS and TTL.
Operating Voltage Range: 4.5 to 5.5 V
Low Input Current: 1.0 A

     LOGIC DIAGRAM

                                                                       PIN ASSIGNMENT

                                                                       FUNCTION TABLE

                                                                       Inputs  Output
                                                                          A       Y
                                                                          L       H
                                                                          H       L

                    PIN 14 =VCC
                    PIN 7 = GND

SLS  System Logic
     Semiconductor
SL74HCT14

MAXIMUM RATINGS*

Symbol                            Parameter                      Value                           Unit

VCC DC Supply Voltage (Referenced to GND)                        -0.5 to +7.0                    V

VIN DC Input Voltage (Referenced to GND)                         -1.5 to VCC +1.5                V

VOUT       DC Output Voltage (Referenced to GND)                 -0.5 to VCC +0.5                V
IIN       DC Input Current, per Pin
IOUT       DC Output Current, per Pin                            20                             mA
ICC       DC Supply Current, VCC and GND Pins
                                                                 25                             mA

                                                                 50                             mA

PD         Power Dissipation in Still Air, Plastic DIP+          750                             mW

                                  SOIC Package+                  500

Tstg Storage Temperature                                         -65 to +150                     C

TL         Lead Temperature, 1 mm from Case for 10 Seconds       260                             C

                                  (Plastic DIP or SOIC Package)

*Maximum Ratings are those values beyond which damage to the device may occur.

Functional operation should be restricted to the Recommended Operating Conditions.
+Derating - Plastic DIP: - 10 mW/C from 65 to 125C

               SOIC Package: : - 7 mW/C from 65 to 125C

RECOMMENDED OPERATING CONDITIONS

Symbol                            Parameter                                         Min Max Unit

           DC Supply Voltage (Referenced to GND)                                    4.5  5.5           V

VIN, VOUT  DC Input Voltage, Output Voltage (Referenced to GND)                     0    VCC           V
   TA      Operating Temperature, All Package Types
   tr, tf  Input Rise and Fall Time (Figure 1)                                      -55 +125           C

                                                                                    0    No            ns

                                                                                         Limit*

* When VIN  50% VCC ,ICC>1.0 mA.

          This device contains protection circuitry to guard against damage due to high static voltages or electric
fields. However, precautions must be taken to avoid applications of any voltage higher than maximum rated
voltages to this high-impedance circuit. For proper operation, VIN and VOUT should be constrained to the range
GND(VIN or VOUT)VCC.
Unused inputs must always be tied to an appropriate logic voltage level (e.g., either GND or VCC). Unused outputs
must be left open.

                                                                                    SLS  System Logic
                                                                                         Semiconductor
                                                                                      SL74HCT14

DC ELECTRICAL CHARACTERISTICS(Voltages Referenced to GND)

                                                                         VCC  Guaranteed Limit

Symbol   Parameter              Test Conditions                          V 25 C 85 125 Unit

                                                                              to      C  C

                                                                              -55C

VT+max   Maximum Positive-      VOUT=0.1 V                               4.5  1.9 1.9 1.9       V
         Going Input Threshold  IOUT  20 A
         Voltage                                                         5.5 2.1 2.1 2.1

VT+min   Minimum Positive-      VOUT=0.1 V                               4.5  1.2 1.2 1.2       V
         Going Input Threshold  IOUT  20 A
         Voltage                                                         5.5 1.4 1.4 1.4

VT-max   Maximum Negative-      VOUT=VCC -0.1 V                          4.5  1.2 1.2 1.2       V
         Going Input Threshold  IOUT 20 A
         Voltage                                                         5.5 1.4 1.4 1.4

VT-min   Minimum Negative-      VOUT=VCC-0.1 V                           4.5  0.5 0.5 0.5       V
         Going Input Threshold  IOUT 20 A
         Voltage                                                         5.5 0.6 0.6 0.6

VHmax    Maximum Hysteresis     VOUT=0.1 V or VCC-0.1V                   4.5  1.4 1.4 1.4       V
Note 1   Voltage                IOUT 20 A
VHmin    Minimum Hysteresis                                              5.5 1.5 1.5 1.5
Note 1   Voltage                VOUT=0.1 V or VCC-0.1V
         Minimum High-Level     IOUT 20 A                               4.5  0.4 0.4 0.4       V
   VOH   Output Voltage
                                VINVT -min                               5.5 0.4 0.4 0.4
   VOL   Maximum Low-Level      IOUT  20 A
         Output Voltage                                                  4.5  4.4 4.4 4.4       V
    IIN                         VINVT -min
         Maximum Input          IOUT4mA                                  5.5 5.4 5.4 5.4
         Leakage Current
                                VINVT +max                               4.5 3.98 3.84 3.7
                                IOUT  20 A
                                                                         4.5  0.1 0.1 0.1       V
                                VINVT +max
                                IOUT 4mA                                 5.5  0.1 0.1     0.1

                                VIN=VCC or GND                           4.5 0.26 0.33 0.4
                                                                         5.5 0.1 1.0 1.0 A

ICC      Maximum Quiescent      VIN=VCC or GND                           5.5  1.0 10      40    A

         Supply Current         IOUT=0A

         (per Package)

ICC Additional Quiescent VIN=2.4 V, Any One Input                             -55 C      25C to mA
           Supply Current                                                                 125 C

                                                  VIN=VCC or GND, Other  5.5  2.9         2.4
                                                  Inputs
                                                  IOUT=0 A

Note: 1 VHmin>(VT+min)-(VT-max); VHmax=(VT+max)-(VT-min)

SLS      System Logic
         Semiconductor
SL74HCT14

AC ELECTRICAL CHARACTERISTICS(VCC=5.0 V 10%, CL=50pF,Input tr=tf=6.0 ns)

                                                          Temperature Limits

Symbol     Parameter                            25 C to  85C                125C    Unit
                                                 -55C

tPLH, tPHL Maximum Propagation Delay, Input A   32        40                       48  ns

        or B to Output Y (L to H)

        (Figures 1 and 2)

tTLH, tTHL Maximum Output Transition Time, Any  15        19                       22  ns

        Output (Figures 1 and 2)

CIN     Maximum Input Capacitance               10        10                       10  pF

        Power Dissipation Capacitance (Per                Typical @25C,VCC=5.0 V
        Inverter)

CPD Used to determine the no-load dynamic                 32                           pF

        power consumption:

        PD=CPDVCC2f+ICCVCC

        Figure 1. Switching Waveforms                     Figure 2. Test Circuit

                                                                              SLS      System Logic
                                                                                       Semiconductor
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

小广播

该厂商的其它器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved