电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

SCH5617C-NS

器件型号:SCH5617C-NS
器件类别:微处理器
文件大小:809.47KB,共0页
厂商名称:SMSC [SMSC Corporation]
厂商官网:http://www.smsc.com/
下载文档

器件描述

文档预览

SCH5617C-NS器件文档内容

                                                                   SCH5617C

                                                                   Desktop System
                                                                   Controller Hub with
                                                                   Advanced, 8051C-Based
                                                                   Auto Fan Control

PRODUCT FEATURES                                                   Data Brief

ACPI 2.0 Compliant                                                    -- Acoustic enhancement mode
                                                                       -- ProcHot pins modulate Tmin
High Performance 8051                                                 -- Fan PWM duty cycle is a function in linear mode of

    -- 2.5X average instruction execution speed improvement                  multiple temperatures and ProcHot signals
          over the entire instruction set; i.e., typical 4-clock       -- PWM Ramp Rate Closed Loop Control
          instruction cycle in high-performance 8051 vs. 12-clock
          instruction cycle in standard 8051.                       Internal Ring Oscillator for VTR Powered Logic

    -- Faster clock speed: 32 MHz vs. 16 MHz in standard            Low Battery Warning
          8051.
                                                                    LED Control
    -- Dual Data Pointers
    -- More Interrupts: Power-Fail, External Interrupt 2,           SMBus Isolation Logic

          External Interrupt 3, etc.                                Programmable Wake-up Event Interface
    -- A set of External Memory/Mapped Control Registers
                                                                    PC2001 Compliant
          provides the 80C51 core with the ability to directly
          control many functional blocks of the SCH5617C.           General Purpose Input/Output Pins (30 Host
    -- 384 Bytes of RAM as part of the 8051 core                      controlled, 16 8051 controlled)
    -- 4k Bytes Data RAM (869 bytes may be used to patch
          ROM code)                                                 21 Dedicated Scratchpad registers
    -- Twelve Interrupt Sources
    -- Watch Dog Timer (WDT)                                        ISA Plug-and-Play Compatible Register Set

PECI Interface                                                     System Management Interrupt

    -- Supports PECI REQUEST# and PECI AVAILABLE                    GLUE Logic
          signalling
                                                                       -- IDE Reset/Buffered PCI Reset Outputs
Temperature Monitor                                                   -- Power OK Signal Generation
                                                                       -- Power Sequencing
    -- Monitoring of up to Two Remote Thermal Diodes                   -- Power Supply Turn On Circuitry
    -- Supports temperature readings from -63 degrees to               -- Resume Reset Signal Generation
                                                                       -- Hard Drive Front Panel LED
          +192 degrees
          Supports monitoring of discrete diodes (3904 type       2.88MB Super I/O Floppy Disk Controller

               diodes)                                                 -- Licensed CMOS 765B Floppy Disk Controller
          Supports monitoring substrate diodes (45nm &               -- Software and Register Compatible with SMSC's

               65nm processor diodes)                                        Proprietary 82077AA Compatible Core
    -- 1/8th degree temperature resolution                             -- Supports Two Floppy Drives
    -- Internal Ambient Temperature Measurement                        -- Configurable Open Drain/Push-Pull Output Drivers
    -- Limit Comparison of all Monitored Values                        -- Supports Vertical Recording Format
                                                                       -- 16-Byte Data FIFO
PROCHOT_IN# Pin                                                       -- 100% IBM Compatibility
                                                                       -- Detects All Overrun and Underrun Conditions
    -- Mapped into Temperature monitoring interrupt                    -- Sophisticated Power Control Circuitry (PCC) Including
          generation logic
                                                                             Multiple Powerdown Modes for Reduced Power
    -- May be used to adjust fan control limits                              Consumption
    -- May be configured to force fans on full                         -- DMA Enable Logic
                                                                       -- Data Rate and Drive Control Registers
PROCHOT_OUT Pin                                                       -- 480 Addresses, Up to Eight IRQs, and Four DMA
                                                                             Options
Auto-Fan Control with ProcHot Features                                -- Enhanced Digital Data Separator
                                                                              2 Mbps, 1 Mbps, 500 Kbps, 300 Kbps, 250 Kbps
    -- PWM (Pulse width Modulation) Outputs (3)
          Legacy PWM control dc fan outputs                                     Data Rates
                                                                              Programmable Pre compensation Modes
    -- High Frequency PWM Options (15kHz up to 30kHz)
    -- 2 second delayed start-up for PWM outputs
    -- Fan Tachometer or Lock Rotor Inputs (3)
    -- Programmable linear automatic fan control based on

          temperature

SMSC SCH5617C     PRODUCT PREVIEW                                  Revision 0.7 (12-09-08)
                         Desktop System Controller Hub with Advanced, 8051C-Based Auto Fan Control

Keyboard Controller                                          Infrared Port

    -- 8042 Software Compatible                                  -- Multi protocol Infrared Interface
    -- 8 Bit Microcomputer                                       -- IrDA 1.0 Compliant
    -- 2k Bytes of Program ROM                                   -- SHARP ASK IR
    -- 256 Bytes of Data RAM                                     -- 480 Addresses, Up to 15 IRQ
    -- Four Open Drain Outputs Dedicated for
                                                              Multi-ModeTM Parallel Port with ChiProtectTM
          Keyboard/Mouse Interface
    -- Asynchronous Access to Two Data Registers and One         -- Standard Mode IBM PC/XT, PC/AT, and PS/2TM
                                                                       Compatible Bi-directional Parallel Port
          Status Register
    -- Supports Interrupt and Polling Access                     -- Enhanced Parallel Port (EPP) Compatible - EPP 1.7
    -- 8 Bit Counter Timer                                             and EPP 1.9 (IEEE 1284 Compliant)
    -- Port 92 Support
    -- Fast Gate A20 and KRESET Outputs                          -- IEEE 1284 Compliant Enhanced Capabilities Port
                                                                       (ECP)
Serial Ports
                                                                 -- ChiProtect Circuitry for Protection
    -- Two Full Function Serial Ports                            -- 960 Address, Up to 15 IRQ and Four DMA Options
    -- High Speed NS16C550A Compatible UARTs with
                                                              LPC Interface
          Send/Receive 16-Byte FIFOs
    -- Programmable Baud Rate Generator                          -- Multiplexed Command, Address and Data Bus
                                                                 -- Serial IRQ Interface Compatible with Serialized IRQ
          Supports all standard baud rates up to 115k bps
          Supports non-standard baud rates of 230k and               Support for PCI Systems
                                                                 -- PME Interface
               460k bps
    -- Modem Control Circuitry                                Power Good Output
    -- 480 Address and 15 IRQ Options
                                                              3.3 Volt I/O

                                                              128 Pin QFP Lead-Free RoHS Compliant Package

                                           ORDER NUMBER:
SCH5617C-NS FOR 128 PIN, QFP LEAD-FREE ROHS COMPLIANT PACKAGE

80 ARKAY DRIVE, HAUPPAUGE, NY 11788 (631) 435-6000, FAX (631) 273-3123

Copyright 2008 SMSC or its subsidiaries. All rights reserved.

Circuit diagrams and other information relating to SMSC products are included as a means of illustrating typical applications. Consequently, complete information sufficient for
construction purposes is not necessarily given. Although the information has been checked and is believed to be accurate, no responsibility is assumed for inaccuracies. SMSC
reserves the right to make changes to specifications and product descriptions at any time without notice. Contact your local SMSC sales office to obtain the latest specifications
before placing your product order. The provision of this information does not convey to the purchaser of the described semiconductor devices any licenses under any patent
rights or other intellectual property rights of SMSC or others. All sales are expressly conditional on your agreement to the terms and conditions of the most recently dated
version of SMSC's standard Terms of Sale Agreement dated before the date of your order (the "Terms of Sale Agreement"). The product may contain design defects or errors
known as anomalies which may cause the product's functions to deviate from published specifications. Anomaly sheets are available upon request. SMSC products are not
designed, intended, authorized or warranted for use in any life support or other application where product failure could cause or contribute to personal injury or severe property
damage. Any and all such uses without prior written approval of an Officer of SMSC and further testing and/or modification will be fully at the risk of the customer. Copies of
this document or other SMSC literature, as well as the Terms of Sale Agreement, may be obtained by visiting SMSC's website at http://www.smsc.com. SMSC is a registered
trademark of Standard Microsystems Corporation ("SMSC"). Product names and company names are the trademarks of their respective holders.

SMSC DISCLAIMS AND EXCLUDES ANY AND ALL WARRANTIES, INCLUDING WITHOUT LIMITATION ANY AND ALL IMPLIED WARRANTIES OF MERCHANTABILITY,
FITNESS FOR A PARTICULAR PURPOSE, TITLE, AND AGAINST INFRINGEMENT AND THE LIKE, AND ANY AND ALL WARRANTIES ARISING FROM ANY COURSE
OF DEALING OR USAGE OF TRADE. IN NO EVENT SHALL SMSC BE LIABLE FOR ANY DIRECT, INCIDENTAL, INDIRECT, SPECIAL, PUNITIVE, OR CONSEQUENTIAL
DAMAGES; OR FOR LOST DATA, PROFITS, SAVINGS OR REVENUES OF ANY KIND; REGARDLESS OF THE FORM OF ACTION, WHETHER BASED ON CONTRACT;
TORT; NEGLIGENCE OF SMSC OR OTHERS; STRICT LIABILITY; BREACH OF WARRANTY; OR OTHERWISE; WHETHER OR NOT ANY REMEDY OF BUYER IS HELD
TO HAVE FAILED OF ITS ESSENTIAL PURPOSE, AND WHETHER OR NOT SMSC HAS BEEN ADVISED OF THE POSSIBILITY OF SUCH DAMAGES.

Revision 0.7 (12-09-08)                       2              SMSC SCH5617C

                         PRODUCT PREVIEW
Desktop System Controller Hub with Advanced, 8051C-Based Auto Fan Control

General Description

                   The SCH5617C is a 3.3V PC 2001 compliant Super I/O controller with an LPC interface. All legacy
                   drivers used for Super I/O components are supported making this interface transparent to the
                   supporting software. The LPC bus also supports power management, such as wake-up and sleep
                   modes.

                   The SCH5617C provides temperature monitoring with auto fan control. The temperature monitor is
                   capable of monitoring two external diodes, one internal ambient temperature sensor or retrieving
                   temperatures from external processors that implement the PECI Interface. This includes support for
                   the PECI REQUEST# and PECI AVAILABLE signals that are used to assure correct operation of PECI
                   when processors enter the C3/C4 sleep states. This device offers programmable automatic fan control
                   support based on one or more of these measured temperatures. There are three pulse width
                   modulation (PWM) outputs with high frequency support as well as three fan tachometer inputs. In
                   addition, there is support for a PROCHOT_IN# pin that may be used to generate an interrupt, adjust
                   the programmed temperature limits in the auto fan control logic, or force the PWM outputs on full.
                   There is also a separate PROCHOT_OUT output pin.

                   The GLUE Logic includes various power management logic including generation of RSMRST# and
                   Power OK signal generation. There are also four LEDs to indicate power status and hard drive activity.
                   Also included is SMBus Isolation logic, which can be used to isolate SMBus signals during power down
                   modes.

                   The part provides 45 General Purpose I/O control pins, which offer flexibility to the system designer.
                   There are 21 Scratchpad read/write runtime registers for custom use.

                   The SCH5617C incorporates the following Super I/O components: a parallel port that is compatible
                   with IBM PC/AT architecture, as well as the IEEE 1284 EPP and ECP; two serial ports that are
                   16C550A UART compatible; a keyboard/mouse controller that uses an 8042 micro controller; two
                   floppy controllers, which use SMSC's true CMOS 765B core; one infrared port that is IrDA 1.0
                   compliant. The true CMOS 765B core provides 100% compatibility with IBM PC/XT and PC/AT
                   architectures and is software and register compatible with SMSC's proprietary 82077AA core. The part
                   also provides a low battery warning circuit.

                   The SCH5617C is ACPI 1.0b/2.0 compatible supports multiple low power-down modes. It incorporates
                   sophisticated power control circuitry (PCC), which includes keyboard and mouse wake-up events.

                   The SCH5617C supports the ISA Plug-and-Play Standard register set (Version 1.0a). The I/O Address,
                   DMA Channel and hardware IRQ of each logical device in the SCH5617C may be reprogrammed
                   through the internal configuration registers. There are up to 480 (960 for Standard Mode Parallel Port)
                   I/O address location options, a Serialized IRQ interface, and four DMA channels.

SMSC SCH5617C                       3  Revision 0.7 (12-09-08)

               PRODUCT PREVIEW
                                              Desktop System Controller Hub with Advanced, 8051C-Based Auto Fan Control

Block Diagram

                                              IDE_RSTDRV#*, PCI_RST_SYS#*                                        SECONDARY_HD#*
                                              PCI_RST_SLOTS#*, PS_ON#*                                           PRIMARY_HD#*
                                              PWR_GOOD_3V*, PWRGD_PS, RSMRST#*                                   SCSI#*
                                                                                                                 HD_LED#*
           14.318 MHz            CLOCK           Glue Logic                                           LEDs       LED2*
                                   GEN                                                                           LED3*
              SER_IRQ                                       Internal Bus                          Multi-Mode     LED1*
              PCI_CLK              SERIAL     (Data, Address, and Control lines)                 Parallel Port
                                     IRQ                                                      with ChiProtectTM  PD[7:0]
               LAD[3:0]                               SCH5617C                                                   BUSY,SLCT,PE
             LFRAME#                 LPC              (128 QFP)                                   High-Speed     ERROR#, ACK#
                               Bus Interface                                                         16550A      STROBE#, INIT#
                LDRQ#                                                                                 UART       SLCTIN#
        PCI_RESET#             Power Mgmt                                                            PORT 1      ALF#

               LPCPD#             General                                                                        TXD1*,RXD1*
                                  Purpose                                                                        CTS1#*, RTS1#*
            IO_PME#*                                                                                             DSR1#*, DTR1#*
             IO_SMI#*                 I/O                                                                        DCD1#*, RI1#*

GP10*, GP11*, GP15*, GP21*,       8051                                                        High-Speed         TXD2*,RXD2*
GP22*, GP23*, GP25*, GP26*,       ROM                                                            16550A          CTS2#*, RTS2#*
GP31*, GP33*, GP35*, GP36*,        Auto                                                           UART           DSR2#*, DTR2#*
GP37*, GP40*, GP41*, GP42*,        Fan                                                          PORT 2           DCD2#*, RI2#*
GP52*, GP53*, GP55*, GP57*,      Control
GO60*, GP61*, GP75*, GP76*,        Analog                       WDATA                         SMBus Isolation    SCLK*, SDAT*
GP77*, GP80*, GP81*, GP82,       Interface                      WCLOCK                              Circuits     SCLK_1*, SDAT_1*
GP83*, GP84*, GP8051_[12:1]*,
GP8051_[17:14]*                  Analog       SMC PROPRIETARY                   DIGITAL DATA  Keyboard/Mouse     KCLK, MCLK
                                  Block       82077 COMPATIBLE                   SEPARATOR            8042       KDAT, MDAT,
                 TACH1                                                           WITH WRITE                      KBDRST#, A20M
                 TACH2                               VERTICAL                                      controller    P12*,P16*,P17*
                 TACH3                             FLOPPYDISK                      PRECOM-
                                              CONTROLLER CORE                    PENSATION
                   HVSS
             Remote1+
              Remote1-
             Remote2+
              Remote2-

                   HVTR
                  PWM1
                  PWM2
                  PWM3
     PROCHOT_IN#
    PROCHOT_OUT

                                                                RCLOCK
                                                                 RDATA

          PECI VREF              PECI         MRT0#, MRT1#*, TRK0#,             RDATA#,       Note 1: This diagram does not show power and ground
             PECI IO           Interface      INDEX#,WRTPRT#,WGATE#,            WDATA#        connections.
                                              HDSEL#,DRVDEN0*,
PECI AVAILABLE                                DIR#, STEP#, DSKCHG#,DS0#, DS1#*                Note 2: Functions with "*" are located on multifunctional
PECI REQUEST#                                                                                 pins. This diagram is designed to show the various
                                                                                              functions available on the chip (not pin layout).

                                              Figure 1 SCH5617C Block Diagram

Revision 0.7 (12-09-08)                                            4                                             SMSC SCH5617C

                                              PRODUCT PREVIEW
Desktop System Controller Hub with Advanced, 8051C-Based Auto Fan Control

Package Outline
                                                                                                                                                       Figure 2 128-Pin QFP Package Outline (3.9mm footprint)

Revision 0.7 (12-09-08)                5                                    SMSC SCH5617C
                         PRODUCT PREVIEW
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

SCH5617C-NS器件购买:

该厂商的其它器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved