电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

S29GL016A90TFIR10

器件型号:S29GL016A90TFIR10
厂商名称:SPANSION
厂商官网:http://www.spansion.com/
下载文档

器件描述

S29GL-A MirrorBit Flash Family

文档预览

S29GL016A90TFIR10器件文档内容

S29GL-A MirrorBitTM Flash Family                  ADVANCE
                                               INFORMATION
S29GL064A, S29GL032A, and S29GL016A
64 Megabit, 32 Megabit, and 16 Megabit
3.0-Volt only Page Mode Flash Memory
Featuring 200 nm MirrorBit Process Technology

Data Sheet

Notice to Readers: The Advance Information status indicates that this
document contains information on one or more products under development
at Spansion LLC. The information is intended to help you evaluate this product.
Do not design in this product without contacting the factory. Spansion LLC
reserves the right to change or discontinue work on this proposed product
without notice.

Publication Number S29GL-A_00 Revision A Amendment 3 Issue Date April 22, 2005
                                                            Advance Information

Notice On Data Sheet Designations

                         Spansion LLC issues data sheets with Advance Information or Preliminary designations to advise
                         readers of product information or intended specifications throughout the product life cycle, in-
                         cluding development, qualification, initial production, and full production. In all cases, however,
                         readers are encouraged to verify that they have the latest information before finalizing their de-
                         sign. The following descriptions of Spansion data sheet designations are presented here to high-
                         light their presence and definitions.

                      Advance Information

                         The Advance Information designation indicates that Spansion LLC is developing one or more spe-
                         cific products, but has not committed any design to production. Information presented in a doc-
                         ument with this designation is likely to change, and in some cases, development on the product
                         may discontinue. Spansion LLC therefore places the following conditions upon Advance Informa-
                         tion content:

                                               "This document contains information on one or more products under development at Spansion LLC. The
                                               information is intended to help you evaluate this product. Do not design in this product without con-
                                               tacting the factory. Spansion LLC reserves the right to change or discontinue work on this proposed
                                               product without notice."

                      Preliminary

                         The Preliminary designation indicates that the product development has progressed such that a
                         commitment to production has taken place. This designation covers several aspects of the prod-
                         uct life cycle, including product qualification, initial production, and the subsequent phases in the
                         manufacturing process that occur before full production is achieved. Changes to the technical
                         specifications presented in a Preliminary document should be expected while keeping these as-
                         pects of production under consideration. Spansion places the following conditions upon Prelimi-
                         nary content:

                                               "This document states the current technical specifications regarding the Spansion product(s) described
                                               herein. The Preliminary status of this document indicates that product qualification has been completed,
                                               and that initial production has begun. Due to the phases of the manufacturing process that require
                                               maintaining efficiency and quality, this document may be revised by subsequent versions or modifica-
                                               tions due to changes in technical specifications."

                      Combination

                         Some data sheets will contain a combination of products with different designations (Advance In-
                         formation, Preliminary, or Full Production). This type of document will distinguish these products
                         and their designations wherever necessary, typically on the first page, the ordering information
                         page, and pages with DC Characteristics table and AC Erase and Program table (in the table
                         notes). The disclaimer on the first page refers the reader to the notice on this page.

                      Full Production (No Designation on Document)

                         When a product has been in production for a period of time such that no changes or only nominal
                         changes are expected, the Preliminary designation is removed from the data sheet. Nominal
                         changes may include those affecting the number of ordering part numbers available, such as the
                         addition or deletion of a speed option, temperature range, package type, or VIO range. Changes
                         may also include those needed to clarify a description or to correct a typographical error or incor-
                         rect specification. Spansion LLC applies the following conditions to documents in this category:

                                               "This document states the current technical specifications regarding the Spansion product(s) described
                                               herein. Spansion LLC deems the products to have been in sufficient production volume such that sub-
                                               sequent versions of this document are not expected to change. However, typographical or specification
                                               corrections, or modifications to the valid combinations offered may occur."

                         Questions regarding these document designations may be directed to your local AMD or Fujitsu
                         sales office.

ii  S29GL-A MirrorBitTM Flash Family  S29GL-A_00_A3 April 22, 2005
S29GL-A MirrorBitTM Flash Family

S29GL064A, S29GL032A, and S29GL016A
64 Megabit, 32 Megabit, and 16 Megabit
3.0-Volt only Page Mode Flash Memory
Featuring 200 nm MirrorBit Process Technology

Data Sheet                                                         ADVANCE
                                                                INFORMATION
Distinctive Characteristics

Architectural Advantages                                         Low power consumption (typical values at 3.0 V, 5
                                                                     MHz)
Single power supply operation                                       -- 18 mA typical active read current
     -- 3 volt read, erase, and program operations                   -- 50 mA typical erase/program current
                                                                     -- 1 A typical standby mode current
Manufactured on 200 nm MirrorBit process
     technology                                                  Package options
                                                                     -- 48-pin TSOP
Secured Silicon Sector region                                       -- 56-pin TSOP
     -- 128-word/256-byte sector for permanent, secure               -- 64-ball Fortified BGA
           identification through an 8-word/16-byte random           -- 48-ball fine-pitch BGA
           Electronic Serial Number, accessible through a
           command sequence                                     Software & Hardware Features
     -- May be programmed and locked at the factory or by
           the customer                                          Software features
                                                                     -- Program Suspend & Resume: read other sectors
Flexible sector architecture                                              before programming operation is completed
     -- 64Mb (uniform sector models): 128 32 Kword (64 KB)           -- Erase Suspend & Resume: read/program other
           sectors                                                         sectors before an erase operation is completed
                                                                     -- Data# polling & toggle bits provide status
     -- 64Mb (boot sector models): 127 32 Kword (64 KB)              -- CFI (Common Flash Interface) compliant: allows host
           sectors + 8 4Kword (8KB) boot sectors                           system to identify and accommodate multiple flash
                                                                           devices
     -- 32Mb (uniform sector models): 64 32Kword (64KB)
           sectors                                                   -- Unlock Bypass Program command reduces overall
                                                                           multiple-word programming time
     -- 32Mb (boot sector models): 63 32Kword (64KB)
           sectors + 8 4Kword (8KB) boot sectors                 Hardware features
                                                                     -- Sector Group Protection: hardware-level method of
     -- 16MB (boot sector models): 31 31Kword (64KB)                       preventing write operations within a sector group
           sectors + 8 4Kword (8KB) boot sectors                     -- Temporary Sector Unprotect: VID-level method of
                                                                           charging code in locked sectors
Compatibility with JEDEC standards                                  -- WP#/ACC input accelerates programming time
     -- Provides pinout and software compatibility for single-             (when high voltage is applied) for greater throughput
           power supply flash, and superior inadvertent write              during system production. Protects first or last sector
           protection                                                      regardless of sector protection settings on uniform
                                                                           sector models
100,000 erase cycles typical per sector                             -- Hardware reset input (RESET#) resets device
                                                                     -- Ready/Busy# output (RY/BY#) detects program or
20-year data retention typical                                            erase cycle completion

Performance Characteristics

High performance
     -- 90 ns access time
     -- 4-word/8-byte page read buffer
     -- 25 ns page read times
     -- 16-word/32-byte write buffer which reduces overall
           programming time for multiple-word updates

                               Publication Number S29GL-A_00 Revision A Amendment 3 Issue Date April 22, 2005

This document contains information on one or more products under development at Spansion LLC. The information is intended to help you evaluate this product. Do not
design in this product without contacting the factory. Spansion LLC reserves the right to change or discontinue work on this proposed product without notice.
                                                            Advance Information

General Description

                        The S29GL-A family of devices are 3.0 V single power Flash memory manufac-
                        tured using 200 nm MirrorBit technology. The S29GL064A is a 64-Mb device
                        organized as 4,194,304 words or 8,388,608 bytes. The S29GL032A is a 32-Mb
                        device organized as 2,097,152 words or 4,194,304 bytes. The S29Gl016A is a
                        16 Mb device organized as 1,048,576 words or 2,097,152 bytes. Depending on
                        the model number, the devices have an 8-bit wide data bus only, 16-bit wide
                        data bus only, or a 16-bit wide data bus that can also function as an 8-bit wide
                        data bus by using the BYTE# input. The devices can be programmed either in
                        the host system or in standard EPROM programmers.

                        Access times as fast as 90 ns are available. Note that each access time has a
                        specific operating voltage range (VCC) as specified in the Product Selector Guide
                        and the Ordering InformationS29GL016A, Ordering InformationS29GL032A,
                        and Ordering InformationS29GL064A. Package offerings include 48-pin TSOP,
                        56-pin TSOP, 48-ball fine-pitch BGA and 64-ball Fortified BGA, depending on
                        model number. Each device has separate chip enable (CE#), write enable (WE#)
                        and output enable (OE#) controls.

                        Each device requires only a single 3.0 volt power supply for both read and
                        write functions. In addition to a VCC input, a high-voltage accelerated program
                        (ACC) feature provides shorter programming times through increased current
                        on the WP#/ACC input. This feature is intended to facilitate factory throughput
                        during system production, but may also be used in the field if desired.

                        The device is entirely command set compatible with the JEDEC single-power-
                        supply Flash standard. Commands are written to the device using standard
                        microprocessor write timing. Write cycles also internally latch addresses and
                        data needed for the programming and erase operations.

                        The sector erase architecture allows memory sectors to be erased and repro-
                        grammed without affecting the data contents of other sectors. The device is fully
                        erased when shipped from the factory.

                        Device programming and erasure are initiated through command sequences.
                        Once a program or erase operation begins, the host system need only poll the
                        DQ7 (Data# Polling) or DQ6 (toggle) status bits or monitor the Ready/Busy#
                        (RY/BY#) output to determine whether the operation is complete. To facilitate
                        programming, an Unlock Bypass mode reduces command sequence overhead
                        by requiring only two write cycles to program data instead of four.

                        Hardware data protection measures include a low VCC detector that automat-
                        ically inhibits write operations during power transitions. The hardware sector
                        protection feature disables both program and erase operations in any combina-
                        tion of sectors of memory. This can be achieved in-system or via programming
                        equipment.

                        The Erase Suspend/Erase Resume feature allows the host system to pause
                        an erase operation in a given sector to read or program any other sector and
                        then complete the erase operation. The Program Suspend/Program Resume
                        feature enables the host system to pause a program operation in a given sector
                        to read any other sector and then complete the program operation.

                        The hardware RESET# pin terminates any operation in progress and resets the
                        device, after which it is then ready for a new operation. The RESET# pin may be
                        tied to the system reset circuitry. A system reset would thus also reset the de-

2  S29GL-A MirrorBitTM Flash Family  S29GL-A_00_A3 April 22, 2005
              Advance Information

vice, enabling the host system to read boot-up firmware from the Flash memory
device.

The device reduces power consumption in the standby mode when it detects
specific voltage levels on CE# and RESET#, or when addresses are stable for a
specified period of time.

The Write Protect (WP#) feature protects the first or last sector by asserting
a logic low on the WP#/ACC pin or WP# pin, depending on model number. The
protected sector is still protected even during accelerated programming.

The Secured Silicon Sector provides a 128-word/256-byte area for code or
data that can be permanently protected. Once this sector is protected, no further
changes within the sector can occur.

Spansion MirrorBit flash technology combines years of Flash memory manufac-
turing experience to produce the highest levels of quality, reliability and cost
effectiveness. The device electrically erases all bits within a sector simulta-
neously via hot-hole assisted erase. The data is programmed using hot electron
injection.

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                     3
   Advance Information

Table of Contents                                                                                                            Unprotection Addresses ........................................................ 34
                                                                                                                             Table 25. S29GL064A (Models R6, R7) Sector Group Protection/
Product Selector Guide . . . . . . . . . . . . . . . . . . . . . 6                                                           Unprotection Addresses ........................................................ 34
S29GL064A, S29GL032A, S29GL016A .............................................................6                            Temporary Sector Group Unprotect ............................................................35
                                                                                                                             Figure 1. Temporary Sector Group Unprotect Operation ............ 35
Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7                                                      Figure 2. In-System Sector Group Protect/Unprotect Algorithms 36
Connection Diagrams . . . . . . . . . . . . . . . . . . . . . . 8                                                          Secured Silicon Sector Flash Memory Region ............................................ 37
Pin Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . 11                                                  Write Protect (WP#) ........................................................................................ 38
                                                                                                                           Hardware Data Protection ............................................................................... 38
Logic SymbolS29GL064A (Models R1, R2, R8, R9) ................................... 11
Logic SymbolS29GL064A (Model R5) .......................................................... 12                          Common Flash Memory Interface (CFI) . . . . . . 40
Logic SymbolS29GL064A (Model R6, R7) .................................................. 12
Logic SymbolS29GL032A (Models R1, R2) ..................................................13                                 Table 26. CFI Query Identification String ................................ 40
Logic SymbolS29GL032A (Models R3, R4) ..................................................13
Logic SymbolS29GL016A (Models R1, R2) ...................................................13                             Command Definitions . . . . . . . . . . . . . . . . . . . . . 44
Ordering InformationS29GL016A . . . . . . . . . . . 14                                                                    Reading Array Data ............................................................................................44
S29GL016A Standard Products ........................................................................ 14                   Reset Command ..................................................................................................44
   Table 1. S29GL016A Ordering Options .................................... 14                                             Autoselect Command Sequence ..................................................................... 45
Ordering InformationS29GL032A . . . . . . . . . . . 15                                                                    Enter/Exit Secured Silicon Sector Command Sequence .......................... 45
S29GL032A Standard Products .........................................................................15
   Table 2. S29GL032A Ordering Options .................................... 15                                               Figure 3. Write Buffer Programming Operation......................... 49
Ordering InformationS29GL064A . . . . . . . . . . . 16                                                                      Figure 4. Program Operation ................................................. 50
S29GL064A Standard Products ....................................................................... 16                    Program Suspend/Program Resume Command Sequence .....................50
   Table 3. S29GL064A Valid Combinations ................................. 17                                                Figure 5. Program Suspend/Program Resume.......................... 51
Device Bus Operations . . . . . . . . . . . . . . . . . . . . . 18                                                         Chip Erase Command Sequence ..................................................................... 51
   Table 4. Device Bus Operations ............................................. 18
Word/Byte Configuration ..................................................................................19             Sector Erase Command Sequence . . . . . . . . . . . 53
Requirements for Reading Array Data .......................................................... 19
Writing Commands/Command Sequences .................................................. 19                                    Figure 6. Erase Operation ..................................................... 54
Standby Mode ....................................................................................................... 20   Erase Suspend/Erase Resume Commands ................................................... 54
Automatic Sleep Mode ....................................................................................... 21           Command Definitions .........................................................................................56
RESET#: Hardware Reset Pin .......................................................................... 21                    Table 30. Command Definitions (x16 Mode, BYTE# = VIH) ........ 56
Output Disable Mode ......................................................................................... 21            Table 31. Command Definitions (x8 Mode, BYTE# = VIL) .......... 57
   Table 5. S29GL016A (Model R1) Top Boot Sector Addresses ...... 22                                                       Write Operation Status .................................................................................... 58
   Table 6. S29GL016A (Model R2) Bottom Boot Sector                                                                        DQ7: Data# Polling .............................................................................................58
   Addresses ........................................................................... 22                                  Figure 7. Data# Polling Algorithm .......................................... 59
   Table 7. S29GL032A (Models R1, R2) Sector Addresses ............ 23                                                     RY/BY#: Ready/Busy# ........................................................................................ 59
   Table 8. S29GL032A (Model R3) Top Boot Sector Addresses ...... 24                                                       DQ6: Toggle Bit I ................................................................................................ 60
   Table 9. S29GL032A (Model R4) Bottom Boot Sector Addresses . 24                                                           Figure 8. Toggle Bit Algorithm ............................................... 61
   Table 10. S29GL064A (Models R1, R2, R8, R9) Sector Addresses 25                                                         DQ2: Toggle Bit II ............................................................................................... 62
   Table 11. S29GL064A (Model R3) Top Boot Sector                                                                          Reading Toggle Bits DQ6/DQ2 .......................................................................62
   Addresses ........................................................................... 26                                DQ5: Exceeded Timing Limits .........................................................................62
   Table 12. S29GL064A (Model R4) Bottom Boot Sector Addresses 27                                                          DQ3: Sector Erase Timer ................................................................................. 63
   Table 13. S29GL064A (Model R5) Sector Addresses ................. 28                                                    DQ1: Write-to-Buffer Abort ............................................................................ 63
   Table 14. S29GL064A (Models R6, R7) Sector Addresses .......... 29                                                        Table 32. Write Operation Status ........................................... 63
Autoselect Mode ................................................................................................. 30
   Table 15. Autoselect Codes, (High Voltage Method) ................. 31                                                 Absolute Maximum Ratings . . . . . . . . . . . . . . . . 64
Sector Group Protection and Unprotection ................................................31
   Table 16. S29GL016A (Model R1) Sector Group Protection/                                                                   Figure 9. Maximum Negative Overshoot Waveform .................. 64
   Unprotection Addresses ........................................................ 32                                        Figure 10. Maximum Positive Overshoot Waveform .................. 64
   Table 17. S29GL016A (Model R2) Sector Group Protection/
   Unprotection Addresses ........................................................ 32                                     Operating Ranges . . . . . . . . . . . . . . . . . . . . . . . . . 65
   Table 18. S29GL032A (Models R1, R2) Sector Group Protection/                                                           DC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . 66
   Unprotection Addresses ........................................................ 32
   Table 19. S29GL032A (Models R3) Sector Group Protection/                                                                CMOS Compatible .............................................................................................. 66
   Unprotection Address Table .................................................. 32                                       Test Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . 67
   Table 20. S29GL032A (Models R4) Sector Group Protection/
   Unprotection Address Table .................................................. 33                                          Figure 11. Test Setup........................................................... 67
   Table 21. S29GL064A (Models R1, R2, R8, R9) Sector Group                                                                  Table 33. Test Specifications ................................................. 67
   Protection/Unprotection Addresses ......................................... 33                                            Figure 12. Input Waveforms and Measurement Levels .............. 67
   Table 22. S29GL064A (Model R3) Top Boot Sector Protection/
   Unprotection Addresses ........................................................ 33                                     AC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . 68
   Table 23. S29GL064A (Model R4) Bottom Boot Sector Protection/
   Unprotection Addresses ........................................................ 34                                        Table 34. Read-Only Operations-S29GL064A Only .................... 68
   Table 24. S29GL064A (Model R5) Sector Group Protection/                                                                   Table 35. Read-Only Operations-S29GL032A Only .................... 68
                                                                                                                             Table 36. Read-Only Operation-S29GL016A Only ..................... 69
                                                                                                                             Figure 13. Read Operation Timings ........................................ 69
                                                                                                                             Figure 14. Page Read Timings ............................................... 70
                                                                                                                             Table 37. Hardware Reset (RESET#) ...................................... 70
                                                                                                                             Figure 15. Reset Timings ...................................................... 71
                                                                                                                             Table 38. Erase and Program Operations-S29GL064A ............... 72
                                                                                                                             Table 39. Erase and Program Operations-S29GL032A Only ........ 73
                                                                                                                             Table 40. Erase and Program Operations-S29GL016A Only ........ 74

4  S29GL-A MirrorBitTM Flash Family                                                                                       S29GL-A_00_A3 April 22, 2005
                              Advance Information

Figure 16. Program Operation Timings .................................... 75           Erase And Programming Performance . . . . . . . 83
Figure 17. Accelerated Program Timing Diagram....................... 75
Figure 18. Chip/Sector Erase Operation Timings ....................... 76                 Table 45. TSOP Pin and BGA Package Capacitance ................... 83
Figure 19. Data# Polling Timings
(During Embedded Algorithms) .............................................. 76         Physical Dimensions . . . . . . . . . . . . . . . . . . . . . . . 84
Figure 20. Toggle Bit Timings (During Embedded Algorithms)..... 77                      TS048--48-Pin Standard Thin Small Outline Package (TSOP) .............84
Figure 21. DQ2 vs. DQ6 ........................................................ 77      TS056--56-Pin Standard Thin Small Outline Package (TSOP) .............. 85
Table 41. Temporary Sector Unprotect ................................... 77             LAA064--64-Ball Fortified Ball Grid Array (BGA) ...................................86
Figure 22. Temporary Sector Group Unprotect Timing Diagram .. 78                        VBN048--48-Ball Fine-pitch Ball Grid Array (BGA)
Figure 23. Sector Group Protect and Unprotect Timing Diagram.. 78                       10x 6 mm Package ............................................................................................... 87
Table 42. Alternate CE# Controlled Erase and Program                                    VBK048--Ball Fine-pitch Ball Grid Array (BGA)
Operations-S29GL064A ........................................................ 79        8.15x 6.15 mm Package ........................................................................................88
Table 43. Alternate CE# Controlled Erase and Program
Operations-S29GL032A ........................................................ 80       Revision Summary . . . . . . . . . . . . . . . . . . . . . . . . 89
Table 44. Alternate CE# Controlled Erase and Program                                    Revision A (October 13, 2004) ........................................................................89
Operations-S29GL016A ........................................................ 81        Revision A1 (December 17, 2004)s .................................................................89
Figure 24. Alternate CE# Controlled Write (Erase/Program)                               Revision A2 (January 28, 2005) .......................................................................89
Operation Timings ................................................................ 82   Revision A3 (April 20, 2005) ............................................................................89

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                         5
                                Advance Information

Product Selector Guide

   S29GL064A, S29GL032A, S29GL016A

Part Number                     S29GL064A           S29GL032A               S29GL016A
Speed Option
Max. Access Time (ns)       90  10         11   90                10   11   90  10
Max. CE# Access Time (ns)
Max. Page Access Time (ns)  90  100        110  90                100  110  90  100
Max. OE# Access Time (ns)
                            90  100        110  90                100  110  90  100

                            25  30         30   25                30   30   25  30

                            25  30         30   25                30   30   25  30

6                               S29GL-A MirrorBitTM Flash Family            S29GL-A_00_A3 April 22, 2005
                                  Advance Information

Block Diagram                                  Sector Switches                       DQ15DQ0 (A-1)

                          RY/BY#                 Erase Voltage                          Input/Output
       VCC                                         Generator                                 Buffers
       VSS

    RESET#     State
             Control
   WE#
WP#/ACC     Command
             Register
  BYTE#

                                  PGM Voltage
                                   Generator

                                                                 Chip Enable         Data
                                                                Output Enable
CE#                                                                             STB  Latch
OE#                                                                   Logic

            VCC Detector          Timer                              Y-DecoderAddress LatchY-Gating
                                               STB                                   Cell Matrix

                                                                     X-Decoder

AMax**A0

Note:
     **AMAX GL064A = A21.
     **AMAX GL032A = A20.
     **AMAX GL016A = A19.

April 22, 2005 S29GL-A_00_A3      S29GL-A MirrorBitTM Flash Family                                    7
                                                Advance Information

Connection Diagrams

   A15                                      1                                     48  A16
                                                                                      BYTE#1
   A14                                      2                                     47

   A13                                      3                                     46  VSS

   A12                                      4                                     45  DQ15/A-1

   A11                                      5                                     44  DQ7

   A10                                      6                                     43  DQ14

   A9                                       7                                     42  DQ6

   A8                                       8                                     41  DQ13
   A191
   A203                                     9   48-Pin Standard TSOP              40  DQ5

                                            10                                    39  DQ12

   WE#                                      11                                    38  DQ4

   RESET#                                   12                                    37  VCC
   A211,2
   WP#/ACC1                                 13                                    36  DQ11

   RY/BY#1                                  14                                    35  DQ3

                                            15                                    34  DQ10

   A18                                      16                                    33  DQ2

   A17                                      17                                    32  DQ9

   A7                                       18                                    31  DQ1

   A6                                       19                                    30  DQ8

   A5                                       20                                    29  DQ0

   A4                                       21                                    28  OE#

   A3                                       22                                    27  VSS

   A2                                       23                                    26  CE#

   A1                                       24                                    25  A0

Notes:
1. Pin 9 is A21, Pin 13 is ACC, Pin 14 is WP#, Pin 15 is A19, and Pin 47 is VIO on S29GL064A (models R6, R7).
2. Pin 13 is NC on S29GL032A, and S29GL016A.

3. Pin 10 is NC on S29GL016A.

                                     NC 1       56-Pin Standard TSOP                  56 NC
                                     NC 2                                             55 NC
                                    A15 3                                             54 A16
                                    A14 4                                             53 BYTE#
                                    A13 5                                             52 VSS
                                    A12 6                                             51 DQ15/A-1
                                    A11 7                                             50 DQ7
                                    A10 8                                             49 DQ14
                                     A9 9                                             48 DQ6
                                     A8 10                                            47 DQ13
                                    A19 11                                            46 DQ5
                                    A20 12                                            45 DQ12
                                  WE# 13                                              44 DQ4
                              RESET# 14                                               43 VCC
                                  A211 15                                             42 DQ11
                            WP#/ACC 16                                                41 DQ3
                              RY/BY# 17                                               40 DQ10
                                    A18 18                                            39 DQ2
                                    A17 19                                            38 DQ9
                                     A7 20                                            37 DQ1
                                     A6 21                                            36 DQ8
                                     A5 22                                            35 DQ0
                                     A4 23                                            34 OE#
                                     A3 24                                            33 VSS
                                     A2 25                                            32 CE#
                                     A1 26                                            31 A0
                                     NC 27                                            30 NC
                                     NC 28                                            29 VIO

Notes:

1. Pin 15 is NC on S29GL032A.

8                                               S29GL-A MirrorBitTM Flash Family           S29GL-A_00_A3 April 22, 2005
                                   Advance Information

                                                                64-ball Fortified BGA
                                                             Top View, Balls Facing Down

                              A8   B8   C8        D8     E8  F8                           G8    H8
                                                        VSS
                              NC   NC   NC        VIO1   E7  NC                           NC    NC
                                                        A16
                              A7   B7   C7        D7         F7                           G7    H7

                              A13  A12  A14       A15        BYTE#2 DQ15/A-1 VSS

                              A6   B6   C6        D6     E6    F6                           G6   H6
                                                        DQ7  DQ14                         DQ13  DQ6
                              A9   A8   A10       A11

                              A5   B5   C5        D5     E5    F5                          G5    H5
                                                        DQ5  DQ12                         VCC   DQ4
                              WE# RESET# A213     A19

                              A4   B4   C4         D4    E4    F4                           G4   H4
                                                  A204  DQ2  DQ10                         DQ11  DQ3
                              RY/BY# WP#/ACC A18

                              A3   B3   C3        D3     E3   F3                           G3    H3
                                                        DQ0  DQ8                          DQ9   DQ1
                              A7   A17  A6        A5

                              A2   B2   C2        D2    E2   F2                           G2    H2

                              A3   A4   A2        A1    A0   CE#                          OE#   VSS

                              A1   B1   C1        D1    E1   F1                           G1    H1

                              NC   NC   NC        NC    NC   VIO1                         NC    NC

Notes:
1. Ball D8 and Ball F1 are NC on S29GL064A (models R3, R4).
2. Ball F7 is NC on S29GL064A (model R5).
3. Ball C5 is NC on S29GL032A and S29GL016A.
4. Ball D4 is NC on S29GL016A.

        Special Package Handling Instructions

                        Special handling is required for Flash Memory products in moulded packages
                        (TSOP and BGA). The package and/or data integrity may be compromised if the
                        package body is exposed to temperatures above 150C for prolonged periods of
                        time.

April 22, 2005 S29GL-A_00_A3            S29GL-A MirrorBitTM Flash Family                              9
              Advance Information

                48-ball Fine-pitch BGA
              Top View, Balls Facing Down

    A6   B6   C6        D6    E6   F6           G6    H6

    A13  A12  A14       A15   A16 BYTE#1 DQ15/A-1 VSS

    A5   B5   C5        D5     E5    F5           G5   H5
                              DQ7  DQ14         DQ13  DQ6
    A9   A8   A10       A11

    A4   B4   C4        D4     E4    F4          G4    H4
                              DQ5  DQ12         VCC   DQ4
    WE# RESET# A212     A19

    A3   B3   C3         D3    E3    F3           G3   H3
                        A203  DQ2  DQ10         DQ11  DQ3
    RY/BY# WP#/ACC A18

    A2   B2   C2        D2     E2   F2           G2    H2
                              DQ0  DQ8          DQ9   DQ1
    A7   A17  A6        A5

    A1   B1   C1        D1    E1   F1           G1    H1

    A3   A4   A2        A1    A0   CE#          OE#   VSS

Notes:
1. Ball F6 is VIO on S29GL064A (model R5).
2. Ball C4 is NC on S29GL032A and S29GL016A.
3. Ball D3 is NC on S29GL016A.

        Special Package Handling Instructions

                        Special handling is required for Flash Memory products in molded packages
                        (TSOP and BGA). The package and/or data integrity may be compromised if the
                        package body is exposed to temperatures above 150C for prolonged periods of
                        time.

10            S29GL-A MirrorBitTM Flash Family             S29GL-A_00_A3 April 22, 2005
                              Advance Information

Pin Descriptions                  =  22 Address inputs

                        A21A0    =  21 Address inputs
                        A20A0
                        A19A0    =  20 Address inputs
                        DQ7DQ0
                        DQ14DQ0  =  8 Data inputs/outputs
                        DQ15/A-1
                                  =  15 Data inputs/outputs
                        CE#
                        OE#       =  DQ15 (Data input/output, word mode), A-1 (LSB
                        WE#
                        WP#/ACC      Address input, byte mode)

                        ACC       =  Chip Enable input
                        WP#
                        RESET#    =  Output Enable input
                        RY/BY#
                        BYTE#     =  Write Enable input
                        VCC
                                  =  Hardware Write Protect input/Programming
                        VSS
                        NC           Acceleration input
                        VIO
                                  =  Acceleration input
Logic Symbols
                                  =  Hardware Write Protect input

                                  =  Hardware Reset Pin input

                                  =  Ready/Busy output

                                  =  Selects 8-bit or 16-bit mode

                                  =  3.0 volt-only single power supply

                                     (see Product Selector Guide for speed options and

                                     voltage supply tolerances)

                                  =  Device Ground

                                  =  Pin Not Connected Internally

                                  =  Output Buffer Power

Logic SymbolS29GL064A (Models R1, R2, R8, R9)

                                  22                            16 or 8
                                              A21A0

                                     CE#              DQ15DQ0

                                                         (A-1)

                                     OE#

                                     WE#

                                     WP#/ACC          RY/BY#
                                     RESET#
                                     BYTE#
                                     VIO

April 22, 2005 S29GL-A_00_A3         S29GL-A MirrorBitTM Flash Family                   11
        Advance Information

    Logic SymbolS29GL064A (Models R3, R4)

    22                                         16 or 8
                A21A0

        CE#             DQ15DQ0

                                       (A-1)

        OE#

        WE#

        WP#/ACC                        RY/BY#
        RESET#
        BYTE#

    Logic SymbolS29GL064A (Model R5)

    22

        A21A0                                 16

                           DQ15DQ0
        CE#

        OE#

        WE#

        ACC

        RESET#

        VIO                            RY/BY#

    Logic SymbolS29GL064A (Models R6, R7)

    22

        A21A0                                 16

                           DQ15DQ0
        CE#

        OE#

        WE#

        WP#

        ACC

        RESET#
        VIO

12      S29GL-A MirrorBitTM Flash Family                S29GL-A_00_A3 April 22, 2005
                              Advance Information

Logic SymbolS29GL032A (Models R1, R2)

                              21                                   16 or 8
                                          A20A0
                                                  DQ15DQ0
                                          CE#            (A-1)
                                          OE#
                                          WE#

                              WP#/ACC             RY/BY#
                              RESET#
                              BYTE#
                              VIO

Logic SymbolS29GL032A (Models R3, R4)

                              21                                   16 or 8
                                          A20A0
                                                  DQ15DQ0
                                          CE#            (A-1)
                                          OE#
                                          WE#

                              WP#/ACC
                              RESET#

                                                  RY/BY#

                              BYTE#

Logic SymbolS29GL016A (Models R1, R2)

                              20                                16 or 8
                                          A19A0
                                                  DQ15DQ0
                                          CE#            (A-1)
                                          OE#
                                          WE#

                              WP#/ACC             RY/BY#
                              RESET#
                              BYTE#

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family              13
                       Advance Information

Ordering InformationS29GL016A

    S29GL016A Standard Products

                Standard products are available in several packages and operating ranges. The
                order number (Valid Combination) is formed by a combination of the following:

S29GL016A 10 T A I R1 0

                                                                          PACKING TYPE
                                                                               0 = Tray
                                                                               2 = 7-inch Tape and Reel
                                                                               3 = 13-inch Tape and Reel

                                                                          Additional Ordering Options
                                                                               R1 = x8/x16, VCC=3.0-3.6V, Top boot sector device, top two address sectors

                                                                                            protected when WP#/ACC=VIL
                                                                               R2 = x8/x16, VCC=3.0-3.6V, Bottom boot sector device, bottom two

                                                                                            address sectors protected when WP#/ACC=VIL

                                                                          TEMPERATURE RANGE
                                                                               I = Industrial (40C to +85C)
                                                                               E = Engineering Samples (available prior to Production Release only)

                                                                          PACKAGE MATERIAL SET
                                                                               A = Standard
                                                                               F = Pb-Free

                                                                          PACKAGE TYPE
                                                                               T = Thin Small Outline Package (TSOP) Standard Pinout
                                                                               B = Fine-pitch Ball-Grid Array Package
                                                                               F = Fortified Ball-Grid Array Package

                                                                          SPEED OPTION
                                                                               See Product Selector Guide and Valid Combinations

                     DEVICE NUMBER/DESCRIPTION
                      S29GL016A
                      3.0 Volt-only, 16 Megabit Page-Mode Flash Memory Manufactured on 200 nm MirrorBitTM
                      Process Technology.

                       Table 1. S29GL016A Ordering Options

       Device  Speed   S29GL016A Valid Combinations        Model  Packing   Package Description
      Number   Option                 Package, Material,  Number    Type             (Notes)

    S29GL016A  90, 10              & Temperature Range    R1, R2    0,2,3   TS048 (Note 2)             TSOP
                                              TAI,TFI             (Note 1)  VBK048 (Note 3)            Fine-Pitch BGA
                                              BAI,BFI                       LAA064 (Note 3)            Fortified BGA
                                              FAI,FFI

Note:

1. Type 0 is standard. Specify others as required: TSOP's can be packed in Types 0 and 3; BGA's can be packed in Types 0, 2, or 3.
2. TSOP package marking omits packing type designator from ordering part number.
3. BGA package marking omits leading S29 and packing type designator from ordering part number.

                                                           Valid Combinations

               Valid Combinations list configurations planned to be supported in volume for this
               device. Consult your local sales office to confirm availability of specific valid com-
               binations and to check on newly released combinations.

14                     S29GL-A MirrorBitTM Flash Family                     S29GL-A_00_A3 April 22, 2005
                              Advance Information

Ordering InformationS29GL032A

S29GL032A Standard Products

S29GL032A  Standard products are available in several packages and operating ranges. The
           order number (Valid Combination) is formed by a combination of the following:

           90 T A I R1 0

                                                              PACKING TYPE
                                                                 0 = Tray
                                                                 2 = 7-inch Tape and Reel
                                                                 3 = 13-inch Tape and Reel

                                                              MODEL NUMBER
                                                                 R1 = x8/x16, VCC=3.0-3.6V, Uniform sector device, highest address sector

                                                                              protected when WP#/ACC=VIL
                                                                 R2 = x8/x16, VCC=3.0-3.6V, Uniform sector device, lowest address sector

                                                                              protected when WP#/ACC=VIL
                                                                 R3 = x8/x16, VCC=3.0-3.6V, Top boot sector device, top two address sectors

                                                                              protected when WP#/ACC=VIL
                                                                 R4 = x8/x16, VCC=3.0-3.6V, Bottom boot sector device, bottom two

                                                                              address sectors protected when WP#/ACC=VIL

                                                              TEMPERATURE RANGE
                                                                 I = Industrial (40C to +85C)
                                                                 E = Engineering Samples (available prior to Production Release only)

                                                                PACKAGE MATERIAL SET
                                                                    A = Standard
                                                                    F = Pb-Free

                                                                PACKAGE TYPE
                                                                    T = Thin Small Outline Package (TSOP) Standard Pinout
                                                                    B = Fine-pitch Ball-Grid Array Package
                                                                    F = Fortified Ball-Grid Array Package

                                                                SPEED OPTION
                                                                    See Product Selector Guide and Valid Combinations

           DEVICE NUMBER/DESCRIPTION
           S29GL032A
           32 Megabit Page-Mode Flash Memory Manufactured using 200 nm MirrorBitTM
           Process Technology, 3.0 Volt-only Read, Program, and Erase

                              Table 2. S29GL032A Ordering Options

                              S29GL032A Valid Combinations

   Device  Speed                Package, Material,           Model  Packing   Package Description
  Number   Option             & Temperature Range           Number    Type             (Notes)
                                                            R1, R2
S29GL032A                     TAI,TFI                                 0,2,3   TS056 (Note 2)                               TSOP
                                                            R3 ,R4  (Note 1)  LAA064 (Note 3)                              Fortified BGA
                              FAI,FFI                                         TS048 (Note 2)                               TSOP
                                                                              VBN048 (Note 3)                              Fine-Pitch BGA
           90, 10, 11         TAI,TFI                                         LAA064 (Note 3)                              Fortified BGA

                              BAI,BFI

                              FAI,FFI

Notes:
1. Type 0 is standard. Specify others as required: TSOPs can be packed in Types 0 and 3; BGAs can be packed in Types 0, 2, or 3.
2. TSOP package marking omits packing type designator from the ordering part number.
3. BGA package marking omits leading "S29" and packing type designator from the ordering part number.

                                                       Valid Combinations

           Valid Combinations list configurations planned to be supported in volume for this
           device. Consult your local sales office to confirm availability of specific valid com-
           binations and to check on newly released combinations.

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                                                    15
                                                            Advance Information

Ordering InformationS29GL064A

        S29GL064A Standard Products

                        Standard products are available in several packages and operating ranges. The
                        order number (Valid Combination) is formed by a combination of the following:

S29GL064A 90 T A I R1 2

                                                                               PACKING TYPE
                                                                                    0 = Tray
                                                                                    2 = 7" Tape and Reel
                                                                                    3 = 13" Tape and Reel

                                                                               MODEL NUMBER
                                                                                    R1 = x8/x16, VCC=3.0-3.6V, Uniform sector device, highest address

                                                                                                  sector protected when WP#/ACC=VIL
                                                                                    R2 = x8/x16, VCC=3.0-3.6V, Uniform sector device, lowest address sector

                                                                                                  protected when WP#/ACC=VIL
                                                                                    R3 = x8/x16, VCC=3.0-3.6V, Top boot sector device, top two address

                                                                                                  sectors protected when WP#/ACC=VIL
                                                                                    R4 = x8/x16, VCC=3.0-3.6V, Bottom boot sector device, bottom two

                                                                                                  address sectors protected when WP#/ACC=VIL
                                                                                    R5 = x16, VCC=3.0-3.6V, Uniform sector device
                                                                                    R6 = x16, VCC=3.0-3.6V, Uniform sector device, highest address sector

                                                                                                  protected when WP#=VIL
                                                                                    R7 = x16, VCC=3.0-3.6V, Uniform sector device, lowest address sector

                                                                                                  protected when WP#=VIL
                                                                                    R8 = x8/x16, VCC=3.0-3.6V, Uniform sector device, highest address

                                                                                                  sector protected when WP#=VIL, TSO48 only
                                                                                    R9 = x8/x16, VCC=3.0-3.6V, Uniform sector device, lowest address sector

                                                                                                  protected when WP#=VIL, TSO48 only

                                                                               TEMPERATURE RANGE
                                                                                    I = Industrial (40C to +85C)
                                                                                    E = Engineering Samples (available prior to Production Release only)

                                                                               PACKAGE MATERIAL SET
                                                                                    A = Standard
                                                                                    F = Pb-Free

                                                                               PACKAGE TYPE
                                                                                    T = Thin Small Outline Package (TSOP) Standard Pinout
                                                                                    B = Fine-pitch Ball-Grid Array Package
                                                                                    F = Fortified Ball-Grid Array Package

                                                                               SPEED OPTION
                                                                                    See Product Selector Guide and Valid Combinations

                       DEVICE NUMBER/DESCRIPTION
                        S29GL064A, 64 Megabit Page-Mode Flash Memory Manufactured using 200 nm MirrorBitTM
                        Process Technology, 3.0 Volt-only Read, Program, and Erase

16  S29GL-A MirrorBitTM Flash Family  S29GL-A_00_A3 April 22, 2005
                              Advance Information

                              Table 3. S29GL064A Valid Combinations

                              S29GL064A Valid Combinations

                              Package, Material &                                        Package Description
                              Temperature Range
Device Number  Speed Option                        Model Number            Packing Type

                                                   R3, R4, R6, R7, R8, R9                TS048 (Note 2)  TSOP
                                                               R1, R2
                              TAI, TFI                                      0, 2, 3      TS056 (Note 2)  TSOP
                              BAI, BFI                      R3, R4, R5     (Note 1)
S29GL064A      90, 10, 11

                                                                                         VBN048 (Note 3) Fine-pitch BGA

                              FAI, FFI             R1, R2, R3, R4, R5                    LAA064 (Note 3) Fortified BGA

Notes:
1. Type 0 is standard. Specify others as required: TSOPs can be packed in Types 0 and 3; BGAs can be packed in Types 0, 2, or 3.
2. TSOP package marking omits packing type designator from ordering part number.
3. BGA package marking omits leading S29 and packing type designator from ordering part number.

                                                           Valid Combinations

               Valid Combinations list configurations planned to be supported in volume for this
               device. Consult your local sales office to confirm availability of specific valid com-
               binations and to check on newly released combinations.

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                                                    17
                                   Advance Information

Device Bus Operations

                        This section describes the requirements and use of the device bus operations,
                        which are initiated through the internal command register. The command regis-
                        ter itself does not occupy any addressable memory location. The register is a
                        latch used to store the commands, along with the address and data information
                        needed to execute the command. The contents of the register serve as inputs to
                        the internal state machine. The state machine outputs dictate the function of the
                        device. Table 4 lists the device bus operations, the inputs and control levels they
                        require, and the resulting output. The following subsections describe each of
                        these operations in further detail.

                                   Table 4. Device Bus Operations

                                                                                DQ8DQ15

       Operation      CE# OE# WE# RESET# WP# ACC        Addresses         DQ0 BYTE#                         BYTE#
                                                         (Note 1)         DQ7 = VIH                           = VIL

Read                  L      L  H  H      X  X               AIN          DOUT  DOUT                         DQ8DQ14
                                                             AIN                                              = High-Z,
Write (Program/Erase) L      H  L  H (Note 3) X              AIN          (Note 4) (Note 4)                  DQ15 = A-1

Accelerated Program   L      H  L  H      (Note 3) VHH                    (Note 4) (Note 4)

Standby               VCC   X  X  VCC   X  H                       X    High-Z High-Z                      High-Z
                      0.3 V        0.3 V

Output Disable        L      H  H  H      X  X                       X    High-Z High-Z                      High-Z

Reset                 X      X  X  L      X  X                       X    High-Z High-Z                      High-Z

Sector Group Protect                                    SA, A6 =L,
(Note 2)
                      L      H  L  VID    H  X A3=L, A2=L, (Note 4) X                                        X

                                                        A1=H, A0=L

Sector Group                                            SA, A6=H,
Unprotect
(Note 2)              L      H  L  VID    H  X A3=L, A2=L, (Note 4) X                                        X

                                                        A1=H, A0=L

Temporary Sector      X      X  X  VID    H  X                       AIN  (Note 4) (Note 4) High-Z
Group Unprotect

Legend: L = Logic Low = VIL, H = Logic High = VIH, VID = 11.512.5 V, VHH = 11.512.5 V, X = Don't Care, SA = Sector
Address, AIN = Address In, DIN = Data In, DOUT = Data Out

Notes:

1. Addresses are Amax:A0 in word mode; Amax:A-1 in byte mode. Sector addresses are Amax:A15 in both modes.
2. The sector protect and sector unprotect functions may also be implemented via programming equipment. See the

     "Sector Group Protection and Unprotection" section.

3. If WP# = VIL, the first or last sector remains protected (for uniform sector devices), and the two outer boot sectors
     are protected (for boot sector devices). If WP# = VIH, the first or last sector, or the two outer boot sectors are
    protected or unprotected as determined by the method described in Sector Group Protection and Unprotection
    on page 31. All sectors are unprotected when shipped from the factory (The Secured Silicon Sector may be factory
     protected depending on version ordered.)

4. DIN or DOUT as required by command sequence, data polling, or sector protect algorithm (see Figure 7, on page 57).

18                                 S29GL-A MirrorBitTM Flash Family             S29GL-A_00_A3 April 22, 2005
                              Advance Information

Word/Byte Configuration

            The BYTE# pin controls whether the device data I/O pins operate in the byte or
            word configuration. If the BYTE# pin is set at logic 1, the device is in word con-
            figuration, DQ0DQ15 are active and controlled by CE# and OE#.

            If the BYTE# pin is set at logic 0, the device is in byte configuration, and only
            data I/O pins DQ0DQ7 are active and controlled by CE# and OE#. The data I/
            O pins DQ8DQ14 are tri-stated, and the DQ15 pin is used as an input for the
            LSB (A-1) address function.

Requirements for Reading Array Data

            To read array data from the outputs, the system must drive the CE# and OE#
            pins to VIL. CE# is the power control and selects the device. OE# is the output
            control and gates array data to the output pins. WE# should remain at VIH.

            The internal state machine is set for reading array data upon device power-up,
            or after a hardware reset. This ensures that no spurious alteration of the mem-
            ory content occurs during the power transition. No command is necessary in this
            mode to obtain array data. Standard microprocessor read cycles that assert valid
            addresses on the device address inputs produce valid data on the device data
            outputs. The device remains enabled for read access until the command register
            contents are altered.

            See Reading Array Data on page 43 for more information. Refer to the AC Read-
            Only Operations table for timing specifications and the timing diagram. Refer to
            the DC Characteristics table for the active current specification on reading array
            data.

           Page Mode Read

            The device is capable of fast page mode read and is compatible with the page
            mode Mask ROM read operation. This mode provides faster read access speed
            for random locations within a page. The page size of the device is 4 words/8
            bytes. The appropriate page is selected by the higher address bits A(max)A2.
            Address bits A1A0 in word mode (A1A-1 in byte mode) determine the specific
            word within a page. This is an asynchronous operation; the microprocessor sup-
            plies the specific word location.

            The random or initial page access is equal to tACC or tCE and subsequent page
            read accesses (as long as the locations specified by the microprocessor falls
            within that page) is equivalent to tPACC. When CE# is deasserted and reasserted
            for a subsequent access, the access time is tACC or tCE. Fast page mode accesses
            are obtained by keeping the read-page addresses constant and changing the
            intra-read page addresses.

Writing Commands/Command Sequences

            To write a command or command sequence (which includes programming data
            to the device and erasing sectors of memory), the system must drive WE# and
            CE# to VIL, and OE# to VIH.

            The device features an Unlock Bypass mode to facilitate faster programming.
            Once the device enters the Unlock Bypass mode, only two write cycles are re-
            quired to program a word, instead of four. The Word Program Command
            Sequence on page 44 contains details on programming data to the device using
            both standard and Unlock Bypass command sequences.

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                  19
                                                     Advance Information

                An erase operation can erase one sector, multiple sectors, or the entire device.
                Tables 7 25 indicate the address space that each sector occupies.

                Refer to the DC Characteristics table for the active current specification for the
                write mode. The AC Characteristics section contains timing specification tables
                and timing diagrams for write operations.

               Write Buffer
                Write Buffer Programming allows the system write to a maximum of 16 words/
                32 bytes in one programming operation. This results in faster effective program-
                ming time than the standard programming algorithms. See Write Buffer on
                page 20 for more information.

               Accelerated Program Operation
                The device offers accelerated program operations through the ACC function. This
                is one of two functions provided by the WP#/ACC or ACC pin, depending on
                model number. This function is primarily intended to allow faster manufacturing
                throughput at the factory.

                If the system asserts VHH on this pin, the device automatically enters the afore-
                mentioned Unlock Bypass mode, temporarily unprotects any protected sector
                groups, and uses the higher voltage on the pin to reduce the time required for
                program operations. The system would use a two-cycle program command se-
                quence as required by the Unlock Bypass mode. Removing VHH from the WP#/
                ACC or ACC pin, depending on model number, returns the device to normal op-
                eration. Note that the WP#/ACC or ACC pin must not be at VHH for operations
                other than accelerated programming, or device damage may result. WP# con-
                tains an internal pullup; when unconnected, WP# is at VIH.

               Autoselect Functions
                If the system writes the autoselect command sequence, the device enters the
                autoselect mode. The system can then read autoselect codes from the internal
                register (which is separate from the memory array) on DQ7DQ0. Standard read
                cycle timings apply in this mode. Refer to Autoselect Mode on page 30 and Au-
                toselect Command Sequence on page 44 for more information.

    Standby Mode

                When the system is not reading or writing to the device, it can place the device
                in the standby mode. In this mode, current consumption is greatly reduced, and
                the outputs are placed in the high impedance state, independent of the OE#
                input.

                The device enters the CMOS standby mode when the CE# and RESET# pins are
                both held at VIO 0.3 V. (Note that this is a more restricted voltage range than
                VIH.) If CE# and RESET# are held at VIH, but not within VIO 0.3 V, the device
                is in the standby mode, but the standby current is greater. The device requires
                standard access time (tCE) for read access when the device is in either of these
                standby modes, before it is ready to read data.

                If the device is deselected during erasure or programming, the device draws ac-
                tive current until the operation is completed.

                Refer to the DC Characteristics on page 64 for the standby current specification.

20  S29GL-A MirrorBitTM Flash Family  S29GL-A_00_A3 April 22, 2005
                         Advance Information

Automatic Sleep Mode

            The automatic sleep mode minimizes Flash device energy consumption. The de-
            vice automatically enables this mode when addresses remain stable for tACC +
            30 ns. The automatic sleep mode is independent of the CE#, WE#, and OE# con-
            trol signals. Standard address access timings provide new data when addresses
            are changed. While in sleep mode, output data is latched and always available
            to the system. Refer to the DC Characteristics on page 64 for the automatic
            sleep mode current specification.

RESET#: Hardware Reset Pin

            The RESET# pin provides a hardware method of resetting the device to reading
            array data. When the RESET# pin is driven low for at least a period of tRP, the
            device immediately terminates any operation in progress, tristates all output
            pins, and ignores all read/write commands for the duration of the RESET# pulse.
            The device also resets the internal state machine to reading array data. The op-
            eration that was interrupted should be reinitiated once the device is ready to
            accept another command sequence, to ensure data integrity.

            Current is reduced for the duration of the RESET# pulse. When RESET# is held
            at VSS0.3 V, the device draws CMOS standby current (ICC5). If RESET# is held
            at VIL but not within VSS0.3 V, the standby current is greater.
            The RESET# pin may be tied to the system reset circuitry. A system reset would
            thus also reset the Flash memory, enabling the system to read the boot-up firm-
            ware from the Flash memory.

            Refer to the AC Characteristics tables for RESET# parameters and to Figure 15,
            on page 69 for the timing diagram.

Output Disable Mode

            When the OE# input is at VIH, output from the device is disabled. The output
            pins are placed in the high impedance state.

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                21
                                              Advance Information

                            Table 5. S29GL016A (Model R1) Top Boot Sector Addresses

Sector  A19A12     Sector            8-bit          16-bit  Sector  A19A12     Sector            8-bit           16-bit
                      Size          Address         Address                        Size         Address           Address
                     (KB/            Range           Range                        (KB/            Range            Range

                   Kwords)  000000h00FFFFh   00000h07FFFh                     Kwords)  140000h14FFFFh    A0000hA7FFFh
                            010000h01FFFFh   08000h0FFFFh                                                 A8000hAFFFFh
SA0 000000xxx 64/32         020000h02FFFFh   10000h17FFFh  SA20 010100xxx 64/32                          B0000hB7FFFh
                            030000h03FFFFh   18000h1FFFFh                                                 B8000hBFFFFh
SA1 000001xxx 64/32         040000h04FFFFh   20000h27FFFh  SA21 010101xxx 64/32 150000h15FFFFh          C0000hC7FFFh
                            050000h05FFFFh   28000h2FFFFh                                                 C8000hCFFFFh
SA2 000010xxx 64/32         060000h06FFFFh   30000h37FFFh  SA22 010110xxx 64/32 160000h16FFFFh          D0000hD7FFFh
                            070000h07FFFFh   38000h3FFFFh                                                D8000hDFFFFh
SA3 000011xxx 64/32         080000h08FFFFh   40000h47FFFh  SA23 010111xxx 64/32 170000h17FFFFh           E0000hE7FFFh
                            090000h09FFFFh   48000h4FFFFh                                                 E8000hEFFFFh
SA4 000100xxx 64/32         0A0000h0AFFFFh   50000h57FFFh  SA24 011000xxx 64/32 180000h18FFFFh           F0000hF7FFFh
                            0B0000h0BFFFFh   58000h5FFFFh                                               0F8000h0F8FFFh
SA5 000101xxx 64/32         0C0000h0CFFFFh   60000h67FFFh  SA25 011001xxx 64/32 190000h19FFFFh         0F9000h0F9FFFh
                            0D0000h0DFFFFh   68000h6FFFFh                                               0FA000h0FAFFFh
SA6 000110xxx 64/32         0E0000h0EFFFFh   70000h77FFFh  SA26 011010xxx 64/32 1A0000h1AFFFFh         0FB000h0FBFFFh
                            0F0000h0FFFFFh   78000h7FFFFh                                               0FC000h0FCFFFh
SA7 000111xxx 64/32         100000h00FFFFh   80000h87FFFh  SA27 011011xxx 64/32 1B0000h1BFFFFh         0FD000h0FDFFFh
                            110000h11FFFFh   88000h8FFFFh                                               0FE000h0FEFFFh
SA8 001000xxx 64/32         120000h12FFFFh   90000h97FFFh  SA28 011000xxx 64/32 1C0000h1CFFFFh         0FF000h0FFFFFh
                            130000h13FFFFh   98000h9FFFFh
SA9 001001xxx 64/32                                          SA29 011101xxx 64/32 1D0000h1DFFFFh

SA10 001010xxx 64/32                                         SA30 011110xxx 64/32 1E0000h1EFFFFh

SA11 001011xxx 64/32                                         SA31 111111000 8/4 1F0000h1F1FFFh

SA12 001100xxx 64/32                                         SA32 111111001 8/4 1F2000h1F3FFFh

SA13 001101xxx 64/32                                         SA33 111111010 8/4 1F4000h1F5FFFh

SA14 001101xxx 64/32                                         SA34 111111011 8/4 1F6000h1F7FFFh

SA15 001111xxx 64/32                                         SA35 111111100 8/4 1F8000h1F9FFFh

SA16 010000xxx 64/32                                         SA36 111111101 8/4 1FA000h1FBFFFh

SA17 010001xxx 64/32                                         SA37 111111110 8/4 1FC000h1FDFFFh

SA18 010010xxx 64/32                                         SA38 111111111 8/4 1FE000h1FFFFFh

SA19 010011xxx 64/32

                      Table 6. S29GL016A (Model R2) Bottom Boot Sector Addresses

Sector A19A12      Sector             8-bit         16-bit  Sector  A19A12     Sector            8-bit          16-bit
                      Size          Address         Address                        Size          Address        Address
                     (KB/             Range          Range                        (KB/            Range          Range

                   Kwords)  000000h001FFFh   00000h00FFFh                     Kwords)  0C0000h0CFFFFh  60000h67FFFh
                      8/4   002000h003FFFh   01000h01FFFh                              0D0000h0DFFFFh  68000h6FFFFh
SA0     000000000     8/4   004000h005FFFh   02000h02FFFh  SA19 001100xxx 64/32        0E0000h0EFFFFh  70000h77FFFh
SA1     000000001     8/4   006000h007FFFh   03000h03FFFh                              0F0000h0FFFFFh  78000h7FFFFh
SA2     000000010     8/4   008000h009FFFh   04000h04FFFh  SA20 001101xxx 64/32        100000h00FFFFh  80000h87FFFh
SA3     000000011     8/4   00A000h00BFFFh   05000h05FFFh                              110000h11FFFFh  88000h8FFFFh
SA4     000000100     8/4   00C000h00DFFFh   06000h06FFFh  SA21 001101xxx 64/32        120000h12FFFFh  90000h97FFFh
SA5     000000101     8/4   00E000h00FFFFFh  07000h07FFFh                              130000h13FFFFh  98000h9FFFFh
SA6     000000110     8/4   010000h01FFFFh   08000h0FFFFh  SA22 001111xxx 64/32        140000h14FFFFh  A0000hA7FFFh
SA7     000000111           020000h02FFFFh   10000h17FFFh                              150000h15FFFFh  A8000hAFFFFh
SA8     000001xxx   64/32   030000h03FFFFh   18000h1FFFFh  SA23 010000xxx 64/32        160000h16FFFFh  B0000hB7FFFh
SA9     000010xxx   64/32   040000h04FFFFh   20000h27FFFh                              170000h17FFFFh  B8000hBFFFFh
SA10    000011xxx   64/32   050000h05FFFFh   28000h2FFFFh  SA24 010001xxx 64/32        180000h18FFFFh  C0000hC7FFFh
SA11    000100xxx   64/32   060000h06FFFFh   30000h37FFFh                              190000h19FFFFh  C8000hCFFFFh
SA12    000101xxx   64/32   070000h07FFFFh   38000h3FFFFh  SA25 010010xxx 64/32        1A0000h1AFFFFh  D0000hD7FFFh
SA13    000110xxx   64/32   080000h08FFFFh   40000h47FFFh                              1B0000h1BFFFFh  D8000hDFFFFh
SA14    000111xxx   64/32   090000h09FFFFh   48000h4FFFFh  SA26 010011xxx 64/32        1C0000h1CFFFFh  E0000hE7FFFh
SA15    001000xxx   64/32   0A0000h0AFFFFh   50000h57FFFh                              1D0000h1DFFFFh  E8000hEFFFFh
SA16    001001xxx   64/32   0B0000h0BFFFFh   58000h5FFFFh  SA27 010100xxx 64/32        1E0000h1EFFFFh  F0000hF7FFFh
SA17    001010xxx   64/32                                                                1F0000h1FFFFFh  F8000hFFFFFh
SA18    001011xxx   64/32                                    SA28 010101xxx 64/32

                                                             SA29 010110xxx 64/32

                                                             SA30 010111xxx 64/32

                                                             SA31 011000xxx 64/32

                                                             SA32 011001xxx 64/32

                                                             SA33 011010xxx 64/32

                                                             SA34 011011xxx 64/32

                                                             SA35 011000xxx 64/32

                                                             SA36 011101xxx 64/32

                                                             SA37 011110xxx 64/32

                                                             SA38 011111xxx 64/32

22                                            S29GL-A MirrorBitTM Flash Family           S29GL-A_00_A3 April 22, 2005
                              Advance Information

                              Table 7. S29GL032A (Models R1, R2) Sector Addresses

                Sector                8-bit          16-bit                    Sector           8-bit          16-bit
                                    Address        Address                                    Address        Address
Sector A20-A15  Size                 Range          Range    Sector A20-A15    Size            Range          Range
                (KB/                                                           (KB/
                              00000000FFFF  000000007FFF                              20000020FFFF  100000107FFF
                Kwords)       01000001FFFF  00800000FFFF                     Kwords)  21000021FFFF  10800010FFFF
                              02000002FFFF  010000017FFF                              22000022FFFF  110000117FFF
SA0 0 0 0 0 0 0 64/32         03000003FFFF  01800001FFFF   SA32 1 0 0 0 0 0 64/32     23000023FFFF  11800011FFFF
                              04000004FFFF  020000027FFF                              24000024FFFF  120000127FFF
SA1 0 0 0 0 0 1 64/32         05000005FFFF  02800002FFFF   SA33 1 0 0 0 0 1 64/32     25000025FFFF  12800012FFFF
                              06000006FFFF  030000037FFF                              26000026FFFF  130000137FFF
SA2 0 0 0 0 1 0 64/32         07000007FFFF  03800003FFFF   SA34 1 0 0 0 1 0 64/32     27000027FFFF  13800013FFFF
                              08000008FFFF  040000047FFF                              28000028FFFF  140000147FFF
SA3 0 0 0 0 1 1 64/32         09000009FFFF  04800004FFFF   SA35 1 0 0 0 1 1 64/32     29000029FFFF  14800014FFFF
                              0A00000AFFFF  050000057FFF                              2A00002AFFFF  150000157FFF
SA4 0 0 0 1 0 0 64/32         0B00000BFFFF  05800005FFFF   SA36 1 0 0 1 0 0 64/32     2B00002BFFFF  15800015FFFF
                              0C00000CFFFF  060000067FFF                              2C00002CFFFF  160000167FFF
SA5 0 0 0 1 0 1 64/32         0D00000DFFFF  06800006FFFF   SA37 1 0 0 1 0 1 64/32     2D00002DFFFF  16800016FFFF
                              0E00000EFFFF  070000077FFF                              2E00002EFFFF  170000177FFF
SA6 0 0 0 1 1 0 64/32         0F00000FFFFF  07800007FFFF   SA38 1 0 0 1 1 0 64/32     2F00002FFFFF  17800017FFFF
                              10000010FFFF  080000087FFF                              30000030FFFF  180000187FFF
SA7 0 0 0 1 1 1 64/32         11000011FFFF  08800008FFFF   SA39 1 0 0 1 1 1 64/32     31000031FFFF  18800018FFFF
                              12000012FFFF  090000097FFF                              32000032FFFF  190000197FFF
SA8 0 0 1 0 0 0 64/32         13000013FFFF  09800009FFFF   SA40 1 0 1 0 0 0 64/32     33000033FFFF  19800019FFFF
                              14000014FFFF  0A00000A7FFF                              34000034FFFF  1A00001A7FFF
SA9 0 0 1 0 0 1 64/32         15000015FFFF  0A80000AFFFF   SA41 1 0 1 0 0 1 64/32     35000035FFFF  1A80001AFFFF
                              16000016FFFF  0B00000B7FFF                              36000036FFFF  1B00001B7FFF
SA10 0 0 1 0 1 0 64/32        17000017FFFF  0B80000BFFFF   SA42 1 0 1 0 1 0 64/32     37000037FFFF  1B80001BFFFF
                              18000018FFFF  0C00000C7FFF                              38000038FFFF  1C00001C7FFF
SA11 0 0 1 0 1 1 64/32        19000019FFFF  0C80000CFFFF   SA43 1 0 1 0 1 1 64/32     39000039FFFF  1C80001CFFFF
                              1A00001AFFFF  0D00000D7FFF                              3A00003AFFFF  1D00001D7FFF
SA12 0 0 1 1 0 0 64/32        1B00001BFFFF  0D80000DFFFF   SA44 1 0 1 1 0 0 64/32     3B00003BFFFF  1D80001DFFFF
                              1C00001CFFFF  0E00000E7FFF                              3C00003CFFFF  1E00001E7FFF
SA13 0 0 1 1 0 1 64/32        1D00001DFFFF  0E80000EFFFF   SA45 1 0 1 1 0 1 64/32     3D00003DFFFF  1E80001EFFFF
                              1E00001EFFFF  0F00000F7FFF                              3E00003EFFFF  1F00001F7FFF
SA14 0 0 1 1 1 0 64/32        1F00001FFFFF  0F80000FFFFF   SA46 1 0 1 1 1 0 64/32     3F00003FFFFF  1F80001FFFFF

SA15 0 0 1 1 1 1 64/32                                       SA47 1 0 1 1 1 1 64/32

SA16 0 1 0 0 0 0 64/32                                       SA48 1 1 0 0 0 0 64/32

SA17 0 1 0 0 0 1 64/32                                       SA49 1 1 0 0 0 1 64/32

SA18 0 1 0 0 1 0 64/32                                       SA50 1 1 0 0 1 0 64/32

SA19 0 1 0 0 1 1 64/32                                       SA51 1 1 0 0 1 1 64/32

SA20 0 1 0 1 0 0 64/32                                       SA52 1 1 0 1 0 0 64/32

SA21 0 1 0 1 0 1 64/32                                       SA53 1 1 0 1 0 1 64/32

SA22 0 1 0 1 1 0 64/32                                       SA54 1 1 0 1 1 0 64/32

SA23 0 1 0 1 1 1 64/32                                       SA55 1 1 0 1 1 1 64/32

SA24 0 1 1 0 0 0 64/32                                       SA56 1 1 1 0 0 0 64/32

SA25 0 1 1 0 0 1 64/32                                       SA57 1 1 1 0 0 1 64/32

SA26 0 1 1 0 1 0 64/32                                       SA58 1 1 1 0 1 0 64/32

SA27 0 1 1 0 1 1 64/32                                       SA59 1 1 1 0 1 1 64/32

SA28 0 1 1 1 0 0 64/32                                       SA60 1 1 1 1 0 0 64/32

SA29 0 1 1 1 0 1 64/32                                       SA61 1 1 1 1 0 1 64/32

SA30 0 1 1 1 1 0 64/32                                       SA62 1 1 1 1 1 0 64/32

SA31 0 1 1 1 1 1 64/32                                       SA63 1 1 1 1 1 1 64/32

April 22, 2005 S29GL-A_00_A3                 S29GL-A MirrorBitTM Flash Family                          23
                                           Advance Information

                          Table 8. S29GL032A (Model R3) Top Boot Sector Addresses

                 Sector             8-bit           16-bit                   Sector             8-bit            16-bit
                                  Address          Address                                    Address          Address
Sector A20A12   Size              Range            Range   Sector A20A12   Size              Range            Range
                 (KB/                                                        (KB/
                          000000h00FFFFh   00000h07FFFh                             240000h24FFFFh  120000h127FFFh
                 Kwords)  010000h01FFFFh   08000h0FFFFh                    Kwords)  250000h25FFFFh  128000h12FFFFh
                          020000h02FFFFh   10000h17FFFh                             260000h26FFFFh  130000h137FFFh
SA0 000000xxx 64/32       030000h03FFFFh   18000h1FFFFh   SA36 100100xxx 64/32      270000h27FFFFh  138000h13FFFFh
                          040000h04FFFFh   20000h27FFFh                             280000h28FFFFh  140000h147FFFh
SA1 000001xxx 64/32       050000h05FFFFh   28000h2FFFFh   SA37 100101xxx 64/32      290000h29FFFFh  148000h14FFFFh
                          060000h06FFFFh   30000h37FFFh                             2A0000h2AFFFFh  150000h157FFFh
SA2 000010xxx 64/32       070000h07FFFFh   38000h3FFFFh   SA38 100110xxx 64/32      2B0000h2BFFFFh  158000h15FFFFh
                          080000h08FFFFh   40000h47FFFh                             2C0000h2CFFFFh  160000h167FFFh
SA3 000011xxx 64/32       090000h09FFFFh   48000h4FFFFh   SA39 100111xxx 64/32      2D0000h2DFFFFh  168000h16FFFFh
                          0A0000h0AFFFFh   50000h57FFFh                             2E0000h2EFFFFh  170000h177FFFh
SA4 000100xxx 64/32       0B0000h0BFFFFh   58000h5FFFFh   SA40 101000xxx 64/32      2F0000h2FFFFFh  178000h17FFFFh
                          0C0000h0CFFFFh   60000h67FFFh                             300000h30FFFFh  180000h187FFFh
SA5 000101xxx 64/32       0D0000h0DFFFFh   68000h6FFFFh   SA41 101001xxx 64/32      310000h31FFFFh  188000h18FFFFh
                          0E0000h0EFFFFh   70000h77FFFh                             320000h32FFFFh  190000h197FFFh
SA6 000110xxx 64/32       0F0000h0FFFFFh   78000h7FFFFh   SA42 101010xxx 64/32      330000h33FFFFh  198000h19FFFFh
                          100000h00FFFFh   80000h87FFFh                             340000h34FFFFh  1A0000h1A7FFFh
SA7 000111xxx 64/32       110000h11FFFFh   88000h8FFFFh   SA43 101011xxx 64/32      350000h35FFFFh  1A8000h1AFFFFh
                          120000h12FFFFh   90000h97FFFh                             360000h36FFFFh  1B0000h1B7FFFh
SA8 001000xxx 64/32       130000h13FFFFh   98000h9FFFFh   SA44 101100xxx 64/32      370000h37FFFFh  1B8000h1BFFFFh
                          140000h14FFFFh   A0000hA7FFFh                             380000h38FFFFh  1C0000h1C7FFFh
SA9 001001xxx 64/32       150000h15FFFFh   A8000hAFFFFh   SA45 101101xxx 64/32      390000h39FFFFh  1C8000h1CFFFFh
                          160000h16FFFFh   B0000hB7FFFh                             3A0000h3AFFFFh  1D0000h1D7FFFh
SA10 001010xxx 64/32      170000h17FFFFh   B8000hBFFFFh   SA46 101110xxx 64/32      3B0000h3BFFFFh  1D8000h1DFFFFh
                          180000h18FFFFh   C0000hC7FFFh                             3C0000h3CFFFFh  1E0000h1E7FFFh
SA11 001011xxx 64/32      190000h19FFFFh   C8000hCFFFFh   SA47 101111xxx 64/32      3D0000h3DFFFFh  1E8000h1EFFFFh
                          1A0000h1AFFFFh   D0000hD7FFFh                             3E0000h3EFFFFh  1F0000h1F7FFFh
SA12 001100xxx 64/32      1B0000h1BFFFFh   D8000hDFFFFh   SA48 110000xxx 64/32      3F0000h3F1FFFh  1F8000h1F8FFFh
                          1C0000h1CFFFFh   E0000hE7FFFh                             3F2000h3F3FFFh  1F9000h1F9FFFh
SA13 001101xxx 64/32      1D0000h1DFFFFh    E8000hEFFFFh  SA49 110001xxx 64/32      3F4000h3F5FFFh  1FA000h1FAFFFh
                          1E0000h1EFFFFh    F0000hF7FFFh                            3F6000h3F7FFFh  1FB000h1FBFFFh
SA14 001101xxx 64/32      1F0000h1FFFFFh    F8000hFFFFFh  SA50 110010xxx 64/32      3F8000h3F9FFFh  1FC000h1FCFFFh
                          200000h20FFFFh   F9000h107FFFh                            3FA000h3FBFFFh  1FD000h1FDFFFh
SA15 001111xxx 64/32      210000h21FFFFh  108000h10FFFFh  SA51 110011xxx 64/32      3FC000h3FDFFFh  1FE000h1FEFFFh
                          220000h22FFFFh  110000h117FFFh                            3FE000h3FFFFFh  1FF000h1FFFFFh
SA16 010000xxx 64/32      230000h23FFFFh  118000h11FFFFh  SA52 100100xxx 64/32

SA17 010001xxx 64/32                                        SA53 110101xxx 64/32

SA18 010010xxx 64/32                                        SA54 110110xxx 64/32

SA19 010011xxx 64/32                                        SA55 110111xxx 64/32

SA20 010100xxx 64/32                                        SA56 111000xxx 64/32

SA21 010101xxx 64/32                                        SA57 111001xxx 64/32

SA22 010110xxx 64/32                                        SA58 111010xxx 64/32

SA23 010111xxx 64/32                                        SA59 111011xxx 64/32

SA24 011000xxx 64/32                                        SA60 111100xxx 64/32

SA25 011001xxx 64/32                                        SA61 111101xxx 64/32

SA26 011010xxx 64/32                                        SA62 111110xxx 64/32

SA27 011011xxx 64/32                                        SA63 111111000 8/4

SA28 011100xxx 64/32                                        SA64 111111001 8/4

SA29 011101xxx 64/32                                        SA65 111111010 8/4

SA30 011110xxx 64/32                                        SA66 111111011 8/4

SA31 011111xxx 64/32                                        SA67 111111100 8/4

SA32 100000xxx 64/32                                        SA68 111111101 8/4

SA33 100001xxx 64/32                                        SA69 111111110 8/4

SA34 100010xxx 64/32                                        SA70 111111111 8/4

SA35 101011xxx 64/32

                 Table 9. S29GL032A (Model R4) Bottom Boot Sector Addresses (Sheet 1 of 2)

Sector  A20A12   Sector    8-bit                 16-bit    Sector  A20A12   Sector    8-bit                  16-bit
                    Size  Address                Address                        Size  Address                Address
                   (KB/    Range                  Range                        (KB/    Range                  Range

                 Kwords)                   00000h00FFFh                     Kwords)                   60000h67FFFh
                                           01000h01FFFh                                               68000h6FFFFh
SA0 000000000 8/4 000000h001FFFh          02000h02FFFh    SA19 001100xxx 64/32 0C0000h0CFFFFh       70000h77FFFh
                                           03000h03FFFh                                               78000h7FFFFh
SA1 000000001 8/4 002000h003FFFh          04000h04FFFh    SA20 001101xxx 64/32 0D0000h0DFFFFh       80000h87FFFh
                                           05000h05FFFh                                               88000h8FFFFh
SA2 000000010 8/4 004000h005FFFh          06000h06FFFh    SA21 001101xxx 64/32 0E0000h0EFFFFh       90000h97FFFh
                                           07000h07FFFh                                               98000h9FFFFh
SA3 000000011 8/4 006000h007FFFh          08000h0FFFFh    SA22 001111xxx 64/32 0F0000h0FFFFFh       A0000hA7FFFh
                                           10000h17FFFh                                               A8000hAFFFFh
SA4 000000100 8/4 008000h009FFFh          18000h1FFFFh    SA23 010000xxx 64/32 100000h00FFFFh       B0000hB7FFFh
                                           20000h27FFFh                                               B8000hBFFFFh
SA5 000000101 8/4 00A000h00BFFFh          28000h2FFFFh    SA24 010001xxx 64/32 110000h11FFFFh       C0000hC7FFFh
                                           30000h37FFFh                                               C8000hCFFFFh
SA6 000000110 8/4 00C000h00DFFFh          38000h3FFFFh    SA25 010010xxx 64/32 120000h12FFFFh       D0000hD7FFFh
                                           40000h47FFFh                                               D8000hDFFFFh
SA7 000000111 8/4 00E000h00FFFFFh         48000h4FFFFh    SA26 010011xxx 64/32 130000h13FFFFh       E0000hE7FFFh
                                           50000h57FFFh                                               E8000hEFFFFh
SA8 000001xxx 64/32 010000h01FFFFh        58000h5FFFFh    SA27 010100xxx 64/32 140000h14FFFFh       F0000hF7FFFh

SA9 000010xxx 64/32 020000h02FFFFh                         SA28 010101xxx 64/32 150000h15FFFFh

SA10 000011xxx 64/32 030000h03FFFFh                        SA29 010110xxx 64/32 160000h16FFFFh

SA11 000100xxx 64/32 040000h04FFFFh                        SA30 010111xxx 64/32 170000h17FFFFh

SA12 000101xxx 64/32 050000h05FFFFh                        SA31 011000xxx 64/32 180000h18FFFFh

SA13 000110xxx 64/32 060000h06FFFFh                        SA32 011001xxx 64/32 190000h19FFFFh

SA14 000111xxx 64/32 070000h07FFFFh                        SA33 011010xxx 64/32 1A0000h1AFFFFh

SA15 001000xxx 64/32 080000h08FFFFh                        SA34 011011xxx 64/32 1B0000h1BFFFFh

SA16 001001xxx 64/32 090000h09FFFFh                        SA35 011000xxx 64/32 1C0000h1CFFFFh

SA17 001010xxx 64/32 0A0000h0AFFFFh                        SA36 011101xxx 64/32 1D0000h1DFFFFh

SA18 001011xxx 64/32 0B0000h0BFFFFh                        SA37 011110xxx 64/32 1E0000h1EFFFFh

24                                         S29GL-A MirrorBitTM Flash Family                    S29GL-A_00_A3 April 22, 2005
                              Advance Information

                 Table 9. S29GL032A (Model R4) Bottom Boot Sector Addresses (Sheet 2 of 2)

                 Sector                 8-bit           16-bit                    Sector    8-bit                  16-bit
                                      Address          Address                      Size  Address                Address
Sector A20A12   Size                  Range            Range   Sector  A20A12    (KB/    Range                  Range
                 (KB/
                              1F0000h1FFFFFh    F8000hFFFFFh                   Kwords)                 180000h187FFFh
                 Kwords)      200000h20FFFFh   F9000h107FFFh                                           188000h18FFFFh
                              210000h21FFFFh  108000h10FFFFh                                           190000h197FFFh
SA38 011111xxx 64/32          220000h22FFFFh  110000h117FFFh  SA55 110000xxx 64/32 300000h30FFFFh     198000h19FFFFh
                              230000h23FFFFh  118000h11FFFFh                                           1A0000h1A7FFFh
SA39 100000xxx 64/32          240000h24FFFFh  120000h127FFFh  SA56 110001xxx 64/32 310000h31FFFFh     1A8000h1AFFFFh
                              250000h25FFFFh  128000h12FFFFh                                           1B0000h1B7FFFh
SA40 100001xxx 64/32          260000h26FFFFh  130000h137FFFh  SA57 110010xxx 64/32 320000h32FFFFh     1B8000h1BFFFFh
                              270000h27FFFFh  138000h13FFFFh                                           1C0000h1C7FFFh
SA41 100010xxx 64/32          280000h28FFFFh  140000h147FFFh  SA58 110011xxx 64/32 330000h33FFFFh     1C8000h1CFFFFh
                              290000h29FFFFh  148000h14FFFFh                                           1D0000h1D7FFFh
SA42 101011xxx 64/32          2A0000h2AFFFFh  150000h157FFFh  SA59 100100xxx 64/32 340000h34FFFFh     1D8000h1DFFFFh
                              2B0000h2BFFFFh  158000h15FFFFh                                           1E0000h1E7FFFh
SA43 100100xxx 64/32          2C0000h2CFFFFh  160000h167FFFh  SA60 110101xxx 64/32 350000h35FFFFh     1E8000h1EFFFFh
                              2D0000h2DFFFFh  168000h16FFFFh                                           1F0000h1F7FFFh
SA44 100101xxx 64/32          2E0000h2EFFFFh  170000h177FFFh  SA61 110110xxx 64/32 360000h36FFFFh     1F8000h1FFFFFh
                              2F0000h2FFFFFh  178000h17FFFFh
SA45 100110xxx 64/32                                            SA62 110111xxx 64/32 370000h37FFFFh

SA46 100111xxx 64/32                                            SA63 111000xxx 64/32 380000h38FFFFh

SA47 101000xxx 64/32                                            SA64 111001xxx 64/32 390000h39FFFFh

SA48 101001xxx 64/32                                            SA65 111010xxx 64/32 3A0000h3AFFFFh

SA49 101010xxx 64/32                                            SA66 111011xxx 64/32 3B0000h3BFFFFh

SA50 101011xxx 64/32                                            SA67 111100xxx 64/32 3C0000h3CFFFFh

SA51 101100xxx 64/32                                            SA68 111101xxx 64/32 3D0000h3DFFFFh

SA52 101101xxx 64/32                                            SA69 111110xxx 64/32 3E0000h3EFFFFh

SA53 101110xxx 64/32                                            SA70 111111xxx 64/32 3F0000h3FFFFFh

SA54 101111xxx 64/32

                 Table 10. S29GL064A (Models R1, R2, R8, R9) Sector Addresses (Sheet 1 of 2)

Sector  A21A15   Sector              8-bit            16-bit   Sector  A21A15   Sector          8-bit          16-bit
                    Size            Address          Address                        Size        Address        Address
SA0    0000000    (KB/              Range            Range     SA37    0100101    (KB/          Range          Range
SA1    0000001                                                 SA38    0100110
SA2    0000010  Kwords)      00000000FFFF    000000007FFF    SA39    0100111  Kwords)  25000025FFFF  12800012FFFF
SA3    0000011    64/32      01000001FFFF    00800000FFFF    SA40    0101000    64/32  26000026FFFF  130000137FFF
SA4    0000100    64/32      02000002FFFF    010000017FFF    SA41    0101001    64/32  27000027FFFF  13800013FFFF
SA5    0000101    64/32      03000003FFFF    01800001FFFF    SA42    0101010    64/32  28000028FFFF  140000147FFF
SA6    0000110    64/32      04000004FFFF    020000027FFF    SA43    0101011    64/32  29000029FFFF  14800014FFFF
SA7    0000111    64/32      05000005FFFF    02800002FFFF    SA44    0101100    64/32  2A00002AFFFF  150000157FFF
SA8    0001000    64/32      06000006FFFF    030000037FFF    SA45    0101101    64/32  2B00002BFFFF  15800015FFFF
SA9    0001001    64/32      07000007FFFF    03800003FFFF    SA46    0101110    64/32  2C00002CFFFF  160000167FFF
SA10    0001010    64/32      08000008FFFF    040000047FFF    SA47    0101111    64/32  2D00002DFFFF  16800016FFFF
SA11    0001011    64/32      09000009FFFF    04800004FFFF    SA48    0110000    64/32  2E00002EFFFF  170000177FFF
SA12    0001100    64/32      0A00000AFFFF    050000057FFF    SA49    0110001    64/32  2F00002FFFFF  17800017FFFF
SA13    0001101    64/32      0B00000BFFFF    05800005FFFF    SA50    0110010    64/32  30000030FFFF  180000187FFF
SA14    0001110    64/32      0C00000CFFFF    060000067FFF    SA51    0110011    64/32  31000031FFFF  18800018FFFF
SA15    0001111    64/32      0D00000DFFFF    06800006FFFF    SA52    0110100    64/32  32000032FFFF  190000197FFF
SA16    0010000    64/32      0E00000EFFFF    070000077FFF    SA53    0110101    64/32  33000033FFFF  19800019FFFF
SA17    0010001    64/32      0F00000FFFFF    07800007FFFF    SA54    0110110    64/32  34000034FFFF  1A00001A7FFF
SA18    0010010    64/32      10000010FFFF    080000087FFF    SA55    0110111    64/32  35000035FFFF  1A80001AFFFF
SA19    0010011    64/32      11000011FFFF    08800008FFFF    SA56    0111000    64/32  36000036FFFF  1B00001B7FFF
SA20    0010100    64/32      12000012FFFF    090000097FFF    SA57    0111001    64/32  37000037FFFF  1B80001BFFFF
SA21    0010101    64/32      13000013FFFF    09800009FFFF    SA58    0111010    64/32  38000038FFFF  1C00001C7FFF
SA22    0010110    64/32      14000014FFFF    0A00000A7FFF    SA59    0111011    64/32  39000039FFFF  1C80001CFFFF
SA23    0010111    64/32      15000015FFFF    0A80000AFFFF    SA60    0111100    64/32  3A00003AFFFF  1D00001D7FFF
SA24    0011000    64/32      16000016FFFF    0B00000B7FFF    SA61    0111101    64/32  3B00003BFFFF  1D80001DFFFF
SA25    0011001    64/32      17000017FFFF    0B80000BFFFF    SA62    0111110    64/32  3C00003CFFFF  1E00001E7FFF
SA26    0011010    64/32      18000018FFFF    0C00000C7FFF    SA63    0111111    64/32  3D00003DFFFF  1E80001EFFFF
SA27    0011011    64/32      19000019FFFF    0C80000CFFFF    SA64    1000000    64/32  3E00003EFFFF  1F00001F7FFF
SA28    0011100    64/32      1A00001AFFFF    0D00000D7FFF    SA65    1000001    64/32  3F00003FFFFF  1F80001FFFFF
SA29    0011101    64/32      1B00001BFFFF    0D80000DFFFF    SA66    1000010    64/32  40000040FFFF  200000207FFF
SA30    0011110    64/32      1C00001CFFFF    0E00000E7FFF    SA67    1000011    64/32  41000041FFFF  20800020FFFF
SA31    0011111    64/32      1D00001DFFFF    0E80000EFFFF    SA68    1000100    64/32  42000042FFFF  210000217FFF
SA32    0100000    64/32      1E00001EFFFF    0F00000F7FFF    SA69    1000101    64/32  43000043FFFF  21800021FFFF
SA33    0100001    64/32      1F00001FFFFF    0F80000FFFFF    SA70    1000110    64/32  44000044FFFF  220000227FFF
SA34    0100010    64/32      20000020FFFF    100000107FFF    SA71    1000111    64/32  45000045FFFF  22800022FFFF
SA35    0100011    64/32      21000021FFFF    10800010FFFF    SA72    1001000    64/32  46000046FFFF  230000237FFF
SA36    0100100    64/32      22000022FFFF    110000117FFF    SA73    1001001    64/32  47000047FFFF  23800023FFFF
                   64/32      23000023FFFF    11800011FFFF                       64/32  48000048FFFF  240000247FFF
                   64/32      24000024FFFF    120000127FFF                       64/32  49000049FFFF  24800024FFFF
                   64/32                                                           64/32

April 22, 2005 S29GL-A_00_A3                   S29GL-A MirrorBitTM Flash Family                          25
                                         Advance Information

                 Table 10. S29GL064A (Models R1, R2, R8, R9) Sector Addresses (Sheet 2 of 2)

Sector  A21A15   Sector          8-bit          16-bit   Sector  A21A15   Sector          8-bit          16-bit
                    Size        Address        Address                        Size        Address        Address
SA74    1001010    (KB/          Range          Range     SA101   1100101    (KB/          Range          Range
SA75    1001011                                           SA102   1100110
SA76    1001100  Kwords)  4A00004AFFFF  250000257FFF    SA103   1100111  Kwords)  65000065FFFF  32800032FFFF
SA77    1001101    64/32  4B00004BFFFF  25800025FFFF    SA104   1101000    64/32  66000066FFFF  330000337FFF
SA78    1001110    64/32  4C00004CFFFF  260000267FFF    SA105   1101001    64/32  67000067FFFF  33800033FFFF
SA79    1001111    64/32  4D00004DFFFF  26800026FFFF    SA106   1101010    64/32  68000068FFFF  340000347FFF
SA80    1010000    64/32  4E00004EFFFF  270000277FFF    SA107   1101011    64/32  69000069FFFF  34800034FFFF
SA81    1010001    64/32  4F00004FFFFF  27800027FFFF    SA108   1101100    64/32  6A00006AFFFF  350000357FFF
SA82    1010010    64/32  50000050FFFF  280000287FFF    SA109   1101101    64/32  6B00006BFFFF  35800035FFFF
SA83    1010011    64/32  51000051FFFF  28800028FFFF    SA110   1101110    64/32  6C00006CFFFF  360000367FFF
SA84    1010100    64/32  52000052FFFF  290000297FFF    SA111   1101111    64/32  6D00006DFFFF  36800036FFFF
SA85    1010101    64/32  53000053FFFF  29800029FFFF    SA112   1110000    64/32  6E00006EFFFF  370000377FFF
SA86    1010110    64/32  54000054FFFF  2A00002A7FFF    SA113   1110001    64/32  6F00006FFFFF  37800037FFFF
SA87    1010111    64/32  55000055FFFF  2A80002AFFFF    SA114   1110010    64/32  70000070FFFF  380000387FFF
SA88    1011000    64/32  56000056FFFF  2B00002B7FFF    SA115   1110011    64/32  71000071FFFF  38800038FFFF
SA89    1011001    64/32  57000057FFFF  2B80002BFFFF    SA116   1110100    64/32  72000072FFFF  390000397FFF
SA90    1011010    64/32  58000058FFFF  2C00002C7FFF    SA117   1110101    64/32  73000073FFFF  39800039FFFF
SA91    1011011    64/32  59000059FFFF  2C80002CFFFF    SA118   1110110    64/32  74000074FFFF  3A00003A7FFF
SA92    1011100    64/32  5A00005AFFFF  2D00002D7FFF    SA119   1110111    64/32  75000075FFFF  3A80003AFFFF
SA93    1011101    64/32  5B00005BFFFF  2D80002DFFFF    SA120   1111000    64/32  76000076FFFF  3B00003B7FFF
SA94    1011110    64/32  5C00005CFFFF  2E00002E7FFF    SA121   1111001    64/32  77000077FFFF  3B80003BFFFF
SA95    1011111    64/32  5D00005DFFFF  2E80002EFFFF    SA122   1111010    64/32  78000078FFFF  3C00003C7FFF
SA96    1100000    64/32  5E00005EFFFF  2F00002F7FFF    SA123   1111011    64/32  79000079FFFF  3C80003CFFFF
SA97    1100001    64/32  5F00005FFFFF  2F80002FFFFF    SA124   1111100    64/32  7A00007AFFFF  3D00003D7FFF
SA98    1100010    64/32  60000060FFFF  300000307FFF    SA125   1111101    64/32  7B00007BFFFF  3D80003DFFFF
SA99    1100011    64/32  61000061FFFF  30800030FFFF    SA126   1111110    64/32  7C00007CFFFF  3E00003E7FFF
SA100   1100100    64/32  62000062FFFF  310000317FFF    SA127   1111111    64/32  7D00007DFFFF  3E80003EFFFF
                   64/32  63000063FFFF  31800031FFFF                       64/32  7E00007EFFFF  3F00003F7FFF
                   64/32  64000064FFFF  320000327FFF                       64/32  7F00007FFFFF  3F80003FFFFF
                   64/32                                                     64/32

                 Table 11. S29GL064A (Model R3) Top Boot Sector Addresses (Sheet 1 of 2)

Sector  A21A15   Sector    8-bit                 16-bit  Sector  A21A15   Sector    8-bit         16-bit
                    Size  Address               Address                       Size  Address        Address
                   (KB/    Range                  Range                      (KB/    Range          Range

                 Kwords)                  00000h07FFFh                    Kwords)
                                          08000h0FFFFh
SA0 0000000xxx 64/32 000000h00FFFFh      10000h17FFFh   SA34 0100010xxx 64/32 220000h22FFFFh 110000h117FFFh
                                          18000h1FFFFh
SA1 0000001xxx 64/32 010000h01FFFFh      20000h27FFFh   SA35 0101011xxx 64/32 230000h23FFFFh 118000h11FFFFh
                                          28000h2FFFFh
SA2 0000010xxx 64/32 020000h02FFFFh      30000h37FFFh   SA36 0100100xxx 64/32 240000h24FFFFh 120000h127FFFh
                                          38000h3FFFFh
SA3 0000011xxx 64/32 030000h03FFFFh      40000h47FFFh   SA37 0100101xxx 64/32 250000h25FFFFh 128000h12FFFFh
                                          48000h4FFFFh
SA4 0000100xxx 64/32 040000h04FFFFh      50000h57FFFh   SA38 0100110xxx 64/32 260000h26FFFFh 130000h137FFFh
                                          58000h5FFFFh
SA5 0000101xxx 64/32 050000h05FFFFh      60000h67FFFh   SA39 0100111xxx 64/32 270000h27FFFFh 138000h13FFFFh
                                          68000h6FFFFh
SA6 0000110xxx 64/32 060000h06FFFFh      70000h77FFFh   SA40 0101000xxx 64/32 280000h28FFFFh 140000h147FFFh
                                          78000h7FFFFh
SA7 0000111xxx 64/32 070000h07FFFFh      80000h87FFFh   SA41 0101001xxx 64/32 290000h29FFFFh 148000h14FFFFh
                                          88000h8FFFFh
SA8 0001000xxx 64/32 080000h08FFFFh      90000h97FFFh   SA42 0101010xxx 64/32 2A0000h2AFFFFh 150000h157FFFh
                                          98000h9FFFFh
SA9 0001001xxx 64/32 090000h09FFFFh      A0000hA7FFFh   SA43 0101011xxx 64/32 2B0000h2BFFFFh 158000h15FFFFh
                                          A8000hAFFFFh
SA10 0001010xxx 64/32 0A0000h0AFFFFh     B0000hB7FFFh   SA44 0101100xxx 64/32 2C0000h2CFFFFh 160000h167FFFh
                                          B8000hBFFFFh
SA11 0001011xxx 64/32 0B0000h0BFFFFh     C0000hC7FFFh   SA45 0101101xxx 64/32 2D0000h2DFFFFh 168000h16FFFFh
                                          C8000hCFFFFh
SA12 0001100xxx 64/32 0C0000h0CFFFFh     D0000hD7FFFh   SA46 0101110xxx 64/32 2E0000h2EFFFFh 170000h177FFFh
                                          D8000hDFFFFh
SA13 0001101xxx 64/32 0D0000h0DFFFFh     E0000hE7FFFh   SA47 0101111xxx 64/32 2F0000h2FFFFFh 178000h17FFFFh
                                          E8000hEFFFFh
SA14 0001101xxx 64/32 0E0000h0EFFFFh      F0000hF7FFFh  SA48 0110000xxx 64/32 300000h30FFFFh 180000h187FFFh
                                           F8000hFFFFFh
SA15 0001111xxx 64/32 0F0000h0FFFFFh    F9000h107FFFh   SA49 0110001xxx 64/32 310000h31FFFFh 188000h18FFFFh
                                         108000h10FFFFh
SA16 0010000xxx 64/32 100000h00FFFFh                     SA50 0110010xxx 64/32 320000h32FFFFh 190000h197FFFh

SA17 0010001xxx 64/32 110000h11FFFFh                     SA51 0110011xxx 64/32 330000h33FFFFh 198000h19FFFFh

SA18 0010010xxx 64/32 120000h12FFFFh                     SA52 0100100xxx 64/32 340000h34FFFFh 1A0000h1A7FFFh

SA19 0010011xxx 64/32 130000h13FFFFh                     SA53 0110101xxx 64/32 350000h35FFFFh 1A8000h1AFFFFh

SA20 0010100xxx 64/32 140000h14FFFFh                     SA54 0110110xxx 64/32 360000h36FFFFh 1B0000h1B7FFFh

SA21 0010101xxx 64/32 150000h15FFFFh                     SA55 0110111xxx 64/32 370000h37FFFFh 1B8000h1BFFFFh

SA22 0010110xxx 64/32 160000h16FFFFh                     SA56 0111000xxx 64/32 380000h38FFFFh 1C0000h1C7FFFh

SA23 0010111xxx 64/32 170000h17FFFFh                     SA57 0111001xxx 64/32 390000h39FFFFh 1C8000h1CFFFFh

SA24 0011000xxx 64/32 180000h18FFFFh                     SA58 0111010xxx 64/32 3A0000h3AFFFFh 1D0000h1D7FFFh

SA25 0011001xxx 64/32 190000h19FFFFh                     SA59 0111011xxx 64/32 3B0000h3BFFFFh 1D8000h1DFFFFh

SA26 0011010xxx 64/32 1A0000h1AFFFFh                     SA60 0111100xxx 64/32 3C0000h3CFFFFh 1E0000h1E7FFFh

SA27 0011011xxx 64/32 1B0000h1BFFFFh                     SA61 0111101xxx 64/32 3D0000h3DFFFFh 1E8000h1EFFFFh

SA28 0011000xxx 64/32 1C0000h1CFFFFh                     SA62 0111110xxx 64/32 3E0000h3EFFFFh 1F0000h1F7FFFh

SA29 0011101xxx 64/32 1D0000h1DFFFFh                     SA63 0111111xxx 64/32 3F0000h3FFFFFh 1F8000h1FFFFFh

SA30 0011110xxx 64/32 1E0000h1EFFFFh                     SA64 1000000xxx 64/32 400000h40FFFFh 200000h207FFFh

SA31 0011111xxx 64/32 1F0000h1FFFFFh                     SA65 1000001xxx 64/32 410000h41FFFFh 208000h20FFFFh

SA32 0100000xxx 64/32 200000h20FFFFh                     SA66 1000010xxx 64/32 420000h42FFFFh 210000h217FFFh

SA33 0100001xxx 64/32 210000h21FFFFh                     SA67 1000011xxx 64/32 430000h43FFFFh 218000h21FFFFh

26                                       S29GL-A MirrorBitTM Flash Family                    S29GL-A_00_A3 April 22, 2005
                              Advance Information

                 Table 11. S29GL064A (Model R3) Top Boot Sector Addresses (Sheet 2 of 2)

Sector  A21A15   Sector        8-bit             16-bit  Sector                                                       A21A15   Sector    8-bit                   16-bit
                    Size      Address           Address                                                                            Size  Address                 Address
                   (KB/        Range             Range                                                                            (KB/    Range                   Range

                 Kwords)                220000h227FFFh                                                                         Kwords)                  330000h337FFFh
                                        228000h22FFFFh                                                                                                  338000h33FFFFh
SA68 1000100xxx 64/32 440000h44FFFFh   230000h237FFFh   SA102 1100110xxx 64/32 660000h66FFFFh                                                         340000h347FFFh
                                        238000h23FFFFh                                                                                                  348000h34FFFFh
SA69 1000101xxx 64/32 450000h45FFFFh   240000h247FFFh   SA103 1100111xxx 64/32 670000h67FFFFh                                                         350000h357FFFh
                                        248000h24FFFFh                                                                                                  358000h35FFFFh
SA70 1000110xxx 64/32 460000h46FFFFh   250000h257FFFh   SA104 1101000xxx 64/32 680000h68FFFFh                                                         360000h367FFFh
                                        258000h25FFFFh                                                                                                  368000h36FFFFh
SA71 1000111xxx 64/32 470000h47FFFFh   260000h267FFFh   SA105 1101001xxx 64/32 690000h69FFFFh                                                         370000h377FFFh
                                        268000h26FFFFh                                                                                                  378000h37FFFFh
SA72 1001000xxx 64/32 480000h48FFFFh   270000h277FFFh   SA106 1101010xxx 64/32 6A0000h6AFFFFh                                                         380000h387FFFh
                                        278000h27FFFFh                                                                                                  388000h38FFFFh
SA73 1001001xxx 64/32 490000h49FFFFh   280000h28FFFFh   SA107 1101011xxx 64/32 6B0000h6BFFFFh                                                         390000h397FFFh
                                        288000h28FFFFh                                                                                                  398000h39FFFFh
SA74 1001010xxx 64/32 4A0000h4AFFFFh   290000h297FFFh   SA108 1101100xxx 64/32 6C0000h6CFFFFh                                                         3A0000h3A7FFFh
                                        298000h29FFFFh                                                                                                  3A8000h3AFFFFh
SA75 1001011xxx 64/32 4B0000h4BFFFFh   2A0000h2A7FFFh   SA109 1101101xxx 64/32 6D0000h6DFFFFh                                                         3B0000h3B7FFFh
                                        2A8000h2AFFFFh                                                                                                  3B8000h3BFFFFh
SA76 1001100xxx 64/32 4C0000h4CFFFFh   2B0000h2B7FFFh   SA110 1101110xxx 64/32 6E0000h6EFFFFh                                                         3C0000h3C7FFFh
                                        2B8000h2BFFFFh                                                                                                  3C8000h3CFFFFh
SA77 1001101xxx 64/32 4D0000h4DFFFFh   2C0000h2C7FFFh   SA111 1101111xxx 64/32 6F0000h6FFFFFh                                                         3D0000h3D7FFFh
                                        2C8000h2CFFFFh                                                                                                  3D8000h3DFFFFh
SA78 1001110xxx 64/32 4E0000h4EFFFFh   2D0000h2D7FFFh   SA112 1110000xxx 64/32 700000h70FFFFh                                                         3E0000h3E7FFFh
                                        2D8000h2DFFFFh                                                                                                  3E8000h3EFFFFh
SA79 1001111xxx 64/32 4F0000h4FFFFFh   2E0000h2E7FFFh   SA113 1110001xxx 64/32 710000h71FFFFh                                                         3F0000h3F7FFFh
                                        2E8000h2EFFFFh                                                                                                  3F8000h3F8FFFh
SA80 1010000xxx 64/32 500000h50FFFFh   2F0000h2FFFFFh   SA114 1110010xxx 64/32 720000h72FFFFh                                                         3F9000h3F9FFFh
                                        2F8000h2FFFFFh                                                                                                  3FA000h3FAFFFh
SA81 1010001xxx 64/32 510000h51FFFFh   300000h307FFFh   SA115 1110011xxx 64/32 730000h73FFFFh                                                         3FB000h3FBFFFh
                                        308000h30FFFFh                                                                                                  3FC000h3FCFFFh
SA82 1010010xxx 64/32 520000h52FFFFh   310000h317FFFh   SA116 1110100xxx 64/32 740000h74FFFFh                                                         3FD000h3FDFFFh
                                        318000h31FFFFh                                                                                                  3FE000h3FEFFFh
SA83 1010011xxx 64/32 530000h53FFFFh   320000h327FFFh   SA117 1110101xxx 64/32 750000h75FFFFh                                                         3FF000h3FFFFFh
                                        328000h32FFFFh
SA84 1010100xxx 64/32 540000h54FFFFh                     SA118 1110110xxx 64/32 760000h76FFFFh

SA85 1010101xxx 64/32 550000h55FFFFh                     SA119 1110111xxx 64/32 770000h77FFFFh

SA86 1010110xxx 64/32 560000h56FFFFh                     SA120 1111000xxx 64/32 780000h78FFFFh

SA87 1010111xxx 64/32 570000h57FFFFh                     SA121 1111001xxx 64/32 790000h79FFFFh

SA88 1011000xxx 64/32 580000h58FFFFh                     SA122 1111010xxx 64/32 7A0000h7AFFFFh

SA89 1011001xxx 64/32 590000h59FFFFh                     SA123 1111011xxx 64/32 7B0000h7BFFFFh

SA90 1011010xxx 64/32 5A0000h5AFFFFh                     SA124 1111100xxx 64/32 7C0000h7CFFFFh

SA91 1011011xxx 64/32 5B0000h5BFFFFh                     SA125 1111101xxx 64/32 7D0000h7DFFFFh

SA92 1011100xxx 64/32 5C0000h5CFFFFh                     SA126 1111110xxx 64/32 7E0000h7EFFFFh

SA93 1011101xxx 64/32 5D0000h5DFFFFh                     SA127 1111111000 8/4 7F0000h7F1FFFh

SA94 1011110xxx 64/32 5E0000h5EFFFFh                     SA128 1111111001 8/4 7F2000h7F3FFFh

SA95 1011111xxx 64/32 5F0000h5FFFFFh                     SA129 1111111010 8/4 7F4000h7F5FFFh

SA96 1100000xxx 64/32 600000h60FFFFh                     SA130 1111111011 8/4 7F6000h7F7FFFh

SA97 1100001xxx 64/32 610000h61FFFFh                     SA131 1111111100 8/4 7F8000h7F9FFFh

SA98 1100010xxx 64/32 620000h62FFFFh                     SA132 1111111101 8/4 7FA000h7FBFFFh

SA99 1100011xxx 64/32 630000h63FFFFh                     SA133 1111111110 8/4 7FC000h7FDFFFh

SA100 1100100xxx 64/32 640000h64FFFFh                    SA134 1111111111 8/4 7FE000h7FFFFFh

SA101 1100101xxx 64/32 650000h65FFFFh

                 Table 12. S29GL064A (Model R4) Bottom Boot Sector Addresses (Sheet 1 of 2)

                  Sector                                                                                                         Sector
                    Size                                                                                                           Size
                   (KB/                                                                                                           (KB/

                 Kwords)                                                                                                        Kwords)
Sector
                                                                                                               Sector
        A21A15                 8-bit            16-bit                                                                A21A15             8-bit                  16-bit
                              Address           Address                                                                                  Address                 Address
                               Range             Range                                                                                    Range                   Range

SA0 0000000000 8/4 000000h001FFFh       00000h00FFFh    SA27                                                         0010100xxx 64/32 140000h14FFFFh    A0000hA7FFFh
                                         01000h01FFFh    SA28                                                                                             A8000hAFFFFh
SA1 0000000001 8/4 002000h003FFFh       02000h02FFFh    SA29                                                         0010101xxx 64/32 150000h15FFFFh    B0000hB7FFFh
                                         03000h03FFFh    SA30                                                                                             B8000hBFFFFh
SA2 0000000010 8/4 004000h005FFFh       04000h04FFFh    SA31                                                         0010110xxx 64/32 160000h16FFFFh   C0000hC7FFFh
                                         05000h05FFFh    SA32                                                                                             C8000hCFFFFh
SA3 0000000011 8/4 006000h007FFFh       06000h06FFFh    SA33                                                         0010111xxx 64/32 170000h17FFFFh   D0000hD7FFFh
                                         07000h07FFFh    SA34                                                                                            D8000hDFFFFh
SA4 0000000100 8/4 008000h009FFFh       08000h0FFFFh    SA35                                                         0011000xxx 64/32 180000h18FFFFh    E0000hE7FFFh
                                         10000h17FFFh    SA36                                                                                             E8000hEFFFFh
SA5 0000000101 8/4 00A000h00BFFFh       18000h1FFFFh    SA37                                                         0011001xxx 64/32 190000h19FFFFh    F0000hF7FFFh
                                         20000h27FFFh    SA38                                                                                             F8000hFFFFFh
SA6 0000000110 8/4 00C000h00DFFFh       28000h2FFFFh    SA39                                                         0011010xxx 64/32 1A0000h1AFFFFh   F9000h107FFFh
                                         30000h37FFFh    SA40                                                                                           108000h10FFFFh
SA7 0000000111 8/4 00E000h00FFFFFh      38000h3FFFFh    SA41                                                         0011011xxx 64/32 1B0000h1BFFFFh  110000h117FFFh
                                         40000h47FFFh    SA42                                                                                           118000h11FFFFh
SA8 0000001xxx 64/32 010000h01FFFFh     48000h4FFFFh    SA43                                                         0011000xxx 64/32 1C0000h1CFFFFh  120000h127FFFh
                                         50000h57FFFh    SA44                                                                                           128000h12FFFFh
SA9 0000010xxx 64/32 020000h02FFFFh     58000h5FFFFh    SA45                                                         0011101xxx 64/32 1D0000h1DFFFFh  130000h137FFFh
                                         60000h67FFFh    SA46                                                                                           138000h13FFFFh
SA10 0000011xxx 64/32 030000h03FFFFh    68000h6FFFFh    SA47                                                         0011110xxx 64/32 1E0000h1EFFFFh  140000h147FFFh
                                         70000h77FFFh    SA48                                                                                           148000h14FFFFh
SA11 0000100xxx 64/32 040000h04FFFFh    78000h7FFFFh    SA49                                                         0011111xxx 64/32 1F0000h1FFFFFh  150000h157FFFh
                                         80000h87FFFh    SA50                                                                                           158000h15FFFFh
SA12 0000101xxx 64/32 050000h05FFFFh    88000h8FFFFh    SA51                                                         0100000xxx 64/32 200000h20FFFFh  160000h167FFFh
                                         90000h97FFFh    SA52                                                                                           168000h16FFFFh
SA13 0000110xxx 64/32 060000h06FFFFh    98000h9FFFFh    SA53                                                         0100001xxx 64/32 210000h21FFFFh  170000h177FFFh
                                        178000h17FFFFh   SA95                                                                                           2C0000h2C7FFFh
SA14 0000111xxx 64/32 070000h07FFFFh                                                                                  0100010xxx 64/32 220000h22FFFFh

SA15 0001000xxx 64/32 080000h08FFFFh                                                                                  0101011xxx 64/32 230000h23FFFFh

SA16 0001001xxx 64/32 090000h09FFFFh                                                                                  0100100xxx 64/32 240000h24FFFFh

SA17 0001010xxx 64/32 0A0000h0AFFFFh                                                                                  0100101xxx 64/32 250000h25FFFFh

SA18 0001011xxx 64/32 0B0000h0BFFFFh                                                                                  0100110xxx 64/32 260000h26FFFFh

SA19 0001100xxx 64/32 0C0000h0CFFFFh                                                                                  0100111xxx 64/32 270000h27FFFFh

SA20 0001101xxx 64/32 0D0000h0DFFFFh                                                                                  0101000xxx 64/32 280000h28FFFFh

SA21 0001101xxx 64/32 0E0000h0EFFFFh                                                                                  0101001xxx 64/32 290000h29FFFFh

SA22 0001111xxx 64/32 0F0000h0FFFFFh                                                                                  0101010xxx 64/32 2A0000h2AFFFFh

SA23 0010000xxx 64/32 100000h00FFFFh                                                                                  0101011xxx 64/32 2B0000h2BFFFFh

SA24 0010001xxx 64/32 110000h11FFFFh                                                                                  0101100xxx 64/32 2C0000h2CFFFFh

SA25 0010010xxx 64/32 120000h12FFFFh                                                                                  0101101xxx 64/32 2D0000h2DFFFFh

SA26 0010011xxx 64/32 130000h13FFFFh                                                                                  0101110xxx 64/32 2E0000h2EFFFFh

SA54 0101111xxx 64/32 2F0000h2FFFFFh                                                                                  1011000xxx 64/32 580000h58FFFFh

April 22, 2005 S29GL-A_00_A3            S29GL-A MirrorBitTM Flash Family                                                                                 27
                                        Advance Information

              Table 12. S29GL064A (Model R4) Bottom Boot Sector Addresses (Sheet 2 of 2)

              Sector             8-bit            16-bit                                                                         Sector    8-bit            16-bit
Sector                         Address          Address                                                                            Size  Address          Address
                                                                                                               SectorSizeRangeRange(KB/   Range            Range
A21A15       (KB/                                                                                                     A21A15
                       300000h30FFFFh  180000h187FFFh                                                                         Kwords)           2C8000h2CFFFFh
              Kwords)  310000h31FFFFh  188000h18FFFFh                                                                                           2D0000h2D7FFFh
                       320000h32FFFFh  190000h197FFFh                                                                                           2D8000h2DFFFFh
SA55 0110000xxx 64/32  330000h33FFFFh  198000h19FFFFh   SA96 1011001xxx 64/32 590000h59FFFFh                                                   2E0000h2E7FFFh
                       340000h34FFFFh  1A0000h1A7FFFh                                                                                           2E8000h2EFFFFh
SA56 0110001xxx 64/32  350000h35FFFFh  1A8000h1AFFFFh   SA97 1011010xxx 64/32 5A0000h5AFFFFh                                                   2F0000h2FFFFFh
                       360000h36FFFFh  1B0000h1B7FFFh                                                                                           2F8000h2FFFFFh
SA57 0110010xxx 64/32  370000h37FFFFh  1B8000h1BFFFFh   SA98 1011011xxx 64/32 5B0000h5BFFFFh                                                   300000h307FFFh
                       380000h38FFFFh  1C0000h1C7FFFh                                                                                           308000h30FFFFh
SA58 0110011xxx 64/32  390000h39FFFFh  1C8000h1CFFFFh   SA99 1011100xxx 64/32 5C0000h5CFFFFh                                                   310000h317FFFh
                       3A0000h3AFFFFh  1D0000h1D7FFFh                                                                                           318000h31FFFFh
SA59 0100100xxx 64/32  3B0000h3BFFFFh  1D8000h1DFFFFh   SA100 1011101xxx 64/32 5D0000h5DFFFFh                                                  320000h327FFFh
                       3C0000h3CFFFFh  1E0000h1E7FFFh                                                                                           328000h32FFFFh
SA60 0110101xxx 64/32  3D0000h3DFFFFh  1E8000h1EFFFFh   SA101 1011110xxx 64/32 5E0000h5EFFFFh                                                  330000h337FFFh
                       3E0000h3EFFFFh  1F0000h1F7FFFh                                                                                           338000h33FFFFh
SA61 0110110xxx 64/32  3F0000h3FFFFFh  1F8000h1FFFFFh   SA102 1011111xxx 64/32 5F0000h5FFFFFh                                                  340000h347FFFh
                       400000h40FFFFh  200000h207FFFh                                                                                           348000h34FFFFh
SA62 0110111xxx 64/32  410000h41FFFFh  208000h20FFFFh   SA103 1100000xxx 64/32 600000h60FFFFh                                                  350000h357FFFh
                       420000h42FFFFh  210000h217FFFh                                                                                           358000h35FFFFh
SA63 0111000xxx 64/32  430000h43FFFFh  218000h21FFFFh   SA104 1100001xxx 64/32 610000h61FFFFh                                                  360000h367FFFh
                       440000h44FFFFh  220000h227FFFh                                                                                           368000h36FFFFh
SA64 0111001xxx 64/32  450000h45FFFFh  228000h22FFFFh   SA105 1100010xxx 64/32 620000h62FFFFh                                                  370000h377FFFh
                       460000h46FFFFh  230000h237FFFh                                                                                           378000h37FFFFh
SA65 0111010xxx 64/32  470000h47FFFFh  238000h23FFFFh   SA106 1100011xxx 64/32 630000h63FFFFh                                                  380000h387FFFh
                       480000h48FFFFh  240000h247FFFh                                                                                           388000h38FFFFh
SA66 0111011xxx 64/32  490000h49FFFFh  248000h24FFFFh   SA107 1100100xxx 64/32 640000h64FFFFh                                                  390000h397FFFh
                       4A0000h4AFFFFh  250000h257FFFh                                                                                           398000h39FFFFh
SA67 0111100xxx 64/32  4B0000h4BFFFFh  258000h25FFFFh   SA108 1100101xxx 64/32 650000h65FFFFh                                                  3A0000h3A7FFFh
                       4C0000h4CFFFFh  260000h267FFFh                                                                                           3A8000h3AFFFFh
SA68 0111101xxx 64/32  4D0000h4DFFFFh  268000h26FFFFh   SA109 1100110xxx 64/32 660000h66FFFFh                                                  3B0000h3B7FFFh
                       4E0000h4EFFFFh  270000h277FFFh                                                                                           3B8000h3BFFFFh
SA69 0111110xxx 64/32  4F0000h4FFFFFh  278000h27FFFFh   SA110 1100111xxx 64/32 670000h67FFFFh                                                  3C0000h3C7FFFh
                       500000h50FFFFh  280000h28FFFFh                                                                                           3C8000h3CFFFFh
SA70 0111111xxx 64/32  510000h51FFFFh  288000h28FFFFh   SA111 1101000xxx 64/32 680000h68FFFFh                                                  3D0000h3D7FFFh
                       520000h52FFFFh  290000h297FFFh                                                                                           3D8000h3DFFFFh
SA71 1000000xxx 64/32  530000h53FFFFh  298000h29FFFFh   SA112 1101001xxx 64/32 690000h69FFFFh                                                  3E0000h3E7FFFh
                       540000h54FFFFh  2A0000h2A7FFFh                                                                                           3E8000h3EFFFFh
SA72 1000001xxx 64/32  550000h55FFFFh  2A8000h2AFFFFh   SA113 1101010xxx 64/32 6A0000h6AFFFFh                                                  3F0000h3F7FFFh
                       560000h56FFFFh  2B0000h2B7FFFh                                                                                           3F8000h3FFFFFh
SA73 1000010xxx 64/32  570000h57FFFFh  2B8000h2BFFFFh   SA114 1101011xxx 64/32 6B0000h6BFFFFh

SA74 1000011xxx 64/32                                     SA115 1101100xxx 64/32 6C0000h6CFFFFh

SA75 1000100xxx 64/32                                     SA116 1101101xxx 64/32 6D0000h6DFFFFh

SA76 1000101xxx 64/32                                     SA117 1101110xxx 64/32 6E0000h6EFFFFh

SA77 1000110xxx 64/32                                     SA118 1101111xxx 64/32 6F0000h6FFFFFh

SA78 1000111xxx 64/32                                     SA119 1110000xxx 64/32 700000h70FFFFh

SA79 1001000xxx 64/32                                     SA120 1110001xxx 64/32 710000h71FFFFh

SA80 1001001xxx 64/32                                     SA121 1110010xxx 64/32 720000h72FFFFh

SA81 1001010xxx 64/32                                     SA122 1110011xxx 64/32 730000h73FFFFh

SA82 1001011xxx 64/32                                     SA123 1110100xxx 64/32 740000h74FFFFh

SA83 1001100xxx 64/32                                     SA124 1110101xxx 64/32 750000h75FFFFh

SA84 1001101xxx 64/32                                     SA125 1110110xxx 64/32 760000h76FFFFh

SA85 1001110xxx 64/32                                     SA126 1110111xxx 64/32 770000h77FFFFh

SA86 1001111xxx 64/32                                     SA127 1111000xxx 64/32 780000h78FFFFh

SA87 1010000xxx 64/32                                     SA128 1111001xxx 64/32 790000h79FFFFh

SA88 1010001xxx 64/32                                     SA129 1111010xxx 64/32 7A0000h7AFFFFh

SA89 1010010xxx 64/32                                     SA130 1111011xxx 64/32 7B0000h7BFFFFh

SA90 1010011xxx 64/32                                     SA131 1111100xxx 64/32 7C0000h7CFFFFh

SA91 1010100xxx 64/32                                     SA132 1111101xxx 64/32 7D0000h7DFFFFh

SA92 1010101xxx 64/32                                     SA133 1111110xxx 64/32 7E0000h7EFFFFh

SA93 1010110xxx 64/32                                     SA134 1111111000 64/32 7F0000h7FFFFFh

SA94 1010111xxx 64/32

                       Table 13. S29GL064A (Model R5) Sector Addresses (Sheet 1 of 2)

      Sector  A21A15         16-bit                                                                                   Sector   A21A15                   16-bit
                       Address Range                                                                                                               Address Range
        SA0   0000000  000000007FFF                                                                                   SA21     0010101           0A80000AFFFF
        SA1   0000001  00800000FFFF                                                                                   SA22     0010110           0B00000B7FFF
        SA2   0000010  010000017FFF                                                                                   SA23     0010111           0B80000BFFFF
        SA3   0000011  01800001FFFF                                                                                   SA24     0011000           0C00000C7FFF
        SA4   0000100  020000027FFF                                                                                   SA25     0011001           0C80000CFFFF
        SA5   0000101  02800002FFFF                                                                                   SA26     0011010           0D00000D7FFF
        SA6   0000110  030000037FFF                                                                                   SA27     0011011           0D80000DFFFF
        SA7   0000111  03800003FFFF                                                                                   SA28     0011100           0E00000E7FFF
        SA8   0001000  040000047FFF                                                                                   SA29     0011101           0E80000EFFFF
        SA9   0001001  04800004FFFF                                                                                   SA30     0011110           0F00000F7FFF
       SA10   0001010  050000057FFF                                                                                   SA31     0011111           0F80000FFFFF
       SA11   0001011  05800005FFFF                                                                                   SA32     0100000           200000207FFF
       SA12   0001100  060000067FFF                                                                                   SA33     0100001           20800020FFFF
       SA13   0001101  06800006FFFF                                                                                   SA34     0100010           210000217FFF
       SA14   0001110  070000077FFF                                                                                   SA35     0100011           21800021FFFF
       SA15   0001111  07800007FFFF                                                                                   SA36     0100100           220000227FFF
       SA16   0010000  080000087FFF                                                                                   SA37     0100101           22800022FFFF
       SA17   0010001  08800008FFFF                                                                                   SA38     0100110           230000237FFF
       SA18   0010010  090000097FFF                                                                                   SA39     0100111           23800023FFFF
       SA19   0010011  09800009FFFF                                                                                   SA40     0101000           240000247FFF
       SA20   0010100  0A00000A7FFF                                                                                   SA41     0101001           24800024FFFF
       SA42   0101010  250000257FFF                                                                                   SA85     1010101           1A80001AFFFF

28                                      S29GL-A MirrorBitTM Flash Family                                                                          S29GL-A_00_A3 April 22, 2005
                              Advance Information

                              Table 13. S29GL064A (Model R5) Sector Addresses (Sheet 2 of 2)

Sector  A21A15                       16-bit  Sector            A21A15                               16-bit
                               Address Range                                                   Address Range
SA43    0101011               25800025FFFF   SA86              1010110                       1B00001B7FFF
SA44    0101100               260000267FFF   SA87              1010111                       1B80001BFFFF
SA45    0101101               26800026FFFF   SA88              1011000                       1C00001C7FFF
SA46    0101110               270000277FFF   SA89              1011001                       1C80001CFFFF
SA47    0101111               27800027FFFF   SA90              1011010                       1D00001D7FFF
SA48    0110000               280000287FFF   SA91              1011011                       1D80001DFFFF
SA49    0110001               28800028FFFF   SA92              1011100                       1E00001E7FFF
SA50    0110010               290000297FFF   SA93              1011101                       1E80001EFFFF
SA51    0110011               29800029FFFF   SA94              1011110                       1F00001F7FFF
SA52    0110100               2A00002A7FFF   SA95              1011111                       1F80001FFFFF
SA53    0110101               2A80002AFFFF   SA96              1100000                       300000307FFF
SA54    0110110               2B00002B7FFF   SA97              1100001                       30800030FFFF
SA55    0110111               2B80002BFFFF   SA98              1100010                       310000317FFF
SA56    0111000               2C00002C7FFF   SA99              1100011                       31800031FFFF
SA57    0111001               2C80002CFFFF   SA100             1100100                       320000327FFF
SA58    0111010               2D00002D7FFF   SA101             1100101                       32800032FFFF
SA59    0111011               2D80002DFFFF   SA102             1100110                       330000337FFF
SA60    0111100               2E00002E7FFF   SA103             1100111                       33800033FFFF
SA61    0111101               2E80002EFFFF   SA104             1101000                       340000347FFF
SA62    0111110               2F00002F7FFF   SA105             1101001                       34800034FFFF
SA63    0111111               2F80002FFFFF   SA106             1101010                       350000357FFF
SA64    1000000               100000107FFF   SA107             1101011                       35800035FFFF
SA65    1000001               10800010FFFF   SA108             1101100                       360000367FFF
SA66    1000010               110000117FFF   SA109             1101101                       36800036FFFF
SA67    1000011               11800011FFFF   SA110             1101110                       370000377FFF
SA68    1000100               120000127FFF   SA111             1101111                       37800037FFFF
SA69    1000101               12800012FFFF   SA112             1110000                       380000387FFF
SA70    1000110               130000137FFF   SA113             1110001                       38800038FFFF
SA71    1000111               13800013FFFF   SA114             1110010                       390000397FFF
SA72    1001000               140000147FFF   SA115             1110011                       39800039FFFF
SA73    1001001               14800014FFFF   SA116             1110100                       3A00003A7FFF
SA74    1001010               150000157FFF   SA117             1110101                       3A80003AFFFF
SA75    1001011               15800015FFFF   SA118             1110110                       3B00003B7FFF
SA76    1001100               160000167FFF   SA119             1110111                       3B80003BFFFF
SA77    1001101               16800016FFFF   SA120             1111000                       3C00003C7FFF
SA78    1001110               170000177FFF   SA121             1111001                       3C80003CFFFF
SA79    1001111               17800017FFFF   SA122             1111010                       3D00003D7FFF
SA80    1010000               180000187FFF   SA123             1111011                       3D80003DFFFF
SA81    1010001               18800018FFFF   SA124             1111100                       3E00003E7FFF
SA82    1010010               190000197FFF   SA125             1111101                       3E80003EFFFF
SA83    1010011               19800019FFFF   SA126             1111110                       3F00003F7FFF
SA84    1010100               1A00001A7FFF   SA127             1111111                       3F80003FFFFF

                              Table 14. S29GL064A (Models R6, R7) Sector Addresses (Sheet 1 of 2)

Sector  A21A15                      16-bit   Sector            A21A15                               16-bit
                                    Address                                                         Address
SA0    0000000                      Range    SA21              0010101                              Range
SA1    0000001               000000007FFF   SA22              0010110                       0A80000AFFFF
SA2    0000010               00800000FFFF   SA23              0010111                       0B00000B7FFF
SA3    0000011               010000017FFF   SA24              0011000                       0B80000BFFFF
SA4    0000100               01800001FFFF   SA25              0011001                       0C00000C7FFF
SA5    0000101               020000027FFF   SA26              0011010                       0C80000CFFFF
SA6    0000110               02800002FFFF   SA27              0011011                       0D00000D7FFF
SA7    0000111               030000037FFF   SA28              0011100                       0D80000DFFFF
SA8    0001000               03800003FFFF   SA29              0011101                       0E00000E7FFF
SA9    0001001               040000047FFF   SA30              0011110                       0E80000EFFFF
SA10    0001010               04800004FFFF   SA31              0011111                       0F00000F7FFF
SA11    0001011               050000057FFF   SA32              0100000                       0F80000FFFFF
SA12    0001100               05800005FFFF   SA33              0100001                       200000207FFF
SA13    0001101               060000067FFF   SA34              0100010                       20800020FFFF
SA14    0001110               06800006FFFF   SA35              0100011                       210000217FFF
SA15    0001111               070000077FFF   SA36              0100100                       21800021FFFF
SA16    0010000               07800007FFFF   SA37              0100101                       220000227FFF
SA17    0010001               080000087FFF   SA38              0100110                       22800022FFFF
SA18    0010010               08800008FFFF   SA39              0100111                       230000237FFF
SA19    0010011               090000097FFF   SA40              0101000                       23800023FFFF
SA20    0010100               09800009FFFF   SA41              0101001                       240000247FFF
SA42    0101010               0A00000A7FFF   SA85              1010101                       24800024FFFF
                              250000257FFF                                                   1A80001AFFFF

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                                29
                     Advance Information

            Table 14. S29GL064A (Models R6, R7) Sector Addresses (Sheet 2 of 2)

    Sector  A21A15          16-bit  Sector            A21A15          16-bit
                           Address                                    Address
    SA43    0101011         Range    SA86              1010110         Range
    SA44    0101100  25800025FFFF   SA87              1010111  1B00001B7FFF
    SA45    0101101  260000267FFF   SA88              1011000  1B80001BFFFF
    SA46    0101110  26800026FFFF   SA89              1011001  1C00001C7FFF
    SA47    0101111  270000277FFF   SA90              1011010  1C80001CFFFF
    SA48    0110000  27800027FFFF   SA91              1011011  1D00001D7FFF
    SA49    0110001  280000287FFF   SA92              1011100  1D80001DFFFF
    SA50    0110010  28800028FFFF   SA93              1011101  1E00001E7FFF
    SA51    0110011  290000297FFF   SA94              1011110  1E80001EFFFF
    SA52    0110100  29800029FFFF   SA95              1011111  1F00001F7FFF
    SA53    0110101  2A00002A7FFF   SA96              1100000  1F80001FFFFF
    SA54    0110110  2A80002AFFFF   SA97              1100001  300000307FFF
    SA55    0110111  2B00002B7FFF   SA98              1100010  30800030FFFF
    SA56    0111000  2B80002BFFFF   SA99              1100011  310000317FFF
    SA57    0111001  2C00002C7FFF   SA100             1100100  31800031FFFF
    SA58    0111010  2C80002CFFFF   SA101             1100101  320000327FFF
    SA59    0111011  2D00002D7FFF   SA102             1100110  32800032FFFF
    SA60    0111100  2D80002DFFFF   SA103             1100111  330000337FFF
    SA61    0111101  2E00002E7FFF   SA104             1101000  33800033FFFF
    SA62    0111110  2E80002EFFFF   SA105             1101001  340000347FFF
    SA63    0111111  2F00002F7FFF   SA106             1101010  34800034FFFF
    SA64    1000000  2F80002FFFFF   SA107             1101011  350000357FFF
    SA65    1000001  100000107FFF   SA108             1101100  35800035FFFF
    SA66    1000010  10800010FFFF   SA109             1101101  360000367FFF
    SA67    1000011  110000117FFF   SA110             1101110  36800036FFFF
    SA68    1000100  11800011FFFF   SA111             1101111  370000377FFF
    SA69    1000101  120000127FFF   SA112             1110000  37800037FFFF
    SA70    1000110  12800012FFFF   SA113             1110001  380000387FFF
    SA71    1000111  130000137FFF   SA114             1110010  38800038FFFF
    SA72    1001000  13800013FFFF   SA115             1110011  390000397FFF
    SA73    1001001  140000147FFF   SA116             1110100  39800039FFFF
    SA74    1001010  14800014FFFF   SA117             1110101  3A00003A7FFF
    SA75    1001011  150000157FFF   SA118             1110110  3A80003AFFFF
    SA76    1001100  15800015FFFF   SA119             1110111  3B00003B7FFF
    SA77    1001101  160000167FFF   SA120             1111000  3B80003BFFFF
    SA78    1001110  16800016FFFF   SA121             1111001  3C00003C7FFF
    SA79    1001111  170000177FFF   SA122             1111010  3C80003CFFFF
    SA80    1010000  17800017FFFF   SA123             1111011  3D00003D7FFF
    SA81    1010001  180000187FFF   SA124             1111100  3D80003DFFFF
    SA82    1010010  18800018FFFF   SA125             1111101  3E00003E7FFF
    SA83    1010011  190000197FFF   SA126             1111110  3E80003EFFFF
    SA84    1010100  19800019FFFF   SA127             1111111  3F00003F7FFF
                     1A00001A7FFF                              3F80003FFFFF

            Autoselect Mode

                        The autoselect mode provides manufacturer and device identification, and sector
                        group protection verification, through identifier codes output on DQ7DQ0. This
                        mode is primarily intended for programming equipment to automatically match
                        a device to be programmed with its corresponding programming algorithm.
                        However, the autoselect codes can also be accessed in-system through the com-
                        mand register.

                        When using programming equipment, the autoselect mode requires VID on ad-
                        dress pin A9. Address pins A6, A3, A2, A1, and A0 must be as shown in Table 15
                        on page 31. In addition, when verifying sector protection, the sector address
                        must appear on the appropriate highest order address bits (see Table 7-Table
                        25). Table 15 on page 31 shows the remaining address bits that are don't care.
                        When all necessary bits are set as required, the programming equipment may
                        then read the corresponding identifier code on DQ7DQ0.

                        To access the autoselect codes in-system, the host system can issue the autose-
                        lect command via the command register, as shown in Table 30 on page 54 and

30                   S29GL-A MirrorBitTM Flash Family           S29GL-A_00_A3 April 22, 2005
                                                 Advance Information

                                           Table 31 on page 55. This method does not require VID. Refer to the Autoselect
                                           Command Sequence section for more information.

                                                 Table 15. Autoselect Codes, (High Voltage Method)

                                                                                  DQ8 to DQ15                           DQ7 to DQ0

                                                 A22 A14  A8  A5 A3             BYTE# BYTE#                        Model Number
                                                                                = VIH = VIL
Description                             CE# OE# WE# to to A9 to A6 to to A1 A0                  R1, R2,                                          R5,
                                                                                                R8, R9
                                                 A15 A10  A7  A4 A2                                                           R3, R4             R6,

                                                                                                                                                 R7

Manufacturer ID:                        L  L  H X X VID X L X L L L             00  X           01h                                 01h          01h
Spansion Products

S29GL016A S29GL032A S29GL064A  Cycle 1                          L L H 22            X           7Eh                                 7Eh          7Eh

                               Cycle 2           X X VID X L X  H H L 22            X           0Ch                                 10h          13h

                                        L  L  H                                                                         00h (-R4, bottom boot)
                                                                                                                        01h (-R3, top boot)
                               Cycle 3                          H H H 22            X           01h                                              01h

                               Cycle 1                          L L H 22            X           7Eh                                 7Eh

                               Cycle 2           X X VID X L X  H H L 22            X           1Dh                                 1Ah

                                        L  L  H                                                                         00h (-R4, bottom boot)
                                                                                                                        01h (-R3, top boot)
                               Cycle 3                          H H H 22            X           00h

                               Cycle 1  L  L  H X X VID X X X X L H             22  X           C4h (-R2, bottom boot)
                                                                                                49h (-R1, top boot)

Sector Group                            L L H SA X VID X L X L H L              X   X           01h (protected),
Protection                                                                                      00h (unprotected)
Verification

Secured Silicon                                                                                 For S29GL064A and S29GL032A:

Sector Indicator                                                                                 99h (factory locked), 19h (not factory locked)
                                                                                                For S29GL016A:
Bit (DQ7), WP#                          L L H X X VID X L X L H H               X   X

protects highest                                                                                94h (factory locked), 14h (not factory locked)

address sector

Secured Silicon                                                                                 For S29GL064A and S29GL032A:

Sector Indicator                                                                                 89h (factory locked), 09h (not factory locked)
                                                                                                For S29GL016A:
Bit (DQ7), WP#                          L L H X X VID X L X L H H               X   X

protects lowest                                                                                 84h (factory locked), 04h (not factory locked)

address sector

Legend: L = Logic Low = VIL, H = Logic High = VIH, SA = Sector Address, X = Don't care.

                               Sector Group Protection and Unprotection

                                           The hardware sector group protection feature disables both program and erase
                                           operations in any sector group (see Tables 14 25). The hardware sector group
                                           unprotection feature re-enables both program and erase operations in previously
                                           protected sector groups. Sector group protection/unprotection can be imple-
                                           mented via two methods.

                                           Sector protection/unprotection requires VID on the RESET# pin only, and can be
                                           implemented either in-system or via programming equipment. Figure 2, on page
                                           36 shows the algorithms and Figure 24, on page 80 shows the timing diagram.
                                           This method uses standard microprocessor bus cycle timing. For sector group
                                           unprotect, all unprotected sector groups must first be protected prior to the first
                                           sector group unprotect write cycle.

                                           The device is shipped with all sector groups unprotected. Spansion offers the op-
                                           tion of programming and protecting sector groups at its factory prior to shipping
                                           the device through Spansion Programming Service. Contact a Spansion repre-
                                           sentative for details.

                                           It is possible to determine whether a sector group is protected or unprotected.
                                           See Autoselect Mode on page 30 for details.

April 22, 2005 S29GL-A_00_A3                                  S29GL-A MirrorBitTM Flash Family                                                   31
                                             Advance Information

            Table 16. S29GL016A (Model R1) Sector Group Protection/Unprotection Addresses

               Sector     A19A12            Sector/Sector           Sector              A19A12    Sector/Sector
                                               Block Size                                             Block Size
             SA0-SA3    000XXXXXh                (Kbytes)            SA31               11111000h       (Kbytes)
             SA4-SA7    001XXXXXh              256 (4x64)            SA32               11111001h            8
            SA8-SA11    010XXXXXh              256 (4x64)            SA33               11111010h            8
            SA12-SA15   011XXXXXh              256 (4x64)            SA34               11111011h            8
            SA16-SA19   100XXXXXh              256 (4x64)            SA35               11111100h            8
            SA20-SA23   101XXXXXh              256 (4x64)            SA36               11111101h            8
            SA24-SA27   110XXXXXh              256 (4x64)            SA37               11111110h            8
                        11100XXXh              256 (4x64)            SA38               11111111h            8
            SA28-SA30   11101XXXh                                                                            8
                        11110XXXh              192 (3x64)

            Table 17. S29GL016A (Model R2) Sector Group Protection/Unprotection Addresses

            Sector       A19A12             Sector/Sector             Sector    A19A12            Sector/Sector
                                               Block Size                                             Block Size
             SA0        00000000h                (Kbytes)          SA8SA10    00001XXXh                (Kbytes)
             SA1        00000001h                     8                        00010XXXh
             SA2        00000010h                     8            SA11SA14   00011XXXh              192 (3x64)
             SA3        00000011h                     8            SA15SA18   001XXXXXh
             SA4        00000100h                     8            SA19SA22   010XXXXXh              256 (4x64)
             SA5        00000101h                     8            SA23SA26   011XXXXXh              256 (4x64)
             SA6        00000110h                     8            SA27-SA30   100XXXXXh              256 (4x64)
             SA7        00000111h                     8            SA31-SA34   101XXXXXh              256 (4x64)
                                                      8                        110XXXXXh              256 (4x64)
                                                                                                      256 (4x64)

            Table 18. S29GL032A (Models R1, R2) Sector Group Protection/Unprotection Addresses

Sector     A20A15     Sector      Sector   A20A15     Sector      Sector   A20A15     Sector      Sector   A20A15     Sector
                       /Sector                          /Sector                          /Sector                          /Sector
    SA0       000000  Block Size  SA12SA15    0011xx  Block Size  SA36SA39    1001xx  Block Size  SA56SA59    1110xx  Block Size
    SA1       000001   (Kbytes)   SA16SA19    0100xx   (Kbytes)   SA40SA43    1010xx   (Kbytes)       SA60     111100   (Kbytes)
    SA2       000010              SA20SA23    0101xx  256 (4x64)  SA44SA47    1011xx  256 (4x64)      SA61     111101  256 (4x64)
    SA3       000011        64    SA24SA27    0110xx  256 (4x64)  SA48SA51    1100xx  256 (4x64)      SA62     111110
SA4SA7       0001xx        64    SA28SA31    0111xx  256 (4x64)  SA52SA55    1101xx  256 (4x64)      SA63     111111        64
SA8SA11      0010xx        64    SA32SA35    1000xx  256 (4x64)                       256 (4x64)                             64
                            64                         256 (4x64)                       256 (4x64)                             64
                      256 (4x64)                       256 (4x64)                                                              64
                      256 (4x64)

            Table 19. S29GL032A (Model R3) Sector Group Protection/Unprotection Address Table

    Sector  A20A12     Sector/Sector        Sector         A20A12           Sector/Sector  Sector A20A12     Sector/Sector
                           Block Size                                            Block Size                        Block Size
  SA0-SA3   0000XXXXXh      (Kbytes)         SA36SA39  1001XXXXXh                (Kbytes)   SA63   111111000h      (Kbytes)
  SA4-SA7   0001XXXXXh    256 (4x64)         SA40SA43  1010XXXXXh              256 (4x64)   SA64   111111001h           8
SA8-SA11   0010XXXXXh    256 (4x64)         SA44SA47  1011XXXXXh              256 (4x64)   SA65   111111010h           8
SA12-SA15   0011XXXXXh    256 (4x64)         SA48SA51  1100XXXXXh              256 (4x64)   SA66   111111011h           8
SA16-SA19   0100XXXXXh    256 (4x64)         SA52-SA55  1101XXXXXh              256 (4x64)   SA67   111111100h           8
SA20-SA23   0101XXXXXh    256 (4x64)         SA56-SA59  1110XXXXXh              256 (4x64)   SA68   111111101h           8
SA24-SA27   0110XXXXXh    256 (4x64)                    111100XXXh              256 (4x64)   SA69   111111110h           8
SA28-SA31   0111XXXXXh    256 (4x64)         SA60-SA62  111101XXXh                           SA70   111111111h           8
SA32SA35   1000XXXXXh    256 (4x64)                    111110XXXh              192 (3x64)                               8
                          256 (4x64)

32                                           S29GL-A MirrorBitTM Flash Family                       S29GL-A_00_A3 April 22, 2005
                                  Advance Information

           Table 20. S29GL032A (Model R4) Sector Group Protection/Unprotection Address Table

Sector A20A12                Sector/Sector          Sector     A20A12   Sector/Sector             Sector      A20A12  Sector/Sector
                                 Block Size                                  Block Size                                     Block Size
SA0     000000000h                (Kbytes)       SA8SA10    000001XXXh       (Kbytes)          SA35-SA38    0111XXXXXh      (Kbytes)
SA1     000000001h                     8                     000010XXXh                         SA39-SA42    1000XXXXXh    256 (4x64)
SA2     000000010h                     8         SA11SA14   000011XXXh     192 (3x64)          SA43-SA46    1001XXXXXh    256 (4x64)
SA3     000000011h                     8         SA15SA18   0001XXXXXh                         SA47-SA50    1010XXXXXh    256 (4x64)
SA4     000000100h                     8         SA19SA22   0010XXXXXh     256 (4x64)          SA51-SA54    1011XXXXXh    256 (4x64)
SA5     000000101h                     8         SA23SA26   0011XXXXXh     256 (4x64)          SA55SA58    1100XXXXXh    256 (4x64)
SA6     000000110h                     8         SA27-SA30   0100XXXXXh     256 (4x64)          SA59SA62    1101XXXXXh    256 (4x64)
SA7     000000111h                     8         SA31-SA34   0101XXXXXh     256 (4x64)          SA63SA66    1110XXXXXh    256 (4x64)
                                       8                     0110XXXXXh     256 (4x64)          SA67SA70    1111XXXXXh    256 (4x64)
                                                                            256 (4x64)                                     256 (4x64)

     Table 21. S29GL064A (Models R1, R2, R8, R9) Sector Group Protection/Unprotection Addresses

                    Sector/                                  Sector/                             Sector/                      Sector/
                                                                                                  Sector
Sector     A21A15    Sector      Sector         A21A15       Sector        Sector   A21A15   Block Size   Sector  A21A15    Sector
                    Block Size                               Block Size                          (Kbytes)                     Block Size
                                                                          SA68SA71    10001xx  256 (4x64)
                    (Kbytes)                                 (Kbytes)     SA72SA75    10010xx  256 (4x64)                    (Kbytes)
                                                                          SA76SA79    10011xx  256 (4x64)
SA0        0000000            64  SA28SA31 00111xx 256 (4x64)            SA80SA83    10100xx  256 (4x64)  SA108SA111 11011xx 256 (4x64)
                                                                          SA84SA87    10101xx  256 (4x64)
SA1        0000001            64  SA32SA35 01000xx 256 (4x64)            SA88SA91    10110xx  256 (4x64)  SA112SA115 11100xx 256 (4x64)
                                                                          SA92SA95    10111xx  256 (4x64)
SA2        0000010            64  SA36SA39 01001xx 256 (4x64)            SA96SA99    11000xx  256 (4x64)  SA116SA119 11101xx 256 (4x64)
                                                                         SA100SA103   11001xx  256 (4x64)
SA3        0000011            64  SA40SA43 01010xx 256 (4x64)           SA104SA107   11010xx  256 (4x64)  SA120SA123 11110xx 256 (4x64)

SA4SA7 00001xx 256 (4x64)        SA44SA47 01011xx 256 (4x64)                                               SA124   1111100  64

SA8SA11 00010xx 256 (4x64)       SA48SA51 01100xx 256 (4x64)                                               SA125   1111101  64

SA12SA15 00011xx 256 (4x64)      SA52SA55 01101xx 256 (4x64)                                               SA126   1111110  64

SA16SA19 00100xx 256 (4x64)      SA56SA59 01110xx 256 (4x64)                                               SA127   1111111  64

SA20SA23 00101xx 256 (4x64)      SA60SA63 01111xx 256 (4x64)

SA24SA27 00110xx 256 (4x64)      SA64SA67 10000xx 256 (4x64)

           Table 22. S29GL064A (Model R3) Top Boot Sector Protection/Unprotection Addresses

  Sector      A21A12             Sector/Sector     Sector       A20A12  Sector/Sector              Sector     A20A12  Sector/Sector
                                    Block Size                              Block Size                                     Block Size
SA0-SA3    00000XXXXX                 (Kbytes)   SA56-SA59    01110XXXXX      (Kbytes)          SA112-SA115  11100XXXXX      (Kbytes)
SA4-SA7    00001XXXXX               256 (4x64)   SA60-SA63    01111XXXXX    256 (4x64)          SA116-SA119  11101XXXXX    256 (4x64)
SA8-SA11   00010XXXXX               256 (4x64)   SA64-SA67    10000XXXXX    256 (4x64)          SA120-SA123  11110XXXXX    256 (4x64)
                                    256 (4x64)                              256 (4x64)                       1111100XXX    256 (4x64)
                                                                                                SA124-SA126  1111101XXX
SA12-SA15 00011XXXXX 256 (4x64)                  SA68-SA71 10001XXXXX 256 (4x64)                             1111110XXX    192 (3x64)
                                                                                                     SA127   1111111000
SA16-SA19  00100XXXXX             256 (4x64)      SA72-SA75   10010XXXXX  256 (4x64)                 SA128   1111111001           8
SA20-SA23  00101XXXXX             256 (4x64)      SA76-SA79   10011XXXXX  256 (4x64)                 SA129   1111111010           8
SA24-SA27  00110XXXXX             256 (4x64)      SA80-SA83   10100XXXXX  256 (4x64)                 SA130   1111111011           8
SA28-SA31  00111XXXXX             256 (4x64)      SA84-SA87   10101XXXXX  256 (4x64)                 SA131   1111111100           8
SA32-SA35  01000XXXXX             256 (4x64)      SA88-SA91   10110XXXXX  256 (4x64)                 SA132   1111111101           8
SA36-SA39  01001XXXXX             256 (4x64)      SA92-SA95   10111XXXXX  256 (4x64)                 SA133   1111111110           8
SA40-SA43  01010XXXXX             256 (4x64)      SA96-SA99   11000XXXXX  256 (4x64)                 SA134   1111111111           8
SA44-SA47  01011XXXXX             256 (4x64)     SA100-SA103  11001XXXXX  256 (4x64)                                              8
SA48-SA51  01100XXXXX             256 (4x64)     SA104-SA107  11010XXXXX  256 (4x64)
SA52-SA55  01101XXXXX             256 (4x64)     SA108-SA111  11011XXXXX  256 (4x64)

April 22, 2005 S29GL-A_00_A3                     S29GL-A MirrorBitTM Flash Family                                                 33
                                        Advance Information

           Table 23. S29GL064A (Model R4) Bottom Boot Sector Protection/Unprotection Addresses

Sector A21A12          Sector/Sector   Sector A20A12         Sector/Sector        Sector    A20A12     Sector/Sector
                           Block Size                             Block Size                                 Block Size
     SA0   0000000000       (Kbytes)    SA31-SA34  00110XXXXX      (Kbytes)       SA87SA90   10100XXXXX      (Kbytes)
     SA1   0000000001              8    SA35-SA38  00111XXXXX      256 (4x64)     SA91SA94   10101XXXXX      256 (4x64)
     SA2   0000000010              8    SA39-SA42  01000XXXXX      256 (4x64)     SA95SA98   10110XXXXX      256 (4x64)
     SA3   0000000011              8    SA43-SA46  01001XXXXX      256 (4x64)    SA99SA102   10111XXXXX      256 (4x64)
     SA4   0000000100              8    SA47-SA50  01010XXXXX      256 (4x64)    SA103SA106  11000XXXXX      256 (4x64)
     SA5   0000000101              8    SA51-SA54  01011XXXXX      256 (4x64)    SA107SA110  11001XXXXX      256 (4x64)
     SA6   0000000110              8    SA55SA58  01100XXXXX      256 (4x64)    SA111SA114  11010XXXXX      256 (4x64)
     SA7   0000000111              8    SA59SA62  01101XXXXX      256 (4x64)    SA115SA118  11011XXXXX      256 (4x64)
           0000001XXX,             8                               256 (4x64)                                 256 (4x64)
SA8SA10   0000010XXX,
           0000011XXX,      192 (3x64)  SA63SA66 01110XXXXX   256 (4x64)        SA119SA122 11100XXXXX   256 (4x64)
SA11SA14  00001XXXXX
SA15SA18  00010XXXXX       256 (4x64)  SA67SA70  01111XXXXX  256 (4x64)        SA123SA126  11101XXXXX  256 (4x64)
SA19SA22  00011XXXXX       256 (4x64)  SA71SA74  10000XXXXX  256 (4x64)        SA127SA130  11110XXXXX  256 (4x64)
SA23SA26  00100XXXXX       256 (4x64)  SA75SA78  10001XXXXX  256 (4x64)        SA131SA134  11111XXXXX  256 (4x64)
SA27-SA30  00101XXXXX       256 (4x64)  SA79SA82  10010XXXXX  256 (4x64)
                            256 (4x64)  SA83SA86  10011XXXXX  256 (4x64)

           Table 24. S29GL064A (Model R5) Sector Group Protection/Unprotection Addresses

                    Sector/                        Sector/                        Sector/                           Sector/
                                                                                   Sector                            Sector
Sector     A21A15    Sector    Sector  A21A15    Sector      Sector   A21A15  Block Size      Sector   A21A15  Block Size
                    Block Size                   Block Size                       (Kbytes)                          (Kbytes)
                                                             SA64SA67    10000  256 (4x64)   SA96SA99     11000  256 (4x64)
                    (Kbytes)                       (Kbytes)  SA68SA71    10001  256 (4x64)  SA100SA103    11001  256 (4x64)
                                                             SA72SA75    10010  256 (4x64)  SA104SA107    11010  256 (4x64)
SA0SA3 00000 256 (4x64)        SA32SA35 01000 256 (4x64)   SA76SA79    10011  256 (4x64)  SA108SA111    11011  256 (4x64)
                                                             SA80SA83    10100  256 (4x64)  SA112SA115    11100  256 (4x64)
SA4SA7 00001 256 (4x64)        SA36SA39 01001 256 (4x64)   SA84SA87    10101  256 (4x64)  SA116SA119    11101  256 (4x64)
                                                             SA88SA91    10110  256 (4x64)  SA120SA123    11110  256 (4x64)
SA8SA11 00010 256 (4x64)       SA40SA43 01010 256 (4x64)   SA92SA95    10111  256 (4x64)  SA124SA127    11111  256 (4x64)

SA12SA15 00011 256 (4x64)      SA44SA47 01011 256 (4x64)

SA16SA19 00100 256 (4x64)      SA48SA51 01100 256 (4x64)

SA20SA23 00101 256 (4x64)      SA52SA55 01101 256 (4x64)

SA24SA27 00110 256 (4x64)      SA56SA59 01110 256 (4x64)

SA28SA31 00111 256 (4x64)      SA60SA63 01111 256 (4x64)

           Table 25. S29GL064A (Models R6, R7) Sector Group Protection/Unprotection Addresses

                    Sector/                        Sector/                        Sector/                           Sector/
                                                                                   Sector                            Sector
Sector     A21A15    Sector    Sector  A21A15    Sector      Sector   A21A15  Block Size      Sector   A21A15  Block Size
                    Block Size                   Block Size                       (Kbytes)                          (Kbytes)
                                                             SA64SA67    10000  256 (4x64)   SA96SA99     11000  256 (4x64)
                    (Kbytes)                       (Kbytes)  SA68SA71    10001  256 (4x64)  SA100SA103    11001  256 (4x64)
                                                             SA72SA75    10010  256 (4x64)  SA104SA107    11010  256 (4x64)
SA0SA3 00000 256 (4x64)        SA32SA35 01000 256 (4x64)   SA76SA79    10011  256 (4x64)  SA108SA111    11011  256 (4x64)
                                                             SA80SA83    10100  256 (4x64)  SA112SA115    11100  256 (4x64)
SA4SA7 00001 256 (4x64)        SA36SA39 01001 256 (4x64)   SA84SA87    10101  256 (4x64)  SA116SA119    11101  256 (4x64)
                                                             SA88SA91    10110  256 (4x64)  SA120SA123    11110  256 (4x64)
SA8SA11 00010 256 (4x64)       SA40SA43 01010 256 (4x64)   SA92SA95    10111  256 (4x64)  SA124SA127    11111  256 (4x64)

SA12SA15 00011 256 (4x64)      SA44SA47 01011 256 (4x64)

SA16SA19 00100 256 (4x64)      SA48SA51 01100 256 (4x64)

SA20SA23 00101 256 (4x64)      SA52SA55 01101 256 (4x64)

SA24SA27 00110 256 (4x64)      SA56SA59 01110 256 (4x64)

SA28SA31 00111 256 (4x64)      SA60SA63 01111 256 (4x64)

34                                      S29GL-A MirrorBitTM Flash Family                      S29GL-A_00_A3 April 22, 2005
                                    Advance Information

        Temporary Sector Group Unprotect

                        This feature allows temporary unprotection of previously protected sector
                        groups to change data in-system. The Sector Group Unprotect mode is activated
                        by setting the RESET# pin to VID. During this mode, formerly protected sector
                        groups can be programmed or erased by selecting the sector group addresses.
                        Once VID is removed from the RESET# pin, all the previously protected sector
                        groups are protected again. Figure 1 shows the algorithm, and Figure 22, on
                        page 76 shows the timing diagrams, for this feature.

                                                                                 START

                                                                            RESET# = VID
                                                                                (Note 1)

                                                                          Perform Erase or
                                                                        Program Operations

                                                                            RESET# = VIH

                                                                          Temporary Sector
                                                                   Group Unprotect Completed

                                                                                (Note 2)
Notes:
1. All protected sector groups unprotected (If WP# = VIL, the highest or lowest address sector remains protected for

     uniform sector devices; the top or bottom two address sectors remains protected for boot sector devices).
2. All previously protected sector groups are protected once again.

                                    Figure 1. Temporary Sector Group Unprotect Operation

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family  35
                                                      Advance Information

                              START                                                Protect all sector             START
                           PLSCNT = 1                                            groups: The indicated         PLSCNT = 1
                          RESET# = VID                                            portion of the sector       RESET# = VID
                                                                                group protect algorithm
                             Wait 1 s                                        must be performed for all          Wait 1 s

    Temporary Sector  No  First Write                                              unprotected sector          First Write No                                              Temporary Sector
    Group Unprotect                                                             groups prior to issuing       Cycle = 60h?                                                 Group Unprotect
                          Cycle = 60h?                                            the first sector group
            Mode                                                                                                                                                                   Mode
                                                                                    unprotect address
                                      Yes                                                                     Yes
                                                          Reset
                          Set up sector               PLSCNT = 1                                          No  All sector
                          group address
                                                                                                              groups

                                                                                                              protected?

                          Sector Group Protect:                                                                              Yes
                           Write 60h to sector
                           group address with                                                                 Set up first sector
                            A6A0 = 0xx0010                                                                     group address

                                Wait 150 s                                                                      Sector Group
                                                                                                                   Unprotect:
                          Verify Sector Group
                            Protect: Write 40h                                                                Write 60h to sector
                                                                                                              group address with
                              to sector group                                                                 A6A0 = 1xx0010
                               address with
    Increment                                                                                                 Wait 15 ms
    PLSCNT                  A6A0 = 0xx0010

                                Read from             Increment                                               Verify Sector Group
                          sector group address        PLSCNT                                                   Unprotect: Write

                                with A6A0                                                                    40h to sector group
                                 = 0xx0010                                                                        address with

              No                                                                                               A6A0 = 1xx0010

      PLSCNT          No                                                                                             Read from
        = 25?                  Data = 01h?                                                                          sector group
              Yes                                                                                                  address with
                          Yes                                 No                                                A6A0 = 1xx0010
    Device failed
                          Protect                Yes  PLSCNT                                              No                                                                      Set up
                                                      = 1000?                                                       Data = 00h?                                            next sector group
                          another
                                                              Yes                                                               Yes                                              address

                          sector group?

                                     No                                                                       Last sector                                              No

                          Remove VID
                          from RESET#

                                                              Device failed                                   group

                                                      Sector Group                                            verified?
                                                        Unprotect
                             Write reset                Algorithm                                             Yes
                              command
    Sector Group                                                                                              Remove VID
        Protect            Sector Group                                                                       from RESET#
                          Protect complete
      Algorithm
                                                                                                              Write reset
                                                                                                               command

                                                                                                                                                       Sector Group
                                                                                                                                                   Unprotect complete

                          Figure 2. In-System Sector Group Protect/Unprotect Algorithms

36                                                    S29GL-A MirrorBitTM Flash Family                                                                                 S29GL-A_00_A3 April 22, 2005
                              Advance Information

Secured Silicon Sector Flash Memory Region

            The Secured Silicon Sector feature provides a Flash memory region that enables
            permanent part identification through an Electronic Serial Number (ESN). The
            Secured Silicon Sector is 256 bytes in length, and uses a Secured Silicon Sector
            Indicator Bit (DQ7) to indicate whether or not the Secured Silicon Sector is
            locked when shipped from the factory. This bit is permanently set at the factory
            and cannot be changed, which prevents cloning of a factory locked part. This en-
            sures the security of the ESN once the product is shipped to the field.

            The factory offers the device with the Secured Silicon Sector either customer
            lockable (standard shipping option) or factory locked (contact a Spansion sales
            representative for ordering information). The customer-lockable version is
            shipped with the Secured Silicon Sector unprotected, allowing customers to pro-
            gram the sector after receiving the device. The customer-lockable version also
            contains the Secured Silicon Sector Indicator Bit permanently set to a 0. The fac-
            tory-locked version is always protected when shipped from the factory, and has
            the Secured Silicon Sector Indicator Bit permanently set to a 1. Thus, the Se-
            cured Silicon Sector Indicator Bit prevents customer-lockable devices from being
            used to replace devices that are factory locked. Note that the ACC function and
            unlock bypass modes are not available when the Secured Silicon Sector is
            enabled.

            The Secured Silicon sector address space in this device is allocated as follows:

Secured Silicon Sector Address Range

            x16                           x8   Standard Factory   ExpressFlash Factory  Customer Lockable
000000h000007h               000000h-00000Fh         Locked                Locked
                                                        ESN                               Determined by
                                                                 ESN or determined by         customer
                                                  Unavailable             customer
000008h00007Fh               000010h-0000FFh
                                                                      Determined by
                                                                          customer

The system accesses the Secured Silicon Sector through a command sequence
(see Write Protect (WP#) on page 38). After the system writes the Enter Se-
cured Silicon Sector command sequence, it may read the Secured Silicon Sector
by using the addresses normally occupied by the first sector (SA0). This mode
of operation continues until the system issues the Exit Secured Silicon Sector
command sequence, or until power is removed from the device. On power-up,
or following a hardware reset, the device reverts to sending commands to sector
SA0.

Customer Lockable: Secured Silicon Sector NOT Programmed or
Protected At the Factory
Unless otherwise specified, the device is shipped such that the customer may
program and protect the 256-byte Secured Silicon sector.

The system may program the Secured Silicon Sector using the write-buffer, ac-
celerated and/or unlock bypass methods, in addition to the standard
programming command sequence. See Command Definitions on page 43.

Programming and protecting the Secured Silicon Sector must be used with cau-
tion since, once protected, there is no procedure available for unprotecting the
Secured Silicon Sector area and none of the bits in the Secured Silicon Sector
memory space can be modified in any way.

The Secured Silicon Sector area can be protected using one of the following
procedures:

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                             37
    Advance Information

     Write the three-cycle Enter Secured Silicon Sector Region command se-
        quence, and then follow the in-system sector protect algorithm as shown in
        Figure 2, on page 36, except that RESET# may be at either VIH or VID. This
        allows in-system protection of the Secured Silicon Sector without raising any
        device pin to a high voltage. Note that this method is only applicable to the
        Secured Silicon Sector.

     Write the three-cycle Enter Secured Silicon Sector Region command se-
        quence, and then use the alternate method of sector protection described in
        the Sector Group Protection and Unprotection on page 31 section.

    Once the Secured Silicon Sector is programmed, locked and verified, the system

    must write the Exit Secured Silicon Sector Region command sequence to return

    to reading and writing within the remainder of the array.

    Factory Locked: Secured Silicon Sector Programmed and
    Protected At the Factory

    In devices with an ESN, the Secured Silicon Sector is protected when the device
    is shipped from the factory. The Secured Silicon Sector cannot be modified in any
    way. An ESN Factory Locked device has an 16-byte random ESN at addresses
    000000h000007h. Please contact your sales representative for details on or-
    dering ESN Factory Locked devices.

    Customers may opt to have their code programmed by the factory through the
    Spansion programming service (Customer Factory Locked). The devices are then
    shipped from the factory with the Secured Silicon Sector permanently locked.
    Contact your sales representative for details on using the Spansion program-
    ming service.

    Write Protect (WP#)

                The Write Protect function provides a hardware method of protecting the first or
                last sector group without using VID. Write Protect is one of two functions pro-
                vided by the WP#/ACC input.

                If the system asserts VIL on the WP#/ACC pin, the device disables program and
                erase functions in the first or last sector group independently of whether those
                sector groups were protected or unprotected. Note that if WP#/ACC is at VIL
                when the device is in the standby mode, the maximum input load current is in-
                creased. See the table in DC Characteristics on page 64.

                If the system asserts VIH on the WP#/ACC pin, the device reverts to
                whether the first or last sector was previously set to be protected or un-
                protected using the method described in Sector Group Protection and
                Unprotection on page 31. Note that WP# contains an internal pullup;
                when unconnected, WP# is at VIH.

    Hardware Data Protection

                The command sequence requirement of unlock cycles for programming or eras-
                ing provides data protection against inadvertent writes (refer to Table 30 on
                page 54 and Table 31 on page 55 for command definitions). In addition, the fol-
                lowing hardware data protection measures prevent accidental erasure or
                programming, which might otherwise be caused by spurious system level signals
                during VCC power-up and power-down transitions, or from system noise.

    Low VCC Write Inhibit

    When VCC is less than VLKO, the device does not accept any write cycles. This
    protects data during VCC power-up and power-down. The command register and

38  S29GL-A MirrorBitTM Flash Family  S29GL-A_00_A3 April 22, 2005
                                    Advance Information

                        all internal program/erase circuits are disabled, and the device resets to the read
                        mode. Subsequent writes are ignored until VCC is greater than VLKO. The system
                        must provide the proper signals to the control pins to prevent unintentional
                        writes when VCC is greater than VLKO.

                      Write Pulse Glitch Protection
                        Noise pulses of less than 3 ns (typical) on OE#, CE# or WE# do not initiate a
                        write cycle.

                      Logical Inhibit
                        Write cycles are inhibited by holding any one of OE# = VIL, CE# = VIH or WE#
                        = VIH. To initiate a write cycle, CE# and WE# must be a logical zero while OE#
                        is a logical one.

                      Power-Up Write Inhibit
                        If WE# = CE# = VIL and OE# = VIH during power up, the device does not accept
                        commands on the rising edge of WE#. The internal state machine is automati-
                        cally reset to the read mode on power-up.

Common Flash Memory Interface (CFI)

                        The Common Flash Interface (CFI) specification outlines device and host system
                        software interrogation handshake, which allows specific vendor-specified soft-
                        ware algorithms to be used for entire families of devices. Software support can
                        then be device-independent, JEDEC ID-independent, and forward- and back-
                        ward-compatible for the specified flash device families. Flash vendors can
                        standardize their existing interfaces for long-term compatibility.

                        This device enters the CFI Query mode when the system writes the CFI Query
                        command, 98h, to address 55h, any time the device is ready to read array data.
                        The system can read CFI information at the addresses given in Tables 2629. To
                        terminate reading CFI data, the system must write the reset command.

                        The system can also write the CFI query command when the device is in the au-
                        toselect mode. The device enters the CFI query mode, and the system can read
                        CFI data at the addresses given in Tables 2629. The system must write the
                        reset command to return the device to reading array data.

                        For further information, please refer to the CFI Specification and CFI Publication
                        100. Alternatively, contact your sales representative for copies of these
                        documents.

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                               39
                                 Advance Information

                          Table 26. CFI Query Identification String

    Addresses  Addresses  Data                                          Description
       (x16)       (x8)          Query Unique ASCII string "QRY"
                          0051h  Primary OEM Command Set
         10h        20h   0052h  Address for Primary Extended Table
         11h        22h   0059h  Alternate OEM Command Set (00h = none exists)
         12h        24h          Address for Alternate OEM Extended Table (00h = none exists)
                          0002h
         13h        26h   0000h
         14h        28h
                          0040h
         15h        2Ah   0000h
         16h        2Ch
                          0000h
         17h        2Eh   0000h
         18h        30h
                          0000h
         19h        32h   0000h
         1Ah        34h

                          Table 27. System Interface String

    Addresses  Addresses  Data                                          Description
       (x16)       (x8)          VCC Min. (write/erase)
                          0027h  D7D4: volt, D3D0: 100 millivolt
         1Bh        36h          VCC Max. (write/erase)
                          0036h  D7D4: volt, D3D0: 100 millivolt
         1Ch        38h          VPP Min. voltage (00h = no VPP pin present)
                          0000h  VPP Max. voltage (00h = no VPP pin present)
         1Dh        3Ah   0000h  Reserved for future use
         1Eh        3Ch   0007h  Typical timeout for Min. size buffer write 2N s (00h = not supported)
         1Fh        3Eh   0007h  Typical timeout per individual block erase 2N ms
         20h        40h   000Ah  Typical timeout for full chip erase 2N ms (00h = not supported)
         21h        42h   0000h  Reserved for future use
         22h        44h   0001h  Max. timeout for buffer write 2N times typical
         23h        46h   0005h  Max. timeout per individual block erase 2N times typical
         24h        48h   0004h  Max. timeout for full chip erase 2N times typical (00h = not supported)
         25h        4Ah   0000h
         26h        4Ch

Note: CFI data related to VCC and time-outs may differ from actual VCC and time-outs of the product. Please consult the Ordering
Information tables to obtain the VCC range for particular part numbers. Please consult the Erase and Programming Performance table
for typical timeout specifications.

40                        S29GL-A MirrorBitTM Flash Family           S29GL-A_00_A3 April 22, 2005
                                   Advance Information

                                   Table 28. Device Geometry Definition

Addresses (x16) Addresses (x8)      Data                                                     Description

27h                           4Eh  00xxh  Device Size = 2N byte
                                          0017h = 64 Mb, 0016h = 32Mb, 0015h = 16Mb
28h                           50h  000xh  Flash Device Interface description (refer to CFI publication 100)
                                   0000h  0000h = x8-only bus devices
29h                           52h         0001h = x16-only bus devices
                                   0005h  0002h = x8/x16 bus devices
2Ah                           54h  0000h  Max. number of byte in multi-byte write = 2N
                                          (00h = not supported)
2Bh                           56h  00xxh  Number of Erase Block Regions within device (01h = uniform device,
                                          02h = boot device)
2Ch                           58h  00xxh  Erase Block Region 1 Information
                                   000xh  (refer to the CFI specification or CFI publication 100)
2Dh                           5Ah  00x0h  0000h, 0020h, 0000h, 0007h = 16 Mb (-R1, -R2)
                                   000xh  007Fh, 0000h, 0020h, 0000h = 32 Mb (-R1, -R2)
2Eh                           5Ch         003Fh, 0000h, 0001h = 32 Mb (-R3, R4)
                                   00xxh  007Fh, 0000h, 0020h, 0000h = 64 Mb (-R1, -R2, -R8, -R9)
2Fh                           5Eh  0000h  007Fh, 0000h, 0000h, 0001h = 64 Mb (-R3, -R4, -R5, -R6, -R7)
                                   0000h  Erase Block Region 2 Information (refer to CFI publication 100)
30h                           60h  000xh  0001h, 0000h, 0000h, 001Eh = 16 Mb (-R1, -R2)
                                          003Eh, 0000h, 0000h, 0001h = 32 Mb (-R1, -R2)
31h                           60h  0000h  007Eh, 0000h, 0000h, 0001h = 64 Mb (-R1, -R2, -R8, -R9)
                                   0000h  0000h, 0000h, 0000h, 0000h = all others
32h                           64h  0000h
                                   0000h  Erase Block Region 3 Information (refer to CFI publication 100)
33h                           66h  0000h
                                   0000h  Erase Block Region 4 Information (refer to CFI publication 100)
34h                           68h  0000h
                                   0000h
35h                           6Ah

36h                           6Ch

37h                           6Eh

38h                           70h

39h                           72h

3Ah                           74h

3Bh                           76h

3Ch                           78h

April 22, 2005 S29GL-A_00_A3       S29GL-A MirrorBitTM Flash Family      41
                                 Advance Information

                    Table 29. Primary Vendor-Specific Extended Query

    Addresses  Addresses  Data                              Description
       (x16)       (x8)
         40h
         41h   80h        0050h
         42h
         43h   82h        0052h  Query-unique ASCII string "PRI"
         44h
               84h        0049h
         45h
               86h        0031h  Major version number, ASCII
         46h
         47h   88h        0033h  Minor version number, ASCII
         48h
         49h                     Address Sensitive Unlock (Bits 1-0)
         4Ah
         4Bh                     0 = Required, 1 = Not Required
         4Ch
         4Dh   8Ah        000xh  Process Technology (Bits 7-2) 0010b = 200 nm MirrorBit

         4Eh                     0009h = x8-only bus devices

         4Fh                     0008h = all other devices

         50h   8Ch        0002h  Erase Suspend
                                 0 = Not Supported, 1 = To Read Only, 2 = To Read & Write

               8Eh        0001h  Sector Protect
                                 0 = Not Supported, X = Number of sectors in smallest sector group

               90h        0001h  Sector Temporary Unprotect
                                 00 = Not Supported, 01 = Supported

               92h        0004h  Sector Protect/Unprotect scheme
                                 0004h = Standard Mode (Refer to Text)

               94h        0000h  Simultaneous Operation
                                 00 = Not Supported, X = Number of Sectors in Bank

               96h        0000h  Burst Mode Type
                                 00 = Not Supported, 01 = Supported

               98h        0001h  Page Mode Type
                                 00 = Not Supported, 01 = 4 Word Page, 02 = 8 Word Page

               9Ah        00B5h  ACC (Acceleration) Supply Minimum

                                 00h = Not Supported, D7-D4: Volt, D3-D0: 100 mV

               9Ch        00C5h  ACC (Acceleration) Supply Maximum

                                 00h = Not Supported, D7-D4: Volt, D3-D0: 100 mV

                                 Top/Bottom Boot Sector Flag

               9Eh        00xxh  02h = Bottom Boot Device, 03h = Top Boot Device, 04h = Uniform

                                 sectors bottom WP# protect, 05h = Uniform sectors top WP# protect

               A0h        0001h  Program Suspend

                                 00h = Not Supported, 01h = Supported

42                        S29GL-A MirrorBitTM Flash Family               S29GL-A_00_A3 April 22, 2005
                              Advance Information

Command Definitions

                        Writing specific address and data commands or sequences into the command
                        register initiates device operations. Table 30 on page 54 and Table 31 on
                        page 55 define the valid register command sequences. Writing incorrect address
                        and data values or writing them in the improper sequence may place the device
                        in an unknown state. A reset command is then required to return the device to
                        reading array data.

                        All addresses are latched on the falling edge of WE# or CE#, whichever happens
                        later. All data is latched on the rising edge of WE# or CE#, whichever happens
                        first. Refer to the AC Characteristics section for timing diagrams.

        Reading Array Data

                        The device is automatically set to reading array data after device power-up. No
                        commands are required to retrieve data. The device is ready to read array data
                        after completing an Embedded Program or Embedded Erase algorithm.

                        After the device accepts an Erase Suspend command, the device enters the
                        erase-suspend-read mode, after which the system can read data from any non-
                        erase-suspended sector. After completing a programming operation in the Erase
                        Suspend mode, the system may once again read array data with the same ex-
                        ception. See Erase Suspend/Erase Resume Commands on page 52 for more
                        information.

                        The system must issue the reset command to return the device to the read (or
                        erase-suspend-read) mode if DQ5 goes high during an active program or erase
                        operation, or if the device is in the autoselect mode. See the next section, Reset
                        Command, for more information.

                        See also Requirements for Reading Array Data in the Device Bus Operations sec-
                        tion for more information. The Read-Only OperationsAC Characteristics on
                        page 66 provide the read parameters, and Figure 13, on page 67 shows the tim-
                        ing diagram.

        Reset Command

                        Writing the reset command resets the device to the read or erase-suspend-read
                        mode. Address bits are don't cares for this command.

                        The reset command may be written between the sequence cycles in an erase
                        command sequence before erasing begins. This resets the device to the read
                        mode. Once erasure begins, however, the device ignores reset commands until
                        the operation is complete.

                        The reset command may be written between the sequence cycles in a program
                        command sequence before programming begins. This resets the device to the
                        read mode. If the program command sequence is written while the device is in
                        the Erase Suspend mode, writing the reset command returns the device to the
                        erase-suspend-read mode. Once programming begins, however, the device ig-
                        nores reset commands until the operation is complete.

                        The reset command may be written between the sequence cycles in an autose-
                        lect command sequence. Once in the autoselect mode, the reset command must
                        be written to return to the read mode. If the device entered the autoselect mode
                        while in the Erase Suspend mode, writing the reset command returns the device
                        to the erase-suspend-read mode.

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                              43
    Advance Information

    If DQ5 goes high during a program or erase operation, writing the reset com-
    mand returns the device to the read mode (or erase-suspend-read mode if the
    device was in Erase Suspend).

    Note that if DQ1 goes high during a Write Buffer Programming operation, the
    system must write the Write-to-Buffer-Abort Reset command sequence to reset
    the device for the next operation.

    Autoselect Command Sequence

                The autoselect command sequence allows the host system to read several iden-
                tifier codes at specific addresses:

                    Identifier Code          A7:A0   A6:A-1
                                             (x16)     (x8)
                    Manufacturer ID                     00h
                   Device ID, Cycle 1          00h      02h
                   Device ID, Cycle 2          01h      1Ch
                   Device ID, Cycle 3          0Eh      1Eh
    Secured Silicon Sector Factory Protect     0Fh      06h
                 Sector Protect Verify         03h
                                            (SA)02h  (SA)04h

    Note: The device ID is read over three cycles. SA = Sector Address

    The autoselect command sequence is initiated by first writing two unlock cycles.
    This is followed by a third write cycle that contains the autoselect command. The
    device then enters the autoselect mode. The system may read at any address
    any number of times without initiating another autoselect command sequence:

    The system must write the reset command to return to the read mode (or erase-
    suspend-read mode if the device was previously in Erase Suspend).

    Enter/Exit Secured Silicon Sector Command Sequence

                The Secured Silicon Sector region provides a secured data area containing an
                8-word/16-byte random Electronic Serial Number (ESN). The system can access
                the Secured Silicon Sector region by issuing the three-cycle Enter Secured Sili-
                con Sector command sequence. The device continues to access the Secured
                Silicon Sector region until the system issues the four-cycle Exit Secured Silicon
                Sector command sequence. The Exit Secured Silicon Sector command sequence
                returns the device to normal operation. Table 30 on page 54 and Table 31 on
                page 55 show the address and data requirements for both command sequences.
                See also Secured Silicon Sector Flash Memory Region on page 37 for further in-
                formation. Note that the ACC function and unlock bypass modes are not available
                when the Secured Silicon Sector is enabled.

    Word Program Command Sequence

    Programming is a four-bus-cycle operation. The program command sequence is
    initiated by writing two unlock write cycles, followed by the program set-up com-
    mand. The program address and data are written next, which in turn initiate the
    Embedded Program algorithm. The system is not required to provide further
    controls or timings. The device automatically provides internally generated pro-
    gram pulses and verifies the programmed cell margin. Table 30 on page 54 and
    Table 31 on page 55 show the address and data requirements for the word pro-
    gram command sequence, respectively.

44  S29GL-A MirrorBitTM Flash Family                          S29GL-A_00_A3 April 22, 2005
                              Advance Information

When the Embedded Program algorithm is complete, the device then returns to
the read mode and addresses are no longer latched. The system can determine
the status of the program operation by using DQ7 or DQ6. Refer to the Write Op-
eration Status section for information on these status bits. Any commands
written to the device during the Embedded Program Algorithm are ignored. Note
that the Secured Silicon Sector, autoselect, and CFI functions are unavailable
when a program operation is in progress. Note that a hardware reset immedi-
ately terminates the program operation. The program command sequence
should be reinitiated once the device returns to the read mode, to ensure data
integrity.

Programming is allowed in any sequence of address locations and across sector
boundaries. Programming to the same word address multiple times without in-
tervening erases (incremental bit programming) requires a modified
programming method. For such application requirements, please contact your
local Spansion representative. Word programming is supported for backward
compatibility with existing Flash driver software and for occasional writing of in-
dividual words. Use of write buffer programming (see below) is strongly
recommended for general programming use when more than a few words are to
be programmed. The effective word programming time using write buffer pro-
gramming is approximately four times shorter than the single word
programming time.

Any bit in a word cannot be programmed from 0 back to a 1. Attempting
to do so may cause the device to set DQ5=1, or cause DQ7 and DQ6 status bits
to indicate the operation was successful. However, a succeeding read shows that
the data is still 0. Only erase operations can convert a 0 to a 1.

Unlock Bypass Command Sequence

The unlock bypass feature allows the system to program words to the device
faster than using the standard program command sequence. The unlock bypass
command sequence is initiated by first writing two unlock cycles. This is followed
by a third write cycle containing the unlock bypass command, 20h. The device
then enters the unlock bypass mode. A two-cycle unlock bypass mode command
sequence is all that is required to program in this mode. The first cycle in this
sequence contains the unlock bypass program command, A0h; the second cycle
contains the program address and data. Additional data is programmed in the
same manner. This mode dispenses with the initial two unlock cycles required in
the standard program command sequence, resulting in faster total programming
time. Table 30 on page 54 and Table 31 on page 55 show the requirements for
the command sequence.

During the unlock bypass mode, only the Unlock Bypass Program and Unlock By-
pass Reset commands are valid. To exit the unlock bypass mode, the system
must issue the two-cycle unlock bypass reset command sequence. The first cycle
must contain the data 90h. The second cycle must contain the data 00h. The de-
vice then returns to the read mode.

Write Buffer Programming

Write Buffer Programming allows the system write to a maximum of 16 words/
32 bytes in one programming operation. This results in faster effective program-
ming time than the standard programming algorithms. The Write Buffer
Programming command sequence is initiated by first writing two unlock cycles.
This is followed by a third write cycle containing the Write Buffer Load command
written at the Sector Address in which programming occurs. The fourth cycle

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                       45
    Advance Information

    writes the sector address and the number of word locations, minus one, to be
    programmed. For example, if the system programs six unique address locations,
    then 05h should be written to the device. This tells the device how many write
    buffer addresses are loaded with data and therefore when to expect the Program
    Buffer to Flash command. The number of locations to program cannot exceed
    the size of the write buffer or the operation aborts.

    The fifth cycle writes the first address location and data to be programmed. The
    write-buffer-page is selected by address bits AMAXA4. All subsequent address/
    data pairs must fall within the selected-write-buffer-page. The system then
    writes the remaining address/data pairs into the write buffer. Write buffer loca-
    tions may be loaded in any order.

    The write-buffer-page address must be the same for all address/data pairs
    loaded into the write buffer. (This means Write Buffer Programming cannot be
    performed across multiple write-buffer pages.) This also means that Write Buffer
    Programming cannot be performed across multiple sectors. If the system at-
    tempts to load programming data outside of the selected write-buffer page, the
    operation aborts.

    Note that if a Write Buffer address location is loaded multiple times, the address/
    data pair counter is decremented for every data load operation. The host system
    must therefore account for loading a write-buffer location more than once. The
    counter decrements for each data load operation, not for each unique write-
    buffer-address location. Note also that if an address location is loaded more than
    once into the buffer, the final data loaded for that address is programmed.

    Once the specified number of write buffer locations are loaded, the system must
    then write the Program Buffer to Flash command at the sector address. Any
    other address and data combination aborts the Write Buffer Programming oper-
    ation. The device then begins programming. Data polling should be used while
    monitoring the last address location loaded into the write buffer. DQ7, DQ6,
    DQ5, and DQ1 should be monitored to determine the device status during Write
    Buffer Programming.

    The write-buffer programming operation can be suspended using the standard
    program suspend/resume commands. Upon successful completion of the Write
    Buffer Programming operation, the device is ready to execute the next
    command.

    The Write Buffer Programming Sequence can be aborted in the following ways:

     Load a value that is greater than the page buffer size during the Number of
        Locations to Program step.

     Write to an address in a sector different than the one specified during the
        Write-Buffer-Load command.

     Write an Address/Data pair to a different write-buffer-page than the one se-
        lected by the Starting Address during the write buffer data loading stage of
        the operation.

     Write data other than the Confirm Command after the specified number of
        data load cycles.

    The abort condition is indicated by DQ1 = 1, DQ7 = DATA# (for the last address
    location loaded), DQ6 = toggle, and DQ5= 0. A Write-to-Buffer-Abort Reset
    command sequence must be written to reset the device for the next operation.

    Note that the Secured Silicon Sector, autoselect, and CFI functions are unavail-
    able when a program operation is in progress.This flash device is capable of
    handling multiple write buffer programming operations on the same write buffer

46  S29GL-A MirrorBitTM Flash Family  S29GL-A_00_A3 April 22, 2005
              Advance Information

address range without intervening erases. For applications requiring incremental
bit programming, a modified programming method is required; please contact
your local Spansion representative. Any bit in a write buffer address range
cannot be programmed from 0 back to a 1. Attempting to do so may cause
the device to set DQ5=1, of cause the DQ7 and DQ6 status bits to indicate the
operation was successful. However, a succeeding read shows that the data is still
0. Only erase operations can convert a 0 to a 1.

Accelerated Program
The device offers accelerated program operations through the WP#/ACC or ACC
pin depending on the particular product. When the system asserts VHH on the
WP#/ACC or ACC pin. The device uses the higher voltage on the WP#/ACC or
ACC pin to accelerate the operation. Note that the WP#/ACC pin must not be at
VHH for operations other than accelerated programming, or device damage may
result. WP# contains an internal pullup; when unconnected, WP# is at VIH.
Figure 3, on page 48 illustrates the algorithm for the program operation. Refer
to the Erase and Program OperationsAC Characteristics on page 66 for param-
eters, and Figure 14, on page 68 for timing diagrams.

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                     47
                Advance Information

                   Write "Write to Buffer"                     Part of "Write to Buffer"
                        command and                            Command Sequence
                       Sector Address
                                                                     Write to a different
                Write number of addresses                               sector address
                 to program minus 1(WC)
                                                                 Write to buffer ABORTED.
                    and Sector Address                           Must write "Write-to-buffer

                Write first address/data                           Abort Reset" command
                                                                      sequence to return
                Yes                                                      to read mode.
                                          WC = 0 ?

                No

                Abort Write to                      Yes

                Buffer Operation?

    (Note 1)                          No
                Write next address/data pair

                WC = WC - 1

                Write program buffer to
                 flash sector address

                 Read DQ7 - DQ0 at
                Last Loaded Address

           No                                             Yes
    DQ1 = 1?                  DQ7 = Data?

           Yes                          No
                No

                                DQ5 = 1?

                                        Yes

                       Read DQ7 - DQ0 with
                       address = Last Loaded

                                 Address

    (Note 2)                               Yes
                DQ7 = Data?

                No

    (Note 3)    FAIL or ABORT                                  PASS

Notes:
1. When Sector Address is specified, any address in the selected sector is acceptable. However, when loading Write-Buffer address locations

      with data, all addresses must fall within the selected Write-Buffer Page.
2. DQ7 may change simultaneously with DQ5. Therefore, DQ7 should be verified.
3. If this flowchart location was reached because DQ5= 1, then the device FAILED. If this flowchart location was reached because DQ1= 1,

      then the Write to Buffer operation was ABORTED. In either case, the proper reset command must be written before the device can begin
      another operation. If DQ1= 1, write the Write-Buffer-Programming-Abort-Reset command. if DQ5= 1, write the Reset command.
4. See Table 30 on page 54 and Table 31 on page 55 for command sequences required for write buffer programming.

    Figure 3. Write Buffer Programming Operation

48              S29GL-A MirrorBitTM Flash Family                                              S29GL-A_00_A3 April 22, 2005
                              Advance Information

                                                 START

                                                     Write Program
                                                 Command Sequence

                              Embedded            Data Poll
                                 Program         from System
                                 algorithm

                              in progress

                                                 Verify Data?              No

                                                   Yes

                              Increment Address  No
                                                            Last Address?

                                                                                                   Yes

                                                                                        Programming
                                                                                          Completed

                   Note: See Table 30 on page 54 and Table 31 on page 55 for program command sequence.

                                            Figure 4. Program Operation

Program Suspend/Program Resume Command Sequence

            The Program Suspend command allows the system to interrupt a programming
            operation or a Write to Buffer programming operation so that data can be read
            from any non-suspended sector. When the Program Suspend command is writ-
            ten during a programming process, the device halts the program operation
            within 15 s maximum (5s typical) and updates the status bits. Addresses are
            not required when writing the Program Suspend command.

            After the programming operation is suspended, the system can read array data
            from any non-suspended sector. The Program Suspend command may also be
            issued during a programming operation while an erase is suspended. In this
            case, data may be read from any addresses not in Erase Suspend or Program
            Suspend. If a read is needed from the Secured Silicon Sector area (One-time
            Program area), then user must use the proper command sequences to enter and
            exit this region. Note that the Secured Silicon Sector, autoselect, and CFI func-
            tions are unavailable when a program operation is in progress.

            The system may also write the autoselect command sequence when the device
            is in the Program Suspend mode. The system can read as many autoselect codes
            as required. When the device exits the autoselect mode, the device reverts to
            the Program Suspend mode, and is ready for another valid operation. See Au-
            toselect Command Sequence on page 44 for more information.

            After the Program Resume command is written, the device reverts to program-
            ming. The system can determine the status of the program operation using the

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                          49
        Advance Information

    DQ7 or DQ6 status bits, just as in the standard program operation. See Write
    Operation Status on page 56 for more information.

    The system must write the Program Resume command (address bits are don't
    care) to exit the Program Suspend mode and continue the programming opera-
    tion. Further writes of the Resume command are ignored. Another Program
    Suspend command can be written after the device resumes programming.

          Program Operation    Write Program Suspend
           or Write-to-Buffer  Command Sequence
        Sequence in Progress
                               Command is also valid for
          Write address/data   Erase-suspended-program
               XXXh/B0h        operations

               Wait 15 s

        Read data as           Autoselect and SecSi Sector
           required            read operations are also allowed

                               Data cannot be read from erase- or
                               program-suspended sectors

    No  Done

        reading?

                        Yes    Write Program Resume
                               Command Sequence
        Write address/data
             XXXh/30h

                                                          Device reverts to
                                                          operation prior to
                                                          Program Suspend

                                     Figure 5. Program Suspend/Program Resume

    Chip Erase Command Sequence

                Chip erase is a six bus cycle operation. The chip erase command sequence is ini-
                tiated by writing two unlock cycles, followed by a set-up command. Two
                additional unlock write cycles are then followed by the chip erase command,
                which in turn invokes the Embedded Erase algorithm. The device does not re-
                quire the system to preprogram prior to erase. The Embedded Erase algorithm
                automatically preprograms and verifies the entire memory for an all zero data
                pattern prior to electrical erase. The system is not required to provide any con-
                trols or timings during these operations. Table 30 on page 54 and Table 31 on
                page 55 show the address and data requirements for the chip erase command
                sequence.

                When the Embedded Erase algorithm is complete, the device returns to the read
                mode and addresses are no longer latched. The system can determine the status
                of the erase operation by using DQ7, DQ6, or DQ2. Refer to Write Operation Sta-
                tus on page 56 for information on these status bits.

                Any commands written during the chip erase operation are ignored. However,
                note that a hardware reset immediately terminates the erase operation. If this

50      S29GL-A MirrorBitTM Flash Family                           S29GL-A_00_A3 April 22, 2005
                                    Advance Information

                        occurs, the chip erase command sequence should be reinitiated once the device
                        returns to reading array data, to ensure data integrity.

                        Figure 6, on page 52 illustrates the algorithm for the erase operation. Refer to
                        Table 38 on page 70 for parameters, and Figure 18, on page 74 for timing
                        diagrams.

Sector Erase Command Sequence

                        Sector erase is a six bus cycle operation. The sector erase command sequence
                        is initiated by writing two unlock cycles, followed by a set-up command. Two ad-
                        ditional unlock cycles are written, and are then followed by the address of the
                        sector to be erased, and the sector erase command. Table 30 on page 54 and
                        Table 31 on page 55 shows the address and data requirements for the sector
                        erase command sequence.

                        The device does not require the system to preprogram prior to erase. The Em-
                        bedded Erase algorithm automatically programs and verifies the entire memory
                        for an all zero data pattern prior to electrical erase. The system is not required
                        to provide any controls or timings during these operations.

                        After the command sequence is written, a sector erase time-out of 50 s occurs.
                        During the time-out period, additional sector addresses and sector erase com-
                        mands may be written. Loading the sector erase buffer may be done in any
                        sequence, and the number of sectors may be from one sector to all sectors. The
                        time between these additional cycles must be less than 50 s, otherwise erasure
                        may begin. Any sector erase address and command following the exceeded
                        time-out may or may not be accepted. It is recommended that processor inter-
                        rupts be disabled during this time to ensure all commands are accepted. The
                        interrupts can be re-enabled after the last Sector Erase command is written. Any
                        command other than Sector Erase or Erase Suspend during the time-out
                        period resets the device to the read mode. Note that the Secured Silicon
                        Sector, autoselect, and CFI functions are unavailable when an erase op-
                        eration is in progress. The system must rewrite the command sequence and
                        any additional addresses and commands.

                        The system can monitor DQ3 to determine if the sector erase timer has timed
                        out (See the section on DQ3: Sector Erase Timer.). The time-out begins from the
                        rising edge of the final WE# pulse in the command sequence.

                        When the Embedded Erase algorithm is complete, the device returns to reading
                        array data and addresses are no longer latched. The system can determine the
                        status of the erase operation by reading DQ7, DQ6, or DQ2 in the erasing sector.
                        Refer to the Write Operation Status section for information on these status bits.

                        Once the sector erase operation begins, only the Erase Suspend command is
                        valid. All other commands are ignored. However, note that a hardware reset
                        immediately terminates the erase operation. If that occurs, the sector erase
                        command sequence should be reinitiated once the device returns to reading
                        array data, to ensure data integrity.

                        Figure 6, on page 52 illustrates the algorithm for the erase operation. Refer to
                        Table 38 on page 70 for parameters, and Figure 18, on page 74 for timing
                        diagrams.

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                              51
    Advance Information

    START

         Write Erase
    Command Sequence

         (Notes 1, 2)

          Data Poll to Erasing  Embedded
           Bank from System     Erase
                                algorithm
    No                          in progress
                Data = FFh?

                                                                        Yes

                                                        Erasure Completed

                                              Notes:
                                                   1.See Table 30 and Table 31 for program command sequence.
                                                   2.See the section on DQ3 for information on the sector erase timer.

                                                   Figure 6. Erase Operation

    Erase Suspend/Erase Resume Commands

                The Erase Suspend command, B0h, allows the system to interrupt a sector erase
                operation and then read data from, or program data to, any sector not selected
                for erasure. This command is valid only during the sector erase operation, in-
                cluding the 50 s time-out period during the sector erase command sequence.
                The Erase Suspend command is ignored if written during the chip erase opera-
                tion or Embedded Program algorithm.

                When the Erase Suspend command is written during the sector erase operation,
                the device requires a typical of 5 s (maximum of 20 s) to suspend the erase
                operation. However, when the Erase Suspend command is written during the
                sector erase time-out, the device immediately terminates the time-out period
                and suspends the erase operation.

                After the erase operation is suspended, the device enters the erase-sus-
                pend-read mode. The system can read data from or program data to any sector
                not selected for erasure. (The device erase suspends all sectors selected for era-
                sure.) Reading at any address within erase-suspended sectors produces status
                information on DQ7DQ0. The system can use DQ7, or DQ6 and DQ2 together,
                to determine if a sector is actively erasing or is erase-suspended. Refer to Write
                Operation Status on page 56 for information on these status bits.

52  S29GL-A MirrorBitTM Flash Family         S29GL-A_00_A3 April 22, 2005
              Advance Information

After an erase-suspended program operation is complete, the device returns to
the erase-suspend-read mode. The system can determine the status of the pro-
gram operation using the DQ7 or DQ6 status bits, just as in the standard word
program operation. Refer to Write Operation Status on page 56 for more
information.

In the erase-suspend-read mode, the system can also issue the autoselect com-
mand sequence. Refer to the Autoselect Mode on page 30 and Autoselect
Command Sequence on page 44 sections for details.

To resume the sector erase operation, the system must write the Erase Resume
command. Further writes of the Resume command are ignored. Another Erase
Suspend command can be written after the chip resumes erasing.

Note: During an erase operation, this flash device performs multiple internal operations which are in-

visible to the system. When an erase operation is suspended, any of the internal operations that were
not fully completed must be restarted. As such, if this flash device is continually issued suspend/resume
commands in rapid succession, erase progress is impeded as a function of the number of suspends. The
result is a longer cumulative erase time than without suspends. Note that the additional suspends do not
affect device reliability or future performance. In most systems rapid erase/suspend activity occurs only
briefly. In such cases, erase performance is not significantly impacted.

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                             53
                                                                           Advance Information

    Command Definitions

                                 Table 30. Command Definitions (x16 Mode, BYTE# = VIH)

Autoselect (Note 7)Command                                                                 Bus Cycles (Notes 25)
                                                                   CyclesSequence
                 (Note 1)                                                  First   Second  Third                 Fourth       Fifth       Sixth

Read (Note 5)                                                            1 RA RD

Reset (Note 6)                                                           1 XXX F0

    Manufacturer ID                                                      4 555 AA 2AA 55 555 90 X00              0001

    Device ID (Note 8)                                                   6 555 AA 2AA 55 555 90 X01              227E X0E (Note 19) X0F (Note 19)

    Device ID (Note 9)                                                   4 555 AA 2AA 55 555 90 X01 (Note 18)

    Secured Silicon Sector Factory Protect 4 555 AA 2AA 55 555 90 X03 (Note 10)

    Sector Group Protect Verify                                          4 555 AA 2AA 55 555 90 (SA)X02 00/01
    (Note 11)

Enter Secured Silicon Sector Region                                      3 555 AA 2AA 55 555 88
Exit Secured Silicon Sector Region
Program                                                                  4 555 AA 2AA 55 555 90 XXX              00
Write to Buffer (Note 12)
Program Buffer to Flash                                                  4 555 AA 2AA 55 555 A0              PA  PD
Write to Buffer Abort Reset (Note 13)
Unlock Bypass                                                            3 555 AA 2AA 55 SA 25               SA  WC      PA   PD WBL PD
Unlock Bypass Program (Note 14)
Unlock Bypass Reset (Note 15)                                            1 SA 29
Chip Erase
Sector Erase                                                             3 555 AA 2AA 55 555 F0
Program/Erase Suspend (Note 16)
Program/Erase Resume (Note 17)                                           3 555 AA 2AA 55 555 20
CFI Query (Note 18)
                                                                         2 XXX A0 PA PD

                                                                         2 XXX 90 XXX 00

                                                                         6 555 AA 2AA 55 555 80 555              AA      2AA  55     555  10

                                                                         6 555 AA 2AA 55 555 80 555              AA 2AA 55           SA   30

                                                                         1 XXX B0

                                                                         1 XXX 30

                                                                         1 55 98

Legend:

X = Don't care                                                                             PD = Program Data for location PA. Data latches on rising edge of
RA = Read Address of memory location to be read.                                           WE# or CE# pulse, whichever happens first.
RD = Read Data read from location RA during read operation.                                SA = Sector Address of sector to be verified (in autoselect mode) or
PA = Program Address. Addresses latch on falling edge of WE# or                            erased. Address bits A21A15 uniquely select any sector.
CE# pulse, whichever happens later.                                                        WBL = Write Buffer Location. Address must be within same write
                                                                                           buffer page as PA.
                                                                                           WC = Word Count. Number of write buffer locations to load minus 1.

Notes:
1. See Table 4 on page 18 for description of bus operations.
2. All values are in hexadecimal.
3. Shaded cells indicate read cycles. All others are write cycles.
4. During unlock and command cycles, when lower address bits are 555 or 2AA as shown in table, address bits above A11 and data bits

      above DQ7 are don't care.
5. No unlock or command cycles required when device is in read mode.
6. Reset command is required to return to read mode (or to erase-suspend-read mode if previously in Erase Suspend) when device is in

      autoselect mode, or if DQ5 goes high while device is providing status information.
7. Fourth cycle of the autoselect command sequence is a read cycle. Data bits DQ15DQ8 are don't care. Except for RD, PD and WC.

      SeeAutoselect Command Sequence on page 44 for more information.
8. For S29GL064A and S29GL032A, Device ID must be read in three cycles.
9. For S29GL016A, Device ID must be read in one cycle.
10. Refer to Table 15 on page 31 for data indicating Secured Silicon Sector factory protect status.
11. Data is 00h for an unprotected sector group and 01h for a protected sector group.
12. Total number of cycles in command sequence is determined by number of words written to write buffer. Maximum number of cycles in

      command sequence is 21, including Program Buffer to Flash command.
13. Command sequence resets device for next command after aborted write-to-buffer operation.
14. Unlock Bypass command is required prior to Unlock Bypass Program command.
15. Unlock Bypass Reset command is required to return to read mode when device is in unlock bypass mode.
16. System may read and program in non-erasing sectors, or enter autoselect mode, when in Erase Suspend mode. Erase Suspend command

      is valid only during a sector erase operation.
17. Erase Resume command is valid only during Erase Suspend mode.
18. Command is valid when device is ready to read array data or when device is in autoselect mode.
19. Refer to Table 15 on page 31, for individual Device IDs per device density and model number.

54                                                                         S29GL-A MirrorBitTM Flash Family                   S29GL-A_00_A3 April 22, 2005
                              Advance Information

                              Table 31. Command Definitions (x8 Mode, BYTE# = VIL)

Autoselect (Note 8)                                                                         Bus Cycles (Notes 25)
                                                             Cycles
Command Sequence                                                     First   Second  Third             Fourth            Fifth          Sixth
          (Note 1)                                                                                                              Addr Data

                                                                     Addr Data Addr Data Addr Data Addr  Data Addr Data

Read (Note 6)                                                      1 RA RD

Reset (Note 7)                                                     1 XXX F0

Manufacturer ID                                                    4 AAA AA 555 55 AAA 90 X00            01

Device ID (Note 9)                                                 6 AAA AA 555 55 AAA 90 X02            7E         X1C (Note 18) X1E (Note 18)

Device ID(Note 10)                                                 4 AAA AA 555 55 AAA 90 X02 (Note 11)

Secured Silicon Sector Factory                                     4 AAA AA 555 55 AAA 90 X06 (Note 10)
Protect

Sector Group Protect Verify                                        4 AAA AA 555 55 AAA 90 (SA)X04 00/01
(Note 12)

Enter Secured Silicon Sector Region 3 AAA AA 555 55 AAA 88

Exit Secured Silicon Sector Region                                 4 AAA AA 555 55 AAA 90 XXX            00

Write to Buffer (Note 13)                                          3 AAA AA 555 55 SA 25    SA           BC         PA   PD     WBL  PD

Program Buffer to Flash                                            1 SA 29

Write to Buffer Abort Reset (Note 14) 3 AAA AA 555 55 AAA F0

Chip Erase                                                         6 AAA AA 555 55 AAA 80 AAA            AA         555  55     AAA  10

Sector Erase                                                       6 AAA AA 555 55 AAA 80 AAA            AA         555  55     SA   30

Program/Erase Suspend (Note 15)                                    1 XXX B0

Program/Erase Resume (Note 16)                                     1 XXX 30

CFI Query (Note 17)                                                1 AA 98

Legend:

X = Don't care                                                                       PD = Program Data for location PA. Data latches on rising edge of
RA = Read Address of memory location to be read.                                     WE# or CE# pulse, whichever happens first.
RD = Read Data read from location RA during read operation.                          SA = Sector Address of sector to be verified (in autoselect mode) or
PA = Program Address. Addresses latch on falling edge of WE# or                      erased. Address bits A21A15 uniquely select any sector.
CE# pulse, whichever happens later.                                                  WBL = Write Buffer Location. Address must be within same write
                                                                                     buffer page as PA.
                                                                                     BC = Byte Count. Number of write buffer locations to load minus 1.

Notes:
1. See Table 4 on page 18 for description of bus operations.
2. All values are in hexadecimal.
3. Shaded cells indicate read cycles. All others are write cycles.

4. During unlock and command cycles, when lower address bits are 555 or AAA as shown in table, address bits above A11 are don't care.
5. Unless otherwise noted, address bits A21A11 are don't cares.

6. No unlock or command cycles required when device is in read mode.
7. Reset command is required to return to read mode (or to erase-suspend-read mode if previously in Erase Suspend) when device is in

      autoselect mode, or if DQ5 goes high while device is providing status information.
8. Fourth cycle of autoselect command sequence is a read cycle. Data bits DQ15DQ8 are don't care. See Autoselect Command Sequence on

      page 44e or more information.
9. For S29GL064A and S29GL032A Device ID must be read in three cycles.
10. For S29GL016A, Device ID must be read in one cycle.

11. Refer to Table 15 on page 31, for data indicating Secured Silicon Sector factory protect status.
12. Data is 00h for an unprotected sector group and 01h for a protected sector group.

13. Total number of cycles in command sequence is determined by number of bytes written to write buffer. Maximum number of cycles in
      command sequence is 37, including Program Buffer to Flash command.

14. Command sequence resets device for next command after aborted write-to-buffer operation.
15. System may read and program in non-erasing sectors, or enter autoselect mode, when in Erase Suspend mode. Erase Suspend command

      is valid only during a sector erase operation.
16. Erase Resume command is valid only during Erase Suspend mode.
17. Command is valid when device is ready to read array data or when device is in autoselect mode.

18. Refer to Table 15 on page 31, for individual Device IDs per device density and model number.

April 22, 2005 S29GL-A_00_A3                                         S29GL-A MirrorBitTM Flash Family                                    55
                                                     Advance Information

    Write Operation Status

                The device provides several bits to determine the status of a program or erase
                operation: DQ2, DQ3, DQ5, DQ6, and DQ7. Table 32 on page 61 and the follow-
                ing subsections describe the function of these bits. DQ7 and DQ6 each offer a
                method for determining whether a program or erase operation is complete or in
                progress. The device also provides a hardware-based output signal, RY/BY#, to
                determine whether an Embedded Program or Erase operation is in progress or is
                completed.

    DQ7: Data# Polling

                The Data# Polling bit, DQ7, indicates to the host system whether an Embedded
                Program or Erase algorithm is in progress or completed, or whether the device
                is in Erase Suspend. Data# Polling is valid after the rising edge of the final WE#
                pulse in the command sequence.

                During the Embedded Program algorithm, the device outputs on DQ7 the com-
                plement of the datum programmed to DQ7. This DQ7 status also applies to
                programming during Erase Suspend. When the Embedded Program algorithm is
                complete, the device outputs the datum programmed to DQ7. The system must
                provide the program address to read valid status information on DQ7. If a pro-
                gram address falls within a protected sector, Data# Polling on DQ7 is active for
                approximately 1 s, then the device returns to the read mode.

                During the Embedded Erase algorithm, Data# Polling produces a 0 on DQ7.
                When the Embedded Erase algorithm is complete, or if the device enters the
                Erase Suspend mode, Data# Polling produces a 1 on DQ7. The system must pro-
                vide an address within any of the sectors selected for erasure to read valid status
                information on DQ7.

                After an erase command sequence is written, if all sectors selected for erasing
                are protected, Data# Polling on DQ7 is active for approximately 100 s, then the
                device returns to the read mode. If not all selected sectors are protected, the
                Embedded Erase algorithm erases the unprotected sectors, and ignores the se-
                lected sectors that are protected. However, if the system reads DQ7 at an
                address within a protected sector, the status may not be valid.

                Just prior to the completion of an Embedded Program or Erase operation, DQ7
                may change asynchronously with DQ0DQ6 while Output Enable (OE#) is as-
                serted low. That is, the device may change from providing status information to
                valid data on DQ7. Depending on when the system samples the DQ7 output, it
                may read the status or valid data. Even if the device completed the program or
                erase operation and DQ7 has valid data, the data outputs on DQ0DQ6 may be
                still invalid. Valid data on DQ0DQ7 appears on successive read cycles.

                Table 32 on page 61 shows the outputs for Data# Polling on DQ7. Figure 7, on
                page 57 shows the Data# Polling algorithm. Figure 19, on page 74 shows the
                Data# Polling timing diagram.

56  S29GL-A MirrorBitTM Flash Family  S29GL-A_00_A3 April 22, 2005
                              Advance Information

                                        START

                                  Read DQ15DQ0
                                       Addr = VA

                                  DQ7 = Data?       Yes

                                  No

                              No  DQ5 = 1?

                                               Yes

                                  Read DQ15DQ0
                                       Addr = VA

                                  DQ7 = Data?       Yes

                                  No

                                  FAIL                   PASS

Notes:
1. VA = Valid address for programming. During a sector erase operation, a valid address is any sector address within the sector being erased.

      During chip erase, a valid address is any non-protected sector address.
2. DQ7 should be rechecked even if DQ5 = 1 because DQ7 may change simultaneously with DQ5.

                                                    Figure 7. Data# Polling Algorithm

RY/BY#: Ready/Busy#

            The RY/BY# is a dedicated, open-drain output pin which indicates whether an
            Embedded Algorithm is in progress or complete. The RY/BY# status is valid after
            the rising edge of the final WE# pulse in the command sequence. Since RY/BY#
            is an open-drain output, several RY/BY# pins can be tied together in parallel with
            a pull-up resistor to VCC.

            If the output is low (Busy), the device is actively erasing or programming. (This
            includes programming in the Erase Suspend mode.) If the output is high
            (Ready), the device is in the read mode, the standby mode, or in the erase-sus-
            pend-read mode. Table 32 on page 61 shows the outputs for RY/BY#.

April 22, 2005 S29GL-A_00_A3      S29GL-A MirrorBitTM Flash Family                              57
                                                     Advance Information

    DQ6: Toggle Bit I

                Toggle Bit I on DQ6 indicates whether an Embedded Program or Erase algorithm
                is in progress or complete, or whether the device entered the Erase Suspend
                mode. Toggle Bit I may be read at any address, and is valid after the rising edge
                of the final WE# pulse in the command sequence (prior to the program or erase
                operation), and during the sector erase time-out.

                During an Embedded Program or Erase algorithm operation, successive read cy-
                cles to any address cause DQ6 to toggle. The system may use either OE# or CE#
                to control the read cycles. When the operation is complete, DQ6 stops toggling.

                After an erase command sequence is written, if all sectors selected for erasing
                are protected, DQ6 toggles for approximately 100 s, then returns to reading
                array data. If not all selected sectors are protected, the Embedded Erase algo-
                rithm erases the unprotected sectors, and ignores the selected sectors that are
                protected.

                The system can use DQ6 and DQ2 together to determine whether a sector is ac-
                tively erasing or is erase-suspended. When the device is actively erasing (that
                is, the Embedded Erase algorithm is in progress), DQ6 toggles. When the device
                enters the Erase Suspend mode, DQ6 stops toggling. However, the system must
                also use DQ2 to determine which sectors are erasing or erase-suspended. Alter-
                natively, the system can use DQ7 (see the subsection onDQ7: Data# Polling on
                page 56).

                If a program address falls within a protected sector, DQ6 toggles for approxi-
                mately 1 s after the program command sequence is written, then returns to
                reading array data.

                DQ6 also toggles during the erase-suspend-program mode, and stops toggling
                once the Embedded Program algorithm is complete.

                Table 32 on page 61 shows the outputs for Toggle Bit I on DQ6. Figure 8, on page
                59 shows the toggle bit algorithm. Figure 20, on page 75 shows the toggle bit
                timing diagrams. Figure 21, on page 75 shows the differences between DQ2 and
                DQ6 in graphical form. See also the subsection on DQ2: Toggle Bit II on page 60.

58  S29GL-A MirrorBitTM Flash Family  S29GL-A_00_A3 April 22, 2005
                              Advance Information

                                        START
                                  Read DQ7DQ0
                                  Read DQ7DQ0

                                  Toggle Bit       No

                                  = Toggle?

                                  Yes

                              No  DQ5 = 1?

                                  Yes

                                  Read DQ7DQ0
                                        Twice

                                  Toggle Bit       No

                                  = Toggle?

                                  Yes

                                   Program/Erase      Program/Erase
                                   Operation Not   Operation Complete
                                  Complete, Write
                                  Reset Command

                              Note: The system should recheck the toggle bit even if DQ5 = 1 because the toggle bit may

                              stop toggling as DQ5 changes to 1. See the subsections on DQ6 and DQ2 for more information.

                                  Figure 8. Toggle Bit Algorithm

April 22, 2005 S29GL-A_00_A3      S29GL-A MirrorBitTM Flash Family                                                         59
    Advance Information

    DQ2: Toggle Bit II

                The "Toggle Bit II" on DQ2, when used with DQ6, indicates whether a particular
                sector is actively erasing (that is, the Embedded Erase algorithm is in progress),
                or whether that sector is erase-suspended. Toggle Bit II is valid after the rising
                edge of the final WE# pulse in the command sequence.

                DQ2 toggles when the system reads at addresses within those sectors that were
                selected for erasure. (The system may use either OE# or CE# to control the read
                cycles.) But DQ2 cannot distinguish whether the sector is actively erasing or is
                erase-suspended. DQ6, by comparison, indicates whether the device is actively
                erasing, or is in Erase Suspend, but cannot distinguish which sectors are selected
                for erasure. Thus, both status bits are required for sector and mode information.
                Refer to Table 32 on page 61 to compare outputs for DQ2 and DQ6.

                Figure 8, on page 59 shows the toggle bit algorithm in flowchart form, and the
                section "DQ2: Toggle Bit II" explains the algorithm. See also the RY/BY#: Ready/
                Busy# subsection. Figure 20, on page 75 shows the toggle bit timing diagram.
                Figure 21, on page 75 shows the differences between DQ2 and DQ6 in graphical
                form.

    Reading Toggle Bits DQ6/DQ2

                Refer to Figure 8, on page 59 for the following discussion. Whenever the system
                initially begins reading toggle bit status, it must read DQ7DQ0 at least twice in
                a row to determine whether a toggle bit is toggling. Typically, the system would
                note and store the value of the toggle bit after the first read. After the second
                read, the system would compare the new value of the toggle bit with the first. If
                the toggle bit is not toggling, the device completed the program or erase oper-
                ation. The system can read array data on DQ7DQ0 on the following read cycle.

                However, if after the initial two read cycles, the system determines that the tog-
                gle bit is still toggling, the system also should note whether the value of DQ5 is
                high (see the section on DQ5). If it is, the system should then determine again
                whether the toggle bit is toggling, since the toggle bit may have stopped toggling
                just as DQ5 went high. If the toggle bit is no longer toggling, the device success-
                fully completed the program or erase operation. If it is still toggling, the device
                did not completed the operation successfully, and the system must write the
                reset command to return to reading array data.

                The remaining scenario is that the system initially determines that the toggle bit
                is toggling and DQ5 has not gone high. The system may continue to monitor the
                toggle bit and DQ5 through successive read cycles, determining the status as de-
                scribed in the previous paragraph. Alternatively, it may choose to perform other
                system tasks. In this case, the system must start at the beginning of the algo-
                rithm when it returns to determine the status of the operation (top of Figure 8,
                on page 59).

    DQ5: Exceeded Timing Limits

                DQ5 indicates whether the program, erase, or write-to-buffer time exceeded a
                specified internal pulse count limit. Under these conditions DQ5 produces a 1.
                indicating that the program or erase cycle was not successfully completed.

                The device may output a 1 on DQ5 if the system tries to program a 1 to a location
                that was previously programmed to 0. Only an erase operation can change
                a 0 back to a 1. Under this condition, the device halts the operation, and when
                the timing limit is exceeded, DQ5 produces a 1.

60  S29GL-A MirrorBitTM Flash Family  S29GL-A_00_A3 April 22, 2005
                              Advance Information

               In all these cases, the system must write the reset command to return the device
               to the reading the array (or to erase-suspend-read if the device was previously
               in the erase-suspend-program mode).

           DQ3: Sector Erase Timer

                       After writing a sector erase command sequence, the system may read DQ3 to
                       determine whether or not erasure began. (The sector erase timer does not apply
                       to the chip erase command.) If additional sectors are selected for erasure, the
                       entire time-out also applies after each additional sector erase command. When
                       the time-out period is complete, DQ3 switches from a 0 to a 1. If the time be-
                       tween additional sector erase commands from the system can be assumed to be
                       less than 50 s, the system need not monitor DQ3. See also the Sector Erase
                       Command Sequence section.

                       After the sector erase command is written, the system should read the status of
                       DQ7 (Data# Polling) or DQ6 (Toggle Bit I) to ensure that the device accepted the
                       command sequence, and then read DQ3. If DQ3 is 1, the Embedded Erase algo-
                       rithm has begun; all further commands (except Erase Suspend) are ignored until
                       the erase operation is complete. If DQ3 is 0, the device accepts additional sector
                       erase commands. To ensure the command is accepted, the system software
                       should check the status of DQ3 prior to and following each subsequent sector
                       erase command. If DQ3 is high on the second status check, the last command
                       might not have been accepted.

                       Table 32 on page 61 shows the status of DQ3 relative to the other status bits.

           DQ1: Write-to-Buffer Abort

                       DQ1 indicates whether a Write-to-Buffer operation was aborted. Under these
                       conditions DQ1 produces a 1. The system must issue the Write-to-Buffer-Abort-
                       Reset command sequence to return the device to reading array data. See Write
                       Buffer on page 20 for more details.

                                              Table 32. Write Operation Status

                              Status                               DQ7    DQ6           DQ5    DQ3       DQ2    DQ1  RY/BY#
                                                                (Note 2)             (Note 1)         (Note 2)

Standard Mode                 Embedded Program Algorithm        DQ7#      Toggle     0         N/A No toggle 0       0
                              Embedded Erase Algorithm             0      Toggle
                                                                                     0         1      Toggle N/A     0

                              Program-  Program-Suspended                      Invalid (not allowed)                 1
                              Suspend   Sector
Program Suspend Mode          Read
                                        Non-Program
                                        Suspended Sector                             Data                            1

                              Erase-    Erase-Suspended Sector  1         No toggle  0         N/A Toggle N/A        1
                              Suspend
Erase Suspend Mode            Read      Non-Erase Suspended                          Data                            1
                                        Sector

                              Erase-Suspend-Program             DQ7#      Toggle     0         N/A    N/A       N/A  0
                              (Embedded Program)

Write-to-                     Busy (Note 3)                     DQ7#      Toggle     0         N/A    N/A       0    0
Buffer                        Abort (Note 4)
                                                                DQ7#      Toggle     0         N/A    N/A       1    0

Notes:
1. DQ5 switches to 1 when an Embedded Program, Embedded Erase, or Write-to-Buffer operation exceeded the maximum timing limits. Refer

      to the section on DQ5 for more information.
2. DQ7 and DQ2 require a valid address when reading status information. Refer to the appropriate subsection for further details.
3. The Data# Polling algorithm should be used to monitor the last loaded write-buffer address location.
4. DQ1 switches to 1 when the device aborts the write-to-buffer operation.

April 22, 2005 S29GL-A_00_A3                  S29GL-A MirrorBitTM Flash Family                                          61
             Advance Information

Absolute Maximum Ratings

                        Storage Temperature, Plastic Packages . . . . . . . . . . . . . . . . 65C to +150C

                        Ambient Temperature with Power Applied . . . . . . . . . . . . . . 65C to +125C

                        Voltage with Respect to Ground:
                                  VCC (Note 1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .0.5 V to +4.0 V
                                  A9, OE#, ACC and RESET# (Note 2) . . . . . . . . . . . . . 0.5 V to +12.5 V

                                  All other pins (Note 1) . . . . . . . . . . . . . . . . . . . . . 0.5 V to VCC+0.5 V
                        Output Short Circuit Current (Note 3). . . . . . . . . . . . . . . . . . . . . . . . 200 mA

                         Notes:
                         1. Minimum DC voltage on input or I/Os is 0.5 V. During voltage transitions, inputs

                               or I/Os may overshoot VSS to 2.0 V for periods of up to 20 ns. See Figure 9, on
                               page 62. Maximum DC voltage on input or I/Os is VCC + 0.5 V. During voltage
                               transitions, input or I/O pins may overshoot to VCC + 2.0 V for periods up to 20
                               ns. See Figure 10, on page 62.

                         2. Minimum DC input voltage on pins A9, OE#, ACC, and RESET# is 0.5 V. During
                               voltage transitions, A9, OE#, ACC, and RESET# may overshoot VSS to 2.0 V for
                               periods of up to 20 ns. See Figure 9, on page 62. Maximum DC input voltage on
                               pin A9, OE#, ACC, and RESET# is +12.5 V which may overshoot to +14.0V for
                               periods up to 20 ns.

                         3. No more than one output may be shorted to ground at a time. Duration of the short
                               circuit should not be greater than one second.

                         4. Stresses above those listed under Absolute Maximum Ratings may cause
                               permanent damage to the device. This is a stress rating only; functional operation
                               of the device at these or any other conditions above those indicated in the
                               operational sections of this data sheet is not implied. Exposure of the device to
                               absolute maximum rating conditions for extended periods may affect device
                               reliability.

             20 ns         20 ns

    +0.8 V
    0.5 V
    2.0 V

                                                20 ns
    Figure 9. Maximum Negative Overshoot Waveform

                    20 ns

        VCC
    +2.0 V

        VCC
    +0.5 V

      2.0 V

             20 ns         20 ns

    Figure 10. Maximum Positive Overshoot Waveform

62           S29GL-A MirrorBitTM Flash Family          S29GL-A_00_A3 April 22, 2005
                                    Advance Information

Operating Ranges

                      Industrial (I) Devices
                        Ambient Temperature (TA) . . . . . . . . . . . . . . . . . . . . . . . . . 40C to +85C
                      Supply Voltages
                        VCC for full voltage range . . . . . . . . . . . . . . . . . . . . . . . . . +2.7 V to +3.6 V
                        VCC for regulated voltage range . . . . . . . . . . . . . . . . . . . . . +3.0 V to +3.6 V
                        VIO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . VCC

                         Note:Operating ranges define those limits between which the functionality of the device is guaranteed.

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                                                   63
                                                  Advance Information

DC Characteristics

          CMOS Compatible

Parameter  Parameter Description (Notes)                     Test Conditions                      Min    Typ   Max        Unit
  Symbol
                                                                                                  0.5
    ILI    Input Load Current (Note 1)               VIN = VSS to VCC,                         0.7 VCC         1.0       A
                                                     VCC = VCC max
                                                                                                  11.5
    ILIT   A9, ACC Input Load Current                VCC = VCC max; A9 = -40C to 0C             11.5         250
                                                     12.5 V                                    0.85 VCC                         A
                                                                         0C to 85C           VCC0.4
                                                                                                   2.3         35

    ILR    Reset Leakage Current                     VCC = VCC max; RESET# = 12.5 V                            35         A

    ILO    Output Leakage Current                    VOUT = VSS to VCC,                                        1.0       A
                                                     VCC = VCC max

                                                                         1 MHz                           5     20
                                                                         5 MHz
    ICC1   VCC Initial Read Current (Notes 2, 3)     CE# = VIL, OE# =    10 MHz                          18    25         mA
                                                     VIH,

                                                                                                         35    50

                                                                                       10 MHz            5     20

    ICC2   VCC Intra-Page Read Current (Notes 2, 3)  CE# = VIL, OE# = VIH                                                 mA
                                                                                       40 MHz
                                                                                                         10    40

    ICC3   VCC Active Write Current (Note 3)         CE# = VIL, OE# = VIH                                50    60         mA
    ICC4   VCC Standby Current (Note 3)              CE#, RESET# = VCC 0.3 V,
    ICC5   VCC Reset Current (Note 3)                WP# = VIH                                           1     5          A
    ICC6   Automatic Sleep Mode (Notes 3, 5)         RESET# = VSS 0.3 V, WP# = VIH
    VIL                                              VIH = VCC 0.3 V;                                  1     5          A
    VIH    Input Low Voltage 1 (Note 6)              -0.1< VIL  0.3 V, WP# = VIH
    VHH    Input High Voltage 1 (Note 6)                                                                 1     5          A
           Voltage for ACC Program                   VCC = 2.7 3.6 V
           Acceleration                                                                                        0.8        V

                                                                                                               VCC + 0.5  V

                                                                                                         12.0  12.5       V

    VID    Voltage for Autoselect and Temporary      VCC = 2.7 3.6 V                                    12.0  12.5       V
           Sector Unprotect

     VOL   Output Low Voltage (Note 6)               IOL = 4.0 mA, VCC = VCC min                               0.45       V
    VOH1   Output High Voltage                       IOH = 2.0 mA, VCC = VCC min
    VOH2   Low VCC Lock-Out Voltage (Note 7)         IOH = 100 A, VCC = VCC min                                         V
    VLKO
                                                                                                                          V

                                                                                                               2.5        V

Notes:

1. On the WP#/ACC pin only, the maximum input load current when WP# = VIL is 5.0 A.
2. The ICC current listed is typically less than 3.5 mA/MHz, with OE# at VIH.
3. Maximum ICC specifications are tested with VCC = VCCmax.
4. ICC active while Embedded Erase or Embedded Program is in progress.
5. Automatic sleep mode enables the low power mode when addresses remain stable for tACC + 30 ns.
6. VCC voltage requirements.
7. Not 100% tested.

64                                            S29GL-A MirrorBitTM Flash Family                           S29GL-A_00_A3 April 22, 2005
                              Advance Information

Test Conditions                                                                           3.3 V
                                                                                                2.7 k
                                                   Device
                                                   Under
                                                     Test

                                                                   CL      6.2 k

                                           Note: Diodes are IN3064 or equivalent.
                                                      Figure 11. Test Setup

                                                           Table 33. Test Specifications

                                                           Test Condition                    All Speeds Unit

                              Output Load                                                    1 TTL gate

                              Output Load Capacitance, CL                                    30          pF
                              (including jig capacitance)

                              Input Rise and Fall Times                                      5           ns

                              Input Pulse Levels                                             0.0 or VCC V

                              Input timing measurement reference levels (See Note) 0.5 VCC V

                              Output timing measurement reference levels                     0.5 VCC     V

Key to Switching Waveforms

Waveform                                                   Inputs                                      Outputs

                                                                                  Steady

                                                                           Changing from H to L

                                                                           Changing from L to H

                              Don't Care, Any Change Permitted                               Changing, State Unknown

                                           Does Not Apply                         Center Line is High Impedance State (High Z)

VCC    Input 0.5 VCC                                                   Measurement Level               0.5 VCC Output
0.0 V

                              Figure 12. Input Waveforms and Measurement Levels

April 22, 2005 S29GL-A_00_A3                               S29GL-A MirrorBitTM Flash Family                                     65
                                                      Advance Information

AC Characteristics

                                   Table 34. Read-Only Operations-S29GL064A Only

    Parameter                                  Description                         Test Setup                Speed Options      Unit

    JEDEC       Std.                                                                                         90     10 11        ns
                                                                                                                                 ns
    tAVAV       tRC   Read Cycle Time (Note 1)                                                     Min       90  100 110         ns
                                                                                                   Max                           ns
    tAVQV       tACC  Address to Output Delay                                      CE#, OE# = VIL  Max       90  100 110         ns
                                                                                       OE# = VIL   Max                           ns
    tELQV       tCE   Chip Enable to Output Delay                                                  Max       90  100 110         ns
                                                                                                   Max
           tPACC      Page Access Time                                                             Max       25     30      30

    tGLQV       tOE   Output Enable to Output Delay                                                Min       25     30      30
                                                                                                   Min
    tEHQZ       tDF   Chip Enable to Output High Z (Note 1)                                        Min           16

    tGHQZ       tDF   Output Enable to Output High Z (Note 1)                                                    16

    tAXQX       tOH   Output Hold Time From Addresses, CE# or OE#, Whichever                                     0              ns
                      Occurs First

                      Output Enable Hold Time        Read                                                        0              ns
                      (Note 1)
                tOEH                                 Toggle and                                                  10             ns
                                                     Data# Polling

Notes:
1. Not 100% tested.
2. See Figure 11, on page 65 and Table 33 on page 65 for test specifications

                                   Table 35. Read-Only Operations-S29GL032A Only

  Parameter                                                                                                      Speed Options
JEDEC Std.
                                               Description                            Test Setup                                Unit

                                                                                   CE#, OE# = VIL            90 10      11
                                                                                       OE# = VIL
tAVAV      tRC Read Cycle Time (Note 1)                                                                 Min 90 100 110 ns

tAVQV tACC Address to Output Delay                                                                      Max 90 100 110 ns

tELQV      tCE Chip Enable to Output Delay                                                              Max 90 100 110 ns

           tPACC Page Access Time                                                                       Max 25 30       30      ns

tGLQV      tOE Output Enable to Output Delay                                                            Max 25 30       30      ns

tEHQZ      tDF Chip Enable to Output High Z (Note 1)                                                    Max      16             ns

tGHQZ tDF Output Enable to Output High Z (Note 1)                                                       Max      16             ns

tAXQX      tOH  Output Hold Time From Addresses, CE# or OE#,                                            Min         0           ns
                Whichever Occurs First

                                                                    Read                                Min         0           ns

           tOEH Output Enable Hold Time (Note 1)                    Toggle and
                                                                    Data# Polling
                                                                                                        Min      10             ns

Notes:
1. Not 100% tested.
2. See Figure 11, on page 65 and Table 33 on page 65 for test specifications.

66                                                    S29GL-A MirrorBitTM Flash Family                           S29GL-A_00_A3 April 22, 2005
                              Advance Information

                               Table 36. Read-Only Operation-S29GL016A Only

   Parameter                                                                                        Speed Options
JEDEC Std.
                                        Description                             Test Setup                                Unit

                                                                                                    90            10       ns
                                                                                                                           ns
tAVAV  tRC Read Cycle Time (Note 1)                                                         Min     90            100      ns
                                                                                                                           ns
tAVQV  tACC Address to Output Delay                                             CE#, OE# = VIL Max  90            100      ns
                                                                                                                           ns
tELQV  tCE Chip Enable to Output Delay                                          OE# = VIL   Max     90            100      ns
                                                                                                                           ns
       tPACC Page Access Time                                                               Max     25            30       ns
                                                                                                                           ns
tGLQV  tOE Output Enable to Output Delay                                                    Max     25            30

tEHQZ  tDF Chip Enable to Output High Z (Note 1)                                            Max               16

tGHQZ  tDF Output Enable to Output High Z (Note 1)                                          Max               16

tAXQX  tOH Output Hold Time From Addresses, CE# or OE#, Whichever Occurs First              Min               0

                                                    Read                                    Min               0
                                                                                                              10
       tOEH Output Enable Hold Time (Note 1)

                                                    Toggle and Data# Polling                Min

Notes:
1. Not 100% tested.
2. See Figure 11, on page 65 and Table 33 on page 65 for test specifications.

                                                          tRC

       Addresses                                              Addresses Stable
               CE#                                        tACC
               OE#
              WE#                       tRH                       tOE                                    tDF
                                                tRH       tCE
          Outputs                                 tOEH                                tOH
                                                                                Output Valid                      HIGH Z
                                             HIGH Z

       RESET#
       RY/BY# 0 V

                                        Figure 13. Read Operation Timings

April 22, 2005 S29GL-A_00_A3                  S29GL-A MirrorBitTM Flash Family                                            67
                                  Advance Information

    A23-A2                                                 Same Page

      A1-A0*                         Aa                        Ab         Ac                    Ad
    Data Bus                      tACC                     tPACC      tPACC               tPACC

                                                           Qa      Qb              Qc     Qd

    CE#

          OE#

    Note: * Figure shows device in word mode. Addresses are A1A-1 for byte mode.

                                                 Figure 14. Page Read Timings

                                  Table 37. Hardware Reset (RESET#)

   Parameter                      Description                                             All Speed Options  Unit
JEDEC Std.
                                                                                                       20     s
    tReady    RESET# Pin Low (During Embedded Algorithms) to Read Mode (See Note)  Max                500     ns
    tReady                                                                                            500     ns
    tRP       RESET# Pin Low (NOT During Embedded Algorithms) to Read Mode(See Note) Max               50     ns
    tRH                                                                                                20     s
    tRPD      RESET# Pulse Width                                                   Min                        ns
    tRB                                                                                                 0
              Reset High Time Before Read (See Note)                               Min

              RESET# Input Low to Standby Mode (See Note)                          Min

              RY/BY# Output High to CE#, OE# pin Low                               Min

Note: Not 100% tested.

68                                S29GL-A MirrorBitTM Flash Family                                  S29GL-A_00_A3 April 22, 2005
                              Advance Information

RY/BY#

CE#, OE#                                                  tRH
  RESET#
                                tRP
   RY/BY#                      tReady
CE#, OE#                      Reset Timings NOT during Embedded Algorithms

                                 Reset Timings during Embedded Algorithms
                                               tReady
                                                                                                    tRB
                                                                          tRH

             RESET#

                                                       tRP

Notes:
1. Not 100% tested.
2. See the Erase And Programming Performance on page 81 for more information.
3. For 116 words/132 bytes programmed.

                                                           Figure 15. Reset Timings

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                           69
                                                 Advance Information

                      Table 38. Erase and Program Operations-S29GL064A

    Parameter                                                                                   Speed Options

                                                 Description                                                        Unit

    JEDEC      Std.                                                                         90  10             11

    tAVAV      tWC    Write Cycle Time (Note 1)                                Min          90  100            110  ns

    tAVWL      tAS    Address Setup Time                                       Min              0                   ns

               tASO   Address Setup Time to OE# low during toggle bit polling  Min              15                  ns

    tWLAX      tAH    Address Hold Time                                        Min              45                  ns

               tAHT   Address Hold Time From CE# or OE# high during toggle bit polling Min      0                   ns

    tDVWH      tDS    Data Setup Time                                          Min              35                  ns

    tWHDX      tDH    Data Hold Time                                           Min              0                   ns

            tCEPH     CE# High during toggle bit polling                       Min              20                  ns

            tOEPH     OE# High during toggle bit polling                       Min              20                  ns

    tGHWL   tGHWL     Read Recovery Time Before Write (OE# High to WE# Low)    Min              0                   ns

    tELWL      tCS    CE# Setup Time                                           Min              0                   ns

    tWHEH      tCH    CE# Hold Time                                            Min              0                   ns

    tWLWH      tWP    Write Pulse Width                                        Min              35                  ns

    tWHDL      tWPH   Write Pulse Width High                                   Min              30                  ns

                      Write Buffer Program Operation (Note 2, Note 3)          Typ              240

    tWHWH1  tWHWH1 Single Word Program Operation (Note 2)                      Typ              60                  s

                      Accelerated Single Word Program Operation (Note 2)       Typ              54

    tWHWH2  tWHWH2 Sector Erase Operation (Note 2)                             Typ              0.5                 sec

            tVHH      VHH Rise and Fall Time (Note 1)                          Min              250                 ns
            tVCS      VCC Setup Time Note 1)
            tBUSY     WE# High to RY/BY# Low                                   Min              50                  s

                                                                               Min          90  100            110  ns

               tPOLL  Program Valid before Status Polling                      Max              4                   s

Notes:
1. Not 100% tested.

2. See the Erase And Programming Performance on page 81 for more information.

3. For 116 words/132 bytes programmed.

4. If a program suspend command is issued within tPOLL, the device requires tPOLL before reading status data, once programming resumes
      (that is, the program resume command is written). If the suspend command was issued after tPOLL, status data is available immediately
      after programming resumes. See Figure 16, on page 73.

70                                        S29GL-A MirrorBitTM Flash Family                           S29GL-A_00_A3 April 22, 2005
                              Advance Information

                              Table 39. Erase and Program Operations-S29GL032A Only

Parameter                                                                                            Speed Options

                                                                   Description                                      Unit

JEDEC   Std.                                                                                         90 10  11

tAVAV   tWC                   Write Cycle Time (Note 1)                                         Min 90 100 110 ns

tAVWL   tAS                   Address Setup Time                                                Min  0              ns

        tASO                  Address Setup Time to OE# low during toggle bit polling           Min  15             ns

tWLAX   tAH                   Address Hold Time                                                 Min  45             ns

        tAHT                  Address Hold Time From CE# or OE# high during toggle bit polling  Min  0              ns

tDVWH   tDS                   Data Setup Time                                                   Min  35             ns

tWHDX   tDH                   Data Hold Time                                                    Min  0              ns

        tCEPH CE# High during toggle bit polling                                                Min  20             ns

        tOEPH OE# High during toggle bit polling                                                Min  20             ns

tGHWL   tGHWL Read Recovery Time Before Write (OE# High to WE# Low)                             Min  0              ns

tELWL   tCS                   CE# Setup Time                                                    Min  0              ns

tWHEH   tCH                   CE# Hold Time                                                     Min  0              ns

tWLWH   tWP                   Write Pulse Width                                                 Min  35             ns

tWHDL   tWPH                  Write Pulse Width High                                            Min  30             ns

                              Write Buffer Program Operation (Note 2, Note 3)                   Typ  240

tWHWH1  tWHWH1 Single Word Program Operation (Note 2)                                           Typ  60             s

                              Accelerated Single Word Program Operation (Note 2)                Typ  54

tWHWH2  tWHWH2 Sector Erase Operation (Note 2)                                                  Typ  0.5            sec

        tVHH                  VHH Rise and Fall Time (Note 1)                                   Min  250            ns

        tVCS                  VCC Setup Time (Note 1)                                           Min  50             s
        tBUSY                 WE# High to RY/BY# Low
                                                                                                Min 90 100 110 ns

        tPOLL                 Program Valid before Status Polling                               Max  4              s

Notes:
1. Not 100% tested.

2. See Erase And Programming Performance on page 81 for more information

3. For 116 words/132 bytes programmed.

4. Effective write buffer specification is based upon a 16-word/32-byte write buffer operation.

5. If a program suspend command is issued within tPOLL, the device requires tPOLL before reading status data, once programming resumes
      (that is, the program resume command is written). If the suspend command was issued after tPOLL, status data is available immediately
      after programming resumes. See Figure 16, on page 73.

April 22, 2005 S29GL-A_00_A3                             S29GL-A MirrorBitTM Flash Family                           71
                                               Advance Information

                   Table 40. Erase and Program Operations-S29GL016A Only

    Parameter                                                                                Speed Options

                                               Description                                                  Unit

    JEDEC   Std.                                                                         90       10

    tAVAV   tWC    Write Cycle Time (Note 11)                               Min          90       100       ns

    tAVWL   tAS    Address Setup Time                                       Min              0              ns

            tASO   Address Setup Time to OE# low during toggle bit polling  Min              15             ns

    tWLAX   tAH    Address Hold Time                                        Min              45             ns

            tAHT   Address Hold Time From CE# or OE# high during toggle bit polling Min      0              ns

    tDVWH   tDS    Data Setup Time                                          Min              35             ns

    tWHDX   tDH    Data Hold Time                                           Min              0              ns

            tCEPH  CE# High during toggle bit polling                       Min              20             ns

            tOEPH  OE# High during toggle bit polling                       Min              20             ns

    tGHWL   tGHWL Read Recovery Time Before Write (OE# High to WE# Low)     Min              0              ns

    tELWL   tCS    CE# Setup Time                                           Min              0              ns

    tWHEH   tCH    CE# Hold Time                                            Min              0              ns

    tWLWH   tWP    Write Pulse Width                                        Min              35             ns

    tWHDL   tWPH   Write Pulse Width High                                   Min              30             ns

                   Write Buffer Program Operation (Note 2, Note 3)          Typ              240

    tWHWH1  tWHWH1 Single Word Program Operation (Note 2)                   Typ              60             s

                   Accelerated Single Word Program Operation (Note 2)       Typ              54

    tWHWH2  tWHWH2 Sector Erase Operation (Note 2)                          Typ              0.5            sec

            tVHH   VHH Rise and Fall Time (Note 1)                          Min              250            ns

            tVCS   VCC Setup Time (Note 1)                                  Min              50             s
            tBUSY  WE# High to RY/BY# Low
                                                                            Min          90       100       ns

            tPOLL  Program Valid before Status Polling                      Max              4              s

Notes:
1. Not 100% tested.

2. See Erase And Programming Performance on page 81 for more information

3. For 116 words/132 bytes programmed.

4. Effective write buffer specification is based upon a 16-word/32-byte write buffer operation.

5. If a program suspend command is issued within tPOLL, the device requires tPOLL before reading status data, once programming resumes
      (that is, the program resume command is written). If the suspend command was issued after tPOLL, status data is available immediately
      after programming resumes. See Figure 16, on page 73

72                                             S29GL-A MirrorBitTM Flash Family                   S29GL-A_00_A3 April 22, 2005
                              Advance Information

                              Program Command Sequence (last two cycles)         Read Status Data (last two cycles)

Addresses                      tWC                tAS                                      PA           PA
        CE#                   555h                  PA
        OE#
       WE#                                              tAH

       Data                                 tCH
    RY/BY#
                                       tWP                                tPOLL

                              tCS                 tWPH

                                       tDS                                       tWHWH1
                                             tDH                                                  Status DOUT
                                                                                                                       tRB
                                       A0h              PD
                                                               tBUSY

               VCC

                            tVCS

Notes:
1. PA = program address, PD = program data, DOUT is the true data at the program address.
2. Illustration shows device in word mode.

                                                 Figure 16. Program Operation Timings

             VHHHH

ACC          VIILL or VIIHH                                                                             VIILL or VIIHH

                              tVVHHHH                                                          tVVHHHH

                                       Figure 17. Accelerated Program Timing Diagram

April 22, 2005 S29GL-A_00_A3                S29GL-A MirrorBitTM Flash Family                                                73
                                              Advance Information

                         Erase Command Sequence (last two cycles)                        Read Status Data

    Addresses                  tWC                    tAS                                VA                                     VA
            CE#               2AAh
                                                        SA

                                              555h for chip erase

                                                                    tAH

    OE#                               tCH
    WE#                       tWP

    Data                 tCS                  tWPH                                       tWHWH2

                                    tDS

                                         tDH

                                      55h                              30h                           In                         Complete
                                                                                                 Progress
                                                               10 for Chip Erase
                                                                                                                                    tRB
                                                                                  tBUSY

    RY/BY#        tVCS
         VCC

Notes:
1. SA = sector address (for Sector Erase), VA = Valid Address for reading status data (see Write Operation Status on page 56.)
2. Illustration shows device in word mode.

                                          Figure 18. Chip/Sector Erase Operation Timings

    Addresses                    tRC                           VA                                VA
                                  VA                            Complement True
             CE#  tPOLL
             OE#              tACC
            WE#                tCE
            DQ7
                  tCH               tOE
                        tOEH                              tDF

                                                       tOH                                                                          High Z
                                               Complement
                                                                                                 Valid Data

    DQ0DQ6                                                                                                                         High Z

                                           Status Data         Status Data True                  Valid Data

                  tBUSY

    RY/BY#

Note: VA = Valid address. Illustration shows first status cycle after command sequence, last status read cycle, and array
data read cycle.

                  Figure 19. Data# Polling Timings (During Embedded Algorithms)

74                                         S29GL-A MirrorBitTM Flash Family                          S29GL-A_00_A3 April 22, 2005
                                    Advance Information

                                                      tAHT              tAS

Addresses

                                                            tASO        tAHT
                                                                    tCEPH
     CE#                      tOEH
     WE#

                                             tOEPH

        OE#              tDH             Valid        tOE                                 Valid           Valid Data
DQ6 / DQ2         Valid Data           Status                  Valid                     Status
                                                              Status
                                     (first read)                                  (stops toggling)
                                                         (second read)

       RY/BY#

Note: VA = Valid address; not required for DQ6. Illustration shows first two status cycle after command sequence, last
status read cycle, and array data read cycle.

                                Figure 20. Toggle Bit Timings (During Embedded Algorithms)

          Enter                       Erase      Enter Erase                        Erase
                                    Suspend  Suspend Program                       Resume
       Embedded
         Erasing

WE#                           Erase  Erase Suspend            Erase     Erase Suspend  Erase                 Erase
                                            Read            Suspend            Read                       Complete
                                                            Program

DQ6

   DQ2

Note: DQ2 toggles only when read at an address within an erase-suspended sector. The system may use OE# or CE#
to toggle DQ2 and DQ6.

                                                            Figure 21. DQ2 vs. DQ6

                                             Table 41. Temporary Sector Unprotect

Parameter

                                             Description                               All Speed Options  Unit

JEDEC        Std                                                                                   500     ns
                                                                                                     4     s
             tVIDR VID Rise and Fall Time (See Note)                          Min

             tRSP RESET# Setup Time for Temporary Sector Unprotect            Min

Note: Not 100% tested.

April 22, 2005 S29GL-A_00_A3                 S29GL-A MirrorBitTM Flash Family                                         75
                                                   Advance Information

                           VID                                                                               VID

    RESET#                 VSS, VIL,                                                                         VSS, VIL,
                           or VIH                                                                               or VIH

                                      tVIDR                                                           tVIDR

                                                        Program or Erase Command Sequence

    CE#

               WE#                           tRSP                                               tRRB

          RY/BY#                Figure 22. Temporary Sector Group Unprotect Timing Diagram

                      VID                    Valid*                                    Valid*                 Valid*
                      VIH                                                               Verify               Status
                                Sector Group Protect or Unprotect                       40h
    RESET#
     SA, A6,                          60h          60h
     A3, A2,
      A1, A0                                            Sector Group Protect: 150 s,
         Data                                           Sector Group Unprotect: 15 ms

         CE#                    1 s
         WE#

          OE#
Note: For sector group protect, A6:A0 = 0xx0010. For sector group unprotect, A6:A0 = 1xx0010.

                              Figure 23. Sector Group Protect and Unprotect Timing Diagram

76                                           S29GL-A MirrorBitTM Flash Family                         S29GL-A_00_A3 April 22, 2005
                              Advance Information

        Table 42. Alternate CE# Controlled Erase and Program Operations-S29GL064A

Parameter                                                                                    Speed Options

                                                         Description                                             Unit

JEDEC   Std.                                                                             90  10             11

tAVAV   tWC                   Write Cycle Time (Note 1)                             Min  90  100            110  ns
tAVWL
tELAX      tAS                Address Setup Time                                    Min      0                   ns
tDVEH
tEHDX      tAH                Address Hold Time                                     Min      45                  ns
tGHEL
tWLEL      tDS                Data Setup Time                                       Min      35                  ns
tEHWH
tELEH      tDH                Data Hold Time                                        Min      0                   ns
tEHEL
        tGHEL                 Read Recovery Time Before Write (OE# High to WE# Low) Min      0                   ns

           tWS                WE# Setup Time                                        Min      0                   ns

        tWH                   WE# Hold Time                                         Min      0                   ns

           tCP                CE# Pulse Width                                       Min      35                  ns

        tCPH                  CE# Pulse Width High                                  Min      25                  ns

                              Write Buffer Program Operation (Notes 2, 3)           Typ      240

tWHWH1  tWHWH1 Single Word Program Operation (Note 2)                               Typ      60                  s

                              Accelerated Single Word Program Operation (Note 2)    Typ      54

tWHWH2  tWHWH2 Sector Erase Operation (Note 2)                                      Typ      0.5                 sec

           tRH                RESET# High Time Before Write                         Min      50                  ns

        tPOLL                 Program Valid before Status Polling (Note 4)          Max      4                   s

Notes:
1. Not 100% tested.

2. See the Erase And Programming Performance on page 81 for more information.

3. For 116 words/132 bytes programmed.

4. If a program suspend command is issued within tPOLL, the device requires tPOLL before reading status data, once programming resumes
      (that is, the program resume command is written). If the suspend command was issued after tPOLL, status data is available immediately
      after programming resumes. See Figure 24, on page 80.

April 22, 2005 S29GL-A_00_A3                      S29GL-A MirrorBitTM Flash Family                                    77
                                                    Advance Information

            Table 43. Alternate CE# Controlled Erase and Program Operations-S29GL032A

    Parameter                                                                             Speed Options

                                                     Description                                              Unit

    JEDEC   Std.                                                                      90  10             11

    tAVAV   tWC     Write Cycle Time (Note 1)                                    Min  90  100            110  ns

    tAVWL   tAS     Address Setup Time                                           Min      0                   ns

    tELAX   tAH     Address Hold Time                                            Min      45                  ns

    tDVEH   tDS     Data Setup Time                                              Min      35                  ns

    tEHDX   tDH     Data Hold Time                                               Min      0                   ns

    tGHEL   tGHEL   Read Recovery Time Before Write                              Min      0                   ns
                    (OE# High to WE# Low)

    tWLEL   tWS     WE# Setup Time                                               Min      0                   ns

    tEHWH   tWH     WE# Hold Time                                                Min      0                   ns

    tELEH   tCP     CE# Pulse Width                                              Min      35                  ns

    tEHEL   tCPH    CE# Pulse Width High                                         Min      25                  ns

                    Write Buffer Program Operation (Notes 2, 3)                  Typ      240

    tWHWH1  tWHWH1  Single Word Program Operation (Note 2)                       Typ      60                  s
                    Accelerated Single Word Program Operation (Note 2)
                                                                                 Typ      54

    tWHWH2  tWHWH2 Sector Erase Operation (Note 2)                               Typ      0.5                 sec

            tRH     RESET# High Time Before Write                                Min      50                  ns

            tPOLL   Program Valid before Status Polling (Note 4)                 Max      4                   s

Notes:
1. Not 100% tested.

2. See Erase And Programming Performance on page 81 for more information

3. For 116 words/132 bytes programmed.

4. If a program suspend command is issued within tPOLL, the device requires tPOLL before reading status data, once programming resumes
      (that is, the program resume command is written). If the suspend command was issued after tPOLL, status data is available immediately
      after programming resumes. See Figure 24, on page 80.

78                                             S29GL-A MirrorBitTM Flash Family           S29GL-A_00_A3 April 22, 2005
                              Advance Information

        Table 44. Alternate CE# Controlled Erase and Program Operations-S29GL016A

Parameter                                                                                       Speed Options

                                                               Description                                     Unit

JEDEC   Std.                                                                                    90       10

tAVAV   tWC                   Write Cycle Time (Note 1)                                    Min  90       100   ns

tAVWL   tAS                   Address Setup Time                                           Min      0          ns

tELAX   tAH                   Address Hold Time                                            Min      45         ns

tDVEH   tDS                   Data Setup Time                                              Min      35         ns

tEHDX   tDH                   Data Hold Time                                               Min      0          ns

tGHEL   tGHEL                 Read Recovery Time Before Write                              Min      0          ns
                              (OE# High to WE# Low)

tWLEL   tWS                   WE# Setup Time                                               Min      0          ns

tEHWH   tWH                   WE# Hold Time                                                Min      0          ns

tELEH   tCP                   CE# Pulse Width                                              Min      35         ns

tEHEL   tCPH                  CE# Pulse Width High                                         Min      25         ns

                              Write Buffer Program Operation (Note 2, Note 3)              Typ      240

tWHWH1  tWHWH1                Single Word Program Operation (Note 2)                       Typ      60         s
                              Accelerated Single Word Program Operation (Note 2)
                                                                                           Typ      54

tWHWH2  tWHWH2 Sector Erase Operation (Note 2)                                             Typ      0.5        sec

        tRH                   RESET# High Time Before Write                                Min      50         ns

        tPOLL                 Program Valid before Status Polling (Note 4)                 Max      4          s

Notes:
1. Not 100% tested.

2. See Erase And Programming Performance on page 81 for more information

3. For 116 words/132 bytes programmed.

4. If a program suspend command is issued within tPOLL, the device requires tPOLL before reading status data, once programming resumes
      (that is, the program resume command is written). If the suspend command was issued after tPOLL, status data is available immediately
      after programming resumes. See Figure 24, on page 80

April 22, 2005 S29GL-A_00_A3                             S29GL-A MirrorBitTM Flash Family                            79
                                  Advance Information

                 PBA for program  SA for program buffer to flash
                 2AA for erase    SA for sector erase
                                  555 for chip erase
                                                                  Data# Polling
    Addresses                                                                       PA

           WE#   tWC              tAS
            OE#
            CE#                            tAH
           Data
      RESET#     tWH

                                  tGHEL         tPOLL

                        tWS       tCP                 tWHWH1 or 2
                 tRH                            tBUSY
                                  tCPH
                                  tDS

                                      tDH

                                                                                DQ7# DOUT

                             PBD for program    29 for program buffer to flash
                             55 for erase       30 for sector erase
                                                10 for chip erase

                     RY/BY#

Notes:
1. Figure indicates last two bus cycles of a program or erase operation.
2. PA = program address, SA = sector address, PD = program data.
3. DQ7# is the complement of the data written to the device. DOUT is the data written to the device.
4. Illustration shows device in word mode

                   Figure 24. Alternate CE# Controlled Write (Erase/Program) Operation Timings

80                                S29GL-A MirrorBitTM Flash Family                         S29GL-A_00_A3 April 22, 2005
                              Advance Information

Erase And Programming Performance

                              Parameter                  Typ (Note 1)            Max    Unit  Comments
                                                                              (Note 2)

Sector Erase Time                                        0.5                  3.5
Chip Erase Time                                          17.5
                                                          32                                  Excludes 00h
                                                          64
                                              S29GL016A                       35              programming
                                              S29GL032A
                                              S29GL064A                                 sec   prior to erasure

                                                                              64

                                                                                              (Note 6)

                                                                              128

Total Write Buffer Program Time (Notes 3, 5)             240
                                                         200
Total Accelerated Effective Write Buffer Program Time     16                            s
(Notes 4, 5)                                             31.5
                                                                                                   Excludes system
                                              S29GL016A                                              level overhead

Chip Program Time                             S29GL032A                                                  (Note 7)
                                                                                        sec

                                              S29GL064A  63

Notes:
1. Typical program and erase times assume the following conditions: 25C, VCC = 3.0V, 10,000 cycles; checkerboard data pattern.

2. Under worst case conditions of 90C; Worst case VCC, 100,000 cycles.

3. Effective programming time (typ) is 15 s (per word), 7.5 s (per byte).
4. Effective accelerated programming time (typ) is 12.5 s (per word), 6.3 s (per byte).
5. Effective write buffer specification is calculated on a per-word/per-byte basis for a 16-word/32-byte write buffer operation.
6. In the pre-programming step of the Embedded Erase algorithm, all bits are programmed to 00h before erasure.
7. System-level overhead is the time required to execute the command sequence(s) for the program command. See Table 30 on page 54 and

      Table 31 on page 55 for further information on command definitions.

                              Table 45. TSOP Pin and BGA Package Capacitance

Parameter Symbol              Parameter Description          Test Setup                 Typ   Max Unit

                                                                              TSOP      6     7.5       pF

CIN                           Input Capacitance          VIN = 0

                                                                              BGA       4.2   5.0       pF

                                                                              TSOP      8.5   12        pF
                                                                              BGA
COUT                          Output Capacitance         VOUT = 0

                                                                                        5.4   6.5       pF

                                                                              TSOP      7.5   9         pF
                                                                              BGA
CIN2                          Control Pin Capacitance    VIN = 0

                                                                                        3.9   4.7       pF

Notes:
1. Sampled, not 100% tested.
2. Test conditions TA = 25C, f = 1.0 MHz.

April 22, 2005 S29GL-A_00_A3                S29GL-A MirrorBitTM Flash Family                                81
                                                        Advance Information

Physical Dimensions

    TS048--48-Pin Standard Thin Small Outline Package (TSOP)

    STANDARD PIN OUT (TOP VIEW)                                                                                                                   0.10 C
                                                                                                                   A2

                         2

            1                                                         N

    -A-                              SEE DETAIL B                                              -B-
                                                                                                       E5

         N                                                            N                 +1                                         e
         2                                                            2                                                                9

              B                                          5                                                                      A1
                 B                               D1
                                                                                                                              C
                                                         4                                                                SEATING
                                                 D                                                                        PLANE

                                        SEE DETAIL A                                        A

                                                                                                                      0.08MM (0.0031") M C A-B S

                                                                                                                      b            67

                                                                                                                                   WITH PLATING

                                                                                                  7 (c)                            c1

                                                                                                                      b1           BASE METAL

                                        R                                                         e/2                 SECTION B-B
                                             c

                                                GAGE LINE

                         0                     0.25MM (0.0098") BSC

    PARALLEL TO                     L                                                                        -X-
    SEATING PLANE                                                                                         X = A OR B
                            DETAIL A
                                                                                        DETAIL B

    Package          TS 048          NOTES:
     Jedec     MO-142 (B) EC
                                     1  CONTROLLING DIMENSIONS ARE IN MILLIMETERS (MM).
                                        (DIMENSIONING AND TOLERANCING CONFORMS TO ANSI Y14.5M-1982)
    Symbol     MIN NOM MAX
        A                            2 PIN 1 IDENTIFIER FOR STANDARD PIN OUT (DIE UP).
       A1                      1.20
       A2
       b1      0.05            0.15  3 NOT APPLICABLE.
        b
       c1      0.95 1.00 1.05        4 TO BE DETERMINED AT THE SEATING PLANE -C- . THE SEATING PLANE IS DEFINED AS THE PLANE OF
        c                                  CONTACT THAT IS MADE WHEN THE PACKAGE LEADS ARE ALLOWED TO REST FREELY ON A FLAT
        D      0.17 0.20 0.23              HORIZONTAL SURFACE.
       D1
        E      0.17 0.22 0.27        5 DIMENSIONS D1 AND E DO NOT INCLUDE MOLD PROTRUSION. ALLOWABLE MOLD PROTUSION IS
        e                                  0.15MM (.0059") PER SIDE.
        L      0.10            0.16
        0
        R      0.10            0.21
        N
               19.80 20.00 20.20     6 DIMENSION b DOES NOT INCLUDE DAMBAR PROTUSION. ALLOWABLE DAMBAR PROTUSION SHALL BE
                                           0.08 (0.0031") TOTAL IN EXCESS OF b DIMENSION AT MAX. MATERIAL CONDITION. MINIMUM SPACE
               18.30 18.40 18.50           BETWEEN PROTRUSION AND AN ADJACENT LEAD TO BE 0.07 (0.0028").

               11.90 12.00 12.10     7 THESE DIMENSIONS APPLY TO THE FLAT SECTION OF THE LEAD BETWEEN 0.10MM (.0039") AND
                                           0.25MM (0.0098") FROM THE LEAD TIP.
                   0.50 BASIC
                                     8 LEAD COPLANARITY SHALL BE WITHIN 0.10MM (0.004") AS MEASURED FROM THE SEATING PLANE.
               0.50 0.60 0.70

               0    3        5

               0.08            0.20  9 DIMENSION "e" IS MEASURED AT THE CENTERLINE OF THE LEADS.

                     48                                                                                                            3325 \ 16-038.10a

82                                              S29GL-A MirrorBitTM Flash Family                                          S29GL-A_00_A3 April 22, 2005
                                    Advance Information

         TS056--56-Pin Standard Thin Small Outline Package (TSOP)

STANDARD PIN OUT (TOP VIEW)                 2X
                                                    0.10

                  2                                                 2X               2X (N/2 TIPS)

   1                                                                                   0.10

                                                                        0.10     A2

                                                          N                                                 REVERSE PIN OUT (TOP VIEW)

A                        SEE DETAIL B                            B                                          3

                                                                                                    1                                                         N

                                                                        E5

   N                                                      N  +1                         e
   2                                                      2                                9

                                         5
                                 D1

                                        4                                            A1             N                                                         N  +1
                                 D                                                                                                                            2
                                                                                                    2

             0.25        B                                                           C

         2X (N/2 TIPS)                                                        A      SEATING
                                                                                     PLANE

                              B             SEE DETAIL A                                      0.08MM (0.0031") M C A - B S

                                                                                                         b     67

                                                                                                               WITH PLATING

                                                                                     7 (c)                     c1

                                                                                                      b1       BASE METAL
                                                                                            SECTION B-B

                                                             R                                                                                           e/2
                                                                   (c)           GAUGE PLANE

         PARALLEL TO                                                         0.25MM (0.0098") BSC                                        X
      SEATING PLANE                                L                C                                                             X = A OR B

                                    DETAIL A                                                                   DETAIL B

Package        TS 056            NOTES:
Jedec   MO-142 (D) EC
                                 1          CONTROLLING DIMENSIONS ARE IN MILLIMETERS (mm).
                                            (DIMENSIONING AND TOLERANCING CONFORMS TO ANSI Y14.5M-1982)
Symbol   MIN NOM MAX
    A                            2 PIN 1 IDENTIFIER FOR REVERSE PIN OUT (DIE UP).
   A1                    1.20
   A2
   b1    0.05            0.15    3 PIN 1 IDENTIFIER FOR REVERSE PIN OUT (DIE DOWN), INK OR LASER MARK.
    b
   c1    0.95 1.00 1.05          4 TO BE DETERMINED AT THE SEATING PLANE -C- . THE SEATING PLANE IS DEFINED AS THE PLANE OF
    c    0.17 0.20 0.23                CONTACT THAT IS MADE WHEN THE PACKAGE LEADS ARE ALLOWED TO REST FREELY ON A FLAT
    D
   D1    0.17 0.22 0.27                HORIZONTAL SURFACE.
    E
    e    0.10            0.16    5 DIMENSIONS D1 AND E DO NOT INCLUDE MOLD PROTRUSION. ALLOWABLE MOLD PROTUSION IS
    L    0.10            0.21          0.15mm (.0059") PER SIDE.
    0
    R    19.80 20.00 20.20       6 DIMENSION b DOES NOT INCLUDE DAMBAR PROTUSION. ALLOWABLE DAMBAR PROTUSION SHALL BE
    N                                  0.08 (0.0031") TOTAL IN EXCESS OF b DIMENSION AT MAX. MATERIAL CONDITION. MINIMUM SPACE
         18.30 18.40 18.50             BETWEEN PROTRUSION AND AN ADJACENT LEAD TO BE 0.07 (0.0028").

         13.90 14.00 14.10       7 THESE DIMENSIONS APPLY TO THE FLAT SECTION OF THE LEAD BETWEEN 0.10MM (.0039") AND
                                       0.25MM (0.0098") FROM THE LEAD TIP.
             0.50 BASIC

         0.50 0.60 0.70

         0              8      8 LEAD COPLANARITY SHALL BE WITHIN 0.10mm (0.004") AS MEASURED FROM THE SEATING PLANE.

         0.08            0.20    9 DIMENSION "e" IS MEASURED AT THE CENTERLINE OF THE LEADS.

                     56                                                                                                                                       3356 \ 16-038.10c

April 22, 2005 S29GL-A_00_A3                              S29GL-A MirrorBitTM Flash Family                                                                       83
                                                     Advance Information

    LAA064--64-Ball Fortified Ball Grid Array (BGA)

84  S29GL-A MirrorBitTM Flash Family                                      S29GL-A_00_A3 April 22, 2005
                                       Advance Information

      VBN048--48-Ball Fine-pitch Ball Grid Array (BGA) 10x 6 mm Package

                                             D     A                                                      D1

                                                                                           e

      +0.20                                                           e                                                                                                               6   7
        -0.50                                                                                                                                                                         5
                                                       E                                                                                                                              4  SE E1
                                                                                                                                                                                      3
      1.00                    0.50                                                                                                                                                   2  A1 CORNER
                                     A1 ID.                                                                                                                                           1
                                                                                               HGF EDCBA

1.00  +0.20                                            B                                6                     SD 7
      -0.50
                                                                                           b

                                                                                           0.08 M C
                                                                                           0.15 M C A B

A                                                  A2                           0.10 C

      A1                            SEATING PLANE  C      0.08 C

PACKAGE                       VBN 048                                                   NOTES:
JEDEC                            N/A
                                                                                        1. DIMENSIONING AND TOLERANCING PER ASME Y14.5M-1994.
SYMBOL         10.00 mm x 6.00 mm NOM
     A                   PACKAGE                                                        2. ALL DIMENSIONS ARE IN MILLIMETERS.
     A1
     A2        MIN            NOM            MAX                      NOTE              3. BALL POSITION DESIGNATION PER JESD 95-1, SPP-010 (EXCEPT
     D                                             OVERALL THICKNESS                          AS NOTED).
     E         ---            ---            1.00  BALL HEIGHT
    D1                                             BODY THICKNESS                       4. e REPRESENTS THE SOLDER BALL GRID PITCH.
     E1        0.17           ---            ---   BODY SIZE
    MD                                             BODY SIZE                            5. SYMBOL "MD" IS THE BALL ROW MATRIX SIZE IN THE
    ME         0.62           ---            0.73  BALL FOOTPRINT                             "D" DIRECTION.
     N                                             BALL FOOTPRINT
     b               10.00 BSC.                    ROW MATRIX SIZE D DIRECTION                SYMBOL "ME" IS THE BALL COLUMN MATRIX SIZE IN THE
      e                                            ROW MATRIX SIZE E DIRECTION                "E" DIRECTION.
                     6.00 BSC.                     TOTAL BALL COUNT
SD / SE                                           BALL DIAMETER                              N IS THE TOTAL NUMBER OF SOLDER BALLS.
                     5.60 BSC.                     BALL PITCH
                                                   SOLDER BALL PLACEMENT                6 DIMENSION "b" IS MEASURED AT THE MAXIMUM BALL
                     4.00 BSC.                     DEPOPULATED SOLDER BALLS                   DIAMETER IN A PLANE PARALLEL TO DATUM C.

                              8                                                         7 SD AND SE ARE MEASURED WITH RESPECT TO DATUMS
                                                                                              A AND B AND DEFINE THE POSITION OF THE CENTER
                              6                                                               SOLDER BALL IN THE OUTER ROW.

                              48                                                              WHEN THERE IS AN ODD NUMBER OF SOLDER BALLS IN
                                                                                              THE OUTER ROW PARALLEL TO THE D OR E DIMENSION,
               0.35           ---            0.45                                             RESPECTIVELY, SD OR SE = 0.000.

                     0.80 BSC.                                                                WHEN THERE IS AN EVEN NUMBER OF SOLDER BALLS IN
                                                                                              THE OUTER ROW, SD OR SE = e/2
                     0.40 BSC.
                                                                                        8. NOT USED.
                              NONE
                                                                                        9. "+" INDICATES THE THEORETICAL CENTER OF DEPOPULATED
                                                                                              BALLS.

                                                                                        10 A1 CORNER TO BE IDENTIFIED BY CHAMFER, LASER OR INK
                                                                                              MARK, METALLIZED MARK INDENTATION OR OTHER MEANS.

                                                                                                                                                                                                               3425\ 16-038.25

April 22, 2005 S29GL-A_00_A3                       S29GL-A MirrorBitTM Flash Family                                                                                                                                             85
                                          Advance Information

    VBK048--Ball Fine-pitch Ball Grid Array (BGA) 8.15x 6.15 mm Package

                                          0.10 (4X)

                                D         A                                               D1

                                                                                                          6

                                                   E                                                                                                                            5   7

                                                        B          e                                                                                                               SE E1

                                             A2                                                                                                                                 4  A1 CORNER

                                                                                                          3

                                                                                                          2

                                                                           H  GF       E      D  C     B        1
                                                                                                          A

       PIN A1  INDEX MARK                                          6                             SD 7
    CORNER
                   10                                                  b
                                TOP VIEW
                                                                         0.08 M C
                                                                         0.15 M C A B

                                                                              BOTTOM VIEW

    A                                                              0.10 C
        A1
                          SEATING PLANE      C                     0.08 C

                          SIDE VIEW

    PACKAGE          VBK 048                                       NOTES:
    JEDEC               N/A
                                                                   1. DIMENSIONING AND TOLERANCING PER ASME Y14.5M-1994.
    SYMBOL     8.15 mm x 6.15 mm NOM
         A              PACKAGE                                    2. ALL DIMENSIONS ARE IN MILLIMETERS.
         A1
         A2    MIN   NOM        MAX                      NOTE      3. BALL POSITION DESIGNATION PER JESD 95-1, SPP-010 (EXCEPT
         D                            OVERALL THICKNESS                  AS NOTED).
         E     ---   ---        1.00  BALL HEIGHT
        D1                            BODY THICKNESS               4. e REPRESENTS THE SOLDER BALL GRID PITCH.
         E1    0.18  ---        ---   BODY SIZE
        MD                            BODY SIZE                    5. SYMBOL "MD" IS THE BALL ROW MATRIX SIZE IN THE
        ME     0.62  ---        0.76  BALL FOOTPRINT                     "D" DIRECTION.
         N                            BALL FOOTPRINT
         b           8.15 BSC.        ROW MATRIX SIZE D DIRECTION        SYMBOL "ME" IS THE BALL COLUMN MATRIX SIZE IN THE
          e                           ROW MATRIX SIZE E DIRECTION        "E" DIRECTION.
                     6.15 BSC.        TOTAL BALL COUNT
     SD / SE                          BALL DIAMETER                      N IS THE TOTAL NUMBER OF SOLDER BALLS.
                     5.60 BSC.        BALL PITCH
                                      SOLDER BALL PLACEMENT        6 DIMENSION "b" IS MEASURED AT THE MAXIMUM BALL
                     4.00 BSC.        DEPOPULATED SOLDER BALLS           DIAMETER IN A PLANE PARALLEL TO DATUM C.

                     8                                             7 SD AND SE ARE MEASURED WITH RESPECT TO DATUMS
                                                                         A AND B AND DEFINE THE POSITION OF THE CENTER
                     6                                                   SOLDER BALL IN THE OUTER ROW.

                     48                                                  WHEN THERE IS AN ODD NUMBER OF SOLDER BALLS IN
                                                                         THE OUTER ROW PARALLEL TO THE D OR E DIMENSION,
               0.35  ---        0.43                                     RESPECTIVELY, SD OR SE = 0.000.

                     0.80 BSC.                                           WHEN THERE IS AN EVEN NUMBER OF SOLDER BALLS IN
                                                                         THE OUTER ROW, SD OR SE = e/2
                     0.40 BSC.
                                                                   8. NOT USED.
                     ---
                                                                   9. "+" INDICATES THE THEORETICAL CENTER OF DEPOPULATED
                                                                         BALLS.

                                                                   10 A1 CORNER TO BE IDENTIFIED BY CHAMFER, LASER OR INK
                                                                         MARK, METALLIZED MARK INDENTATION OR OTHER MEANS.

                                                                                                                                                                           3338 \ 16-038.25 \ 10.05.04

86                                        S29GL-A MirrorBitTM Flash Family                                S29GL-A_00_A3 April 22, 2005
                                    Advance Information

Revision Summary

        Revision A (October 13, 2004)

                        Initial Release.

        Revision A1 (December 17, 2004)s

                        Secured Silicon Sector Flash Memory Region
                        Updated Secured Silicon Sector address table with addresses in x8-mode.
                        DC Characteristics (CMOS Compatible)
                        ILIT re-specified over temperature.
                        Corrected WP#/ACC input load current footnote.

        Revision A2 (January 28, 2005)

                        Global
                        Added S29GL032A information.

        Revision A3 (April 22, 2005)

                        Added S29GL016A information.
                        Corrected Secured Silicon Sector Indicator Bit in Table 15.

Colophon

The products described in this document are designed, developed and manufactured as contemplated for general use, including without limitation, ordinary
industrial use, general office use, personal use, and household use, but are not designed, developed and manufactured as contemplated (1) for any use that
includes fatal risks or dangers that, unless extremely high safety is secured, could have a serious effect to the public, and could lead directly to death, personal
injury, severe physical damage or other loss (i.e., nuclear reaction control in nuclear facility, aircraft flight control, air traffic control, mass transport control,
medical life support system, missile launch control in weapon system), or (2) for any use where chance of failure is intolerable (i.e., submersible repeater and
artificial satellite). Please note that Spansion will not be liable to you and/or any third party for any claims or damages arising in connection with above-
mentioned uses of the products. Any semiconductor devices have an inherent chance of failure. You must protect against injury, damage or loss from such
failures by incorporating safety design measures into your facility and equipment such as redundancy, fire protection, and prevention of over-current levels
and other abnormal operating conditions. If any products described in this document represent goods or technologies subject to certain restrictions on ex-
port under the Foreign Exchange and Foreign Trade Law of Japan, the US Export Administration Regulations or the applicable laws of any other country, the
prior authorization by the respective government entity will be required for export of those products.

Trademarks and Notice

The contents of this document are subject to change without notice. This document may contain information on a Spansion product under development by
Spansion LLC. Spansion LLC reserves the right to change or discontinue work on any product without notice. The information in this document is provided
as is without warranty or guarantee of any kind as to its accuracy, completeness, operability, fitness for particular purpose, merchantability, non-infringement
of third-party rights, or any other warranty, express, implied, or statutory. Spansion LLC assumes no liability for any damages of any kind arising out of the
use of the information in this document.

Copyright 2004 2005 Spansion LLC. All rights reserved. Spansion, the Spansion logo, MirrorBit, combinations thereof, and ExpressFlash are trademarks
of Spansion LLC. Other company and product names used in this publication are for identification purposes only and may be trademarks of their respective
companies.

April 22, 2005 S29GL-A_00_A3  S29GL-A MirrorBitTM Flash Family                                   87
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved