电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索

R5F21367CDFA#U0

器件型号:R5F21367CDFA#U0
器件类别:半导体    嵌入式处理器和控制器   
文件大小:5949.5KB,共9页
厂商名称:Renesas Electronics Corporation
厂商官网:https://www.renesas.com/
标准:  
下载文档

器件描述

IC mcu 16bit 48kb flash 64lqfp

参数

Datasheets:
R8C/36C Group:
Product Photos:
64-LQFP :
Featured Product:
Flasher Series of Production Tools:
Standard Package : 1
Category: Integrated Circuits (ICs)
Family: Embedded - Microcontrollers
Series: R8C/3x/36C
Packaging : Tray
Core Processor: R8C
Core Size: 16-Bit
Speed: 20MHz
Connectivity: I²C, LIN, SIO, SSU, UART/USART
Peripherals: POR, PWM, Voltage Detect, WDT
Number of I/O: 59
Program Memory Size: 48KB (48K x 8)
Program Memory Type: FLASH
EEPROM Size: -
RAM Size: 4K x 8
Voltage - Supply (Vcc/Vdd): 1.8 V ~ 5.5 V
Data Converters: A/D 12x10b
D/A 2x8b:
Oscillator Type: Internal
Operating Temperature: -40°C ~ 85°C
Package / Case: 64-LQFP
Supplier Device Package: 64-LQFP (14x14)

R5F21367CDFA#U0器件文档内容

                          Datasheet

R8C/36C Group             R01DS0018EJ0110
                                        Rev.1.10
RENESAS MCU
                                  Nov 02, 2010

1. Overview

1.1 Features

    The R8C/36C Group of single-chip MCUs incorporates the R8C CPU core, employing sophisticated instructions
    for a high level of efficiency. With 1 Mbyte of address space, and it is capable of executing instructions at high
    speed. In addition, the CPU core boasts a multiplier for high-speed operation processing.
    Power consumption is low, and the supported operating modes allow additional power control. These MCUs are
    designed to maximize EMI/EMS performance.
    Integration of many peripheral functions, including multifunction timer and serial interface, reduces the number of
    system components.
    The R8C/36C Group has data flash (1 KB 4 blocks) with the background operation (BGO) function.

1.1.1 Applications

        Electronic household appliances, office equipment, audio equipment, consumer equipment, etc.

R01DS0018EJ0110 Rev.1.10  Page 1 of 59
Nov 02, 2010
R8C/36C Group                                                           1. Overview

1.1.2 Specifications

      Tables 1.1 and 1.2 outline the Specifications for R8C/36C Group.

Table 1.1 Specifications for R8C/36C Group (1)

      Item            Function                                                 Specification
CPU
               Central processing  R8C CPU core
               unit                Number of fundamental instructions: 89
                                    Minimum instruction execution time:
Memory         ROM, RAM,
               Data flash              50 ns (f(XIN) = 20 MHz, VCC = 2.7 to 5.5 V)
                                       200 ns (f(XIN) = 5 MHz, VCC = 1.8 to 5.5 V)
Power Supply Voltage detection      Multiplier: 16 bits 16 bits  32 bits
                                    Multiply-accumulate instruction: 16 bits 16 bits + 32 bits  32 bits
Voltage        circuit             Operation mode: Single-chip mode (address space: 1 Mbyte)

Detection                          Refer to Table 1.3 Product List for R8C/36C Group

I/O Ports      Programmable I/O    Power-on reset
               ports                Voltage detection 3 (detection level of voltage detection 0 and voltage

Clock          Clock generation     detection 1 selectable)
               circuits
                                    Input-only: 1 pin
Interrupts                         CMOS I/O ports: 59, selectable pull-up resistor
                                    High current drive ports: 59
Watchdog Timer
                                    4 circuits: XIN clock oscillation circuit,
DTC (Data Transfer Controller)                     XCIN clock oscillation circuit (32 kHz),
                                                   High-speed on-chip oscillator (with frequency adjustment function),
Timer          Timer RA                            Low-speed on-chip oscillator

               Timer RB             Oscillation stop detection: XIN clock oscillation stop detection function
                                    Frequency divider circuit: Dividing selectable 1, 2, 4, 8, and 16
               Timer RC             Low power consumption modes:
               Timer RD
                                     Standard operating mode (high-speed clock, low-speed clock, high-speed on-
                                     chip oscillator, low-speed on-chip oscillator), wait mode, stop mode

                                   Real-time clock (timer RE)

                                    Interrupt Vectors: 69
                                    External: 9 sources (INT 5, key input 4)
                                    Priority levels: 7 levels

                                    14 bits 1 (with prescaler)
                                    Reset start selectable
                                    Low-speed on-chip oscillator for watchdog timer selectable

                                    1 channel
                                    Activation sources: 39
                                    Transfer modes: 2 (normal mode, repeat mode)

                                   8 bits 1 (with 8-bit prescaler)
                                     Timer mode (period timer), pulse output mode (output level inverted every
                                     period), event counter mode, pulse width measurement mode, pulse period
                                     measurement mode

                                   8 bits 1 (with 8-bit prescaler)
                                     Timer mode (period timer), programmable waveform generation mode (PWM
                                     output), programmable one-shot generation mode, programmable wait one-
                                     shot generation mode

                                   16 bits 1 (with 4 capture/compare registers)
                                     Timer mode (input capture function, output compare function), PWM mode
                                     (output 3 pins), PWM2 mode (PWM output pin)

                                   16 bits 2 (with 4 capture/compare registers)
                                     Timer mode (input capture function, output compare function), PWM mode
                                     (output 6 pins), reset synchronous PWM mode (output three-phase
                                     waveforms (6 pins), sawtooth wave modulation), complementary PWM mode
                                     (output three-phase waveforms (6 pins), triangular wave modulation), PWM3
                                     mode (PWM output 2 pins with fixed period)

R01DS0018EJ0110 Rev.1.10                                                Page 2 of 59
Nov 02, 2010
R8C/36C Group                                                        1. Overview

Table 1.2 Specifications for R8C/36C Group (2)

      Item            Function                                              Specification
Timer          Timer RE
                                8 bits 1
               Timer RF           Real-time clock mode (count seconds, minutes, hours, days of week), output
                                  compare mode
               Timer RG
                                16 bits 1
Serial         UART0, UART1       Input capture mode (input capture circuit), output compare mode (output
Interface      UART2              compare circuit)

Synchronous Serial              16 bits 1 (with 2 capture/compare registers)
Communication Unit (SSU)          Timer mode (input capture function, output compare function), PWM mode
I2C bus                           (output 1 pin), phase counting mode (available automatic measurement for
LIN Module                        the counts of 2-phase encoder)
A/D Converter
                                Clock synchronous serial I/O/UART 2 channel
D/A Converter
Comparator B                    Clock synchronous serial I/O, UART, I2C mode (I2C bus), multiprocessor
Flash Memory                    communication function

Operating Frequency/Supply      1 (shared with I2C bus)
Voltage
Current consumption             1 (shared with SSU)

Operating Ambient Temperature   Hardware LIN: 1 (timer RA, UART0)
Package
                                10-bit resolution 12 channels, includes sample and hold function, with sweep
                                mode

                                8-bit resolution 2 circuits

                                2 circuits
                                 Programming and erasure voltage: VCC = 2.7 to 5.5 V
                                 Programming and erasure endurance:10,000 times (data flash)

                                 1,000 times (program ROM)
                                 Program security: ROM code protect, ID code check
                                 Debug functions: On-chip debug, on-board flash rewrite function
                                 Background operation (BGO) function (data flash)

                                f(XIN) = 20 MHz (VCC = 2.7 to 5.5 V)
                                f(XIN) = 5 MHz (VCC = 1.8 to 5.5 V)

                                Typ. 7.0 mA (VCC = 5.0 V, f(XIN) = 20 MHz)
                                Typ. 3.5 mA (VCC = 3.0 V, f(XIN) = 10 MHz)
                                Typ. 4.0 A (VCC = 3.0 V, wait mode (f(XCIN) = 32 kHz))
                                Typ. 2.0 A (VCC = 3.0 V, stop mode)
                                -20 to 85C (N version)
                                -40 to 85C (D version) (1)
                                64-pin LQFP
                                 Package code: PLQP0064KB-A (previous code: 64P6Q-A)
                                 Package code: PLQP0064GA-A (previous code: 64P6U-A)
                                64-pin TQFP
                                 Package code: PTQP0064LB-A

Note:
    1. Specify the D version if D version functions are to be used.

R01DS0018EJ0110 Rev.1.10                                             Page 3 of 59
Nov 02, 2010
R8C/36C Group                                                                      1. Overview

1.2 Product List

    Tables 1.3 and 1.4 list Product List for R8C/36C Group. Figure 1.1 shows a Part Number, Memory Size, and
    Package of R8C/36C Group.

Table 1.3 Product List for R8C/36C Group (1)                                Current of Nov 2010

                          ROM Capacity                RAM
                                                    Capacity
Part No.                  Program  Data flash                 Package Type  Remarks
                            ROM

R5F21364CNFP              16 Kbytes 1 Kbyte 4 1.5 Kbytes PLQP0064KB-A N version

R5F21365CNFP              24 Kbytes 1 Kbyte 4 2 Kbytes PLQP0064KB-A

R5F21366CNFP              32 Kbytes 1 Kbyte 4 2.5 Kbytes PLQP0064KB-A

R5F21367CNFP              48 Kbytes 1 Kbyte 4 4 Kbytes PLQP0064KB-A

R5F21368CNFP              64 Kbytes 1 Kbyte 4 6 Kbytes PLQP0064KB-A

R5F2136ACNFP              96 Kbytes 1 Kbyte 4 8 Kbytes PLQP0064KB-A

R5F2136CCNFP              128 Kbytes 1 Kbyte 4 10 Kbytes PLQP0064KB-A

R5F21364CNFA              16 Kbytes 1 Kbyte 4 1.5 Kbytes PLQP0064GA-A

R5F21365CNFA              24 Kbytes 1 Kbyte 4 2 Kbytes PLQP0064GA-A

R5F21366CNFA              32 Kbytes 1 Kbyte 4 2.5 Kbytes PLQP0064GA-A

R5F21367CNFA              48 Kbytes 1 Kbyte 4 4 Kbytes PLQP0064GA-A

R5F21368CNFA              64 Kbytes 1 Kbyte 4 6 Kbytes PLQP0064GA-A

R5F2136ACNFA              96 Kbytes 1 Kbyte 4 8 Kbytes PLQP0064GA-A

R5F2136CCNFA              128 Kbytes 1 Kbyte 4 10 Kbytes PLQP0064GA-A

R5F21364CNFB (D) 16 Kbytes 1 Kbyte 4 1.5 Kbytes PTQP0064LB-A

R5F21365CNFB (D) 24 Kbytes 1 Kbyte 4 2 Kbytes PTQP0064LB-A

R5F21366CNFB (D) 32 Kbytes 1 Kbyte 4 2.5 Kbytes PTQP0064LB-A

R5F21367CNFB (D) 48 Kbytes 1 Kbyte 4 4 Kbytes PTQP0064LB-A

R5F21368CNFB (D) 64 Kbytes 1 Kbyte 4 6 Kbytes PTQP0064LB-A

R5F2136ACNFB (D) 96 Kbytes 1 Kbyte 4 8 Kbytes PTQP0064LB-A

R5F2136CCNFB (D) 128 Kbytes 1 Kbyte 4 10 Kbytes PTQP0064LB-A

R5F21364CNXXXFP           16 Kbytes 1 Kbyte 4 1.5 Kbytes PLQP0064KB-A N version Factory
R5F21365CNXXXFP
R5F21366CNXXXFP           24 Kbytes 1 Kbyte 4 2 Kbytes PLQP0064KB-A              programming
                          32 Kbytes 1 Kbyte 4 2.5 Kbytes PLQP0064KB-A            product (1)

R5F21367CNXXXFP 48 Kbytes 1 Kbyte 4 4 Kbytes PLQP0064KB-A

R5F21368CNXXXFP 64 Kbytes 1 Kbyte 4 6 Kbytes PLQP0064KB-A

R5F2136ACNXXXFP 96 Kbytes 1 Kbyte 4 8 Kbytes PLQP0064KB-A

R5F2136CCNXXXFP 128 Kbytes 1 Kbyte 4 10 Kbytes PLQP0064KB-A

R5F21364CNXXXFA 16 Kbytes 1 Kbyte 4 1.5 Kbytes PLQP0064GA-A

R5F21365CNXXXFA 24 Kbytes 1 Kbyte 4 2 Kbytes PLQP0064GA-A

R5F21366CNXXXFA 32 Kbytes 1 Kbyte 4 2.5 Kbytes PLQP0064GA-A

R5F21367CNXXXFA 48 Kbytes 1 Kbyte 4 4 Kbytes PLQP0064GA-A

R5F21368CNXXXFA 64 Kbytes 1 Kbyte 4 6 Kbytes PLQP0064GA-A

R5F2136ACNXXXFA 96 Kbytes 1 Kbyte 4 8 Kbytes PLQP0064GA-A

R5F2136CCNXXXFA 128 Kbytes 1 Kbyte 4 10 Kbytes PLQP0064GA-A

R5F21364CNXXXFB (D) 16 Kbytes 1 Kbyte 4 1.5 Kbytes PTQP0064LB-A

R5F21365CNXXXFB (D) 24 Kbytes 1 Kbyte 4 2 Kbytes PTQP0064LB-A

R5F21366CNXXXFB (D) 32 Kbytes 1 Kbyte 4 2.5 Kbytes PTQP0064LB-A

R5F21367CNXXXFB (D) 48 Kbytes 1 Kbyte 4 4 Kbytes PTQP0064LB-A

R5F21368CNXXXFB (D) 64 Kbytes 1 Kbyte 4 6 Kbytes PTQP0064LB-A

R5F2136ACNXXXFB (D) 96 Kbytes 1 Kbyte 4 8 Kbytes PTQP0064LB-A

R5F2136CCNXXXFB (D) 128 Kbytes 1 Kbyte 4 10 Kbytes PTQP0064LB-A

(D): Under development
Note:

    1. The user ROM is programmed before shipment.

R01DS0018EJ0110 Rev.1.10                                                           Page 4 of 59
Nov 02, 2010
R8C/36C Group                                                                      1. Overview

Table 1.4 Product List for R8C/36C Group (2)                                Current of Nov 2010

                          ROM Capacity                RAM
                                                    Capacity
Part No.                  Program  Data flash                 Package Type  Remarks
                            ROM

R5F21364CDFP              16 Kbytes 1 Kbyte 4 1.5 Kbytes PLQP0064KB-A D version

R5F21365CDFP              24 Kbytes 1 Kbyte 4 2 Kbytes PLQP0064KB-A

R5F21366CDFP              32 Kbytes 1 Kbyte 4 2.5 Kbytes PLQP0064KB-A

R5F21367CDFP              48 Kbytes 1 Kbyte 4 4 Kbytes PLQP0064KB-A

R5F21368CDFP              64 Kbytes 1 Kbyte 4 6 Kbytes PLQP0064KB-A

R5F2136ACDFP              96 Kbytes 1 Kbyte 4 8 Kbytes PLQP0064KB-A

R5F2136CCDFP              128 Kbytes 1 Kbyte 4 10 Kbytes PLQP0064KB-A

R5F21364CDFA              16 Kbytes 1 Kbyte 4 1.5 Kbytes PLQP0064GA-A

R5F21365CDFA              24 Kbytes 1 Kbyte 4 2 Kbytes PLQP0064GA-A

R5F21366CDFA              32 Kbytes 1 Kbyte 4 2.5 Kbytes PLQP0064GA-A

R5F21367CDFA              48 Kbytes 1 Kbyte 4 4 Kbytes PLQP0064GA-A

R5F21368CDFA              64 Kbytes 1 Kbyte 4 6 Kbytes PLQP0064GA-A

R5F2136ACDFA              96 Kbytes 1 Kbyte 4 8 Kbytes PLQP0064GA-A

R5F2136CCDFA              128 Kbytes 1 Kbyte 4 10 Kbytes PLQP0064GA-A

R5F21364CDFB (D) 16 Kbytes 1 Kbyte 4 1.5 Kbytes PTQP0064LB-A

R5F21365CDFB (D) 24 Kbytes 1 Kbyte 4 2 Kbytes PTQP0064LB-A

R5F21366CDFB (D) 32 Kbytes 1 Kbyte 4 2.5 Kbytes PTQP0064LB-A

R5F21367CDFB (D) 48 Kbytes 1 Kbyte 4 4 Kbytes PTQP0064LB-A

R5F21368CDFB (D) 64 Kbytes 1 Kbyte 4 6 Kbytes PTQP0064LB-A

R5F2136ACDFB (D) 96 Kbytes 1 Kbyte 4 8 Kbytes PTQP0064LB-A

R5F2136CCDFB (D) 128 Kbytes 1 Kbyte 4 10 Kbytes PTQP0064LB-A

R5F21364CDXXXFP 16 Kbytes 1 Kbyte 4 1.5 Kbytes PLQP0064KB-A N version Factory

R5F21365CDXXXFP           24 Kbytes 1 Kbyte 4 2 Kbytes PLQP0064KB-A              programming
R5F21366CDXXXFP           32 Kbytes 1 Kbyte 4 2.5 Kbytes PLQP0064KB-A            product

R5F21367CDXXXFP 48 Kbytes 1 Kbyte 4 4 Kbytes PLQP0064KB-A

R5F21368CDXXXFP 64 Kbytes 1 Kbyte 4 6 Kbytes PLQP0064KB-A

R5F2136ACDXXXFP 96 Kbytes 1 Kbyte 4 8 Kbytes PLQP0064KB-A

R5F2136CCDXXXFP 128 Kbytes 1 Kbyte 4 10 Kbytes PLQP0064KB-A

R5F21364CDXXXFA 16 Kbytes 1 Kbyte 4 1.5 Kbytes PLQP0064GA-A

R5F21365CDXXXFA 24 Kbytes 1 Kbyte 4 2 Kbytes PLQP0064GA-A

R5F21366CDXXXFA 32 Kbytes 1 Kbyte 4 2.5 Kbytes PLQP0064GA-A

R5F21367CDXXXFA 48 Kbytes 1 Kbyte 4 4 Kbytes PLQP0064GA-A

R5F21368CDXXXFA 64 Kbytes 1 Kbyte 4 6 Kbytes PLQP0064GA-A

R5F2136ACDXXXFA 96 Kbytes 1 Kbyte 4 8 Kbytes PLQP0064GA-A

R5F2136CCDXXXFA 128 Kbytes 1 Kbyte 4 10 Kbytes PLQP0064GA-A

R5F21364CDXXXFB (D) 16 Kbytes 1 Kbyte 4 1.5 Kbytes PTQP0064LB-A

R5F21365CDXXXFB (D) 24 Kbytes 1 Kbyte 4 2 Kbytes PTQP0064LB-A

R5F21366CDXXXFB (D) 32 Kbytes 1 Kbyte 4 2.5 Kbytes PTQP0064LB-A

R5F21367CDXXXFB (D) 48 Kbytes 1 Kbyte 4 4 Kbytes PTQP0064LB-A

R5F21368CDXXXFB (D) 64 Kbytes 1 Kbyte 4 6 Kbytes PTQP0064LB-A

R5F2136ACDXXXFB (D) 96 Kbytes 1 Kbyte 4 8 Kbytes PTQP0064LB-A

R5F2136CCDXXXFB (D) 128 Kbytes 1 Kbyte 4 10 Kbytes PTQP0064LB-A

(D): Under development
Note:

    1. The user ROM is programmed before shipment.

R01DS0018EJ0110 Rev.1.10                                                           Page 5 of 59
Nov 02, 2010
R8C/36C Group                                                      1. Overview

Part No. R 5 F 21 36 6 C N XXX FP

                                   Package type:
                                      FP: PLQP0064KB-A
                                      FA: PLQP0064GA-A
                                      FB: PTQP0064LB-A

                                   ROM number

                                   Classification
                                      N: Operating ambient temperature -20C to 85C
                                      D: Operating ambient temperature -40C to 85C

                                   ROM capacity
                                      4: 16 KB
                                      5: 24 KB
                                      6: 32 KB
                                      7: 48 KB
                                      8: 64 KB
                                      A: 96 KB
                                      C: 128 KB

                                   R8C/36C Group

                                   R8C/3x Series

                                   Memory type
                                      F: Flash memory

                                   Renesas MCU

                                   Renesas semiconductor

Figure 1.1 Part Number, Memory Size, and Package of R8C/36C Group

R01DS0018EJ0110 Rev.1.10                                           Page 6 of 59
Nov 02, 2010
R8C/36C Group                                                                                                               1. Overview

   1.3 Block Diagram

        Figure 1.2 shows a Block Diagram.

                          8                8        8                             8       51                             7

I/O ports  Port P0                         Port P1  Port P2        Port P3                Port P4  Port P5

Peripheral functions                                           UART or                     System clock generation
                                                    clock synchronous serial I/O                        circuit
              Timers
                                                             (8 bits 3)                            XIN-XOUT
     Timer RA (8 bits 1)                                                                High-speed on-chip oscillator
     Timer RB (8 bits 1)                                I2C bus or SSU                  Low-speed on-chip oscillator
    Timer RC (16 bits 1)                                   (8 bits 1)
     Timer RD (16 bits 2)                                                                        XCIN-XCOUT
     Timer RE (8 bits 1)                                   LIN module
     Timer RF (16 bits 1)                                                               Low-speed on-chip oscillator
    Timer RG (16 bits 1)                                 Comparator B                         for watchdog timer

        Watchdog timer                                                                      Voltage detection circuit
              (14 bits)
                                                                                                         DTC
          A/D converter

   (10 bits 12 channels)

          D/A converter

         (8 bits 2)

                                                    R8C CPU core                   SB     Memory
                                                                                     USP
                                                      R0H R0L                        ISP           ROM (1)
                                                      R1H R1L                     INTB              RAM (2)
                                                                                   PC
                                                             R2                      FLG           Multiplier
                                                             R3

                                                               A0
                                                               A1
                                                               FB

Port P6    Port P8                                                                Notes:
        8          7                                                                  1. ROM size varies with MCU type.
                                                                                      2. RAM size varies with MCU type.

Figure 1.2 Block Diagram

R01DS0018EJ0110 Rev.1.10                                                                                                    Page 7 of 59
Nov 02, 2010
R8C/36C Group                                                                                                                                                                                           1. Overview

1.4 Pin Assignment

    Figure 1.3 shows Pin Assignment (Top View). Tables 1.5 and 1.6 outline the Pin Name Information by Pin Number.

                                                     P1_0/AN8/KI0(/TRCIOD)
                                                         P1_1/AN9/KI1(/TRCIOA/TRCTRG)
                                                              P1_2/AN10/KI2(/TRCIOB)
                                                                  P1_3/AN11/KI3/TRBO(/TRCIOC)
                                                                      P1_4(/TXD0/TRCCLK)
                                                                           P1_5(/INT1/RXD0/TRAIO)
                                                                                P1_6/IVREF1(/CLK0)
                                                                                    P1_7/IVCMP1/INT1(/TRAIO)
                                                                                         P4_5/ADTRG/INT0(/RXD2/SCL2)
                                                                                             P6_5/INT4(/CLK1/CLK2/TRCIOB)
                                                                                                  P6_6/INT2(/TXD2/SDA2/TRCIOC)
                                                                                                      P6_7(/INT3/TRCIOD)
                                                                                                           P8_0(/TRFO00)
                                                                                                               P8_1(/TRFO01)
                                                                                                                    P8_2(/TRFO02)
                                                                                                                        P8_3(/TRFI/TRFO10)

                                                     48 47 46 45 44 43 42 41 40 39 38 37 36 35 34 33

               P0_7/AN0/DA1(/TRCIOC)             49                                                                                                              32  P8_4(/TRFO11)
               P0_6/AN1/DA0(/TRCIOD)
                                                 50                                                                                                              31  P8_5(/TRFO12)
                      P0_5/AN2(/TRCIOB)
             P0_4/AN3/TREO(/TRCIOB)              51                                                                                                              30  P8_6
             P0_3/AN4(/CLK1/TRCIOB)
P0_2/AN5(/RXD1/TRCIOA/TRCTRG)                    52                                                                                                              29  P3_1(/TRBO)
P0_1/AN6(/TXD1/TRCIOA/TRCTRG)
        P0_0/AN7(/TRCIOA/TRCTRG)                 53  R8C/36C Group                                                                                               28  P3_6(/INT1)
                                                 54
                                P6_4(/RXD1)                                                                                                                      27  P2_0(/INT1/TRCIOB/TRDIOA0/TRDCLK)
                                P6_3(/TXD1)
                                P6_2(/CLK1)      55                                                                                                              26  P2_1(/TRCIOC/TRDIOC0)

                                           P6_1  56  PLQP0064KB-A (64P6Q-A)                                                                                      25  P2_2(/TRCIOD/TRDIOB0)
                                P6_0(/TREO)
                            P5_7(/TRGIOB)        57  PLQP0064GA-A (64P6U-A)                                                                                      24  P2_3(/TRDIOD0)
                   P5_6(/TRAO/TRGIOA)
P3_2(/INT1/INT2/TRAIO/TRGCLKB)                  58  PTQP0064LB-A                                                                                                23  P2_4(/TRDIOA1)

                                                 59  (Top view)                                                                                                  22  P2_5(/TRDIOB1)

                                                 60                                                                                                              21  P2_6(/TRDIOC1)

                                                 61                                                                                                              20  P2_7(/TRDIOD1)

                                                 62                                                                                                              19  P3_3/IVCMP3/INT3/SCS(/CTS2/RTS2/TRCCLK)

                                                 63                                                                                                              18  P3_4/IVREF3/SSI(/RXD2/SCL2/TXD2/SDA2/TRCIOC)

                                                 64                                                                                                              17  P3_5/SCL/SSCK(/CLK2/TRCIOD)

                                                     1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16

                                                     P3_0(/TRAO/TRGCLKA)
                                                         P4_2/VREF
                                                              MODE
                                                                  P4_3(/XCIN)

                                                                      P4_4(/XCOUT)
                                                                           RESET

                                                                                P4_7/XOUT
                                                                                    VSS/AVSS

                                                                                         P4_6/XIN
                                                                                             VCC/AVCC
                                                                                                  P5_4(/TRCIOD)
                                                                                                      P5_3(/TRCIOC)
                                                                                                           P5_2(/TRCIOB)
                                                                                                               P5_1(/TRCIOA/TRCTRG)
                                                                                                                    P5_0(/TRCCLK)
                                                                                                                        P3_7/SDA/SSO/TRAO(/RXD2/SCL2/TXD2/SDA2)
        Notes:
            1. Can be assigned to the pin in parentheses by a program.
            2. P4_2 is an input-only pin.
            3. Confirm the pin 1 position on the package by referring to the package dimensions.

Figure 1.3 Pin Assignment (Top View)

R01DS0018EJ0110 Rev.1.10                                                                                                                                                                          Page 8 of 59
Nov 02, 2010
R8C/36C Group                                                                              1. Overview

Table 1.5 Pin Name Information by Pin Number (1)

                                                 I/O Pin Functions for Peripheral Modules

   Pin         Control Pin  Port                 Timer               Serial     SSU  I2C   A/D Converter,
Number                                Interrupt                    Interface         bus   D/A Converter,
                                                                                           Comparator B
1                           P3_0                 (TRAO/TRGCLKA)
                            P4_2                                                                VREF
2

3              MODE

4              (XCIN)       P4_3
                            P4_4
5              (XCOUT)

6              RESET

7              XOUT         P4_7

8              VSS/AVSS

9              XIN          P4_6

10             VCC/AVCC

11                          P5_4                 (TRCIOD)
                            P5_3
12                          P5_2                 (TRCIOC)
                            P5_1
13                          P5_0                 (TRCIOB)

14                          P3_7                 (TRCIOA/TRCTRG)

15                          P3_5                 (TRCCLK)

16                          P3_4                 TRAO              (TXD2/SDA2/  SSO  SDA
                                                                   RXD2/SCL2)
                            P3_3
17                          P2_7                 (TRCIOD)          (CLK2) SSCK SCL
                            P2_6
18                          P2_5                 (TRCIOC)          (TXD2/SDA2/  SSI        IVREF3
                            P2_4                                   RXD2/SCL2)              IVCMP3
                            P2_3
19                          P2_2   INT3          (TRCCLK)          (CTS2/RTS2) SCS
20                          P2_1
21                                (INT1)         (TRDIOD1)
22                          P2_0  (INT1)
23                                               (TRDIOC1)
24                          P3_6
25                          P3_1                 (TRDIOB1)
26                          P8_6
                            P8_5                 (TRDIOA1)
                            P8_4
                            P8_3                 (TRDIOD0)
                            P8_2
                            P8_1                 (TRCIOD/TRDIOB0)
                            P8_0
                            P6_7                 (TRCIOC/TRDIOC0)
                            P6_6
27                          P6_5                 (TRCIOB/TRDIOA0/
                                                        TRDCLK)

28                                               (TRBO)
29
30                                (INT3)            (TRFO12)       (TXD2/SDA2)
31                                 INT2             (TRFO11)       (CLK2/CLK1)
32                                 INT4          (TRFI/TRFO10)
33                                                  (TRFO02)
34                                                  (TRFO01)
35                                                  (TRFO00)
36                                                  (TRCIOD)
37
                                                    (TRCIOC)
38
                                                    (TRCIOB)
39

Note:
    1. Can be assigned to the pin in parentheses by a program.

R01DS0018EJ0110 Rev.1.10                                                                   Page 9 of 59
Nov 02, 2010
R8C/36C Group                                                                             1. Overview

Table 1.6 Pin Name Information by Pin Number (2)

                                                I/O Pin Functions for Peripheral Modules

   Pin         Control Pin  Port                Timer              Serial     SSU  I2C    A/D Converter,
Number                               Interrupt                   Interface         bus    D/A Converter,
                                                                                          Comparator B
40                          P4_5 INT0                            (RXD2/SCL2)
                                                                                              ADTRG
41                          P1_7 INT1           (TRAIO)                                       IVCMP1
                                                                                              IVREF1
42                          P1_6                                 (CLK0)
                                                                                                AN11
43                          P1_5 (INT1)         (TRAIO)          (RXD0)
                                                                                                AN10
44                          P1_4                (TRCCLK)         (TXD0)                         AN9
                                                                                                AN8
45                          P1_3 KI3               TRBO                                      AN0/DA1
                                                (/TRCIOC)                                    AN1/DA0
                                                                                                AN2
46                          P1_2 KI2            (TRCIOB)                                        AN3
                                                                                                AN4
47                          P1_1 KI1 (TRCIOA/TRCTRG)                                            AN5
                                                                                                AN6
48                          P1_0 KI0            (TRCIOD)                                        AN7

49                          P0_7                (TRCIOC)

50                          P0_6                (TRCIOD)

51                          P0_5                (TRCIOB)

52                          P0_4                TREO(/TRCIOB)

53                          P0_3                (TRCIOB)         (CLK1)

54                          P0_2                (TRCIOA/TRCTRG) (RXD1)

55                          P0_1                (TRCIOA/TRCTRG) (TXD1)

56                          P0_0                (TRCIOA/TRCTRG)

57                          P6_4                                 (RXD1)

58                          P6_3                                 (TXD1)

59                          P6_2                                 (CLK1)

60                          P6_1

61                          P6_0                (TREO)

62                          P5_7                (TRGIOB)

63                          P5_6                (TRAO/TRGIOA)

64                          P3_2  (INT1/        (TRAIO/TRGCLKB)
                                  INT2)

Note:
    1. Can be assigned to the pin in parentheses by a program.

R01DS0018EJ0110 Rev.1.10                                                                  Page 10 of 59
Nov 02, 2010
R8C/36C Group                                                                                      1. Overview

1.5 Pin Functions

    Tables 1.7 and 1.8 list Pin Functions.

Table 1.7 Pin Functions (1)

          Item             Pin Name         I/O Type                        Description

Power supply input VCC, VSS                 --         Apply 1.8 to 5.5 V to the VCC pin.
                                                       Apply 0 V to the VSS pin.

Analog power      AVCC, AVSS                --         Power supply for the A/D converter.
supply input                                           Connect a capacitor between AVCC and AVSS.

Reset input       RESET                     I Input "L" on this pin resets the MCU.

MODE              MODE                      I Connect this pin to VCC via a resistor.

XIN clock input   XIN                       I These pins are provided for XIN clock generation circuit I/O.
XIN clock output  XOUT
                                                       Connect a ceramic resonator or a crystal oscillator between

                                            I/O        the XIN and XOUT pins. (1)
                                                       To use an external clock, input it to the XOUT pin and leave

                                                       the XIN pin open.

XCIN clock input XCIN                       I These pins are provided for XCIN clock generation circuit I/O.
XCIN clock output XCOUT                              Connect a crystal oscillator between the XCIN and XCOUT
                                                     pins. (1)

                                            O To use an external clock, input it to the XCIN pin and leave
                                                     the XCOUT pin open.

INT interrupt input INT0 to INT4            I INT interrupt input pins.

Key input interrupt KI0 to KI3              I Key input interrupt input pins.

Timer RA          TRAIO                     I/O Timer RA I/O pin.

                  TRAO                      O Timer RA output pin.

Timer RB          TRBO                      O Timer RB output pin.

Timer RC          TRCCLK                    I External clock input pin.

                  TRCTRG                    I External trigger input pin.

                  TRCIOA, TRCIOB,           I/O Timer RC I/O pins.
                  TRCIOC, TRCIOD

Timer RD          TRDIOA0, TRDIOA1,                  Timer RD I/O pins.
                  TRDIOB0, TRDIOB1,         I/O
                  TRDIOC0, TRDIOC1,
                  TRDIOD0, TRDIOD1

                  TRDCLK                    I External clock input pin.

Timer RE          TREO                      O Divided clock output pin.

Timer RF          TRFO00, TRFO10,                    Timer RF output pins.
                  TRFO01,TRFO11,            O
                  TRFO02,TRFO12

                  TRFI                      I Timer RF input pin.

Timer RG          TRGIOA, TRGIOB            I/O Timer RG I/O ports.

                  TRGCLKA, TRGCLKB I External clock input pins.

Serial interface CLK0, CLK1, CLK2           I/O Transfer clock I/O pins.

                  RXD0, RXD1, RXD2          I Serial data input pins.

                  TXD0, TXD1, TXD2          O Serial data output pins.

                  CTS2                      I Transmission control input pin.

                  RTS2                      O Reception control output pin.

                  SCL2                      I/O I2C mode clock I/O pin.

                  SDA2                      I/O I2C mode data I/O pin.

I: Input        O: Output       I/O: Input and output

Note:

1. Refer to the oscillator manufacturer for oscillation characteristics.

R01DS0018EJ0110 Rev.1.10                                                                           Page 11 of 59
Nov 02, 2010
R8C/36C Group                                                                          1. Overview

Table 1.8 Pin Functions (2)

          Item             Pin Name  I/O Type            Description
SSU                SSI
                                     I/O Data I/O pin.
I2C bus            SCS
Reference voltage  SSCK              I/O Chip-select signal I/O pin.
input              SSO
A/D converter      SCL               I/O Clock I/O pin.
D/A converter      SDA               I/O Data I/O pin.
Comparator B       VREF              I/O Clock I/O pin
I/O port                             I/O Data I/O pin
                   AN0 to AN11
Input port                            I Reference voltage input pin to A/D converter.
                   ADTRG
                   DA0, DA1           I Analog input pins to A/D converter.
                   IVCMP1, IVCMP3     I AD external trigger input pin.
                   IVREF1, IVREF3
                   P0_0 to P0_7,     O D/A converter output pins.
                   P1_0 to P1_7,      I Comparator B analog voltage input pins.
                   P2_0 to P2_7,      I Comparator B reference voltage input pins.
                   P3_0 to P3_7,     I/O CMOS I/O ports. Each port has an I/O select direction
                   P4_3 to P4_7,
                   P5_0 to P5_4,              register, allowing each pin in the port to be directed for input
                   P5_6, P5_7,                or output individually.
                   P6_0 to P6_7,              Any port set to input can be set to use a pull-up resistor or not
                   P8_0 to P8_6               by a program.
                   P4_2
                                     I Input-only port.

I: Input       O: Output  I/O: Input and output

R01DS0018EJ0110 Rev.1.10                                                               Page 12 of 59
Nov 02, 2010
R8C/36C Group                                                                      2. Central Processing Unit (CPU)

2. Central Processing Unit (CPU)

  Figure 2.1 shows the CPU Registers. The CPU contains 13 registers. R0, R1, R2, R3, A0, A1, and FB configure a
  register bank. There are two sets of register bank.

b31                                  b15         b8b7                  b0

                     R2              R0H (high-order of R0) R0L (low-order of R0)
                     R3
                                     R1H (high-order of R1) R1L (low-order of R1)

                                                 R2                                 Data registers (1)

                                                 R3                                Address registers (1)
                                                 A0                                Frame base register (1)
                                                 A1
                                                 FB

                          b19        b15                               b0

                          INTBH                  INTBL                             Interrupt table register
                                                                                   Program counter
                          The 4 high order bits of INTB are INTBH and
                          the 16 low order bits of INTB are INTBL.

                          b19                                          b0

                                          PC

                                     b15                               b0

                                                 USP                               User stack pointer

                                                 ISP                               Interrupt stack pointer

                                                 SB                                Static base register

                                     b15                               b0

                                                 FLG                               Flag register

                         b15              b8 b7                        b0          Carry flag
                                                                                   Debug flag
                                IPL       U I OB S ZDC                             Zero flag
                                                                                   Sign flag
                                                                                   Register bank select flag
                                                                                   Overflow flag
                                                                                   Interrupt enable flag
                                                                                   Stack pointer select flag
                                                                                   Reserved bit
                                                                                   Processor interrupt priority level
                                                                                   Reserved bit

Note:
    1. These registers comprise a register bank. There are two register banks.

Figure 2.1 CPU Registers

R01DS0018EJ0110 Rev.1.10                                                                                 Page 13 of 59
Nov 02, 2010
R8C/36C Group                                            2. Central Processing Unit (CPU)

2.1 Data Registers (R0, R1, R2, and R3)

    R0 is a 16-bit register for transfer, arithmetic, and logic operations. The same applies to R1 to R3. R0 can be split
    into high-order bits (R0H) and low-order bits (R0L) to be used separately as 8-bit data registers. R1H and R1L are
    analogous to R0H and R0L. R2 can be combined with R0 and used as a 32-bit data register (R2R0). R3R1 is
    analogous to R2R0.

2.2 Address Registers (A0 and A1)

    A0 is a 16-bit register for address register indirect addressing and address register relative addressing. It is also
    used for transfer, arithmetic, and logic operations. A1 is analogous to A0. A1 can be combined with A0 and as a 32-
    bit address register (A1A0).

2.3 Frame Base Register (FB)

    FB is a 16-bit register for FB relative addressing.

2.4 Interrupt Table Register (INTB)

    INTB is a 20-bit register that indicates the starting address of an interrupt vector table.

2.5 Program Counter (PC)

    PC is 20 bits wide and indicates the address of the next instruction to be executed.

2.6 User Stack Pointer (USP) and Interrupt Stack Pointer (ISP)

    The stack pointers (SP), USP and ISP, are each 16 bits wide. The U flag of FLG is used to switch between
    USP and ISP.

2.7 Static Base Register (SB)

    SB is a 16-bit register for SB relative addressing.

2.8 Flag Register (FLG)

    FLG is an 11-bit register indicating the CPU state.

2.8.1 Carry Flag (C)

      The C flag retains carry, borrow, or shift-out bits that have been generated by the arithmetic and logic unit.

2.8.2 Debug Flag (D)

      The D flag is for debugging only. Set it to 0.

2.8.3 Zero Flag (Z)

      The Z flag is set to 1 when an arithmetic operation results in 0; otherwise to 0.

2.8.4 Sign Flag (S)

      The S flag is set to 1 when an arithmetic operation results in a negative value; otherwise to 0.

2.8.5 Register Bank Select Flag (B)

      Register bank 0 is selected when the B flag is 0. Register bank 1 is selected when this flag is set to 1.

2.8.6 Overflow Flag (O)

      The O flag is set to 1 when an operation results in an overflow; otherwise to 0.

R01DS0018EJ0110 Rev.1.10                                                                                Page 14 of 59
Nov 02, 2010
R8C/36C Group                                                       2. Central Processing Unit (CPU)

2.8.7 Interrupt Enable Flag (I)

      The I flag enables maskable interrupts.
      Interrupts are disabled when the I flag is set to 0, and are enabled when the I flag is set to 1. The I flag is set to 0
      when an interrupt request is acknowledged.

2.8.8 Stack Pointer Select Flag (U)

      ISP is selected when the U flag is set to 0; USP is selected when the U flag is set to 1.
      The U flag is set to 0 when a hardware interrupt request is acknowledged or the INT instruction of software
      interrupt numbers 0 to 31 is executed.

2.8.9 Processor Interrupt Priority Level (IPL)

      IPL is 3 bits wide and assigns processor interrupt priority levels from level 0 to level 7.
      If a requested interrupt has higher priority than IPL, the interrupt is enabled.

2.8.10 Reserved Bit

      If necessary, set to 0. When read, the content is undefined.

R01DS0018EJ0110 Rev.1.10                                                                           Page 15 of 59
Nov 02, 2010
R8C/36C Group             3. Memory

3. Memory

  3.1 R8C/36C Group

      Figure 3.1 is a Memory Map of R8C/36C Group. The R8C/36C Group has a 1-Mbyte address space from addresses
      00000h to FFFFFh. The internal ROM (program ROM) is allocated lower addresses, beginning with address
      0FFFFh. For example, a 64-Kbyte internal ROM area is allocated addresses 04000h to 13FFFh.
      The fixed interrupt vector table is allocated addresses 0FFDCh to 0FFFFh. The starting address of each interrupt
      routine is stored here.
      The internal ROM (data flash) is allocated addresses 03000h to 03FFFh.
      The internal RAM is allocated higher addresses, beginning with address 00400h. For example, a 6-Kbyte internal
      RAM area is allocated addresses 00400h to 01BFFh. The internal RAM is used not only for data storage but also as
      a stack area when a subroutine is called or when an interrupt request is acknowledged.
      Special function registers (SFRs) are allocated addresses 00000h to 002FFh and 02C00h to 02FFFh (the SFR areas
      for the DTC and other modules). Peripheral function control registers are allocated here. All unallocated spaces
      within the SFRs are reserved and cannot be accessed by users.

R01DS0018EJ0110 Rev.1.10  Page 16 of 59
Nov 02, 2010
R8C/36C Group                                                                                                                  3. Memory

00000h              SFR
002FFh
        (Refer to 4. Special Function
               Registers (SFRs))

00400h

               Internal RAM

0XXXXh

02C00h            SFR (2)                  0FFDCh                          Undefined instruction
                                           0FFFFh                                   Overflow
02FFFh  (Refer to 4. Special Function
03000h         Registers (SFRs))                                               BRK instruction
                                                                               Address match
03FFFh        Internal ROM
             (data flash) (1)                                                     Single step
                                                   Watchdog timer, oscillation stop detection, voltage monitor
0YYYYh          Internal ROM
0FFFFh         (program ROM)                                                    Address break
                                                                                  (Reserved)
                                                                                      Reset

                Internal ROM
               (program ROM)

ZZZZZh

FFFFFh

Notes:
    1. The data flash indicates block A (1 Kbyte), block B (1 Kbyte), block C (1 Kbyte), and block D (1 Kbyte).
    2. The SFR areas for the DTC and other modules are allocated to addresses 02C00h to 02FFFh.
    3. The blank areas are reserved and cannot be accessed by users.

               Part Number                             Internal ROM                                              Internal RAM

                                           Size Address 0YYYYh Address ZZZZZh Size Address 0XXXXh

R5F21364CNFP, R5F21364CDFP, R5F21364CNFA,  16 Kbytes   0C000h               1.5 Kbytes                          009FFh
R5F21364CDFA, R5F21364CNFB, R5F21364CDFB,
R5F21364CNXXXFP, R5F21364CDXXXFP,
R5F21364CNXXXFA, R5F21364CDXXXFA,
R5F21364CNXXXFB, R5F21364CDXXXFB

R5F21365CNFP, R5F21365CDFP, R5F21365CNFA,  24 Kbytes   0A000h               2 Kbytes                            00BFFh
R5F21365CDFA, R5F21365CNFB, R5F21365CDFB,
R5F21365CNXXXFP, R5F21365CDXXXFP,
R5F21365CNXXXFA, R5F21365CDXXXFA,
R5F21365CNXXXFB, R5F21365CDXXXFB

R5F21366CNFP, R5F21366CDFP, R5F21366CNFA,  32 Kbytes   08000h               2.5 Kbytes                          00DFFh
R5F21366CDFA, R5F21366CNFB, R5F21366CDFB,
R5F21366CNXXXFP, R5F21366CDXXXFP,
R5F21366CNXXXFA, R5F21366CDXXXFA,
R5F21366CNXXXFB, R5F21366CDXXXFB

R5F21367CNFP, R5F21367CDFP, R5F21367CNFA,  48 Kbytes   04000h               4 Kbytes                            013FFh
R5F21367CDFA, R5F21367CNFB, R5F21367CDFB,
R5F21367CNXXXFP, R5F21367CDXXXFP,
R5F21367CNXXXFA, R5F21367CDXXXFA,
R5F21367CNXXXFB, R5F21367CDXXXFB

R5F21368CNFP, R5F21368CDFP, R5F21368CNFA,  64 Kbytes   04000h        13FFFh  6 Kbytes                            01BFFh
R5F21368CDFA, R5F21368CNFB, R5F21368CDFB,
R5F21368CNXXXFP, R5F21368CDXXXFP,
R5F21368CNXXXFA, R5F21368CDXXXFA,
R5F21368CNXXXFB, R5F21368CDXXXFB

R5F2136ACNFP, R5F2136ACDFP, R5F2136ACNFA,  96 Kbytes   04000h        1BFFFh  8 Kbytes                            023FFh
R5F2136ACDFA, R5F2136ACNFB, R5F2136ACDFB,
R5F2136ACNXXXFP, R5F2136ACDXXXFP,
R5F2136ACNXXXFA, R5F2136ACDXXXFA,
R5F2136ACNXXXFB, R5F2136ACDXXXFB

R5F2136CCNFP, R5F2136CCDFP, R5F2136CCNFA,  128 Kbytes  04000h        23FFFh  10 Kbytes                           02BFFh
R5F2136CCDFA, R5F2136CCNFB, R5F2136CCDFB,
R5F2136CCNXXXFP, R5F2136CCDXXXFP,
R5F2136CCNXXXFA, R5F2136CCDXXXFA,
R5F2136CCNXXXFB, R5F2136CCDXXXFB

Figure 3.1 Memory Map of R8C/36C Group

R01DS0018EJ0110 Rev.1.10                                                                                         Page 17 of 59
Nov 02, 2010
R8C/36C Group                                                         4. Special Function Registers (SFRs)

4. Special Function Registers (SFRs)

  An SFR (special function register) is a control register for a peripheral function. Tables 4.1 to 4.12 list the special
  function registers. Table 4.13 lists the ID Code Areas and Option Function Select Area.

Table 4.1 SFR Information (1) (1)

Address                                                     Register        Symbol  After Reset
0000h
0001h   Processor Mode Register 0                                    PM0           00h
0002h   Processor Mode Register 1                                    PM1           00h
0003h   System Clock Control Register 0                              CM0           00101000b
0004h   System Clock Control Register 1                              CM1           00100000b
0005h   Module Standby Control Register                              MSTCR         00h
0006h   System Clock Control Register 3                              CM3           00h
0007h   Protect Register                                             PRCR          00h
0008h   Reset Source Determination Register                          RSTFR         0XXXXXXXb (2)
0009h   Oscillation Stop Detection Register                                        00000100b
000Ah   Watchdog Timer Reset Register                                OCD           XXh
000Bh   Watchdog Timer Start Register                                WDTR          XXh
         Watchdog Timer Control Register                              WDTS          00111111b
000Ch                                                                WDTC
000Dh   High-Speed On-Chip Oscillator Control Register 7
000Eh                                                                FRA7          When shipping
000Fh   Count Source Protection Mode Register
0010h                                                                CSPR          00h
0011h                                                                              10000000b (3)
0012h
0013h
0014h
0015h
0016h
0017h
0018h
0019h
001Ah
001Bh
001Ch

001Dh    High-Speed On-Chip Oscillator Control Register 0             FRA0          00h
001Eh    High-Speed On-Chip Oscillator Control Register 1             FRA1          When shipping
001Fh    High-Speed On-Chip Oscillator Control Register 2             FRA2          00h
0020h    On-Chip Reference Voltage Control Register                   OCVREFCR      00h
0021h
0022h    Clock Prescaler Reset Flag                                   CPSRF         00h
0023h    High-Speed On-Chip Oscillator Control Register 4             FRA4          When shipping
0024h    High-Speed On-Chip Oscillator Control Register 5             FRA5          When shipping
0025h    High-Speed On-Chip Oscillator Control Register 6             FRA6          When shipping
0026h
0027h    High-Speed On-Chip Oscillator Control Register 3             FRA3          When shipping
0028h    Voltage Monitor Circuit Control Register                     CMPA          00h
0029h    Voltage Monitor Circuit Edge Select Register                 VCAC          00h
002Ah
002Bh    Voltage Detect Register 1                                    VCA1          00001000b
002Ch    Voltage Detect Register 2                                    VCA2          00h (4)
002Dh                                                                               00100000b (5)
002Eh                                                                 VD1LS
002Fh                                                                               00000111b
0030h                                                                 VW0C
0031h                                                                               1100X010b (4)
0032h                                                                 VW1C          1100X011b (5)
0033h                                                                               10001010b
0034h

0035h    Voltage Detection 1 Level Select Register
0036h    Voltage Monitor 0 Circuit Control Register
0037h
0038h

0039h Voltage Monitor 1 Circuit Control Register

X: Undefined
Notes:

      1. The blank areas are reserved and cannot be accessed by users.
      2. The CWR bit in the RSTFR register is set to 0 after power-on and voltage monitor 0 reset. Hardware reset, software reset, or watchdog timer

          reset does not affect this bit.
      3. The CSPROINI bit in the OFS register is set to 0.
      4. The LVDAS bit in the OFS register is set to 1.
      5. The LVDAS bit in the OFS register is set to 0.

R01DS0018EJ0110 Rev.1.10                                                            Page 18 of 59
Nov 02, 2010
R8C/36C Group                                                                   4. Special Function Registers (SFRs)

Table 4.2 SFR Information (2) (1)

Address                                                     Register                     Symbol           After Reset
003Ah   Voltage Monitor 2 Circuit Control Register                             VW2C             10000010b
003Bh
003Ch   Flash Memory Ready Interrupt Control Register                          FMRDYIC          XXXXX000b
003Dh
003Eh   INT4 Interrupt Control Register                                        INT4IC           XX00X000b
003Fh   Timer RC Interrupt Control Register                                    TRCIC            XXXXX000b
0040h   Timer RD0 Interrupt Control Register                                   TRD0IC           XXXXX000b
0041h   Timer RD1 Interrupt Control Register                                   TRD1IC           XXXXX000b
0042h   Timer RE Interrupt Control Register                                    TREIC            XXXXX000b
0043h   UART2 Transmit Interrupt Control Register                              S2TIC            XXXXX000b
0044h   UART2 Receive Interrupt Control Register                               S2RIC            XXXXX000b
0045h   Key Input Interrupt Control Register                                   KUPIC            XXXXX000b
0046h   A/D Conversion Interrupt Control Register                              ADIC             XXXXX000b
0047h   SSU Interrupt Control Register/IIC bus Interrupt Control Register (2)  SSUIC/IICIC      XXXXX000b
0048h   Timer RF Compare 1 Interrupt Control Register                          CMP1IC           XXXXX000b
0049h   UART0 Transmit Interrupt Control Register                              S0TIC            XXXXX000b
004Ah   UART0 Receive Interrupt Control Register                               S0RIC            XXXXX000b
004Bh   UART1 Transmit Interrupt Control Register                              S1TIC            XXXXX000b
004Ch   UART1 Receive Interrupt Control Register                               S1RIC            XXXXX000b
004Dh   INT2 Interrupt Control Register                                        INT2IC           XX00X000b
004Eh   Timer RA Interrupt Control Register                                    TRAIC            XXXXX000b
004Fh   Timer RB Interrupt Control Register
         INT1 Interrupt Control Register                                        TRBIC            XXXXX000b
0050h   INT3 Interrupt Control Register                                        INT1IC           XX00X000b
0051h   Timer RF Interrupt Control Register                                    INT3IC           XX00X000b
0052h   Timer RF Compare 0 Interrupt Control Register                          TRFIC            XXXXX000b
0053h   INT0 Interrupt Control Register                                        CMP0IC           XXXXX000b
0054h   UART2 Bus Collision Detection Interrupt Control Register               INT0IC           XX00X000b
0055h   Timer RF Capture Interrupt Control Register                            U2BCNIC          XXXXX000b
0056h                                                                          CAPIC            XXXXX000b
0057h   Timer RG Interrupt Control Register
0058h                                                                          TRGIC            XXXXX000b
0059h   Voltage Monitor 1 Interrupt Control Register
005Ah   Voltage Monitor 2 Interrupt Control Register                           VCMP1IC          XXXXX000b
005Bh                                                                          VCMP2IC          XXXXX000b
005Ch
005Dh
005Eh
005Fh
0060h
0061h
0062h
0063h
0064h
0065h
0066h
0067h
0068h
0069h
006Ah
006Bh
006Ch
006Dh
006Eh
006Fh
0070h
0071h
0072h
0073h
0074h
0075h
0076h
0077h
0078h
0079h
007Ah
007Bh
007Ch
007Dh
007Eh
007Fh

X: Undefined
Notes:

      1. The blank areas are reserved and cannot be accessed by users.
      2. Selectable by the IICSEL bit in the SSUIICSR register.

R01DS0018EJ0110 Rev.1.10                                                                         Page 19 of 59
Nov 02, 2010
R8C/36C Group                                                           4. Special Function Registers (SFRs)

Table 4.3 SFR Information (3) (1)

Address                                    Register                              Symbol           After Reset
0080h                                                                  DTCTL            00h
0081h   DTC Activation Control Register
0082h
0083h   DTC Activation Enable Register 0                               DTCEN0           00h
0084h   DTC Activation Enable Register 1
0085h   DTC Activation Enable Register 2                               DTCEN1           00h
0086h   DTC Activation Enable Register 3
0087h   DTC Activation Enable Register 4                               DTCEN2           00h
0088h   DTC Activation Enable Register 5
0089h   DTC Activation Enable Register 6                               DTCEN3           00h
008Ah
008Bh   Timer RF Register                                              DTCEN4           00h
008Ch
008Dh                                                                  DTCEN5           00h
008Eh
008Fh                                                                  DTCEN6           00h
0090h
0091h                                                                  TRF              00h
0092h
0093h                                                                                   00h
0094h
0095h   Timer RF Control Register 0                                    TRFCR0           00h
0096h   Timer RF Control Register 1                                    TRFCR1           00h
0097h   Capture and Compare 0 Register                                 TRFM0            00h
0098h                                                                                   00h
0099h   Compare 1 Register                                             TRFM1            FFh
009Ah                                                                                   FFh
009Bh   UART0 Transmit/Receive Mode Register                           U0MR             00h
009Ch   UART0 Bit Rate Register                                        U0BRG            XXh
009Dh   UART0 Transmit Buffer Register                                 U0TB             XXh
009Eh                                                                                   XXh
009Fh   UART0 Transmit/Receive Control Register 0                      U0C0             00001000b
00A0h   UART0 Transmit/Receive Control Register 1                      U0C1             00000010b
00A1h   UART0 Receive Buffer Register                                  U0RB             XXh
00A2h                                                                                   XXh
00A3h   UART2 Transmit/Receive Mode Register                           U2MR             00h
00A4h   UART2 Bit Rate Register                                        U2BRG            XXh
00A5h   UART2 Transmit Buffer Register                                 U2TB             XXh
00A6h                                                                                   XXh
00A7h   UART2 Transmit/Receive Control Register 0                      U2C0             00001000b
00A8h   UART2 Transmit/Receive Control Register 1                      U2C1             00000010b
00A9h   UART2 Receive Buffer Register                                  U2RB             XXh
00AAh                                                                                   XXh
00ABh   UART2 Digital Filter Function Select Register                  URXDF            00h
00ACh
00ADh    UART2 Special Mode Register 5                                  U2SMR5           00h
00AEh   UART2 Special Mode Register 4                                  U2SMR4           00h
00AFh   UART2 Special Mode Register 3                                  U2SMR3           000X0X0Xb
00B0h   UART2 Special Mode Register 2                                  U2SMR2           X0000000b
00B1h   UART2 Special Mode Register                                    U2SMR            X0000000b
00B2h
00B3h
00B4h
00B5h
00B6h
00B7h
00B8h
00B9h
00BAh
00BBh
00BCh
00BDh
00BEh
00BFh

X: Undefined
Note:

      1. The blank areas are reserved and cannot be accessed by users.

R01DS0018EJ0110 Rev.1.10                                                                      Page 20 of 59
Nov 02, 2010
R8C/36C Group                                                           4. Special Function Registers (SFRs)

Table 4.4 SFR Information (4) (1)

Address                              Register                                    Symbol           After Reset
00C0h                                                                  AD0              XXh
00C1h   A/D Register 0                                                 AD1              000000XXb
00C2h                                                                  AD2              XXh
00C3h   A/D Register 1                                                 AD3              000000XXb
00C4h                                                                  AD4              XXh
00C5h   A/D Register 2                                                 AD5              000000XXb
00C6h                                                                  AD6              XXh
00C7h   A/D Register 3                                                 AD7              000000XXb
00C8h                                                                                   XXh
00C9h   A/D Register 4                                                                  000000XXb
00CAh                                                                                    XXh
00CBh    A/D Register 5                                                                  000000XXb
00CCh                                                                                    XXh
00CDh    A/D Register 6                                                                  000000XXb
00CEh                                                                                    XXh
00CFh   A/D Register 7                                                                  000000XXb
00D0h
00D1h   A/D Mode Register                                              ADMOD            00h
00D2h   A/D Input Select Register                                      ADINSEL          11000000b
00D3h   A/D Control Register 0                                         ADCON0           00h
00D4h   A/D Control Register 1                                         ADCON1           00h
00D5h   D/A0 Register                                                  DA0              00h
00D6h   D/A1 Register                                                  DA1              00h
00D7h
00D8h   D/A Control Register                                           DACON            00h
00D9h
00DAh    Port P0 Register                                               P0               XXh
00DBh    Port P1 Register                                               P1               XXh
00DCh    Port P0 Direction Register                                     PD0              00h
00DDh    Port P1 Direction Register                                     PD1              00h
00DEh    Port P2 Register                                               P2               XXh
00DFh   Port P3 Register                                               P3               XXh
00E0h   Port P2 Direction Register                                     PD2              00h
00E1h   Port P3 Direction Register                                     PD3              00h
00E2h   Port P4 Register                                               P4               XXh
00E3h   Port P5 Register                                               P5               XXh
00E4h   Port P4 Direction Register                                     PD4              00h
00E5h   Port P5 Direction Register                                     PD5              00h
00E6h   Port P6 Register                                               P6               XXh
00E7h
00E8h   Port P6 Direction Register                                     PD6              00h
00E9h
00EAh   Port P8 Register                                               P8               XXh
00EBh
00ECh    Port P8 Direction Register                                     PD8              00h
00EDh
00EEh
00EFh
00F0h
00F1h
00F2h
00F3h
00F4h
00F5h
00F6h
00F7h
00F8h
00F9h
00FAh
00FBh
00FCh
00FDh
00FEh
00FFh

X: Undefined
Note:

      1. The blank areas are reserved and cannot be accessed by users.

R01DS0018EJ0110 Rev.1.10                                                                 Page 21 of 59
Nov 02, 2010
R8C/36C Group                                                           4. Special Function Registers (SFRs)

Table 4.5 SFR Information (5) (1)

Address                                                     Register             Symbol           After Reset
0100h   Timer RA Control Register                                      TRACR            00h
0101h   Timer RA I/O Control Register                                  TRAIOC           00h
0102h   Timer RA Mode Register                                         TRAMR            00h
0103h   Timer RA Prescaler Register                                    TRAPRE           FFh
0104h   Timer RA Register                                              TRA              FFh
0105h   LIN Control Register 2                                         LINCR2           00h
0106h   LIN Control Register                                           LINCR            00h
0107h   LIN Status Register                                            LINST            00h
0108h   Timer RB Control Register                                      TRBCR            00h
0109h   Timer RB One-Shot Control Register                             TRBOCR           00h
010Ah   Timer RB I/O Control Register                                  TRBIOC           00h
010Bh   Timer RB Mode Register                                         TRBMR            00h
010Ch   Timer RB Prescaler Register                                    TRBPRE           FFh
010Dh   Timer RB Secondary Register                                    TRBSC            FFh
010Eh   Timer RB Primary Register                                      TRBPR            FFh
010Fh
0110h   Timer RE Second Data Register / Counter Data Register          TRESEC           00h
0111h   Timer RE Minute Data Register / Compare Data Register          TREMIN           00h
0112h   Timer RE Hour Data Register                                    TREHR            00h
0113h   Timer RE Day of Week Data Register                             TREWK            00h
0114h   Timer RE Control Register 1                                    TRECR1           00h
0115h   Timer RE Control Register 2                                    TRECR2           00h
0116h   Timer RE Count Source Select Register                          TRECSR           00001000b
0117h
0118h   Timer RC Mode Register                                         TRCMR            01001000b
0119h   Timer RC Control Register 1                                    TRCCR1           00h
011Ah   Timer RC Interrupt Enable Register                             TRCIER           01110000b
011Bh   Timer RC Status Register                                       TRCSR            01110000b
011Ch   Timer RC I/O Control Register 0                                TRCIOR0          10001000b
011Dh   Timer RC I/O Control Register 1                                TRCIOR1          10001000b
011Eh   Timer RC Counter                                               TRC              00h
011Fh                                                                                   00h
0120h   Timer RC General Register A                                    TRCGRA           FFh
0121h                                                                                   FFh
0122h   Timer RC General Register B                                    TRCGRB           FFh
0123h                                                                                   FFh
0124h   Timer RC General Register C                                    TRCGRC           FFh
0125h                                                                                   FFh
0126h   Timer RC General Register D                                    TRCGRD           FFh
0127h                                                                                   FFh
0128h   Timer RC Control Register 2                                    TRCCR2           00011000b
0129h   Timer RC Digital Filter Function Select Register               TRCDF            00h
012Ah   Timer RC Output Master Enable Register                         TRCOER           01111111b
012Bh   Timer RC Trigger Control Register                              TRCADCR          00h
012Ch
012Dh   Timer RD Control Expansion Register                            TRDECR           00h
012Eh   Timer RD Trigger Control Register                              TRDADCR          00h
012Fh   Timer RD Start Register                                        TRDSTR           11111100b
0130h   Timer RD Mode Register                                         TRDMR            00001110b
0131h   Timer RD PWM Mode Register                                     TRDPMR           10001000b
0132h   Timer RD Function Control Register                             TRDFCR           10000000b
0133h   Timer RD Output Master Enable Register 1                       TRDOER1          FFh
0134h   Timer RD Output Master Enable Register 2                       TRDOER2          01111111b
0135h   Timer RD Output Control Register                               TRDOCR           00h
0136h   Timer RD Digital Filter Function Select Register 0             TRDDF0           00h
0137h   Timer RD Digital Filter Function Select Register 1             TRDDF1           00h
0138h
0139h
013Ah
013Bh
013Ch
013Dh
013Eh
013Fh

Note:
      1. The blank areas are reserved and cannot be accessed by users.

R01DS0018EJ0110 Rev.1.10                                                                 Page 22 of 59
Nov 02, 2010
R8C/36C Group                                                           4. Special Function Registers (SFRs)

Table 4.6 SFR Information (6) (1)

Address                                                     Register             Symbol           After Reset
0140h   Timer RD Control Register 0                                    TRDCR0           00h
0141h   Timer RD I/O Control Register A0                               TRDIORA0         10001000b
0142h   Timer RD I/O Control Register C0                               TRDIORC0         10001000b
0143h   Timer RD Status Register 0                                     TRDSR0           11100000b
0144h   Timer RD Interrupt Enable Register 0                           TRDIER0          11100000b
0145h   Timer RD PWM Mode Output Level Control Register 0              TRDPOCR0         11111000b
0146h   Timer RD Counter 0                                             TRD0             00h
0147h                                                                                   00h
0148h   Timer RD General Register A0                                   TRDGRA0          FFh
0149h                                                                                   FFh
014Ah   Timer RD General Register B0                                   TRDGRB0          FFh
014Bh                                                                                   FFh
014Ch   Timer RD General Register C0                                   TRDGRC0          FFh
014Dh                                                                                   FFh
014Eh   Timer RD General Register D0                                   TRDGRD0          FFh
014Fh                                                                                   FFh
0150h   Timer RD Control Register 1                                    TRDCR1           00h
0151h   Timer RD I/O Control Register A1                               TRDIORA1         10001000b
0152h   Timer RD I/O Control Register C1                               TRDIORC1         10001000b
0153h   Timer RD Status Register 1                                     TRDSR1           11000000b
0154h   Timer RD Interrupt Enable Register 1                           TRDIER1          11100000b
0155h   Timer RD PWM Mode Output Level Control Register 1              TRDPOCR1         11111000b
0156h   Timer RD Counter 1                                             TRD1             00h
0157h                                                                                   00h
0158h   Timer RD General Register A1                                   TRDGRA1          FFh
0159h                                                                                   FFh
015Ah   Timer RD General Register B1                                   TRDGRB1          FFh
015Bh                                                                                   FFh
015Ch   Timer RD General Register C1                                   TRDGRC1          FFh
015Dh                                                                                   FFh
015Eh   Timer RD General Register D1                                   TRDGRD1          FFh
015Fh                                                                                   FFh
0160h   UART1 Transmit/Receive Mode Register                           U1MR             00h
0161h   UART1 Bit Rate Register                                        U1BRG            XXh
0162h   UART1 Transmit Buffer Register                                 U1TB             XXh
0163h                                                                                   XXh
0164h   UART1 Transmit/Receive Control Register 0                      U1C0             00001000b
0165h   UART1 Transmit/Receive Control Register 1                      U1C1             00000010b
0166h   UART1 Receive Buffer Register                                  U1RB             XXh
0167h                                                                                   XXh
0168h   Timer RG Mode Register
0169h   Timer RG Count Control Register                                TRGMR            01000000b
016Ah   Timer RG Control Register                                      TRGCNTC          00h
016Bh   Timer RG Interrupt Enable Register                             TRGCR            10000000b
016Ch   Timer RG Status Register                                       TRGIER           11110000b
016Dh   Timer RG I/O Control Register                                  TRGSR            11100000b
016Eh   Timer RG Counter                                               TRGIOR           00h
016Fh                                                                  TRG              00h
0170h   Timer RG General Register A                                                     00h
0171h                                                                  TRGGRA           FFh
0172h   Timer RG General Register B                                                     FFh
0173h                                                                  TRGGRB           FFh
0174h   Timer RG General Register C                                                     FFh
0175h                                                                  TRGGRC           FFh
0176h   Timer RG General Register D                                                     FFh
0177h                                                                  TRGGRD           FFh
0178h                                                                                   FFh
0179h
017Ah
017Bh
017Ch
017Dh
017Eh
017Fh

X: Undefined
Note:

      1. The blank areas are reserved and cannot be accessed by users.

R01DS0018EJ0110 Rev.1.10                                                                 Page 23 of 59
Nov 02, 2010
R8C/36C Group                                                              4. Special Function Registers (SFRs)

Table 4.7 SFR Information (7) (1)

Address                                    Register                                 Symbol           After Reset
0180h                                                                     TRASR            00h
0181h   Timer RA Pin Select Register                                      TRBRCSR          00h
0182h   Timer RB/RC Pin Select Register                                   TRCPSR0          00h
0183h   Timer RC Pin Select Register 0                                    TRCPSR1          00h
0184h   Timer RC Pin Select Register 1                                    TRDPSR0          00h
0185h   Timer RD Pin Select Register 0                                    TRDPSR1          00h
0186h   Timer RD Pin Select Register 1                                    TIMSR            00h
0187h   Timer Pin Select Register                                         TRFOUT           00h
0188h   Timer RF Output Control Register                                  U0SR             00h
0189h   UART0 Pin Select Register                                         U1SR             00h
018Ah   UART1 Pin Select Register                                         U2SR0            00h
018Bh   UART2 Pin Select Register 0                                       U2SR1            00h
018Ch   UART2 Pin Select Register 1                                       SSUIICSR         00h
018Dh   SSU/IIC Pin Select Register
018Eh                                                                     INTSR            00h
018Fh   INT Interrupt Input Pin Select Register                           PINSR            00h
0190h   I/O Function Pin Select Register
0191h
0192h   SS Bit Counter Register                                           SSBR             11111000b
0193h   SS Transmit Data Register L / IIC bus Transmit Data Register (2)  SSTDR / ICDRT    FFh
0194h   SS Transmit Data Register H (2)                                   SSTDRH           FFh
         SS Receive Data Register L / IIC bus Receive Data Register (2)    SSRDR / ICDRR    FFh
0195h   SS Receive Data Register H (2)                                    SSRDRH           FFh
         SS Control Register H / IIC bus Control Register 1 (2)            SSCRH / ICCR1    00h
0196h   SS Control Register L / IIC bus Control Register 2 (2)            SSCRL / ICCR2    01111101b
         SS Mode Register / IIC bus Mode Register (2)                      SSMR / ICMR      00010000b / 00011000b
0197h   SS Enable Register / IIC bus Interrupt Enable Register (2)        SSER / ICIER     00h
         SS Status Register / IIC bus Status Register (2)                  SSSR / ICSR      00h / 0000X000b
0198h   SS Mode Register 2 / Slave Address Register (2)                   SSMR2 / SAR      00h

0199h   Flash Memory Status Register                                      FST              10000X00b

019Ah   Flash Memory Control Register 0                                   FMR0             00h
         Flash Memory Control Register 1                                   FMR1             00h
019Bh   Flash Memory Control Register 2                                   FMR2             00h

019Ch

019Dh

019Eh
019Fh
01A0h
01A1h
01A2h
01A3h
01A4h
01A5h
01A6h
01A7h
01A8h
01A9h
01AAh
01ABh
01ACh
01ADh
01AEh
01AFh
01B0h
01B1h
01B2h
01B3h
01B4h
01B5h
01B6h
01B7h
01B8h
01B9h
01BAh
01BBh
01BCh
01BDh
01BEh
01BFh

X: Undefined
Notes:

      1. The blank areas are reserved and cannot be accessed by users.
      2. Selectable by the IICSEL bit in the SSUIICSR register.

R01DS0018EJ0110 Rev.1.10                                                                    Page 24 of 59
Nov 02, 2010
R8C/36C Group                                                           4. Special Function Registers (SFRs)

Table 4.8 SFR Information (8) (1)

Address                                                     Register             Symbol           After Reset
01C0h   Address Match Interrupt Register 0                             RMAD0            XXh
01C1h                                                                                   XXh
01C2h                                                                  AIER0            0000XXXXb
                                                                        RMAD1            00h
01C3h    Address Match Interrupt Enable Register 0                                       XXh
01C4h    Address Match Interrupt Register 1                             AIER1            XXh
01C5h    Address Match Interrupt Enable Register 1                                       0000XXXXb
01C6h                                                                                    00h
         Pull-Up Control Register 0
01C7h    Pull-Up Control Register 1                                     PUR0             00h
01C8h    Pull-Up Control Register 2
01C9h                                                                   PUR1             00h
01CAh    Port P1 Drive Capacity Control Register
01CBh    Port P2 Drive Capacity Control Register                        PUR2             00h
01CCh    Drive Capacity Control Register 0
01CDh    Drive Capacity Control Register 1                              P1DRR            00h
01CEh    Drive Capacity Control Register 2
01CFh    Input Threshold Control Register 0                             P2DRR            00h
01D0h    Input Threshold Control Register 1
01D1h    Input Threshold Control Register 2                             DRR0             00h
01D2h    Comparator B Control Register 0
01D3h    External Input Enable Register 0                               DRR1             00h
01D4h    External Input Enable Register 1
01D5h    INT Input Filter Select Register 0                             DRR2             00h
01D6h    INT Input Filter Select Register 1
01D7h    Key Input Enable Register 0                                    VLT0             00h
01D8h
01D9h                                                                   VLT1             00h
01DAh
01DBh                                                                   VLT2             00h
01DCh
01DDh                                                                   INTCMP           00h
01DEh
01DFh                                                                   INTEN            00h
01E0h
01E1h                                                                   INTEN1           00h
01E2h
01E3h                                                                   INTF             00h
01E4h
01E5h                                                                   INTF1            00h
01E6h
01E7h                                                                   KIEN             00h
01E8h
01E9h
01EAh
01EBh
01ECh
01EDh
01EEh
01EFh
01F0h
01F1h
01F2h
01F3h
01F4h
01F5h
01F6h
01F7h
01F8h
01F9h
01FAh
01FBh
01FCh
01FDh
01FEh
01FFh

X: Undefined
Note:

      1. The blank areas are reserved and cannot be accessed by users.

R01DS0018EJ0110 Rev.1.10                                                                      Page 25 of 59
Nov 02, 2010
R8C/36C Group                                                           4. Special Function Registers (SFRs)

Table 4.9 SFR Information (9) (1)

Address                            Register                                      Symbol           After Reset
2C00h                                                                                   XXh
2C01h   DTC Transfer Vector Area                                       DTCD0            XXh
2C02h   DTC Transfer Vector Area                                       DTCD1            XXh
2C03h   DTC Transfer Vector Area                                       DTCD2            XXh
2C04h   DTC Transfer Vector Area                                       DTCD3            XXh
2C05h   DTC Transfer Vector Area                                       DTCD4            XXh
2C06h   DTC Transfer Vector Area                                       DTCD5            XXh
2C07h   DTC Transfer Vector Area                                                        XXh
2C08h   DTC Transfer Vector Area                                                        XXh
2C09h   DTC Transfer Vector Area                                                        XXh
2C0Ah    DTC Transfer Vector Area                                                        XXh
         DTC Transfer Vector Area                                                        XXh
     :   DTC Transfer Vector Area                                                        XXh
     :   DTC Transfer Vector Area                                                        XXh
2C3Ah    DTC Transfer Vector Area                                                        XXh
2C3Bh    DTC Transfer Vector Area                                                        XXh
2C3Ch    DTC Transfer Vector Area                                                        XXh
2C3Dh    DTC Transfer Vector Area                                                        XXh
2C3Eh    DTC Transfer Vector Area                                                        XXh
2C3Fh   DTC Transfer Vector Area                                                        XXh
2C40h   DTC Control Data 0                                                              XXh
2C41h                                                                                   XXh
2C42h   DTC Control Data 1                                                              XXh
2C43h                                                                                   XXh
2C44h   DTC Control Data 2                                                              XXh
2C45h                                                                                   XXh
2C46h   DTC Control Data 3                                                              XXh
2C47h                                                                                   XXh
2C48h   DTC Control Data 4                                                              XXh
2C49h                                                                                   XXh
2C4Ah    DTC Control Data 5                                                              XXh
2C4Bh                                                                                    XXh
2C4Ch                                                                                    XXh
2C4Dh                                                                                    XXh
2C4Eh                                                                                    XXh
2C4Fh                                                                                   XXh
2C50h                                                                                   XXh
2C51h                                                                                   XXh
2C52h                                                                                   XXh
2C53h                                                                                   XXh
2C54h                                                                                   XXh
2C55h                                                                                   XXh
2C56h                                                                                   XXh
2C57h                                                                                   XXh
2C58h                                                                                   XXh
2C59h                                                                                   XXh
2C5Ah                                                                                    XXh
2C5Bh                                                                                    XXh
2C5Ch                                                                                    XXh
2C5Dh                                                                                    XXh
2C5Eh                                                                                    XXh
2C5Fh                                                                                   XXh
2C60h                                                                                   XXh
2C61h                                                                                   XXh
2C62h                                                                                   XXh
2C63h                                                                                   XXh
2C64h                                                                                   XXh
2C65h                                                                                   XXh
2C66h                                                                                   XXh
2C67h                                                                                   XXh
2C68h                                                                                   XXh
2C69h                                                                                   XXh
2C6Ah                                                                                    XXh
2C6Bh                                                                                    XXh
2C6Ch                                                                                    XXh
2C6Dh                                                                                    XXh
2C6Eh                                                                                    XXh
2C6Fh

X: Undefined
Note:

      1. The blank areas are reserved and cannot be accessed by users.

R01DS0018EJ0110 Rev.1.10                                                                 Page 26 of 59
Nov 02, 2010
R8C/36C Group                                                           4. Special Function Registers (SFRs)

Table 4.10 SFR Information (10) (1)

Address                       Register                                           Symbol           After Reset
2C70h                                                                  DTCD6            XXh
2C71h   DTC Control Data 6                                             DTCD7            XXh
2C72h   DTC Control Data 7                                             DTCD8            XXh
2C73h   DTC Control Data 8                                             DTCD9            XXh
2C74h   DTC Control Data 9                                             DTCD10           XXh
2C75h   DTC Control Data 10                                            DTCD11           XXh
2C76h   DTC Control Data 11                                            DTCD12           XXh
2C77h   DTC Control Data 12                                            DTCD13           XXh
2C78h   DTC Control Data 13                                                             XXh
2C79h                                                                                   XXh
2C7Ah                                                                                    XXh
2C7Bh                                                                                    XXh
2C7Ch                                                                                    XXh
2C7Dh                                                                                    XXh
2C7Eh                                                                                    XXh
2C7Fh                                                                                   XXh
2C80h                                                                                   XXh
2C81h                                                                                   XXh
2C82h                                                                                   XXh
2C83h                                                                                   XXh
2C84h                                                                                   XXh
2C85h                                                                                   XXh
2C86h                                                                                   XXh
2C87h                                                                                   XXh
2C88h                                                                                   XXh
2C89h                                                                                   XXh
2C8Ah                                                                                    XXh
2C8Bh                                                                                    XXh
2C8Ch                                                                                    XXh
2C8Dh                                                                                    XXh
2C8Eh                                                                                    XXh
2C8Fh                                                                                   XXh
2C90h                                                                                   XXh
2C91h                                                                                   XXh
2C92h                                                                                   XXh
2C93h                                                                                   XXh
2C94h                                                                                   XXh
2C95h                                                                                   XXh
2C96h                                                                                   XXh
2C97h                                                                                   XXh
2C98h                                                                                   XXh
2C99h                                                                                   XXh
2C9Ah                                                                                    XXh
2C9Bh                                                                                    XXh
2C9Ch                                                                                    XXh
2C9Dh                                                                                    XXh
2C9Eh                                                                                    XXh
2C9Fh                                                                                   XXh
2CA0h                                                                                    XXh
2CA1h                                                                                    XXh
2CA2h                                                                                    XXh
2CA3h                                                                                    XXh
2CA4h                                                                                    XXh
2CA5h                                                                                    XXh
2CA6h                                                                                    XXh
2CA7h                                                                                    XXh
2CA8h                                                                                    XXh
2CA9h                                                                                    XXh
2CAAh                                                                                    XXh
2CABh                                                                                    XXh
2CACh                                                                                    XXh
2CADh                                                                                    XXh
2CAEh                                                                                    XXh
2CAFh                                                                                    XXh

X: Undefined
Note:

      1. The blank areas are reserved and cannot be accessed by users.

R01DS0018EJ0110 Rev.1.10                                                                 Page 27 of 59
Nov 02, 2010
R8C/36C Group                                                           4. Special Function Registers (SFRs)

Table 4.11 SFR Information (11) (1)

Address                       Register                                           Symbol           After Reset
2CB0h                                                                   DTCD14           XXh
2CB1h    DTC Control Data 14                                            DTCD15           XXh
2CB2h    DTC Control Data 15                                            DTCD16           XXh
2CB3h    DTC Control Data 16                                            DTCD17           XXh
2CB4h    DTC Control Data 17                                            DTCD18           XXh
2CB5h    DTC Control Data 18                                            DTCD19           XXh
2CB6h    DTC Control Data 19                                            DTCD20           XXh
2CB7h    DTC Control Data 20                                            DTCD21           XXh
2CB8h    DTC Control Data 21                                                             XXh
2CB9h                                                                                    XXh
2CBAh                                                                                    XXh
2CBBh                                                                                    XXh
2CBCh                                                                                    XXh
2CBDh                                                                                    XXh
2CBEh                                                                                    XXh
2CBFh                                                                                    XXh
2CC0h                                                                                    XXh
2CC1h                                                                                    XXh
2CC2h                                                                                    XXh
2CC3h                                                                                    XXh
2CC4h                                                                                    XXh
2CC5h                                                                                    XXh
2CC6h                                                                                    XXh
2CC7h                                                                                    XXh
2CC8h                                                                                    XXh
2CC9h                                                                                    XXh
2CCAh                                                                                    XXh
2CCBh                                                                                    XXh
2CCCh                                                                                    XXh
2CCDh                                                                                    XXh
2CCEh                                                                                    XXh
2CCFh                                                                                    XXh
2CD0h                                                                                    XXh
2CD1h                                                                                    XXh
2CD2h                                                                                    XXh
2CD3h                                                                                    XXh
2CD4h                                                                                    XXh
2CD5h                                                                                    XXh
2CD6h                                                                                    XXh
2CD7h                                                                                    XXh
2CD8h                                                                                    XXh
2CD9h                                                                                    XXh
2CDAh                                                                                    XXh
2CDBh                                                                                    XXh
2CDCh                                                                                    XXh
2CDDh                                                                                    XXh
2CDEh                                                                                    XXh
2CDFh                                                                                    XXh
2CE0h                                                                                    XXh
2CE1h                                                                                    XXh
2CE2h                                                                                    XXh
2CE3h                                                                                    XXh
2CE4h                                                                                    XXh
2CE5h                                                                                    XXh
2CE6h                                                                                    XXh
2CE7h                                                                                    XXh
2CE8h                                                                                    XXh
2CE9h                                                                                    XXh
2CEAh                                                                                    XXh
2CEBh                                                                                    XXh
2CECh                                                                                    XXh
2CEDh                                                                                    XXh
2CEEh                                                                                    XXh
2CEFh                                                                                    XXh

X: Undefined
Note:

      1. The blank areas are reserved and cannot be accessed by users.

R01DS0018EJ0110 Rev.1.10                                                                 Page 28 of 59
Nov 02, 2010
R8C/36C Group                                                           4. Special Function Registers (SFRs)

Table 4.12 SFR Information (12) (1)

Address                       Register                                           Symbol           After Reset
2CF0h                                                                  DTCD22           XXh
2CF1h   DTC Control Data 22                                                             XXh
2CF2h   DTC Control Data 23                                            DTCD23           XXh
2CF3h                                                                                   XXh
2CF4h                                                                                   XXh
2CF5h                                                                                   XXh
2CF6h                                                                                   XXh
2CF7h                                                                                   XXh
2CF8h                                                                                   XXh
2CF9h                                                                                   XXh
2CFAh                                                                                    XXh
2CFBh                                                                                    XXh
2CFCh                                                                                    XXh
2CFDh                                                                                    XXh
2CFEh                                                                                    XXh
2CFFh                                                                                    XXh
2D00h

     :
2FFFh

X: Undefined
Note:

      1. The blank areas are reserved and cannot be accessed by users.

Table 4.13 ID Code Areas and Option Function Select Area

Address                                                  Area Name               Symbol           After Reset
     :   Option Function Select Register 2                              OFS2             (Note 1)
         ID1                                                                             (Note 2)
FFDBh    ID2                                                            OFS              (Note 2)
     :   ID3                                                                             (Note 2)
         ID4                                                                             (Note 2)
FFDFh    ID5                                                                             (Note 2)
     :   ID6                                                                             (Note 2)
         ID7                                                                             (Note 2)
FFE3h   Option Function Select Register                                                 (Note 1)
     :

FFEBh
     :

FFEFh
     :

FFF3h
     :

FFF7h
     :

FFFBh
     :

FFFFh

Notes:
      1. The option function select area is allocated in the flash memory, not in the SFRs. Set appropriate values as ROM data by a program.
          Do not write additions to the option function select area. If the block including the option function select area is erased, the option function select
          area is set to FFh.
          When blank products are shipped, the option function select area is set to FFh. It is set to the written value after written by the user.
          When factory-programming products are shipped, the value of the option function select area is the value programmed by the user.
      2. The ID code areas are allocated in the flash memory, not in the SFRs. Set appropriate values as ROM data by a program.
          Do not write additions to the ID code areas. If the block including the ID code areas is erased, the ID code areas are set to FFh.
          When blank products are shipped, the ID code areas are set to FFh. They are set to the written value after written by the user.
          When factory-programming products are shipped, the value of the ID code areas is the value programmed by the user.

R01DS0018EJ0110 Rev.1.10                                                                 Page 29 of 59
Nov 02, 2010
R8C/36C Group                                                     5. Electrical Characteristics

5. Electrical Characteristics

Table 5.1 Absolute Maximum Ratings

Symbol                     Parameter                   Condition  Rated Value        Unit
                                       -40C  Topr  85C
VCC/AVCC Supply voltage                                           -0.3 to 6.5        V

VI      Input voltage                                             -0.3 to VCC + 0.3  V

VO      Output voltage                                            -0.3 to VCC + 0.3  V

Pd      Power dissipation                                         500                mW

Topr    Operating ambient temperature                             -20 to 85 (N version)/ C
                                                                  -40 to 85 (D version)

Tstg    Storage temperature                                       -65 to 150         C

R01DS0018EJ0110 Rev.1.10                                                       Page 30 of 59
Nov 02, 2010
R8C/36C Group                                                                                 5. Electrical Characteristics

Table 5.2 Recommended Operating Conditions (1)

Symbol                            Parameter                                    Conditions         Standard             Unit
VCC/AVCC
VSS/AVSS                                                                  4.0 V  VCC  5.5 V   Min. Typ. Max.              V
VIH                                                                       2.7 V  VCC < 4.0 V                              V
           Supply voltage                                                 1.8 V  VCC < 2.7 V  1.8  --        5.5          V
VIL                                                                       4.0 V  VCC  5.5 V                               V
           Supply voltage                                                 2.7 V  VCC < 4.0 V  --   0         --           V
IOH(sum)                                                                  1.8 V  VCC < 2.7 V                              V
IOH(sum)   Input "H" voltage Other than CMOS input                        4.0 V  VCC  5.5 V   0.8 VCC --     VCC          V
IOH(peak)                                                                 2.7 V  VCC < 4.0 V                              V
IOH(avg)                      CMOS   Input level  Input level selection:  1.8 V  VCC < 2.7 V  0.5 VCC --     VCC          V
IOL(sum)                      input  switching    0.35 VCC                                                                V
IOL(sum)                             function                             4.0 V  VCC  5.5 V   0.55 VCC --    VCC          V
IOL(peak)                            (I/O port)   Input level selection:  2.7 V  VCC < 4.0 V                              V
IOL(avg)                                          0.5 VCC                 1.8 V  VCC < 2.7 V  0.65 VCC --    VCC          V
f(XIN)                                                                    4.0 V  VCC  5.5 V                               V
f(XCIN)                                                                   2.7 V  VCC < 4.0 V  0.65 VCC --    VCC          V
fOCO40M                                                                   1.8 V  VCC < 2.7 V                              V
fOCO-F                                                                    4.0 V  VCC  5.5 V   0.7 VCC --     VCC          V
--                                                                        2.7 V  VCC < 4.0 V                              V
f(BCLK)                                                                   1.8 V  VCC < 2.7 V  0.8 VCC --     VCC          V
                                                                                                                          V
                                                  Input level selection:  2.7 V  VCC  5.5 V   0.85 VCC --    VCC          V
                                                  0.7 VCC                 1.8 V  VCC < 2.7 V                              V
                                                                          1.8 V  VCC  5.5 V   0.85 VCC --    VCC          V
                                                                          2.7 V  VCC  5.5 V                               V
                                                                          2.7 V  VCC  5.5 V   0.85 VCC --    VCC        mA
                                                                          1.8 V  VCC < 2.7 V
                              External clock input (XOUT)                 2.7 V  VCC  5.5 V   1.2  --        VCC        mA
                                                                          1.8 V  VCC < 2.7 V
           Input "L" voltage  Other than CMOS input                       2.7 V  VCC  5.5 V   0    -- 0.2 VCC           mA
                                                                          1.8 V  VCC < 2.7 V                            mA
                              CMOS   Input level  Input level selection:                      0    -- 0.2 VCC           mA
                              input  switching    0.35 VCC                                                              mA
                                     function                                                 0    -- 0.2 VCC           mA
                                     (I/O port)   Input level selection:
                                                  0.5 VCC                                     0    -- 0.2 VCC           mA

                                                                                              0    -- 0.4 VCC           mA
                                                                                                                        mA
                                                                                              0    -- 0.3 VCC           mA
                                                                                                                        mA
                                                                                              0    -- 0.2 VCC           MHz
                                                                                                                        MHz
                                                  Input level selection:                      0    -- 0.55 VCC          kHz
                                                  0.7 VCC                                                               MHz
                                                                                              0    -- 0.45 VCC
                                                                                                                        MHz
                                                                                              0    -- 0.35 VCC          MHz
                                                                                                                        MHz
                              External clock input (XOUT)                                     0    --        0.4        MHz
                                                                                                                        MHz
           Peak sum output "H"       Sum of all pins IOH(peak)                                --   --        -160       MHz
           current

           Average sum output "H" Sum of all pins IOH(avg)                                    --   --        -80
           current

           Peak output "H" current Drive capacity Low                                         --   --        -10

                                     Drive capacity High                                      --   --        -40

           Average output "H"        Drive capacity Low                                       --   --        -5
           current                   Drive capacity High
                                                                                              --   --        -20

           Peak sum output "L"       Sum of all pins IOL(peak)                                --   --        160
           current

           Average sum output "L" Sum of all pins IOL(avg)                                    --   --        80
           current

           Peak output "L" current Drive capacity Low                                         --   --        10

                                     Drive capacity High                                      --   --        40

           Average output "L"        Drive capacity Low                                       --   --        5
           current                   Drive capacity High
                                                                                              --   --        20

           XIN clock input oscillation frequency                                              --   --        20

                                                                                              --   --        5

           XCIN clock input oscillation frequency                                             -- 32.768 50
           When used as the count source for timer RC, timer RD or
           timer RG (3)                                                                       32   --        40
           fOCO-F frequency
                                                                                              --   --        20

                                                                                              --   --        5

           System clock frequency                                                             --   --        20

                                                                                              --   --        5

           CPU clock frequency                                                                --   --        20

                                                                                              --   --        5

Notes:
     1. VCC = 1.8 to 5.5 V and Topr = -20 to 85 C (N version)/-40 to 85 C (D version), unless otherwise specified.
     2. The average output current indicates the average value of current measured during 100 ms.
     3. fOCO40M can be used as the count source for timer RC, timer RD or timer RG in the range of VCC = 2.7 to 5.5 V.

R01DS0018EJ0110 Rev.1.10                                                                                     Page 31 of 59
Nov 02, 2010
R8C/36C Group                                             5. Electrical Characteristics

                          P0

                          P1

                          P2  30 pF

                          P3

                          P4

                          P5

                          P6

                          P8

Figure 5.1 Ports P0 to P6, P8 Timing Measurement Circuit

R01DS0018EJ0110 Rev.1.10                                  Page 32 of 59
Nov 02, 2010
R8C/36C Group                                                                                    5. Electrical Characteristics

Table 5.3 A/D Converter Characteristics

Symbol                 Parameter                Conditions                                            Standard        Unit
                                                                                                                       Bit
                                                                                                 Min. Typ. Max.       LSB

--      Resolution                              Vref = AVCC                                      --   --        10    LSB
--      Absolute accuracy                       Vref = AVCC = 5.0 V AN0 to AN7 input,
                                   10-bit mode                                                   --   --        3    LSB
AD                                                                            AN8 to AN11 input
                                                Vref = AVCC = 3.3 V AN0 to AN7 input,            --   --        5    LSB
--
tCONV                                                                         AN8 to AN11 input  --   --        5    LSB
tSAMP                                           Vref = AVCC = 3.0 V AN0 to AN7 input,
IVref                                                                                            --   --        5    LSB
Vref                                                                          AN8 to AN11 input
VIA                                8-bit mode   Vref = AVCC = 2.2 V AN0 to AN7 input,            --   --        2    LSB
OCVREF
                                                                              AN8 to AN11 input  --   --        2    LSB
                                                Vref = AVCC = 5.0 V AN0 to AN7 input,
                                                                                                 --   --        2    MHz
                                                                              AN8 to AN11 input                       MHz
                                                Vref = AVCC = 3.3 V AN0 to AN7 input,            --   --        2    MHz
                                                                                                                      MHz
        A/D conversion clock                                                  AN8 to AN11 input  2    --        20     k
                                                Vref = AVCC = 3.0 V AN0 to AN7 input,                                  s
                                                                                                 2    --        16     s
                                                                              AN8 to AN11 input                        s
                                                Vref = AVCC = 2.2 V AN0 to AN7 input,            2    --        10     A

                                                                              AN8 to AN11 input  2    --        5       V
                                                4.0 V  Vref = AVCC  5.5 V (2)                                           V
        Tolerance level impedance               3.2 V  Vref = AVCC  5.5 V (2)                    --   3         --      V
                                                2.7 V  Vref = AVCC  5.5 V (2)
        Conversion time            10-bit mode  2.2 V  Vref = AVCC  5.5 V (2)                    2.2  --        --

                                   8-bit mode   Vref = AVCC = 5.0 V, AD = 20 MHz                 2.2  --        --
                                                Vref = AVCC = 5.0 V, AD = 20 MHz
        Sampling time                           AD = 20 MHz                                      0.8  --        --
                                                VCC = 5.0 V, XIN = f1 = AD = 20 MHz
        Vref current                                                                             --   45        --
                                                2 MHz  AD  4 MHz
        Reference voltage                                                                        2.2  -- AVCC

        Analog input voltage (3)                                                                 0    --        Vref

        On-chip reference voltage                                                                1.19 1.34 1.49

Notes:
     1. VCC/AVCC = Vref = 2.2 to 5.5 V, VSS = 0 V, and Topr = -20 to 85 C (N version)/-40 to 85 C (D version), unless otherwise
         specified.
     2. The A/D conversion result will be undefined in wait mode, stop mode, when the flash memory stops, and in low-current-
         consumption mode. Do not perform A/D conversion in these states or transition to these states during A/D conversion.
     3. When the analog input voltage is over the reference voltage, the A/D conversion result will be 3FFh in 10-bit mode and FFh in
         8-bit mode.

R01DS0018EJ0110 Rev.1.10                                                                                        Page 33 of 59
Nov 02, 2010
R8C/36C Group                                                                 5. Electrical Characteristics

Table 5.4 D/A Converter Characteristics

Symbol                   Parameter                        Condition                   Standard
                                                                                                                 Unit

                                                                              Min. Typ. Max.

--      Resolution                                                            --        --                            8     Bit

--      Absolute accuracy                                                     --        --                            2.5 LSB

tsu     Setup time                                                            --        --                            3     s

RO      Output resistor                                                       --        6                             --    k

IVref   Reference power input current           (Note 2)                      --        --                            1.5 mA

Notes:
     1. VCC/AVCC = Vref = 2.7 to 5.5 V and Topr = -20 to 85 C (N version)/-40 to 85 C (D version), unless otherwise specified.
     2. This applies when one D/A converter is used and the value of the DAi register (i = 0 or 1) for the unused D/A converter is 00h.
         The resistor ladder of the A/D converter is not included.

Table 5.5 Comparator B Electrical Characteristics

Symbol                   Parameter                           Condition        Standard                                      Unit

                                                VI = Vref 100 mV      Min.      Typ.                                Max.
                                                VCC = 5.0 V
Vref    IVREF1, IVREF3 input reference voltage                          0         --        VCC - 1.4 V
VI      IVCMP1, IVCMP3 input voltage
--      Offset                                                          -0.3      --        VCC + 0.3 V
td      Comparator output delay time (2)
ICMP    Comparator operating current                                    --        5                                   100   mV

                                                                        --        0.1                                 --    s

                                                                        --        17.5                                --    A

Notes:
     1. VCC = 2.7 to 5.5 V and Topr = -20 to 85 C (N version)/-40 to 85 C (D version), unless otherwise specified.
     2. When the digital filter is disabled.

R01DS0018EJ0110 Rev.1.10                                                                                              Page 34 of 59
Nov 02, 2010
R8C/36C Group                                                                                5. Electrical Characteristics

Table 5.6 Flash Memory (Program ROM) Electrical Characteristics

Symbol                    Parameter                  Conditions                              Standard              Unit

                                                                                    Min.     Typ.      Max.        times
                                                                                  1,000 (3)                         s
--          Program/erase endurance (2)                                                      --        --            s
--          Byte program time                                                         --                            ms
--          Block erase time                                                          --     80        500
td(SR-SUS)  Time delay from suspend request until                                     --                            s
            suspend                                                                          0.3       --
--          Interval from erase start/restart until                                   0
            following suspend request                                                        --    5 + CPU clock
--          Time from suspend until erase restart                                     --
                                                                                                       3 cycles

                                                                                             --        --

                                                                                             -- 30 + CPU clock s
                                                                                                            1 cycle

td(CMDRST Time from when command is forcibly                                      --         -- 30 + CPU clock s
                                                                                                            1 cycle
-READY) stopped until reading is enabled

--          Program, erase voltage                                                2.7        --        5.5         V

--          Read voltage                                                          1.8        --        5.5         V

--          Program, erase temperature                                            0          --        60          C

--          Data hold time (7)                       Ambient temperature = 55 C  20         --        --          year

Notes:
     1. VCC = 2.7 to 5.5 V and Topr = 0 to 60 C, unless otherwise specified.
     2. Definition of programming/erasure endurance
         The programming and erasure endurance is defined on a per-block basis.
         If the programming and erasure endurance is n (n = 1,000), each block can be erased n times. For example, if 1,024 1-byte
         writes are performed to different addresses in block A, a 1 Kbyte block, and then the block is erased, the
         programming/erasure endurance still stands at one. However, the same address must not be programmed more than once
         per erase operation (overwriting prohibited).
     3. Endurance to guarantee all electrical characteristics after program and erase. (1 to Min. value can be guaranteed.)
     4. In a system that executes multiple programming operations, the actual erasure count can be reduced by writing to sequential
         addresses in turn so that as much of the block as possible is used up before performing an erase operation. For example,
         when programming groups of 16 bytes, the effective number of rewrites can be minimized by programming up to 128 groups
         before erasing them all in one operation. It is also advisable to retain data on the erasure endurance of each block and limit
         the number of erase operations to a certain number.
     5. If an error occurs during block erase, attempt to execute the clear status register command, then execute the block erase
         command at least three times until the erase error does not occur.
     6. Customers desiring program/erase failure rate information should contact their Renesas technical support representative.
     7. The data hold time includes time that the power supply is off or the clock is not supplied.

R01DS0018EJ0110 Rev.1.10                                                                                    Page 35 of 59
Nov 02, 2010
R8C/36C Group                                                                                 5. Electrical Characteristics

Table 5.7 Flash Memory (Data flash Block A to Block D) Electrical Characteristics

Symbol                    Parameter                  Conditions                      Min.     Standard        Max.  Unit
                                                                                  10,000 (3)  Typ.             --
--          Program/erase endurance (2)                                                        --                   times
--                                                                                    --      160             1500   s
--          Byte program time
--          (program/erase endurance  1,000 times)                                    --      300             1500  s
--
td(SR-SUS)  Byte program time                                                         --      0.2             1     s
--          (program/erase endurance > 1,000 times)
--                                                                                    --      0.3             1     s
            Block erase time
            (program/erase endurance  1,000 times)                                    --      -- 5 + CPU clock ms
                                                                                                          3 cycles
            Block erase time                                                           0
            (program/erase endurance > 1,000 times)                                           --              --    s
                                                                                      --
            Time delay from suspend request until                                             -- 30 + CPU clock s
            suspend                                                                   --                   1 cycle

            Interval from erase start/restart until                                   2.7
            following suspend request                                                 1.8
                                                                                    -20 (7)
            Time from suspend until erase restart                                     20

td(CMDRST Time from when command is forcibly                                                  -- 30 + CPU clock s
-READY) stopped until reading is enabled                                                                   1 cycle

--          Program, erase voltage                                                            --              5.5   V

--          Read voltage                                                                      --              5.5   V

--          Program, erase temperature                                                        --              85    C

--          Data hold time (8)                       Ambient temperature = 55 C              --              --    year

Notes:
     1. VCC = 2.7 to 5.5 V and Topr = -20 to 85 C (N version)/-40 to 85 C (D version), unless otherwise specified.
     2. Definition of programming/erasure endurance
         The programming and erasure endurance is defined on a per-block basis.
         If the programming and erasure endurance is n (n = 10,000), each block can be erased n times. For example, if 1,024 1-byte
         writes are performed to different addresses in block A, a 1 Kbyte block, and then the block is erased, the
         programming/erasure endurance still stands at one. However, the same address must not be programmed more than once
         per erase operation (overwriting prohibited).
     3. Endurance to guarantee all electrical characteristics after program and erase. (1 to Min. value can be guaranteed.)
     4. In a system that executes multiple programming operations, the actual erasure count can be reduced by writing to sequential
         addresses in turn so that as much of the block as possible is used up before performing an erase operation. For example,
         when programming groups of 16 bytes, the effective number of rewrites can be minimized by programming up to 128 groups
         before erasing them all in one operation. In addition, averaging the erasure endurance between blocks A to D can further
         reduce the actual erasure endurance. It is also advisable to retain data on the erasure endurance of each block and limit the
         number of erase operations to a certain number.
     5. If an error occurs during block erase, attempt to execute the clear status register command, then execute the block erase
         command at least three times until the erase error does not occur.
     6. Customers desiring program/erase failure rate information should contact their Renesas technical support representative.
     7. -40 C for D version.
     8. The data hold time includes time that the power supply is off or the clock is not supplied.

               Suspend request
                     (FMR21 bit)

               FST7 bit
               FST6 bit

                                                     Fixed time  Clock-dependent
                                                                         time
                                                                                              Access restart

                                                                 td(SR-SUS)

Figure 5.2     FST6, FST7: Bit in FST register
               FMR21: Bit in FMR2 register

                Time delay until Suspend

R01DS0018EJ0110 Rev.1.10                                                                                           Page 36 of 59
Nov 02, 2010
R8C/36C Group                                                                                    5. Electrical Characteristics

Table 5.8 Voltage Detection 0 Circuit Electrical Characteristics

Symbol                        Parameter                          Condition                            Standard
                                                                                                                                  Unit

                                                                                             Min. Typ. Max.

Vdet0    Voltage detection level Vdet0_0 (2)                                                 1.80 1.90 2.05  V

         Voltage detection level Vdet0_1 (2)                                                 2.15 2.35 2.50  V

         Voltage detection level Vdet0_2 (2)                                                 2.70 2.85 3.05  V

         Voltage detection level Vdet0_3 (2)                                                 3.55 3.80 4.05  V

--       Voltage detection 0 circuit response time (4)           At the falling of VCC from  --  6     150 s

                                                                 5.0 V to (Vdet0_0 - 0.1) V

--       Voltage detection circuit self power consumption        VCA25 = 1, VCC = 5.0 V      --  1.5   --    A

td(E-A)  Waiting time until voltage detection circuit operation                              --  --    100 s
         starts (3)

Notes:
     1. The measurement condition is VCC = 1.8 to 5.5 V and Topr = -20 to 85 C (N version)/-40 to 85 C (D version).
     2. Select the voltage detection level with bits VDSEL0 and VDSEL1 in the OFS register.
     3. Necessary time until the voltage detection circuit operates when setting to 1 again after setting the VCA25 bit in the VCA2
         register to 0.
     4. Time until the voltage monitor 0 reset is generated after the voltage passes Vdet0.

Table 5.9 Voltage Detection 1 Circuit Electrical Characteristics

Symbol                        Parameter                          Condition                            Standard
                                                                                                                                  Unit

                                                                                             Min. Typ. Max.

Vdet1    Voltage detection level Vdet1_0 (2)                     At the falling of VCC       2.00 2.20 2.40  V

         Voltage detection level Vdet1_1 (2)                     At the falling of VCC       2.15 2.35 2.55  V

         Voltage detection level Vdet1_2 (2)                     At the falling of VCC       2.30 2.50 2.70  V

         Voltage detection level Vdet1_3 (2)                     At the falling of VCC       2.45 2.65 2.85  V

         Voltage detection level Vdet1_4 (2)                     At the falling of VCC       2.60 2.80 3.00  V

         Voltage detection level Vdet1_5 (2)                     At the falling of VCC       2.75 2.95 3.15  V

         Voltage detection level Vdet1_6 (2)                     At the falling of VCC       2.85 3.10 3.40  V

         Voltage detection level Vdet1_7 (2)                     At the falling of VCC       3.00 3.25 3.55  V

         Voltage detection level Vdet1_8 (2)                     At the falling of VCC       3.15 3.40 3.70  V

         Voltage detection level Vdet1_9 (2)                     At the falling of VCC       3.30 3.55 3.85  V

         Voltage detection level Vdet1_A (2)                     At the falling of VCC       3.45 3.70 4.00  V

         Voltage detection level Vdet1_B (2)                     At the falling of VCC       3.60 3.85 4.15  V

         Voltage detection level Vdet1_C (2)                     At the falling of VCC       3.75 4.00 4.30  V

         Voltage detection level Vdet1_D (2)                     At the falling of VCC       3.90 4.15 4.45  V

         Voltage detection level Vdet1_E (2)                     At the falling of VCC       4.05 4.30 4.60  V

         Voltage detection level Vdet1_F (2)                     At the falling of VCC       4.20 4.45 4.75  V

--       Hysteresis width at the rising of VCC in voltage        Vdet1_0 to Vdet1_5          --  0.07  --    V

         detection 1 circuit                                     selected

                                                                 Vdet1_6 to Vdet1_F          --  0.10  --    V
                                                                 selected

--       Voltage detection 1 circuit response time (3)           At the falling of VCC from  --  60    150 s

                                                                 5.0 V to (Vdet1_0 - 0.1) V

--       Voltage detection circuit self power consumption        VCA26 = 1, VCC = 5.0 V      --  1.7   --    A

td(E-A)  Waiting time until voltage detection circuit operation                              --  --    100 s
         starts (4)

Notes:
     1. The measurement condition is VCC = 1.8 to 5.5 V and Topr = -20 to 85 C (N version)/-40 to 85 C (D version).
     2. Select the voltage detection level with bits VD1S0 to VD1S3 in the VD1LS register.
     3. Time until the voltage monitor 1 interrupt request is generated after the voltage passes Vdet1.
     4. Necessary time until the voltage detection circuit operates when setting to 1 again after setting the VCA26 bit in the VCA2
         register to 0.

R01DS0018EJ0110 Rev.1.10                                                                               Page 37 of 59
Nov 02, 2010
R8C/36C Group                                                                                                     5. Electrical Characteristics

Table 5.10 Voltage Detection 2 Circuit Electrical Characteristics

Symbol                        Parameter                          Condition                                             Standard
                                                                                                                                                   Unit

                                                                                                              Min. Typ. Max.

Vdet2    Voltage detection level Vdet2_0                         At the falling of VCC                        3.70 4.00 4.30         V

--       Hysteresis width at the rising of VCC in voltage                                                     --  0.10          --   V

         detection 2 circuit

--       Voltage detection 2 circuit response time (2)           At the falling of VCC from                   --  20            150 s

                                                                 5.0 V to (Vdet2_0 - 0.1) V

--       Voltage detection circuit self power consumption        VCA27 = 1, VCC = 5.0 V                       --  1.7           --   A

td(E-A)  Waiting time until voltage detection circuit operation                                               --  --            100 s
         starts (3)

Notes:
     1. The measurement condition is VCC = 1.8 to 5.5 V and Topr = -20 to 85 C (N version)/-40 to 85 C (D version).
     2. Time until the voltage monitor 2 interrupt request is generated after the voltage passes Vdet2.
     3. Necessary time until the voltage detection circuit operates after setting to 1 again after setting the VCA27 bit in the VCA2
         register to 0.

Table 5.11 Power-on Reset Circuit (2)

Symbol                        Parameter                                    Condition                  Standard
                                                                                                                                     Unit
                                                                 (1)
                                                                                             Min. Typ. Max.

trth     External power VCC rise gradient                                                                  0      -- 50,000 mV/msec

Notes:
     1. The measurement condition is Topr = -20 to 85 C (N version)/-40 to 85 C (D version), unless otherwise specified.
     2. To use the power-on reset function, enable voltage monitor 0 reset by setting the LVDAS bit in the OFS register to 0.

     Vdet0 (1)                                                                                                            Vdet0 (1)

   External                      trth                                                                trth
Power VCC       tw(por) (2)
                                                         Voltage detection 0
       0.5 V                                            circuit response time

     Internal
reset signal

                                              1          32                                                         1    32
                                           fOCO-S                                                                 fOCO-S

       Notes:
          1. Vdet0 indicates the voltage detection level of the voltage detection 0 circuit. Refer to 6. Voltage Detection
              Circuit of User's Manual: Hardware (R01UH0095EJ0110) for details.
          2. tw(por) indicates the duration the external power VCC must be held below the valid voltage (0.5 V) to enable
              a power-on reset. When turning on the power after it falls with voltage monitor 0 reset disabled, maintain
              tw(por) for 1 ms or more.

Figure 5.3 Power-on Reset Circuit Electrical Characteristics

R01DS0018EJ0110 Rev.1.10                                                                                                        Page 38 of 59
Nov 02, 2010
R8C/36C Group                                                                                            5. Electrical Characteristics

Table 5.12 High-speed On-Chip Oscillator Circuit Electrical Characteristics

Symbol                    Parameter                           Condition                                       Standard
                                                                                                                                          Unit

                                                                                                     Min. Typ. Max.

--       High-speed on-chip oscillator frequency after        VCC = 1.8 V to 5.5 V                   38.4  40         41.6 MHz

         reset                                                -20 C  Topr  85 C

                                                              VCC = 1.8 V to 5.5 V                   38.0  40         42.0 MHz
                                                              -40 C  Topr  85 C

         High-speed on-chip oscillator frequency when the     VCC = 1.8 V to 5.5 V                   35.389 36.864 38.338 MHz
         FRA4 register correction value is written into the   -20 C  Topr  85 C                    35.020 36.864 38.707 MHz
         FRA1 register and the FRA5 register correction
         value into the FRA3 register (2)                     VCC = 1.8 V to 5.5 V
                                                              -40 C  Topr  85 C

         High-speed on-chip oscillator frequency when the     VCC = 1.8 V to 5.5 V                   30.72 32 33.28 MHz
         FRA6 register correction value is written into the   -20 C  Topr  85 C                    30.40 32 33.60 MHz
         FRA1 register and the FRA7 register correction
         value into the FRA3 register                         VCC = 1.8 V to 5.5 V
                                                              -40 C  Topr  85 C

--       Oscillation stability time                           VCC = 5.0 V, Topr = 25 C              --    0.5        3   ms

--       Self power consumption at oscillation                VCC = 5.0 V, Topr = 25 C              --    400        --  A

Notes:
     1. VCC = 1.8 to 5.5 V and Topr = -20 to 85 C (N version)/-40 to 85 C (D version), unless otherwise specified.
     2. This enables the setting errors of bit rates such as 9600 bps and 38400 bps to be 0% when the serial interface is used in
         UART mode.

Table 5.13 Low-speed On-Chip Oscillator Circuit Electrical Characteristics

Symbol                    Parameter                           Condition                                       Standard
                                                                                                                                          Unit

                                                                                                     Min. Typ. Max.

fOCO-S   Low-speed on-chip oscillator frequency                                                       60   125        250 kHz
--       Oscillation stability time                           VCC = 5.0 V, Topr = 25 C --
--       Self power consumption at oscillation                VCC = 5.0 V, Topr = 25 C --                 30         100 s

                                                                                                           2          --  A

Note:
     1. VCC = 1.8 to 5.5 V and Topr = -20 to 85 C (N version)/-40 to 85 C (D version), unless otherwise specified.

Table 5.14 Power Supply Circuit Timing Characteristics

Symbol                    Parameter                           Condition                                       Standard
                                                                                                                                          Unit

                                                                                                     Min. Typ. Max.

td(P-R)  Time for internal power supply stabilization during                                         --    -- 2,000 s
         power-on (2)

Notes:
     1. The measurement condition is VCC = 1.8 to 5.5 V and Topr = 25 C.
     2. Waiting time until the internal power supply generation circuit stabilizes during power-on.

R01DS0018EJ0110 Rev.1.10                                                                                              Page 39 of 59
Nov 02, 2010
R8C/36C Group                                                            5. Electrical Characteristics

Table 5.15 Timing Requirements of Synchronous Serial Communication Unit (SSU)

Symbol         Parameter                 Conditions              Min.    Standard  Max.            Unit
                                                                   4        Typ.    --
tSUCYC  SSCK clock cycle time                                    0.4         --     0.6           tCYC (2)
tHI                                                               0.4        --     0.6           tSUCYC
tLO     SSCK clock "H" width                                      --         --      1            tSUCYC
tRISE                                                             --         --      1            tCYC (2)
        SSCK clock "L" width                                      --         --      1
tFALL                                                             --         --      1               s
        SSCK clock rising        Master                                      --     --            tCYC (2)
tSU     time                     Slave                           100         --     --
tH                                                                 1         --     --               s
tLEAD   SSCK clock falling       Master                                      --                      ns
tLAG    time                     Slave                       1tCYC + 50                           tCYC (2)
tOD                                                                          --                      ns
tSA     SSO, SSI data input setup time                       1tCYC + 50
                                                                             --
tOR     SSO, SSI data input hold time                             --         --
                                                                  --         --
        SCS setup time           Slave                            --         --
                                                                  --         --
        SCS hold time            Slave                            --               --                                             ns

        SSO, SSI data output delay time                                                    1      tCYC (2)
                                                                                   1.5tCYC + 100     ns
        SSI slave access time            2.7 V  VCC  5.5 V                         1.5tCYC + 200     ns
                                         1.8 V  VCC < 2.7 V                        1.5tCYC + 100     ns
        SSI slave out open time          2.7 V  VCC  5.5 V                         1.5tCYC + 200     ns
                                         1.8 V  VCC < 2.7 V

Notes:
     1. VCC = 1.8 to 5.5 V, VSS = 0 V, and Topr = -20 to 85 C (N version)/-40 to 85 C (D version), unless otherwise specified.
     2. 1tCYC = 1/f1(s)

R01DS0018EJ0110 Rev.1.10                                                                 Page 40 of 59
Nov 02, 2010
R8C/36C Group                                                                                            5. Electrical Characteristics

4-Wire Bus Communication Mode, Master, CPHS = 1

SCS (output)              VIH or VOH
                             VIL or VOL
                                      tHI       tFALL                                             tRISE

SSCK (output)                              tLO
   (CPOS = 1)                              tHI

SSCK (output)
   (CPOS = 0)

                               tLO              tSUCYC

SSO (output)

                                                                               tOD

SSI (input)

                          tSU  tH

4-Wire Bus Communication Mode, Master, CPHS = 0

SCS (output)              VIH or VOH
                             VIL or VOL
                                      tHI       tFALL                                             tRISE

SSCK (output)                              tLO
   (CPOS = 1)                              tHI

SSCK (output)
   (CPOS = 0)

                               tLO               tSUCYC

SSO (output)

                                                                                             tOD

SSI (input)

                               tSU         tH

                    CPHS, CPOS: Bits in SSMR register

Figure 5.4 I/O Timing of Synchronous Serial Communication Unit (SSU) (Master)

R01DS0018EJ0110 Rev.1.10                                                                                 Page 41 of 59
Nov 02, 2010
R8C/36C Group                                                                                    5. Electrical Characteristics

4-Wire Bus Communication Mode, Slave, CPHS = 1

               SCS (input)        VIH or VOH
                                     VIL or VOL

                                         tLEAD        tHI                   tFALL         tRISE             tLAG
                                                                                                                  tOR
               SSCK (input)                                    tLO
                (CPOS = 1)                                     tHI                               tLAG
                                                                                                       tOR
               SSCK (input)
                (CPOS = 0)

                                                      tLO             tSUCYC

               SSO (input)

                                                 tSU       tH

               SSI (output)

                                         tSA                                tOD

4-Wire Bus Communication Mode, Slave, CPHS = 0

               SCS (input)        VIH or VOH
                                     VIL or VOL

                                  tLEAD          tHI           tFALL               tRISE

               SSCK (input)                           tLO
                (CPOS = 1)                            tHI

               SSCK (input)
                (CPOS = 0)

                                                 tLO                tSUCYC

               SSO (input)

                                                 tSU       tH

               SSI (output)

                             tSA                                            tOD

                                CPHS, CPOS: Bits in SSMR register

Figure 5.5 I/O Timing of Synchronous Serial Communication Unit (SSU) (Slave)

R01DS0018EJ0110 Rev.1.10                                                                                               Page 42 of 59
Nov 02, 2010
R8C/36C Group                                                                                     5. Electrical Characteristics

                                           tHI

                  VIH or VOH

            SSCK

                  VIL or VOL                    tSUCYC
                                      tLO

SSO (output)

                                                                                             tOD

SSI (input)

                              tSU          tH

Figure 5.6     I/O Timing of Synchronous Serial Communication Unit (SSU) (Clock Synchronous
               Communication Mode)

R01DS0018EJ0110 Rev.1.10                                                                          Page 43 of 59
Nov 02, 2010
R8C/36C Group                                                                                5. Electrical Characteristics

Table 5.16 Timing Requirements of I2C bus Interface

Symbol                           Parameter                    Condition                      Standard                 Unit
                                                                                                        Max.
                                                                                       Min.  Typ.

tSCL    SCL input cycle time                                             12tCYC + 600 (2)    --         --                        ns
tSCLH   SCL input "H" width
tSCLL   SCL input "L" width                                              3tCYC + 300 (2)     --         --                        ns
tsf     SCL, SDA input fall time
tSP     SCL, SDA input spike pulse rejection time                        5tCYC + 500 (2)     --         --                        ns
tBUF    SDA input bus-free time
tSTAH   Start condition input hold time                                                --    --         300                       ns
tSTAS   Retransmit start condition input setup time
tSTOP   Stop condition input setup time                                                --    --        1tCYC (2)                  ns
tSDAS   Data input setup time
tSDAH   Data input hold time                                             5tCYC (2)           --         --                        ns

                                                                         3tCYC (2)           --         --                        ns

                                                                         3tCYC (2)           --         --                        ns

                                                                         3tCYC (2)           --         --                        ns

                                                                         1tCYC + 40 (2)      --         --                        ns

                                                                                       10    --         --                        ns

Notes:
     1. VCC = 1.8 to 5.5 V, VSS = 0 V, and Topr = -20 to 85 C (N version)/-40 to 85 C (D version), unless otherwise specified.
     2. 1tCYC = 1/f1(s)

       SDA                         VIH
                                   VIL
                      tBUF         tSTAH

                                            tSCLH                               tSTAS        tSP tSTOP
                                                                         Sr (3)
       SCL

               P (2)        S (1)                                                                       P (2)

                            tSf    tSCLL          tSr                                        tSDAS

                                            tSCL       tSDAH

            Notes:
                1. Start condition
                2. Stop condition
                3. Retransmit start condition

Figure 5.7 I/O Timing of I2C bus Interface

R01DS0018EJ0110 Rev.1.10                                                                                Page 44 of 59
Nov 02, 2010
R8C/36C Group                                                                     5. Electrical Characteristics

Table 5.17 Electrical Characteristics (1) [4.2 V  VCC  5.5 V]

Symbol            Parameter                              Condition                       Standard
                                                                                                                     Unit

                                                                                  Min. Typ. Max.

VOH      Output "H" Other than XOUT    Drive capacity High VCC = 5 V IOH = -20 mA VCC - 2.0 --  VCC                         V

         voltage                       Drive capacity Low VCC = 5 V IOH = -5 mA VCC - 2.0 --    VCC                         V

                  XOUT                 VCC = 5 V                    IOH = -200 A 1.0  --       VCC                         V

VOL      Output "L" Other than XOUT    Drive capacity High VCC = 5 V IOL = 20 mA  --   -- 2.0 V

         voltage                       Drive capacity Low VCC = 5 V IOL = 5 mA    --   -- 2.0 V

                  XOUT                 VCC = 5 V                    IOL = 200 A  --   -- 0.5 V

VT+-VT- Hysteresis INT0, INT1, INT2,                                              0.1  1.2      --                          V

                  INT3, INT4,
                  KI0, KI1, KI2, KI3,
                  TRAIO, TRBO,

                  TRCIOA, TRCIOB,
                  TRCIOC, TRCIOD,
                  TRDIOA0, TRDIOB0,

                  TRDIOC0, TRDIOD0,
                  TRDIOA1, TRDIOB1,
                  TRDIOC1, TRDIOD1,

                  TRCTRG, TRCCLK,
                  TRFI, TRGIOA,
                  TRGIOB, ADTRG,

                  RXD0, RXD1, RXD2,
                  CLK0, CLK1, CLK2,
                  SSI, SCL, SDA, SSO

                         RESET                                                    0.1  1.2      --                          V
         Input "H" current
IIH      Input "L" current             VI = 5 V, VCC = 5.0 V                      --   -- 5.0 A
IIL      Pull-up resistance            VI = 0 V, VCC = 5.0 V
RPULLUP  Feedback XIN                  VI = 0 V, VCC = 5.0 V                      --   -- -5.0 A
RfXIN    resistance
                                                                                  25   50 100 k

                                                                                  --   0.3 -- M

RfXCIN   Feedback XCIN                                                            --   8        -- M
         resistance

VRAM     RAM hold voltage              During stop mode                           1.8  --       --                          V

Note:
     1. 4.2 V  VCC  5.5 V, Topr = -20 to 85 C (N version)/-40 to 85 C (D version), and f(XIN) = 20 MHz, unless otherwise
         specified.

R01DS0018EJ0110 Rev.1.10                                                                        Page 45 of 59
Nov 02, 2010
R8C/36C Group                                                                                        5. Electrical Characteristics

Table 5.18 Electrical Characteristics (2) [3.3 V  VCC  5.5 V]
                   (Topr = -20 to 85 C (N version)/-40 to 85 C (D version), unless otherwise specified.)

Symbol         Parameter                                    Condition                                       Standard  Unit
                                                                                                     Min. Typ. Max.   mA
ICC     Power supply current High-speed    XIN = 20 MHz (square wave)                                 -- 6.5 15       mA
                                                                                                                      mA
        (VCC = 3.3 to 5.5 V) clock mode    High-speed on-chip oscillator off                                          mA
                                           Low-speed on-chip oscillator on = 125 kHz                                  mA
        Single-chip mode,                                                                                             mA
                                           No division                                                                mA
                                                                                                                      mA
        output pins are open,              XIN = 16 MHz (square wave)                                -- 5.3 12.5      mA
        other pins are VSS                 High-speed on-chip oscillator off                                          A
                                           Low-speed on-chip oscillator on = 125 kHz                                  A
                                           No division
                                                                                                                      A
                                           XIN = 10 MHz (square wave)                                -- 3.6 --
                                           High-speed on-chip oscillator off                                          A
                                           Low-speed on-chip oscillator on = 125 kHz
                                           No division                                                                A

                                           XIN = 20 MHz (square wave)                                -- 3.0 --        A
                                           High-speed on-chip oscillator off
                                           Low-speed on-chip oscillator on = 125 kHz                                  A
                                           Divide-by-8
                                                                                                                      A
                                           XIN = 16 MHz (square wave)                                -- 2.2 --
                                           High-speed on-chip oscillator off
                                           Low-speed on-chip oscillator on = 125 kHz
                                           Divide-by-8

                                           XIN = 10 MHz (square wave)                                -- 1.5 --
                                           High-speed on-chip oscillator off
                                           Low-speed on-chip oscillator on = 125 kHz
                                           Divide-by-8

                               High-speed  XIN clock off                                             -- 7.0 15

                               on-chip     High-speed on-chip oscillator on fOCO-F = 20 MHz
                                           Low-speed on-chip oscillator on = 125 kHz
                               oscillator mode No division

                                           XIN clock off                                             -- 3.0 --
                                           High-speed on-chip oscillator on fOCO-F = 20 MHz
                                           Low-speed on-chip oscillator on = 125 kHz
                                           Divide-by-8

                                           XIN clock off                                             --  1  --
                                           High-speed on-chip oscillator on fOCO-F = 4 MHz
                                           Low-speed on-chip oscillator on = 125 kHz
                                           Divide-by-16, MSTIIC = MSTTRD = MSTTRC = 1

                               Low-speed   XIN clock off                                             -- 90 400

                               on-chip     High-speed on-chip oscillator off
                                           Low-speed on-chip oscillator on = 125 kHz
                               oscillator mode Divide-by-8, FMR27 = 1, VCA20 = 0

                               Low-speed   XIN clock off                                             -- 85 400
                               clock mode  High-speed on-chip oscillator off
                                           Low-speed on-chip oscillator off
                                           XCIN clock oscillator on = 32 kHz
                                           No division

                                           FMR27 = 1, VCA20 = 0

                                           XIN clock off                                             -- 47 --
                                           High-speed on-chip oscillator off
                                           Low-speed on-chip oscillator off
                                           XCIN clock oscillator on = 32 kHz
                                           No division

                                           Program operation on RAM
                                           Flash memory off, FMSTP = 1, VCA20 = 0

                               Wait mode   XIN clock off                                             -- 15 100
                                           High-speed on-chip oscillator off
                                           Low-speed on-chip oscillator on = 125 kHz
                                           While a WAIT instruction is executed
                                           Peripheral clock operation
                                           VCA27 = VCA26 = VCA25 = 0, VCA20 = 1

                                           XIN clock off                                             --  4  90
                                           High-speed on-chip oscillator off
                                           Low-speed on-chip oscillator on = 125 kHz
                                           While a WAIT instruction is executed
                                           Peripheral clock off
                                           VCA27 = VCA26 = VCA25 = 0, VCA20 = 1

                                           XIN clock off                                             -- 3.5 --
                                           High-speed on-chip oscillator off
                                           Low-speed on-chip oscillator off
                                           XCIN clock oscillator on = 32 kHz (peripheral clock off)
                                           While a WAIT instruction is executed
                                           VCA27 = VCA26 = VCA25 = 0, VCA20 = 1

                               Stop mode   XIN clock off, Topr = 25 C                               -- 2.0 5.0
                                           High-speed on-chip oscillator off
                                           Low-speed on-chip oscillator off
                                           CM10 = 1
                                           Peripheral clock off
                                           VCA27 = VCA26 = VCA25 = 0

                                           XIN clock off, Topr = 85 C                               -- 15 --
                                           High-speed on-chip oscillator off
                                           Low-speed on-chip oscillator off
                                           CM10 = 1
                                           Peripheral clock off
                                           VCA27 = VCA26 = VCA25 = 0

R01DS0018EJ0110 Rev.1.10                                                                                    Page 46 of 59
Nov 02, 2010
R8C/36C Group                                                                          5. Electrical Characteristics

Timing Requirements (Unless Otherwise Specified: VCC = 5 V, VSS = 0 V, Topr = 25 C)

Table 5.19 External Clock Input (XOUT, XCIN)

Symbol                                         Parameter                                   Standard      Unit

                                                                                       Min.     Max.

tc(XOUT)    XOUT input cycle time                                                      50            --                        ns
tWH(XOUT)   XOUT input "H" width
tWL(XOUT)   XOUT input "L" width                                                       24            --                        ns
tc(XCIN)    XCIN input cycle time
tWH(XCIN)   XCIN input "H" width                                                       24            --                        ns
tWL(XCIN)   XCIN input "L" width
                                                                                       14            --                        s

                                                                                       7             --                        s

                                                                                       7             --                        s

                                                tC(XOUT), tC(XCIN)                              VCC = 5 V

                                    tWH(XOUT),
                                    tWH(XCIN)

External clock input

                                                          tWL(XOUT), tWL(XCIN)

Figure 5.8 External Clock Input Timing Diagram when VCC = 5 V

Table 5.20 TRAIO Input

Symbol                                         Parameter                                   Standard      Unit

                                                                                       Min.     Max.

tc(TRAIO)   TRAIO input cycle time                                                     100           --                        ns
tWH(TRAIO)  TRAIO input "H" width
tWL(TRAIO)  TRAIO input "L" width                                                      40            --                        ns

                                                                                       40            --                        ns

                                                          tC(TRAIO)                             VCC = 5 V
                                                               tWL(TRAIO)
                                    tWH(TRAIO)

TRAIO input

Figure 5.9 TRAIO Input Timing Diagram when VCC = 5 V

Table 5.21 TRFI Input

Symbol                                         Parameter                                   Standard      Unit

                                                                                       Min.     Max.

tc(TRFI)    TRFI input cycle time                                                      400 (1)       --                        ns
tWH(TRFI)   TRFI input "H" width
tWL(TRFI)   TRFI input "L" width                                                       200 (2)       --                        ns

                                                                                       200 (2)       --                        ns

Notes:
     1. When using timer RF input capture mode, adjust the cycle time to (1/timer RF count source frequency 3) or above.
     2. When using timer RF input capture mode, adjust the pulse width to (1/timer RF count source frequency 1.5) or above.

                                                          tc(TRFI)                              VCC = 5 V
                                                                                                    Page 47 of 59
                                    tWH(TRFI)

  TRFI input                                                                tWL(TRFI)
Figure 5.10    TRFI Input Timing Diagram when VCC = 5 V

R01DS0018EJ0110 Rev.1.10
Nov 02, 2010
R8C/36C Group                                                                             5. Electrical Characteristics

Table 5.22 Serial Interface

Symbol                                       Parameter                                        Standard                 Unit

                                                                                          Min.                   Max.

tc(CK)     CLKi input cycle time                                                         200                    --    ns
tW(CKH)    CLKi input "H" width
tW(CKL)    CLKi input "L" width                                                          100                    --    ns
td(C-Q)    TXDi output delay time
th(C-Q)    TXDi hold time                                                                100                    --    ns
tsu(D-C)   RXDi input setup time
th(C-D)    RXDi input hold time                                                          --                     50    ns

i = 0 to 2                                                                                0                      --    ns

                                                                                          50                     --    ns

                                                                                          90                     --    ns

                                                                tC(CK)                             VCC = 5 V
                                                                       tW(CKL)
                                    tW(CKH)

CLKi

TXDi                                                   td(C-Q)                  tsu(D-C)                th(C-Q)
RXDi                                                                                      th(C-D)

Figure 5.11     i = 0 to 2
                Serial Interface Timing Diagram when VCC = 5 V

Table 5.23 External Interrupt INTi (i = 0 to 4) Input, Key Input Interrupt KIi (i = 0 to 3)

Symbol                                       Parameter                                        Standard                 Unit

                                                                                          Min.                   Max.

tW(INH)     INTi input "H" width, KIi input "H" width                                     250 (1)                --    ns
tW(INL)     INTi input "L" width, KIi input "L" width
                                                                                          250 (2)                --    ns

Notes:
     1. When selecting the digital filter by the INTi input filter select bit, use an INTi input HIGH width of either (1/digital filter clock
         frequency 3) or the minimum value of standard, whichever is greater.
     2. When selecting the digital filter by the INTi input filter select bit, use an INTi input LOW width of either (1/digital filter clock
         frequency 3) or the minimum value of standard, whichever is greater.

  INTi input                                                                                       VCC = 5 V
  (i = 0 to 4)
  KIi input                         tW(INL)
  (i = 0 to 3)
                                                                tW(INH)
Figure 5.12
                Input Timing Diagram for External Interrupt INTi and Key Input Interrupt KIi
                when VCC = 5 V

R01DS0018EJ0110 Rev.1.10                                                                                         Page 48 of 59
Nov 02, 2010
R8C/36C Group                                                                              5. Electrical Characteristics

Table 5.24 Electrical Characteristics (3) [2.7 V  VCC < 4.2 V]

Symbol                     Parameter                          Condition                     Standard                         Unit

                                                                                      Min.  Typ. Max.

VOH     Output "H" voltage Other than XOUT       Drive capacity High IOH = -5 mA VCC - 0.5 --         VCC                    V

                                                 Drive capacity Low IOH = -1 mA VCC - 0.5 --          VCC                    V

                            XOUT                                        IOH = -200 A 1.0   --        VCC                    V

VOL     Output "L" voltage Other than XOUT       Drive capacity High IOL = 5 mA       --    --        0.5                    V

                                                 Drive capacity Low IOL = 1 mA        --    --        0.5                    V

                            XOUT                                        IOL = 200 A  --    --        0.5                    V

VT+-VT- Hysteresis          INT0, INT1, INT2,    VCC = 3.0 V                          0.1   0.4       --                     V
                            INT3, INT4,
                            KI0, KI1, KI2, KI3,
                            TRAIO, TRBO,
                            TRCIOA, TRCIOB,
                            TRCIOC, TRCIOD,
                            TRDIOA0, TRDIOB0,
                            TRDIOC0, TRDIOD0,
                            TRDIOA1, TRDIOB1,
                            TRDIOC1, TRDIOD1,
                            TRCTRG, TRCCLK,
                            TRFI, TRGIOA,
                            TRGIOB, ADTRG,
                            RXD0, RXD1, RXD2,
                            CLK0, CLK1, CLK2,
                            SSI, SCL, SDA, SSO

                            RESET                VCC = 3.0 V                          0.1   0.5       --                     V

IIH     Input "H" current                        VI = 3 V, VCC = 3.0 V                --    --        4.0 A

IIL     Input "L" current                        VI = 0 V, VCC = 3.0 V                --    --        -4.0 A

RPULLUP Pull-up resistance                       VI = 0 V, VCC = 3.0 V                42    84        168 k

RfXIN   Feedback            XIN                                                       --    0.3       -- M

        resistance

RfXCIN  Feedback            XCIN                                                      --    8         -- M
        resistance

VRAM    RAM hold voltage                         During stop mode                     1.8   --        --                     V

Note:
     1. 2.7 V  VCC < 4.2 V, Topr = -20 to 85 C (N version)/-40 to 85 C (D version), and f(XIN) = 10 MHz, unless otherwise
         specified.

R01DS0018EJ0110 Rev.1.10                                                                              Page 49 of 59
Nov 02, 2010
R8C/36C Group                                                                                             5. Electrical Characteristics

Table 5.25 Electrical Characteristics (4) [2.7 V  VCC  3.3 V]
                   (Topr = -20 to 85 C (N version)/-40 to 85 C (D version), unless otherwise specified.)

Symbol         Parameter                                     Condition                                           Standard
                                                                                                                                          Unit

                                                                                                          Min. Typ. Max.

ICC     Power supply current High-speed         XIN = 10 MHz (square wave)                                -- 3.5 10 mA
                                                                                                          -- 1.5 7.5 mA
        (VCC = 2.7 to 3.3 V)   clock mode       High-speed on-chip oscillator off
        Single-chip mode,                       Low-speed on-chip oscillator on = 125 kHz
        output pins are open,                   No division
        other pins are VSS
                                                XIN = 10 MHz (square wave)
                                                High-speed on-chip oscillator off

                                                Low-speed on-chip oscillator on = 125 kHz

                                                Divide-by-8

                               High-speed       XIN clock off                                             -- 7.0 15 mA
                               on-chip          High-speed on-chip oscillator on fOCO-F = 20 MHz
                               oscillator mode  Low-speed on-chip oscillator on = 125 kHz
                                                No division

                                                XIN clock off                                             -- 3.0 -- mA
                                                High-speed on-chip oscillator on fOCO-F = 20 MHz
                                                Low-speed on-chip oscillator on = 125 kHz
                                                Divide-by-8

                                                XIN clock off                                             -- 4.0 -- mA
                                                High-speed on-chip oscillator on fOCO-F = 10 MHz
                                                Low-speed on-chip oscillator on = 125 kHz
                                                No division

                                                XIN clock off                                             -- 1.5 -- mA
                                                High-speed on-chip oscillator on fOCO-F = 10 MHz
                                                Low-speed on-chip oscillator on = 125 kHz
                                                Divide-by-8

                                                XIN clock off                                             --  1  -- mA
                                                High-speed on-chip oscillator on fOCO-F = 4 MHz
                                                Low-speed on-chip oscillator on = 125 kHz
                                                Divide-by-16, MSTIIC = MSTTRD = MSTTRC = 1

                               Low-speed        XIN clock off                                             -- 90 390 A
                               on-chip          High-speed on-chip oscillator off
                               oscillator mode  Low-speed on-chip oscillator on = 125 kHz
                                                Divide-by-8, FMR27 = 1, VCA20 = 0

                               Low-speed        XIN clock off                                             -- 80 400 A
                               clock mode       High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                XCIN clock oscillator on = 32 kHz
                                                No division
                                                FMR27 = 1, VCA20 = 0

                                                XIN clock off                                             -- 40 -- A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                XCIN clock oscillator on = 32 kHz
                                                No division
                                                Program operation on RAM
                                                Flash memory off, FMSTP = 1, VCA20 = 0

                               Wait mode        XIN clock off                                             -- 15 90 A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator on = 125 kHz
                                                While a WAIT instruction is executed
                                                Peripheral clock operation
                                                VCA27 = VCA26 = VCA25 = 0, VCA20 = 1

                                                XIN clock off                                             --  4  80 A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator on = 125 kHz
                                                While a WAIT instruction is executed
                                                Peripheral clock off
                                                VCA27 = VCA26 = VCA25 = 0, VCA20 = 1

                                                XIN clock off                                             -- 3.5 -- A

                                                High-speed on-chip oscillator off

                                                Low-speed on-chip oscillator off

                                                XCIN clock oscillator on = 32 kHz (peripheral clock off)

                                                While a WAIT instruction is executed

                                                VCA27 = VCA26 = VCA25 = 0, VCA20 = 1

                               Stop mode        XIN clock off, Topr = 25 C                               -- 2.0 5.0 A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                CM10 = 1
                                                Peripheral clock off
                                                VCA27 = VCA26 = VCA25 = 0

                                                XIN clock off, Topr = 85 C                               -- 15 -- A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                CM10 = 1
                                                Peripheral clock off
                                                VCA27 = VCA26 = VCA25 = 0

R01DS0018EJ0110 Rev.1.10                                                                                         Page 50 of 59
Nov 02, 2010
R8C/36C Group                                                                          5. Electrical Characteristics

Timing requirements (Unless Otherwise Specified: VCC = 3 V, VSS = 0 V, Topr = 25 C)

Table 5.26 External Clock Input (XOUT, XCIN)

Symbol                                          Parameter                                  Standard         Unit

                                                                                       Min.      Max.

tc(XOUT)    XOUT input cycle time                                                      50            --                        ns
tWH(XOUT)   XOUT input "H" width
tWL(XOUT)   XOUT input "L" width                                                       24            --                        ns
tc(XCIN)    XCIN input cycle time
tWH(XCIN)   XCIN input "H" width                                                       24            --                        ns
tWL(XCIN)   XCIN input "L" width
                                                                                       14            --                        s

                                                                                       7             --                        s

                                                                                       7             --                        s

                                    tWH(XOUT),  tC(XOUT), tC(XCIN)                               VCC = 3 V
                                    tWH(XCIN)       tWL(XOUT), tWL(XCIN)

External clock input

Figure 5.13 External Clock Input Timing Diagram when VCC = 3 V

Table 5.27 TRAIO Input

Symbol                                          Parameter                                  Standard         Unit

                                                                                       Min.      Max.

tc(TRAIO)   TRAIO input cycle time                                                     300           --                        ns
tWH(TRAIO)  TRAIO input "H" width
tWL(TRAIO)  TRAIO input "L" width                                                      120           --                        ns

                                                                                       120           --                        ns

                                                           tC(TRAIO)                             VCC = 3 V
                                                                tWL(TRAIO)
                                    tWH(TRAIO)

TRAIO input

Figure 5.14 TRAIO Input Timing Diagram when VCC = 3 V

Table 5.28 TRFI Input

Symbol                                          Parameter                                  Standard         Unit

                                                                                       Min.      Max.

tc(TRFI)    TRFI input cycle time                                                      1200 (1)      --                        ns
tWH(TRFI)   TRFI input "H" width
tWL(TRFI)   TRFI input "L" width                                                       600 (2)       --                        ns

                                                                                       600 (2)       --                        ns

Notes:
     1. When using timer RF input capture mode, adjust the cycle time to (1/timer RF count source frequency 3) or above.
     2. When using timer RF input capture mode, adjust the pulse width to (1/timer RF count source frequency 1.5) or above.

                                                           tc(TRFI)                              VCC = 3 V
                                                                                                     Page 51 of 59
                                    tWH(TRFI)

  TRFI input                                                                tWL(TRFI)
Figure 5.15    TRFI Input Timing Diagram when VCC = 3 V

R01DS0018EJ0110 Rev.1.10
Nov 02, 2010
R8C/36C Group                                                                             5. Electrical Characteristics

Table 5.29 Serial Interface

Symbol                                       Parameter                                        Standard                 Unit

                                                                                          Min.                   Max.

tc(CK)     CLKi input cycle time                                                         300                    --    ns
tW(CKH)    CLKi input "H" width
tW(CKL)    CLKi Input "L" width                                                          150                    --    ns
td(C-Q)    TXDi output delay time
th(C-Q)    TXDi hold time                                                                150                    --    ns
tsu(D-C)   RXDi input setup time
th(C-D)    RXDi input hold time                                                          --                     80    ns

i = 0 to 2                                                                                0                      --    ns

                                                                                          70                     --    ns

                                                                                          90                     --    ns

                                                                tC(CK)                             VCC = 3 V
                                                                       tW(CKL)
                                    tW(CKH)

CLKi

TXDi                                                   td(C-Q)                  tsu(D-C)                th(C-Q)
RXDi                                                                                      th(C-D)

Figure 5.16      i = 0 to 2
                 Serial Interface Timing Diagram when VCC = 3 V

Table 5.30 External Interrupt INTi (i = 0 to 4) Input, Key Input Interrupt KIi (i = 0 to 3)

Symbol                                       Parameter                                        Standard                 Unit

                                                                                          Min.                   Max.

tW(INH)     INTi input "H" width, KIi input "H" width                                     380 (1)                --    ns
tW(INL)     INTi input "L" width, KIi input "L" width
                                                                                          380 (2)                --    ns

Notes:
     1. When selecting the digital filter by the INTi input filter select bit, use an INTi input HIGH width of either (1/digital filter clock
         frequency 3) or the minimum value of standard, whichever is greater.
     2. When selecting the digital filter by the INTi input filter select bit, use an INTi input LOW width of either (1/digital filter clock
         frequency 3) or the minimum value of standard, whichever is greater.

   INTi input                                                                                      VCC = 3 V
   (i = 0 to 4)
   KIi input                        tW(INL)
   (i = 0 to 3)
                                                                tW(INH)
Figure 5.17
                 Input Timing Diagram for External Interrupt INTi and Key Input Interrupt KIi
                 when VCC = 3 V

R01DS0018EJ0110 Rev.1.10                                                                                         Page 52 of 59
Nov 02, 2010
R8C/36C Group                                                                              5. Electrical Characteristics

Table 5.31 Electrical Characteristics (5) [1.8 V  VCC < 2.7 V]

Symbol                     Parameter             Condition                                  Standard       Unit

                                                                                      Min.  Typ. Max.

VOH     Output "H" voltage Other than XOUT       Drive capacity High IOH = -2 mA VCC - 0.5 --         VCC  V

                                                 Drive capacity Low IOH = -1 mA VCC - 0.5 --          VCC  V

                            XOUT                                        IOH = -200 A 1.0   --        VCC  V

VOL     Output "L" voltage Other than XOUT       Drive capacity High IOL = 2 mA       --    --        0.5  V

                                                 Drive capacity Low IOL = 1 mA        --    --        0.5  V

                            XOUT                                        IOL = 200 A  --    --        0.5  V

VT+-VT- Hysteresis          NT0, INT1, INT2,                                          0.05  0.20      --   V
                            INT3, INT4,
                            KI0, KI1, KI2, KI3,
                            TRAIO, TRBO,
                            TRCIOA, TRCIOB,
                            TRCIOC, TRCIOD,
                            TRDIOA0, TRDIOB0,
                            TRDIOC0, TRDIOD0,
                            TRDIOA1, TRDIOB1,
                            TRDIOC1, TRDIOD1,
                            TRCTRG, TRCCLK,
                            TRFI, TRGIOA,
                            TRGIOB, ADTRG,
                            RXD0, RXD1, RXD2,
                            CLK0, CLK1, CLK2,
                            SSI, SCL, SDA, SSO

                            RESET                                                     0.05  0.20      --   V

IIH     Input "H" current                        VI = 2.2 V, VCC = 2.2 V              --    --        4.0 A

IIL     Input "L" current                        VI = 0 V, VCC = 2.2 V                --    --        -4.0 A

RPULLUP Pull-up resistance                       VI = 0 V, VCC = 2.2 V                70    140       300 k

RfXIN   Feedback            XIN                                                       --    0.3       -- M

        resistance

RfXCIN  Feedback            XCIN                                                      --    8         -- M
        resistance

VRAM    RAM hold voltage                         During stop mode                     1.8   --        --   V

Note:
     1. 1.8 V  VCC < 2.7 V, Topr = -20 to 85 C (N version)/-40 to 85 C (D version), and f(XIN) = 5 MHz, unless otherwise specified.

R01DS0018EJ0110 Rev.1.10                                                                              Page 53 of 59
Nov 02, 2010
R8C/36C Group                                                                                             5. Electrical Characteristics

Table 5.32 Electrical Characteristics (6) [1.8 V  VCC < 2.7 V]
                   (Topr = -20 to 85 C (N version)/-40 to 85 C (D version), unless otherwise specified.)

Symbol         Parameter                                     Condition                                           Standard
                                                                                                                                          Unit

                                                                                                          Min. Typ. Max.

ICC     Power supply current High-speed         XIN = 5 MHz (square wave)                                 -- 2.2 -- mA
                                                                                                          -- 0.8 -- mA
        (VCC = 1.8 to 2.7 V)   clock mode       High-speed on-chip oscillator off
        Single-chip mode,                       Low-speed on-chip oscillator on = 125 kHz
        output pins are open,                   No division
        other pins are VSS
                                                XIN = 5 MHz (square wave)
                                                High-speed on-chip oscillator off

                                                Low-speed on-chip oscillator on = 125 kHz

                                                Divide-by-8

                               High-speed       XIN clock off                                             -- 2.5 10 mA
                               on-chip          High-speed on-chip oscillator on fOCO-F = 5 MHz
                               oscillator mode  Low-speed on-chip oscillator on = 125 kHz
                                                No division

                                                XIN clock off                                             -- 1.7 -- mA
                                                High-speed on-chip oscillator on fOCO-F = 5 MHz
                                                Low-speed on-chip oscillator on = 125 kHz
                                                Divide-by-8

                                                XIN clock off                                             --  1   -- mA
                                                High-speed on-chip oscillator on fOCO-F = 4 MHz
                                                Low-speed on-chip oscillator on = 125 kHz
                                                Divide-by-16, MSTIIC = MSTTRD = MSTTRC = 1

                               Low-speed        XIN clock off                                             -- 90 300 A
                               on-chip          High-speed on-chip oscillator off
                               oscillator mode  Low-speed on-chip oscillator on = 125 kHz
                                                Divide-by-8, FMR27 = 1, VCA20 = 0

                               Low-speed        XIN clock off                                             -- 80 350 A
                               clock mode       High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                XCIN clock oscillator on = 32 kHz
                                                No division
                                                FMR27 = 1, VCA20 = 0

                                                XIN clock off                                             -- 40 -- A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                XCIN clock oscillator on = 32 kHz
                                                No division
                                                Program operation on RAM
                                                Flash memory off, FMSTP = 1, VCA20 = 0

                               Wait mode        XIN clock off                                             -- 15 90 A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator on = 125 kHz
                                                While a WAIT instruction is executed
                                                Peripheral clock operation
                                                VCA27 = VCA26 = VCA25 = 0, VCA20 = 1

                                                XIN clock off                                             --  4   80 A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator on = 125 kHz
                                                While a WAIT instruction is executed
                                                Peripheral clock off
                                                VCA27 = VCA26 = VCA25 = 0, VCA20 = 1

                                                XIN clock off                                             -- 3.5 -- A

                                                High-speed on-chip oscillator off

                                                Low-speed on-chip oscillator off

                                                XCIN clock oscillator on = 32 kHz (peripheral clock off)

                                                While a WAIT instruction is executed

                                                VCA27 = VCA26 = VCA25 = 0, VCA20 = 1

                               Stop mode        XIN clock off, Topr = 25 C                               -- 2.0  5  A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                CM10 = 1
                                                Peripheral clock off
                                                VCA27 = VCA26 = VCA25 = 0

                                                XIN clock off, Topr = 85 C                               -- 15 -- A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                CM10 = 1
                                                Peripheral clock off
                                                VCA27 = VCA26 = VCA25 = 0

R01DS0018EJ0110 Rev.1.10                                                                                          Page 54 of 59
Nov 02, 2010
R8C/36C Group                                                                          5. Electrical Characteristics

Timing requirements (Unless Otherwise Specified: VCC = 2.2 V, VSS = 0 V, Topr = 25 C)

Table 5.33 External Clock Input (XOUT, XCIN)

Symbol                                          Parameter                                  Standard      Unit

                                                                                       Min.      Max.

tc(XOUT)    XOUT input cycle time                                                      200           --                        ns
tWH(XOUT)   XOUT input "H" width
tWL(XOUT)   XOUT input "L" width                                                       90            --                        ns
tc(XCIN)    XCIN input cycle time
tWH(XCIN)   XCIN input "H" width                                                       90            --                        ns
tWL(XCIN)   XCIN input "L" width
                                                                                       14            --                        s

                                                                                       7             --                        s

                                                                                       7             --                        s

                                                tC(XOUT), tC(XCIN)                               VCC = 2.2 V

                                    tWH(XOUT),
                                    tWH(XCIN)

External clock input

                                                tWL(XOUT), tWL(XCIN)

Figure 5.18 External Clock Input Timing Diagram when VCC = 2.2 V

Table 5.34 TRAIO Input

Symbol                                          Parameter                                  Standard      Unit

                                                                                       Min.      Max.

tc(TRAIO)   TRAIO input cycle time                                                     500           --                        ns
tWH(TRAIO)  TRAIO input "H" width
tWL(TRAIO)  TRAIO input "L" width                                                      200           --                        ns

                                                                                       200           --                        ns

                                                           tC(TRAIO)                             VCC = 2.2 V
                                                                tWL(TRAIO)
                                    tWH(TRAIO)

TRAIO input

Figure 5.19 TRAIO Input Timing Diagram when VCC = 2.2 V

Table 5.35 TRFI Input

Symbol                                          Parameter                                  Standard      Unit

                                                                                       Min.      Max.

tc(TRFI)    TRFI input cycle time                                                      2000 (1)      --                        ns
tWH(TRFI)   TRFI input "H" width
tWL(TRFI)   TRFI input "L" width                                                       1000 (2)      --                        ns

                                                                                       1000 (2)      --                        ns

Notes:
     1. When using timer RF input capture mode, adjust the cycle time to (1/timer RF count source frequency 3) or above.
     2. When using timer RF input capture mode, adjust the pulse width to (1/timer RF count source frequency 1.5) or above.

                                                           tc(TRFI)                              VCC = 2.2 V
                                                                                                      Page 55 of 59
                                    tWH(TRFI)

  TRFI input                                                                tWL(TRFI)
Figure 5.20    TRFI Input Timing Diagram when VCC = 2.2 V

R01DS0018EJ0110 Rev.1.10
Nov 02, 2010
R8C/36C Group                                                                             5. Electrical Characteristics

Table 5.36 Serial Interface

Symbol                                       Parameter                                        Standard                 Unit

                                                                                          Min.                   Max.

tc(CK)     CLKi input cycle time                                                         800                    --    ns
tW(CKH)    CLKi input "H" width
tW(CKL)    CLKi input "L" width                                                          400                    --    ns
td(C-Q)    TXDi output delay time
th(C-Q)    TXDi hold time                                                                400                    --    ns
tsu(D-C)   RXDi input setup time
th(C-D)    RXDi input hold time                                                          --                     200   ns

i = 0 to 2                                                                                0                      --    ns

                                                                                          150                    --    ns

                                                                                          90                     --    ns

                                                                tC(CK)                              VCC = 2.2 V
                                                                       tW(CKL)
                                    tW(CKH)

CLKi

TXDi                                                   td(C-Q)                  tsu(D-C)                th(C-Q)
RXDi                                                                                      th(C-D)

Figure 5.21      i = 0 to 2
                 Serial Interface Timing Diagram when VCC = 2.2 V

Table 5.37 External Interrupt INTi (i = 0 to 4) Input, Key Input Interrupt KIi (i = 0 to 3)

Symbol                                       Parameter                                        Standard                 Unit

                                                                                          Min.                   Max.

tW(INH)     INTi input "H" width, KIi input "H" width                                     1000 (1)               --    ns
tW(INL)     INTi input "L" width, KIi input "L" width
                                                                                          1000 (2)               --    ns

Notes:
     1. When selecting the digital filter by the INTi input filter select bit, use an INTi input HIGH width of either (1/digital filter clock
         frequency 3) or the minimum value of standard, whichever is greater.
     2. When selecting the digital filter by the INTi input filter select bit, use an INTi input LOW width of either (1/digital filter clock
         frequency 3) or the minimum value of standard, whichever is greater.

   INTi input                                                                                       VCC = 2.2 V
   (i = 0 to 4)
   KIi input                        tW(INL)
   (i = 0 to 3)
                                                                tW(INH)
Figure 5.22
                 Input Timing Diagram for External Interrupt INTi and Key Input Interrupt KIi
                 when VCC = 2.2 V

R01DS0018EJ0110 Rev.1.10                                                                                         Page 56 of 59
Nov 02, 2010
R8C/36C Group                                                                                                                                         Package Dimensions

Package Dimensions

  Diagrams showing the latest package dimensions and mounting information are available in the "Packages" section of
  the Renesas Electronics website.

JEITA Package Code            RENESAS Code                           Previous Code       MASS[Typ.]
P-LQFP64-10x10-0.50           PLQP0064KB-A                   64P6Q-A / FP-64K / FP-64KV       0.3g

                          HD
                      *1

                           D

                  48                33                                                                                                                NOTE)
   49                                               32                                                                                                  1. DIMENSIONS "*1" AND "*2"
                                                                                                                                                              DO NOT INCLUDE MOLD FLASH.
                                                                                                                                                        2. DIMENSION "*3" DOES NOT
                                                                                                                                                              INCLUDE TRIM OFFSET.

                                                           ZE                                                  bp                   c1                Reference Dimension in Millimeters
                                                               *2 E                                            b1                         c
                                                                         HE                                                                        c   Symbol Min Nom Max
                                                                                                Terminal cross section
                                                                                                                                                      D 9.9 10.0 10.1
                                                                                                                                   L
   64                                               17                                                                          L1                    E 9.9 10.0 10.1
                                    16                                                                   Detail F
                 1                                                                                                                                    A2      1.4
               ZD                                         F
                                                                                                                                                      HD 11.8 12.0 12.2

                      Index mark                                                                                                                      HE 11.8 12.0 12.2

                                                                                                                                                      A              1.7

                                                                                                                                                      A1 0.05 0.1 0.15

                                                                                                                                                      bp 0.15 0.20 0.25

                                                                                                                                                      b1      0.18

S                                                                                        A  A2                                                        c 0.09 0.145 0.20

                                                                                                                                                      c1      0.125

                                yS                                                                                                                        0         8
                      e
                                    *3 bp                                                   A1                                                        e       0.5
                                                   x
                                                                                                                                                      x              0.08

                                                                                                                                                      y              0.08

                                                                                                                                                      ZD      1.25

                                                                                                                                                      ZE      1.25

                                                                                                                                                      L 0.35 0.5 0.65

                                                                                                                                                      L1      1.0

R01DS0018EJ0110 Rev.1.10                                                                                                                                  Page 57 of 59
Nov 02, 2010
R8C/36C Group                                                                                                                                              Package Dimensions

JEITA Package Code           RENESAS Code            Previous Code       MASS[Typ.]
P-LQFP64-14x14-0.80          PLQP0064GA-A             64P6U-A/                0.7g

                                  HD
                             *1 D

                 48                                  33                                                                                                    NOTE)
   49                                                              32                                                                                        1. DIMENSIONS "*1" AND "*2"
                                                                                                                                                                   DO NOT INCLUDE MOLD FLASH.
                                                                                                           bp                                                2. DIMENSION "*3" DOES NOT
                                                                                                           b1                                                      INCLUDE TRIM OFFSET.

                                                        ZE                                  Terminal cross section                  c1                     Reference Dimension in Millimeters
                                                           *2                                                                             c
                                                              E                                                                    L                    c   Symbol Min Nom Max
                                                                     HE                                                        L1
                                                                                                             Detail F                                      D 13.9 14.0 14.1

                                                                                                                                                           E 13.9 14.0 14.1

                                                                                                                                                           A2      1.4

                                                                                                                                                           HD 15.8 16.0 16.2

   64                                                                                                                                                      HE 15.8 16.0 16.2

                                                                  17                                                                                       A              1.7
                                                     16
               1                                                                                                                                           A1 0 0.1 0.2
                      ZD                                              F
                             Index mark                                              A  A2                                                                 bp 0.32 0.37 0.42

                                                                                                                                                           b1      0.35

S                                                                                                                                                          c 0.09 0.145 0.20

                                                                                        A1                                                                 c1      0.125

                                                                                                                                                               0         8

                                         yS                                                                                                                e       0.8

                                             *3                                                                                                            x              0.20

                          e                      bp                                                                                                        y              0.10

                                                     x

                                                                                                                                                           ZD      1.0

                                                                                                                                                           ZE      1.0

                                                                                                                                                           L 0.3 0.5 0.7

                                                                                                                                                           L1      1.0

R01DS0018EJ0110 Rev.1.10                                                                                                                                       Page 58 of 59
Nov 02, 2010
R8C/36C Group                                                                                                                                                                       Package Dimensions

JEITA Package Code       RENESAS Code                     Previous Code          MASS[Typ.]
P-TQFP64-7x7-0.40        PTQP0064LB-A                                                0.14g

                     48     HD                                                                                                                                                      NOTE)
                         *1 D                                                                                                                                                       1. DIMENSIONS"*1"AND"*2"

                                                  33                                                                                                                                   DO NOT INCLUDE MOLD FLASH
                                                                                                                                                                                    2. DIMENSION"*3"DOES NOT

                                                                                                                                                                                       INCLUDE TRIM OFFSET.

49                                                    32

                                                                                                    bp
                                                                                                    b1

                                                                   ZE                                                                                c1                             Reference Dimension in Millimeters
                                                                       *2 E                                                                                 c
                                                                             HE                                                                                            c         Symbol Min Nom Max
                                                                                                                                                                                 
                                                          17                                        Terminal cross section                                                          D 6.9 7.0 7.1
                                            16
   64                                                                                                                                               L                               E 6.9 7.0 7.1
                    1                                           F                                                                              L1
                                                                                                                                                                                    A2   1.00
                ZD                                                                                      Detail F
                                                                                                                                                                                    HD 8.8 9.0 9.2
S
                      e                                                                                                                                                             HE 8.8 9.0 9.2

                                                                                                                                                                                    A                             1.20

                                                                                                                                                                                    A1 0.05 0.10 0.15

                                                                                                                                                                                    bp 0.13 0.18 0.23

                                                                                             A  A2                                                                                  b1   0.16

                                                                                                                                                                                    c 0.12 0.17 0.22

                                                                                                A1                                                                                  c1   0.15

                                                                                                                                                                                     0                           8

                                                                                                                                                                                    e    0.40

                                                                                                                                                                                    x                             0.07

                                     *3 bp                                                                                                                                          y                             0.08
                         yS
                                                      xM                                                                                                                            ZD   0.50

                                                                                                                                                                                    ZE   0.50

                                                                                                                                                                                    L 0.35 0.50 0.65

                                                                                                                                                                                    L1   1.00

R01DS0018EJ0110 Rev.1.10                                                                                                                                                                Page 59 of 59
Nov 02, 2010
REVISION HISTORY                             R8C/36C Group Datasheet

Rev.  Date         Page                      Description
                                                       Summary

0.01 Oct 30, 2009  -- First Edition issued

1.00 Nov 02, 2010 All pages "Preliminary", "Under development" deleted

                   4     Table 1.3 revised

                   28 to 54 "5. Electrical Characteristics" added

1.10 Nov 02, 2010  --    TN-R8C-A015A/E reflected

                   3     Table 1.2 "Timer RG" and "Package" revised

                   4 and 5 Tables 1.3 and 1.4 revised

                   6     Figure 1.1 revised

                   8     Figure 1.3 "PTQP0064LB-A" added

                   17 Figure 3.1 "Part Number" revised

                   33 Table 5.3 "tCONV", "tSAMP" revised

                   47 Table 5.21 revised

                   51 Table 5.28 revised

                   55 Table 5.35 revised

                   59 Package (PTQP0064LB-A) added

All trademarks and registered trademarks are the property of their respective owners.
                                                                 C-1
General Precautions in the Handling of MPU/MCU Products

The following usage notes are applicable to all MPU/MCU products from Renesas. For detailed usage notes

on the products covered by this manual, refer to the relevant sections of the manual. If the descriptions under

General Precautions in the Handling of MPU/MCU Products and in the body of the manual differ from each

other, the description in the body of the manual takes precedence.

  1. Handling of Unused Pins
       Handle unused pins in accord with the directions given under Handling of Unused Pins in the
       manual.
        The input pins of CMOS products are generally in the high-impedance state. In operation
            with an unused pin in the open-circuit state, extra electromagnetic noise is induced in the
            vicinity of LSI, an associated shoot-through current flows internally, and malfunctions occur
            due to the false recognition of the pin state as an input signal become possible. Unused
            pins should be handled as described under Handling of Unused Pins in the manual.

  2. Processing at Power-on
       The state of the product is undefined at the moment when power is supplied.
        The states of internal circuits in the LSI are indeterminate and the states of register
            settings and pins are undefined at the moment when power is supplied.
            In a finished product where the reset signal is applied to the external reset pin, the states
            of pins are not guaranteed from the moment when power is supplied until the reset
            process is completed.
            In a similar way, the states of pins in a product that is reset by an on-chip power-on reset
            function are not guaranteed from the moment when power is supplied until the power
            reaches the level at which resetting has been specified.

  3. Prohibition of Access to Reserved Addresses
       Access to reserved addresses is prohibited.
        The reserved addresses are provided for the possible future expansion of functions. Do
            not access these addresses; the correct operation of LSI is not guaranteed if they are
            accessed.

  4. Clock Signals
       After applying a reset, only release the reset line after the operating clock signal has become
       stable. When switching the clock signal during program execution, wait until the target clock
       signal has stabilized.
        When the clock signal is generated with an external resonator (or from an external
            oscillator) during a reset, ensure that the reset line is only released after full stabilization of
            the clock signal. Moreover, when switching to a clock signal produced with an external
            resonator (or by an external oscillator) while program execution is in progress, wait until
            the target clock signal is stable.

  5. Differences between Products
       Before changing from one product to another, i.e. to one with a different part number, confirm
       that the change will not lead to problems.

       The characteristics of MPU/MCU in the same group but having different part numbers may

            differ because of the differences in internal memory capacity and layout pattern. When
            changing to products of different part numbers, implement a system-evaluation test for
            each of the products.
                                                        Notice

1. All information included in this document is current as of the date this document is issued. Such information, however, is subject to change without any prior notice. Before purchasing or using any Renesas
      Electronics products listed herein, please confirm the latest product information with a Renesas Electronics sales office. Also, please pay regular and careful attention to additional and different information to
      be disclosed by Renesas Electronics such as that disclosed through our website.

2. Renesas Electronics does not assume any liability for infringement of patents, copyrights, or other intellectual property rights of third parties by or arising from the use of Renesas Electronics products or
      technical information described in this document. No license, express, implied or otherwise, is granted hereby under any patents, copyrights or other intellectual property rights of Renesas Electronics or
      others.

3. You should not alter, modify, copy, or otherwise misappropriate any Renesas Electronics product, whether in whole or in part.
4. Descriptions of circuits, software and other related information in this document are provided only to illustrate the operation of semiconductor products and application examples. You are fully responsible for

      the incorporation of these circuits, software, and information in the design of your equipment. Renesas Electronics assumes no responsibility for any losses incurred by you or third parties arising from the
      use of these circuits, software, or information.
5. When exporting the products or technology described in this document, you should comply with the applicable export control laws and regulations and follow the procedures required by such laws and
      regulations. You should not use Renesas Electronics products or the technology described in this document for any purpose relating to military applications or use by the military, including but not limited to
      the development of weapons of mass destruction. Renesas Electronics products and technology may not be used for or incorporated into any products or systems whose manufacture, use, or sale is
      prohibited under any applicable domestic or foreign laws or regulations.
6. Renesas Electronics has used reasonable care in preparing the information included in this document, but Renesas Electronics does not warrant that such information is error free. Renesas Electronics
      assumes no liability whatsoever for any damages incurred by you resulting from errors in or omissions from the information included herein.
7. Renesas Electronics products are classified according to the following three quality grades: "Standard", "High Quality", and "Specific". The recommended applications for each Renesas Electronics product
      depends on the product's quality grade, as indicated below. You must check the quality grade of each Renesas Electronics product before using it in a particular application. You may not use any Renesas
      Electronics product for any application categorized as "Specific" without the prior written consent of Renesas Electronics. Further, you may not use any Renesas Electronics product for any application for
      which it is not intended without the prior written consent of Renesas Electronics. Renesas Electronics shall not be in any way liable for any damages or losses incurred by you or third parties arising from the
      use of any Renesas Electronics product for an application categorized as "Specific" or for which the product is not intended where you have failed to obtain the prior written consent of Renesas Electronics.
      The quality grade of each Renesas Electronics product is "Standard" unless otherwise expressly specified in a Renesas Electronics data sheets or data books, etc.
     "Standard": Computers; office equipment; communications equipment; test and measurement equipment; audio and visual equipment; home electronic appliances; machine tools;

                          personal electronic equipment; and industrial robots.
     "High Quality": Transportation equipment (automobiles, trains, ships, etc.); traffic control systems; anti-disaster systems; anti-crime systems; safety equipment; and medical equipment not specifically

                          designed for life support.
     "Specific": Aircraft; aerospace equipment; submersible repeaters; nuclear reactor control systems; medical equipment or systems for life support (e.g. artificial life support devices or systems), surgical

                          implantations, or healthcare intervention (e.g. excision, etc.), and any other applications or purposes that pose a direct threat to human life.
8. You should use the Renesas Electronics products described in this document within the range specified by Renesas Electronics, especially with respect to the maximum rating, operating supply voltage

      range, movement power voltage range, heat radiation characteristics, installation and other product characteristics. Renesas Electronics shall have no liability for malfunctions or damages arising out of the
      use of Renesas Electronics products beyond such specified ranges.
9. Although Renesas Electronics endeavors to improve the quality and reliability of its products, semiconductor products have specific characteristics such as the occurrence of failure at a certain rate and
      malfunctions under certain use conditions. Further, Renesas Electronics products are not subject to radiation resistance design. Please be sure to implement safety measures to guard them against the
      possibility of physical injury, and injury or damage caused by fire in the event of the failure of a Renesas Electronics product, such as safety design for hardware and software including but not limited to
      redundancy, fire control and malfunction prevention, appropriate treatment for aging degradation or any other appropriate measures. Because the evaluation of microcomputer software alone is very difficult,
      please evaluate the safety of the final products or system manufactured by you.
10. Please contact a Renesas Electronics sales office for details as to environmental matters such as the environmental compatibility of each Renesas Electronics product. Please use Renesas Electronics
      products in compliance with all applicable laws and regulations that regulate the inclusion or use of controlled substances, including without limitation, the EU RoHS Directive. Renesas Electronics assumes
      no liability for damages or losses occurring as a result of your noncompliance with applicable laws and regulations.
11. This document may not be reproduced or duplicated, in any form, in whole or in part, without prior written consent of Renesas Electronics.
12. Please contact a Renesas Electronics sales office if you have any questions regarding the information contained in this document or Renesas Electronics products, or if you have any other inquiries.
(Note 1) "Renesas Electronics" as used in this document means Renesas Electronics Corporation and also includes its majority-owned subsidiaries.
(Note 2) "Renesas Electronics product(s)" means any product developed or manufactured by or for Renesas Electronics.

SALES OFFICES                                                                                                                            http://www.renesas.com

Refer to "http://www.renesas.com/" for the latest and detailed information.

Renesas Electronics America Inc.
2880 Scott Boulevard Santa Clara, CA 95050-2554, U.S.A.
Tel: +1-408-588-6000, Fax: +1-408-588-6130

Renesas Electronics Canada Limited
1101 Nicholson Road, Newmarket, Ontario L3Y 9C3, Canada
Tel: +1-905-898-5441, Fax: +1-905-898-3220

Renesas Electronics Europe Limited
Dukes Meadow, Millboard Road, Bourne End, Buckinghamshire, SL8 5FH, U.K
Tel: +44-1628-585-100, Fax: +44-1628-585-900

Renesas Electronics Europe GmbH
Arcadiastrasse 10, 40472 Dsseldorf, Germany
Tel: +49-211-65030, Fax: +49-211-6503-1327

Renesas Electronics (China) Co., Ltd.
7th Floor, Quantum Plaza, No.27 ZhiChunLu Haidian District, Beijing 100083, P.R.China
Tel: +86-10-8235-1155, Fax: +86-10-8235-7679

Renesas Electronics (Shanghai) Co., Ltd.
Unit 204, 205, AZIA Center, No.1233 Lujiazui Ring Rd., Pudong District, Shanghai 200120, China
Tel: +86-21-5877-1818, Fax: +86-21-6887-7858 / -7898

Renesas Electronics Hong Kong Limited
Unit 1601-1613, 16/F., Tower 2, Grand Century Place, 193 Prince Edward Road West, Mongkok, Kowloon, Hong Kong
Tel: +852-2886-9318, Fax: +852 2886-9022/9044

Renesas Electronics Taiwan Co., Ltd.
7F, No. 363 Fu Shing North Road Taipei, Taiwan
Tel: +886-2-8175-9600, Fax: +886 2-8175-9670

Renesas Electronics Singapore Pte. Ltd.
1 harbourFront Avenue, #06-10, keppel Bay Tower, Singapore 098632
Tel: +65-6213-0200, Fax: +65-6278-8001

Renesas Electronics Malaysia Sdn.Bhd.
Unit 906, Block B, Menara Amcorp, Amcorp Trade Centre, No. 18, Jln Persiaran Barat, 46050 Petaling Jaya, Selangor Darul Ehsan, Malaysia
Tel: +60-3-7955-9390, Fax: +60-3-7955-9510

Renesas Electronics Korea Co., Ltd.
11F., Samik Lavied' or Bldg., 720-2 Yeoksam-Dong, Kangnam-Ku, Seoul 135-080, Korea
Tel: +82-2-558-3737, Fax: +82-2-558-5141

2010 Renesas Electronics Corporation. All rights reserved.
                                                               Colophon 1.0

小广播

该厂商的其它器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved