电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

R5F21255SDFP#V2

器件型号:R5F21255SDFP#V2
器件类别:半导体    嵌入式处理器和控制器   
文件大小:5420.39KB,共7页
厂商名称:Renesas Electronics Corporation
厂商官网:https://www.renesas.com/
标准:  
下载文档

器件描述

IC mcu 16bit 24kb flash 52lqfp

参数

Datasheets:
R8C/24/25 Datasheet:
Standard Package : 1
Category: Integrated Circuits (ICs)
Family: Embedded - Microcontrollers
Series: R8C/2x/25
Packaging : Tray
Core Processor: R8C
Core Size: 16-Bit
Speed: 20MHz
Connectivity: I²C, LIN, SIO, SSU, UART/USART
Peripherals: POR, Voltage Detect, WDT
Number of I/O: 41
Program Memory Size: 24KB (24K x 8)
Program Memory Type: FLASH
EEPROM Size: -
RAM Size: 2K x 8
Voltage - Supply (Vcc/Vdd): 2.2 V ~ 5.5 V
Data Converters: A/D 12x10b
Oscillator Type: Internal
Operating Temperature: -40°C ~ 85°C
Package / Case: 52-LQFP
Supplier Device Package: 52-LQFP (10x10)

R5F21255SDFP#V2器件文档内容

To our customers,

                  Old Company Name in Catalogs and Other Documents

   On April 1st, 2010, NEC Electronics Corporation merged with Renesas Technology
Corporation, and Renesas Electronics Corporation took over all the business of both
companies. Therefore, although the old company name remains in this document, it is a valid
Renesas Electronics document. We appreciate your understanding.

                           Renesas Electronics website: http://www.renesas.com

                                                                            April 1st, 2010
                                                                            Renesas Electronics Corporation

Issued by: Renesas Electronics Corporation (http://www.renesas.com)
Send any inquiries to http://www.renesas.com/inquiry.
                                                        Notice

1. All information included in this document is current as of the date this document is issued. Such information, however, is
       subject to change without any prior notice. Before purchasing or using any Renesas Electronics products listed herein, please
       confirm the latest product information with a Renesas Electronics sales office. Also, please pay regular and careful attention to
       additional and different information to be disclosed by Renesas Electronics such as that disclosed through our website.

2. Renesas Electronics does not assume any liability for infringement of patents, copyrights, or other intellectual property rights
       of third parties by or arising from the use of Renesas Electronics products or technical information described in this document.
       No license, express, implied or otherwise, is granted hereby under any patents, copyrights or other intellectual property rights
       of Renesas Electronics or others.

3. You should not alter, modify, copy, or otherwise misappropriate any Renesas Electronics product, whether in whole or in part.

4. Descriptions of circuits, software and other related information in this document are provided only to illustrate the operation of
       semiconductor products and application examples. You are fully responsible for the incorporation of these circuits, software,
       and information in the design of your equipment. Renesas Electronics assumes no responsibility for any losses incurred by
       you or third parties arising from the use of these circuits, software, or information.

5. When exporting the products or technology described in this document, you should comply with the applicable export control
       laws and regulations and follow the procedures required by such laws and regulations. You should not use Renesas
       Electronics products or the technology described in this document for any purpose relating to military applications or use by
       the military, including but not limited to the development of weapons of mass destruction. Renesas Electronics products and
       technology may not be used for or incorporated into any products or systems whose manufacture, use, or sale is prohibited
       under any applicable domestic or foreign laws or regulations.

6. Renesas Electronics has used reasonable care in preparing the information included in this document, but Renesas Electronics
       does not warrant that such information is error free. Renesas Electronics assumes no liability whatsoever for any damages
       incurred by you resulting from errors in or omissions from the information included herein.

7. Renesas Electronics products are classified according to the following three quality grades: "Standard", "High Quality", and
       "Specific". The recommended applications for each Renesas Electronics product depends on the product's quality grade, as
       indicated below. You must check the quality grade of each Renesas Electronics product before using it in a particular
       application. You may not use any Renesas Electronics product for any application categorized as "Specific" without the prior
       written consent of Renesas Electronics. Further, you may not use any Renesas Electronics product for any application for
       which it is not intended without the prior written consent of Renesas Electronics. Renesas Electronics shall not be in any way
       liable for any damages or losses incurred by you or third parties arising from the use of any Renesas Electronics product for an
       application categorized as "Specific" or for which the product is not intended where you have failed to obtain the prior written
       consent of Renesas Electronics. The quality grade of each Renesas Electronics product is "Standard" unless otherwise
       expressly specified in a Renesas Electronics data sheets or data books, etc.

"Standard":  Computers; office equipment; communications equipment; test and measurement equipment; audio and visual
             equipment; home electronic appliances; machine tools; personal electronic equipment; and industrial robots.

"High Quality": Transportation equipment (automobiles, trains, ships, etc.); traffic control systems; anti-disaster systems; anti-
                     crime systems; safety equipment; and medical equipment not specifically designed for life support.

"Specific":  Aircraft; aerospace equipment; submersible repeaters; nuclear reactor control systems; medical equipment or
             systems for life support (e.g. artificial life support devices or systems), surgical implantations, or healthcare
             intervention (e.g. excision, etc.), and any other applications or purposes that pose a direct threat to human life.

8. You should use the Renesas Electronics products described in this document within the range specified by Renesas Electronics,
       especially with respect to the maximum rating, operating supply voltage range, movement power voltage range, heat radiation
       characteristics, installation and other product characteristics. Renesas Electronics shall have no liability for malfunctions or
       damages arising out of the use of Renesas Electronics products beyond such specified ranges.

9. Although Renesas Electronics endeavors to improve the quality and reliability of its products, semiconductor products have
       specific characteristics such as the occurrence of failure at a certain rate and malfunctions under certain use conditions. Further,
       Renesas Electronics products are not subject to radiation resistance design. Please be sure to implement safety measures to
       guard them against the possibility of physical injury, and injury or damage caused by fire in the event of the failure of a
       Renesas Electronics product, such as safety design for hardware and software including but not limited to redundancy, fire
       control and malfunction prevention, appropriate treatment for aging degradation or any other appropriate measures. Because
       the evaluation of microcomputer software alone is very difficult, please evaluate the safety of the final products or system
       manufactured by you.

10. Please contact a Renesas Electronics sales office for details as to environmental matters such as the environmental
       compatibility of each Renesas Electronics product. Please use Renesas Electronics products in compliance with all applicable
       laws and regulations that regulate the inclusion or use of controlled substances, including without limitation, the EU RoHS
       Directive. Renesas Electronics assumes no liability for damages or losses occurring as a result of your noncompliance with
       applicable laws and regulations.

11. This document may not be reproduced or duplicated, in any form, in whole or in part, without prior written consent of Renesas
       Electronics.

12. Please contact a Renesas Electronics sales office if you have any questions regarding the information contained in this
       document or Renesas Electronics products, or if you have any other inquiries.

(Note 1) "Renesas Electronics" as used in this document means Renesas Electronics Corporation and also includes its majority-
            owned subsidiaries.

(Note 2) "Renesas Electronics product(s)" means any product developed or manufactured by or for Renesas Electronics.
R8C/24 Group, R8C/25 Group          REJ03B0117-0300
                                                 Rev.3.00
SINGLE-CHIP 16-BIT CMOS MCU
                                           Feb 29, 2008

1. Overview

  These MCUs are fabricated using a high-performance silicon gate CMOS process, embedding the R8C/Tiny Series
  CPU core, and are packaged in a 52-pin molded-plastic LQFP or a 64-pin molded-plastic FLGA. It implements
  sophisticated instructions for a high level of instruction efficiency. With 1 Mbyte of address space, they are capable of
  executing instructions at high speed.
  Furthermore, the R8C/25 Group has on-chip data flash (1 KB x 2 blocks).
  The difference between the R8C/24 Group and R8C/25 Group is only the presence or absence of data flash. Their
  peripheral functions are the same.

  1.1 Applications

      Electronic household appliances, office equipment, audio equipment, consumer products, etc.

Rev.3.00 Feb 29, 2008 Page 1 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                          1. Overview

1.2 Performance Overview

    Table 1.1 outlines the Functions and Specifications for R8C/24 Group and Table 1.2 outlines the Functions and
    Specifications for R8C/25 Group.

Table 1.1 Functions and Specifications for R8C/24 Group

                 Item                                            Specification

CPU              Number of fundamental          89 instructions
                 instructions

                 Minimum instruction execution  50 ns (f(XIN) = 20 MHz, VCC = 3.0 to 5.5 V)
                 time                           100 ns (f(XIN) = 10 MHz, VCC = 2.7 to 5.5 V)
                                                200 ns (f(XIN) = 5 MHz, VCC = 2.2 to 5.5 V)

                 Operating mode                 Single-chip

                 Address space                  1 Mbyte

                 Memory capacity                Refer to Table 1.3 Product Information for R8C/24 Group

Peripheral       Ports                          I/O ports: 41 pins, Input port: 3 pins
Functions        LED drive ports                I/O ports: 8 pins

                 Timers                         Timer RA: 8 bits 1 channel
                                                Timer RB: 8 bits 1 channel

                                                              (Each timer equipped with 8-bit prescaler)
                                                Timer RD: 16 bits 2 channels

                                                              (Input capture and output compare circuits)
                                                Timer RE: With real-time clock and compare match function

                 Serial interfaces              2 channels (UART0, UART1)
                                                  Clock synchronous serial I/O, UART

                 Clock synchronous serial       1 channel
                 interface                        I2C bus Interface(1)
                                                  Clock synchronous serial I/O with chip select

                 LIN module                     Hardware LIN: 1 channel (timer RA, UART0)

                 A/D converter                  10-bit A/D converter: 1 circuit, 12 channels

                 Watchdog timer                 15 bits 1 channel (with prescaler)
                                                  Reset start selectable

                 Interrupts                     Internal: 11 sources, External: 5 sources, Software: 4
                                                sources, Priority levels: 7 levels

                 Clock       Clock generation   3 circuits
                             circuits             XIN clock generation circuit (with on-chip feedback resistor)
                                                   On-chip oscillator (high speed, low speed)
                                                    High-speed on-chip oscillator has a frequency
                                                    adjustment function
                                                   XCIN clock generation circuit (32 kHz)

                                                Real-time clock (timer RE)

                 Oscillation stop detection function XIN clock oscillation stop detection function

                 Voltage detection circuit      On-chip

                 Power-on reset circuit         On-chip

Electrical       Supply voltage                 VCC = 3.0 to 5.5 V (f(XIN) = 20 MHz)
                                                VCC = 2.7 to 5.5 V (f(XIN) = 10 MHz)
Characteristics                                 VCC = 2.2 to 5.5 V (f(XIN) = 5 MHz)

                 Current consumption            Typ. 10 mA (VCC = 5.0 V, f(XIN) = 20 MHz)

                                                Typ. 6 mA (VCC = 3.0 V, f(XIN) = 10 MHz)
                                                Typ. 2.0 A (VCC = 3.0 V, wait mode (f(XCIN) = 32 kHz)
                                                Typ. 0.7 A (VCC = 3.0 V, stop mode)

Flash Memory Programming and erasure voltage VCC = 2.7 to 5.5 V

                 Programming and erasure endurance 100 times

Operating Ambient Temperature                   -20 to 85C (N version)

                                                -40 to 85C (D version)(2)

                                                -20 to 105C (Y version)(3)

Package                                         52-pin molded-plastic LQFP

                                                64-pin molded-plastic FLGA

NOTES:
    1. I2C bus is a trademark of Koninklijke Philips Electronics N. V.
    2. Specify the D version if D version functions are to be used.
    3. Please contact Renesas Technology sales offices for the Y version.

Rev.3.00 Feb 29, 2008 Page 2 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                          1. Overview

Table 1.2 Functions and Specifications for R8C/25 Group

                       Item                                       Specification

CPU              Number of fundamental      89 instructions

                 instructions

                 Minimum instruction execution 50 ns (f(XIN) = 20 MHz, VCC = 3.0 to 5.5 V)

                 time                       100 ns (f(XIN) = 10 MHz, VCC = 2.7 to 5.5 V)

                                            200 ns (f(XIN) = 5 MHz, VCC = 2.2 to 5.5 V)

                 Operating mode             Single-chip

                 Address space              1 Mbyte

                 Memory capacity            Refer to Table 1.4 Product Information for R8C/25 Group

Peripheral       Ports                      I/O ports: 41 pins, Input port: 3 pins

Functions        LED drive ports            I/O ports: 8 pins

                 Timers                     Timer RA: 8 bits 1 channel

                                            Timer RB: 8 bits 1 channel

                                                            (Each timer equipped with 8-bit prescaler)

                                            Timer RD: 16 bits 2 channels

                                                            (Input capture and output compare circuits)

                                            Timer RE: With real-time clock and compare match function

                 Serial interface           2 channels (UART0, UART1)

                                            Clock synchronous serial I/O, UART

                 Clock synchronous serial   1 channel

                 interface                  I2C bus Interface(1)

                                            Clock synchronous serial I/O with chip select

                 LIN module                 Hardware LIN: 1 channel (timer RA, UART0)

                 A/D converter              10-bit A/D converter: 1 circuit, 12 channels

                 Watchdog timer             15 bits 1 channel (with prescaler)

                                            Reset start selectable

                 Interrupts                 Internal: 11 sources, External: 5 sources, Software: 4

                                            sources, Priority levels: 7 levels

                 Clock         Clock generation 3 circuits

                               circuits      XIN clock generation circuit (with on-chip feedback

                                            resistor)

                                             On-chip oscillator (high speed, low speed)

                                            High-speed on-chip oscillator has a frequency

                                            adjustment function

                                             XCIN clock generation circuit (32 kHz)

                                            Real-time clock (timer RE)

                 Oscillation stop detection function XIN clock oscillation stop detection function

                 Voltage detection circuit  On-chip

                 Power-on reset circuit     On-chip

Electrical       Supply voltage             VCC = 3.0 to 5.5 V (f(XIN) = 20 MHz)

Characteristics                             VCC = 2.7 to 5.5 V (f(XIN) = 10 MHz)

                                            VCC = 2.2 to 5.5 V (f(XIN) = 5 MHz)

                 Current consumption        Typ. 10 mA (VCC = 5.0 V, f(XIN) = 20 MHz)

                                            Typ. 6 mA (VCC = 3.0 V, f(XIN) = 10 MHz)
                                            Typ. 2.0 A (VCC = 3.0 V, wait mode (f(XCIN) = 32 kHz)

                                            Typ. 0.7 A (VCC = 3.0 V, stop mode)

Flash memory Programming and erasure voltage VCC = 2.7 to 5.5 V

                 Programming and erasure    1,0000 times (data flash)

                 endurance                  1,000 times (program ROM)

Operating Ambient Temperature               -20 to 85C (N version)

                                            -40 to 85C (D version)(2)

                                            -20 to 105C (Y version)(3)

Package                                     52-pin molded-plastic LQFP

                                            64-pin molded-plastic FLGA

NOTES:

    1. I2C bus is a trademark of Koninklijke Philips Electronics N. V.
    2. Specify the D version if D version functions are to be used.
    3. Please contact Renesas Technology sales offices for the Y version.

Rev.3.00 Feb 29, 2008 Page 3 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                                                  1. Overview

   1.3 Block Diagram

        Figure 1.1 shows a Block Diagram.

                                           8  8            8                          6        33                    8

I/O ports                  Port P0            Port P1      Port P2                    Port P3  Port P4  Port P6

Peripheral functions                                     A/D converter                         System clock
                                                                                            generation circuit
               Timers                            (10 bits 12 channels)
                                                                                                 XIN-XOUT
     Timer RA (8 bits)                                         UART or                High-speed on-chip oscillator
     Timer RB (8 bits)                              clock synchronous serial I/O      Low-speed on-chip oscillator
     Timer RD
                                                       (8 bits 2 channels)                   XCIN-XCOUT
       (16 bits 2 channels)
     Timer RE (8 bits)                        I2C bus interface or clock synchronous
                                                      serial I/O with chip select
                                                         (8 bits 1 channel)

                                              LIN module
                                              (1 channel)

           Watchdog timer                     R8C/Tiny Series CPU core                         Memory
                (15 bits)
                                                                                                         ROM(1)
                                              R0H R0L                SB                                  RAM(2)
                                              R1H R1L                  USP
                                                                       ISP                              Multiplier
                                                     R2             INTB
                                                     R3              PC
                                                                       FLG
                                                       A0
                                                       A1
                                                       FB

                                                                                      NOTES:
                                                                                         1. ROM size varies with MCU type.
                                                                                         2. RAM size varies with MCU type.

Figure 1.1 Block Diagram

Rev.3.00 Feb 29, 2008 Page 4 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                   1. Overview

1.4 Product Information

    Table 1.3 lists the Product Information for R8C/24 Group and Table 1.4 lists the Product Information for R8C/25
    Group.

Table 1.3 Product Information for R8C/24 Group                               Current of Feb. 2008
                                                                                      Remarks
          Type No.            ROM Capacity   RAM Capacity      Package Type
R5F21244SNFP                16 Kbytes       1 Kbyte        PLQP0052JA-A        N version
R5F21245SNFP                24 Kbytes       2 Kbytes       PLQP0052JA-A        Blank product
R5F21246SNFP                32 Kbytes       2 Kbytes       PLQP0052JA-A
R5F21247SNFP                48 Kbytes       2.5 Kbytes     PLQP0052JA-A        D version
R5F21248SNFP                64 Kbytes       3 Kbytes       PLQP0052JA-A        Blank product
R5F21244SNLG                16 Kbytes       1 Kbyte        PTLG0064JA-A
R5F21246SNLG                32 Kbytes       2 Kbytes       PTLG0064JA-A        N version
R5F21244SDFP                16 Kbytes       1 Kbyte        PLQP0052JA-A        Factory
R5F21245SDFP                24 Kbytes       2 Kbytes       PLQP0052JA-A        programming
R5F21246SDFP                32 Kbytes       2 Kbytes       PLQP0052JA-A        product(1)
R5F21247SDFP                48 Kbytes       2.5 Kbytes     PLQP0052JA-A
R5F21248SDFP                64 Kbytes       3 Kbytes       PLQP0052JA-A        D version
R5F21244SNXXXFP             16 Kbytes       1 Kbyte        PLQP0052JA-A        Factory
R5F21245SNXXXFP             24 Kbytes       2 Kbytes       PLQP0052JA-A        programming
R5F21246SNXXXFP             32 Kbytes       2 Kbytes       PLQP0052JA-A        product(1)
R5F21247SNXXXFP             48 Kbytes       2.5 Kbytes     PLQP0052JA-A
R5F21248SNXXXFP             64 Kbytes       3 Kbytes       PLQP0052JA-A
R5F21244SNXXXLG             16 Kbytes       1 Kbyte        PTLG0064JA-A
R5F21246SNXXXLG             32 Kbytes       2 Kbytes       PTLG0064JA-A
R5F21244SDXXXFP             16 Kbytes       1 Kbyte        PLQP0052JA-A
R5F21245SDXXXFP             24 Kbytes       2 Kbytes       PLQP0052JA-A
R5F21246SDXXXFP             32 Kbytes       2 Kbytes       PLQP0052JA-A
R5F21247SDXXXFP             48 Kbytes       2.5 Kbytes     PLQP0052JA-A
R5F21248SDXXXFP             64 Kbytes       3 Kbytes       PLQP0052JA-A

NOTE:
    1. The user ROM is programmed before shipment.

Rev.3.00 Feb 29, 2008 Page 5 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                1. Overview

Type No. R 5 F 21 24 6 S N XXX FP

                                    Package type:
                                       FP: PLQP0052JA-A (0.65 mm pin-pitch, 10 mm square body)
                                       LG: PTLG0064JA-A (0.65 mm pin-pitch, 6 mm square body)

                                    ROM number

                                    Classification
                                       N: Operating ambient temperature -20C to 85C
                                       D: Operating ambient temperature -40C to 85C
                                       Y: Operating ambient temperature -20C to 105C(1)

                                    S: Low-voltage version

                                    ROM capacity
                                       4: 16 KB
                                       5: 24 KB
                                       6: 32 KB
                                       7: 48 KB
                                       8: 64 KB

                                    R8C/24 Group

                                    R8C/Tiny Series

                                    Memory type
                                       F: Flash memory

                                    Renesas MCU

                                    Renesas semiconductor

NOTE:
   1. Please contact Renesas Technology sales offices for the Y version.

Figure 1.2 Type Number, Memory Size, and Package of R8C/24 Group

Rev.3.00 Feb 29, 2008 Page 6 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                     1. Overview

Table 1.4 Product Information for R8C/25 Group                   Current of Feb. 2008

         Type No.            ROM Capacity                RAM     Package Type  Remarks
                   Program ROM Data flash              Capacity
R5F21254SNFP       16 Kbytes 1 Kbyte 2            1 Kbyte      PLQP0052JA-A  N version
R5F21255SNFP       24 Kbytes 1 Kbyte 2            2 Kbytes     PLQP0052JA-A  Blank product
R5F21256SNFP       32 Kbytes 1 Kbyte 2            2 Kbytes     PLQP0052JA-A
R5F21257SNFP       48 Kbytes 1 Kbyte 2            2.5 Kbytes   PLQP0052JA-A  D version
R5F21258SNFP       64 Kbytes 1 Kbyte 2            3 Kbytes     PLQP0052JA-A  Blank product
R5F21254SNLG       16 Kbytes 1 Kbyte 2            1 Kbyte      PTLG0064JA-A
R5F21256SNLG       32 Kbytes 1 Kbyte 2            2 Kbytes     PTLG0064JA-A  N version
R5F21254SDFP       16 Kbytes 1 Kbyte 2            1 Kbyte      PLQP0052JA-A  Factory
R5F21255SDFP       24 Kbytes 1 Kbyte 2            2 Kbytes     PLQP0052JA-A  programming
R5F21256SDFP       32 Kbytes 1 Kbyte 2            2 Kbytes     PLQP0052JA-A  product(1)
R5F21257SDFP       48 Kbytes 1 Kbyte 2            2.5 Kbytes   PLQP0052JA-A
R5F21258SDFP       64 Kbytes 1 Kbyte 2            3 Kbytes     PLQP0052JA-A  D version
R5F21254SNXXXFP    16 Kbytes 1 Kbyte 2            1 Kbyte      PLQP0052JA-A  Factory
R5F21255SNXXXFP    24 Kbytes 1 Kbyte 2            2 Kbytes     PLQP0052JA-A  programming
R5F21256SNXXXFP    32 Kbytes 1 Kbyte 2            2 Kbytes     PLQP0052JA-A  product(1)
R5F21257SNXXXFP    48 Kbytes 1 Kbyte 2            2.5 Kbytes   PLQP0052JA-A
R5F21258SNXXXFP    64 Kbytes 1 Kbyte 2            3 Kbytes     PLQP0052JA-A
R5F21254SNXXXLG    16 Kbytes 1 Kbyte 2            1 Kbyte      PTLG0064JA-A
R5F21256SNXXXLG    32 Kbytes 1 Kbyte 2            2 Kbytes     PTLG0064JA-A
R5F21254SDXXXFP    16 Kbytes 1 Kbyte 2            1 Kbyte      PLQP0052JA-A
R5F21255SDXXXFP    24 Kbytes 1 Kbyte 2            2 Kbytes     PLQP0052JA-A
R5F21256SDXXXFP    32 Kbytes 1 Kbyte 2            2 Kbytes     PLQP0052JA-A
R5F21257SDXXXFP    48 Kbytes 1 Kbyte 2            2.5 Kbytes   PLQP0052JA-A
R5F21258SDXXXFP    64 Kbytes 1 Kbyte 2            3 Kbytes     PLQP0052JA-A

NOTE:
    1. The user ROM is programmed before shipment.

Rev.3.00 Feb 29, 2008 Page 7 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                1. Overview

Type No. R 5 F 21 25 6 S N XXX FP

                                    Package type:
                                       FP: PLQP0052JA-A (0.65 mm pin-pitch, 10 mm square body)
                                       LG: PTLG0064JA-A (0.65 mm pin-pitch, 6 mm square body)

                                    ROM number

                                    Classification
                                       N: Operating ambient temperature -20C to 85C
                                       D: Operating ambient temperature -40C to 85C
                                       Y: Operating ambient temperature -20C to 105C(1)

                                    S: Low-voltage version

                                    ROM capacity
                                       4: 16 KB
                                       5: 24 KB
                                       6: 32 KB
                                       7: 48 KB
                                       8: 64 KB

                                    R8C/25 Group

                                    R8C/Tiny Series

                                    Memory type
                                       F: Flash memory

                                    Renesas MCU

                                    Renesas semiconductor

NOTE:
   1. Please contact Renesas Technology sales offices for the Y version.

Figure 1.3 Type Number, Memory Size, and Package of R8C/25 Group

Rev.3.00 Feb 29, 2008 Page 8 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                                                                                                                                         1. Overview

1.5 Pin Assignments

    Figure 1.4 shows PLQP0052JA-A Package Pin Assignments (Top View). Figure 1.5 shows PTLG0064JA-A
    Package Pin Assignments.

Pin assignments (top view)                                                                                                       P1_2/KI2/AN10  P6_7/INT3/RXD1  P6_6/INT2/TXD1

               NC           P0_7/AN0       P6_3      P6_4          P6_5/CLK1  P3_0/TRAO  P3_1/TRBO   P1_0/KI0/AN8  P1_1/KI1/AN9                                                 P4_5/INT0

               39           38             37        36            35         34         33          32            31            30             29              28              27

NC         40                                                                                                                                                                                 26  NC

P0_6/AN1   41                                                                                                                                                                                 25  P1_3/KI3/AN11

P0_5/AN2   42                                                                                                                                                                                 24  P1_4/TXD0

P0_4/AN3   43                                                                                                                                                                                 23  P1_5/RXD0/(TRAIO)/(INT1)(2)

P4_2/VREF  44                                                                                                                                                                                 22  P1_6/CLK0

P6_0/TREO  45                                                      R8C/24 Group                                                                                                               21  P1_7/TRAIO/INT1
                                                                   R8C/25 Group
P6_2       46                                                                                                                                                                                 20  P2_0/TRDIOA0/TRDCLK

P6_1       47                                                                                                                                                                                 19  P2_1/TRDIOB0

P0_3/AN4   48                                                                                                                                                                                 18  P2_2/TRDIOC0

P0_2/AN5   49                                                                                                                                                                                 17  P2_3/TRDIOD0

P0_1/AN6   50                                                                                                                                                                                 16  P2_4/TRDIOA1

P0_0/AN7   51                                                                                                                                                                                 15  P2_5/TRDIOB1

P3_7/SSO   52                                                                                                                                                                                 14  P2_6/TRDIOC1

               1            2              3         4             5          6          7           8             9             10             11              12              13

               NC           P3_5/SCL/SSCK  P3_3/SSI  P3_4/SDA/SCS  MODE       P4_3/XCIN  P4_4/XCOUT  RESET         (1)XOUT/P4_7  VSS/AVSS       P4_6/XIN        VCC/AVCC        P2_7/TRDIOD1

                                                                                         Package: PLQP0052JA-A(52P6A-A)

NOTES:                                                                                                                           0.65 mm pin pitch, 10 mm square body

1. P4_7 is an input-only port.

2. Can be assigned to the pin in parentheses by a program.

NC: Non-Connection

Figure 1.4 PLQP0052JA-A Package Pin Assignments (Top View)

Rev.3.00 Feb 29, 2008 Page 9 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                 1. Overview

Pin assignments (top perspective view)

        A      B            C           D        E             F         G      H

8  3 50 48 46 45 NC 36 NC                                                                     8

   P3_3/SSI P0_1/AN6 P0_3/AN4 P6_2 P6_0/TREO                        P6_4

7  4 51 49 NC 44 34 35 NC                                                                     7

   P3_4/SDA/ P0_0/AN7 P0_2/AN5                   P4_2/VREF P3_0/TRAO P6_5/CLK1

   SCS

6  NC 5 52 47 43 42 NC 33                                                                     6

               MODE P3_7/SSO P6_1                P0_4/AN3 P0_5/AN2              P3_1/TRBO

5  7           NC           6           2 37 NC 41 38                                         5

   P4_4/XCOUT               P4_3/XCIN P3_5/SCL/  P6_3               P0_6/AN1 P0_7/AN0

                                SSCK

4  13 12 NC                             9        8 32 31 NC                                   4

   P2_7/       VCC/AVCC         XOUT/            RESET P1_0/KI0/ P1_1/KI1/
                                P4_7(1)
   TRDIOD1                                             AN8          AN9

3  NC 10 16 19 23 NC NC 30                                                                    3

               VSS/AVSS P2_4/   P2_1/ P1_5/RXD0/                                P1_2/KI2/

                            TRDIOA1 TRDIOB0 (TRAIO)/(INT1)(2)                   AN10

2  NC 11 17 20 NC 24 28 NC                                                                    2

               XIN/P4_6 P2_3/ P2_0/TRDIOA0/            P1_4/TXD0 P6_6/INT2/

                            TRDIOD0 TRDCLK                          TXD1

1  14 15 18 21 22 25 27 29                                                                    1

   P2_6/       P2_5/        P2_2/ P1_7/TRAIO/ P1_6/CLK0 P1_3/KI3/ P4_5/INT0 P6_7/INT3/

   TRDIOC1 TRDIOB1 TRDIOC0 INT1                        AN11                     RXD1

        A      B            C           D        E             F         G      H

           Package: PTLG0064JA-A(64F0G)
                        0.65 mm pin pitch, 6 mm square body

NOTES:                                                                    R5F21244S
  1. P4_7 is an input-only port.                                                    NLG
  2. Can be assigned to the pin in parentheses by a program.
  3. In the figure, the numbers in circles are the pin numbers                  JAPAN
      of the 52-pin LQFP package (PLQP0052JA-A).
      NC: Non-Connection                                          Pin assignments (top view)

   Figure 1.5 PTLG0064JA-A Package Pin Assignments

Rev.3.00 Feb 29, 2008 Page 10 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                     1. Overview

1.6 Pin Functions

    Table 1.5 lists Pin Functions.

Table 1.5 Pin Functions

          Type                 Symbol      I/O Type                    Description
Power supply input    VCC, VSS
Analog power          AVCC, AVSS           I Apply 2.2 V to 5.5 V to the VCC pin. Apply 0 V to the VSS pin.
supply input
Reset input           RESET                I Power supply for the A/D converter.
                      MODE                         Connect a capacitor between AVCC and AVSS.
MODE                  XIN
XIN clock input                            I Input "L" on this pin resets the MCU.

                                           I Connect this pin to VCC via a resistor.

XIN clock output XOUT                      I These pins are provided for XIN clock generation circuit I/O.
                                                   Connect a ceramic resonator or a crystal oscillator between

                                           O the XIN and XOUT pins. To use an external clock, input it to
                                                   the XIN pin and leave the XOUT pin open.

XCIN clock input XCIN                      I These pins are provided for XCIN clock generation circuit I/O.
XCIN clock output XCOUT                            Connect a crystal oscillator between the XCIN and XCOUT

                                           O pins. To use an external clock, input it to the XCIN pin and
                                                   leave the XCOUT pin open.

INT interrupt input INT0 to INT3           I INT interrupt input pins.
                                                   INT0 is timer RD input pin. INT1 is timer RA input pin.

Key input interrupt KI0 to KI3             I Key input interrupt input pins

Timer RA              TRAIO                I/O Timer RA I/O pin

Timer RB              TRAO                 O Timer RA output pin
                      TRBO                 O Timer RB output pin

Timer RD              TRDIOA0, TRDIOA1, I/O Timer RD I/O ports
                      TRDIOB0, TRDIOB1,
                      TRDIOC0, TRDIOC1,
                      TRDIOD0, TRDIOD1

                      TRDCLK               I External clock input pin

Timer RE              TREO                 O Divided clock output pin

Serial interface      CLK0, CLK1           I/O Transfer clock I/O pin

                      RXD0, RXD1           I Serial data input pins

                      TXD0, TXD1           O Serial data output pins

I2C bus interface SCL                      I/O Clock I/O pin

Clock synchronous     SDA                  I/O Data I/O pin
serial I/O with chip  SSI                  I/O Data I/O pin
select                SCS                  I/O Chip-select signal I/O pin
                      SSCK                 I/O Clock I/O pin

                      SSO                  I/O Data I/O pin

Reference voltage VREF                     I Reference voltage input pin to A/D converter
input

A/D converter         AN0 to AN11          I Analog input pins to A/D converter

I/O port              P0_0 to P0_7,        I/O CMOS I/O ports. Each port has an I/O select direction
                      P1_0 to P1_7,                 register, allowing each pin in the port to be directed for input
                      P2_0 to P2_7,                 or output individually.
                      P3_0, P3_1,                   Any port set to input can be set to use a pull-up resistor or not
                      P3_3 to P3_5, P3_7,           by a program.
                      P4_3 to P4_5,                 P2_0 to P2_7 also function as LED drive ports.
                      P6_0 to P6_7

Input port            P4_2, P4_6, P4_7     I Input-only ports

I: Input    O: Output               I/O: Input and output

Rev.3.00 Feb 29, 2008 Page 11 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                           1. Overview

Table 1.6 Pin Name Information by Pin Number

                                       I/O Pin Functions for of Peripheral Modules

   Pin                                                                Clock
Number
        Control Pin  Port   Interrupt  Timer                      Serial Synchronous I2C bus             A/D
                                                                Interface Serial I/O with Interface  Converter

                                                                      Chip Select

2                    P3_5                                             SSCK          SCL

3                    P3_3                                             SSI

4                    P3_4                                             SCS           SDA

5       MODE

6       XCIN         P4_3

7       XCOUT P4_4

8       RESET

9       XOUT P4_7

10 VSS/AVSS

11      XIN          P4_6

12 VCC/AVCC

13                   P2_7                    TRDIOD1
                                             TRDIOC1
14                   P2_6                    TRDIOB1
                                             TRDIOA1
15                   P2_5                    TRDIOD0
                                             TRDIOC0
16                   P2_4                    TRDIOB0
                                       TRDIOA0/TRDCLK
17                   P2_3
                                               TRAIO
18                   P2_2

19                   P2_1

20                   P2_0

21                   P1_7   INT1

22                   P1_6                                       CLK0
                                                                RXD0
23                   P1_5   (INT1)(1)  (TRAIO)(1)               TXD0

24                   P1_4                                       TXD1
                                                                RXD1
25                   P1_3   KI3                                                                      AN11
                            INT0                                CLK1
27                   P4_5   INT2       INT0                                                          AN10
                            INT3                                                                     AN9
28                   P6_6   KI2        TRBO                                                          AN8
                            KI1        TRAO
29                   P6_7   KI0                                                                      AN0
                                                                                                     AN1
30                   P1_2                                                                            AN2
                                                                                                     AN3
31                   P1_1
                                                                                                     AN4
32                   P1_0                                                                            AN5
                                                                                                     AN6
33                   P3_1                                                                            AN7

34                   P3_0

35                   P6_5

36                   P6_4

37                   P6_3

38                   P0_7

41                   P0_6

42                   P0_5

43                   P0_4

44      VREF P4_2

45                   P6_0              TREO

46                   P6_2

47                   P6_1

48                   P0_3

49                   P0_2

50                   P0_1

51                   P0_0

52                   P3_7                                             SSO

NOTE:
    1. Can be assigned to the pin in parentheses by a program.

Rev.3.00 Feb 29, 2008 Page 12 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                        2. Central Processing Unit (CPU)

2. Central Processing Unit (CPU)

  Figure 2.1 shows the CPU Registers. The CPU contains 13 registers. R0, R1, R2, R3, A0, A1, and FB configure a
  register bank. There are two sets of register bank.

b31                                  b15         b8b7                    b0

                     R2              R0H (high-order of R0) R0L (low-order of R0)
                     R3
                                     R1H (high-order of R1) R1L (low-order of R1)

                                                 R2                                                Data registers(1)

                                                 R3                                               Address registers(1)
                                                 A0                                               Frame base register(1)
                                                 A1
                                                 FB

                            b19      b15                                 b0

                            INTBH                INTBL                                            Interrupt table register
                                                                                                  Program counter
                            The 4 high order bits of INTB are INTBH and
                            the 16 low order bits of INTB are INTBL.

                            b19                                          b0

                                          PC

                                     b15                                 b0

                                                 USP                                              User stack pointer
                                                                                                  Interrupt stack pointer
                                                 ISP                                              Static base register

                                                 SB                                               Flag register

                                     b15                                 b0                       Carry flag
                                                                                                  Debug flag
                                                 FLG                                              Zero flag
                                                                                                  Sign flag
                         b15              b8 b7                          b0                       Register bank select flag
                                                                                                  Overflow flag
                                IPL       U I OB S ZDC                                            Interrupt enable flag
                                                                                                  Stack pointer select flag
                                                                                                  Reserved bit
                                                                                                  Processor interrupt priority level
                                                                                                  Reserved bit

                 NOTE:
                      1. These registers comprise a register bank. There are two register banks.

Figure 2.1 CPU Registers

Rev.3.00 Feb 29, 2008 Page 13 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group           2. Central Processing Unit (CPU)

2.1 Data Registers (R0, R1, R2, and R3)

    R0 is a 16-bit register for transfer, arithmetic, and logic operations. The same applies to R1 to R3. R0 can be split
    into high-order bits (R0H) and low-order bits (R0L) to be used separately as 8-bit data registers. R1H and R1L are
    analogous to R0H and R0L. R2 can be combined with R0 and used as a 32-bit data register (R2R0). R3R1 is
    analogous to R2R0.

2.2 Address Registers (A0 and A1)

    A0 is a 16-bit register for address register indirect addressing and address register relative addressing. It is also
    used for transfer, arithmetic, and logic operations. A1 is analogous to A0. A1 can be combined with A0 and as a 32-
    bit address register (A1A0).

2.3 Frame Base Register (FB)

    FB is a 16-bit register for FB relative addressing.

2.4 Interrupt Table Register (INTB)

    INTB is a 20-bit register that indicates the start address of an interrupt vector table.

2.5 Program Counter (PC)

    PC is 20 bits wide and indicates the address of the next instruction to be executed.

2.6 User Stack Pointer (USP) and Interrupt Stack Pointer (ISP)

    The stack pointers (SP), USP, and ISP, are each 16 bits wide. The U flag of FLG is used to switch between
    USP and ISP.

2.7 Static Base Register (SB)

    SB is a 16-bit register for SB relative addressing.

2.8 Flag Register (FLG)

    FLG is an 11-bit register indicating the CPU state.

2.8.1 Carry Flag (C)

        The C flag retains carry, borrow, or shift-out bits that have been generated by the arithmetic and logic unit.

2.8.2 Debug Flag (D)

        The D flag is for debugging only. Set it to 0.

2.8.3 Zero Flag (Z)

        The Z flag is set to 1 when an arithmetic operation results in 0; otherwise to 0.

2.8.4 Sign Flag (S)

        The S flag is set to 1 when an arithmetic operation results in a negative value; otherwise to 0.

2.8.5 Register Bank Select Flag (B)

        Register bank 0 is selected when the B flag is 0. Register bank 1 is selected when this flag is set to 1.

2.8.6 Overflow Flag (O)

        The O flag is set to 1 when an operation results in an overflow; otherwise to 0.

Rev.3.00 Feb 29, 2008 Page 14 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group           2. Central Processing Unit (CPU)

2.8.7 Interrupt Enable Flag (I)

      The I flag enables maskable interrupts.
      Interrupt are disabled when the I flag is set to 0, and are enabled when the I flag is set to 1. The I flag is set to 0
      when an interrupt request is acknowledged.

2.8.8 Stack Pointer Select Flag (U)

      ISP is selected when the U flag is set to 0; USP is selected when the U flag is set to 1.
      The U flag is set to 0 when a hardware interrupt request is acknowledged or the INT instruction of software
      interrupt numbers 0 to 31 is executed.

2.8.9 Processor Interrupt Priority Level (IPL)

      IPL is 3 bits wide and assigns processor interrupt priority levels from level 0 to level 7.
      If a requested interrupt has higher priority than IPL, the interrupt is enabled.

2.8.10 Reserved Bit

      If necessary, set to 0. When read, the content is undefined.

Rev.3.00 Feb 29, 2008 Page 15 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                                    3. Memory

3. Memory

  3.1 R8C/24 Group

      Figure 3.1 is a Memory Map of R8C/24 Group. The R8C/24 group has 1 Mbyte of address space from addresses
      00000h to FFFFFh.
      The internal ROM is allocated lower addresses, beginning with address 0FFFFh. For example, a 48-Kbyte internal
      ROM area is allocated addresses 04000h to 0FFFFh.
      The fixed interrupt vector table is allocated addresses 0FFDCh to 0FFFFh. They store the starting address of each
      interrupt routine.
      The internal RAM is allocated higher addresses, beginning with address 00400h. For example, a 2-Kbyte internal
      RAM area is allocated addresses 00400h to 00BFFh. The internal RAM is used not only for storing data but also
      for calling subroutines and as stacks when interrupt requests are acknowledged.
      Special function registers (SFRs) are allocated addresses 00000h to 002FFh. The peripheral function control
      registers are allocated here. All addresses within the SFR, which have nothing allocated are reserved for future use
      and cannot be accessed by users.

00000h          SFR
002FFh  (Refer to 4. Special
        Function Registers

                (SFRs))

00400h  Internal RAM
0XXXh

0YYYYh   Internal ROM                      0FFDCh                    Undefined instruction
        (program ROM)                      0FFFFh                             Overflow
0FFFFh
1ZZZZh   Internal ROM                                                    BRK instruction
FFFFFh  (program ROM)                                                     Address match

                                                                            Single step
                                                   Watchdog timer/oscillation stop detection/voltage monitor

                                                                            (Reserved)
                                                                            (Reserved)

                                                                                Reset

NOTE:
   1. The blank regions are reserved. Do not access locations in these regions.

                                           Internal ROM                                Internal RAM

                  Part Number      Size    Address 0YYYYh Address 1ZZZZh         Size        Address 0XXXXh
                                16 Kbytes
R5F21244SNFP, R5F21244SNXXXFP,             0C000h        -                       1 Kbyte     007FFh
R5F21244SDFP, R5F21244SDXXXFP,  24 Kbytes
R5F21244SNLG, R5F21244SNXXXLG   32 Kbytes  0A000h        -                       2 Kbytes    00BFFh
R5F21245SNFP, R5F21245SNXXXFP,                                                   2 Kbytes    00BFFh
R5F21245SDFP, R5F21245SDXXXFP   48 Kbytes  08000h        -
R5F21246SNFP, R5F21246SNXXXFP,  64 Kbytes
R5F21246SDFP, R5F21246SDXXXFP,             04000h            -                   2.5 Kbytes  00DFFh
R5F21246SNLG, R5F21246SNXXXLG              04000h        13FFFh                   3 Kbytes   00FFFh
R5F21247SNFP, R5F21247SNXXXFP,
R5F21247SDFP, R5F21247SDXXXFP
R5F21248SNFP, R5F21248SNXXXFP,
R5F21248SDFP, R5F21248SDXXXFP

Figure 3.1 Memory Map of R8C/24 Group

Rev.3.00 Feb 29, 2008 Page 16 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                                    3. Memory

3.2 R8C/25 Group

    Figure 3.2 is a Memory Map of R8C/25 Group. The R8C/25 group has 1 Mbyte of address space from addresses
    00000h to FFFFFh.
    The internal ROM (program ROM) is allocated lower addresses, beginning with address 0FFFFh. For example, a
    48-Kbyte internal ROM area is allocated addresses 04000h to 0FFFFh.
    The fixed interrupt vector table is allocated addresses 0FFDCh to 0FFFFh. They store the starting address of each
    interrupt routine.
    The internal ROM (data flash) is allocated addresses 02400h to 02BFFh.
    The internal RAM area is allocated higher addresses, beginning with address 00400h. For example, a 2-Kbyte
    internal RAM is allocated addresses 00400h to 00BFFh. The internal RAM is used not only for storing data but
    also for calling subroutines and as stacks when interrupt requests are acknowledged.
    Special function registers (SFRs) are allocated addresses 00000h to 002FFh. The peripheral function control
    registers are allocated here. All addresses within the SFR, which have nothing allocated are reserved for future use
    and cannot be accessed by users.

00000h           SFR
002FFh   (Refer to 4. Special
         Function Registers

                 (SFRs))

00400h

0XXXXh   Internal RAM                      0FFDCh                    Undefined instruction
02400h                                    0FFFFh                             Overflow
         Internal ROM
02BFFh   (data flash)(1)                                                 BRK instruction
                                                                          Address match
0YYYYh    Internal ROM
         (program ROM)                                                      Single step
0FFFFh                                             Watchdog timer/oscillation stop detection/voltage monitor
1ZZZZh    Internal ROM
FFFFFh   (program ROM)                                                      (Reserved)
                                                                            (Reserved)

                                                                                Reset

NOTES:
    1. Data flash block A (1 Kbyte) and B (1 Kbyte) are shown.
    2. The blank regions are reserved. Do not access locations in these regions.

                                           Internal ROM                                 Internal RAM

                 Part Number        Size   Address 0YYYYh Address 1ZZZZh          Size        Address 0XXXXh
                                16 Kbytes
R5F21254SNFP, R5F21254SNXXXFP,             0C000h        -                        1 Kbyte     007FFh
R5F21254SDFP, R5F21254SDXXXFP,  24 Kbytes
R5F21254SNLG, R5F21254SNXXXLG   32 Kbytes  0A000h        -                        2 Kbytes    00BFFh
R5F21255SNFP, R5F21255SNXXXFP,             08000h
R5F21255SDFP, R5F21255SDXXXFP   48 Kbytes                -                        2 Kbytes    00BFFh
R5F21256SNFP, R5F21256SNXXXFP,  64 Kbytes
R5F21256SDFP, R5F21256SDXXXFP,             04000h            -                    2.5 Kbytes  00DFFh
R5F21256SNLG, R5F21256SNXXXLG              04000h        13FFFh                    3 Kbytes   00FFFh
R5F21257SNFP, R5F21257SNXXXFP,
R5F21257SDFP, R5F21257SDXXXFP
R5F21258SNFP, R5F21258SNXXXFP,
R5F21258SDFP, R5F21258SDXXXFP

Figure 3.2 Memory Map of R8C/25 Group

Rev.3.00 Feb 29, 2008 Page 17 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                              4. Special Function Registers (SFRs)

4. Special Function Registers (SFRs)

  An SFR (special function register) is a control register for a peripheral function. Tables 4.1 to 4.7 list the special
  function registers.

Table 4.1 SFR Information (1)(1)

   Address                                                    Register        Symbol                                                After reset
0000h
0001h       Processor Mode Register 0                                   PM0           00h
0002h       Processor Mode Register 1                                   PM1           00h
0003h       System Clock Control Register 0                             CM0           01101000b
0004h       System Clock Control Register 1                             CM1           00100000b
0005h
0006h       Protect Register                                            PRCR          00h
0007h       Oscillation Stop Detection Register
0008h       Watchdog Timer Reset Register                               OCD           00000100b
0009h       Watchdog Timer Start Register                               WDTR          XXh
000Ah       Watchdog Timer Control Register                             WDTS          XXh
000Bh       Address Match Interrupt Register 0                          WDC           00X11111b
000Ch                                                                   RMAD0         00h
000Dh       Address Match Interrupt Enable Register                                   00h
000Eh       Address Match Interrupt Register 1                          AIER          00h
000Fh                                                                   RMAD1         00h
0010h       Count Source Protection Mode Register                                     00h
0011h                                                                                 00h
0012h                                                                                 00h
0013h
0014h                                                                   CSPR          00h
0015h                                                                                 10000000b(6)
0016h
0017h
0018h
0019h
001Ah
001Bh
001Ch

001Dh       High-Speed On-Chip Oscillator Control Register 0            FRA0          00h
001Eh       High-Speed On-Chip Oscillator Control Register 1            FRA1          When shipping
001Fh       High-Speed On-Chip Oscillator Control Register 2            FRA2          00h
0020h
0021h       Clock Prescaler Reset Flag                                  CPSRF         00h
0022h       High-Speed On-Chip Oscillator Control Register 4            FRA4          When shipping
0023h
0024h       High-Speed On-Chip Oscillator Control Register 6            FRA6          When shipping
0025h       High-Speed On-Chip Oscillator Control Register 7            FRA7          When shipping
0026h
0027h
0028h
0029h
002Ah
002Bh
002Ch

0030h       Voltage Detection Register 1(2)                             VCA1          00001000b
0031h       Voltage Detection Register 2(2)                             VCA2          00h(3)
0032h                                                                                 00100000b(4)
            Voltage Monitor 1 Circuit Control Register(5)               VW1C
0033h       Voltage Monitor 2 Circuit Control Register(5)               VW2C          00001000b
0034h       Voltage Monitor 0 Circuit Control Register(2)               VW0C          00h
0035h                                                                                 0000X000b(3)
0036h                                                                                 0100X001b(4)
0037h
0038h

0039h
003Ah

003Eh

003Fh

X: Undefined
NOTES:

      1. The blank regions are reserved. Do not access locations in these regions.
      2. Software reset, watchdog timer reset, and voltage monitor 1 reset or voltage monitor 2 reset do not affect this register.
      3. The LVD0ON bit in the OFS register is set to 1 and hardware reset.
      4. Power-on reset, voltage monitor 0 reset or the LVD0ON bit in the OFS register is set to 0, and hardware reset.
      5. Software reset, watchdog timer reset, and voltage monitor 1 reset or voltage monitor 2 reset do not affect b2 and b3.
      6. The CSPROINI bit in the OFS register is set to 0.

Rev.3.00 Feb 29, 2008 Page 18 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                          4. Special Function Registers (SFRs)

Table 4.2 SFR Information (2)(1)

Address                                                    Register                 Symbol         After reset
0040h
0041h   Timer RD0 Interrupt Control Register                                       TRD0IC         XXXXX000b
0042h   Timer RD1 Interrupt Control Register                                       TRD1IC         XXXXX000b
0043h   Timer RE Interrupt Control Register                                        TREIC          XXXXX000b
0044h
0045h   Key Input Interrupt Control Register                                       KUPIC          XXXXX000b
0046h   A/D Conversion Interrupt Control Register                                  ADIC           XXXXX000b
0047h   SSU/IIC Interrupt Control Register(2)                                      SSUIC / IICIC  XXXXX000b
0048h   UART0 Transmit Interrupt Control Register
0049h   UART0 Receive Interrupt Control Register                                   S0TIC          XXXXX000b
004Ah   UART1 Transmit Interrupt Control Register                                  S0RIC          XXXXX000b
004Bh   UART1 Receive Interrupt Control Register                                   S1TIC          XXXXX000b
004Ch   INT2 Interrupt Control Register                                            S1RIC          XXXXX000b
004Dh   Timer RA Interrupt Control Register                                        INT2IC         XX00X000b
004Eh   Timer RB Interrupt Control Register                                        TRAIC          XXXXX000b
004Fh   INT1 Interrupt Control Register
         INT3 Interrupt Control Register                                            TRBIC          XXXXX000b
0050h                                                                              INT1IC         XX00X000b
0051h   INT0 Interrupt Control Register                                            INT3IC         XX00X000b
0052h
0053h                                                                              INT0IC         XX00X000b
0054h
0055h
0056h
0057h
0058h
0059h
005Ah
005Bh
005Ch
005Dh
005Eh
005Fh
0060h
0061h
0062h
0063h
0064h
0065h
0066h
0067h
0068h
0069h
006Ah
006Bh
006Ch
006Dh
006Eh
006Fh
0070h
0071h
0072h
0073h
0074h
0075h
0076h
0077h
0078h
0079h
007Ah
007Bh
007Ch
007Dh
007Eh
007Fh

X: Undefined
NOTES:

      1. The blank regions are reserved. Do not access locations in these regions.
      2. Selected by the IICSEL bit in the PMR register.

Rev.3.00 Feb 29, 2008 Page 19 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                          4. Special Function Registers (SFRs)

Table 4.3 SFR Information (3)(1)

Address                                                    Register                 Symbol         After reset
0080h
0081h   UART0 Transmit/Receive Mode Register                                       U0MR           00h
0082h   UART0 Bit Rate Register                                                    U0BRG          XXh
0083h   UART0 Transmit Buffer Register                                             U0TB           XXh
0084h   UART0 Transmit/Receive Control Register 0                                                 XXh
0085h   UART0 Transmit/Receive Control Register 1                                  U0C0           00001000b
0086h   UART0 Receive Buffer Register                                              U0C1           00000010b
0087h   UART1 Transmit/Receive Mode Register                                       U0RB           XXh
0088h   UART1 Bit Rate Register                                                                   XXh
0089h   UART1 Transmit Buffer Register                                             U1MR           00h
008Ah   UART1 Transmit/Receive Control Register 0                                  U1BRG          XXh
008Bh   UART1 Transmit/Receive Control Register 1                                  U1TB           XXh
008Ch   UART1 Receive Buffer Register                                                             XXh
008Dh                                                                              U1C0           00001000b
008Eh   SS Control Register H / IIC bus Control Register 1(2)                      U1C1           00000010b
008Fh   SS Control Register L / IIC bus Control Register 2(2)                      U1RB           XXh
0090h   SS Mode Register / IIC bus Mode Register(2)                                               XXh
0091h   SS Enable Register / IIC bus Interrupt Enable Register(2)
0092h   SS Status Register / IIC bus Status Register(2)                            SSCRH / ICCR1  00h
0093h   SS Mode Register 2 / Slave Address Register(2)                             SSCRL / ICCR2  01111101b
0094h   SS Transmit Data Register / IIC bus Transmit Data Register(2)              SSMR / ICMR    00011000b
0095h   SS Receive Data Register / IIC bus Receive Data Register(2)                SSER / ICIER   00h
0096h                                                                              SSSR / ICSR    00h / 0000X000b
0097h                                                                              SSMR2 / SAR    00h
0098h                                                                              SSTDR / ICDRT  FFh
0099h                                                                              SSRDR / ICDRR  FFh
009Ah
009Bh
009Ch
009Dh
009Eh
009Fh
00A0h
00A1h
00A2h
00A3h
00A4h
00A5h
00A6h
00A7h
00A8h
00A9h
00AAh
00ABh
00ACh
00ADh
00AEh
00AFh
00B0h
00B1h
00B2h
00B3h
00B4h
00B5h
00B6h
00B7h
00B8h

00B9h

00BAh

00BBh

00BCh

00BDh

00BEh

00BFh

X: Undefined
NOTES:

      1. The blank regions are reserved. Do not access locations in these regions.

      2. Selected by the IICSEL bit in the PMR register.

Rev.3.00 Feb 29, 2008 Page 20 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                          4. Special Function Registers (SFRs)

Table 4.4 SFR Information (4)(1)

Address                     Register                                                         Symbol            After reset
00C0h                                                                              AD               XXh
00C1h   A/D Register                                                                                XXh
00C2h
00C3h   A/D Control Register 2                                                     ADCON2           00h
00C4h   A/D Control Register 0
00C5h   A/D Control Register 1                                                     ADCON0           00h
00C6h
00C7h   Port P0 Register                                                           ADCON1           00h
00C8h   Port P1 Register
00C9h   Port P0 Direction Register                                                 P0               XXh
00CAh    Port P1 Direction Register                                                 P1               XXh
00CBh    Port P2 Register                                                           PD0              00h
00CCh    Port P3 Register                                                           PD1              00h
00CDh    Port P2 Direction Register                                                 P2               XXh
00CEh    Port P3 Direction Register                                                 P3               XXh
00CFh   Port P4 Register                                                           PD2              00h
00D0h   Port P4 Direction Register                                                 PD3              00h
00D1h   Port P6 Register                                                           P4               XXh
00D2h   Port P6 Direction Register
00D3h                                                                              PD4              00h
00D4h   Port P2 Drive Capacity Control Register
00D5h   UART1 Function Select Register                                             P6               XXh
00D6h
00D7h   Port Mode Register                                                         PD6              00h
00D8h   External Input Enable Register
00D9h   INT Input Filter Select Register                                           P2DRR            00h
00DAh    Key Input Enable Register                                                  U1SR             XXh
00DBh    Pull-Up Control Register 0
00DCh    Pull-Up Control Register 1                                                 PMR              00h
00DDh                                                                               INTEN            00h
00DEh                                                                               INTF             00h
00DFh                                                                              KIEN             00h
00E0h                                                                              PUR0             00h
00E1h                                                                              PUR1             XX00XX00b
00E2h
00E3h
00E4h
00E5h
00E6h
00E7h
00E8h
00E9h
00EAh
00EBh
00ECh
00EDh
00EEh
00EFh
00F0h
00F1h
00F2h
00F3h
00F4h
00F5h
00F6h
00F7h
00F8h
00F9h
00FAh
00FBh
00FCh
00FDh
00FEh
00FFh

X: Undefined
NOTE:

      1. The blank regions are reserved. Do not access locations in these regions.

Rev.3.00 Feb 29, 2008 Page 21 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                          4. Special Function Registers (SFRs)

Table 4.5 SFR Information (5)(1)

Address                                      Register                                        Symbol            After reset
0100h                                                                              TRACR            00h
0101h   Timer RA Control Register                                                  TRAIOC           00h
0102h   Timer RA I/O Control Register                                              TRAMR            00h
0103h   Timer RA Mode Register                                                     TRAPRE           FFh
0104h   Timer RA Prescaler Register                                                TRA              FFh
0105h   Timer RA Register
0106h                                                                              LINCR            00h
0107h   LIN Control Register                                                       LINST            00h
0108h   LIN Status Register                                                        TRBCR            00h
0109h   Timer RB Control Register                                                  TRBOCR           00h
010Ah   Timer RB One-Shot Control Register                                         TRBIOC           00h
010Bh   Timer RB I/O Control Register                                              TRBMR            00h
010Ch   Timer RB Mode Register                                                     TRBPRE           FFh
010Dh   Timer RB Prescaler Register                                                TRBSC            FFh
010Eh   Timer RB Secondary Register                                                TRBPR            FFh
010Fh   Timer RB Primary Register
0110h
0111h   Timer RE Second Data Register / Counter Data Register                      TRESEC           00h
0112h   Timer RE Minute Data Register / Compare Data Register                      TREMIN           00h
0113h   Timer RE Hour Data Register                                                TREHR            00h
0114h   Timer RE Day of Week Data Register                                         TREWK            00h
0115h   Timer RE Control Register 1                                                TRECR1           00h
0116h   Timer RE Control Register 2                                                TRECR2           00h
0117h   Timer RE Count Source Select Register                                      TRECSR           00001000b
0118h
0119h   Timer RD Start Register                                                    TRDSTR           11111100b
011Ah   Timer RD Mode Register                                                     TRDMR            00001110b
011Bh   Timer RD PWM Mode Register                                                 TRDPMR           10001000b
011Ch   Timer RD Function Control Register                                         TRDFCR           10000000b
011Dh   Timer RD Output Master Enable Register 1                                   TRDOER1          FFh
011Eh   Timer RD Output Master Enable Register 2                                   TRDOER2          01111111b
011Fh   Timer RD Output Control Register                                           TRDOCR           00h
0120h   Timer RD Digital Filter Function Select Register 0                         TRDDF0           00h
0121h   Timer RD Digital Filter Function Select Register 1                         TRDDF1           00h
0122h
0123h
0124h
0125h
0126h
0127h
0128h
0129h
012Ah
012Bh
012Ch
012Dh
012Eh
012Fh
0130h
0131h
0132h
0133h
0134h
0135h
0136h
0137h
0138h
0139h
013Ah
013Bh
013Ch
013Dh
013Eh
013Fh

X: Undefined
NOTE:

      1. The blank regions are reserved. Do not access locations in these regions.

Rev.3.00 Feb 29, 2008 Page 22 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                          4. Special Function Registers (SFRs)

Table 4.6 SFR Information (6)(1)

Address                                                    Register                          Symbol            After reset
0140h   Timer RD Control Register 0                                                TRDCR0           00h
0141h   Timer RD I/O Control Register A0                                           TRDIORA0         10001000b
0142h   Timer RD I/O Control Register C0                                           TRDIORC0         10001000b
0143h   Timer RD Status Register 0                                                 TRDSR0           11100000b
0144h   Timer RD Interrupt Enable Register 0                                       TRDIER0          11100000b
0145h   Timer RD PWM Mode Output Level Control Register 0                          TRDPOCR0         11111000b
0146h   Timer RD Counter 0                                                         TRD0             00h
0147h                                                                                               00h
0148h   Timer RD General Register A0                                               TRDGRA0          FFh
0149h                                                                                               FFh
014Ah   Timer RD General Register B0                                               TRDGRB0          FFh
014Bh                                                                                               FFh
014Ch   Timer RD General Register C0                                               TRDGRC0          FFh
014Dh                                                                                               FFh
014Eh   Timer RD General Register D0                                               TRDGRD0          FFh
014Fh                                                                                               FFh
0150h   Timer RD Control Register 1                                                TRDCR1           00h
0151h   Timer RD I/O Control Register A1                                           TRDIORA1         10001000b
0152h   Timer RD I/O Control Register C1                                           TRDIORC1         10001000b
0153h   Timer RD Status Register 1                                                 TRDSR1           11000000b
0154h   Timer RD Interrupt Enable Register 1                                       TRDIER1          11100000b
0155h   Timer RD PWM Mode Output Level Control Register 1                          TRDPOCR1         11111000b
0156h   Timer RD Counter 1                                                         TRD1             00h
0157h                                                                                               00h
0158h   Timer RD General Register A1                                               TRDGRA1          FFh
0159h                                                                                               FFh
015Ah   Timer RD General Register B1                                               TRDGRB1          FFh
015Bh                                                                                               FFh
015Ch   Timer RD General Register C1                                               TRDGRC1          FFh
015Dh                                                                                               FFh
015Eh   Timer RD General Register D1                                               TRDGRD1          FFh
015Fh                                                                                               FFh
0160h
0161h
0162h
0163h
0164h
0165h
0166h
0167h
0168h
0169h
016Ah
016Bh
016Ch
016Dh
016Eh
016Fh
0170h
0171h
0172h
0173h
0174h
0175h
0176h
0177h
0178h
0179h
017Ah
017Bh
017Ch
017Dh
017Eh
017Fh

X: Undefined
NOTE:

      1. The blank regions are reserved. Do not access locations in these regions.

Rev.3.00 Feb 29, 2008 Page 23 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                        4. Special Function Registers (SFRs)

Table 4.7 SFR Information (7)(1)

Address                                   Register                                                         Symbol            After reset
0180h
0181h   Flash Memory Control Register 4                                                          FMR4             01000000b
0182h   Flash Memory Control Register 1                                                          FMR1             1000000Xb
0183h   Flash Memory Control Register 0                                                          FMR0             00000001b
0184h                                                                                                             (Note 2)
0185h
0186h
0187h
0188h
0189h
018Ah
018Bh
018Ch
018Dh
018Eh
018Fh
0190h
0191h
0192h
0193h
0194h
0195h
0196h
0197h
0198h
0199h
019Ah
019Bh
019Ch
019Dh
019Eh
019Fh
01A0h
01A1h
01A2h
01A3h
01A4h
01A5h
01A6h
01A7h
01A8h
01A9h
01AAh
01ABh
01ACh
01ADh
01AEh
01AFh
01B0h
01B1h
01B2h
01B3h
01B4h
01B5h
01B6h
01B7h
01B8h
01B9h
01BAh
01BBh
01BCh
01BDh
01BEh
01BFh

     FFFFh Option Function Select Register                                                        OFS

X: Undefined
NOTES:

      1. The blank regions are reserved. Do not access locations in these regions.
      2. The OFS register cannot be changed by a program. Use a flash programmer to write to it.

Rev.3.00 Feb 29, 2008 Page 24 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                       5. Electrical Characteristics

5. Electrical Characteristics

       The electrical characteristics of N version (Topr = -20 to 85C) and D version (Topr = -40 to 85C) are listed
       below.
       Please contact Renesas Technology sales offices for the electrical characteristics in the Y version (Topr = -20 to
       105C).

Table 5.1     Absolute Maximum Ratings                Condition  Rated Value              Unit
                                              Topr = 25C
     Symbol                       Parameter                      -0.3 to 6.5              V
VCC/AVCC    Supply voltage
VI          Input voltage                                       -0.3 to VCC + 0.3        V
VO          Output voltage
Pd          Power dissipation                                   -0.3 to VCC + 0.3        V
Topr        Operating ambient temperature
                                                                 500(1)                   mW

                                                                 -20 to 85 (N version) /  C

                                                                 -40 to 85 (D version)

Tstg         Storage temperature                                 -65 to 150               C

NOTE:
     1. 300 mW for the PTLG0064JA-A package.

Rev.3.00 Feb 29, 2008 Page 25 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                   5. Electrical Characteristics

Table 5.2 Recommended Operating Conditions

   Symbol                      Parameter                 Conditions                          Standard                         Unit
                                                                                                                                V
                                                                                    Min.     Typ.                    Max.       V
                                                                                                                                V
VCC/AVCC Supply voltage                                                             2.2      -                       5.5        V
                                                                                                                              mA
VSS/AVSS Supply voltage                                                             -        0                       -
                                                                                                                              mA
VIH        Input "H" voltage                                                        0.8 VCC  -                       VCC
                                                                                                                              mA
VIL        Input "L" voltage                                                        0        -                       0.2 VCC  mA
                                                                                                                              mA
IOH(sum)   Peak sum output Sum of all pins IOH(peak)                                -        -                       -160     mA
           "H" current                                                                                                        mA

IOH(sum)   Average sum         Sum of all pins IOH(avg)                             -        -                       -80      mA

           output "H" current                                                                                                 mA
                                                                                                                              mA
IOH(peak)  Peak output "H"     Except P2_0 to P2_7                                  -        -                       -10      mA
           current             P2_0 to P2_7                                                                                   mA
                                                                                    -        -                       -40      MHz
                                                                                                                              MHz
IOH(avg)   Average output      Except P2_0 to P2_7                                  -        -                       -5       MHz
           "H" current         P2_0 to P2_7                                                                                   kHz
                                                                                    -        -                       -20      MHz
                                                                                                                              MHz
IOL(sum)   Peak sum output Sum of all pins IOL(peak)                                -        -                       160      MHz
           "L" current                                                                                                        kHz

IOL(sum)   Average sum         Sum of all pins IOL(avg)                             -        -                       80       MHz

           output "L" current                                                                                                 MHz

IOL(peak)  Peak output "L"     Except P2_0 to P2_7                                  -        -                       10       MHz
           current             P2_0 to P2_7
                                                                                    -        -                       40

IOL(avg)   Average output      Except P2_0 to P2_7                                  -        -                       5
           "L" current         P2_0 to P2_7
                                                                                    -        -                       20

f(XIN)     XIN clock input oscillation frequency         3.0 V  VCC  5.5 V          0        -                       20

                                                         2.7 V  VCC < 3.0 V         0        -                       10

                                                         2.2 V  VCC < 2.7 V         0        -                       5

f(XCIN)    XCIN clock input oscillation frequency        2.2 V  VCC  5.5 V          0        -                       70

-          System clock        OCD2 = 0                  3.0 V  VCC  5.5 V          0        -                       20

                               XlN clock selected        2.7 V  VCC < 3.0 V         0        -                       10

                                                         2.2 V  VCC < 2.7 V         0        -                       5

                               OCD2 = 1                  FRA01 = 0                  -        125                     -

                               On-chip oscillator clock Low-speed on-chip

                               selected                  oscillator clock selected

                                                         FRA01 = 1                  -        -                       20

                                                         High-speed on-chip

                                                         oscillator clock selected

                                                         3.0 V  VCC  5.5 V

                                                         FRA01 = 1                  -        -                       10

                                                         High-speed on-chip

                                                         oscillator clock selected

                                                         2.7 V  VCC  5.5 V

                                                         FRA01 = 1                  -        -                       5

                                                         High-speed on-chip

                                                         oscillator clock selected

                                                         2.2 V  VCC  5.5 V

NOTES:
     1. VCC = 2.2 to 5.5 V at Topr = -20 to 85C (N version) / -40 to 85C (D version), unless otherwise specified.
     2. The average output current indicates the average value of current measured during 100 ms.

Rev.3.00 Feb 29, 2008 Page 26 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                5. Electrical Characteristics

Table 5.3 A/D Converter Characteristics

   Symbol                   Parameter                   Conditions                             Standard        Unit
-
-                                                                                         Min. Typ. Max.        Bit
                                                                                                               LSB
Rladder    Resolution                                   Vref = AVCC                       -    -         10    LSB
tconv                                                   AD = 10 MHz, Vref = AVCC = 5.0 V                       LSB
Vref       Absolute           10-bit mode               AD = 10 MHz, Vref = AVCC = 5.0 V  -    -         3    LSB
VIA        accuracy           8-bit mode                AD = 10 MHz, Vref = AVCC = 3.3 V                       LSB
-                                                       AD = 10 MHz, Vref = AVCC = 3.3 V  -    -         2    LSB
                                                        AD = 5 MHz, Vref = AVCC = 2.2 V                         k
                              10-bit mode               AD = 5 MHz, Vref = AVCC = 2.2 V   -    -         5     s
                                                        Vref = AVCC                                             s
                              8-bit mode                AD = 10 MHz, Vref = AVCC = 5.0 V  -    -         2
                                                        AD = 10 MHz, Vref = AVCC = 5.0 V                         V
                              10-bit mode                                                 -    -         5      V
                                                        Vref = AVCC = 2.7 to 5.5 V                             MHz
                              8-bit mode                Vref = AVCC = 2.7 to 5.5 V        -    -         2    MHz
                                                        Vref = AVCC = 2.2 to 5.5 V                             MHz
           Resistor ladder                              Vref = AVCC = 2.2 to 5.5 V        10   -         40    MHz

           Conversion time 10-bit mode                                                    3.3  -         -

                              8-bit mode                                                  2.8  -         -

           Reference voltage                                                              2.2  -         AVCC

           Analog input voltage(2)                                                        0    -         AVCC

           A/D operating Without sample and hold                                          0.25 -         10
           clock frequency With sample and hold
                                                                                          1    -         10

                              Without sample and hold                                     0.25 -         5

                              With sample and hold                                        1    -         5

NOTES:
     1. AVCC = 2.2 to 5.5 V at Topr = -20 to 85C (N version) / -40 to 85C (D version), unless otherwise specified.
     2. When the analog input voltage is over the reference voltage, the A/D conversion result will be 3FFh in 10-bit mode and FFh in
          8-bit mode.

                                                    P0

                                                    P1

                                                    P2  30pF

                                                    P3

                                                    P4

                                                    P6

Figure 5.1 Ports P0 to P4, P6 Timing Measurement Circuit

Rev.3.00 Feb 29, 2008 Page 27 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                   5. Electrical Characteristics

Table 5.4 Flash Memory (Program ROM) Electrical Characteristics

    Symbol                     Parameter                           Conditions                Standard               Unit
-                                                      R8C/24 Group
            Program/erase endurance(2)                 R8C/25 Group                  Min.    Typ.      Max.         times
-                                                                                   100(3)                          times
-           Byte program time                          Ambient temperature = 55C  1,000(3)  -         -
td(SR-SUS)  Block erase time                                                                                         s
            Time delay from suspend request until                                      -     -         -              s
-           suspend                                                                    -                             s
            Interval from erase start/restart until                                    -     50        400
-           following suspend request                                                                                s
            Interval from program start/restart until                                650     0.4       9
-           following suspend request
            Time from suspend until program/erase                                      0     - 97+CPU clock
-           restart                                                                                     6 cycles
-           Program, erase voltage                                                     -
-           Read voltage                                                                     -         -
-           Program, erase temperature                                                2.7
            Data hold time(7)                                                         2.2    -         -            ns
                                                                                       0
                                                                                      20     - 3+CPU clock s

                                                                                                       4 cycles

                                                                                             -         5.5          V

                                                                                             -         5.5          V

                                                                                             -         60           C

                                                                                             -         -            year

NOTES:
     1. VCC = 2.7 to 5.5 V at Topr = 0 to 60C, unless otherwise specified.
     2. Definition of programming/erasure endurance
          The programming and erasure endurance is defined on a per-block basis.
          If the programming and erasure endurance is n (n = 100 or 10,000), each block can be erased n times. For example, if 1,024
          1-byte writes are performed to block A, a 1 Kbyte block, and then the block is erased, the programming/erasure endurance
          still stands at one.
          However, the same address must not be programmed more than once per erase operation (overwriting prohibited).
     3. Endurance to guarantee all electrical characteristics after program and erase. (1 to Min. value can be guaranteed).
     4. In a system that executes multiple programming operations, the actual erasure count can be reduced by writing to sequential
          addresses in turn so that as much of the block as possible is used up before performing an erase operation. For example,
          when programming groups of 16 bytes, the effective number of rewrites can be minimized by programming up to 128 groups
          before erasing them all in one operation. It is also advisable to retain data on the erase count of each block and limit the
          number of erase operations to a certain number.
     5. If an error occurs during block erase, attempt to execute the clear status register command, then execute the block erase
          command at least three times until the erase error does not occur.
     6. Customers desiring program/erase failure rate information should contact their Renesas technical support representative.
     7. The data hold time includes time that the power supply is off or the clock is not supplied.

Rev.3.00 Feb 29, 2008 Page 28 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                   5. Electrical Characteristics

Table 5.5 Flash Memory (Data flash Block A, Block B) Electrical Characteristics(4)

    Symbol                Parameter                    Conditions                            Standard  Max.  Unit
-                                                                                      Min.  Typ.        -
-                                                                                                            times
            Program/erase endurance(2)                 10,000(3)                               -       400     s
-                                                                                             50
            Byte program time                          -
-
            (program/erase endurance  1,000 times)
-
            Byte program time                          -                                     65        -     s
td(SR-SUS)
            (program/erase endurance > 1,000 times)
-
            Block erase time                           -                                     0.2       9     s
-
            (program/erase endurance  1,000 times)
-
            Block erase time                           -                                     0.3       -     s
-
-           (program/erase endurance > 1,000 times)
-
-           Time delay from suspend request until      -                                     - 97+CPU clock s
                                                                                                       6 cycles
            suspend

            Interval from erase start/restart until    650                                   -         -     s

            following suspend request

            Interval from program start/restart until  0                                     -         -     ns

            following suspend request

            Time from suspend until program/erase      -                                     - 3+CPU clock s
                                                                                                       4 cycles
            restart

            Program, erase voltage                     2.7                                   -         5.5   V

            Read voltage                               2.2                                   -         5.5   V

            Program, erase temperature                 -20(8)                                -         85    C

            Data hold time(9)                          Ambient temperature = 55 C 20        -         -     year

NOTES:
     1. VCC = 2.7 to 5.5 V at Topr = -20 to 85C (N version) / -40 to 85C (D version), unless otherwise specified.
     2. Definition of programming/erasure endurance
          The programming and erasure endurance is defined on a per-block basis.
          If the programming and erasure endurance is n (n = 100 or 10,000), each block can be erased n times. For example, if 1,024
          1-byte writes are performed to block A, a 1 Kbyte block, and then the block is erased, the programming/erasure endurance
          still stands at one.
          However, the same address must not be programmed more than once per erase operation (overwriting prohibited).
     3. Endurance to guarantee all electrical characteristics after program and erase. (1 to Min. value can be guaranteed).
     4. Standard of block A and block B when program and erase endurance exceeds 1,000 times. Byte program time to 1,000 times
          is the same as that in program ROM.
     5. In a system that executes multiple programming operations, the actual erasure count can be reduced by writing to sequential
          addresses in turn so that as much of the block as possible is used up before performing an erase operation. For example,
          when programming groups of 16 bytes, the effective number of rewrites can be minimized by programming up to 128 groups
          before erasing them all in one operation. It is also advisable to retain data on the erase count of each block and limit the
          number of erase operations to a certain number.
     6. If an error occurs during block erase, attempt to execute the clear status register command, then execute the block erase
          command at least three times until the erase error does not occur.
     7. Customers desiring program/erase failure rate information should contact their Renesas technical support representative.
     8. -40C for D version.
     9. The data hold time includes time that the power supply is off or the clock is not supplied.

Rev.3.00 Feb 29, 2008 Page 29 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                 5. Electrical Characteristics

                   Suspend request                                 Fixed time  Clock-dependent
    (maskable interrupt request)                                                       time
                                                                                                     Access restart
                                FMR46
                                                                               td(SR-SUS)
Figure 5.2 Time delay until Suspend

Table 5.6 Voltage Detection 0 Circuit Electrical Characteristics

  Symbol                                 Parameter                 Condition                       Standard
Vdet0                                                                                                                         Unit
-          Voltage detection level
td(E-A)    Voltage detection circuit self power consumption                                Min. Typ. Max.
           Waiting time until voltage detection circuit operation
Vccmin     starts(2)                                                                       2.2 2.3 2.4               V
           MCU operating voltage minimum value
                                                                   VCA25 = 1, VCC = 5.0 V -     0.9  -     A

                                                                                           -    -    300 s

                                                                                           2.2  -    -               V

NOTES:
     1. The measurement condition is VCC = 2.2 to 5.5 V and Topr = -20 to 85C (N version) / -40 to 85C (D version).
     2. Necessary time until the voltage detection circuit operates when setting to 1 again after setting the VCA25 bit in the VCA2
          register to 0.

Table 5.7 Voltage Detection 1 Circuit Electrical Characteristics

   Symbol                   Parameter                              Condition                       Standard
                                                                                                                              Unit

                                                                                           Min. Typ. Max.

Vdet1      Voltage detection level                                                         2.70 2.85 3.00            V

-          Voltage monitor 1 interrupt request generation time(2)                          -    40   -               s

-          Voltage detection circuit self power consumption        VCA26 = 1, VCC = 5.0 V -     0.6  -     A

td(E-A)    Waiting time until voltage detection circuit operation                          -    -    100 s
           starts(3)

NOTES:
     1. The measurement condition is VCC = 2.2 to 5.5 V and Topr = -20 to 85C (N version) / -40 to 85C (D version).
     2. Time until the voltage monitor 1 interrupt request is generated after the voltage passes Vdet1.
     3. Necessary time until the voltage detection circuit operates when setting to 1 again after setting the VCA26 bit in the VCA2
          register to 0.

Table 5.8 Voltage Detection 2 Circuit Electrical Characteristics

   Symbol                   Parameter                              Condition                       Standard
                                                                                                                              Unit

                                                                                           Min. Typ. Max.

Vdet2      Voltage detection level                                                         3.3 3.6 3.9               V

-          Voltage monitor 2 interrupt request generation time(2)                          -    40   -               s

-          Voltage detection circuit self power consumption        VCA27 = 1, VCC = 5.0 V -     0.6  -     A

td(E-A)    Waiting time until voltage detection circuit operation                          -    -    100 s
           starts(3)

NOTES:
     1. The measurement condition is VCC = 2.2 to 5.5 V and Topr = -20 to 85C (N version) / -40 to 85C (D version).
     2. Time until the voltage monitor 2 interrupt request is generated after the voltage passes Vdet2.
     3. Necessary time until the voltage detection circuit operates after setting to 1 again after setting the VCA27 bit in the VCA2
          register to 0.

Rev.3.00 Feb 29, 2008 Page 30 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                  5. Electrical Characteristics

Table 5.9 Power-on Reset Circuit, Voltage Monitor 0 Reset Electrical Characteristics(3)

Symbol                      Parameter                             Condition                 Standard                  Unit

                                                                             Min. Typ. Max.

Vpor1            Power-on reset valid voltage(4)                                        -   -         0.1             V
Vpor2            Power-on reset or voltage monitor 0 reset valid
                 voltage                                                                0   -         Vdet0           V
trth             External power VCC rise gradient(2)
                                                                                        20  -         - mV/msec

NOTES:
     1. The measurement condition is Topr = -20 to 85C (N version) / -40 to 85C (D version), unless otherwise specified.
     2. This condition (external power VCC rise gradient) does not apply if VCC  1.0 V.
     3. To use the power-on reset function, enable voltage monitor 0 reset by setting the LVD0ON bit in the OFS register to 0, the
          VW0C0 and VW0C6 bits in the VW0C register to 1 respectively, and the VCA25 bit in the VCA2 register to 1.
     4. tw(por1) indicates the duration the external power VCC must be held below the effective voltage (Vpor1) to enable a power on
          reset. When turning on the power for the first time, maintain tw(por1) for 30 s or more if -20C  Topr  85C, maintain tw(por1) for
          3,000 s or more if -40C  Topr < -20C.

       Vdet0(3)                                                                                         Vdet0(3)
                                                                                            Vpor2
   External                       trth                                      2.2 V trth
Power VCC        tw(por1)                       Sampling time(1, 2)

       Vpor1

     Internal
reset signal

  ("L" valid)

                                           1    32                                           1       32
                                        fOCO-S                                              fOCO-S

NOTES:
   1. When using the voltage monitor 0 digital filter, ensure that the voltage is within the MCU operation voltage
        range (2.2 V or above) during the sampling time.
    2. The sampling clock can be selected. Refer to 6. Voltage Detection Circuit of Hardware Manual for details.
    3. Vdet0 indicates the voltage detection level of the voltage detection 0 circuit. Refer to 6. Voltage Detection
        Circuit of Hardware Manual for details.

Figure 5.3 Power-on Reset Circuit Electrical Characteristics

Rev.3.00 Feb 29, 2008 Page 31 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                               5. Electrical Characteristics

Table 5.10 High-speed On-Chip Oscillator Circuit Electrical Characteristics

   Symbol                           Parameter                              Condition                         Standard         Unit
fOCO40M    High-speed on-chip oscillator frequency                                                                            MHz
           temperature supply voltage dependence              VCC = 4.75 to 5.25 V       Min.                 Typ.    Max.
-                                                               0C  Topr  60C(2)                                      40.8
-          High-speed on-chip oscillator frequency when         VCC = 4.5 to 5.5 V         39.2                 40
-          correction value in FRA7 register is written to      -20C  Topr  85C
-          FRA1 register(4)                                     VCC = 4.5 to 5.5 V         38.8                 40      40.8 MHz
           Value in FRA1 register after reset                   -40C  Topr  85C
           Oscillation frequency adjustment unit of high-       VCC = 3.0 to 5.5 V         38.4                 40      40.8 MHz
           speed on-chip oscillator                             -20C  Topr  85C(2)
           Oscillation stability time                           VCC = 3.0 to 5.5 V         38.8                 40      41.2 MHz
           Self power consumption at oscillation                -40C  Topr  85C(2)
                                                                VCC = 2.7 to 5.5 V         38.4                 40      41.6 MHz
                                                                -20C  Topr  85C(2)
                                                                VCC = 2.7 to 5.5 V         38                   40      42 MHz
                                                                -40C  Topr  85C(2)
                                                                VCC = 2.2 to 5.5 V         37.6                 40      42.4 MHz
                                                                -20C  Topr  85C(3)
                                                                VCC = 2.2 to 5.5 V         35.2                 40      44.8 MHz
                                                                -40C  Topr  85C(3)
                                                                VCC = 5.0 V, Topr = 25C   34                   40      46 MHz
                                                                VCC = 3.0 to 5.5 V
                                                                -20C  Topr  85C                     -         36.864        MHz

                                                                Adjust FRA1 register       -3%                  -       3%    %
                                                                (value after reset) to -1
                                                                                           08h                  -       F7h   -
                                                                VCC = 5.0 V, Topr = 25C
                                                                                                      -         +0.3    - MHz

                                                                                                      -         10      100 s

                                                                                                      -         400     -     A

NOTES:
     1. VCC = 2.2 to 5.5 V, Topr = -20 to 85C (N version) / -40 to 85C (D version), unless otherwise specified.
     2. Standard values when the FRA1 register value after reset is assumed.
     3. Standard values when the corrected value of the FRA6 register has been written to the FRA1 register.
     4. This enables the setting errors of bit rates such as 9600 bps and 38400 bps to be 0% when the serial interface is used in
          UART mode.

Table 5.11 Low-speed On-Chip Oscillator Circuit Electrical Characteristics

   Symbol                              Parameter                          Condition                            Standard
                                                                VCC = 5.0 V, Topr = 25C                                                  Unit
fOCO-S     Low-speed on-chip oscillator frequency
-          Oscillation stability time                                                                 Min. Typ. Max.
-          Self power consumption at oscillation
                                                                                                         30     125 250 kHz

                                                                                                         -      10      100 s

                                                                                                         -      15      -     A

NOTE:
     1. VCC = 2.2 to 5.5 V, Topr = -20 to 85C (N version) / -40 to 85C (D version), unless otherwise specified.

Table 5.12 Power Supply Circuit Timing Characteristics

  Symbol                               Parameter                Condition                                          Standard
td(P-R)                                                                                                                                     Unit
td(R-S)    Time for internal power supply stabilization during
           power-on(2)                                                                                      Min. Typ. Max.
           STOP exit time(3)
                                                                                                             1       - 2000 s

                                                                                                             -       - 150 s

NOTES:
     1. The measurement condition is VCC = 2.2 to 5.5 V and Topr = 25C.
     2. Waiting time until the internal power supply generation circuit stabilizes during power-on.
     3. Time until system clock supply starts after the interrupt is acknowledged to exit stop mode.

Rev.3.00 Feb 29, 2008 Page 32 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                     5. Electrical Characteristics

Table 5.13 Timing Requirements of Clock Synchronous Serial I/O with Chip Select(1)

   Symbol  Parameter                        Conditions              Min.     Standard  Max.                                      Unit
tSUCYC                                                                4     Typ.         -
tHI        SSCK clock cycle time                                    0.4                                                         tCYC(2)
tLO                                                                 0.4       -                                                 tSUCYC
tRISE                                                                 -                                                         tSUCYC
           SSCK clock "H" width                                       -     -          0.6                                      tCYC(2)
tFALL                                                                 -
           SSCK clock "L" width                                       -     -          0.6                                        s
tSU                                                                                                                             tCYC(2)
tH         SSCK clock rising        Master                          100     -          1
tLEAD      time                     Slave                             1                                                           s
tLAG                                                                        -          1                                          ns
tOD                                                             1tCYC + 50                                                      tCYC(2)
tSA        SSCK clock falling       Master                                  -          1                                          ns
           time                     Slave                       1tCYC + 50                                                        ns
tOR                                                                         -          1                                        tCYC(2)
                                                                      -                                                           ns
           SSO, SSI data input setup time                             -     -          -                                          ns
                                                                      -                                                           ns
           SSO, SSI data input hold time                              -     -          -                                          ns
                                                                      -
           SCS setup time           Slave                                   -          -

           SCS hold time            Slave                                   -          -

           SSO, SSI data output delay time                                  -          1

           SSI slave access time            2.7 V  VCC  5.5 V               -          1.5tCYC + 100
                                            2.2 V  VCC < 2.7 V
                                            2.7 V  VCC  5.5 V               -          1.5tCYC + 200
                                            2.2 V  VCC < 2.7 V
           SSI slave out open time                                          -          1.5tCYC + 100

                                                                            -          1.5tCYC + 200

NOTES:
     1. VCC = 2.2 to 5.5 V, VSS = 0 V at Topr = -20 to 85C (N version) / -40 to 85C (D version), unless otherwise specified.
     2. 1tCYC = 1/f1(s)

Rev.3.00 Feb 29, 2008 Page 33 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                                 5. Electrical Characteristics

4-Wire Bus Communication Mode, Master, CPHS = 1

SCS (output)                VIH or VOH
                               VIH or VOH
                                        tHI                             tFALL                       tRISE

SSCK (output)
   (CPOS = 1)

                                                                  tLO
                                                                   tHI

SSCK (output)
   (CPOS = 0)

                                 tLO                                    tSUCYC

SSO (output)

                                                                                  tOD

SSI (input)

                            tSU  tH

4-Wire Bus Communication Mode, Master, CPHS = 0

SCS (output)                VIH or VOH
                               VIH or VOH
                                        tHI                             tFALL                       tRISE

SSCK (output)
   (CPOS = 1)

                                                                  tLO
                                                                   tHI

SSCK (output)
   (CPOS = 0)

                                 tLO                                    tSUCYC

SSO (output)

                                                                                               tOD

SSI (input)

                                 tSU         tH

                    CPHS, CPOS: Bits in SSMR register

Figure 5.4 I/O Timing of Clock Synchronous Serial I/O with Chip Select (Master)

Rev.3.00 Feb 29, 2008 Page 34 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                 5. Electrical Characteristics

4-Wire Bus Communication Mode, Slave, CPHS = 1

SCS (input)                 VIH or VOH
                               VIH or VOH

                                        tLEAD   tHI                   tFALL         tRISE             tLAG
                                                                                                            tOR
SSCK (input)                                             tLO
(CPOS = 1)                                              tHI                               tLAG
                                                                                                 tOR
SSCK (input)
(CPOS = 0)

                                                tLO             tSUCYC

SSO (input)

                                        tSU          tH

SSI (output)

                                   tSA                                tOD

4-Wire Bus Communication Mode, Slave, CPHS = 0

   SCS (input)              VIH or VOH

SSCK (input)                VIH or VOH
(CPOS = 1)
                            tLEAD       tHI              tFALL               tRISE

                                                tLO
                                                tHI

SSCK (input)
(CPOS = 0)

                                        tLO                   tSUCYC

SSO (input)

                                        tSU          tH

SSI (output)

                tSA                                                   tOD

                                CPHS, CPOS: Bits in SSMR register

Figure 5.5 I/O Timing of Clock Synchronous Serial I/O with Chip Select (Slave)

Rev.3.00 Feb 29, 2008 Page 35 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                        5. Electrical Characteristics

                                                                 tHI  tSUCYC

                            VIH or VOH

            SSCK

                               VIH or VOH
                                                   tLO

SSO (output)

                                                                                             tOD

SSI (input)

                            tSU      tH

Figure 5.6  I/O Timing of Clock Synchronous Serial I/O with Chip Select (Clock Synchronous
            Communication Mode)

Rev.3.00 Feb 29, 2008 Page 36 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                5. Electrical Characteristics

Table 5.14 Timing Requirements of I2C bus Interface(1)

  Symbol                       Parameter                      Condition                 Standard                                 Unit

tSCL      SCL input cycle time                                                Min.        Typ.    Max.
tSCLH     SCL input "H" width
tSCLL     SCL input "L" width                                            12tCYC + 600(2)  -       -                              ns
tsf       SCL, SDA input fall time
tSP       SCL, SDA input spike pulse rejection time                      3tCYC + 300(2)   -       -                              ns
tBUF      SDA input bus-free time
tSTAH     Start condition input hold time                                5tCYC + 500(2)   -       -                              ns
tSTAS     Retransmit start condition input setup time
tSTOP     Stop condition input setup time                                     -           -       300                            ns
tSDAS     Data input setup time
tSDAH     Data input hold time                                                -           -       1tCYC(2)                       ns

                                                                              5tCYC(2)    -       -                              ns

                                                                              3tCYC(2)    -       -                              ns

                                                                              3tCYC(2)    -       -                              ns

                                                                              3tCYC(2)    -       -                              ns

                                                                         1tCYC + 20(2)    -       -                              ns

                                                                              0           -       -                              ns

NOTES:
     1. VCC = 2.2 to 5.5 V, VSS = 0 V and Topr = -20 to 85C (N version) / -40 to 85C (D version), unless otherwise specified.
     2. 1tCYC = 1/f1(s)

SDA                         VIH
                            VIL
                tBUF         tSTAH

                                    tSCLH                              tSTAS              tSP tSTOP
                                                              Sr(3)
SCL                                                                                                            P(2)
                                                                                        tSDAS
          P(2)        S(1)  tSCLL

                      tsf                 tsr

                                    tSCL               tSDAH

          NOTES:
            1. Start condition
            2. Stop condition
            3. Retransmit start condition

Figure 5.7 I/O Timing of I2C bus Interface

Rev.3.00 Feb 29, 2008 Page 37 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                              5. Electrical Characteristics

Table 5.15 Electrical Characteristics (1) [VCC = 5 V]

Symbol                     Parameter                            Condition                Standard        Unit

                                                                                   Min.       Typ. Max.

VOH     Output "H" voltage Except P2_0 to P2_7, IOH = -5 mA                        VCC - 2.0  -    VCC   V

                            XOUT                  IOH = -200 A                    VCC - 0.5  -    VCC   V

                            P2_0 to P2_7          Drive capacity HIGH IOH = -20 mA VCC - 2.0  -    VCC   V

                                                  Drive capacity LOW IOH = -5 mA VCC - 2.0    -    VCC   V

                            XOUT                  Drive capacity HIGH IOH = -1 mA VCC - 2.0   -    VCC   V

                                                  Drive capacity LOW IOH = -500 A VCC - 2.0  -    VCC   V

VOL     Output "L" voltage Except P2_0 to P2_7, IOL = 5 mA                         -          -    2.0   V

                            XOUT                  IOL = 200 A                     -          -    0.45 V

                            P2_0 to P2_7          Drive capacity HIGH IOL = 20 mA  -          -    2.0   V

                                                  Drive capacity LOW IOL = 5 mA    -          -    2.0   V

                            XOUT                  Drive capacity HIGH IOL = 1 mA   -          -    2.0   V

                                                  Drive capacity LOW IOL = 500 A  -          -    2.0   V

VT+-VT- Hysteresis          INT0, INT1, INT2,                                      0.1        0.5  -     V
                            INT3, KI0, KI1, KI2,
                            KI3, TRAIO, RXD0,
                            RXD1, CLK0, CLK1,
                            SSI, SCL, SDA, SSO

                            RESET                                                  0.1        1.0  -     V

IIH     Input "H" current                         VI = 5 V, Vcc = 5V               -          -    5.0 A

IIL     Input "L" current                         VI = 0 V, Vcc = 5V               -          -    -5.0 A

RPULLUP Pull-up resistance                        VI = 0 V, Vcc = 5V               30         50   167 k

RfXIN   Feedback            XIN                                                    -          1.0  -     M

        resistance

RfXCIN  Feedback            XCIN                                                   -          18   -     M
        resistance

VRAM RAM hold voltage                             During stop mode                 1.8        -    -     V

NOTE:
     1. VCC = 4.2 to 5.5 V at Topr = -20 to 85C (N version) / -40 to 85C (D version), f(XIN) = 20 MHz, unless otherwise specified.

Rev.3.00 Feb 29, 2008 Page 38 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                     5. Electrical Characteristics

Table 5.16 Electrical Characteristics (2) [Vcc = 5 V]
                   (Topr = -20 to 85C (N version) / -40 to 85C (D version), unless otherwise specified.)

Symbol  Parameter                                           Condition                                 Standard
                                                                                                                                Unit

                                                                                               Min. Typ. Max.

ICC     Power supply          High-speed       XIN = 20 MHz (square wave)                      -  10 17 mA

        current               clock mode       High-speed on-chip oscillator off
        (VCC = 3.3 to 5.5 V)                   Low-speed on-chip oscillator on = 125 kHz
        Single-chip mode,                      No division                                     -  9    15 mA
        output pins are
        open, other pins                       XIN = 16 MHz (square wave)
                                               High-speed on-chip oscillator off
                                               Low-speed on-chip oscillator on = 125 kHz

        are VSS                                No division

                                               XIN = 10 MHz (square wave)                      -  6    -  mA
                                               High-speed on-chip oscillator off
                                               Low-speed on-chip oscillator on = 125 kHz
                                               No division

                                               XIN = 20 MHz (square wave)                      -  5    -  mA
                                               High-speed on-chip oscillator off
                                               Low-speed on-chip oscillator on = 125 kHz
                                               Divide-by-8

                                               XIN = 16 MHz (square wave)                      -  4    -  mA
                                               High-speed on-chip oscillator off
                                               Low-speed on-chip oscillator on = 125 kHz
                                               Divide-by-8

                                               XIN = 10 MHz (square wave)                      -  2.5  -  mA
                                               High-speed on-chip oscillator off
                                               Low-speed on-chip oscillator on = 125 kHz
                                               Divide-by-8

                              High-speed       XIN clock off                                   -  10 15 mA

                              on-chip          High-speed on-chip oscillator on fOCO = 20 MHz

                              oscillator mode  Low-speed on-chip oscillator on = 125 kHz
                                               No division

                                               XIN clock off                                   -  4    -  mA

                                               High-speed on-chip oscillator on fOCO = 20 MHz

                                               Low-speed on-chip oscillator on = 125 kHz

                                               Divide-by-8

                                               XIN clock off                                   -  5.5 10 mA

                                               High-speed on-chip oscillator on fOCO = 10 MHz

                                               Low-speed on-chip oscillator on = 125 kHz

                                               No division

                                               XIN clock off                                   -  2.5  -  mA

                                               High-speed on-chip oscillator on fOCO = 10 MHz

                                               Low-speed on-chip oscillator on = 125 kHz

                                               Divide-by-8

                              Low-speed        XIN clock off                                   - 130 300 A

                              on-chip          High-speed on-chip oscillator off

                              oscillator mode  Low-speed on-chip oscillator on = 125 kHz
                                               Divide-by-8, FMR47 = 1

                              Low-speed        XIN clock off                                   - 130 300 A
                              clock mode       High-speed on-chip oscillator off
                                               Low-speed on-chip oscillator off
                                               XCIN clock oscillator on = 32 kHz
                                               FMR47 = 1

                                               XIN clock off                                   -  30   -  A
                                               High-speed on-chip oscillator off
                                               Low-speed on-chip oscillator off
                                               XCIN clock oscillator on = 32 kHz
                                               Program operation on RAM
                                               Flash memory off, FMSTP = 1

Rev.3.00 Feb 29, 2008 Page 39 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                               5. Electrical Characteristics

Table 5.17 Electrical Characteristics (3) [Vcc = 5 V]
                   (Topr = -20 to 85C (N version) / -40 to 85C (D version), unless otherwise specified.)

Symbol  Parameter                                   Condition                                   Standard
                                                                                                                          Unit

                                                                                         Min. Typ. Max.

ICC     Power supply          Wait mode  XIN clock off                                   -  25 75 A

        current                          High-speed on-chip oscillator off
        (VCC = 3.3 to 5.5 V)             Low-speed on-chip oscillator on = 125 kHz
        Single-chip mode,                While a WAIT instruction is executed
                                         Peripheral clock operation

        output pins are                  VCA27 = VCA26 = VCA25 = 0

        open, other pins                 VCA20 = 1

        are VSS                          XIN clock off                                   -  23 60 A
                                         High-speed on-chip oscillator off
                                         Low-speed on-chip oscillator on = 125 kHz
                                         While a WAIT instruction is executed
                                         Peripheral clock off
                                         VCA27 = VCA26 = VCA25 = 0
                                         VCA20 = 1

                                         XIN clock off                                   -  4.0  -  A
                                         High-speed on-chip oscillator off
                                         Low-speed on-chip oscillator off
                                         XCIN clock oscillator on = 32 kHz (high drive)
                                         While a WAIT instruction is executed
                                         VCA27 = VCA26 = VCA25 = 0
                                         VCA20 = 1

                                         XIN clock off                                   -  2.2  -  A
                                         High-speed on-chip oscillator off
                                         Low-speed on-chip oscillator off
                                         XCIN clock oscillator on = 32 kHz (low drive)
                                         While a WAIT instruction is executed
                                         VCA27 = VCA26 = VCA25 = 0
                                         VCA20 = 1

                              Increase during Without sample & hold                      -  2.6  -  mA

                              A/D converter With sample & hold                           -  1.6  -  mA
                              operation

                              Stop mode  XIN clock off, Topr = 25C                      -  0.8 3.0 A
                                         High-speed on-chip oscillator off
                                         Low-speed on-chip oscillator off
                                         CM10 = 1
                                         Peripheral clock off
                                         VCA27 = VCA26 = VCA25 = 0

                                         XIN clock off, Topr = 85C                      -  1.2  -  A
                                         High-speed on-chip oscillator off
                                         Low-speed on-chip oscillator off
                                         CM10 = 1
                                         Peripheral clock off
                                         VCA27 = VCA26 = VCA25 = 0

Rev.3.00 Feb 29, 2008 Page 40 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                     5. Electrical Characteristics

Timing Requirements
(Unless Otherwise Specified: VCC = 5 V, VSS = 0 V at Topr = 25C) [VCC = 5 V]

Table 5.18 XIN Input, XCIN Input

   Symbol                            Parameter                                     Standard     Unit

tc(XIN)                                                            Min.             Max.
tWH(XIN)
tWL(XIN)     XIN input cycle time                                              50            -  ns
tc(XCIN)     XIN input "H" width
tWH(XCIN)    XIN input "L" width                                               25            -  ns
tWL(XCIN)    XCIN input cycle time
             XCIN input "H" width                                              25            -  ns
             XCIN input "L" width
                                                                               14            -  s

                                                                               7             -  s

                                                                               7             -  s

                                                 tC(XIN)                                     VCC = 5 V

XIN input                            tWH(XIN)          tWL(XIN)
XCIN input                           tWH(XCIN)   tC(XCIN)

                                                      tWL(XCIN)

Figure 5.8 XIN Input and XCIN Input Timing Diagram when VCC = 5 V

Table 5.19 TRAIO Input

   Symbol                            Parameter                                     Standard     Unit

tc(TRAIO)                                                          Min.             Max.
tWH(TRAIO)
tWL(TRAIO)   TRAIO input cycle time                                            100           -  ns
             TRAIO input "H" width
             TRAIO input "L" width                                             40            -  ns

                                                                               40            -  ns

                                                 tC(TRAIO)                                   VCC = 5 V
                                                      tWL(TRAIO)
                                     tWH(TRAIO)

TRAIO input

Figure 5.9 TRAIO Input Timing Diagram when VCC = 5 V

Rev.3.00 Feb 29, 2008 Page 41 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                         5. Electrical Characteristics

Table 5.20 Serial Interface

     Symbol                                   Parameter                                Standard      Unit

tc(CK)                                                                            Min.    Max.
tW(CKH)
tW(CKL)     CLKi input cycle time                                                 200           -   ns
td(C-Q)     CLKi input "H" width
th(C-Q)     CLKi input "L" width                                                  100           -   ns
tsu(D-C)    TXDi output delay time
th(C-D)     TXDi hold time                                                        100           -   ns
i = 0 or 1   RXDi input setup time
             RXDi input hold time                                                  -             50  ns

                                                                                   0             -   ns

                                                                                   50            -   ns

                                                                                   90            -   ns

                                     tW(CKH)             tC(CK)                                     VCC = 5 V
                                                                tW(CKL)
CLKi                                                                                             th(C-Q)
                                                                                   th(C-D)
TXDi                                          td(C-Q)                    tsu(D-C)
RXDi

             i = 0 or 1

Figure 5.10 Serial Interface Timing Diagram when VCC = 5 V

Table 5.21 External Interrupt INTi (i = 0 to 3) Input

   Symbol                                     Parameter                                Standard      Unit
tW(INH)
tW(INL)                                                                            Min.    Max.

             INT0 input "H" width                                                  250(1)        -   ns
             INT0 input "L" width
                                                                                   250(2)        -   ns

NOTES:
     1. When selecting the digital filter by the INTi input filter select bit, use an INTi input HIGH width of either (1/digital filter clock
          frequency 3) or the minimum value of standard, whichever is greater.
     2. When selecting the digital filter by the INTi input filter select bit, use an INTi input LOW width of either (1/digital filter clock
          frequency 3) or the minimum value of standard, whichever is greater.

                                                                                                 VCC = 5 V

                                     tW(INL)

INTi input

                                                         tW(INH)

             i = 0 to 3

Figure 5.11 External Interrupt INTi Input Timing Diagram when VCC = 5 V

Rev.3.00 Feb 29, 2008 Page 42 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                           5. Electrical Characteristics

Table 5.22 Electrical Characteristics (3) [VCC = 3 V]

Symbol                     Parameter                        Condition                     Standard       Unit

                                                                               Min.       Typ. Max.

VOH     Output "H" voltage Except P2_0 to P2_7, IOH = -1 mA                    VCC - 0.5  -         VCC  V

                            XOUT

                            P2_0 to P2_7          Drive capacity IOH = -5 mA VCC - 0.5    -         VCC  V

                                                  HIGH

                                                  Drive capacity IOH = -1 mA VCC - 0.5    -         VCC  V

                                                  LOW

                            XOUT                  Drive capacity IOH = -0.1 mA VCC - 0.5  -         VCC  V

                                                  HIGH

                                                  Drive capacity IOH = -50 A VCC - 0.5   -         VCC  V

                                                  LOW

VOL     Output "L" voltage Except P2_0 to P2_7, IOL = 1 mA                     -          -         0.5  V

                            XOUT

                            P2_0 to P2_7          Drive capacity IOL = 5 mA    -          -         0.5  V

                                                  HIGH

                                                  Drive capacity IOL = 1 mA    -          -         0.5  V

                                                  LOW

                            XOUT                  Drive capacity IOL = 0.1 mA  -          -         0.5  V

                                                  HIGH

                                                  Drive capacity IOL = 50 A   -          -         0.5  V

                                                  LOW

VT+-VT- Hysteresis          INT0, INT1, INT2,                                  0.1        0.3       -    V

                            INT3, KI0, KI1, KI2,

                            KI3, TRAIO, RXD0,

                            RXD1, CLK0, CLK1,

                            SSI, SCL, SDA, SSO

                            RESET                                              0.1        0.4       -    V

IIH     Input "H" current                         VI = 3 V, Vcc = 3V           -          -         4.0  A

IIL     Input "L" current                         VI = 0 V, Vcc = 3V           -          -         -4.0 A

RPULLUP Pull-up resistance                        VI = 0 V, Vcc = 3V           66         160 500 k

RfXIN Feedback resistance XIN                                                  -          3.0       -    M

RfXCIN Feedback resistance XCIN                                                -          18        -    M

VRAM RAM hold voltage                             During stop mode             1.8        -         -    V

NOTE:
     1. VCC =2.7 to 3.3 V at Topr = -20 to 85C (N version) / -40 to 85C (D version), f(XIN) = 10 MHz, unless otherwise specified.

Rev.3.00 Feb 29, 2008 Page 43 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                      5. Electrical Characteristics

Table 5.23 Electrical Characteristics (4) [Vcc = 3 V]
                   (Topr = -20 to 85C (N version) / -40 to 85C (D version), unless otherwise specified.)

Symbol  Parameter                               Condition                                          Standard     Unit

                                                                                                Min. Typ. Max.

ICC     Power supply current High-speed         XIN = 10 MHz (square wave)                      -  6         - mA

        (VCC = 2.7 to 3.3 V)   clock mode       High-speed on-chip oscillator off
        Single-chip mode,                       Low-speed on-chip oscillator on = 125 kHz
        output pins are open,                   No division                                     -  2         - mA
        other pins are VSS
                                                XIN = 10 MHz (square wave)
                                                High-speed on-chip oscillator off

                                                Low-speed on-chip oscillator on = 125 kHz

                                                Divide-by-8

                               High-speed on- XIN clock off                                     -  5         9 mA

                               chip oscillator  High-speed on-chip oscillator on fOCO = 10 MHz
                               mode             Low-speed on-chip oscillator on = 125 kHz
                                                No division

                                                XIN clock off                                   -  2         - mA

                                                High-speed on-chip oscillator on fOCO = 10 MHz

                                                Low-speed on-chip oscillator on = 125 kHz

                                                Divide-by-8

                               Low-speed on-    XIN clock off                                   - 130 300 A
                               chip oscillator  High-speed on-chip oscillator off
                               mode             Low-speed on-chip oscillator on = 125 kHz
                                                Divide-by-8, FMR47 = 1

                               Low-speed        XIN clock off                                   - 130 300 A
                               clock mode       High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                XCIN clock oscillator on = 32 kHz
                                                FMR47 = 1

                                                XIN clock off                                   - 30 - A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                XCIN clock oscillator on = 32 kHz
                                                Program operation on RAM
                                                Flash memory off, FMSTP = 1

                               Wait mode        XIN clock off                                   - 25 70 A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator on = 125 kHz
                                                While a WAIT instruction is executed
                                                Peripheral clock operation
                                                VCA27 = VCA26 = VCA25 = 0
                                                VCA20 = 1

                                                XIN clock off                                   - 23 55 A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator on = 125 kHz
                                                While a WAIT instruction is executed
                                                Peripheral clock off
                                                VCA27 = VCA26 = VCA25 = 0
                                                VCA20 = 1

                                                XIN clock off                                   - 3.8 - A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                XCIN clock oscillator on = 32 kHz (high drive)
                                                While a WAIT instruction is executed
                                                VCA27 = VCA26 = VCA25 = 0
                                                VCA20 = 1

                                                XIN clock off                                   - 2.0 - A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                XCIN clock oscillator on = 32 kHz (low drive)
                                                While a WAIT instruction is executed
                                                VCA27 = VCA26 = VCA25 = 0
                                                VCA20 = 1

                               Increase during Without sample & hold                            - 0.9 - mA

                               A/D converter    With sample & hold                              - 0.5 - mA
                               operation

                               Stop mode        XIN clock off, Topr = 25C                      - 0.7 3.0 A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                CM10 = 1
                                                Peripheral clock off
                                                VCA27 = VCA26 = VCA25 = 0

                                                XIN clock off, Topr = 85C                      - 1.1 - A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                CM10 = 1
                                                Peripheral clock off
                                                VCA27 = VCA26 = VCA25 = 0

Rev.3.00 Feb 29, 2008 Page 44 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                     5. Electrical Characteristics

Timing requirements
(Unless Otherwise Specified: VCC = 3 V, VSS = 0 V at Topr = 25C) [VCC = 3 V]

Table 5.24 XIN Input, XCIN Input

   Symbol                                       Parameter                          Standard     Unit

tc(XIN)                                                                     Min.    Max.
tWH(XIN)
tWL(XIN)    XIN input cycle time                                               100           -  ns
tc(XCIN)    XIN input "H" width
tWH(XCIN)   XIN input "L" width                                                40            -  ns
tWL(XCIN)   XCIN input cycle time
            XCIN input "H" width                                               40            -  ns
            XCIN input "L" width
                                                                               14            -  s

                                                                               7             -  s

                                                                               7             -  s

                                                           tC(XIN)                           VCC = 3 V

XIN input                           tWH(XIN)                     tWL(XIN)
XCIN input                          tWH(XCIN)              tC(XCIN)

                                                                tWL(XCIN)

Figure 5.12 XIN Input and XCIN Input Timing Diagram when VCC = 3 V

Table 5.25 TRAIO Input

   Symbol                                       Parameter                          Standard     Unit

tc(TRAIO)                                                                   Min.    Max.
tWH(TRAIO)
tWL(TRAIO)  TRAIO input cycle time                                             300           -  ns
            TRAIO input "H" width
            TRAIO input "L" width                                              120           -  ns

                                                                               120           -  ns

                                                           tC(TRAIO)                         VCC = 3 V
                                                                tWL(TRAIO)
                                    tWH(TRAIO)

TRAIO input

Figure 5.13 TRAIO Input Timing Diagram when VCC = 3 V

Rev.3.00 Feb 29, 2008 Page 45 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                         5. Electrical Characteristics

Table 5.26 Serial Interface

     Symbol                                   Parameter                                Standard      Unit

tc(CK)                                                                            Min.    Max.
tW(CKH)
tW(CKL)     CLKi input cycle time                                                 300           -             ns
td(C-Q)     CLKi input "H" width
th(C-Q)     CLKi Input "L" width                                                  150           -             ns
tsu(D-C)    TXDi output delay time
th(C-D)     TXDi hold time                                                        150           -             ns
i = 0 or 1   RXDi input setup time
             RXDi input hold time                                                  -             80            ns

                                                                                   0             -             ns

                                                                                   70            -             ns

                                                                                   90            -             ns

                                     tW(CKH)             tC(CK)                                     VCC = 3 V
                                                                tW(CKL)
CLKi                                                                                             th(C-Q)
                                                                                   th(C-D)
TXDi                                          td(C-Q)                    tsu(D-C)
RXDi

             i = 0 or 1

Figure 5.14 Serial Interface Timing Diagram when VCC = 3 V

Table 5.27 External Interrupt INTi (i = 0 to 3) Input

   Symbol                                     Parameter                                Standard      Unit
tW(INH)
tW(INL)                                                                            Min.    Max.

             INT0 input "H" width                                                  380(1)        -             ns
             INT0 input "L" width
                                                                                   380(2)        -             ns

NOTES:
     1. When selecting the digital filter by the INTi input filter select bit, use an INTi input HIGH width of either (1/digital filter clock
          frequency 3) or the minimum value of standard, whichever is greater.
     2. When selecting the digital filter by the INTi input filter select bit, use an INTi input LOW width of either (1/digital filter clock
          frequency 3) or the minimum value of standard, whichever is greater.

                                                                                           VCC = 3 V

                                     tW(INL)

INTi input

                                                         tW(INH)

             i = 0 to 3

Figure 5.15 External Interrupt INTi Input Timing Diagram when VCC = 3 V

Rev.3.00 Feb 29, 2008 Page 46 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                5. Electrical Characteristics

Table 5.28 Electrical Characteristics (5) [VCC = 2.2 V]

Symbol              Parameter                                Condition                         Standard                       Unit

                                                                                    Min.       Typ. Max.

VOH      Output "H" voltage Except P2_0 to P2_7, IOH = -1 mA                        VCC - 0.5  -         VCC                  V

                              XOUT

                              P2_0 to P2_7          Drive capacity IOH = -2 mA VCC - 0.5       -         VCC                  V

                                                    HIGH

                                                    Drive capacity IOH = -1 mA VCC - 0.5       -         VCC                  V

                                                    LOW

                              XOUT                  Drive capacity IOH = -0.1 mA VCC - 0.5     -         VCC                  V

                                                    HIGH

                                                    Drive capacity IOH = -50 A VCC - 0.5      -         VCC                  V

                                                    LOW

VOL      Output "L" voltage Except P2_0 to P2_7, IOL = 1 mA                         -          -         0.5                  V

                              XOUT

                              P2_0 to P2_7          Drive capacity IOL = 2 mA       -          -         0.5                  V

                                                    HIGH

                                                    Drive capacity IOL = 1 mA       -          -         0.5                  V

                                                    LOW

                              XOUT                  Drive capacity    IOL = 0.1 mA    -        -         0.5                  V
                                                    HIGH              IOL = 50 A     -
                              INT0, INT1, INT2,                                                -         0.5                  V
                              INT3, KI0, KI1, KI2,  Drive capacity                  0.05
                              KI3, TRAIO, RXD0,     LOW
                              RXD1, CLK0, CLK1,                                     0.05
VT+-VT- Hysteresis            SSI, SCL, SDA, SSO                                      -        0.3       -                    V
                              RESET                                                   -
                                                                                               0.15      -                    V
                              XIN                                                   100
IIH      Input "H" current    XCIN                  VI = 2.2 V                        -        -         4.0                  A
IIL      Input "L" current                          VI = 0 V                          -
RPULLUP  Pull-up resistance                         VI = 0 V                        1.8        -         -4.0 A
RfXIN    Feedback resistance
RfXCIN   Feedback resistance                        During stop mode                           200 600 k
VRAM     RAM hold voltage
                                                                                               5         -                    M

                                                                                               35        -                    M

                                                                                               -         -                    V

NOTE:
     1. VCC = 2.2 V at Topr = -20 to 85C (N version) / -40 to 85C (D version), f(XIN) = 5 MHz, unless otherwise specified.

Rev.3.00 Feb 29, 2008 Page 47 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                      5. Electrical Characteristics

Table 5.29 Electrical Characteristics (6) [Vcc = 2.2 V]
                   (Topr = -20 to 85C (N version) / -40 to 85C (D version), unless otherwise specified.)

Symbol  Parameter                               Condition                                       Standard        Unit

                                                                                                Min. Typ. Max.

ICC     Power supply current High-speed clock XIN = 5 MHz (square wave)                         - 3.5 - mA
                                                                                                - 1.5 - mA
        (VCC = 2.2 to 2.7 V)   mode             High-speed on-chip oscillator off
        Single-chip mode,                       Low-speed on-chip oscillator on = 125 kHz
        output pins are open,                   No division
        other pins are VSS
                                                XIN = 5 MHz (square wave)
                                                High-speed on-chip oscillator off

                                                Low-speed on-chip oscillator on = 125 kHz

                                                Divide-by-8

                               High-speed on- XIN clock off                                     - 3.5 - mA

                               chip oscillator  High-speed on-chip oscillator on fOCO = 5 MHz
                               mode             Low-speed on-chip oscillator on = 125 kHz
                                                No division

                                                XIN clock off                                   - 1.5 - mA

                                                High-speed on-chip oscillator on fOCO = 5 MHz

                                                Low-speed on-chip oscillator on = 125 kHz

                                                Divide-by-8

                               Low-speed on-    XIN clock off                                   - 100 230 A
                               chip oscillator  High-speed on-chip oscillator off
                               mode             Low-speed on-chip oscillator on = 125 kHz
                                                Divide-by-8, FMR47 = 1

                               Low-speed clock  XIN clock off                                   - 100 230 A
                               mode             High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                XCIN clock oscillator on = 32 kHz
                                                FMR47 = 1

                                                XIN clock off                                   - 25 - A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                XCIN clock oscillator on = 32 kHz
                                                Program operation on RAM
                                                Flash memory off, FMSTP = 1

                               Wait mode        XIN clock off                                   - 22 60 A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator on = 125 kHz
                                                While a WAIT instruction is executed
                                                Peripheral clock operation
                                                VCA27 = VCA26 = VCA25 = 0
                                                VCA20 = 1

                                                XIN clock off                                   - 20 55 A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator on = 125 kHz
                                                While a WAIT instruction is executed
                                                Peripheral clock off
                                                VCA27 = VCA26 = VCA25 = 0
                                                VCA20 = 1

                                                XIN clock off                                   - 3.0 - A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                XCIN clock oscillator on = 32 kHz (high drive)
                                                While a WAIT instruction is executed
                                                VCA27 = VCA26 = VCA25 = 0
                                                VCA20 = 1

                                                XIN clock off                                   - 1.8 - A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                XCIN clock oscillator on = 32 kHz (low drive)
                                                While a WAIT instruction is executed
                                                VCA27 = VCA26 = VCA25 = 0
                                                VCA20 = 1

                               Increase during Without sample & hold                            - 0.4 - mA

                               A/D converter    With sample & hold                              - 0.3 - mA
                               operation

                               Stop mode        XIN clock off, Topr = 25C                      - 0.7 3.0 A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                CM10 = 1
                                                Peripheral clock off
                                                VCA27 = VCA26 = VCA25 = 0

                                                XIN clock off, Topr = 85C                      - 1.1 - A
                                                High-speed on-chip oscillator off
                                                Low-speed on-chip oscillator off
                                                CM10 = 1
                                                Peripheral clock off
                                                VCA27 = VCA26 = VCA25 = 0

Rev.3.00 Feb 29, 2008 Page 48 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                 5. Electrical Characteristics

Timing requirements
(Unless Otherwise Specified: VCC = 2.2 V, VSS = 0 V at Topr = 25C) [VCC = 2.2 V]

Table 5.30 XIN Input, XCIN Input

   Symbol                                      Parameter                       Standard     Unit

tc(XIN)                                                                    Min.    Max.
tWH(XIN)
tWL(XIN)    XIN input cycle time                                           200           -  ns
tc(XCIN)    XIN input "H" width
tWH(XCIN)   XIN input "L" width                                            90            -  ns
tWL(XCIN)   XCIN input cycle time
            XCIN input "H" width                                           90            -  ns
            XCIN input "L" width
                                                                           14            -  s

                                                                           7             -  s

                                                                           7             -  s

                                                          tC(XIN)                  VCC = 2.2 V

XIN input                           tWH(XIN)                    tWL(XIN)
XCIN input                          tWH(XCIN)             tC(XCIN)

                                                               tWL(XCIN)

Figure 5.16 XIN Input and XCIN Input Timing Diagram when VCC = 2.2 V

Table 5.31 TRAIO Input

   Symbol                                      Parameter                       Standard     Unit

tc(TRAIO)                                                                  Min.    Max.
tWH(TRAIO)
tWL(TRAIO)  TRAIO input cycle time                                         500           -  ns
            TRAIO input "H" width
            TRAIO input "L" width                                          200           -  ns

                                                                           200           -  ns

                                                          tC(TRAIO)                VCC = 2.2 V
                                                               tWL(TRAIO)
                                   tWH(TRAIO)

TRAIO input

Figure 5.17 TRAIO Input Timing Diagram when VCC = 2.2 V

Rev.3.00 Feb 29, 2008 Page 49 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                         5. Electrical Characteristics

Table 5.32 Serial Interface

     Symbol                                   Parameter                                Standard     Unit

tc(CK)                                                                            Min.     Max.
tW(CKH)
tW(CKL)     CLKi input cycle time                                                 800           -  ns
td(C-Q)     CLKi input "H" width
th(C-Q)     CLKi input "L" width                                                  400           -  ns
tsu(D-C)    TXDi output delay time
th(C-D)     TXDi hold time                                                        400           -  ns
i = 0 or 1   RXDi input setup time
             RXDi input hold time                                                  -        200     ns

                                                                                   0             -  ns

                                                                                   150           -  ns

                                                                                   90            -  ns

                                     tW(CKH)             tC(CK)                                   VCC = 2.2 V
                                                                tW(CKL)
CLKi                                                                                             th(C-Q)
                                                                                   th(C-D)
TXDi                                          td(C-Q)                    tsu(D-C)
RXDi

             i = 0 or 1

Figure 5.18 Serial Interface Timing Diagram when VCC = 2.2 V

Table 5.33 External Interrupt INTi (i = 0 to 3) Input

   Symbol                                     Parameter                                Standard     Unit
tW(INH)
tW(INL)                                                                            Min.     Max.

             INT0 input "H" width                                                  1000(1)       -  ns
             INT0 input "L" width
                                                                                   1000(2)       -  ns

NOTES:
     1. When selecting the digital filter by the INTi input filter select bit, use an INTi input HIGH width of either (1/digital filter clock
          frequency 3) or the minimum value of standard, whichever is greater.
     2. When selecting the digital filter by the INTi input filter select bit, use an INTi input LOW width of either (1/digital filter clock
          frequency 3) or the minimum value of standard, whichever is greater.

                                                                                            VCC = 2.2 V

                                     tW(INL)

INTi input                                               tW(INH)
                    i = 0 to 3

Figure 5.19 External Interrupt INTi Input Timing Diagram when VCC = 2.2 V

Rev.3.00 Feb 29, 2008 Page 50 of 51
REJ03B0117-0300
R8C/24 Group, R8C/25 Group                                                                                                                                                                    Package Dimensions

Package Dimensions

  Diagrams showing the latest package dimensions and mounting information are available in the "Packages" section of
  the Renesas Technology website.

JEITA Package Code                     RENESAS Code                         Previous Code  MASS[Typ.]                                                                                         Under development
P-LQFP52-10x10-0.65                    PLQP0052JA-A                             52P6A-A        0.3g

                           HD
                        *1 D

              39                       27                                                                                                                                                     NOTE)
40                                                    26                                                                                                                                        1. DIMENSIONS "*1" AND "*2"
                                                                                                                                                                                                     DO NOT INCLUDE MOLD FLASH.
                                                                                                                             bp                                                                 2. DIMENSION "*3" DOES NOT
                                                                                                                             b1                                                                      INCLUDE TRIM OFFSET.

                                                            ZE                                                         Terminal cross section          c1                                     Reference Dimension in Millimeters
                                                              *2                                                                                             c
                                                                 E                                                                                    L                   c                    Symbol Min Nom Max
                                                                        HE                                                                        L1
52                                                  14                                                                       Detail F                                                         D 9.9 10.0 10.1
                                       13
             1                                                                                                                                                                                E 9.9 10.0 10.1
           ZD                                               F
                                                                                                                                                                                              A2      1.4

                  Index mark                                                                                                                                                                  HD 11.8 12.0 12.2

                                                                                                                                                                                              HE 11.8 12.0 12.2

                                                                                                                                                                                              A              1.7

                                                                                                                   A2                                                                         A1 0.05 0.1 0.15

                                                                                                                A                                                                             bp 0.27 0.32 0.37

                                                                                                                                                                                              b1      0.30

                                                                                                                   A1                                                                         c 0.09 0.145 0.20

                                    y  *3 bp                                                                                                                                                  c1      0.125
                  e                                    x
                                                                                                                                                                                                  0         8

                                                                                                                                                                                              e       0.65

                                                                                                                                                                                              x              0.13

                                                                                                                                                                                              y              0.10

                                                                                                                                                                                              ZD      1.1

                                                                                                                                                                                              ZE      1.1

                                                                                                                                                                                              L 0.35 0.5 0.65

                                                                                                                                                                                              L1      1.0

JEITA Package Code                     RENESAS Code                         Previous Code  MASS[Typ.]
P-TFLGA64-6x6-0.65                     PTLG0064JA-A                              64F0G         0.07g

                  wS B                                   D                                                                                             b1                    S AB
                                                                                                                                                                b
                                       x4                                                                                                                                            S AB
                                                   v                                   wS A                                                                                  e
                                                                                                         A
                                                                                                                   H                                                                       e
                                                                            Index mark                             G
                  E                                                         (Laser mark)                           F
                                                                                                                   E
                                                                                                                   D
                                                                                                                   C
                                                                                                                   B
                                                                                                                   A

                                                                                                            yS         12345678                                                               Reference Dimension in Millimeters

                                                                                                                                                                                               Symbol Min Nom Max

                                                                                                                       Index mark                                                             D       6.0

                                                                                                                                                                                              E       6.0

                                                                                                                                                                                              v              0.15

                                                                                                                                                                                              w              0.20

                                                                                                                                                                                              A              1.05

                                                                                                                                                                                              e       0.65

                                                                                                                                                                                              b 0.31 0.35 0.39

                                                                                                                                                                                              b1 0.39 0.43 0.47

                                                                                                                                                                                              x              0.08

                                                                                                                                                                                              y              0.10

Rev.3.00 Feb 29, 2008 Page 51 of 51
REJ03B0117-0300
      REVISION HISTORY    R8C/24 Group, R8C/25 Group Datasheet
      REVISION HISTORY    R8C/24 Group, R8C/25 Group Datasheet

Rev.  Date          Page                    Description
                                                    Summary
0.01
0.02  Sep 17, 2004  - First Edition issued

      Dec 10, 2004 All pages Part Number revised. R8C/26  R8C/24, R8C/27  R8C/25

                    2, 3 Table 1.1 R8C/24 Group Performance, Table 1.2 R8C/25 Group
                              Performance
                              - Serial Interface: I2C Bus Interface and Chip-select clock synchronous
                              (SSU) added.
                              - LIN Module added.
                              - Interrupt: Internal factors revised; 10  11
                              - Note on Operating Ambient Temperature added.

                    4 Figure 1.1 Block Diagram
                            - LIN Module added.
                            - Chip-select clock synchronous (SSU) is added to I2C Bus Interface.

                    5, 6 Table 1.3 Product Information of R8C/24 Group, Table 1.4 Product
                              Information of R8C/25 Group
                              Date and Development state revised.

                    7 Figure 1.4 Pin Assignment
                            P3_5/SCL  P3_5/SCL/SSCK, P3_3  P3_3/SSI,
                            P3_4/SDA  P3_4/SDA/SCS, P3_7  P3_7/SSO, VSS/AVSS  VSS,
                            XIN/P4_6  P4_6/XIN, VCC/AVSS  VCC
                            12pin P1_7/TRAIO/INT1 to 22pin P1_0/KI0/AN8
                             20pin P1_7/TRAIO/INT1 to 30pin P1_0/KI0/AN8

                    8 Table 1.5 Pin Description
                            - Analog Power Supply Input eliminated.
                            - SSU added.

                    9 Table 1.6 Pin Name Information by Pin Number added.

                    15 Table 4.1 SFR Information (1)
                             - 0031h: Voltage Detection Register 1  Voltage Detection A Register 1
                             - 0032h: Voltage Detection Register 1  Voltage Detection A Register 2
                                         01000001b  00100001b (Note 4)
                             - 0036h: "(3), 01000001b (4)" eliminated.
                             - 0038h: Voltage Monitor 0 Control Register (2), VW0C,
                                        00001000b (3), 01000001b (4) added.

                    16 Table 4.2 SFR Information (2)
                             - 0048h: Timer RD0 Interrupt Control Register, RD0IC, XXXXX000b added.
                             - 0049h: Timer RD Interrupt Control Register, RDIC
                                      Timer RD1 Interrupt Control Register, RD1IC
                             - 004Fh: IIC Interrupt Control Register, IIC
                                      IIC/SSU Interrupt Control Register, IIC2IC

                    19 Table 4.5 SFR Information (3)
                             - 0106h: LIN Control Register, LINCR, 00h added.
                              -0107h: LIN Status Register, LINST, 00h added.

                          A-1
      REVISION HISTORY      R8C/24 Group, R8C/25 Group Datasheet

Rev.       Date     Page                                     Description
0.10  Feb 24, 2005  1 to 3
                     5, 6                                            Summary
0.20  Mar 8, 2005   5 to 7
0.30  Sep 01, 2005          Pin type changed: 48-pin(under consideration)  52-pin.
                       8
                       9    Package type revised: 48-pin LQFP(under consideration)
                    13, 14  PLQP0052JA-A
                      15
                            Table 1.5 TCLK added, VREF revised.
                      17
                      19    Table 1.6 revised.

                      20    Figures 3.1 and 3.2 part number revised.

                     2, 3   Tabel 4.1 revised:
                       8    - 000Fh: 000XXXXXb  00011111b
                      15    - 0023h: FR0  FRA0
                            - 0024h: FR1  FRA1
                     2, 3   - 0025h: FR2  FRA2
                            - 0031h: Voltage Detection A Register 1, VC1
                       4
                                    Voltage Detection Register 1, VCA1
                     5, 6   - 0032h: Voltage Detection A Register 2, VC2

                                    Voltage Detection Register 2, VCA2

                            Tabel 4.3 Register name and the value after reset at 00B8h to 00BFh
                            revised; NOTE2 added.

                            Tabel 4.5 revised:
                            - 0107h: LINSR  LINST
                            - 0137h to 013Fh: Register symbol revised

                            Tabel 4.6 revised:
                            - 0140h to 015Fh: Register symbol revised
                            - 0158h, 0159h: Timer RD General Register  Timer RD General Register
                            A1

                            Tables 1.1, 1.2 and 1.5 revised: "main clock"  "XIN clock"; "sub clock"
                             "XCIN clock"

                            - 0023h to 0025h: 40MHz On-Chip Oscillator Control Register
                                    High-Speed On-Chip Oscillator Control Register

                            Table 1.1 R8C/24 Group Performance, Table 1.2 R8C/25 Group
                            Performance
                            Serial Interface revised:

                              - Serial Interface: 2 channels Clock synchronous serial I/O, UART
                              - Clock Synchronous Serial Interface: 1 channel

                                I2C bus Interface(1), Clock synchronous serial I/O with chip select

                            Figure 1.1 Block Diagram
                            UART or Clock Synchronous Serial Interface: "(8 bits 1 channel)"

                              "(8 bits 2 channels)" revised
                            UART (8 bits 1 channel) deleted

                            Table 1.3 Product Information of R8C/24 Group, Table 1.4 Product
                            Information of R8C/25 Group
                            "Flash Memory Version"  "N Version" revised

                            A-2
      REVISION HISTORY   R8C/24 Group, R8C/25 Group Datasheet

Rev.  Date         Page                                   Description
                     7
0.30 Sep 01, 2005                                                 Summary
                     8
                     9   Figure 1.4 Pin Assignment
                    15    Pin name revised;

                    16     VSS  VSS/AVSS,
                           VCC  VCC/AVCC,
                    17     P1_5/RXD0/(TRAIO)/(INT1)  P1_5/RXD0/(TRAIO)/(INT1)(2),
                    18     P6_6/INT2/(TXD1)  P6_6/INT2/TXD1,
                           P6_7/INT3/(RXD1)  P6_7/INT3/RXD1,
                           P6_5  P6_5/CLK1
                         NOTE2 added

                         Table 1.5 Pin Description
                         Analog Power Supply Input: line added
                         INT Interrupt Input: "INT0 Timer RD input pins. INT1 Timer RA input

                           pins." added
                         Serial Interface: "CLK1" added
                         "I2C Bus Interface (IIC)"  "I2C Bus Interface"
                         "SSU"  "Clock Synchronous Serial I/O with Chip Select"

                         Table 1.6 Pin Name Information by Pin Number revised
                         Pin Number 10: "VSS"  "VSS/AVSS"
                         Pin Number 12: "VCC"  "VCC/AVCC"
                         Pin Number 27: "INT0" added
                         Pin Number 28: "(TXD1)"  "TXD1"
                         Pin Number 29: "(RXD1)"  "RXD1"
                         Pin Number 35: "CLK1" added

                         Tabel 4.1 SFR Information(1) revised:
                         0012h: X0h  00h
                         0013h: XXXXXX00b  00h
                         0016h: X0h  00h
                         0036h: Voltage Monitor 1 Control Register(2)  Voltage Monitor 1

                                     Control Register(5)
                         0038h: 00001000b(3), 01000001b(4)  0000X000b(3), 0100X001b(4)
                         NOTES2, 5: "the voltage monitor 1 reset" added
                         NOTE3: "voltage monitor 1 reset"  "voltage monitor 0 reset"

                         Tabel 4.2 SFR Information(2) revised:
                         0048h: RD0IC  TRD0IC
                         0049h: RD1IC  TRD1IC
                         004Ah: REIC  TREIC
                         004Fh: SSU/IIC Interrupt Control Register, IIC2AIC

                                     SSU/IIC Interrupt Control Register(2), SSUAIC/IIC2AIC
                         0056h: RAIC  TRAIC
                         0058h: RBIC  TRBIC
                         NOTE2 added

                         Tabel 4.3 SFR Information(3) revised:
                         00BCh: 00h  00h/0000X000b

                         Tabel 4.4 SFR Information(4) revised:
                         00D6h: 00000XXXb  00h
                         00F5h: UART1 Function Select Register, U1SR, XXh added

                         A-3
      REVISION HISTORY             R8C/24 Group, R8C/25 Group Datasheet

Rev.       Date                                Description
0.30  Sep 01, 2005
                    Page                       Summary
0.40  Jan 24, 2006
                    19 Tabel 4.5 SFR Information(5) revised:
                              0118h : Timer RE Second Data Register/Counter Register
                                         Timer RE Second Data Register/Counter Data Register

                    20 Tabel 4.6 SFR Information(6) revised:

                           0145h  POCR0  TRDPOCR0

                           0146h, 0147h TRDCNT0  TRD0

                           0148h, 0149h GRA0   TRDGRA0

                           014Ah, 014Bh GRB0   TRDGRB0

                           014Ch, 014Dh GRC0   TRDGRC0

                           014Eh, 014Fh GRD0   TRDGRD0

                           0155h  POCR1  TRDPOCR1

                           0156h, 0157h TRDCNT1  TRD1

                           0158h, 0159h GRA1   TRDGRA1

                           015Ah, 015Bh GRB1   TRDGRB1

                           015Ch, 015Dh GRC1   TRDGRC1

                           015Eh, 015Fh GRD1   TRDGRD1

                    21 Tabel 4.7 SFR Information(7) revised:
                              01B5h: 01000101b  1000000Xb
                              01B7h: XX000001b  00000001b
                              FFFFh: (Note 2) added

                    22 to 44 5. Electrical Characteristics added

                    all pages "Preliminary" deleted
                                  Symbol name "TRDMDR"  "TRDMR", "SSUAIC"  "SSUIC", and
                                   "IIC2AIC"  "IICIC" revised
                                  Pin name "TCLK"  "TRDCLK" revised

                    2 Table 1.1 Functions and Specifications for R8C/24 Group revised

                    3 Table 1.2 Functions and Specifications for R8C/25 Group revised

                    4 Figure 1.1 Block Diagram;
                               "Peripheral Functions" added,
                               "System Clock Generation"  "System Clock Generator" revised

                    5 Table 1.3 Product Information for R8C/24 Group revised

                    6 Table 1.4 Product Information for R8C/25 Group revised

                    7 Figure 1.4 Pin Assignments (Top View) "TCLK"  "TRDCLK" revised

                    8 Table 1.5 Pin Functions "TCLK"  "TRDCLK" revised

                    9 Table 1.6 Pin Name Information by Pin Number;
                                "TCLK"  "TRDCLK" revised

                    10 Figure 2.1 CPU Registers;
                                "Reserved Area"  "Reserved Bit" revised

                    12 2.8.10 Reserved Area;
                                "Reserved Area"  "Reserved bit" revised

                    13 Figure 3.1 Memory Map of R8C/24 Group;
                                "Program area"  "program ROM" revised

                    14 3.2 R8C/25 Group, Figure 3.2 Memory Map of R8C/25 Group;
                                "Data area"  "data flash", "Program area"  "program ROM" revised

                                   A-4
      REVISION HISTORY   R8C/24 Group, R8C/25 Group Datasheet

Rev.  Date         Page                                   Description
                    15
0.40 Jan 24, 2006                                                 Summary
                    19
                         Table 4.1 SFR Information(1);
                    22     0024h: "TBD"  "When shipping"
                           NOTES 3 and 4 revised
                    23
                    24   Table 4.5 SFR Information (5);
                    25     0118h: "Timer RE Second Data Register"  "Timer RE Second
                    26                    Data Register / Counter Data Register"
                           0119h: "Timer RE Minute Data Register"  "Timer RE Minute Data
                    28                    Register / Compare Data Register"
                           0138h: "TRDMDR"  "TRDMR"
                    29     013Bh: "Timer RD Output Master Enable Register"  "Timer RD
                    33                    Output Master Enable Register 1"
                    34
                    35   Table 5.1 Absolute Maximum Ratings;
                    36     "VCC"  "VCC/AVCC" revised
                    37
                    38   Table 5.2 Recommended Operating Conditions revised
                    39
                    40   Table 5.3 A/D Converter Characteristics revised
                    41
                    42   Table 5.4 Flash Memory (Program ROM) Electrical Characteristics
                    43   revised
                    44
                    45   Table 5.5 Flash Memory (Data flash Block A, Block B) Electrical revised

                         Table 5.6 Voltage Detection 0 Circuit Electrical Characteristics revised
                         Table 5.7 Voltage Detection 1 Circuit Electrical Characteristics revised
                         Table 5.8 Voltage Detection 2 Circuit Electrical Characteristics revised

                         Table 5.11 High-speed On-Chip Oscillator Circuit Electrical
                         Characteristics revised
                         Table 5.12 Low-speed On-Chip Oscillator Circuit Electrical
                         Characteristics revised
                         Table 5.13 Power Supply Circuit Timing Characteristics revised

                         Table 5.14 Timing Requirements of Clock Synchronous Serial I/O with
                         Chip Select revised

                         Table 5.15 Timing Requirements of I2C bus Interface NOTE1 revised

                         Table 5.16 Electrical Characteristics (1) [VCC = 5 V] revised

                         Table 5.17 Electrical Characteristics (2) [VCC = 5 V] revised

                         Table 5.18 XIN Input, XCIN Input revised

                         Table 5.20 Serial Interface revised

                         Table 5.22 Electrical Characteristics (3) [VCC = 3 V] revised

                         Table 5.23 Electrical Characteristics (4) [Vcc = 3 V] revised

                         Table 5.24 XIN Input, XCIN Input revised

                         Table 5.26 Serial Interface revised

                         Table 5.28 Electrical Characteristics (5) [VCC = 2.2 V] revised

                         Table 5.29 Electrical Characteristics (6) [Vcc = 2.2 V] revised

                         Table 5.30 XIN Input, XCIN Input revised
                         Table 5.31 TRAIO Input, INT1 Input revised

                         Table 5.32 Serial Interface revised
                         Table 5.33 External Interrupt INTi (i = 0, 2, 3) Input

                         A-5
      REVISION HISTORY    R8C/24 Group, R8C/25 Group Datasheet

Rev.       Date                Description
0.40  Jan 24, 2006
1.00  May 31, 2006  Page                                   Summary

                    46 Package Dimensions;
                                "TBD"  "PLQP0052JA-A (52P6A-A)" added

                    all pages "Under development" deleted

                    1 1. Overview; "data flash ROM"  "data flash" revised

                    3 Table 1.2 Functions and Specifications for R8C/25 Group revised

                    4 Figure 1.1 Block Diagram;
                               "System clock generator"  "System clock generation circuit" revised

                    5 to 6 Table 1.3 Product Information for R8C/24 Group and Table 1.4 Product
                               Information for R8C/25 Group; A part of (D) mark is deleted.

                    9 Table 1.6 Pin Name Information by Pin Number NOTE1 added

                    15 Table 4.1 SFR Information(1);
                                001Ch: "00h"  "00h, 10000000b" revised
                                0029h: High-Speed On-Chip Oscillator Control Register 4 FRA4 When shipping added
                                002Bh: High-Speed On-Chip Oscillator Control Register 6 FRA6 When shipping added
                                NOTE6 added

                    19 Table 4.5 SFR Information(5);
                                0118h: Timer RE Second Data Register / Counter Data Register,
                                0119h: Timer RE Minute Data Register / Compare Data Register
                                register name revised

                    20 Table 4.6 SFR Information(6);
                                0143h: "11000000b"  "11100000b" revised

                    22 Table 5.2 Recommended Operating Conditions revised

                    24 Table 5.4 Flash Memory (Program ROM) Electrical Characteristics revised

                    25 Table 5.5 Flash Memory (Data flash Block A, Block B) Electrical
                             Characteristics revised

                    26 Figure 5.2 Time delay until Suspend title revised

                    27 Table 5.9 Voltage Monitor 0 Reset Electrical Characteristics  Table 5.9
                             Power-on Reset Circuit, Voltage Monitor 0 Reset Electrical Characteristics
                             revised
                             Table 5.10 Power-on Reset Circuit Electrical Characteristics (When Not
                             Using Voltage Monitor 0 Reset) deleted
                             Figure 5.3 Power-on Reset Circuit Electrical Characteristics revised

                    28 Table 5.10 High-speed On-Chip Oscillator Circuit Electrical
                             Characteristics revised
                             Table 5.11 Low-speed On-Chip Oscillator Circuit Electrical
                             Characteristics revised

                    35 Table 5.16 Electrical Characteristics (2) [Vcc = 5 V] revised

                    39 Table 5.22 Electrical Characteristics (4) [Vcc = 3 V] revised

                    43 Table 5.28 Electrical Characteristics (6) [Vcc = 2.2 V] revised

                    46 Package Dimensions;
                                "The latest package ... Renesas Technology website." added

                          A-6
      REVISION HISTORY    R8C/24 Group, R8C/25 Group Datasheet

Rev.       Date                             Description
2.00  Jul 14, 2006
                    Page                               Summary
3.00  Feb 29, 2008
                    all pages "PTLG0064JA-A (64F0G)" package added

                    1 1. Overview; "... or a 64-pin molded-plastic FLGA." added

                    2, 3 Table 1.1 Functions and Specifications for R8C/24 Group, Table 1.2
                              Functions and Specifications for R8C/25 Group;
                                Package: "64-pin molded-plastic FLGA" added

                    5 Table 1.3 Product Information for R8C/24 Group, Figure 1.2 Type
                            Number, Memory Size, and Package of R8C/24 Group revised

                    6 Table 1.4 Product Information for R8C/25 Group, Figure 1.3 Type
                            Number, Memory Size, and Package of R8C/25 Group revised

                    7 Figure 1.4 PLQP0052JA-A Package Pin Assignments (Top View);
                               NOTE3 revised

                    8 Figure 1.5 PTLG0064JA-A Package Pin Assignments added

                    14 Figure 3.1 Memory Map of R8C/24 Group revised

                    15 Figure 3.2 Memory Map of R8C/25 Group revised

                    23 Table 5.1 Absolute Maximum Ratings; NOTE1 added

                    47 Package Dimensions; "PTLG0064JA-A (64F0G)" added

                    all pages Y version added
                                 Factory programming product added

                    2, 3 Table 1.1, Table 1.2 Clock; "Real-time clock (timer RE)" added

                    5, 7 Table 1.3, Table 1.4 revised

                    6, 8 Figure 1.2, Figure 1.3; ROM number "XXX" added

                    16, 17 Figure 3.1, Figure 3.2; "Expanded area" deleted

                    18 Table 4.1 revised

                    26 Table 5.2 NOTE2 revised

                    32 Table 5.10; revised, NOTE4 added
                             Table 5.11; Oscillation stability time: Condition "VCC = 5.0 V, Topr =
                                             25C" deleted

                    38 Table 5.15; IIH, IIL, RPULLUP Condition: "Vcc = 5V" added

                    39 Table 5.16; Condition: High-speed on-chip oscillator mode revised

                    40 Table 5.17 added

                    41 Figure 5.8 revised

                    43 Table 5.22; IIH, IIL, RPULLUP Condition: "Vcc = 3V" added

                    44 Table 5.23; Condition "Increase during A/D converter operation" added

                    45 Figure 5.12 revised

                    48 Table 5.29; Condition "Increase during A/D converter operation" added

                    49 Figure 5.16 revised

                          A-7
                                                                  Sales Strategic Planning Div. Nippon Bldg., 2-6-2, Ohte-machi, Chiyoda-ku, Tokyo 100-0004, Japan

Notes:
1. This document is provided for reference purposes only so that Renesas customers may select the appropriate Renesas products for their use. Renesas neither makes

     warranties or representations with respect to the accuracy or completeness of the information contained in this document nor grants any license to any intellectual property
     rights or any other rights of Renesas or any third party with respect to the information in this document.
2. Renesas shall have no liability for damages or infringement of any intellectual property or other rights arising out of the use of any information in this document, including,
     but not limited to, product data, diagrams, charts, programs, algorithms, and application circuit examples.
3. You should not use the products or the technology described in this document for the purpose of military applications such as the development of weapons of mass
     destruction or for the purpose of any other military use. When exporting the products or technology described herein, you should follow the applicable export control laws
     and regulations, and procedures required by such laws and regulations.
4. All information included in this document such as product data, diagrams, charts, programs, algorithms, and application circuit examples, is current as of the date this
     document is issued. Such information, however, is subject to change without any prior notice. Before purchasing or using any Renesas products listed in this document,
     please confirm the latest product information with a Renesas sales office. Also, please pay regular and careful attention to additional and different information to be
     disclosed by Renesas such as that disclosed through our website. (http://www.renesas.com )
5. Renesas has used reasonable care in compiling the information included in this document, but Renesas assumes no liability whatsoever for any damages incurred as a
     result of errors or omissions in the information included in this document.
6. When using or otherwise relying on the information in this document, you should evaluate the information in light of the total system before deciding about the applicability
     of such information to the intended application. Renesas makes no representations, warranties or guaranties regarding the suitability of its products for any particular
     application and specifically disclaims any liability arising out of the application and use of the information in this document or Renesas products.
7. With the exception of products specified by Renesas as suitable for automobile applications, Renesas products are not designed, manufactured or tested for applications
     or otherwise in systems the failure or malfunction of which may cause a direct threat to human life or create a risk of human injury or which require especially high quality
     and reliability such as safety systems, or equipment or systems for transportation and traffic, healthcare, combustion control, aerospace and aeronautics, nuclear power, or
     undersea communication transmission. If you are considering the use of our products for such purposes, please contact a Renesas sales office beforehand. Renesas shall
     have no liability for damages arising out of the uses set forth above.
8. Notwithstanding the preceding paragraph, you should not use Renesas products for the purposes listed below:

      (1) artificial life support devices or systems
      (2) surgical implantations
      (3) healthcare intervention (e.g., excision, administration of medication, etc.)
      (4) any other purposes that pose a direct threat to human life
     Renesas shall have no liability for damages arising out of the uses set forth in the above and purchasers who elect to use Renesas products in any of the foregoing
     applications shall indemnify and hold harmless Renesas Technology Corp., its affiliated companies and their officers, directors, and employees against any and all
     damages arising out of such applications.
9. You should use the products described herein within the range specified by Renesas, especially with respect to the maximum rating, operating supply voltage range,
     movement power voltage range, heat radiation characteristics, installation and other product characteristics. Renesas shall have no liability for malfunctions or damages
     arising out of the use of Renesas products beyond such specified ranges.
10. Although Renesas endeavors to improve the quality and reliability of its products, IC products have specific characteristics such as the occurrence of failure at a certain
     rate and malfunctions under certain use conditions. Please be sure to implement safety measures to guard against the possibility of physical injury, and injury or damage
     caused by fire in the event of the failure of a Renesas product, such as safety design for hardware and software including but not limited to redundancy, fire control and
     malfunction prevention, appropriate treatment for aging degradation or any other applicable measures. Among others, since the evaluation of microcomputer software
     alone is very difficult, please evaluate the safety of the final products or system manufactured by you.
11. In case Renesas products listed in this document are detached from the products to which the Renesas products are attached or affixed, the risk of accident such as
     swallowing by infants and small children is very high. You should implement safety measures so that Renesas products may not be easily detached from your products.
     Renesas shall have no liability for damages arising out of such detachment.
12. This document may not be reproduced or duplicated, in any form, in whole or in part, without prior written approval from Renesas.
13. Please contact a Renesas sales office if you have any questions regarding the information contained in this document, Renesas semiconductor products, or if you have
     any other inquiries.

RENESAS SALES OFFICES                                                                                     http://www.renesas.com

Refer to "http://www.renesas.com/en/network" for the latest and detailed information.

Renesas Technology America, Inc.
450 Holger Way, San Jose, CA 95134-1368, U.S.A
Tel: <1> (408) 382-7500, Fax: <1> (408) 382-7501

Renesas Technology Europe Limited
Dukes Meadow, Millboard Road, Bourne End, Buckinghamshire, SL8 5FH, U.K.
Tel: <44> (1628) 585-100, Fax: <44> (1628) 585-900

Renesas Technology (Shanghai) Co., Ltd.
Unit 204, 205, AZIACenter, No.1233 Lujiazui Ring Rd, Pudong District, Shanghai, China 200120
Tel: <86> (21) 5877-1818, Fax: <86> (21) 6887-7858/7898

Renesas Technology Hong Kong Ltd.
7th Floor, North Tower, World Finance Centre, Harbour City, Canton Road, Tsimshatsui, Kowloon, Hong Kong
Tel: <852> 2265-6688, Fax: <852> 2377-3473

Renesas Technology Taiwan Co., Ltd.
10th Floor, No.99, Fushing North Road, Taipei, Taiwan
Tel: <886> (2) 2715-2888, Fax: <886> (2) 3518-3399

Renesas Technology Singapore Pte. Ltd.
1 Harbour Front Avenue, #06-10, Keppel Bay Tower, Singapore 098632
Tel: <65> 6213-0200, Fax: <65> 6278-8001

Renesas Technology Korea Co., Ltd.
Kukje Center Bldg. 18th Fl., 191, 2-ka, Hangang-ro, Yongsan-ku, Seoul 140-702, Korea
Tel: <82> (2) 796-3115, Fax: <82> (2) 796-2145

Renesas Technology Malaysia Sdn. Bhd
Unit 906, Block B, Menara Amcorp, Amcorp Trade Centre, No.18, Jln Persiaran Barat, 46050 Petaling Jaya, Selangor Darul Ehsan, Malaysia
Tel: <603> 7955-9390, Fax: <603> 7955-9510

                        2008. Renesas Technology Corp., All rights reserved. Printed in Japan.

                                                                                                                    Colophon .7.2

小广播

该厂商的其它器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved