电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

PO49FCT3805BCU

器件型号:PO49FCT3805BCU
文件大小:6762.78KB,共7页
厂商名称:Potato Semiconductor Corporation
厂商官网:http://www.potatosemi.com/
下载文档

器件描述

3.3V dual 1:5 cmos clock buffered driver

PO49FCT3805BCU器件文档内容

                                                                                                 PO49FCT3805B

                                                                 3.3V Dual 1:5 CMOS Clock Buffered Driver

                                                                                                                       08/01/06

                       800MHz TTL/CMOS Potato Chip

FEATURES:                                               DESCRIPTION:

. Patented technology                                   Potato    Semiconductor’s        PO49FCT3805B             is

. Operating frequency up to 800MHz with 2pf load        designed   for     world    top     performance        using

. Operating frequency up to 600MHz with 5pf load        submicron  CMOS             technology   to          achieve

. Operating frequency up to 300MHz with 15pf load       800MHz     TTL     output   frequency    with    less  than

. Operating frequency up to 100MHz with 50pf load       80ps output pin to pin skew.

. Very low output pin to pin skew < 80ps

. Very low pulse skew < 300ps                           PO49FCT3805B is a 1.65V to 3.6V CMOS

. VCC = 1.65V to 3.6V                                   Dual 1 input to 5  outputs  Buffered     driver  to

. Propagation delay < 2.4ns max with 15pf load          achieve  800MHz output      frequency.

. Low input capacitance: 3pf typical                    Typical applications are clock and signal distribution.

. Dual 1:5 fanout                                       Inputs can be driven from either 3.3V or 5V devices.

. Available in 20pin 300mil wide SOIC package           This feature allows the use of these devices as

. Available in 20pin 150mil wide QSOP package           translators in a mixed 3.3V/5V system environment.

. Available in 20pin 209mil wide SSOP package

Pin Configuration                                       Logic Block Diagram

Pin Description

Pin Name                       Description                                 Inputs                        Outputs

INA, INB               Signal or clock Inputs                                     INA, INB       OAn, OBn         MON

          Hi-Z State Output Enable Inputs (Active LOW)             L                L            L                L

OAn, OBn               Signal or clock Outputs                     L                H            H                H

MON                    Monitor Output                              H                L            Z                L

Vcc, GND               Power, Ground                               H                H            Z                H

                                                                                                                       1

                                                                                   Copyright  ©  Potato Semiconductor Corporation
                                                                                                        PO49FCT3805B

                                                                       3.3V Dual 1:5 CMOS Clock Buffered Driver

                                                                                                                                                 08/01/06

                            800MHz TTL/CMOS Potato Chip

Maximum Ratings

        Description                              Max             Unit    Note:

                                                                         stresses   greater             than   listed      under

                                                                         Maximum                Ratings        may         cause

Storage Temperature                   -65 to 150                 °C      permanent damage to the device. This

                                                                         is    a  stress     rating  only     and     functional

Operation Temperature                 -40 to 85                  °C      operation of the device at these or any

                                                                         other conditions above those indicated

Operation Voltage                     -0.5 to +4.6                V      in    the  operational            sections    of                  this

                                                                         specification is not implied. Exposure

Input Voltage                         -0.5 to +5.5                V      to absolute maximum rating conditions

                                                                         for      extended      periods        may         affect

Output Voltage                        -0.5 to Vcc+0.5                    reliability specification is not implied.

                                                                  V

DC Electrical Characteristics

Symbol  Description                                  Test Conditions                Min              Typ       Max                         Unit

VOH     Output High voltage           Vcc=3V Vin=VIH or VIL, IOH= -12mA                   2.4           3          -                       V

VOL     Output Low voltage            Vcc=3V Vin=VIH or VIL, IOH=12mA                        -       0.3       0.5                         V

VIH     Input High voltage            Guaranteed Logic HIGH Level (Input Pin)             2             -      +5.5                        V

VIL     Input Low voltage             Guaranteed Logic LOW Level (Input Pin)        -0.5                -      0.8                         V

IIH     Input High current            Vcc = 3.6V and Vin = 5.5V                           -          -         50                          uA

IOZH    High Impedance                Vcc = 3.6V and Vo = Vcc                                -          -          1                       uA

        Output current

IOZL    High Impedance                Vcc = 3.6V and Vo = 0V                                 -          -      -1                          uA

        Output current

IIL     Input Low current             Vcc = 3.6V and Vin = 0V                             -             -      -50                         uA

VIK     Clamp diode voltage           Vcc = Min. And IIN = -18mA                             -       -0.7      -1.2                        V

Notes:

1. For conditions shown as Max. or Min., use appropriate value specified under Electrical Characteristics for the applicable device type.

2. Typical values are at Vcc = 3.3V, 25 °C ambient.

3. This parameter is guaranteed but not tested.

4. Not more than one output should be shorted at one time. Duration of the test should not exceed one second.

5. VoH = Vcc – 0.6V at rated current

                                                                                                                                                 2

                                                                                    Copyright        ©  Potato Semiconductor Corporation
                                                                                                                  PO49FCT3805B

                                                                               3.3V Dual 1:5 CMOS Clock Buffered Driver

                                                                                                                                               08/01/06

                                     800MHz TTL/CMOS Potato Chip

Power Supply Characteristics

Symbol          Description                                     Test Conditions (1)              Min           Typ       Max               Unit

   IccQ      Quiescent Power Supply Current         Vcc=Max,                   Vin=Vcc or GND       -          0.1       30                uA

Notes:

1. For conditions shown as Max. or Min., use appropriate value specified under Electrical Characteristics for the applicable device type.

2. Typical values are at Vcc = 3.3V, 25°C ambient.

3. This parameter is guaranteed but not tested.

4. Not more than one output should be shorted at one time. Duration of the test should not exceed one second.

Capacitance (TA= +25°C, f= 1MHz)

Parameters (1)  Description                                     Test Conditions                                Typ      Max   Unit

        Cin     Input Capacitance                                              Vin = 0V                        3         4                 pF

        Cout    Output Capacitance                                             Vout = 0V                       -         6                 pF

Notes:

1  This parameter is determined by device characterization but not production tested.

Switching Characteristics

   Symbol                            Description                               Test Conditions (1)                  Max       Unit

tPLH & tPHL     Propagation Delay INA to OAn, INB to OBn                               CL = 15pF                    2.4       ns

tPZH or tPZL    Output Enable Time                                                     CL = 15pF                    2.5       ns

tPHZ or tPLZ    Output Disable Time                                                    CL = 15pF                    2.5       ns

   tr/tf        Rise/Fall Time                                                         0.8V – 2.0V                  0.8       ns

   tsk(p)       Pulse Skew (Same Package)                                              CL = 15pF, 125MHz            300                    ps

   tsk(o)       Output Pin to Pin Skew (Same Package)                                  CL = 15pF, 125MHz            80        ps

   tsk(pp)      Output Skew (Different Package)                                        CL = 15pF, 125MHz            400       ps

   fmax         Input Frequency                                                        CL = 50pF                    100       MHz

   fmax         Input Frequency                                                        CL =15pF                     300       MHz

   fmax         Input Frequency                                                        CL = 5pF                     600       MHz

   fmax         Input Frequency                                                        CL = 2pF                     800       MHz

Notes:

1. See test circuits and waveforms.

2. tpLH, tpHL, tsk(p), and tsk(o) are production tested. All other parameters  guaranteed but not production   tested.

3. Airflow of 1m/s is recommended for frequencies above 133MHz

                                                                                                                                                 3

                                                                                               Copyright       ©  Potato Semiconductor Corporation
                                                  PO49FCT3805B

                              3.3V Dual 1:5 CMOS Clock Buffered Driver

                                                                         08/01/06

                 800MHz  TTL/CMOS Potato Chip

Test  Waveforms

Test  Circuit

                                                          500 Ω

      50Ω                50Ω                              500 Ω

                                                                         4

                              Copyright        ©  Potato  Semiconductor  Corporation
                                                PO49FCT3805B

                                   3.3V Dual 1:5 CMOS Clock Buffered Driver

                                                08/01/06

           800MHz TTL/CMOS         Potato Chip

Packaging  Mechanical Drawing: 20  pin QSOP

Packaging  Mechanical Drawing: 20  pin SOIC

                                                                                           5

                                             Copyright © Potato Semiconductor Corporation
                                                                             PO49FCT3805B

                                                   3.3V Dual 1:5 CMOS Clock Buffered Driver

                                                                                         08/01/06

           800MHz TTL/CMOS Potato Chip

Packaging Mechanical Drawing: 20 pin                     SSOP

20

                                             0.55  .022

                                             0.95  .037  .291

                                                         .322

                  .197   5.00                            7.40

                  .220   5.60                            8.20

1   .272

    .295

    6.90                                     .004  0.09

    7.50                                     .009  0.25

                         .078

                         2.00  Max

                                    SEATING

                                    PLANE

    .0256  .0098

                  .002                                         X.XX  DENOTES DIMENSIONS

    BSC    Max.          Min

                  0.050                                        X.XX  IN MILLIMETERS

    0.65   0.25

                                                                                             6

                                                               Copyright  ©  Potato Semiconductor Corporation
                                                                   PO49FCT3805B

                                                  3.3V Dual 1:5 CMOS Clock Buffered Driver

                                                                                             08/01/06

                      800MHz TTL/CMOS Potato Chip

Ordering Information

Ordering Code                      Package                         Top-Marking           TA

PO49FCT3805BCU        20pin SOIC   Tube           Pb-free & Green  PO49FCT3805BC  -40°C  to 85°C

PO49FCT3805BCR        20pin SOIC   Tape and reel  Pb-free & Green  PO49FCT3805BC  -40°C  to 85°C

PO49FCT3805BQU        20-pin QSOP  Tube           Pb-free & Green  PO49FCT3805BQ  -40°C  to 85°C

PO49FCT3805BQR        20-pin QSOP  Tape and reel  Pb-free & Green  PO49FCT3805BQ  -40°C  to 85°C

PO49FCT3805BSU        20-pin SSOP  Tube           Pb-free & Green  PO49FCT3805BS  -40°C  to 85°C

PO49FCT3805BSR        20-pin SSOP  Tape and reel  Pb-free & Green  PO49FCT3805BS  -40°C  to 85°C

                                                                                                                 7

                                                                   Copyright © Potato Semiconductor Corporation
This datasheet has been downloaded from:

datasheet.eeworld.com.cn

Free Download

Daily Updated Database

100% Free Datasheet Search Site

100% Free IC Replacement Search Site

Convenient Electronic Dictionary

Fast Search System

www.EEworld.com.cn

All Datasheets Cannot Be Modified Without Permission

               Copyright © Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved