电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

PO100HSTL23A_14

器件型号:PO100HSTL23A_14
厂商名称:Potato Semiconductor Corporation
厂商官网:http://www.potatosemi.com/
下载文档

器件描述

High Frequency Noise Canncellation Translator

PO100HSTL23A_14器件文档内容

www.potatosemi.com                      PO100HSTL23A

                                                  Dual Differential LVDS/LVPECL/HSTL to LVTTL Translator

                                  High Frequency Noise Canncellation Translator

FEATURES:                                                     DESCRIPTION:

Patented Technology                                         Potato Semiconductor's PO100HSTL23A is
Differential LVDS/LVPECL/HSTL to LVTTL                      designed for world top performance using
                                                              submicron CMOS technology to achieve 1GHz
Translator                                                   LVTTL output frequency with less than 1.8ns
Operating frequency up to 1GHz with 2pf load                propagation delay.
Operating frequency up to 800MHz with 5pf load
Operating frequency up to 450MHz with 15pf load             The PO100HSTL23A is a low-skew, The small
Very low output pin to pin skew < 150ps                     outline 8 pin package and the low skew design to
Propagation delay < 1.8ns max with 15pf load                make it ideal for applica- tions which require the
2.4V to 3.6V power supply                                   translation of a clock or a data signal.
Industrial temperature range: 40C to 85C
Available in 8-pin SOIC package
Available in 8-pin TSSOP package

Pin Configuration                                             Logic Block Diagram

D0                                1  8  VCC                             D0
                                                                                                               Q0
D0                                2  7  Q0
                                                                        D0
D1                                3  6  Q1                                                   LVDS
                                                                                             LVPEC to LVTTL
D1                                4  5  GND                                                  HSTL

                                                                         D1

                                                                                                              Q1
                                                                         D1

Pin Description

            Pin                                  Function
                                     LVTTL Outputs
Q0, Q1                               Differential
                                     LVDS/LVPECL/HSTL Inputs
D0, D1                               Positive Supply
D0, D1                               Ground
VCC
GND

Potato Semiconductor Corporation                              1                                                    01/01/10
www.potatosemi.com                  PO100HSTL23A

                                              Dual Differential LVDS/LVPECL/HSTL to LVTTL Translator

                                  High Frequency Noise Canncellation Translator

Maximum Ratings

        Description                 Max            Unit  Note:
                                                    C
Storage Temperature               -65 to 150        C   stresses greater than listed under
                                                    V    Maximum Ratings may cause
Operation Temperature -40 to 85                     V    permanent damage to the device. This
                                                    V    is a stress rating only and functional
Operation Voltage                 -0.5 to +4.6           operation of the device at these or any
                                                         other conditions above those indicated
Input Voltage                     -0.5 to Vcc            in the operational sections of this
                                                         specification is not implied. Exposure
                                                         to absolute maximum rating conditions
                                                         for extended periods may affect
                                                         reliability specification is not implied.

Output Voltage                    -0.5 to Vcc+0.5

Pin Characteristics

Symbol     Parameter                Test Conditions      Minimum     Typical  Maximum  Units
           Input Capacitance                                             4              pF
CIN        Input Pullup Resistor                                        88              K
RPULLUP    Input Pulldown Resistor                                      88              K
RPULLDOWN

DC Electrical Characteristics

Symbol     Description              Test Conditions                  Min Typ Max Unit

VOH Output High voltage Vcc=3V Vin=VIH or VIL, IOH= -12mA            2.4 3 - V
                                                                       - 0.3 0.5 V
VOL Output Low voltage Vcc=3V Vin=VIH or VIL, IOH=12mA                 2 - Vcc V
                                                                     -0.5 - 0.8 V
VIH Input High voltage Guaranteed Logic HIGH Level (Input Pin)        - - 1 uA
                                                                      - - -1 uA
VIL        Input Low voltage Guaranteed Logic LOW Level (Input Pin)    - -0.7 -1.2 V
IIH        Input High current Vcc = 3.6V and Vin = Vcc
IIL        Input Low current Vcc = 3.6V and Vin = 0V
VIK        Clamp diode voltage Vcc = Min. And IIN = -18mA

Notes:
1. For conditions shown as Max. or Min., use appropriate value specified under Electrical Characteristics for the applicable device type.
2. Typical values are at Vcc = 3.3V, 25 C ambient.
3. This parameter is guaranteed but not tested.
4. Not more than one output should be shorted at one time. Duration of the test should not exceed one second.
5. VoH = Vcc 0.6V at rated current

Potato Semiconductor Corporation                     2                                                                                     01/01/10
www.potatosemi.com                             PO100HSTL23A

                                                         Dual Differential LVDS/LVPECL/HSTL to LVTTL Translator

                                  High Frequency Noise Canncellation Translator

Power Supply Characteristics

Symbol                            Description              Test Conditions (1)  Min Typ Max Unit

IccQ Quiescent Power Supply Current                        Vcc=Max, Vin=Vcc or GND - 0.1 30 uA

Notes:
1. For conditions shown as Max. or Min., use appropriate value specified under Electrical Characteristics for the applicable device type.
2. Typical values are at Vcc = 3.3V, 25C ambient.
3. This parameter is guaranteed but not tested.
4. Not more than one output should be shorted at one time. Duration of the test should not exceed one second.

Switching Characteristics

Symbol  Description                                        Test Conditions (1)                                       Max     Unit
                                                                  CL = 15pF
tPD     Propagation Delay D to Output pair                       0.8V 2.0V                                         1.8     ns
                                                                                                                     0.8     ns
tr/tf Rise/Fall Time                                       CL = 15pF, 125MHz                                         150     ps
                                                           CL = 15pF, 125MHz                                         300     ps
tsk(o) Output Pin to Pin Skew (Same Package)                                                                         4250
                                                                  CL =15pF                                           8300   MHz
tsk(pp) Output Skew (Different Package)                           CL = 5pF                                           14000  MHz
                                                                  CL = 2pF                                                  MHz
fmax    Input Frequency
fmax    Input Frequency

fmax Input Frequency

Notes:
1. See test circuits and waveforms.
2. tpLH, tpHL, tsk(p), and tsk(o) are production tested. All other parameters guaranteed but not production tested.
3. Airflow of 1m/s is recommended for frequencies above 133MHz

Test Circuit

                                         Vcc

        Pulse V+                  50Ohm
     Generator V-                                V+
                                                    D.U.T
                                                 V-           15pF
                                                                to
                                  50Ohm                       2pF

Potato Semiconductor Corporation                           3                                                                               01/01/10
                                                          PO100HSTL23A

                                                                                         02/13/07

Dual Differential LVDS/LVPECL/HSTL to LVTTL Translator

Test Waveforms

FIGURE 1.
LVDS/ PECL/ ECL/ HSTL /DIFFERENTIAL INPUT WAVEFORM DEFINITIONS

                                                                VCC

                            VCC= 3.3V

VIH

                 VPP RANGE
     VPP 0V-VCC

VIL
                                          VEE=0.0V

                                                                VEE

FIGURE 2.
LVTTL OUTPUT

     tr,tf,                                                     VO

FIGURE 3.
Propogation Delay, Output pulse skew, and output-to-output skew for D to output

     INPUT    TPLH                                  TPHL                            VPP
     CLOCK    TPD
                                                                                    VO
     OUTPUT                                               tSK(O)
     CLOCK

     ANOTHER
     OUTPUT
     CLOCK

                                                                                                     4

                                                          Copyright Potato Semiconductor Corporation
www.potatosemi.com                           PO100HSTL23A

                                                       Dual Differential LVDS/LVPECL/HSTL to LVTTL Translator

                                  High Frequency Noise Canncellation Translator

Packaging Mechanical Drawing: 8 pin SOIC

                                  8                                                 0-8

                                                                     .0099          .016  .2284
                                                                     .0196                .2440
                                                                                    .050
                                             .149 3.78               0.25   x 45         5.80
                                             .157 3.99               0.50           0.40  6.20
                                                                                    1.27

                                    1        .053 1.35                              .0075 0.19
                                  .189 4.80  .068 1.75                              .0098 0.25
                                  .196 5.00
                                                                                               X.XX DENOTES DIMENSIONS
.016                                                    SEATING PLANE                          X.XX IN MILLIMETERS
.026
0.406                                                    .0040 0.10
0.660                                                    .0098 0.25

REF                                  .013 0.330
                                     .020 0.508
.050
BSC
1.27

Packaging Mechanical Drawing: 8 pin TSSOP

                             8

                                                                     SEATING PLANE

                                                                                    X.XX DENOTES DIMENSIONS
                                                                                    X.XX IN MILLIMETERS

Potato Semiconductor Corporation                                     5                                                  01/01/10
   www.potatosemi.com                    PO100HSTL23A

                                                   Dual Differential LVDS/LVPECL/HSTL to LVTTL Translator

                                  High Frequency Noise Canncellation Translator

IC Ordering Information

    Ordering Code                               Package                            Top-Marking            TA
                                                                                                  -40C to 85C
PO100HSTL23ASU for Tube                  8 pin 150mil SOIC        Pb-free & Green  PO100HSTL23AS  -40C to 85C
PO100HSTL23ASR for Tape & Reel           8 pin 150mil SOIC        Pb-free & Green  PO100HSTL23AS  -40C to 85C
PO100HSTL23ATU for Tube                                                            PO100HSTL23TS  -40C to 85C
PO100HSTL23ATR for Tape & Reel           8 pin 173mil TSSOP Pb-free & Green        PO100HSTL23TS

                                         8 pin 173mil TSSOP Pb-free & Green

IC Package Information

PACKAGE       PACKAGE             TAPE   TAPE   TAPE & REEL          TAPE TRAILER  QTY       TAPE LEADER    QTY
CODE          TYPE                WIDTH  PITCH  PIN 1 LOCATION       LENGTH        PER TAPE  LENGTH         PER
                                  (mm)   (mm)                                                               TUBE
       S  8-pin 150mil SOIC                      Top Left Corner     39 (12")      3000           64 (20")
                                     12    8     Top Left Corner     39 (12")      3000                      97
                                                                                                  64 (20")
T         8-pin 173mil TSSOP 12            8                                                                 158

Potato Semiconductor Corporation                                  6                                         01/01/10
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved