电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

PM5384

器件型号:PM5384
厂商名称:PMC (Microsemi Corporation)
下载文档

器件描述

Single Channel OC-3c ATM and POS Physical Layer Device

文档预览

PM5384器件文档内容

                                                                                        Advance                                         PM5384
                                                                                                                                S/UNI-1x155

Single Channel OC-3c ATM and POS Physical Layer Device

FEATURES                                                Provides a UTOPIA Level 2, 8-bit wide         Low power 2.5/3.3 V CMOS with 5 V
                                                         system interface (clocked up to 52             TTL-compatible digital inputs/outputs
Single chip ATM and Packet over                        MHz) with parity support for ATM               (PECL inputs/outputs are 3.3 V and
  SONET/SDH Physical Layer Device                        applications.                                  5 V compatible).
  operating at 155.52 Mbit/s.
                                                       Provides a UTOPIA Level 2, 16-bit             Industrial temperature range (-40C to
Implements the ATM Forum User                          wide system interface (clocked up to           +85C).
  Network Interface (UNI) and the ATM                    52 MHz) with parity support for ATM
  physical layer for Broadband ISDN                      applications.                                 15 mm x15 mm 196 pin stPBGA
  according to CCITT Recommendation                                                                     package with 1 mm ball pitch.
  I.432.                                                Provides a SATURN POS-PHY Level
                                                         2, 16-bit system interface (clocked up       APPLICATIONS
Implements Point-to-Point Protocol                     to 52 MHz) for Packet over
  (PPP) over SONET/SDH according to                      SONET/SDH (POS) applications                  Routers and Layer 3 Switches.
  RFC 2615.                                              (similar to UTOPIA Level 2, but               3G Wireless Base Station Controllers.
                                                         adapted for packet transfer).                DSLAM Uplinks.
Processes duplex bit-serial 155.52                                                                   WAN and Edge ATM switches.
  Mbit/s STS-3c/STM-1 data streams                      Provides support functions for 1+1            LAN switches and hubs.
  with on-chip clock and data recovery                   APS operation.                               Packet switches and hubs.
  and clock synthesis.                                                                                 Network Interface Cards and Uplinks.
                                                       GENERAL
Complies with Bellcore GR-253-CORE
  (1995 Issue) jitter tolerance, jitter                Provides a standard 5 signal IEEE
  transfer and intrinsic jitter criteria.                1149.1 JTAG test port for boundary
                                                         scan board test purposes.
Provides control circuitry required to
  comply with Bellcore GR-253-CORE                      Provides a generic 8-bit
  WAN clocking requirements related to                   microprocessor bus interface for
  wander transfer, holdover and long                     configuration, control and status
  term stability when using an external                  monitoring.
  VCXO.

BLOCK DIAGRAM

155.52 Mbit/s     Serial Line Interface     Section/        Tx          Path Crossbar/         Tx           Tx                     UTOPIA Level 2/POS-PHY Level 2UTOPIA Level 1
PMC-2011690 (A1)                           Line DCC     Line O/H     APS Crossconnect     Path O/H    POS Frame                 System Interface       8-bit x 52 MHz
                                           Insertion   Processor                         Processor    Processor                                        UTOPIA Level 2
                                                                                                                                                       POS-PHY Level 2
                                                Tx        WAN                                Path           Tx                                         16-bit x 52 MHz
                                         Section O/H     Synch.                         Trace Buffer   ATM Cell
                                          Processor                                                   Processor                  Copyright PMC-Sierra, Inc. 2001.
                                                                                               Rx
                                            Section                                       Path O/H          Rx
                                         Trace Buffer                                    Processor     ATM Cell
                                                                                                      Processor
                                               Rx             Rx
                                         Section O/H     Line O/H                                           Rx
                                          Processor     Processor                                     POS Frame
                                                                                                      Processor
                                            Section/   Sync Status,
                                           Line DCC        BERM
                                          Extraction

                                                        JTAG Test    External                         Microprocessor Interface
                                                       Access Port      APS

                                                                     Interface

                                                       Test Data             APSO +/-                       16-bit
                                                                         APSI +/-                     Microprocessor
                                                                     APECLV
                                                                                                             Bus

                                         PROPRIETARY AND CONFIDENTIAL TO PMC-SIERRA, INC., AND FOR ITS CUSTOMERS' INTERNAL USE
                                                      Advance PM5384 S/UNI-1x155
Single Channel OC-3c ATM and POS Physical Layer Device

TYPICAL APPLICATIONS

TYPICAL STS-3C/STM-1 ATM SWITCH PORT APPLICATION

                          ATM Layer        UTOPIA Level 2            PM5384
                            Device             Interface          S/UNI-1x155

                                    TxClk                   TFCLK       RXD+/-       Optical
                                   TxEnb                    TENB             SD]  Transceiver
                             TxAdr[4:0]                     TADR[4:0]
                                  TxClav                    TCA         TXD+/-
                                  TxSOC                     TSOC
                                   TxPrty                   TPRTY
                          TxData[15:0]                      TDAT[15:0]
                                    RxClk                   RFCLK
                                   RxEnb                    RENB
                           RxAddr[4:0]                      RADR[4:0]
                                  RxClav                    RCA
                                  RxSOC                     RSOC
                                  RxPrty                    RPRTY
                          RxData[15:0]                      RDAT[15:0]

TYPICAL STS-3C/STM-1 PACKET-OVER-SONET/SDH APPLICATION

                                           POS-PHY Level 2

Link Layer Device                          Interface                 PM5384
                                                                  S/UNI-1x155

                          TFCLK                             TFCLK

                            TENB                            TENB
                          TPRTY                             TPRTY

                          TDAT[15:0]                        TDAT[15:0]

                          TMOD                              TMOD

                                     TSOP                   TSOP

                                     TEOP                   TEOP

                                TERR                        TERR        RXD+/-       Optical
                          TADR[4:0]                         TADR[4:0]         SD  Transceiver
                                                            PTPA
                                PTPA                        STPA        TXD+/-
                                STPA

                                RFCLK                       RFCLK
                                  RENB                      RENB
                                  RVAL                      RVAL
                                                            RPRTY
                                RPRTY                       RDAT[15:0]
                                                            RSOP
                          RDAT[15:0]                        REOP
                                  RSOP                      RERR
                                  REOP
                                  RERR

Head Office:                         To order documentation,                   All product documentation is available  PMC-2011690 (A1)
PMC-Sierra, Inc.                     send email to:                            on our web site at:
#105 - 8555 Baxter Place             document@pmc-sierra.com                   http://www.pmc-sierra.com                Copyright PMC-Sierra,
Burnaby, B.C. V5A 4V7                or contact the head office,               For corporate information,              Inc. 2001. All rights reserved.
Canada                               Attn: Document Coordinator                send email to:
Tel: 604.415.6000                                                              info@pmc-sierra.com                     SATURN and S/UNI are
Fax: 604.415.6200                                                                                                      registered trademarks of
                                                                                                                       PMC-Sierra, Inc.

                          PROPRIETARY AND CONFIDENTIAL TO PMC-SIERRA, INC., AND FOR ITS CUSTOMERS' INTERNAL USE
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved