电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

PI6C2405A-1L

器件型号:PI6C2405A-1L
器件类别:逻辑    逻辑   
厂商名称:Pericom Semiconductor Corporation (Diodes Incorporated)
厂商官网:https://www.diodes.com/
下载文档

器件描述

6C SERIES, PLL BASED CLOCK DRIVER, 5 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO8

参数
是否Rohs认证不符合
厂商名称Pericom Semiconductor Corporation (Diodes Incorporated)
零件包装代码SOIC
包装说明0.173 INCH, TSSOP-8
针数8
Reach Compliance Codecompli
ECCN代码EAR99
Is SamacsysN
系列6C
输入调节STANDARD
JESD-30 代码R-PDSO-G8
JESD-609代码e0
长度4.45 mm
逻辑集成电路类型PLL BASED CLOCK DRIVER
最大I(ol)0.008 A
功能数量1
反相输出次数
端子数量8
实输出次数5
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)NOT SPECIFIED
电源3.3 V
传播延迟(tpd)0.3 ns
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.2 ns
座面最大高度1.2 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度3 mm
最小 fmax133 MHz
Base Number Matches1

PI6C2405A-1L器件文档内容

                                                                                                      PI6C2405A

                                                                                         Zero-Delay Clock Buffer

Features                                                              Description

Maximum rated frequency: 133 MHz                                    The PI6C2405A is a PLL based, zero-delay buffer, with the ability
Low cycle-to-cycle jitter                                           to distribute five outputs of up to 133MHz at 3.3V. All the outputs
Input to output delay, less than 300ps                              are distributed from a single clock input CLKIN and output OUT0
Internal feedback allows outputs to be synchronized                 performs zero delay by connecting a feedback to PLL.

  to the clock input                                                  An internal feedback on OUT0 is used to synchronize the out-
5V tolerant input*                                                  puts to the input; the relationship between loading of this signal
Spread spectrum clock ready                                         and the outputs determines the input-output delay. PI6C2405A
Operates at 3.3V VDD                                                is able to track spread spectrum clocking for EMI reduction.
Packaging (Pb-free & Green available):                              PI6C2405A is characterized for both commercial and industrial
                                                                      operation.
   -8-pin, 150-mil SOIC (W)
   -8-pin, 173-mil TSSOP (L)                                          PI6C2405A-1H is a high-drive version of PI6C2405A-1

* CLKIN must reference the same voltage thresholds for the PLL to
  deliver zero delay skewing

Block Diagram                                                         Pin Configuration

                           PLL                         OUT0           CLKIN 1            8 OUT0
CLKIN                                                  OUT1            OUT2 2            7 OUT4
                                                       OUT2            OUT1 3            6 VDD
                PI6C2405A(1, 1H)                     OUT3             GND 4            5 OUT3
                                                       OUT4

Pin Description

Pin         Signal                  Description
                                    Input clock reference frequency (weak pull-down)
1           CLKIN                   Clock Outputs
                                    Ground
2, 3, 5, 7  OUT[1-4]                3.3V Supply
                                    Clockoutput, internal PLL feedback (weak pull-down)
4           GND

6           VDD

8           OUT0

                                                                   1                     PS8592D  09/22/04
                                                                                                                     PI6C2405A
                                                                                                     Zero Delay Clock Buffer

Zero Delay and Skew Control

CLKIN Input to OUTx Delay vs. Difference in Loading between OUT0 pin and OUTx pins

                                  800

CLKIN - Input to OUTx Delay (ps)  600

                                  400

                                  200

                                       0  -25  -20  -15           -10            -5      0  5  10    15                     20       25

                                  -200

                                  -400                                                                                PI6C2405A-1H
                                  -600

                                  -800                                                               PI6C2405A-1
                                  -900

-1000

                                                                  Output Load Difference: OUT0 Load - OUTx Load (pF)

The relationship between loading of the OUT0 signal and other outputs determines the input-output delay. Zero delay is achieved when
all outputs, including feedback, are loaded equally.

Maximum Ratings

  Supply Voltage to Ground Potential............................................................................................................................. 0.5V to +7.0V
  DC Input Voltage (Except CLKIN)......................................................................................................................0.5V to VDD +0.5V
  DC Input Voltage CLKIN .................................................................................................................................................... 0.5 to 7V
  Storage Temperature .................................................................................................................................................. 65C to +150C
  Maximum Soldering Temperature (10 seconds) ......................................................................................................................... 260C
  Junction Temperature .................................................................................................................................................................. 150C
  Static Discharge Voltage (per MIL-STD-883, Method 3015).................................................................................................. >2000V

Operating Conditions (VCC = 3.3V 0.3V)

Parameter                                                         Description                  Min.                   Max.           Units
                                                                                                3.0                    3.6             V
                                  VDD          Supply Voltage                                    0                     70             C
                                                                                                -40                    85
                                  TA           Commerical Operating Temperature                                        30             pF
                                                                                                                       15
                                               Industrial Operating Temperature                                         7

                                  CL           Load Capacitance, below 100 MHz

                                               Load Capacitance, from 100 MHz to 133

                                  CIN          Input Capacitance

                                                                                      2                                     PS8592D  09/22/04
                                                                                                              PI6C2405A
                                                                                              Zero Delay Clock Buffer

DC Electrical Characteristics for Industrial Temperature Devices

Parameter  Description                            Test Conditions                             Min.  Max.     Units
                                                                                               2.0   0.8       V
VIL        Input LOW Voltage                                                                                  A
                                                                                               2.4   50        V
VIH        Input HIGH Voltage                                                                        125      mA
                                                                                                     0.4
IIL        Input LOW Current           VIN = 0V
                                                                                                     54
IIH        Input HIGH Current VIN = VDD                                                              39

VOL        Output LOW Voltage IOL = -8mA(-1); IOL = 12mA(-1H)

VOH        Output HIGH Voltage IOH = -8mA(-1); IOH = -12mA(-1H)

IDD        Supply Current              Unloaded outputs 100 MHz, Select inputs at VDD or GND
                                       Unloaded outputs 66 MHz, CLKIN

AC Electrical Characteristics for Industrial Temperature Devices

Parameter  Description                            Test Conditions                      Min.   Typ. Max. Units
                                                                                        10
FO         Output Frequency            30pF load                                        10          100
                                                                                        40                    MHz
                                       15pF load                                        45
                                                                                        40          133
                                                                                        45
           Duty Cycle(1) (-1)          Measured at VDD/2, FOUT < 66.67MHz, 30pF load                60
                                                                                         1
tDC                                    Measured at VDD/2, FOUT < 45MHz 15pF load              50    55       %
                                       Measured at VDD/2, FOUT < 100MHz 15pF load
           Duty Cycle(1) (-1H)                                                                      60

                                       Measured at VDD/2, FOUT < 45MHz 30pF load                    55

           Rise Time(1)(-1)            Measured between 0.8V and 2.0V, 30pF load                    2.2
tR                                     Measured between 0.8V and 2.0V, 15pF load
                                                                                                    1.5

           Rise Time(1)(-1H)           Measured between 0.8V and 2.0V, 30pF load                    1.5
                                                                                                               ns
           Fall Time(1)(-1)            Measured between 0.8V and 2.0V, 30pF load
tF                                     Measured between 0.8V and 2.0V, 15pF load                    2.2

                                                                                                    1.5

           Fall Time(1)(-1H)           Measured between 0.8V and 2.0V, 30pF load                    1.5

tsk(o)     Output to Output            All outputs equally loaded                                   200
           skew (-1, -1H)(1)

           Delay, CLKIN Rising

t0         Edge to OUT0 Rising Measured at VDD/2                                              0     300 ps
           Edge(1)

tSK(D)     Device-to-device            Measured at VDD/2 on OUT0 pins of device               0     600
           skew(1)

tSLEW      Output slew rate (1)        Measured between 0.8V and 2.0V on -1H device                          V/ns
                                       using Test Circuit #2

tJIT       Cycle-to-Cycle Jitter       Measured at 66.67 MHz, loaded 30pF load                      200      ps
           (-1, -1H)

tLOCK      PLL Lock time (1)           Stable power supply, valid clocks presented on               1.0 ms
                                       CLKIN pin

Notes:
1. See Switching Waveforms on page 5.

                                                  3                                                 PS8592D  09/22/04
                                                                                                        PI6C2405A
                                                                                        Zero Delay Clock Buffer

DC Electrical Characteristics for Commercial Temperature Devices

Parameter  Description                            Test Conditions                               Min.  Max.     Units
                                                                                                 2.0   0.8       V
VIL        Input LOW Voltage                                                                                    A
                                                                                                 2.4   50        V
VIH        Input HIGH Voltage                                                                          125      mA
                                                                                                       0.4
IIL        Input LOW Current           VIN = 0V
                                                                                                       54
IIH        Input HIGH Current VIN = VDD                                                                39

VOL        Output LOW Voltage IOL = -8mA(-1); IOL = 12mA(-1H)

VOH        Output HIGH Voltage IOH = -8mA(-1); IOH = -12mA(-1H)

IDD        Supply Current              Unloaded outputs 100 MHz, Select inputs at VDD or GND
                                       Unloaded outputs 66.67 MHz, select inputs at VDD or GND

AC Electrical Characteristics for Commercial Temperature Devices

Parameter  Description                            Test Conditions                   Min. Typ. Max. Units

FO         Output Frequency            30pF load                                    10                100      MHz
                                       15pF load
                                                                                    10                133

tDC        Duty Cycle(1) (-1)          Measured at VDD/2, FO < 66 MHz, 30pF load 40             50    60       %

           Duty Cycle(1) (-1H)         Measured at VDD/2, FO < 66 MHz, 30pF load 45             50    55

           Rise Time(1) @ 30pF                                                                        2.2

tR         Rise Time(1) @ 15pF         Measured between 0.8V and 2.0V                                 1.5

           Rise Time(1) @ 30pF (-1H)                                                                  1.5
           Fall Time(1) @ 30pF                                                                                   ns

                                                                                                      2.2

tF         Fall Time(1) @ 15pF         Measured between 0.8V and 2.0V                                 1.5

           Fall Time(1) @ 30pF (-1H)                                                                  1.5

tsk(o)     Output to Output skew (-1,  All outputs equally loaded                                     200
           -1H)(1)

           Input to output delay,                                                                              ps

t0         CLKIN Rising Edge to        Measured at VDD/2                                        0     300
           OUT0 Rising Edge(1)

tSK(D)     Device-to-device skew(1)    Measured at VDD/2 on OUT0 pins of device                 0     600

tSLEW      Output slew rate (1)        Measured between 0.8V and 2.0V on -1H        1                          V/ns
                                       device using Test Circuit #2

tJIT       Cycle-to-Cycle Jitter       Measured at 66.67 MHz, loaded 30pF load                        200 ps
           (-1, -1H)

tLOCK      PLL Lock time (1)           Stable power supply, valid clocks presented                    1.0 ms
                                       on CLKIN pin

Notes:
1. See Switching Waveforms on page 5.

                                                  4                                                   PS8592D  09/22/04
                                                                                                          PI6C2405A
                                                                                          Zero Delay Clock Buffer

Switching Waveforms

Duty Cycle Timing                            VDD/2     thigh        tlow                  tDC =  thigh
All Outputs Rise/Fall Time                              VDD/2        VDD/2                       thigh+tlow
Output-Output Skew
                                                 2.0V               2.0V                  3.3V
                                              0.8V
                                 OUTPUT                             0.8V           0V
                                               tR
                                                                          tF

                                 OUTPUT      VDD/2
                                 OUTPUT
                                                          VDD/2
                                                           tSK(O)

Device-Device Skew

                            OUTPUT Device 1  VDD/2

                            OUTPUT Device 2               VDD/2
                                                            tSK(D)
Input-Output Propagation Delay
                                                            VDD/2
                                    INPUT     VDD/2           t0
                                 OUTPUT

0.1F               VDD                      CLK out   0.1F                  VDD                1k-ohm
0.1F                   OUTPUTS              CLOAD     0.1F                     OUTPUTS                        CLK out

                    VDD                                                       VDD                1k-ohm 10pF
                    GND                                                       GND
                            GND                                                    GND

                 Test Circuit 1                                                    Test Circuit 2
Test Circuit for all parameters except tSLEW              Test Circuit for tSLEW ,Output slew rate on 1H device

                                                       5                                         PS8592D                 09/22/04
                                                                                                                 PI6C2405A
                                                                                                 Zero Delay Clock Buffer

Packaging Mechanical: 8-Pin SOIC (W)

                                                         8

                       .149 3.78                                             .0099  0.25  x 45
                       .157 3.99                                             .0196  0.50

              1                                                        0-8                      .0075 0.19
                                                                                                 .0098 0.25
            .189 4.80  .053 1.35
            .196 5.00  .068 1.75                                             0.40 .016
                                                                             1.27 .050
.016                                    SEATING PLANE
.026                                                                           .2284
0.406                                                                          .2440
0.660                                                                           5.80
REF                                                                             6.20

.050                     .0040 0.10
BSC                      .0098 0.25

1.27  .013 0.330
      .020 0.508
                                                               X.XX DENOTES DIMENSIONS
                                                               X.XX IN MILLIMETERS

Packaging Mechanical: 8-Pin TSSOP (L)

                                                            6                                                PS8592D  09/22/04
                                                                                                               PI6C2405A
                                                                                               Zero Delay Clock Buffer

Ordering Information for Commercial Operating Ranges

Ordering Code    Package Code                         Package Description

PI6C2405A-1W     W                                    8-pin 150-mil SOIC

PI6C2405A-1WE    W                                    Pb-free & Green, 8-pin 150-mil SOIC

PI6C2405A-1HW    W                                    8-pin 150-mil SOIC

PI6C2405A-1HWE   W                                    Pb-free & Green, 8-pin 150-mil SOIC

PI6C2405A-1L     L                                    8-pin 173-mil TSSOP

PI6C2405A-1LE    L                                    Pb-free & Green, 8-pin 173-mil TSSOP

PI6C2405A-1HL    L                                    8-pin 173-mil TSSOP

PI6C2405A-1HLE   L                                    Pb-free & Green, 8-pin 173-mil TSSOP

Ordering Information for Industrial Operating Ranges

Ordering Code    Package Code                                            Package Description
                                                      8-pin 150-mil SOIC
PI6C2405A1WI     W                                    Pb-free & Green, 8-pin 150-mil SOIC
                                                      8-pin 150-mil SOIC
PI6C2405A-1WIE   W                                    Pb-free & Green, 8-pin 150-mil SOIC
                                                      8-pin 173-mil TSSOP
PI6C2405A-1HWI   W                                    Pb-free & Green, 8-pin 173-mil TSSOP
                                                      8-pin 173-mil TSSOP
PI6C2405A-1HWIE  W                                    Pb-free & Green, 8-pin 173-mil TSSOP

PI6C2405A-1LI    L

PI6C2405A-1LIE   L

PI6C2405A-1HLI   L

PI6C2405A-1HLIE  L

Notes:
1. Thermal characteristics can be found on the company web site at www.pericom.com/packaging/
2. X = Tape/Reel

                 Pericom Semiconductor Corporation 1-800-435-2336 www.pericom.com          PS8592D  09/22/04
                                                                     7
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
搜索索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved