电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

NLSX4373

器件型号:NLSX4373
器件类别:半导体    逻辑   
厂商名称:ON Semiconductor
厂商官网:http://www.onsemi.cn
下载文档

器件描述

4000/14000/40000 SERIES, DUAL 1-BIT DRIVER, TRUE OUTPUT, PDSO8

4000/14000/40000 系列, 双 1位 驱动, 实输出, PDSO8

参数
NLSX4373功能数量 2
NLSX4373端子数量 8
NLSX4373最大工作温度 85 Cel
NLSX4373最小工作温度 -40 Cel
NLSX4373最大供电/工作电压 5.5 V
NLSX4373最小供电/工作电压 1.5 V
NLSX4373额定供电电压 2.8 V
NLSX4373端口数 2
NLSX4373加工封装描述 LEAD FREE, SOP-8
NLSX4373状态 ACTIVE
NLSX4373工艺 CMOS
NLSX4373包装形状 RECTANGULAR
NLSX4373包装尺寸 SMALL OUTLINE
NLSX4373表面贴装 Yes
NLSX4373端子形式 GULL WING
NLSX4373端子间距 1.27 mm
NLSX4373端子位置 DUAL
NLSX4373包装材料 PLASTIC/EPOXY
NLSX4373温度等级 INDUSTRIAL
NLSX4373系列 4000/14000/40000
NLSX4373输出特性 O-DRN
NLSX4373逻辑IC类型 DRIVER
NLSX4373位数 1
NLSX4373输出极性 TRUE
NLSX4373传播延迟TPD 1000 ns

文档预览

NLSX4373器件文档内容

NLSX4373

2-Bit 20 Mb/s Dual-Supply                                                             http://onsemi.com
Level Translator
                                                                                                         MARKING
  The NLSX4373 is a 2-bit configurable dual-supply bidirectional                                        DIAGRAMS
auto sensing translator that does not require a directional control pin.
The VCC I/O and VL I/O ports are designed to track two different                 8       UDFN8                   VFM
power supply rails, VCC and VL respectively. The VCC supply rail is       1           MU SUFFIX                    G
configurable from 1.5 V to 5.5 V while VL supply rail is configurable                 CASE 517AJ
to 1.5 V to 5.5 V. This allows voltage logic signals on the VL side to
be translated into lower, higher or equal value voltage logic signals                 VF = Specific Device Code
on the VCC side, and vice-versa.                                                      M = Date Code
                                                                                      G = Pb-Free Package
  The NLSX4373 translator has open-drain outputs with integrated
10 kW pullup resistors on the I/O lines. The integrated pullup            8                SO-8          8
resistors are used to pullup the I/O lines to either VL or VCC. The             1       D SUFFIX             SX4373
NLSX4373 is an excellent match for open-drain applications such as                      CASE 751             ALYW G
the I2C communication bus.                                                                                        G

Features                                                                                                 1

VL can be Less than, Greater than or Equal to VCC                                A    = Assembly Location
Wide VCC Operating Range: 1.5 V to 5.5 V
                                                                                   L    = Wafer Lot
   Wide VL Operating Range: 1.5 V to 5.5 V
                                                                                   Y    = Year
High-Speed with 20 Mb/s Guaranteed Date Rate
Low Bit-to-Bit Skew                                                              W    = Work Week
Enable Input and I/O Lines have Overvoltage Tolerant (OVT) to
                                                                                   G = Pb-Free Package
   5.5 V
                                                                                                         8
Nonpreferential Powerup Sequencing
Integrated 10 kW Pullup Resistors                                                     Micro8                   4373
Small packaging: UDFN8, SO-8, Micro8
This is a Pb-Free Device                                                              DM SUFFIX                AYW G

Typical Applications                                                      1             CASE 846A                G

I2C, SMBus, PMBus                                                                                      1
Low Voltage ASIC Level Translation
Mobile Phones, PDAs, Cameras                                                     A    = Assembly Location

Important Information                                                              Y    = Year

ESD Protection for All Pins                                                      W    = Work Week

   - Human Body Model (HBM) > 7000 V                                               G = Pb-Free Package

                                                                                   ORDERING INFORMATION

                                                                          Device        Package          Shipping

                                                                          NLSX4373MUTAG UDFN8 3000/Tape & Reel
                                                                                                       (Pb-Free)

                                                                          NLSX4373DR2G    SO-8 2500/Tape & Reel
                                                                                        (Pb-Free)

                                                                          NLSX4373DMR2G Micro8 4000/Tape & Reel
                                                                                                       (Pb-Free)

                                                                          For information on tape and reel specifications,
                                                                           including part orientation and tape sizes, please
                                                                           refer to our Tape and Reel Packaging Specification
                                                                           Brochure, BRD8011/D.

Semiconductor Components Industries, LLC, 2009  1                                             Publication Order Number:
                                                                                                                 NLSX4373/D
December, 2009 - Rev. 3
                                                    NLSX4373

                                                     LOGIC DIAGRAM
                                                                                 VL VCC GND

                                        EN

                                    I/O VL1                             I/O VCC1

                                    I/O VL2                             I/O VCC2

                                                PIN ASSIGNMENTS

      VL 1              8 VCC             VL 1              8 VCC             VL             1              8     VCC
I/O VL1 2               7 I/O VCC1  I/O VL1 2               7 I/O VCC1  I/O VL1                                   I/O VCC1
I/O VL2 3               6 I/O VCC2  I/O VL2 3               6 I/O VCC2  I/O VL2              2              7     I/O VCC2
                        5 EN                                5 EN                                                  EN
   GND 4                               GND 4                               GND               3              6

                                                                                             4              5

             UDFN8                               SOIC-8                                           Micro8
            (Top View)                          (Top View)                                      (Top View)

PIN ASSIGNMENT                                              FUNCTION TABLE
                                                                   EN
    Pins                   Description                              L                          Operating Mode
                                                                    H                                   Hi-Z
VCC         VCC Input Voltage
VL          VL Input Voltage                                                                 I/O Buses Connected
GND         Ground

EN          Output Enable

I/O VCCn    VCC I/O Port, Referenced to VCC
I/O VLn     VL I/O Port, Referenced to VL

                                                http://onsemi.com
                                                             2
                                                 NLSX4373

MAXIMUM RATINGS

Symbol                        Parameter                             Value                         Condition   Unit

VCC      High-side DC Supply Voltage                                -0.3 to +7.0                              V

VL       High-side DC Supply Voltage                                -0.3 to +7.0                              V

I/O VCC VCC-Referenced DC Input/Output Voltage                    -0.3 to (VCC + 0.3)                         V

I/O VL VL-Referenced DC Input/Output Voltage                      -0.3 to (VL + 0.3)                          V

VEN      Enable Control Pin DC Input Voltage                        -0.3 to +7.0                              V

II/O_SC Short-Circuit Duration (I/O VL and I/O VCC to GND)          40                 Continuous             mA

TSTG     Storage Temperature                                        -65 to +150                               C

Stresses exceeding Maximum Ratings may damage the device. Maximum Ratings are stress ratings only. Functional operation above the
Recommended Operating Conditions is not implied. Extended exposure to stresses above the Recommended Operating Conditions may affect
device reliability.

RECOMMENDED OPERATING CONDITIONS

Symbol                                Parameter                                        Min               Max  Unit
                                                                                        1.5
    VCC  High-side Positive DC Supply Voltage                                           1.5              5.5  V
                                                                                       GND
    VL   High-side Positive DC Supply Voltage                                          GND               5.5  V
                                                                                       -40
    VEN  Enable Control Pin Voltage                                                                      5.5  V

    VIO  Enable Control Pin Voltage                                                                      5.5  V

    TA   Operating Temperature Range                                                                     +85  C

                         VL                                                                  VCC

                              PU1             One-Shot            One-Shot            PU2
                                                Block                Block
                 RPullup                                                                        RPullup
                 10 kW                                      Gate                                10 kW
                                                            Bias

                 I/O VL                                       N                              I/O VCC
                                      Figure 1. Block Diagram (1 I/O Line)

                                                 http://onsemi.com
                                                              3
                                                 NLSX4373

DC ELECTRICAL CHARACTERISTICS (VCC = 1.5 V to 5.5 V and VL = 1.5 V to 5.5 V, unless otherwise specified)
                                                                                                                                            -405C to +855C

Symbol  Parameter                                Test Conditions                                  Typ
                                                                                  Min (Notes 1, 2) Max Unit

VIHC I/O VCC Input HIGH Voltage                                                   VCC - 0.4  -                                                              -     V

VILC I/O VCC Input LOW Voltage                                                    -          -                                                              0.15  V

VIHL I/O VL Input HIGH Voltage                                                    VL - 0.2   -                                                              -     V

VILL I/O VL Input LOW Voltage                                                     -          -                                                              0.15  V

VIH Control Pin Input HIGH Voltage                                                VL - 0.2   -                                                              -     V

VIL Control Pin Input LOW Voltage                                                 -          -                                                              0.15  V

VOHC I/O VCC Output HIGH Voltage                 I/O VCC Source Current = 20 mA   2/3 * VCC  -                                                              -     V

VOLC I/O VCC Output LOW Voltage                  I/O VCC Sink Current = 20 mA     -          -                                                              1/3 * VCC V

VOHL I/O VL Output HIGH Voltage                  I/O VL Source Current = 20 mA    2/3 * VL   -                                                              -     V

VOLL I/O VL Output LOW Voltage                   I/O VL Sink Current = 20 mA      -          -                                                              1/3 * VL V

IQVCC VCC Supply Current                         I/O VCC and I/O VL Unconnected,  -          0.5                                                            2.0   mA

                                                 VEN = VL

IQVL VL Supply Current                           I/O VCC and I/O VL Unconnected,  -          0.3                                                            1.5   mA

                                                 VEN = VL

ITS-VCC VCC Tristate Output Mode Supply Current  I/O VCC and I/O VL Unconnected,  -          0.1                                                            1.0   mA

                                                 VEN = GND

ITS-VL VL Tristate Output Mode Supply Current    I/O VCC and I/O VL Unconnected,  -          0.1                                                            1.0   mA

                                                 VEN = GND

IOZ I/O Tristate Output Mode Leakage Current     TA = +25C                       -          0.1                                                            1.0   mA

RPU Pullup Resistor I/O VL and VCC               TA = +25C                       -          10                                                             -     kW

1. Typical values are for VCC = +2.8 V, VL = +1.8 V and TA = +25C.
2. All units are production tested at TA = +25C. Limits over the operating temperature range are guaranteed by design.

                                                 http://onsemi.com
                                                              4
                                               NLSX4373

TIMING CHARACTERISTICS - RAIL-TO-RAIL DRIVING CONFIGURATIONS
(I/O test circuit of Figures 2 and 3, CLOAD = 15 pF, driver output impedance v 50 W, RLOAD = 1 MW)

                                                                                                        -405C to +855C
                                                                                                        (Notes 3 and 4)

Symbol                     Parameter           Test Conditions                                      Min  Typ             Max Unit

VL = 1.5 V, VCC = 5.5 V

tRVCC I/O VCC Risetime                                                                                                   15 ns

tFVCC I/O VCC Falltime                                                                                                   20 ns

tRVL    I/O VL Risetime                                                                                                  30 ns

tFVL    I/O VL Falltime                                                                                                  10 ns

tPDVL-VCC Propagation Delay (Driving I/O VL)                                                                             20 ns

tPDVCC-VL Propagation Delay (Driving I/O VCC)                                                                            20 ns

tPPSKEW Part-to-Part Skew                                                                                                5 nS

        Maximum Data Rate                                                                           20                   Mb/s

VL = 1.8 V, VCC = 2.8 V

tRVCC I/O VCC Risetime                                                                                                   15 ns

tFVCC I/O VCC Falltime                                                                                                   15 ns

tRVL    I/O VL Risetime                                                                                                  25 ns

tFVL    I/O VL Falltime                                                                                                  10 ns

tPDVL-VCC Propagation Delay (Driving I/O VL)                                                                             15 ns

tPDVCC-VL Propagation Delay (Driving I/O VCC)                                                                            15 ns

tPPSKEW Part-to-Part Skew                                                                                                5 nS

        Maximum Data Rate                                                                           20                   Mb/s

VL = 2.5 V, VCC = 3.6 V

tRVCC I/O VCC Risetime                                                                                                   15 ns

tFVCC I/O VCC Falltime                                                                                                   10 ns

tRVL    I/O VL Risetime                                                                                                  15 ns

tFVL    I/O VL Falltime                                                                                                  10 ns

tPDVL-VCC Propagation Delay (Driving I/O VL)                                                                             15 ns

tPDVCC-VL Propagation Delay (Driving I/O VCC)                                                                            15 ns

tPPSKEW Part-to-Part Skew                                                                                                5 nS

        Maximum Data Rate                                                                           20                   Mb/s

VL = 2.8 V, VCC = 1.8 V

tRVCC I/O VCC Risetime                                                                                                   25 ns

tFVCC I/O VCC Falltime                                                                                                   10 ns

tRVL    I/O VL Risetime                                                                                                  20 ns

tFVL    I/O VL Falltime                                                                                                  15 ns

tPDVL-VCC Propagation Delay (Driving I/O VL)                                                                             15 ns

tPDVCC-VL Propagation Delay (Driving I/O VCC)                                                                            15 ns

tPPSKEW Part-to-Part Skew                                                                                                5 nS

        Maximum Data Rate                                                                           20                   Mb/s

3. Typical values are for VCC = +3.3 V, VL = +1.8 V and TA = +25C.
4. All units are production tested at TA = +25C. Limits over the operating temperature range are guaranteed by design.

                                               http://onsemi.com
                                                            5
                                               NLSX4373

TIMING CHARACTERISTICS - RAIL-TO-RAIL DRIVING CONFIGURATIONS
(I/O test circuit of Figures 2 and 3, CLOAD = 15 pF, driver output impedance v 50 W, RLOAD = 1 MW)

                                                                                                        -405C to +855C
                                                                                                        (Notes 3 and 4)

Symbol                     Parameter           Test Conditions                                      Min  Typ             Max Unit

VL = 3.6 V, VCC = 2.5 V

tRVCC I/O VCC Risetime                                                                                                   15 ns

tFVCC I/O VCC Falltime                                                                                                   10 ns

tRVL    I/O VL Risetime                                                                                                  15 ns

tFVL    I/O VL Falltime                                                                                                  15 ns

tPDVL-VCC Propagation Delay (Driving I/O VL)                                                                             15 ns

tPDVCC-VL Propagation Delay (Driving I/O VCC)                                                                            15 ns

tPPSKEW Part-to-Part Skew                                                                                                5 nS

        Maximum Data Rate                                                                           20                   Mb/s

VL = 5.5 V, VCC = 1.5 V

tRVCC I/O VCC Risetime                                                                                                   30 ns

tFVCC I/O VCC Falltime                                                                                                   10 ns

tRVL    I/O VL Risetime                                                                                                  15 ns

tFVL    I/O VL Falltime                                                                                                  20 ns

tPDVL-VCC Propagation Delay (Driving I/O VL)                                                                             20 ns

tPDVCC-VL Propagation Delay (Driving I/O VCC)                                                                            20 ns

tPPSKEW Part-to-Part Skew                                                                                                5 nS

        Maximum Data Rate                                                                           20                   Mb/s

3. Typical values are for VCC = +3.3 V, VL = +1.8 V and TA = +25C.
4. All units are production tested at TA = +25C. Limits over the operating temperature range are guaranteed by design.

TIMING CHARACTERISTICS - OPEN DRAIN DRIVING CONFIGURATIONS
(I/O test circuit of Figures 4 and 5, CLOAD = 15 pF, driver output impedance v 50 W, RLOAD = 1 MW)

                                                                                                        -405C to +855C
                                                                                                        (Notes 5 and 6)

Symbol                     Parameter           Test Conditions                                      Min Typ              Max Unit

+1.5 v VL v VCC v +5.5 V                                                                                                 400 ns
                                                                                                                          50 ns
tRVCC I/O VCC Risetime                                                                                                   400 ns
                                                                                                                          60 ns
tFVCC I/O VCC Falltime                                                                                                   1000 ns
                                                                                                                         1000 ns
tRVL    I/O VL Risetime                                                                                                   50 nS

tFVL    I/O VL Falltime                                                                                                            Mb/s

tPDVL-VCC Propagation Delay (Driving I/O VL)

tPDVCC-VL Propagation Delay (Driving I/O VCC)

tPPSKEW Part-to-Part Skew

MDR Maximum Data Rate                                                                               2

5. Typical values are for VCC = +3.3 V, VL = +1.8 V and TA = +25C.
6. All units are production tested at TA = +25C. Limits over the operating temperature range are guaranteed by design.

                                               http://onsemi.com
                                                            6
                                             NLSX4373

                                           TEST SETUPS

  VL                    NLSX4373  VCC                   VL                    NLSX4373       VCC
Source                                                                   EN                 I/O VCC
                  EN
        I/O VL                              I/O VCC  I/O VL                                     Source
                                          CLOAD        CLOAD
                                  RLOAD
                                                               RLOAD

    Figure 2. Rail-to-Rail Driving I/O VL                      Figure 3. Rail-to-Rail Driving I/O VCC

VL                     NLSX4373   VCC                   VL                    NLSX4373       VCC
                                                                         EN                 I/O VCC
                   EN

        I/O VL                             I/O VCC   VCC
                                           CLOAD        CLOAD

                                  RLOAD                        RLOAD

    Figure 4. Open-Drain Driving I/O VL                        Figure 5. Open-Drain Driving I/O VCC

  I/O VL           tRISE/FALL v        tPD_VL-VCC    I/O VCC             tRISE/FALL v 3 ns     tPD_VCC-VL
90%               3 ns           tR-VCC             90%                 tF-VL              tR-VL
50%                                                 50%
10%               tF-VCC                            10%

I/O VCCtPD_VL-VCC                                      I/O VLtPD_VCC-VL
             90%
             50%                                                  90%
             10%                                                  50%
                                                                  10%

                       Figure 6. Definition of Timing Specification Parameters

                                           http://onsemi.com
                                                        7
                                             NLSX4373

                                             VCC

    PULSE                                                                 R1              2xVCC
GENERATOR                                                                                 OPEN

                                                 DUT            CL  RL
                                       RT

                                       Test                     Switch

                           tPZH, tPHZ                               Open

                           tPZL, tPLZ                           2 x VCC

                           CL = 15 pF or equivalent (Includes jig and probe capacitance)
                           RL = R1 = 50 kW or equivalent
                           RT = ZOUT of pulse generator (typically 50 W)

                           Figure 7. Test Circuit for Enable/Disable Time Measurement

              tR           tF                               EN      50%                          VL
Input                                   VCC          Output
                      90%                GND          Output                tPZL tPLZ     10%    GND
             tPLH    50%                                                50%               90%
Output              10%           tPHL                                                           HIGH
                     90%                                                    tPZH tPHZ            IMPEDANCE
                    50%             tF                                  50%                      VOL
                   10%
                                                                                                 VOH
                   tR                                                                            HIGH
                                                                                                 IMPEDANCE

Figure 8. Timing Definitions for Propagation Delays and Enable/Disable Measurement

                                       http://onsemi.com
                                                    8
NLSX4373

APPLICATIONS INFORMATION

Level Translator Architecture                                   parameters listed in the data sheet assume that the output
  The NLSX4373 auto sense translator provides                   impedance of the drivers connected to the translator is less
                                                                than 50 kW.
bi-directional voltage level shifting to transfer data in
multiple supply voltage systems. This device has two            Enable Input (EN)
supply voltages, VL and VCC, which set the logic levels on        The NLSX4373 has an Enable pin (EN) that provides
the input and output sides of the translator. When used to
transfer data from the VL to the VCC ports, input signals       tri-state operation at the I/O pins. Driving the Enable pin
referenced to the VL supply are translated to output signals    to a low logic level minimizes the power consumption of
with a logic level matched to VCC. In a similar manner, the     the device and drives the I/O VCC and I/O VL pins to a high
VCC to VL translation shifts input signals with a logic level   impedance state. Normal translation operation occurs
compatible to VCC to an output signal matched to VL.            when the EN pin is equal to a logic high signal. The EN pin
                                                                is referenced to the VL supply and has Overvoltage
  The NLSX4373 consists of two bi-directional channels          Tolerant (OVT) protection.
that independently determine the direction of the data flow
without requiring a directional pin. The one-shot circuits      Power Supply Guidelines
are used to detect the rising or falling input signals. In        During normal operation, supply voltage VL can be
addition, the one shots decrease the rise and fall time of the
output signal for high-to-low and low-to-high transitions.      greater than, less than or equal to VCC. The sequencing of
                                                                the power supplies will not damage the device during the
  Each input/output channel has an internal 10 kW pull.         power up operation.
The magnitude of the pullup resistors can be reduced by
connecting external resistors in parallel to the internal         For optimal performance, 0.01 mF to 0.1 mF decoupling
10 kW resistors.                                                capacitors should be used on the VL and VCC power supply
                                                                pins. Ceramic capacitors are a good design choice to filter
Input Driver Requirements                                       and bypass any noise signals on the voltage lines to the
  The rise (tR) and fall (tF) timing parameters of the open     ground plane of the PCB. The noise immunity will be
                                                                maximized by placing the capacitors as close as possible to
drain outputs depend on the magnitude of the pull-up            the supply and ground pins, along with minimizing the
resistors. In addition, the propagation times (tPD), skew       PCB connection traces.
(tPSKEW) and maximum data rate depend on the impedance
of the device that is connected to the translator. The timing

http://onsemi.com
             9
                                                      NLSX4373

                                              PACKAGE DIMENSIONS

                                                 UDFN8 1.8 x 1.2, 0.4P
                                                    CASE 517AJ-01
                                                          ISSUE O

                       D            AB                                            NOTES:
                                                                                   1. DIMENSIONING AND TOLERANCING PER
        0.10 C                  E                  L1                               ASME Y14.5M, 1994.
                                                                                   2. CONTROLLING DIMENSION: MILLIMETERS.
      PIN ONE                                              DETAIL A                3. DIMENSION b APPLIES TO PLATED
REFERENCE                                                                               TERMINAL AND IS MEASURED BETWEEN
                                                                    NOTE 5              0.15 AND 0.30 mm FROM TERMINAL TIP.
0.10 C                                                                             4. MOLD FLASH ALLOWED ON TERMINALS
          TOP VIEW                                                                      ALONG EDGE OF PACKAGE. FLASH MAY
                                                                                        NOT EXCEED 0.03 ONTO BOTTOM
0.05 C                    (A3)                                                          SURFACE OF TERMINALS.
                                                                                   5. DETAIL A SHOWS OPTIONAL
                                    A                                                   CONSTRUCTION FOR TERMINALS.

0.05 C                                                                                         MILLIMETERS

                                A1        C   SEATING                                   DIM MIN MAX
                SIDE VIEW                     PLANE                                       A 0.45 0.55
                                                                                         A1 0.00 0.05
          e/2                e      DETAIL A                                             A3 0.127 REF
                                                                                          b 0.15 0.25
(b2)                                8X L                                                 b2 0.30 REF
                                                                                          D 1.80 BSC
                    1     4                                                               E 1.20 BSC
                                                                                          e 0.40 BSC
                                                                                          L 0.45 0.55
                                                                                         L1 0.00 0.03
                                                                                         L2 0.40 REF

(L2)                                                                              MOUNTING FOOTPRINT
                                                                                  SOLDERMASK DEFINED
                8         5         8X b
                                         0.10 M
                BOTTOM VIEW              0.05 M  CAB                          7X          8X
                                                 C NOTE 3
                                                                            0.22        0.66

                                                                                     1                  1.50
                                                                            0.32
                                                                                                 0.40 PITCH

                                                                                        DIMENSIONS: MILLIMETERS

                                                 http://onsemi.com
                                                             10
                                                           NLSX4373

                                                   PACKAGE DIMENSIONS

                                                           SO-8
                                                      CASE 751-07

                                                        ISSUE AJ

           -X-                                                                                 NOTES:
                         A                                                                      1. DIMENSIONING AND TOLERANCING PER
                                                                                                     ANSI Y14.5M, 1982.
           8                5                                                                   2. CONTROLLING DIMENSION: MILLIMETER.
                                                                                                3. DIMENSION A AND B DO NOT INCLUDE
        B                      S  0.25 (0.010) M Y M                                                 MOLD PROTRUSION.
-Y-                                                                                            4. MAXIMUM MOLD PROTRUSION 0.15 (0.006)
              1                                                                                      PER SIDE.
-Z-                             4                                                               5. DIMENSION D DOES NOT INCLUDE DAMBAR
        H                                                                                            PROTRUSION. ALLOWABLE DAMBAR
                                                                                     K               PROTRUSION SHALL BE 0.127 (0.005) TOTAL
                                                                                                     IN EXCESS OF THE D DIMENSION AT
                                                                                                     MAXIMUM MATERIAL CONDITION.
                                                                                                6. 751-01 THRU 751-06 ARE OBSOLETE. NEW
                                                                                                     STANDARD IS 751-07.

              G                                                                                           MILLIMETERS  INCHES

                                                                                                       DIM MIN MAX MIN MAX

                                  C                   N X 45_                                          A 4.80 5.00 0.189 0.197

                                          SEATING                                                      B 3.80 4.00 0.150 0.157
                                          PLANE
                                                                                                       C 1.35 1.75 0.053 0.069

                                                                                                       D 0.33 0.51 0.013 0.020

                                        0.10 (0.004)                                                   G  1.27 BSC     0.050 BSC

                                                                                                       H 0.10 0.25 0.004 0.010

                 D                                    M                                 J              J 0.19 0.25 0.007 0.010

                                                                                                       K 0.40 1.27 0.016 0.050

                                                                                                       M  0_ 8_ 0_ 8_

              0.25 (0.010) M Z Y S X S                                                                 N 0.25 0.50 0.010 0.020

                                                                                                       S 5.80 6.20 0.228 0.244

                                                   SOLDERING FOOTPRINT*

                                                                                        1.52
                                                                                        0.060

                                         7.0                                             4.0
                                        0.275                                           0.155

                                         0.6                                            1.270
                                        0.024                                           0.050

                                                                                          SCALE 6:1
                                                                                                mm
                                                                                               inches

                                  *For additional information on our Pb-Free strategy and soldering
                                   details, please download the ON Semiconductor Soldering and
                                   Mounting Techniques Reference Manual, SOLDERRM/D.

                                                      http://onsemi.com
                                                                  11
                                                                    NLSX4373

                                                            PACKAGE DIMENSIONS

                                                                       Micro8t
                                                                   CASE 846A-02

                                                                       ISSUE H

                      D                                               NOTES:
                                    E                                   1. DIMENSIONING AND TOLERANCING PER ANSI Y14.5M, 1982.
                                                                        2. CONTROLLING DIMENSION: MILLIMETER.
                                                                        3. DIMENSION A DOES NOT INCLUDE MOLD FLASH, PROTRUSIONS OR GATE
                                                                            BURRS. MOLD FLASH, PROTRUSIONS OR GATE BURRS SHALL NOT EXCEED
                                                                            0.15 (0.006) PER SIDE.

                  HE                                                  4. DIMENSION B DOES NOT INCLUDE INTERLEAD FLASH OR PROTRUSION.
        PIN 1 ID e
                                                                                 INTERLEAD FLASH OR PROTRUSION SHALL NOT EXCEED 0.25 (0.010) PER
         SEATING
                                                                                 SIDE.
-T- PLANE
     0.038 (0.0015)                                                   5. 846A-01 OBSOLETE, NEW STANDARD 846A-02.

                                                                                                MILLIMETERS                   INCHES

                                                                                      DIM MIN NOM MAX                    MIN                                  NOM MAX

                                                                                      A  --      --                1.10  --                                   --  0.043

                          b 8 PL                                                      A1 0.05    0.08              0.15  0.002 0.003 0.006
                              0.08 (0.003) M T B S A S
                                                                                      b  0.25    0.33              0.40  0.010 0.013 0.016

                                                                                      c  0.13    0.18              0.23  0.005 0.007 0.009

                                                                                      D  2.90    3.00              3.10  0.114 0.118 0.122

                                                                                      E  2.90    3.00              3.10  0.114 0.118 0.122

                                                                                      e         0.65 BSC                      0.026 BSC

                                                                                      L  0.40    0.55              0.70  0.016 0.021 0.028

                                                                                      H E 4.75   4.90              5.05  0.187 0.193 0.199

                          A

                      A1               c                           L

                                                            SOLDERING FOOTPRINT*

                                           1.04                       0.38
                                       8X 0.041                       0.015 8X

                                                            3.20                 4.24 5.28
                                                            0.126                0.167 0.208

                                              0.65                                 SCALE 8:1
                                          6X 0.0256                                       mm
                                                                                         inches

                          *For additional information on our Pb-Free strategy and soldering
                           details, please download the ON Semiconductor Soldering and
                           Mounting Techniques Reference Manual, SOLDERRM/D.

ON Semiconductor and  are registered trademarks of Semiconductor Components Industries, LLC (SCILLC). SCILLC reserves the right to make changes without further notice

to any products herein. SCILLC makes no warranty, representation or guarantee regarding the suitability of its products for any particular purpose, nor does SCILLC assume any

liability arising out of the application or use of any product or circuit, and specifically disclaims any and all liability, including without limitation special, consequential or incidental

damages. "Typical" parameters which may be provided in SCILLC data sheets and/or specifications can and do vary in different applications and actual performance may vary over

time. All operating parameters, including "Typicals" must be validated for each customer application by customer's technical experts. SCILLC does not convey any license under

its patent rights nor the rights of others. SCILLC products are not designed, intended, or authorized for use as components in systems intended for surgical implant into the body,

or other applications intended to support or sustain life, or for any other application in which the failure of the SCILLC product could create a situation where personal injury or death

may occur. Should Buyer purchase or use SCILLC products for any such unintended or unauthorized application, Buyer shall indemnify and hold SCILLC and its officers, employees,

subsidiaries, affiliates, and distributors harmless against all claims, costs, damages, and expenses, and reasonable attorney fees arising out of, directly or indirectly, any claim of

personal injury or death associated with such unintended or unauthorized use, even if such claim alleges that SCILLC was negligent regarding the design or manufacture of the part.

SCILLC is an Equal Opportunity/Affirmative Action Employer. This literature is subject to all applicable copyright laws and is not for resale in any manner.

PUBLICATION ORDERING INFORMATION                            N. American Technical Support: 800-282-9855 Toll Free  ON Semiconductor Website: www.onsemi.com
                                                             USA/Canada
LITERATURE FULFILLMENT:                                                                                           Order Literature: http://www.onsemi.com/orderlit
  Literature Distribution Center for ON Semiconductor       Europe, Middle East and Africa Technical Support:
  P.O. Box 5163, Denver, Colorado 80217 USA                  Phone: 421 33 790 2910                                For additional information, please contact your loca
  Phone: 303-675-2175 or 800-344-3860 Toll Free USA/Canada                                                         Sales Representative
  Fax: 303-675-2176 or 800-344-3867 Toll Free USA/Canada    Japan Customer Focus Center
  Email: orderlit@onsemi.com                                 Phone: 81-3-5773-3850

                                                                   http://onsemi.com                                                                              NLSX4373/D
                                                                               12
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved