厂商名称:PMC (Microsemi Corporation)



                                                                                         Multi-Service Processor


MSP for Multi-Service Platforms and Intelligent IADs

GENERAL                                   Because the MSP5000 eliminates the             ADVANTAGES
                                          need for a separate processor, DSP, and
Today's networks must support multi-      a security chip, it provides a new level of    Built-in quality of service
service applications such as combined     price/performance for IADs and MSADs.          Support for up to 20 voice channels on
packetized voice and data while
maintaining service level agreements.     The MSP5000 has a unique system                  a single chip
The challenge is to design products that  architecture that provides wire-speed          Support for voice over TDM, VoIP, and
meet customer expectations for quality    performance. This architecture includes
without the need for expensive            a powerful MIPS CPU, a 3.2 Gbit/s bus,           VoATM
processors or complicated software.       and intelligent context aware DMA               Support for multiple simultaneous
The MSP5000 belongs to a full family of   engines. Together, this results in an
Multi-Service Processors designed to      extremely cost effective CPE solution            CODECs
meet the performance, QoS, and            that includes security.                         High performance systems
security needs of communications
equipment used within the customer        To reduce time-to-market, PMC-Sierra             architecture with on-chip VPN
premise.                                  offers comprehensive support for the             acceleration
                                          MSP5000, including evaluation boards,          Flexible WAN interfaces
The MSP5000 is an ideal solution for      software, application engineering               Significant cost reduction through
IADs, IP PBX's, and Multi-Service         support, training, and documentation             integration of multiple processors and
Access Devices (MSAD). As shown           that together accelerate the product             discrete parts on a single chip
below, it includes a MIPS CPU, two        development process. In addition, the          Support for VxWorks and Linux
10/100 Ethernet MACs, a Security          MSP5000 supports Linux, VxWorks, or
Engine, a Voice Engine, and a Packet      custom operating systems.                      APPLICATIONS
                                                                                          Multi-service Access Devices
                                                                                          Integrated Access Devices (IADs)
                                                                                          IP PBXs



             Flash/USB  External Local Bus  3.2 Gbit/s Multi-Service Bus  10/100 MAC      LAN
                SDRAM   Memory Controller      (MS Bus)                   10/100 MAC      DMZ
                        High Performance                                                  Console
                           MIPS32 4Km                                       SPI/MPI       Serial
                         Security Engine                                                  Real Time Clock

                        Voice Engine                                      Packet Engine  WANs

Phones, PBX             TDMs                                              TDMs

PMC-2041691             PROPRIETARY AND CONFIDENTIAL TO PMC-SIERRA, INC.,                Copyright PMC-Sierra, Inc. 2004
Issue 2                            AND FOR ITS CUSTOMERS' INTERNAL USE                                        All rights reserved.
                                                               MSP5000 Multi-Service Processor
MSP for Multi-Service Platforms and Intelligent IADs

ELECTRICAL                               MIPS timer, two system timers, and     SOFTWARE
369 pin PBGA                             watchdog timer                         APIs: Voice and Packet engines,
Vcc 3.3V I/O, 1.8V core
Power consumption 2W                   Block copy engine                        MACs, Security engine, and Block
                                          Flexible external local bus interface    Copy
SYSTEM PROCESSOR                                                                   Sample code for voice gateway
High performance MIPS32 4Km            MISCELLANEOUS INTERFACES                   interoperability verification, signaling,
                                          UART                                     and switching
  processor at 150 MHz                   SPI/MPI                                 Sample drivers for selected WAN
16 KB instruction cache, 16 KB data    Two-wire serial                          options (G.SHDSL, SDSL, T1)
                                          Two Serial communications controllers
  cache                                                                           CERTIFICATIONS
                                           (asynchronous, synchronous, HDLC)       NIST certification for security
BUS (MS BUS)                             MEMORY CONTROLLER                          algorithms (FIPS 46-3, 81, and 180-1)
Peak bandwidth of 3.2 Gbit/s            Glueless interface to 128 MB of
True parallel processing                                                        DEVELOPMENT TOOLS
Fast path low latency voice            SDRAM                                  Support for Linux and VxWorks
                                          Glueless interface to 32 MB of flash    Evaluation boards
Prioritized access                     PACKET ENGINE FIRMWARE                   THIRD PARTY SUPPORT
                                          AAL0, AAL1, AAL2, AAL5, ATM SAR,       Security Applications
LSI ZSP processor up to 125 MHz          OAM-F5 (loop back)                         Ashley Laurent - Broadway Engine
80 KB instruction, 80 KB data on-chip   RFC1483 - Multiprotocol ncapsulation       INTOTO - iGateway
                                                                                     SofaWare Technologies -
  SRAM                                     over AAL5
ADPCM hardware accelerator             QoS                                          Safe@Office
                                          CES support                            Voice Processing
Dual TDM interfaces each capable of    VOICE PROCESSING                            GIPS - Global IP Sound - NetEq
                                          Voice CODECs (G.711, G.726,                RADVISION - H.323, SIP, MGCP
  128 full duplex channels                                                         EJTAG Debuggers
                                           G.729a/b, G.723.1)                         EPI - MAJIC probe
PACKET ENGINE                            G.168 echo cancellers                      WindRiver - visionICE II
LSI ZSP processor up to 125 MHz         G.711-Fax, fax/modem tone detection
80 KB instruction, 80 KB data on-chip   T.38 Fax relay
                                          DTMF generation/detection
  SRAM                                    Call progress generation
                                          Caller ID
WAN INTERFACE OPTIONS                     Voice activity detection and comfort
UTOPIA I/II interface
Two Synchronous serial interfaces        noise
LAN Interface                           Silence suppression
Two Independent 10/100 Ethernet         Channel cross-switch and

  MACs (MII or 7-wire)                     conferencing
Supports VLAN tagging and DMZ          Gain control
                                          Jitter buffer
SECURITY ENGINE                           Adaptive clocking
Hardware accelerator for DES, 3DES,    Packet playout
                                          Hardware Fastpath (VoATM)
  MD5, and SHA-1                         BLES VoATM profiles (9,10,11)
IPSec compliant                         VoIP Inband caller ID/DTMF

SYSTEM CONTROL                             processing of fax
Eight interrupt inputs                  CODEC switching and simultaneous
                                           multiple CODECs

Head Office:           To order documentation,      All product documentation is available  PMC-2041691 (R2)
PMC-Sierra, Inc.       send email to:               on our web site at:                      Copyright PMC-Sierra, Inc. 2004. All
8555 Baxter Place               rights reserved.
Burnaby, B.C. V5A 4V7  or contact the head office,  For corporate information,
Canada                 Attn: Document Coordinator   send email to:                          For a complete list of PMC-Sierra's
Tel: 1.604.415.6000                                            trademarks and registered trademarks,
Fax: 1.604.415.6200                                                                         visit:

This datasheet has been downloaded from:

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company



About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017, Inc. All rights reserved