电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

MSC23CV26457D-50BS8

器件型号:MSC23CV26457D-50BS8
厂商名称:OKI
厂商官网:http://www.oki.com
下载文档

器件描述

2,097,152-word x 64-bit DYNAMIC RAM MODULE : FAST PAGE MODE TYPE WITH EDO

文档预览

MSC23CV26457D-50BS8器件文档内容

                                                                               This version: Apr. 8. 1999

Semiconductor

MSC23CV26457D-xxBS8

2,097,152-word x 64-bit DYNAMIC RAM MODULE : FAST PAGE MODE TYPE WITH EDO

DESCRIPTION

The MSC23CV26457D-xxBS8 is a 2,097,152-word x 64-bit CMOS dynamic random access memory module which
is composed of eight 16Mb(2Mx8) DRAMs in TSOP packages mounted with eight decoupling capacitors. This is an
144-pin small outline dual in-line memory module. This module supports any application where high density and
large capacity of storage memory are required.

FEATURES

2,097,152-word x 64-bit organization
144-pin Small Outline Dual In-line Memory Module
Gold tab
Single 3.3V power supply, 0.3V tolerance
Input : LVTTL compatible
Output : LVTTL compatible, 3-state
Refresh : 2048cycles/32ms
/CAS before /RAS refresh, hidden refresh, /RAS only refresh capability
Fast page mode with EDO, read modify write capability
Multi-bit test mode capability

PRODUCT FAMILY                    Access Time (Max.)        Cycle   Power Dissipation (Max.)
                                                            Time
                    Family  tRAC   tAA  tCAC          tOEA  (Min.)  Operating  Standby
   MSC23CV26457D-50BS8      50ns  25ns  13ns          13ns  84ns
   MSC23CV26457D-60BS8                                              2880mW
   MSC23CV26457D-70BS8                                      104ns
                            60ns 30ns 15ns 15ns                     2592mW     14.4mW
                                                            124ns
                            70ns 35ns 20ns 20ns                     2304mW
          Semiconductor                                                                                                                    MSC23CV26457D

MODULE OUTLINE                                                                                                                     (Unit : mm)
       MSC23CV26457D-xxBS8                                                                                                         3.80Max.

                                           67.60 0.5

25.4 0.13                              A              B
     20.0 0.13
           6.0 0.13

                      1                                               143                                                            3.2Min.
                                                                                                                                   1.00 0.1
      3.3                   23.20 0.1                    32.80 0.1

                            2.5 0.2
                            4.6 0.2

                                           63.60 0.2
                                           67.60 0.2

R2.0

                   144      32.80 0.1                    23.20 0.1  2
2-1.8                                                     2.1 0.2           3.7
                                                          4.6 0.2

                                                                                  0.6 0.1

                         4.0 0.1
                                                                                       2.55

                                                                                                                         0.25Max.

                                        1.5 0.1                                       0.8Typ.
                                        Detail A                                  Detail B
Semiconductor                                                                        MSC23CV26457D

PIN CONFIGURATION

    Front Side            Back Side            Front Side            Back Side

Pin No. Pin Name      Pin No. Pin Name    Pin No. Pin Name      Pin No. Pin Name

1               VSS   2              VSS  73   /OE              74              NC

3              DQ0    4   DQ32            75               VSS  76              VSS

5              DQ1    6   DQ33            77               NC   78              NC

7              DQ2    8   DQ34            79               NC   80              NC

9              DQ3    10  DQ35            81   VCC              82              VCC

11             VCC    12             VCC  83   DQ16             84   DQ48

13             DQ4    14  DQ36            85   DQ17             86   DQ49

15             DQ5    16  DQ37            87   DQ18             88   DQ50

17             DQ6    18  DQ38            89   DQ19             90   DQ51

19             DQ7    20  DQ39            91               VSS  92              VSS

21              VSS   22             VSS  93   DQ20             94   DQ52

23             /CAS0  24  /CAS4           95   DQ21             96   DQ53

25             /CAS1  26  /CAS5           97   DQ22             98   DQ54

27             VCC    28             VCC  99   DQ23             100  DQ55

29              A0    30             A3   101  VCC              102             VCC

31              A1    32             A4   103              A6   104             A7

33              A2    34             A5   105              A8   106             NC

35              VSS   36             VSS  107              VSS  108             VSS

37             DQ8    38  DQ40            109              A9   110             NC

39             DQ9    40  DQ41            111  A10              112             NC

41             DQ10   42  DQ42            113  VCC              114             VCC

43             DQ11   44  DQ43            115  /CAS2            116  /CAS6

45             VCC    46             VCC  117  /CAS3            118  /CAS7

47             DQ12   48  DQ44            119              VSS  120             VSS

49             DQ13   50  DQ45            121  DQ24             122  DQ56

51             DQ14   52  DQ46            123  DQ25             124  DQ57

53             DQ15   54  DQ47            125  DQ26             126  DQ58

55              VSS   56             VSS  127  DQ27             128  DQ59

57              NC    58             NC   129  VCC              130             VCC

59              NC    60             NC   131  DQ28             132  DQ60

61              NC    62             NC   133  DQ29             134  DQ61

63             VCC    64             VCC  135  DQ30             136  DQ62

65              NC    66             NC   137  DQ31             138  DQ63

67             /WE    68             NC   139              VSS  140             VSS

69             /RAS0  70             NC   141  SDA              142  SCL

71              NC    72             NC   143  VCC              144             VCC
          Semiconductor                                                                            MSC23CV26457D
Serial PD Matrix

Byte No.                 Function described                  SPD Value                       Note
                                                                (Hex)
    0                    Number of Byte used                            128 Bytes
                         Total SPD Memory size                   80     256 Bytes
    1                    Memory type                             08     EDO
                         Number of Rows                          02     11
    2                    Number of Columns                       0B     10
                         Number of Banks                         0A     1
    3                    Module Data Width                       01     64
                         Module Data Width Continued             40     0
    4                    Supply Voltage                          00     LVTTL
                                                                 01     50ns
    5                    /RAS Access Time                        32     60ns
                                                                 3C     70ns
    6                    /CAS Access Time                        46     13ns
                                                                 0D     15ns
    7                    DIMM Configuration type                 0F     20ns
                         Refresh Rate/Type                       14     Non-parity
    8                    Primary DRAM Width                      00     Normal Refresh
                         Error Checking DRAM Width               00     x8
           -50           Superset Information                    08
                         SPD Data Revision Code                  00     Reserved
9          -60                                                   00     1
                         Checksum for Byte 0-62                  01
           -70                                                   29
                         Reserved                                35
           -50           Unused Storage Location (Reserved)      44
                                                                 00
10         -60                                                   FF

           -70

    11

    12

    13

    14

    15-61

    62

           -50

63         -60

           -70

   64-127

128-255
          Semiconductor                                                                                MSC23CV26457D

BLOCK DIAGRAM

                           /OE     /CAS /RAS /WE /OE                      /CAS4     /CAS /RAS /WE /OE
                           /WE
                                   DQ                                         DQ32  DQ
                         /RAS0                                                DQ33
                         /CAS0     DQ                                         DQ34  DQ
                                                                              DQ35
                              DQ0  DQ                                         DQ36  DQ
                              DQ1                                             DQ37
                              DQ2  DQ  D0                                     DQ38  DQ  D4
                              DQ3  DQ                                         DQ39  DQ
                              DQ4
                              DQ5  DQ                                     /CAS5     DQ
                              DQ6
                              DQ7  DQ                                         DQ40  DQ
                                                                              DQ41
                         /CAS1     DQ                                         DQ42  DQ
                                                                              DQ43
                              DQ8  /CAS /RAS /WE /OE                          DQ44  /CAS /RAS /WE /OE
                              DQ9                                             DQ45
                             DQ10  DQ                                         DQ46  DQ
                             DQ11                                             DQ47
                             DQ12  DQ                                               DQ
                             DQ13                                         /CAS6
                             DQ14  DQ                                               DQ
                             DQ15                                             DQ48
                                   DQ  D1                                     DQ49  DQ  D5
                         /CAS2     DQ                                         DQ50  DQ
                                                                              DQ51
                             DQ16  DQ                                         DQ52  DQ
                             DQ17                                             DQ53
                             DQ18  DQ                                         DQ54  DQ
                             DQ19                                             DQ55
                             DQ20  DQ                                               DQ
                             DQ21                                         /CAS7
                             DQ22  /CAS /RAS /WE /OE                                /CAS /RAS /WE /OE
                             DQ23                                             DQ56
                                   DQ                                         DQ57  DQ
                         /CAS3                                                DQ58
                                   DQ                                         DQ59  DQ
                             DQ24                                             DQ60
                             DQ25  DQ                                         DQ61  DQ
                             DQ26                                             DQ62
                             DQ27  DQ  D2                                     DQ63  DQ  D6
                             DQ28  DQ                                               DQ
                             DQ29
                             DQ30  DQ                                               DQ
                             DQ31
                                   DQ                                               DQ

                                   DQ                                               DQ

                                   /CAS /RAS /WE /OE                                /CAS /RAS /WE /OE

                                   DQ                                               DQ

                                   DQ                                               DQ

                                   DQ                                               DQ

                                   DQ  D3                                           DQ  D7
                                   DQ                                               DQ

                                   DQ                                               DQ

                                   DQ                                               DQ

                                   DQ                                               DQ

A0-A9, A10                                            A0-A9, A10R: D0-D7                Serial PD
        VCC                                           D0-D7
        VSS                                           D0-D7               SCL SCL            SDA SDA

                                       C1-C8                                            A0 A1 A2

                                                                                        VSS
          Semiconductor                                              Symbol                 Rating                  MSC23CV26457D
                                                                    VIN, VOUT              -0.5 to 4.6
ELECTRICAL CHARACTERISTICS                                                                 -0.5 to 4.6        Unit
                                                                       VCC                                     V
Absolute Maximum Ratings                                                IOS                    50              V
                                                                       PD *                    8              mA
                                 Parameter                             TOPR                 0 to 70            W
          Voltage on Any Pin Relative to VSS                           TSTG                -40 to 125         C
          Voltage on VCC Supply Relative to VSS           * Ta = 25C                                         C
          Short Circuit Output Current
          Power Dissipation
          Operating Temperature
          Storage Temperature

Recommended Operating Conditions

                                                                                                        ( Ta = 0C to 70C )

            Parameter                             Symbol  Min.                       Typ.     Max.            Unit
Power Supply Voltage
Input High Voltage                                VCC     3.0                        3.3      3.6             V
Input Low Voltage
                                                  VSS     0                          0        0               V

                                                  VIH     2.0                        -        VCC+0.3         V

                                                  VIL     -0.3                       -        0.8             V

Capacitance                                                                    ( VCC = 3.3V 0.3V, Ta = 25C, f = 1 MHz )

                                       Parameter                Symbol Typ.                             Max.  Unit
          Input Capacitance (A0 A10)
          Input Capacitance (/RAS0)                                            CIN1        -            49    pF
          Input Capacitance (/CAS0 - /CAS7)
          Input Capacitance (/WE)                                              CIN2        -            65    pF
          Input Capacitance (/OE)
          I/O Capacitance (DQ0 - DQ63)                                         CIN3        -            13    pF

                                                                               CIN4        -            65    pF

                                                                               CIN5        -            65    pF

                                                                               CI/O        -            13    pF
Semiconductor                                                                                MSC23CV26457D

DC Characteristics                                                         (VCC = 3.3V 0.3V, Ta = 0C to 70C )

             Parameter         Symbol  Condition                 -50       -60        -70    Unit Note
                                                            Min. Max.
   Output High Voltage                                      2.4 VCC     Min. Max. Min. Max.
   Output Low Voltage
                               VOH IOH = -2.0mA              0 0.4      2.4 VCC 2.4 VCC V
   Input Leakage Current
                               VOL IOL = 2.0mA                          0 0.4 0 0.4 V
   Output Leakage Current
                                       0V  VIN  VCC+0.3V;   -80 80 -80 80 -80 80 A
   Average Power               ILI All other pins not
   Supply Current
   (Operating)                         under test = 0V

   Power Supply Current        ILO     DQ disable           -10 10 -10 10 -10 10 A
   (Standby)                           0V  VOUT  VCC

   Average Power               ICC1    /RAS, /CAS cycling,  - 800 - 720 - 640 mA 1, 2
   Supply Current                      tRC = Min.
   (/RAS only refresh)
   Average Power                        /RAS, /CAS = VIH    - 16 - 16 - 16 mA
   Supply Current
   (/CAS before /RAS refresh)  ICC2 /RAS, /CAS              -  4        -       4  -       4 mA  1
   Average Power                         VCC -0.2V
   Supply Current                                           - 800 - 720 - 640 mA 1, 2
   (Fast Page Mode)                     /RAS cycling,
                               ICC3 /CAS = VIH,

                                        tRC = Min.

                               ICC6    /RAS cycling,        - 800 - 720 - 640 mA 1, 2
                                       /CAS before /RAS

                                        /RAS = VIL,         - 800 - 720 - 640 mA 1, 3
                               ICC7 /CAS cycling,

                                        tHPC = Min.

Notes: 1. ICC Max. is specified as ICC for output open condition.
          2. The address can be changed once or less while /RAS = VIL.
          3. The address can be changed once or less while /CAS = VIH.
Semiconductor                                                                                MSC23CV26457D

AC Characteristics (1/2)                                       (VCC = 3.3V 0.3V, Ta = 0C to 70C ) Note: 1, 2, 3, 12, 13

                         Parameter                 Symbol      -50        -60        -70     Unit Note

   Random Read or Write Cycle Time                   tRC    Min. Max. Min. Max. Min. Max.
   Read Modify Write Cycle Time                      tRWC
   Fast Page Mode Cycle Time                         tHPC   84 - 104 - 124 -                 ns
   Fast Page Mode Read Modify Write Cycle Time      tHPRWC
   Access Time from /RAS                             tRAC   110 - 135 - 160 -                ns
   Access Time from /CAS                             tCAC
   Access Time from Column Address                    tAA   20 - 25 - 30 -                   ns
   Access Time from /CAS Precharge                   tCPA
   Access Time from /OE                              tOEA   58 - 68 - 78 -                   ns
   Output Low Impedance Time from /CAS               tCLZ
   Data Output Hold After /CAS Low                   tDOH   - 50 - 60 - 70 ns 4, 5, 6
   /CAS to Data Output Buffer Turn-off Delay Time    tCEZ
   /RAS to Data Output Buffer Turn-off Delay Time    tREZ   - 13 - 15 - 20 ns 4, 5
   /OE to Data Output Buffer Turn-off Delay Time     tOEZ
   /WE to Data Output Buffer Turn-off Delay Time     tWEZ   - 25 - 30 - 35 ns 4, 6
   Transition Time                                    tT
   Refresh Period                                    tREF   - 30 - 35 - 40 ns 4
   /RAS Precharge Time                                tRP
   /RAS Pulse Width                                  tRAS   - 13 - 15 - 20 ns 4
   /RAS Pulse Width (Fast Page Mode with EDO)       tRASP
   /RAS Hold Time                                    tRSH   0       -  0       -  0       -  ns 4
   /RAS Hold Time referenced to /OE                  tROH
   /CAS Precharge Time (Fast Page Mode with EDO)      tCP   5       -  5       -  5       -  ns
   /CAS Pulse Width                                  tCAS
   /CAS Hold Time                                    tCSH   0 13 0 15 0 20 ns 7, 8
   /CAS to /RAS Precharge Time                       tCRP
   /RAS Hold Time from /CAS Precharge               tRHCP   0 13 0 15 0 20 ns 7, 8
   /OE Hold Time from /CAS (DQ Disable)              tCHO
   /RAS to /CAS Delay Time                           tRCD   0 13 0 15 0 20 ns 7
   /RAS to Column Address Delay Time                 tRAD
   Row Address Set-up Time                           tASR   0 13 0 15 0 20 ns 7
   Row Address Hold Time                             tRAH
   Column Address Set-up Time                        tASC   1 50 1 50 1 50 ns 3
   Column Address Hold Time                          tCAH
   Column Address to /RAS Lead Time                  tRAL   - 32 - 32 - 32 ms

                                                            30 - 40 - 50 -                   ns

                                                            50 10K 60 10K 70 10K ns

                                                            50 100K 60 100K 70 100K ns

                                                            7       - 10 - 13 -              ns

                                                            7       - 10 - 13 -              ns

                                                            7       - 10 - 10 -              ns

                                                            7 10K 10 10K 13 10K ns

                                                            35 - 40 - 45 -                   ns

                                                            5       -  5       -  5       -  ns

                                                            30 - 35 - 40 -                   ns

                                                            5       -  5       -  5       -  ns

                                                            11 37 14 45 14 50 ns 5

                                                            9 25 12 30 12 35 ns 6

                                                            0       -  0       -  0       -  ns

                                                            7       - 10 - 10 -              ns

                                                            0       -  0       -  0       -  ns

                                                            7       - 10 - 13 -              ns

                                                            25 - 30 - 35 -                   ns
Semiconductor                                                                              MSC23CV26457D

AC Characteristics (2/2)                                     (VCC = 3.3V 0.3V, Ta = 0C to 70C ) Note: 1, 2, 3, 12, 13

                         Parameter                Symbol     -50        -60        -70     Unit Note

   Read Command Set-up Time                         tRCS  Min. Max. Min. Max. Min. Max.
   Read Command Hold Time                           tRCH
   Read Command Hold Time referenced to /RAS        tRRH  0       -  0       -  0       -  ns
   Write Command Set-up Time                        tWCS
   Write Command Hold Time                          tWCH  0       -  0       -  0       -  ns 9
   Write Command Pulse Width                        tWP
   /WE Pulse Width (DQ Disable)                     tWPE  0       -  0       -  0       -  ns 9
   /OE Command Hold Time                            tOEH
   /OE Precharge Time                               tOEP  0       -  0       -  0       -  ns 10
   /OE Command Hold Time                            tOCH
   Write Command to /RAS Lead Time                  tRWL  7       - 10 - 13 -              ns
   Write Command to /CAS Lead Time                  tCWL
   Data-in Set-up Time                               tDS  7       - 10 - 10 -              ns
   Data-in Hold Time                                tDH
   /OE to Data-in Delay Time                        tOED  7       - 10 - 10 -              ns
   /CAS to /WE Delay Time                           tCWD
   Column Address to /WE Delay Time                 tAWD  7       - 10 - 13 -              ns
   /RAS to /WE Delay Time                           tRWD
   /CAS Precharge /WE Delay Time                   tCPWD  7       - 10 - 10 -              ns
   /CAS Active Delay Time from /RAS Precharge       tRPC
   /RAS to /CAS Set-up Time (/CAS before /RAS)      tCSR  7       - 10 - 10 -              ns
   /RAS to /CAS Hold Time (/CAS before /RAS)        tCHR
   /WE to /RAS Precharge Time (/CAS before /RAS)    tWRP  7       - 10 - 13 -              ns
   /WE Hold Time from /RAS (/CAS before /RAS)       tWRH
   /RAS to /WE Set-up Time (Test Mode)              tWTS  7       - 10 - 13 -              ns
   /RAS to /WE Hold Time (Test Mode)                tWTH
                                                          0       -  0       -  0       -  ns 11

                                                          7       - 10 - 13 -              ns 11

                                                          13 - 15 - 20 -                   ns

                                                          30 - 34 - 44 -                   ns 10

                                                          42 - 49 - 59 -                   ns 10

                                                          67 - 79 - 94 -                   ns 10

                                                          47 - 54 - 64 -                   ns 10

                                                          5       -  5       -  5       -  ns

                                                          5       -  5       -  5       -  ns

                                                          10 - 10 - 10 -                   ns

                                                          10 - 10 - 10 -                   ns

                                                          10 - 10 - 10 -                   ns

                                                          10 - 10 - 10 -                   ns

                                                          10 - 10 - 10 -                   ns
Semiconductor  MSC23CV26457D

Notes: 1. A start-up delay of 200s is required after power-up, followed by a minimum of eight initialization cycles
               (/RAS only refresh or /CAS before /RAS refresh) before proper device operation is achieved.

2. The AC characteristics assume tT = 2ns.

3. VIH(Min.) and VIL(Max.) are reference levels for measuring input timing signals. Transition times (tT) are
     measured between VIH and VIL.

4. This parameter is measured with a load circuit equivalent to 1 TTL load and 100pF.
     The output timing reference levels are VOH = 2.0V and VOL = 0.8V.

5. Operation within the tRCD(Max.) limit ensures that tRAC(Max.) can be met.
     tRCD(Max.) is specified as a reference point only. If tRCD is greater than the specified tRCD(Max.) limit, then
     the access time is controlled by tCAC.

6. Operation within the tRAD(Max.) limit ensures that tRAC(Max.) can be met.
     tRAD(Max.) is specified as a reference point only. If tRAD is greater than the specified tRAD(Max.) limit, then
     the access time is controlled by tAA.

7. tCEZ(Max.), tREZ(Max.), tWEZ(Max.) and tOEZ(Max.) define the time at which the output achieves the open
     circuit condition and are not referenced to output voltage levels.

8. tCEZ or tREZ must be satisfied for open circuit condition.

9. tRCH or tRRH must be satisfied for a read cycle.

10. tWCS, tCWD, tRWD, tAWD and tCPWD are not restrictive operating parameters. They are included in the data
      sheet as electrical characteristics only. If tWCS  tWCS(Min.), then the cycle is an early write cycle and the
      data out will remain open circuit (high impedance) throughout the entire cycle. If tCWD  tCWD(Min.), tRWD
       tRWD(Min.), tAWD  tAWD(Min.) and tCPWD  tCPWD(Min.), then the cycle is a read modify write cycle and
      data out will contain data read from the selected cell; if neither of the above sets of conditions is satisfied,
      then the condition of the data out (at access time) is indeterminate.

11. These parameters are referenced to the /CAS leading edge in an early write cycle, and to the /WE
      leading edge in an /OE control write cycle, or a read modify write cycle.

12. The test mode is initiated by performing a /WE and /CAS before /RAS refresh cycle. This mode is
      latched and remains in effect until the exit cycle is generated. The test mode specified in this data sheet
      is a 2-bit parallel test function. CA9 is not used. In a read cycle, if all internal bits are equal, the DQ pin
      will indicate a high level. If any internal bits are not equal, the DQ pin will indicate a low levels. The test
      mode is cleared and the memory device returned to its normal operating state by performing a /RAS
      only refresh cycle or a /CAS before /RAS refresh cycle.

13. In a test mode read cycle, the value of access time parameters is delayed for 5ns for the specified value.
      These parameters should be specified in test mode cycle by adding the above value to the specified
      value in this data sheet.
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved