电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

MN89303

器件型号:MN89303
厂商名称:Panasonic
厂商官网:http://www.panasonic.co.jp/semicon/e-index.html
下载文档

器件描述

SVGA Display Controller

文档预览

MN89303器件文档内容

For Information Equipment

MN89303A

SVGA Display Controller

   Overview
  The MN89303A is an LCD/CRT display controller with
IBMTM VGA-compatible registers. It features all the neces-
sary interfaces for a compact display system: ISA bus inter-
face, local bus interface, DRAM interface, and LCD panel
interface. The built-in graphics acceleration functions include
support for hardware cursor.

   Note: IBMTM and VGA are registered trademarks of International
           Business Machines Corporation.

Features                                                             Built-in graphics acceleration functions
Monochrome STN LCD panel support                                     Hardware cursor (16 16 or 32 32)
                                                                     Built-in automatic display centering
   Maximum display size: 800 600                                   Built-in gradation control table (rewritable) for
   Support for single and dual panels                                optimizing gradation to match panel
   16-monochrome gradation                                           DRAM interface with 16-bit bus
Color STN LCD panel support                                           Choice of DRAM access timing to match
   Maximum display size: 800 600
   Support for single and dual panels                                  system performance (EDO/normal)
   16-gradation for each color (RGB)                                  Support for 2CAS/2WE mode
Color TFT LCD panel support                                           Refresh control
   Maximum display size: 800 600                                   Host interfaces
   4-bit output for each color (RGB)                                  ISA bus (16-bit)
Maximum number of colors in concurrent display                        i386/i486 local bus (16-bit)
   640 480: 256/4096 palette (TFT, STN)                          Note: i386 and i486 are trademarks of Intel Corporation.
   800 600: 256/4096 palette (TFT, STN)

Applications
Point-of-sale terminals, Factory automation terminals,
word processors, and other terminals

                                                                   325
MN89303A                                                                                                                                                               For Information Equipment

   Pin Assignment

                   MA1  MA2  MA3  MA4   MA5   MA6   MA7    MA8    MA9  VDD  VSS   LOGICON  LCDON  BACKON  LD0   LD1   LD2   LD3   LD4   LD5   LD6  LD7  VDD  VSS  UD0  UD1  UD2  UD3  UD4  UD5  UD6     UD7

                   96   95   94   93    92    91    90     89     88   87   86    85       84     83      82    81    80    79    78    77    76   75   74   73   72   71   70   69   68   67   66      65

MAO      97                                                                                                                                                                                                      64  FP

VSS      98                                                                                                                                                                                                      63  LP

VDD      99                                                                                                                                                                                                      62  DISP

RAS      100                                                                                                                                                                                                     61  DCLK

UCAS     101                                                                                                                                                                                                     60  VDD

LCAS     102                                                                                                                                                                                                     59  VSS

WE       103                                                                                                                                                                                                     58  IOCS16

MD15     104                                                                                                                                                                                                     57  MEMCS16

MD14     105                                                                                                                                                                                                     56  IOCHRDY

MD13     106                                                                                                                                                                                                     55  VDD

MD12     107                                                                                                                                                                                                     54  VSS

MD11     108                                                                                                                                                                                                     53  SD0

MD10     109                                                                                                                                                                                                     52  SD1

VSS      110                                                                                                                                                                                                     51  SD2

VDD      111                                                                                                                                                                                                     50  SD3

MD9      112                                                                                                                                                                                                     49  SD4

MD8      113                                                                                                                                                                                                     48  SD5

MD7      114                                                                                                                                                                                                     47  VSS

MD6      115                                                                                                                                                                                                     46  SD6

MD5      116                                                                                                                                                                                                     45  SD7

MD4      117                                                                                                                                                                                                     44  SD8

MD3      118                                                                                                                                                                                                     43  VDD

MD2      119                                                                                                                                                                                                     42  SD9

MD1      120                                                                                                                                                                                                     41  SD10

MD0      121                                                                                                                                                                                                     40  SD11

VSS      122                                                                                                                                                                                                     39  VSS

VDD      123                                                                                                                                                                                                     38  SD12

RESET    124                                                                                                                                                                                                     37  SD13

MINTEST  125                                                                                                                                                                                                     36  SD14

TEST     126                                                                                                                                                                                                     35  SD15

VSS      127                                                                                                                                                                                                     34  VDD

XOUT     128                                                                                                                                                                                                     33  VSS

                   1    2    3    4     5     6     7      8      9    10   11    12       13     14      15    16    17    18    19    20    21   22   23   24   25   26   27   28   29   30   31      32

                   XIN  VSS  AEN  SBHE  IOWR  IORD  SMEMW  SMEMR  A21  A20  SA19  SA18     SA17   SA16    SA15  SA14  SA13  SA12  SA11  SA10  SA9  SA8  SA7  SA6  SA5  SA4  SA3  SA2  SA1  SA0  BIOSEN  REFRESH

                                                          (TOP VIEW)
                                                        QFH128-P-1818

         Note: Never leave VDD and VSS pins open.
For Information Equipment                                                                         MN89303A

   Block Diagram

          UD[7:0]                               Gray scale              RAM table
                                                  engine
           LD[7:0]                                                                     Hardware
                       83       LCD panel                                                cursor
                                controller
        BACKON                                                                         Attribute
                       84                                                                control

          LCDON                   Host                      LCD/CRT     Video FIFO                       MA[9:0]
       LOGICON 85               interface                   controller
                                                                          Memory                         MD[15:0]
                       63                                    Memory       interface               100 RAS
                 LP                                            write       Access                 101
                                                              buffer     attributer
                       64                                                Graphics                        UCAS
                 FO                                                      controller               102

                       62                                                                                LCAS
              DISP                                                                                103

                       61                                                                                WE
            DCLK                                                                                   31

                       1                                                                                 BIOSEN
               XIN

                       124
           RESET

                       126/125
TEST/MINTEST

   Address[21:0]

         SD[15:0]
              AEN 3
                       4

             SBHE
                       5

             IOWR
                       6

             IORD
                       7

         SMEMW
                       8

          SMEMR
                       56

       IOCHRDY
                       32

       REFRESH
                       57

       MEMCS16
                       58

           IOCS16
MN89303A                      For Information Equipment

Pin Descriptions

Pin No. Symbol I/O     Level                          Function Description
                        TTL   Address Enable
3 AEN              I          "H" level input from this pin indicates that a DMA transfer is in
                        TTL   progress, so the chip does not respond to I/O access.
4 SBHE             I    TTL   Byte High Enable
                        TTL   This input indicates the state of the 16-bit bus.
5 IOWR             I    TTL   I/O Write
                              This input indicates an I/O write request.
6 IORD             I    TTL   I/O Read
                              This input indicates an I/O read request.
7 SMEMW            I    TTL   Memory Write
                        TTL   This input indicates a memory write request dedicated for an address
8 SMEMR            I    TTL   space in the first megabyte (000000 to 0FFFFFH).
                        TTL   Memory Read
9 to 10 A[21:20]   I    TTL   This input indicates a memory read request dedicated for an address
                              space in the first megabyte (000000 to 0FFFFFH).
11 to 30 SA[19:0]  I    TTL   Address[21:20]
                        TTL   These inputs give the address 21:20.
35 to 53 SD[15:0] I/O  CMOS   Address[19:0]
                       CMOS   These inputs give the address 19:0.
56 IOCHRDY I/O         CMOS   Data[15:0]
                              These pins represent the host data bus.
57 MEMCS16 O                  I/O Channel Ready
                              This pin is "L" level when I/O or memory access is given wait state.
58 IOCS16          O          Memory Chip Select 16
                              This output indicates to the system that 16-bit memory access is
32 REFRESH I                  available.
                              I/O Chip Select 16
88 to 97 MA[9:0]   O          This output indicates to the system that 16-bit I/O access is available.
                              Refresh
100 RAS            O          "L" level input indicates that the system is refreshing its DRAM.
                              Memory Address
101 UCAS           O          These outputs give the address of the display memory.
                              Row Address Strobe (RAS)
                              This output is the strobe signal for the row address latch.
                              Upper Column Address Strobe (UCAS)
                              This output is the strobe signal for the upper column address latch.
                              In the 2WE mode, however, it functions as the CAS signal.
For Information Equipment     MN89303A

Pin Descriptions (continued)

Pin No. Symbol I/O Level                              Function Description
                              Lower Column Address Strobe (LCAS)
102 LCAS          O CMOS      This output is the strobe signal for the lower column address latch.
                              In the 2WE mode, however, it functions as the LWE signal.
103 WE            O CMOS      Write Enable
                              This output is the data write signal. In the 2WE mode, however, it
104 to 121 MD[15:0] I/O TTL   functions as the UWE signal.
                              Memory Data
31  BIOSEN        O CMOS      These pins represent the data bus to the DRAM.
                              BIOS Enable
83  BACKON O CMOS             This output enables ROM BIOS output.
                              Backlight ON
84  LCDON         O CMOS      This output requests backlighting.
                              "L" level: OFF; "H" level: ON
85  LOGICON O CMOS            LCD Drive ON
                              This output requests power-ON for the LCD panel.
63  LP            O CMOS      "L" level: OFF; "H" level: ON
                              LCD Logic ON
64  FP            O CMOS      This output requests power-ON for LCD panel logic circuits.
                              "L" level: OFF; "H" level: ON
62  DISP          O CMOS      Line Pulse
                              This output provides pulses indicating the end of a line of the
61  DCLK          O CMOS      LCD panel.
                              Frame Pulse
65 to 72 UD[7:0]  O CMOS      This output provides pulses indicating the start of a frame of the
75 to 82 LD[7:0]  O CMOS      LCD panel.
                              Display Enable
                              This output enables the LCD display. An external RAMDAC uses
                              this signal as a blanking signal. A TFT LCD uses it as an enable
                              signal.
                              Data Shift Clock
                              This pin provides a data shift clock signal for an STN LCD panel.
                              It also outputs a dot clock signal on a TFT LCD panel or external
                              RAMDAC display mode.
                              Upper Data[7:0]
                              Lower Data[7:0]
                              This pins provide display data.
                              Usage varies with the LCD panel type.
MN89303A                                                                  For Information Equipment

Pin Descriptions (continued)

Pin No. Symbol I/O Level                                       Function Description

124 RESET              I           TTL   Reset

                                         "H" level input from this pin initializes the chip. If the host is in a

                                         i386 mode, the chip aligns the clock phase with this signal.

96 to 97 MA[1:0]       I CMOS            Host Type

                                         During a reset, these pins select the host type.

                                         MA[1:0]               Host Type

                                         00                    ISA

                                         01                    386SX

                                         10                    386DX

                                         11                    486

126/125 TEST/                      CMOS  Chip Test Condition

MINTEST                                  This pin selects the chip test mode.

1/128 XIN/             I/O               Clock IN/OUT

XOUT                                     These pins are the clock I/O pins. Connect them to a crystal

                                         oscillator.

Absolute Maximum Ratings

Parameter                               Symbol                        Ratings                          Unit

Power supply voltage                     VDD                           0.3 to +7.0                    V

Input pin voltage                        VI                         0.3 to VDD+0.3                   V

Output pin voltage                       VO                         0.3 to VDD+0.3                   V

Power dissipaiton                        PD                               1000                         mW

Operating ambient temperature            Topr                         0 to +70                         C

Storage temperature                      Tstg                         55 to +150                     C

Recommended Operating Conditions

Parameter              Symbol            Conditions                   min       typ        max         Unit

Power supply voltage   VDD                                            4.75      5.00       5.25        V

Ambient temperature       Ta                                          0                    70          C

Rise time for input            tr                                     0                    150         ns
Fall time for input
Oscillation frequency          tf                                     0                    150         ns
Operating frequency
Operating frequency    fOSC        At self-excited operation          25                   33          MHz

                       fopr1       At self-excited operation          25                   33          MHz

                       fopr2             Using external input         0                    33          MHz
For Information Equipment                                                MN89303A

Electrical Characteristics
VDD=4.75 to 5.25V, VSS=0.00V, f=33MHz, Ta=0 to 70C

       Parameter           Symbol  Conditions            min        typ  max        Unit

Power supply current       IDD0 VI=VDD or VSS ,VDD=5.0V                  120        mA
during operation

Power supply current       IDD1 VI=VDD or VSS ,VDD=5.0V                  15         mA
in the SUSPEND mode

Power supply current       IDD2 VI=VDD or VSS ,VDD=5.0V                  40         mA
in the STANDBY mode

"H" level input voltage 1 VIH1                           2.0             VDD        V

TEST ,AEN ,SBHE ,

IOWR ,IORD ,SMEMW ,

SMEMR ,REFRESH ,

A21 to 20 ,SA19 to 0 ,

SD15 to 0 ,MD15 to 0 ,

BIOSEN ,IOCHRDY

"H" level input voltage 2 VIH2                           VDD 0.7       VDD        V
MINTEST ,RAS ,UCAS ,

LCAS ,BACKON ,

LCDON ,LOGICON ,

MA9 to 0

"L" level input voltage 1  VIL1                          0               0.8        V

TEST ,AEN ,SBHE ,

IOWR ,IORD ,SMEMW ,

SMEMR ,REFRESH ,

A21 to 20 ,SA19 to 0 ,

SD15 to 0 ,MD15 to 0 ,

BIOSEN ,IOCHRDY

"L" level input voltage 2  VIL2                          0               VDD 0.3  V

MINTESTRAS UCAS ,

LCAS ,BACKON ,

LCDON ,LOGICON ,

MA9 to 0

Input leakage current 1    ILI1    VI=VDD or VSS                         20        A
TEST ,MINTEST

Input leakage current 2    ILI2    VI=VDD or VSS                         10        A
AEN ,SBHE ,IOWR ,

IORD ,SMEMW ,

SMEMR ,REFRESH ,

A21 to 20 ,SA19 to 0 ,

RESET

Pull-down resistance       RPD1    VI=VDD ,VDD=5.0V      12         30   75         k
Input threshold voltage    VtHL    VDD=4.75 to 5.25V
RESET                      VtLH                                     1.0             V

                                                                    1.8
MN89303A                                                     For Information Equipment

Electrical Characteristics (continued)
VDD=4.75 to 5.25V, VSS=0.00V, f=33MHz, Ta=0 to 70C

Parameter                   Symbol  Conditions               min       typ  max  Unit

"H" level output voltage 1  VOH1    IO=2.0mA                VDD 0.6            V
BACKON ,LCDON ,                     VI=VDD or VSS
LOGICON ,SD15 to 0 ,

MD15 to 0 ,BIOSEN

"H" level output voltage 2  VOH2    IO=8.0mA                VDD 0.6            V
DCLK ,DISP ,LP ,FP ,                VI=VDD or VSS
UD7 to 0 ,LD7 to 0 ,

WE ,MA9 to 0 ,RAS ,

UCAS ,LCAS

"H" level output voltage 3  VOH3    IO=12.0mA               VDD 0.6            V
IOCHRDY                     VOH4    VI=VDD or VSS            VDD 0.6
"H" level output voltage 4  VOL1    IO=16.0mA                                   V
IOCS16 ,MEMCS16                     VI=VDD or VSS
"L" level output voltage 1          IO=2.0mA                                0.4  V
BACKON ,LCDON ,                     VI=VDD or VSS
LOGICON

"L" level output voltage 2  VOL2    IO=4.0mA                                0.4  V
SD15 to 0 ,MD15 to 0 ,              VI=VDD or VSS
BIOSEN

"L" level output voltage 3  VOL3    IO=0.8mA                                0.4  V
DCLK ,DISP ,LP ,FP ,                VI=VDD or VSS
UD7 to 0 ,LD7 to 0 ,

WE ,MA9 to 0 ,RAS ,

UCAS ,LCAS

"L" level output voltage 4 VOL4 IO=12.0mA                                   0.4  V

IOCHRDY                     VOL5    VI=VDD or VSS                           0.4  V
"L" level output voltage 5   ILO    IO=16.0mA
IOCS16 ,MEMCS16                     VI=VDD or VSS                           10  A
Output leakage current              VO=High-impedance state
IOCS16 ,BACKON ,                    VI=VDD or VSS
MA9 to 0 ,MEMCS16 ,                 VO=VDD or VSS
UCAS ,LCAS ,RAS ,

LOGICON ,LCDON ,

SD15 to 0 ,MD15 to 0 ,

BIOSEN ,IOCHRDY
For Information Equipment                                                                           MN89303A

   Timing Chart for LCD Panel Outputs

FP            R1 B3                       G638                                           R1 B3 G6
LP            G1 R4                       B638                                           G1 R4 B6
DCLK          B1 G4                       R639                                           B1 G4 R7
LD7/UD7       R2 B4                       G639                                           R2 B4 G7
LD6/UD6       G2 R5                       B639                                           G2 R5 B7
LD5/UD5       B2 G5                       R640                                           B2 G5 R8
LD4/UD4       R3 B5                       G640                                           R3 B5 G8
LD3/UD3       G3 R6                       B640                                           G3 R6 B8
LD2/UD2
LD1/UD1       240 lines    1 line          2 lines                             3 lines    4 lines    5 lines
LD0/UD0       480 lines  241 lines        242 lines                           243 lines  244 lines  245 lines
FP
LP
UD
LD

           1  2                        3                                                                     640
                                                                                                    R640 G640 B640
1 line      R1 G1 B1 R2 G2 B2 R3 G3 B3                                                              UD2 UD1 UD0
2 lines    UD7 UD6 UD5 UD4 UD3 UD2 UD1 UD0 UD7
                                                                                                    R640 G640 B640
             First byte of data                                                                    LD2 LD1 LD0
   
                                      Upper screen
   
           R1 G1 B1 R2 G2 B2 R3 G3 B3
           LD7 LD6 LD5 LD4 LD3 LD2 LD1 LD0 LD7
240 lines
                             First byte of data
241 lines
242 lines                                                       Lower screen

   
   
   
   
   
   
   

480 lines
MN89303A                                                                                                              For Information Equipment

   Application Circuit Example

         BIOS                      CE (20)

         RESET                     XIN                                                                     UD[7:0]
                                                  XOUT                                                     LD[7:0]
                    Address[21:0]                                        BIOSEN                         BACKON
                    SD[15:0]                                                                               LCDON
                    AEN            MN89303A                                                             LOGICON       LCD
                    SBHE                                                                                              panel
                    IOWR                                                                                          LP
                    IORD         BIOSEN                                                                           FP
                    SMEMW                WE                                                                    DISP
                    SMEMR                         LCAS                                                       DCLK
                    REFRESH                               UCAS
                    IOCHRDY                                        RAS
                    MEMCS16                                                     MD[15:0]
                    IOCS16                                                                       MA[9:0]

                                   4MDRAM

ISA bus
For Information Equipment                                                                  MN89303A

Package Dimensions (Unit: mm)

QFH128-P-1818               20.00.2
                            18.00.2
                   96
                                      65
97                                            64

                                                (1.25)

                                                    18.00.2
                                                        20.00.2

128                                             33
          1
                                      32
(1.25)
                            0.5       0.20.1                                     1.00.2

                                                    3.30.2       0.15+00..1005
                                                         3.40.3

                                                                                           0 to 10

                       0.1       SEATING PLANE      0.10.1                       0.50.2
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved