电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

MM74HC139_03

器件型号:MM74HC139_03
器件类别:半导体    逻辑   
厂商名称:Fairchild
厂商官网:http://www.fairchildsemi.com/
下载文档

器件描述

HC/UH SERIES, OTHER DECODER/DRIVER, INVERTED OUTPUT, PDIP16

HC/UH系列, 其他解码器/驱动器, 反向输出, PDIP16

参数

MM74HC139_03功能数量 2
MM74HC139_03端子数量 16
MM74HC139_03最大工作温度 85 Cel
MM74HC139_03最小工作温度 -40 Cel
MM74HC139_03最大供电/工作电压 6 V
MM74HC139_03最小供电/工作电压 2 V
MM74HC139_03额定供电电压 5 V
MM74HC139_03加工封装描述 塑料, DIP-16
MM74HC139_03状态 TRANSFERRED
MM74HC139_03工艺 CMOS
MM74HC139_03包装形状 矩形的
MM74HC139_03包装尺寸 IN-线
MM74HC139_03端子形式 THROUGH-孔
MM74HC139_03端子间距 2.54 mm
MM74HC139_03端子位置
MM74HC139_03包装材料 塑料/环氧树脂
MM74HC139_03温度等级 INDUSTRIAL
MM74HC139_03系列 HC/UH
MM74HC139_03逻辑IC类型 其他 解码器/驱动
MM74HC139_03输出极性 INVERTED
MM74HC139_03传播延迟TPD 55 ns

文档预览

MM74HC139_03器件文档内容

                                                                                                                   September 1983         MM74HC139 Dual 2-To-4 Line Decoder
                                                                                                                   Revised December 2003

MM74HC139
Dual 2-To-4 Line Decoder

General Description                                          Features

The MM74HC139 decoder utilizes advanced silicon-gate         s Typical propagation delays --
CMOS technology, and is well suited to memory address           Select to outputs (4 delays): 18 ns
decoding or data routing applications. It possesses the         Select to output (5 delays): 28 ns
high noise immunity and low power consumption usually           Enable to output: 20 ns
associated with CMOS circuitry, yet has speeds compara-
ble to low power Schottky TTL logic.                         s Low power: 40 W quiescent supply power
                                                             s Fanout of 10 LS-TTL devices
The MM74HC139 contain two independent one-of-four            s Input current maximum 1 A, typical 10 pA
decoders each with a single active low enable input (G1, or
G2). Data on the select inputs (A1, and B1 or A2, and B2)
cause one of the four normally high outputs to go LOW.

The decoder's outputs can drive 10 low power Schottky
TTL equivalent loads, and are functionally as well as pin
equivalent to the 74LS139. All inputs are protected from
damage due to static discharge by diodes to VCC and
ground.

Ordering Code:

Order Number Package Number                                  Package Description

MM74HC139M    M16A           16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow
(Note 1)

MM74HC139SJ   M16D           16-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide

MM74HC139MTC  MTC16          16-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm Wide
(Note 1)

MM74HC139N    N16E           16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide

Note 1: Devices also available in Tape and Reel. Specify by appending the suffix letter "X" to the ordering code.

Connection Diagram                                           Truth Table

                                                                             Inputs                                         Outputs

                                                             Enable Select                                         Y0 Y1 Y2 Y3
                                                                                                                   HHHH
                                                             G               BA                                    L HHH
                                                                                                                   H LHH
                                                             H               XX                                    HH L H
                                                                                                                   HHHL
                                                             L               LL

                                                             L               LH

                                                             L               HL

                                                                          L  HH

                                                             H = HIGH Level
                                                             L = LOW Level
                                                             X = Don't Care

2003 Fairchild Semiconductor Corporation DS005311                                                                www.fairchildsemi.com
MM74HC139  Logic Diagram

                                                                                        (1 of 2)

           www.fairchildsemi.com  2
Absolute Maximum Ratings(Note 2)                               Recommended Operating                                                                         MM74HC139
                                                               Conditions
(Note 3)

Supply Voltage (VCC)                        -0.5 to +7.0V                                        Min Max Units
DC Input Voltage (VIN)                -1.5 to VCC +1.5V
DC Output Voltage (VOUT)              -0.5 to VCC +0.5V        Supply Voltage (VCC)              2          6     V
Clamp Diode Current (IIK, IOK)
DC Output Current, per pin (IOUT)                  20 mA      DC Input or Output Voltage        0          VCC   V
DC VCC or GND Current, per pin (ICC)               25 mA
Storage Temperature Range (TSTG)                   50 mA      (VIN, VOUT)
Power Dissipation (PD)                 -65C to +150C
                                                               Operating Temperature Range (TA) -40 +85           C
   (Note 4)                                       600 mW
                                                  500 mW       Input Rise or Fall Times
   S.O. Package only
                                                     260C     (tr, tf) VCC = 2.0V                          1000 ns
Lead Temperature (TL)
   (Soldering 10 seconds)                                         VCC = 4.5V                                500   ns

                                                                  VCC = 6.0V                                400   ns

                                                               Note 2: Absolute Maximum Ratings are those values beyond which dam-
                                                               age to the device may occur.

                                                               Note 3: Unless otherwise specified all voltages are referenced to ground.

                                                               Note 4: Power Dissipation temperature derating -- plastic "N" package: -
                                                               12 mW/C from 65C to 85C.

DC Electrical Characteristics (Note 5)

Symbol           Parameter            Conditions  VCC          TA = 25C             TA = -40 to 85C TA = -55 to 125C Units

                                                               Typ                       Guaranteed Limits

VIH     Minimum HIGH Level                        2.0V                      1.5            1.5              1.5
                                                  4.5V
        Input Voltage                                                       3.15           3.15             3.15                          V

                                                  6.0V                      4.2            4.2              4.2

VIL     Maximum LOW Level                         2.0V                      0.5            0.5              0.5
                                                  4.5V
        Input Voltage                                                       1.35           1.35             1.35                          V

                                                  6.0V                      1.8            1.8              1.8

VOH     Minimum HIGH Level  VIN = VIH or VIL

        Output Voltage      |IOUT|  20 A         2.0V         2.0          1.9            1.9              1.9

                                                  4.5V         4.5          4.4            4.4              4.4

                                                  6.0V         6.0          5.9            5.9              5.9                           V

                            VIN = VIH or VIL

                            |IOUT|  4.0 mA        4.5V         4.2          3.98           3.84             3.7

                            |IOUT|  5.2 mA        6.0V         5.7          5.48           5.34             5.2

VOL     Maximum LOW Level   VIN = VIH or VIL

        Output Voltage      |IOUT|  20 A         2.0V         0            0.1            0.1              0.1

                                                  4.5V         0            0.1            0.1              0.1

                                                  6.0V         0            0.1            0.1              0.1                           V

                            VIN = VIH or VIL      4.5V         0.2          0.26           0.33             0.4
                            |IOUT|  4.0 mA                                                 0.33
                            |IOUT|  5.2 mA        6.0V         0.2          0.26           1.0             0.4
                            VIN = VCC or GND
IIN     Maximum Input                             6.0V                      0.1                            1.0                          A

        Current

ICC     Maximum Quiescent   VIN = VCC or GND      6.0V                      8.0            80               160                           A

        Supply Current      IOUT = 0 A

Note 5: For a power supply of 5V 10% the worst case output voltages (VOH, and VOL) occur for HC at 4.5V. Thus the 4.5V values should be used when
designing with this supply. Worst case VIH and VIL occur at VCC = 5.5V and 4.5V respectively. (The VIH value at 5.5V is 3.85V.) The worst case leakage cur-
rent (IIN, ICC, and IOZ) occur for CMOS at the higher voltage and so the 6.0V values should be used.

                                                            3                                    www.fairchildsemi.com
MM74HC139  AC Electrical Characteristics

           VCC = 5V, TA = 25C, CL = 15 pF, tr = tf = 6 ns

                Symbol                            Parameter                    Conditions       Typ  Guaranteed                                  Units

                                                                                                     Limit

           tPHL, tPLH          Maximum Propagation                                              18   30                                          ns
           tPHL, tPLH          Delay, Binary Select to any Output
           tPHL, tPLH          4 levels of delay                                                28   38                                          ns
                               Maximum Propagation
                               Delay, Binary Select to any Output                               19   30                                          ns
                               5 levels of delay
                               Maximum Propagation
                               Delay, Enable to any Output

           AC Electrical Characteristics

           CL = 50 pF, tr = tf = 6 ns (unless otherwise specified)

           Symbol              Parameter                     Conditions  VCC   TA = 25C        TA = -40 to 85C TA = -55 to 125C Units

                                                                               Typ              Guaranteed Limits

           tPHL, tPLH Maximum Propagation                    (Note 6)    2.0V  110         175  219                254
                          Delay Binary Select to
                                                                         4.5V  22          35   44                 51                                ns

                        any Output 4 levels of delay                     6.0V  18          30   38                 44

           tPHL, tPLH Maximum Propagation                    (Note 7)    2.0V  165         220  275                320
                          Delay Binary Select to any
                                                                         4.5V  33          44   55                 64                                ns

                       Output 5 levels of delay                          6.0V  28          38   47                 54

           tPHL, tPLH Maximum Propagation                                2.0V  115         175  219                254
                          Delay Enable to any
                                                                         4.5V  23          35   44                 51                                ns

                       Output                                            6.0V  19          30   38                 44

           tTLH, tTLH Maximum Output Rise                                2.0V  30          75   95                 110
                          and Fall Time
                                                                         4.5V  8           15   19                 22                                ns

                                                                         6.0V  7           13   16                 19

           CIN         Maximum Input                                           3           10   10                 10                                pF

                       Capacitance

           CPD         Power Dissipation                     (Note 8)          75                                                                    pF

                       Capacitance (Note 8)

           Note 6: 4 levels of delay are A to Y1, Y3 and B to Y2, Y3.

           Note 7: 5 levels of delay are A to Y0, Y2 and B to Y0, Y1.

           Note 8: CPD determines the no load dynamic power consumption, PD = CPD VCC2f + ICC VCC, and the no load dynamic current consumption,
           IS = CPD VCC f + ICC.

           www.fairchildsemi.com                                         4
Physical Dimensions inches (millimeters) unless otherwise noted                                        MM74HC139

                         16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow
                                                                 Package Number M16A

5  www.fairchildsemi.com
MM74HC139  Physical Dimensions inches (millimeters) unless otherwise noted (Continued)

                                  16-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
                                                               Package Number M16D

           www.fairchildsemi.com  6
Physical Dimensions inches (millimeters) unless otherwise noted (Continued)                         MM74HC139

16-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm Wide
                                         Package Number MTC16

7                                                                            www.fairchildsemi.com
MM74HC139 Dual 2-To-4 Line Decoder  Physical Dimensions inches (millimeters) unless otherwise noted (Continued)

                                                                 16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
                                                                                                     Package Number N16E

                                    Fairchild does not assume any responsibility for use of any circuitry described, no circuit patent licenses are implied and
                                    Fairchild reserves the right at any time without notice to change said circuitry and specifications.

                                    LIFE SUPPORT POLICY

                                    FAIRCHILD'S PRODUCTS ARE NOT AUTHORIZED FOR USE AS CRITICAL COMPONENTS IN LIFE SUPPORT
                                    DEVICES OR SYSTEMS WITHOUT THE EXPRESS WRITTEN APPROVAL OF THE PRESIDENT OF FAIRCHILD
                                    SEMICONDUCTOR CORPORATION. As used herein:

                                    1. Life support devices or systems are devices or systems           2. A critical component in any component of a life support
                                        which, (a) are intended for surgical implant into the               device or system whose failure to perform can be rea-
                                        body, or (b) support or sustain life, and (c) whose failure         sonably expected to cause the failure of the life support
                                        to perform when properly used in accordance with                    device or system, or to affect its safety or effectiveness.
                                        instructions for use provided in the labeling, can be rea-
                                        sonably expected to result in a significant injury to the                                                    www.fairchildsemi.com
                                        user.

                                    www.fairchildsemi.com                                            8
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved