电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

ML4833

器件型号:ML4833
文件大小:2791.68KB,共10页
厂商名称:Micro Linear (Qorvo)
厂商官网:https://www.qorvo.com
下载文档

器件描述

electronic dimming ballast controller

ML4833器件文档内容

                                                                                                                   July 2000

                                                                                                              PRELIMINARY

                                                                                                  ML4833*

                                  Electronic                 Dimming Ballast Controller

GENERAL DESCRIPTION                                          FEATURES

The ML4833 is a complete solution for a dimmable or a        s  Complete power factor correction and dimming

non-dimmable, high power factor, high efficiency                ballast control in one IC

electronic ballast. The BiCMOS ML4833 contains               s  Low distortion, high efficiency continuous boost,

controllers for “boost” type power factor correction as         peak current sensing PFC section

well as for a dimming ballast. The ML4833 was designed       s  Programmable start scenario for rapid or

to minimize the number of external components required          instant start lamps

to build an electronic ballast.                              s  Lamp current feedback for dimming control

The PFC circuit uses a new, simple PFC topology which        s  Variable frequency dimming and starting

requires only one loop for compensation. This system

produces a power factor of better than 0.99 with low         s  Programmable restart for lamp out condition to

input current THD. An overvoltage protection comparator         reduce ballast heating

inhibits the PFC section in the event of a lamp out or lamp  s  Internal over-temperature shutdown replaces

failure condition.                                              external heat sensor

The ballast controller section provides for programmable     s  PFC overvoltage comparator eliminates output

starting sequence with individually adjustable preheat and      “runaway” due to load removal

lamp out-of-socket interrupt times. The IC controls lamp     s  Low start-up current <0.5mA

output power through feedback. The ML4833 provides a

power down input which reduces power to the lamp, for        s  Power reduction pin for end of life and GFI detectors

GFI, end of life, etc.

                                                                   (* Indicates part is End Of Life as of July 1, 2000)

BLOCK DIAGRAM

                                                                                              INTERRUPT    8

                    6   RSET                                                                      LAMP FB  4

                                  VARIABLE FREQUENCY                                              LFB OUT

                        RT /CT    OSCILLATOR                                                               5

                    7

                                                                                     OUTPUT

                                                                                     DRIVERS

                                                                                                  OUT A    14

                        RX/CX     PRE-HEAT                      CONTROL

                    9             AND INTERRUPT                 &

                                  TIMERS                     GATING LOGIC

                                                                                                  OUT B    13

                    3   PDWN

                                                                                                  PFC OUT  15

                    10  CRAMP

                    2   PIFB      POWER                                                           PGND     12

                        PEAO      FACTOR

                    1             CONTROLLER                                                      VCC      16

                    18  PVFB/OVP                             UNDER-VOLTAGE                        VREF

                                                                AND THERMAL                                17

                                                                SHUTDOWN                          GND

                                                                                                           11

                                                                                                                         1
ML4833

PIN CONFIGURATION

                        ML4833                                                     ML4833

                     18-Pin DIP (P18)                                           18-Pin SOIC (S18)

             PEAO    1            18     PVFB/OVP                         PEAO  1            18              PVFB/OVP

             PIFB    2            17     VREF                             PIFB  2            17              VREF

             PDWN    3            16     VCC                        PDWN        3            16              VCC

            LAMP FB  4            15     PFC OUT                    LAMP FB     4            15              PFC OUT

            LFB OUT  5            14     OUT A                      LFB OUT     5            14              OUT A

             RSET    6            13     OUT B                            RSET  6            13              OUT B

             RT/CT   7            12     P GND                      RT/CT       7            12              P GND

      INTERRUPT      8            11     GND                        INTERRUPT   8            11              GND

             RX/CX   9            10     CRAMP                      RX/CX       9            10              CRAMP

                        TOP VIEW                                                   TOP VIEW

PIN   DESCRIPTION

PIN#  NAME           FUNCTION                                 PIN#  NAME        FUNCTION

   1  PEAO           PFC error amplifier output and           8     INTERRUPT   Input used for lamp-out detection and

                     compensation node.                                         restart. A voltage less than 1.25 volts

   2  PIFB           Sensing of the inductor current and                        resets the chip and causes a restart

                     peak current sense point of the PFC                        after a programmable interval.

                     cycle by cycle current limit             9     RX/CX       Sets the timing for the preheat,

                     comparator.                                                dimming lockout, and interrupt.

   3  PDWN           A one volt comparator threshold that     10    CRAMP       Integrated voltage of the error

                     switches the operating frequency to                        amp out.

                     the preheat frequency when exceeded.     11    GND         Ground.

   4  LAMP FB        Inverting input of an error amplifier    12    P GND       Power ground for the IC.

                     used to sense (and regulate) lamp arc

                     current. Also the input node for         13    OUT B       Ballast MOSFET drive output.

                     dimming control.                         14    OUT A       Ballast MOSFET drive output.

   5  LFB OUT        Output of the lamp current error         15    PFC OUT     Power Factor MOSFET drive output.

                     transconductance amplifier used for

                     lamp current loop compensation.          16    VCC         Positive supply for the IC.

   6  RSET           External resistor which sets oscillator  17    VREF        Buffered output for the 7.5V voltage

                     FMAX, and R(X)/C(X) charging current.                      reference.

   7  RT/CT          Oscillator timing components.            18    PVFB/OVP    Inverting input to PFC error amplifier

                                                                                and OVP comparator input.

2
                                                                                                                            ML4833

ABSOLUTE MAXIMUM RATINGS                                                   Maximum Forced Voltage

                                                                           (PEAO, LFB OUT) ................................... –0.3V to 7.7V

Absolute maximum ratings are those values beyond which                     Maximum Forced Current (PEAO, LFB OUT) ........ ±20mA

the device could be permanently damaged. Absolute                          Junction Temperature ............................................ 150°C

maximum ratings are stress ratings only and functional                     Storage Temperature Range ..................... –65°C to 150°C

device operation is not implied.                                           Lead Temperature (Soldering 10 sec.) .................... 260°C

Supply Current (ICC) ............................................... 60mA  Thermal Resistance (qJA)

Output Current, Source or Sink                                             ML4833CP ...................................................... 70°C/W

(OUT A, OUT B, PFC OUT) DC ......................... 250mA                 ML4833CS .................................................... 100°C/W

Output Energy (capacitive load per cycle).............. 1.5 mJ

Analog Inputs                                                              OPERATING CONDITIONS

(LAMP FB, INTERRUPT, VCC) ........... –0.3V to VCC –2V

PIFB input voltage ......................................... –1.5V to 2V   Temperature Range ........................................ 0°C to 85°C

ELECTRICAL CHARACTERISTICS

Unless otherwise specified, RSET = 22.1ký, RT = 15.8kW, CT = 1.5nF, CVCC         =  1µF, VCC  =      12.5V. (Note  1)

               PARAMETER                                CONDITIONS                  MIN              TYP           MAX       UNITS

Lamp Current Amplifier (LAMP FB, LFB OUT)

Input Bias Current                                                                                   –0.3              –1.0  µA

Small Signal Transconductance                                                       35               65                105   WµW

Input Voltage Range                                                                 –0.3                               5.0   V

Output Low                                 Voltage at LAMP FB = 3V, RL     =  •                      0.2               0.4   V

Output High                                Voltage at LAMP FB = 2V, RL     =  •     7.1              7.5               7.8   V

Source Current                             Voltage at LAMP FB = 0V,

                                           LFB OUT = 7V, TA = 25°C                  –0.05            –0.15         –0.25     mA

Sink Current                               Voltage at LAMP FB = 5V,

                                           LFB OUT = 0.3V, TA = 25°C                0.05             0.12              0.22  mA

PFC Voltage Feedback   Amplifier  (PEAO,  PVFB/OVP)

Input Bias Current                                                                                   –0.3              –1.0  µA

Small Signal Transconductance                                                       35               65                105   W
                                                                                                                             µW

Input Voltage Range                                                                 –0.3                               5.0   V

Output Low                                 Voltage at PVFB = 3V, RL = •                              0.2               0.4   V

Output High                                Voltage at PVFB = 2V, RL = •             6.5              6.8               7.1   V

Source Current                             Voltage at PVFB/OVP = 0V,

                                           PEAO = 6V, TA = 25°C                     –0.05            –0.15         –0.25     mA

Sink Current                               Voltage at PVFB/OVP = 3V,

                                           PEAO = 0.3V, TA = 25°C                   0.03             0.07              0.16  mA

PFC Current — Limit Comparator (PIFB)

Current-Limit Threshold                                                             –0.90            –1.05         –1.15     V

Propagation Delay                          100mV step and 100mV overdrive                            100                     ns

Oscillator

Initial Accuracy                           TA = 25°C                                72               76                80    kHz

Voltage Stability                          VCCZ – 4.5V < VCC
Temperature Stability                                                                                2                       %

Total Variation                            Line, temperature                        69                                 83    kHz

Ramp Valley to Peak                                                                                  2.5                     V

                                                                                                                                                    3
ML4833

ELECTRICAL CHARACTERISTICS (Continued)

                  PARAMETER                    CONDITIONS                            MIN   TYP   MAX   UNITS

Oscillator (Continued)

CT Charging Current                            Voltage at LAMP FB = 3V,

                                               RT/CT = 2.5V, RX/CX = 0.9V (Preheat)  –90   –110  –130  µA

                                               LAMP FB = 3V, RT/CT = 2.5V,

                                               RX/CX = Open                          –180  –220  –260  µA

CT Discharge Current                           Voltage at RT/CT = 2.5V               4.0   5.5   7.0   mA

Output Drive Deadtime                                                                0.65  1     1.35  µs

Reference Section

Output Voltage                                 TA = 25°C, IO = 1mA                   7.4   7.5   7.6   V

Line regulation                                VCCZ – 4.5V < VCC <   VCCZ  –  0.5V         2     35    mV

Load regulation                                1mA < IO < 5mA                              2     15    mV

Temperature stability                                                                      0.4         %

Total Variation                                Line, load, temp                      7.35        7.65  V

Output Noise Voltage                           10Hz to 10kHz                               50          µV

Long Term Stability                            TJ = 125°C, 1000 hrs                        5           mV

Preheat and Interrupt Timer (RX/CX  where  RX  = 680ký, CX = 4.7µF)

Initial Preheat Period                                                                     0.8         s

Subsequent Preheat Period                                                                  0.7         s

Start Period                                                                               1.2         s

Interrupt Period                                                                           5.7         s

RX/CX Charging Current                                                               –24   –28   –33   µA

RX/CX Open Circuit Voltage                     VCC < Start-up threshold              0.4   0.7   1.0   V

RX/CX Maximum Voltage                                                                7.0   7.3   7.7   V

Input Bias Current                             Voltage at CRAMP = 1.2V                           0.1   µA

Preheat Lower Threshold                                                              1.05  1.22  1.36  V

Preheat Upper Threshold                                                              4.2   4.7   5.1   V

Interrupt Recovery Threshold                                                         1.05  1.22  1.36  V

Start Period End Threshold                                                           6.05  6.6   7.35  V

Interrupt  Input  (INTERRUPT)

Interrupt Threshold                                                                  1.1   1.22  1.4   V

Input Bias Current                                                                               0.1   µA

RSET Voltage                                                                         2.4   2.5   2.6   V

OVP Comparator      (PVFB/OVP)

OVP Threshold                                                                        2.63  2.73  2.83  V

Hysteresis                                                                           0.18  0.23  0.27  V

Propagation Delay                                                                          1.4         µs

4
                                                                                                                                      ML4833

ELECTRICAL CHARACTERISTICS (Continued)

         PARAMETER                                 CONDITIONS                                             MIN        TYP         MAX        UNITS

Outputs (OUT A, OUT B, PFC OUT)

Output Voltage Low                       IOUT = 20mA                                                                 0.1         0.2        V

                                         IOUT = 200mA                                                                1.0         2.0        V

Output Voltage High                      IOUT = –20mA                                                     VCC – 0.2  VCC – 0.1              V

                                         IOUT = –200mA                                                    VCC – 2.0  VCC – 1.0              V

Output Voltage Low in UVLO               IOUT = 10mA, VCC < Start-up threshold                                                   0.2        V

Output Rise/Fall Time                    CL = 1000pF                                                                 20                     ns

Under-Voltage Lockout and Bias Circuits

IC Shunt Protection Voltage (VCCZ)       ICC = 15mA                                                       14.2       15.0        15.8       V

Start-up Current                         VCC - Start-up threshold                                                    0.34        0.48       mA

Operating Current                        VCC = 12.5V,                                                                5.5         8.0        mA

                                         Voltage at LAMP FB = 0V,

                                         LFB OUT = 2.3, PVFB/OVP = 2.3V

                                         PIFB = Open

Start-up Threshold                                                                                        VCC – 1.2  VCCZ – 1.0  VCC – 0.8  V

Shutdown Threshold                                                                                        VCC – 5.3  VCCZ – 4.8  VCC – 4.3  V

Shutdown Temperature (TDWN)              (Note 2)                                                                    130                    °C

Hysteresis (TDWN)                                                                                                    30                     °C

PDWN

PDWN Threshold                                                                                            0.9        1.0         1.1        V

Note 1:  Limits are guaranteed by 100% testing, sampling or correlation with worst case test conditions.

Note 2:  Junction temperature.

                                                                                                                                                   5
ML4833

FUNCTIONAL                 DESCRIPTION                             compensation is needed), an integrator, a comparator, and

                                                                   a logic control block. In the boost topology, power factor

OVERVIEW                                                           correction is achieved by sensing the output voltage and

                                                                   the current flowing through the current sense resistor. Duty

The ML4833 consists of peak current controlled                     cycle control is achieved by comparing the integrated

continuous boost power factor front end section with a             voltage signal of the error amplifier and the voltage

flexible ballast control section. Start-up and lamp-out            across RSENSE. The duty cycle control timing is shown in

retry timing are controlled by the selection of external           Figure 2. Setting minimum input voltage for output

timing components, allowing for control of a wide variety          regulation can be achieved by selecting CRAMP according

of different lamp types. The ballast section controls the          to equation 1.

lamp power using frequency modulation (FM) with

additional programmability provided to adjust the VCO                      PEAOMAX                                                1
                                                                   { } CRAMP=
                                                                           22K      (1− D)Ts − 1.1µs                                                             (1)

frequency range. This allows for the IC to be used with a                                                2POUT  −    VOUT  −   2VIN    (1−  D)Ts  8RSENSE

variety of different output networks. Figure 1 depicts a                                                VIN                 2L                 

detailed block diagram of ML4833.                                  OVERVOLTAGE PROTECTION AND INHIBIT

POWER FACTOR SECTION                                               The OVP pin serves to protect the power circuit from

The ML4833 power factor section is a peak current                  being subjected to excessive voltages if the load should

sensing boost mode PFC control circuit in which only               change suddenly (lamp removal). A divider from the high

voltage loop compensation is needed. It is simpler than a          voltage DC bus sets the OVP trip level. When the voltage

conventional average current control method. It consists           on PVFB/OVP exceeds 2.75V, the PFC transistor are

of a voltage error amplifier, a current sense amplifier (no        inhibited. The ballast section will continue to operate.

       RSET                                                                                                                                      LFB OUT

   6                                                                                                                                                             5

   7   RT/CT                                                       OSC                                                               +           2.5V

                                                                           CLK                                                                   LAMP FB

       RX/CX                                                                              +           1.25V                          –                           4

   9                                    PREHEAT

                                        TIMER                                             –                                                      INTERRUPT

                                                                                                                                                                 8

       VCC                                                                                                                           +                  PDWN

   16            UNDER-VOLTAGE                                                                                                                                   3

       VREF   THERMAL SHUTDOWN

   17                   REFOK                                                                                                        –           1.0V

       GND                                                                                                S      Q

   11

                               2.5V  +

       PVFB/OVP                                  V TO I                             –

   18                                –                                                                    R

       PEAO                                                                         +

   1

   10  CRAMP

                                                                                                                                                 PFC OUT

                        –      OVP                                                                                                                               15

                 2.75V                                       S  Q                                                                                       OUT A

                        +                                                                                                                                        14

                                                             R

                                                                                       T  Q                                                             OUT B

                 –1.0V  –      ILIM                                                                                                                              13

                        +                                                                                                                               PGND

       PIFB                             ISENSE AMPLIFIER                                                                                                         12

   2

                                        Figure 1. ML4833 Detailed Block Diagram

6
                                                                                                                                      ML4833

TRANSCONDUCTANCE AMPLIFIERS

The PFC voltage feedback amplifier is implemented as an

operational transconductance amplifier. It is designed to                                 PVFB/OVP

have low small signal forward transconductance such that                                     18       –

a large value of load resistor (R1) and a low value

ceramic capacitor (<1µF) can be used for AC coupling                                      2.5V        +

(C1) in the frequency compensation network. The                                                                               R1            C2

compensation network shown in Figure 3 will introduce a

zero and a pole at:

                                                                                                                              C1

         fZ    =           1        fP  =      1                     (2)

                     2π    R1C1            2π R1C2

                                                                                                  Figure  3.  Compensation Network

                                                  L                               SW2                         VOUT                              L

                                                                                                                                                A

                                                                                                      RA                                        M

         EMI                                                                                                        INVERTER          LAMP      P

         FILTER                                                                                                                       NETWORK   L

                                                                                  SW1                 RB                                        A

                                                  RSENSE                                                                                        M

                                                                                                                                                P

                                 2  PIFB                  OUT A  14                                                               18  PVFB/OVP

                                                     SINE

                                           –A              +

                                                                                       R  Q

                                                           –

                                                                                       S

                     SINE

                                                                                             CLK

                                                                     OSC

         RAMP                                                                             PEAO    –

                                                                          V TO I

                                                                                                  +       VREF1

CLK

PFC OUT

                                                     10   CRAMP                        1  PEAO

                                                                                  R1

                                                     CRAMP                                        C2

                                                                                  C1

                                               Figure 2. ML4833 PFC               Controller Section

                                                                                                                                                   7
ML4833

Figure 4 shows the output configuration for        the               OSCILLATOR

operational transconductance amplifiers.                             The VCO frequency ranges are controlled by the output

                                                                     of the LFB amplifier (RSET). As lamp current increases,

                                  CURRENT                            LFB OUT falls in voltage, causing the CT charging current

                                  MIRROR                             to increase, thereby causing the oscillator frequency to

                              IN          OUT                        increase. Since the ballast output network attenuates high

                                                                     frequencies, the power to the lamp will be decreased.

                IQ  +  gmVIN

                       2

   IQ –  gmVIN                                     io   =  gmVIN                         VREF

         2                                                                           17                                              VREF

                                                                                                     ICHG                      CONTROL

                                                                                 RT

                              IN          OUT                                            RT/CT

                                  CURRENT                                            7                                      +

                                  MIRROR

                                                                                                           1.25/3.75        –

                                                                                 CT

                Figure 4. Output Configuration                                              5.5mA

A DC path to ground or VCC at the output of the

transconductance amplifiers will introduce an offset error.

The magnitude of the offset voltage that will appear at the

input is given by VOS = io/gm. For an io of 1µA and a gm
of 0.05 µW the input referred offset will be 20mV.W

Capacitor C1 as shown in Figure 3 is used to block the

DC current to minimize the adverse effect of offsets.                        CLOCK

Slew rate enhancement is incorporated into all of the

operational transconductance amplifiers in the ML4833.                                         tDIS                            tCHG

This improves the recovery of the circuit in response to

power up and transient conditions. The response to large             VTH  = 3.75V

signals will be somewhat non-linear as the transconductance

amplifiers change from their low to high transconductance

mode. This is illustrated in Figure 5.                                       CT

                          iO                                         VTL  = 1.25V

                                                                          Figure     6.  Oscillator  Block       Diagram and               Timing

                          0                        VIN Differential  The oscillator frequency is determined by the following

                              Linear Slope Region                    equations:

                                                                                               FOSC  =           1                                 (3)

                                                                                                           tCHG +     tDIS

                                                                     and

   Figure 5. Transconductance Amplifier Characteristics                            tCHG  =  RTCT          VREF  + ICH RT      −  VTL      
                                                                                                     In
                                                                                                           VREF  + ICH RT      −  VTH            (4)

BALLAST OUTPUT SECTION

The IC controls output power to the lamps via frequency              The oscillator’s minimum frequency is set when ICH = 0

modulation with non-overlapping conduction. This means               where:

that both ballast output drivers will be low during the                                        FOSC  ≅           1

discharging time tDIS of the oscillator capacitor CT.                                                      0.51× RTCT                              (5)

8
                                                                                                           ML4833

This assumes that tCHG >> tDIS.                                                 TJ ≅ TA + (PD + 65°C / W)                       (9)

When LFB OUT is high, ICH = 0 and the minimum

frequency occurs. The charging current varies according

to two control inputs to the oscillator:                           VCC  VCCZ

1.    The output of the preheat timer                                   V(ON)

2.    The voltage at LFB OUT (lamp feedback amplifier                   V(OFF)

      output)

In preheat condition, charging current is fixed at

                                   =      2.5                      ICC                                                      t

               ICHG(PREHEAT)             RSET                 (6)       5.5mA

In running mode, charging current decreases as the

voltage rises from 0V to VOH at the LAMP FB amplifier.

The highest frequency will be attained when ICHG is                     0.34mA

highest, which is attained when voltage at LFB OUT                                                                          t

is at 0V:

                       ICHG(0)  =     5                       (7)  Figure 7. Typical VCC and ICC Waveforms when

                                   RSET                            the ML4833 is Started with a Bleed Resistor from

                                                                   the Rectified AC Line and Bootstrapped from an

Highest lamp power, and lowest output frequency are                             Auxiliary Winding.

attained when voltage at LFB OUT is at its maximum

output voltage (VOH).                                              STARTING, RE-START, PREHEAT AND INTERRUPT

In this condition, the minimum operating frequency of the          The lamp starting scenario implemented in the ML4833

ballast is set per equation 5 above.                               is designed to maximize lamp life and minimize ballast

For the IC to be used effectively in dimming ballasts with         heating during lamp out conditions.

higher Q output networks a larger CT value and lower RT            The circuit in Figure 8 controls the lamp starting

value can be used, to yield a smaller frequency excursion          scenarios: Filament preheat and lamp out interrupt. CX is

over the control range (voltage at LFB OUT). The                   charged with a current of IR(SET)/4 and discharged through

discharge current is set to 5mA. Assuming that IDIS >>             RX. The voltage at CX is initialized to 0.7V (VBE) at power

IRT:                                                               up. The time for CX to rise to 4.8V is the filament preheat

               tDIS(VCO) ≅ 600 × CT                           (8)  time. During that time, the oscillator charging current

                                                                   (ICHG) is 2.5/RSET. This will produce a high frequency for

IC BIAS, UNDER-VOLTAGE LOCKOUT AND                                 filament preheat, but will not produce sufficient voltage

THERMAL SHUTDOWN                                                   to ignite the lamp or cause significant glow current.

The IC includes a shunt clamp which will limit the                 After cathode heating, the inverter frequency drops to FMIN

voltage at VCC to 15V (VCCZ). The IC should be fed with            causing a high voltage to appear to ignite the lamp. If

a current limited source, typically derived from the               lamp current is not detected when the lamp is supposed

ballast transformer auxiliary winding. When VCC is below           to have ignited, the lamp voltage feedback coming into

VCCZ – 1.1V, the IC draws less than 0.48mA of quiescent            pin 8 remains below 1.25V, the CX charging current is

current and the outputs are off. This allows the IC to start       shut off and the inverter is inhibited until CX is discharged

using a “bleed resistor” from the rectified AC line.               by RX to the 1.2V threshold. Shutting off the inverter in

                                                                   this manner prevents the inverter from generating

To help reduce ballast cost, the ML4833 includes a                 excessive heat when the lamp fails to strike or is out of

temperature sensor which will inhibit ballast operation if         socket. Typically this time is set to be fairly long by

the IC’s junction temperature exceeds 120°C. In order to           choosing a large value of RX.

use this sensor in lieu of an external sensor, care should

be taken when placing the IC to ensure that it is sensing

temperature at the physically appropriate point in the

ballast. The ML4833’s die temperature can be estimated

with the following equation:

                                                                                                                                  9
ML4833

                                                                       A summary of the operating frequencies in the various

                               0.625                                   operating modes is shown below.

                                  RSET

              RX/CX                                                    Operating Mode      Operating Frequency

              9                            +

    CX                                                  HEAT                                            [F(MAX) to F(MIN)]

                                  1.2/4.8  –                           Preheat                                 2

RX

                     6.8                                               Dimming

                                           +            DIMMING        Lock-out                                F(MIN)

                                  1.2/6.8  –            LOCKOUT

                                                                       Dimming

                    INTERRUPT                    R      INHIBIT        Control                          F(MIN) to F(MAX)

                 8             –                    Q

                                                 S

                     1.25V     +

                                                                       TYPICAL APPLICATIONS

    Figure 8. Lamp Preheat and Interrupt Timers                        Figure 10 shows a schematic for a dimming power-factor

LFB OUT is ignored by the oscillator until CX reaches                  corrected 60W ballast, designed to operate two F32T8

6.8V threshold. The lamps are therefore driven to full                 fluorescent lamps connected in series.

power and then dimmed. The CX pin is clamped to

about 7.5V.

              6.8

              4.8

    RX/CX

              1.2

              .65

              0

        HEAT

    DIMMING

    LOCKOUT

             >1.25

        INT

    INHIBIT

                                              Figure 9. Lamp Starting  and Restart Timing

10
                                              F1           L1                                                                                                                                           TP4

                                                                                                          D8

                                     HOT                                    D3          D1       6    10                                 R11

                                                               C1                                         T1          D7                                                          R17      Q2

                                     220 VAC                                                     9     8                                                                  T2

                                                                   C3                   D2                                                                            6        3

                                                                            D4                                                                        R6

                                                               C2                                                         Q1             R12                          7        2

                                                                                             D13

                                     NEUTRAL               L2                                       D9                         C10

                                                                                        C26      C25                                                                                   Q3

                                                                                D5                                                       R13                                                                         T4                 R

                                                                                                                     C20                              R7                          R18                                    4

                                                                                                                               R8                                                                                        3         C23  R

                                                                                                                   +

                                                                        R1                                                                                                     1                                         2              Y

                                                                                                 D12                                                                                                            6

                                                                                D6                                                                                             8                                         1

                                                                                            R20                                                                                   TP1                           7        9              Y

                                                                                                      D10                                                                                                                8

                                                                                                                                                                                                                                        B

                                                                                                                                                                                                   C22               C9

                                                                                                                                                                          C17                                                           B

                                                               R14                                                                                           C19                                                C8

    Figure 10. 220V Dimming Ballast                                                                                                                                                                                            T5

                                                                                                                                                   R16                                                               TP5    1      10

                                                                                                    R10               R22

                                                                                                                                                                          R19                                               5       6

                                                                                                           ML4833                                                                 TP2

                                                                                                    1                            18

                                                                                                    2     PEAO             PVFB

                                                                                                          PIFB  U1         VREF  17

                                                                                                    3                            16

                                          PDWN                                                      4     PDWN             VCC

                                                                                                          LAMP FB     PFC OUT    15                                                                     D11

                                                  R4                                                5                            14

                                                                                                    6     LFB OUT         OUT A

                                                                                                          RSET            OUT B  13

                                                                                                    7                            12

                                                                                                    8     RTCT            PGND

                                                                   R25  R3          R2                                     GND   11

                                                                                                    9     INTERRUPT              10

                                                                                                          RXCX            CRAMP                                                                         R24

                                                  C24      C7      C11          C4      C6                            R23

                                                                                R5                                        R15                 C14  C15       C12     C16                           R21

                                                                                             C5                 TP3                 C13                                                                         C21

                                                               D1       R8                                                                                        R1                       R2

                                                                                             R6                           R5       C3    R3               8

                                                       T1                                           Q1                                        3

                                                           4                                                                                       +              1

                                                                                    D2                                                        2                                                U1

                                                           3        C1          C4                                                                 –

                                                                                             R7                       C2

                                                                                                                                                      U2

                                                                                                                                              5    +                                                                                       ML4833

                                                                                                                                                                  7

                                                                                                                                     R4       6    –

                                                               DIMMER   CONTROL INTERFACE    SUBASSEMBLY

                                                                                                                                                          4                                                              REMOTE MANUAL

                                                                                                                                                                                                        VIOLET

11                                                                                                                                                                                                      GRAY                DIMMER

                                                                                                                                                                                                                            0–10VDC
ML4833

PHYSICAL  DIMENSIONS                           inches    (millimeters)

                                                                          Package: P18

                                                                          18-Pin PDIP

                                                         0.890 - 0.910

                                                         (22.60 - 23.12)

                                     18

                                     PIN 1 ID                                                   0.240 - 0.260      0.295 - 0.325

                                                                                                 (6.09 - 6.61)     (7.49 - 8.26)

                   0.045 MIN         1

                   (1.14 MIN)                       0.050 - 0.065         0.100 BSC

                   (4 PLACES)                       (1.27 - 1.65)         (2.54 BSC)

                                                                                                    0.015 MIN

                                                                                                    (0.38 MIN)

          0.170 MAX

          (4.32 MAX)

                                                    0.016 - 0.022         SEATING PLANE                                            0.008 - 0.012

                         0.125 MIN                  (0.40 - 0.56)                                                        0º - 15º  (0.20 - 0.31)

                         (3.18 MIN)

                                                                          Package: S18

                                                                          18-Pin SOIC

                                         0.449 - 0.463

                                        (11.40 - 11.76)

                         18

                                                                          0.291 - 0.301  0.398   -  0.412

                                                                          (7.39 - 7.65)  (10.11  -  10.47)

                               PIN 1 ID

                         1

    0.024 - 0.034                       0.050 BSC

    (0.61 - 0.86)                       (1.27 BSC)

    (4 PLACES)                                                     0.095 - 0.107

                                                                   (2.41 - 2.72)

                                                                                                    0º      -  8º

          0.090 - 0.094                  0.012 - 0.020                    0.005 -        0.013                 0.022  -  0.042     0.009 - 0.013

          (2.28 - 2.39)                  (0.30 - 0.51)   SEATING PLANE    (0.13 -        0.33)                 (0.56  -  1.07)     (0.22 - 0.33)

12
                                                                                                                                   ML4833

ORDERING             INFORMATION

                     PART NUMBER                                            TEMPERATURE RANGE                      PACKAGE

                     ML4833CP (End of Life)                                                      0°C to 85°C     Molded DIP (P18)

                     ML4833CS (Obsolete)                                                         0°C to 85°C     SOIC (S18)

© Micro Linear 1997  is a registered trademark of Micro Linear Corporation

Products described in this document may be covered by one or more of the following patents, U.S.: 4,897,611; 4,964,026; 5,027,116; 5,281,862; 5,283,483; 5,418,502; 5,508,570; 5,510,727; 5,523,940; 5,546,017;

5,559,470; 5,565,761; 5,592,128; 5,594,376; Japan: 2598946; 2619299. Other patents are pending.

Micro Linear reserves the right to make changes to any product herein to improve reliability, function or                    2092 Concourse Drive

design. Micro Linear does not assume any liability arising out of the application or use of any product                            San Jose, CA 95131

described herein, neither does it convey any license under its patent right nor the rights of others. The

circuits contained in this data sheet are offered as possible applications only. Micro Linear makes no                             Tel: 408/433-5200

warranties or representations as to whether the illustrated circuits infringe any intellectual property rights of                  Fax: 408/432-0295

others, and will accept no responsibility or liability for use of any application herein. The customer is urged

to consult with appropriate legal counsel before deciding on a particular application.                                                                                                                           DS4833-01

                                                                                                                                                                                                                 13
This datasheet has been downloaded from:

datasheet.eeworld.com.cn

Free Download

Daily Updated Database

100% Free Datasheet Search Site

100% Free IC Replacement Search Site

Convenient Electronic Dictionary

Fast Search System

www.EEworld.com.cn

All Datasheets Cannot Be Modified Without Permission

               Copyright © Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved