电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

MC9S08QE8CWJ

器件型号:MC9S08QE8CWJ
器件类别:半导体    嵌入式处理器和控制器   
厂商名称:FREESCALE (NXP )
下载文档 在线购买

MC9S08QE8CWJ在线购买

供应商 器件名称 价格 最低购买 库存  
MC9S08QE8CWJ ¥22.82 1 点击查看 点击购买

器件描述

8-BIT, FLASH, 20 MHz, MICROCONTROLLER, PDSO20

参数

MC9S08QE8CWJ外部数据总线宽度 0.0
MC9S08QE8CWJ输入输出总线数量 18
MC9S08QE8CWJ端子数量 20
MC9S08QE8CWJ最小工作温度 -40 Cel
MC9S08QE8CWJ最大工作温度 85 Cel
MC9S08QE8CWJ线速度 20 MHz
MC9S08QE8CWJ加工封装描述 1.27 MM PITCH, ROHS COMPLIANT, MS-013AC, SOIC-20
MC9S08QE8CWJreach_compliant Yes
MC9S08QE8CWJ欧盟RoHS规范 Yes
MC9S08QE8CWJ中国RoHS规范 Yes
MC9S08QE8CWJ状态 Active
MC9S08QE8CWJmicroprocessor_microcontroller_peripheral_ic_type MICROCONTROLLER
MC9S08QE8CWJADC通道 YES
MC9S08QE8CWJ地址总线宽度 0.0
MC9S08QE8CWJ位数 8
MC9S08QE8CWJclock_frequency_max 16 MHz
MC9S08QE8CWJDAC通道 NO
MC9S08QE8CWJDMA通道 NO
MC9S08QE8CWJjesd_30_code R-PDSO-G20
MC9S08QE8CWJjesd_609_code e3
MC9S08QE8CWJmoisture_sensitivity_level 3
MC9S08QE8CWJ包装材料 PLASTIC/EPOXY
MC9S08QE8CWJpackage_code SOP
MC9S08QE8CWJpackage_equivalence_code SOP20,.4
MC9S08QE8CWJ包装形状 RECTANGULAR
MC9S08QE8CWJ包装尺寸 SMALL OUTLINE
MC9S08QE8CWJpeak_reflow_temperature__cel_ 260
MC9S08QE8CWJpower_supplies 1.8/3.6
MC9S08QE8CWJPWM通道 YES
MC9S08QE8CWJqualification_status COMMERCIAL
MC9S08QE8CWJram__bytes_ 512
MC9S08QE8CWJROM编程 FLASH
MC9S08QE8CWJrom__words_ 8192
MC9S08QE8CWJseated_height_max 2.65 mm
MC9S08QE8CWJsub_category Microcontrollers
MC9S08QE8CWJ额定供电电压 3 V
MC9S08QE8CWJ最小供电电压 1.8 V
MC9S08QE8CWJ最大供电电压 3.6 V
MC9S08QE8CWJ表面贴装 YES
MC9S08QE8CWJ温度等级 INDUSTRIAL
MC9S08QE8CWJ端子涂层 MATTE TIN
MC9S08QE8CWJ端子形式 GULL WING
MC9S08QE8CWJ端子间距 1.27 mm
MC9S08QE8CWJ端子位置 DUAL
MC9S08QE8CWJtime_peak_reflow_temperature_max__s_ 40
MC9S08QE8CWJlength 12.8 mm
MC9S08QE8CWJwidth 7.5 mm

MC9S08QE8CWJ器件文档内容

Freescale Semiconductor                                                   Document Number: MC9S08QE8
Data Sheet: Technical Data                                                                         Rev. 7, 4/2009

An Energy Efficient Solution by Freescale

                                                                          MC9S08QE8

MC9S08QE8 Series                                                          32-Pin LQFP      20-Pin SOIC
                                                                          Case 873A        751D-07
Covers: MC9S08QE8 and
MC9S08QE4                                                                 28-Pin SOIC      16-Pin PDIP
                                                                          751F-05          648
Features
                                                                                           16-Pin TSSOP
8-Bit HCS08 Central Processor Unit (CPU)                                                 948F
    Up to 20 MHz CPU at 3.6 V to 1.8 V across temperature range of
       40 C to 85 C                                                       On-chip in-circuit emulator (ICE) debug module containing two
    HC08 instruction set with added BGND instruction                            comparators and nine trigger modes; eight deep FIFO for storing
    Support for up to 32 interrupt/reset sources                                change-of-flow addresses and event-only data; debug module
                                                                                 supports both tag and force breakpoints
On-Chip Memory
    Flash read/program/erase over full operating voltage and             Peripherals
       temperature                                                            ADC -- 10-channel, 12-bit resolution; 2.5 s conversion time;
    Random-access memory (RAM)                                                  automatic compare function; 1.7 mV/C temperature sensor;
    Security circuitry to prevent unauthorized access to RAM and                internal bandgap reference channel; operation in stop3; fully
       flash contents                                                            functional from 3.6 V to 1.8 V
                                                                              ACMPx -- Two analog comparators with selectable interrupt on
Power-Saving Modes                                                             rising, falling, or either edge of comparator output; compare
    Two low power stop modes                                                    option to fixed internal bandgap reference voltage; outputs can be
    Reduced power wait mode                                                     optionally routed to TPM module; operation in stop3
    Low power run and wait modes allow peripherals to run while             SCI -- Full-duplex non-return to zero (NRZ); LIN master
       voltage regulator is in standby                                           extended break generation; LIN slave extended break detection;
    Peripheral clock gating register can disable clocks to unused               wake-up on active edge
       modules, thereby reducing currents                                     SPI -- Full-duplex or single-wire bidirectional; double-buffered
    Very low power external oscillator that can be used in stop2 or             transmit and receive; master or slave mode; MSB-first or
       stop3 modes to provide accurate clock source to real time counter         LSB-first shifting
    6 s typical wake-up time from stop3 mode                                 IIC -- Up to 100 kbps with maximum bus loading; multi-master
                                                                                 operation; programmable slave address; interrupt driven
Clock Source Options                                                           byte-by-byte data transfer; supporting broadcast mode and 10-bit
    Oscillator (XOSC) -- Loop-control Pierce oscillator; crystal or             addressing
       ceramic resonator range of 31.25 kHz to 38.4 kHz or 1 MHz to          TPMx -- Two 3-channel (TPM1 and TPM2); selectable input
       16 MHz                                                                    capture, output compare, or buffered edge- or center-aligned
    Internal Clock Source (ICS) -- Internal clock source module                 PWM on each channel
       containing a frequency-locked-loop (FLL) controlled by internal       RTC -- (Real-time counter) 8-bit modulus counter with binary or
       or external reference; precision trimming of internal reference           decimal based prescaler; external clock source for precise time
       allows 0.2% resolution and 2% deviation over temperature and              base, time-of-day, calendar or task scheduling functions; free
       voltage; supporting bus frequencies from 1 MHz to 10 MHz                  running on-chip low power oscillator (1 kHz) for cyclic wakeup
                                                                                 without external components; runs in all MCU modes
System Protection
    Watchdog computer operating properly (COP) reset with option to       Input/Output
       run from dedicated 1 kHz internal clock source or bus clock            26 GPIOs, one output-only pin and one input-only pin
    Low-voltage warning with interrupt                                       Eight KBI interrupts with selectable polarity
    Low-voltage detection with reset or interrupt                            Hysteresis and configurable pullup device on all input pins;
    Illegal opcode detection with reset                                         configurable slew rate and drive strength on all output pins.
    Illegal address detection with reset
    Flash block protection                                                Package Options
                                                                              32-pin LQFP, 28-pin SOIC, 20-pin SOIC, 16-pin PDIP,
Development Support                                                            16-pin TSSOP
    Single-wire background debug interface
    Breakpoint capability to allow single breakpoint setting during
       in-circuit debugging (plus two more breakpoints in on-chip debug
       module)

This document contains information on a product under development. Freescale reserves the
right to change or discontinue this product without notice.

Freescale Semiconductor, Inc., 2007-2009. All rights reserved.
Table of Contents                                                                              3.10.1Control Timing . . . . . . . . . . . . . . . . . . . . . 20
                                                                                               3.10.2TPM Module Timing. . . . . . . . . . . . . . . . . 21
1 MCU Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . 3                    3.10.3SPI Timing . . . . . . . . . . . . . . . . . . . . . . . . 22
2 Pin Assignments . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4        3.11 Analog Comparator (ACMP) Electricals. . . . . . . 24
3 Electrical Characteristics. . . . . . . . . . . . . . . . . . . . . . . . 7          3.12 ADC Characteristics. . . . . . . . . . . . . . . . . . . . . . 25
                                                                                       3.13 Flash Specifications . . . . . . . . . . . . . . . . . . . . . . 29
    3.1 Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7      3.14 EMC Performance . . . . . . . . . . . . . . . . . . . . . . . 29
    3.2 Parameter Classification. . . . . . . . . . . . . . . . . . . . 7                      3.14.1Conducted Transient Susceptibility . . . . . 30
    3.3 Absolute Maximum Ratings . . . . . . . . . . . . . . . . . 8               4 Ordering Information. . . . . . . . . . . . . . . . . . . . . . . . . . 30
    3.4 Thermal Characteristics . . . . . . . . . . . . . . . . . . . . 8          5 Package Information. . . . . . . . . . . . . . . . . . . . . . . . . . 31
    3.5 ESD Protection and Latch-Up Immunity. . . . . . . 10                       5.1 Mechanical Drawings . . . . . . . . . . . . . . . . . . . . . . . . . . 3
    3.6 DC Characteristics . . . . . . . . . . . . . . . . . . . . . . . 11
    3.7 Supply Current Characteristics. . . . . . . . . . . . . . 14
    3.8 External Oscillator (XOSCVLP) Characteristics . 17
    3.9 Internal Clock Source (ICS) Characteristics . . . . 18
    3.10 AC Characteristics . . . . . . . . . . . . . . . . . . . . . . . 20

Revision History

To provide the most up-to-date information, the revision of our documents on the World Wide Web will
be the most current. Your printed copy may be an earlier revision. To verify you have the latest information
available, refer to:

   http://freescale.com/

The following revision history table summarizes changes contained in this document.

Rev  Date                                                                          Description of Changes

2    Nov 7 2007 Initial preliminary product preview release.

3    Jan 22 2008 Initial public release.

4    March 13 2008 Added Figure 11.

5    October 8 2008 Updated the Stop2 and Stop3 mode supply current in the Table 8.

                  Replaced the stop mode adders section from Table 8 with an individual Table 9 with new

                  specifications.

                  Added a footnote to the Min. of the suppply voltage in Table 7.

                  Changed the typical value of |IIn| and |IOZ| to -- (no typical value) in Table 7.
                  Added tVRR to Table 12.
                  Updated "How to reach us" information.

6    Nov. 4 2008 Updated the operating voltage in Table 7.

7    April 29 2009 Changed VDDAD to VDDA, IDDAD to IDDA, and VSSAD to VSSA.

                  In Table 7, added |IOZTOT|.

                  In Table 11, updated the DCO output frequency range-trimmed, and changed some symbols.

                  Updated typicals and Max. for tIRST.
                  Updated Table 17.

Related Documentation

Find the most current versions of all documents at: http://www.freescale.com

Reference Manual  (MC9S08QE8RM)
2
                     Contains extensive product information including modes of operation, memory,
                     resets and interrupts, register definition, port pins, CPU, and all module
                     information.

                                             MC9S08QE8 Series Data Sheet, Rev. 7

                                                                                                                           Freescale Semiconductor
                                                                                                     MCU Block Diagram

1 MCU Block Diagram

The block diagram, Figure 1, shows the structure of MC9S08QE8 series MCU.

                                   BKGD/MS

            HCS08 CORE

                                                DEBUG MODULE (DBG)

            CPU       BDC

     HCS08 SYSTEM CONTROL                                 REAL-TIME COUNTER     SCL                  PTA7/TPM2CH2/ADP9
                                                                    (RTC)       SDA                  PTA6/TPM1CH2/ADP8
            RESETS AND INTERRUPTS                                                            PORT A  PTA5/IRQ/TCLK/RESET
             MODES OF OPERATION                              IIC MODULE (IIC)   RxD                  PTA4/ACMP1O/BKGD/MS
                                   IRQ                                          TxD                  PTA3/KBIP3/SCL/ADP3
              POWER MANAGEMENT                                                                       PTA2/KBIP2/SDA/ADP2
                                                      SERIAL COMMUNICATIONS     SS                   PTA1/KBIP1/TPM2CH0/ADP1/ACMP1
     COP         IRQ     LVD                           INTERFACE MODULE (SCI)   MISO                 PTA0/KBIP0/TPM1CH0/ADP0/ACMP1+
                                                                                MOSI
              USER FLASH                                  SERIAL PERIPHERAL     SPSCK                PTB7/SCL/EXTAL
     (MC9S08QE8 = 8192 BYTES)                           INTERFACE MODULE (SPI)                       PTB6/SDA/XTAL
     (MC9S08QE4 = 4096 BYTES)                                                   TCLK                 PTB5/TPM1CH1/SS
                                                16-BIT TIMER PWM                TPM1CH0      PORT B  PTB4/TPM2CH1/MISO
              USER RAM                           MODULE (TPM1)                  TPM1CH1              PTB3/KBIP7/MOSI/ADP7
     (MC9S08QE8 = 512 BYTES)                                                    TPM1CH2              PTB2/KBIP6/SPSCK/ADP6
     (MC9S08QE4 = 256 BYTES)                                                                         PTB1/KBIP5/TxD/ADP5
                                                                                TCLK                 PTB0/KBIP4/RxD/ADP4
            20 MHz INTERNAL CLOCK                 16-BIT TIMER PWM              TPM2CH0
                  SOURCE (ICS)                      MODULE (TPM2)               TPM2CH1              PTC7/ACMP2
                                                                                TPM2CH2              PTC6/ACMP2+
     LOW-POWER OSCILLATOR          EXTAL        ANALOG COMPARATOR                                    PTC5/ACMP2O
        31.25 kHz to 38.4 kHz                            (ACMP1)                ACMP1O               PTC4
            1 MHz to 16 MHz        XTAL                                         ACMP1       PORT C  PTC3
              (XOSCVLP)                         ANALOG COMPARATOR               ACMP1+               PTC2
                                          VSSA           (ACMP2)                ACMP2O               PTC1/TPM2CH2
VSS                                       VDDA                                  ACMP2               PTC0/TPM1CH2
                                                                                ACMP2+
VDD         VOLTAGE REGULATOR             VSSA                                                       PTD3
                                          VDDA                                                       PTD2
                                                                                                     PTD1
VSSA/VREFL                                               12-BIT                 ADP9ADP0    PORT D  PTD0
VDDA/VREFH                                      ANALOG-TO-DIGITAL
                                                CONVERTER (ADC12)
                      VREFL
                      VREFH

                                                KEYBOARD INTERRUPT              KBIP7KBIP0
                                                    MODULE (KBI)

        pins not available on 16-pin packages

        pins not available on 16-pin or 20-pin packages

        pins not available on 16-pin, 20-pin or 28-pin packages

     Notes: When PTA5 is configured as RESET, pin becomes bi-directional with output being open-drain drive containing an internal pullup device.
             When PTA4 is configured as BKGD, pin becomes bi-directional.
             For the 16-pin and 20-pin packages, VSSA/VREFL and VDDA/VREFH are double bonded to VSS and VDD respectively.

                                   Figure 1. MC9S08QE8 Series Block Diagram

                                          MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                                                                                            3
Pin Assignments

2 Pin Assignments

This section shows the pin assignments for the MC9S08QE8 series devices.

                             PTA4/ACMP1O/BKGD/MS
                                   PTA5/IRQ/TCLK/RESET
                                          PTC4
                                                 PTC5/ACMP2O
                                                        PTC6/ACMP2+
                                                              PTC7/ACMP2
                                                                      PTA0/KBIP0/TPM1CH0/ADP0/ACMP1+
                                                                             PTA1/KBIP1/TPM2CH0ADP1/ACMP1

                             32 31 30 29 28 27 26 25

   PTD1 1                                                                                                   24 PTA2/KBIP2/SDA/ADP2

   PTD0 2                                                                                                   23 PTA3/KBIP3/SCL/ADP3

                     VDD 3                                                                                  22 PTD2
          VDDA/VREFH 4                                                                                      21 PTD3
           VSSA/VREFL 5                                                                                     20 PTA6/TPM1CH2/ADP8
                                                                                                            19 PTA7/TPM2CH2/ADP9
                      VSS 6                                                                                 18 PTB0/KBIP4/RxD/ADP4
   PTB7/SCL/EXTAL 7                                                                                         17 PTB1/KBIP5/TxD/ADP5

    PTB6/SDA/XTAL 8

                             9 10 11 12 13 14 15 16

                             PTB5/TPM1CH1/SS
                                   PTB4/TPM2CH1/MISO

                                          PTC3
                                                PTC2
                                                       PTC1/TPM2CH2
                                                              PTC0/TPM1CH2
                                                                      PTB3/KBIP7/MOSI/ADP7
                                                                             PTB2/KBIP6/SPSCK/ADP6

   Pins shown in bold type are lost in the next lower pin count package.
            Figure 2. MC9S08QE8 Series in 32-Pin LQFP Package

                             MC9S08QE8 Series Data Sheet, Rev. 7

4                                                                                                           Freescale Semiconductor
                                                                          Pin Assignments

PTC5/ACMP2O 1                            28 PTC6/ACMP2+

                         PTC4 2          27 PTC7/ACMP2

PTA5/IRQ/TCLK/RESET 3                    26 PTA0/KBIP0/TPM1CH0/ADP0/ACMP1+

PTA4/ACMP1O/BKGD/MS                  4   25 PTA1/KBIP1/TPM2CH0/ADP1/ACMP1

                         VDD         5   24 PTA2/KBIP2/SDA/ADP2

                         VDDA/VREFH  6   23 PTA3/KBIP3/SCL/ADP3

                         VSSA/VREFL  7   22 PTA6/TPM1CH2/ADP8

                         VSS         8   21 PTA7/TPM2CH2/ADP9

PTB7/SCL/EXTAL                       9   20 PTB0/KBIP4/RxD/ADP4

PTB6/SDA/XTAL                        10  19 PTB1/KBIP5/TxD/ADP5

PTB5/TPM1CH1/SS                      11  18  PTB2/KBIP6/SPSCK/ADP6

PTB4/TPM2CH1/MISO                    12  17 PTB3/KBIP7/MOSI/ADP7

                         PTC3        13  16  PTC0/TPM1CH2

                         PTC2        14  15  PTC1/TPM2CH2

Pins shown in bold type are lost in the next lower pin count package.
                    Figure 3. MC9S08QE8 Series in 28-pin SOIC Package

PTA5/IRQ/TCLK/RESET                  1   20 PTA0/KBIP0/TPM1CH0/ADP0/ACMP1+
                                         19 PTA1/KBIP1/TPM2CH0/ADP1/ACMP1
PTA4/ACMP1O/BKGD/MS                  2   18 PTA2/KBIP2/SDA/ADP2
                                         17 PTA3/KBIP3/SCL/ADP3
                         VDD         3   16 PTB0/KBIP4/RxD/ADP4
                                         15 PTB1/KBIP5/TxD/ADP5
                         VSS         4   14 PTB2/KBIP6/SPSCK/ADP6
                                         13 PTB3/KBIP7/MOSI/ADP7
PTB7/SCL/EXTAL                       5   12 PTC0/TPM1CH2
                                         11 PTC1/TPM2CH2
PTB6/SDA/XTAL                        6

PTB5/TPM1CH1/SS                      7

PTB4/TPM2CH1/MISO 8

                         PTC3        9

                         PTC2        10

Pins shown in bold type are lost in the next lower pin count package.
                      Figure 4. MC9S08QE8 Series in 20-pin SOIC Package

                                     MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                     5
Pin Assignments

   PTA5/IRQ/TCLK/RESET           1               16 PTA0/KBIP0/TPM1CH0/ADP0/ACMP1+
                                                 15 PTA1/KBIP1/TPM2CH0ADP1/ACMP1
   PTA4/ACMP1O/BKGD/MS           2               14 PTA2/KBIP2/SDA/ADP2
                                                 13 PTA3/KBIP3/SCL/ADP3
                 VDD             3               12 PTB0/KBIP4/RxD/ADP4
                                                 11 PTB1/KBIP5/TxD/ADP5
                 VSS             4               10 PTB2/KBIP6/SPSCK/ADP6

                 PTB7/SCL/EXTAL  5                9 PTB3/KBIP7/MOSI/ADP7

                 PTB6/SDA/XTAL   6

   PTB5/TPM1CH1/SS               7

   PTB4/TPM2CH1/MISO 8

                 Figure 5. MC9S08QE8 Series in 16-pin PDIP and TSSOP Packages

                        Table 1. Pin Availability by Package Pin-Count

                 Pin Number            <-- Lowest Priority --> Highest

                 32 28 20 16 Port Pin  Alt 1     Alt 2                   Alt 3       Alt 4
                                                                                VDD
                 1 -- -- -- PTD1       SCL1      SS                             VDDA/VREFH
                 2 -- -- -- PTD0       SDA1      MISO                           VSSA/VREFL
                 3533                  TPM1CH1                                  VSS
                 4 6 ----              TPM2CH1                                  EXTAL
                 5 7 ----                                                       XTAL
                 6844                  TPM2CH22
                 7 9 5 5 PTB7          TPM1CH23                                 ACMP14
                 8 10 6 6 PTB6
                 9 11 7 7 PTB5         KBIP7     MOSI     ADP7
                 10 12 8 8 PTB4                           ADP6
                 11 13 9 -- PTC3       KBIP6     SPSCK    ADP5
                 12 14 10 -- PTC2                         ADP4
                 13 15 11 -- PTC1      KBIP5     TxD      ADP9
                 14 16 12 -- PTC0                         ADP8
                 15 17 13 9 PTB3       KBIP4     RxD
                 16 18 14 10 PTB2
                 17 19 15 11 PTB1      TPM2CH22
                 18 20 16 12 PTB0
                 19 21 -- -- PTA7      TPM1CH23
                 20 22 -- -- PTA6
                 21 -- -- -- PTD3      KBIP3     SCL1     ADP3
                 22 -- -- -- PTD2      KBIP2     SDA1     ADP2
                 23 23 17 13 PTA3      KBIP1     TPM2CH0  ADP14
                 24 24 18 14 PTA2
                 25 25 19 15 PTA1

                                    MC9S08QE8 Series Data Sheet, Rev. 7

6                                                                               Freescale Semiconductor
                                                                                     Electrical Characteristics

                         Table 1. Pin Availability by Package Pin-Count (continued)

   Pin Number                 <-- Lowest Priority --> Highest

   32 28 20 16 Port Pin       Alt 1                      Alt 2  Alt 3                Alt 4

   26 26 20 16 PTA0           KBIP0  TPM1CH0 ADP04                     ACMP1+4

   27 27 -- -- PTC7                                                    ACMP2

   28 28 -- -- PTC6                                                    ACMP2+

   29 1 -- -- PTC5                                                     ACMP2O

   30 2 -- -- PTC4

   31 3 1 1 PTA5              IRQ    TCLK                       RESET

   32 4 2 2 PTA4              ACMP1O BKGD                       MS

   1 IIC pins, SCL and SDA can be repositioned using IICPS in SOPT2, default reset locations
      are PTA3 and PTA2.

   2 TPM2CH2 pin can be repositioned using TPM2CH2PS in SOPT2, default reset location is
      PTA7.

   3 TPM1CH2 pin can be repositioned using TPM1CH2PS in SOPT2, default reset location is
      PTA6.

   4 If ADC and ACMP1 are enabled, both modules will have access to the pin.

3 Electrical Characteristics

3.1 Introduction

This section contains electrical and timing specifications for the MC9S08QE8 series of microcontrollers
available at the time of publication.

3.2 Parameter Classification

The electrical parameters shown in this supplement are guaranteed by various methods. To give the
customer a better understanding the following classification is used and the parameters are tagged
accordingly in the tables where appropriate:

                                                    Table 2. Parameter Classifications

P Those parameters are guaranteed during production testing on each individual device.

C  Those parameters are achieved by the design characterization by measuring a statistically relevant
   sample size across process variations.

         Those parameters are achieved by design characterization on a small sample size from typical devices
T under typical conditions unless otherwise noted. All values shown in the typical column are within this

         category.

D Those parameters are derived mainly from simulations.

                                            NOTE

   The classification is shown in the column labeled "C" in the parameter
   tables where appropriate.

                         MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                                                        7
Electrical Characteristics

3.3 Absolute Maximum Ratings

Absolute maximum ratings are stress ratings only, and functional operation at the maxima is not
guaranteed. Stress beyond the limits specified in Table 3 may affect device reliability or cause permanent
damage to the device. For functional operating conditions, refer to the remaining tables in this section.

This device contains circuitry protecting against damage due to high static voltage or electrical fields;
however, it is advised that normal precautions be taken to avoid application of any voltages higher than
maximum-rated voltages to this high-impedance circuit. Reliability of operation is enhanced if unused
inputs are tied to an appropriate logic voltage level (for instance, either VSS or VDD) or the programmable
pullup resistor associated with the pin is enabled.

                            Table 3. Absolute Maximum Ratings

                            Rating                        Symbol  Value              Unit

   Supply voltage                                         VDD     0.3 to 3.8        V

   Maximum current into VDD                               IDD     120                mA
   Digital input voltage
                                                          VIn     0.3 to VDD + 0.3  V
   Instantaneous maximum current
      Single pin limit (applies to all port pins)1, 2, 3  ID      25                mA

   Storage temperature range                              Tstg    55 to 150         C

   1 Input must be current limited to the value specified. To determine the value of the required

   current-limiting resistor, calculate resistance values for positive (VDD) and negative (VSS) clamp
   voltages, then use the larger of the two resistance values.

   2 All functional non-supply pins, except for PTA5 are internally clamped to VSS and VDD.
   3 Power supply must maintain regulation within operating VDD range during instantaneous and

      operating maximum current conditions. If positive injection current (VIn > VDD) is greater than
      IDD, the injection current may flow out of VDD and could result in external power supply going
      out of regulation. Ensure external VDD load will shunt current greater than maximum injection
      current. This will be the greatest risk when the MCU is not consuming power. Examples are: if

   no system clock is present, or if the clock rate is very low (which would reduce overall power

   consumption).

3.4 Thermal Characteristics

This section provides information about operating temperature range, power dissipation, and package
thermal resistance. Power dissipation on I/O pins is usually small compared to the power dissipation in
on-chip logic and voltage regulator circuits, and it is user-determined rather than being controlled by the
MCU design. To take PI/O into account in power calculations, determine the difference between actual pin
voltage and VSS or VDD and multiply by the pin current for each I/O pin. Except in cases of unusually high
pin current (heavy loads), the difference between pin voltage and VSS or VDD will be very small.

                            MC9S08QE8 Series Data Sheet, Rev. 7

8                                                                                    Freescale Semiconductor
                         Table 4. Thermal Characteristics                Electrical Characteristics
                                                                         Unit
                    Rating                      Symbol          Value     C
                                                   TA         TL to TH    C
Operating temperature range                       TJM         40 to 85
(packaged)                                                               C/W
Maximum junction temperature                       JA             95
Thermal resistance                                                       C/W
                                                                  66
   Single-layer board                                             57
            32-pin LQFP                                           71
            28-pin SOIC                                           64
            20-pin SOIC                                          108
            16-pin PDIP
            16-pin TSSOP                                      47

Thermal resistance                                            42
   Four-layer board
            32-pin LQFP                         JA            52
            28-pin SOIC
            20-pin SOIC                                       47
            16-pin PDIP
            16-pin TSSOP                                      78

The average chip-junction temperature (TJ) in C can be obtained from:

                         TJ = TA + (PD JA)                             Eqn. 1

where:

TA = Ambient temperature, C
JA = Package thermal resistance, junction-to-ambient, C/W
PD = Pint + PI/O
Pint = IDD VDD, Watts -- chip internal power
PI/O = Power dissipation on input and output pins -- user determined

For most applications, PI/O << Pint and can be neglected. An approximate relationship between PD and TJ
(if PI/O is neglected) is:

                         PD = K (TJ + 273 C)                          Eqn. 2

Solving Equation 1 and Equation 2 for K gives:

                         K = PD (TA + 273 C) + JA (PD)2             Eqn. 3

where K is a constant pertaining to the particular part. K can be determined from equation 3 by measuring

PD (at equilibrium) for a known TA. Using this value of K, the values of PD and TJ can be obtained by
solving Equation 1 and Equation 2 iteratively for any value of TA.

                         MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                  9
Electrical Characteristics

3.5 ESD Protection and Latch-Up Immunity

Although damage from electrostatic discharge (ESD) is much less common on these devices than on early
CMOS circuits, normal handling precautions must be taken to avoid exposure to static discharge.
Qualification tests are performed to ensure that these devices can withstand exposure to reasonable levels
of static without suffering any permanent damage.

All ESD testing is in conformity with AEC-Q100 Stress Test Qualification for Automotive Grade
Integrated Circuits. During the device qualification, ESD stresses were performed for the human body
model (HBM), the machine model (MM) and the charge device model (CDM).

A device is defined as a failure if after exposure to ESD pulses the device no longer meets the device
specification. Complete DC parametric and functional testing is performed per the applicable device
specification at room temperature followed by hot temperature, unless instructed otherwise in the device
specification.

                                             Table 5. ESD and Latch-up Test Conditions

    Model                   Description                     Symbol         Value      Unit
                                                                R1          1500
    Human                   Series resistance                   C           100        
     Body                   Storage capacitance                 --
                            Number of pulses per pin            R1            3        pF
                                                                C             0        --
    Machine                 Series resistance                   --          200
    Latch-up                Storage capacitance                 --            3        
                            Number of pulses per pin            --          2.5
                            Minimum input voltage limit                      7.5       pF
                            Maximum input voltage limit                                --
                                                                                        V
                                                                                        V

                            Table 6. ESD and Latch-Up Protection Characteristics

    No.                     Rating1                         Symbol  Min           Max Unit

    1                       Human body model (HBM)          VHBM    2000         --  V

    2                       Machine model (MM)              VMM     200          --  V

    3                       Charge device model (CDM)       VCDM    500          --  V

    4                       Latch-up current at TA = 85 C  ILAT    100          --  mA

    1 Parameter is achieved by design characterization on a small sample size from typical devices
       under typical conditions unless otherwise noted.

                            MC9S08QE8 Series Data Sheet, Rev. 7

10                                                                                    Freescale Semiconductor
                                                                                                Electrical Characteristics

3.6 DC Characteristics

This section includes information about power supply requirements and I/O pin characteristics.

                                        Table 7. DC Characteristics

Num C                   Characteristic                     Symbol  Condition         Min. Typical1 Max. Unit

           Operating voltage            VDD rising                                   2.02           3.6        V
1                                      VDD falling                                   1.8

      C                               All I/O pins,                VDD > 1.8 V,      VDD 0.5  --  --
                              low-drive strength                   ILoad = 2 mA

2   P  Output high                     All I/O pins, VOH            VDD > 2.7 V,     VDD 0.5  --  --         V
       voltage                high-drive strength                  ILoad = 10 mA

    C                                                               VDD > 1.8V,      VDD 0.5  --  --
                                                                   ILoad = 2 mA

3   D  Output high       Max total IOH for all ports IOHT          --                --         --  100        mA
       current

    C                                 All I/O pins,                 VDD > 1.8 V,     --         --  0.5
                              low-drive strength                   ILoad = 0.6 mA

4   P  Output low                      All I/O pins, VOL           VDD > 2.7 V,      --         --  0.5        V
       voltage                high-drive strength                  ILoad = 10 mA

    C                                                              VDD > 1.8 V,      --         --  0.5
                                                                   ILoad = 3 mA

5   D  Output low        Max total IOL for all ports IOLT          --                --         --  100        mA
       current

6   P Input high              All digital inputs VIH               VDD > 2.7 V       0.70 VDD --  --
    C voltage                 All digital inputs VIL               VDD > 1.8 V
                              All digital inputs Vhys              VDD > 2.7 V       0.85 VDD --  --
                                                                   VDD > 1.8 V                                   V
    P Input low                                                                      --         -- 0.35 VDD
7   C voltage                                                            --
                                                                                     --         -- 0.30 VDD

8   C  Input                                                                         0.06 x VDD --  --         mV
       hysteresis

           Input              All input only pins          |IIn|   VIn = VDD or VSS  --         --  1          A
9 P leakage                               (per pin)

           current

       Hi-Z

10  P  (off-state)            All input/output             |IOZ|   VIn = VDD or VSS  --         --  1          A
       leakage                        (per pin)

       current

       Total

       leakage

11  P  combined               All input only and I/O |IOZTOT| VIn = VDD or VSS       --         --  2          A
       for all inputs

       and Hi-Z

       pins

             Pullup,         All digital inputs, when      RPU,    --                17.5       --  52.5       k
12a P pulldown           enabled (all I/O pins other       RPD

             resistors                               than
                          PTA5/IRQ/TCLK/RESET

                                        MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                                                             11
Electrical Characteristics

                                      Table 7. DC Characteristics (continued)

Num C                 Characteristic                  Symbol       Condition       Min. Typical1 Max. Unit

             Pullup,                                         RPU,                  17.5  --    52.5  k
12b C pulldown        (PTA5/IRQ/TCLK/RESET) RPD
                                                                               --
       resistors                                      (Note3)

       DC injection         Single pin limit                                       0.2  --    0.2   mA

13 C current 4, 5, Total MCU limit, includes IIC VIN < VSS, VIN > VDD              5    --    5     mA
       6
                            sum of all stressed pins

14 C Input capacitance, all pins                      CIn          --              --    --    8     pF

15 C RAM retention voltage                            VRAM         --              --    0.6   1.0   V
16 C POR re-arm voltage7
                                                      VPOR         --              0.9   1.4   2.0   V

17 D POR re-arm time                                  tPOR         --              10    --    --    s

18 P Low-voltage detection threshold                  VLVD         VDD falling     1.80  1.84  1.88  V
                                                                   VDD rising      1.88  1.92  1.96

19 P Low-voltage warning threshold                    VLVW         VDD falling     2.08  2.14  2.24  V
                                                                   VDD rising

20  P  Low-voltage inhibit reset/recover              Vhys         --              --    80    --    mV
       hysteresis

21 P Bandgap voltage reference8                       VBG          --              1.15  1.17  1.18  V

1 Typical values are measured at 25 C. Characterized, not tested

2 As the supply voltage rises, the LVD circuit will hold the MCU in reset until the supply has risen above VLVDL.
3 The specified resistor value is the actual value internal to the device. The pullup or pulldown value may appear higher when

   measured externally on the pin.

4 All functional non-supply pins, except for PTA5 are internally clamped to VSS and VDD.
5 Input must be current limited to the value specified. To determine the value of the required current-limiting resistor, calculate

   resistance values for positive and negative clamp voltages, then use the larger of the two values.

6 Power supply must maintain regulation within operating VDD range during instantaneous and operating maximum current
   conditions. If the positive injection current (VIn > VDD) is greater than IDD, the injection current may flow out of VDD and could
   result in external power supply going out of regulation. Ensure that external VDD load will shunt current greater than maximum
   injection current. This will be the greatest risk when the MCU is not consuming power. Examples are: if no system clock is

   present, or if clock rate is very low (which would reduce overall power consumption).

7 Maximum is highest voltage that POR is guaranteed.

8 Factory trimmed at VDD = 3.0 V, Temp = 25 C

                                      MC9S08QE8 Series Data Sheet, Rev. 7

12                                                                                       Freescale Semiconductor
                                                                                                                                                                       Electrical Characteristics

                      40       PULLUP RESISTOR TYPICALS                                                            40                PULLDOWN RESISTOR TYPICALS
                                                                            85C
                                                                        25C              PULLDOWN RESISTANCE (k)                                                                 85C
                                                                                                                                                                                  25C
PULL-UP RESISTOR (k)                                                    40C                                                                                                     40C
                      35
                                                                                                                   35

                      30
                                                                                                                       30

                      25
                                                                                                                       25

                      20                                                                                           20                2.3                      2.8          3.3 3.6
                        1.8 2 2.2 2.4 2.6 2.8 3 3.2 3.4 3.6                                                          1.8
                                                         VDD (V)
                                                                                                                                                          VDD (V)

                                      Figure 6. Pullup and Pulldown Typical Resistor Values (VDD = 3.0 V)

                      1.2            TYPICAL VOL VS IOL AT VDD = 3.0 V                                                                           TYPICAL VOL VS VDD
                        1       85C                                                                                0.2
                                25C                                                                               0.15
                      0.8      40C
                      0.6
VOL (V)               0.4                                                                 VOL (V)                  0.1
                      0.2
                                                                                                                   0.05              85C,  IIOOLL  =  2  mA
                        0                                                                                                            25C,          =  2  mA
                          0
                                                                                                                            0        40C, IOL = 2 mA

                               5          10        15                            20                                              1                 2                  3                 4

                                          IOL (mA)                                                                                                        VDD (V)

                               Figure 7. Typical Low-Side Driver (Sink) Characteristics -- Low Drive (PTxDSn = 0)

                                      TYPICAL VOL VS IOL AT VDD = 3.0 V                                                                                TYPICAL VOL VS VDD

                         1      85C                                                                                        0.4      85C
                      0.8       25C
                      0.6      40C                                                                                                 25C
                      0.4
                      0.2                                                                                                   0.3      40C

VOL (V)                  0                                                                                         VOL (V)  0.2                                                   IOL = 10 mA
                            0                                                                                                                                                          4
                                                                                                                            0.1                                       IOL = 6 mA
                                                                                                                                                          IOL = 3 mA

                                                                                                                               0

                                      10            20                                30                                          1                 2                  3

                                          IOL (mA)                                                                                                            VDD (V)

                               Figure 8. Typical Low-Side Driver (Sink) Characteristics -- High Drive (PTxDSn = 1)

                                                    MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                                                                                                                                        13
Electrical Characteristics

                                                TYPICAL VDD VOH VS IOH AT VDD = 3.0 V                                             TYPICAL VDD VOH VS VDD AT SPEC IOH
                                          85C
               1.2                        25C                                                                          0.25                                      85C,  IIIOOOHHH  =  2  mA
                 1                       40C                                                                                                                    25C,             =  2  mA
VDD VOH (V)                                                                                                           0.2                                      40C,             =  2  mA
               0.8
               0.6                                                                                       VDD VOH (V)  0.15
               0.4
               0.2                                                                                                      0.1

                 0                                                                                                      0.05
                    0
                                                                                                                        0

                                             5          10            15                   20                             1               2        VDD (V)   3                            4

                                                         IOH (mA))

                                         Figure 9. Typical High-Side (Source) Characteristics -- Low Drive (PTxDSn = 0)

                                                                                                                                       TYPICAL VDD VOH VS VDD AT SPEC IOH

                                                                                                                        0.4            85C

                                                                                                                                       25C
                                                                                                                                       40C
                                             TYPICAL VDD VOH VS IOH AT VDD = 3.0 V                                    0.3
                              0.8
                                         85C
                                          25C                                                           VDD VOH (V)
               VDD VOH (V)  0.6        40C                                                                          0.2                                                               IOH = 10 mA

                              0.4                                                                                                                       IOH = 6 mA

                              0.2                                                                                       0.1              IOH = 3 mA

                              0                                                                                               0

                                   0     5         10       15       20              25        30                          1               2                  3                            4

                                                              IOH (mA)                                                                                  VDD (V)

                                         Figure 10. Typical High-Side (Source) Characteristics -- High Drive (PTxDSn = 1)

3.7 Supply Current Characteristics

This section includes information about power supply current in various operating modes.

                                               Table 8. Supply Current Characteristics

Num C                                               Parameter                            Symbol                         Bus         VDD       Typical1  Max            Unit                      Temp
                                                                                                                        Freq        (V)                                                           (C)

                                      P Run supply current                                               10 MHz                                  5.60           8.2 mA 40 to 85 C
                                      T FEI mode, all modules on
               1                                                                              RIDD                                  3

                                                                                                         1 MHz                                   0.80           --

                                      T Run supply current                                               10 MHz                                  3.60           --       mA 40 to 85 C
                                      T FEI mode, all modules off
               2                                                                              RIDD                                  3

                                                                                                         1 MHz                                   0.51           --

                                      T                                                                  16 kHz                                  165            --

                                         Run supply current                                                             FBILP                                            A 40 to 85 C
                                         LPRS = 0, all modules off
               3                                                                              RIDD                                  3

                                      T                                                                  16 kHz                                  105            --

                                                                                                         FBELP

                                      T Run supply current                                               16 kHz                                  77             --

                                                                                                                        FBILP                                            A 40 to 85 C

               4                         LPRS = 1, all modules off; running                   RIDD                                  3

                                      T from flash                                                       16 kHz                                  21             --

                                                                                                         FBELP

                                                                        MC9S08QE8 Series Data Sheet, Rev. 7

14                                                                                                                                                                  Freescale Semiconductor
                                                                                                Electrical Characteristics

                                Table 8. Supply Current Characteristics (continued)

Num C                    Parameter           Symbol   Bus         VDD    Typical1           Max   Unit  Temp
                                                      Freq        (V)                                    (C)

      T Run supply current                            16 kHz             77                 --

                                                      FBILP                                       A 40 to 85 C

5        LPRS = 1, all modules off; running  RIDD                 3

      T from RAM                                      16 kHz             7.3                --

                                                      FBELP

      T Wait mode supply current                      10 MHz             570                --    A 40 to 85 C
      T FEI mode, all modules off
6                                            WIDD                 3

                                                      1 MHz              290                --

7     T  Wait mode supply current            WIDD     16 kHz      3          1              -- A 40 to 85 C
         LPRS = 1, all modules off                    FBELP

      P                                               --                 0.3                0.65        40 to 25 C

      C                                               --          3      0.5                0.8         70 C

      P                                               --                     1              2.5   A     85 C

8        Stop2 mode supply current           S2I  DD                                                    40 to 25 C

      C                                               --                 0.25 0.50

      C                                               --          2      0.3                0.6         70 C

      C                                               --                 0.7                2.0         85 C

      P                                               --                 0.4                0.8         40 to 25 C

      C                                               --          3      1.0                1.8         70 C

      P Stop3 mode supply current                     --                     3              6     A     85 C
      C no clocks active
9                                            S3IDD                                                      40 to 25 C

                                                      --                 0.35 0.60

      C                                               --          2      0.8                1.5         70 C

      C                                               --                 2.5                5.5         85 C

1 Data in Typical column was characterized at 3.0 V, 25C or is typical recommended value.

                                    Table 9. Stop Mode Adders

                                                                         Temperature

Num C Parameter                     Condition                                                           Units

                                                                  40C  25C 70C                85C   nA
                                                                                                  150    nA
   1     T LPO                  --                                 50     75                100   1500   A
                                RANGE = HGO = 0                   1000   1000               1100   81    nA
   2     T ERREFSTEN            --                                                                150
                                Does not include clock source      63     70                 77          A
   3     T IREFSTEN1            current                            50     75                100   115    A
                                LVDSE = 1                                                          23    A
   4     T RTC                  Not using the bandgap (BGBE = 0)   90                             120
                                ADLPC = ADLSMP = 1                 18
   5     T LVD1                 Not using the bandgap (BGBE = 0)   95    100                110

   6     T ACMP1                                                         20                 22

   7     T ADC1                                                          106                114

1 Not available in stop2 mode.

                                    MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                                                        15
Electrical Characteristics

              5.000

              4.500

              TBD 4.000

              3.500

              3.000                                                                                 FEI: 10 MHz
                                                                                                    FBELP: 10 MHz
    IDD (mA)  2.500                                                                                 FEI: 5 MHz
                                                                                                    FBELP: 5 MHz
              2.000                                                                                 FEI: 1 MHz
                                                                                                    FBELP: 1 MHz
              1.500
                                                                                      3
              1.000

              0.500

              0.000       2  2.2  2.4      2.6                    2.8
                     1.8

                                  VDD (V)

                             Figure 11. Typical Run IDD for FBE and FEI, IDD vs. VDD
                                         (ADC off, All Other Modules Enabled)

                             MC9S08QE8 Series Data Sheet, Rev. 7

16                                                                                    Freescale Semiconductor
                                                                                        Electrical Characteristics

3.8 External Oscillator (XOSCVLP) Characteristics

Refer to Figure 12 and Figure 13 for crystal or resonator circuits.

                   Table 10. XOSCVLP Specifications (Temperature Range = 40 to 85C Ambient)

Num C                                  Characteristic                   Symbol Min. Typical1 Max. Unit

       Oscillator crystal or resonator (EREFS = 1, ERCLKEN = 1)

1  C   Low range (RANGE = 0)                                            flo    32       -- 38.4 kHz
       High range (RANGE = 1), high gain (HGO = 1), FBELP mode          fhi    1
                                                                                        --     16 MHz

       High range (RANGE = 1), low power (HGO = 0), FBELP mode          fhi    1        --          8 MHz

            Load capacitors                                             C1,C2           See Note 2
2 D Low range (RANGE=0), low power (HGO = 0)                                            See Note 3

               Other oscillator settings

       Feedback resistor

3D     Low range, low power (RANGE = 0, HGO = 0)2                       RF     --       --     --      M
       Low range, high gain (RANGE = 0, HGO = 1)                               --       10     --

       High range (RANGE = 1, HGO = X)                                         --       1      --

       Series resistor --                                                      --       --     --
           Low range, low power (RANGE = 0, HGO = 0)2

       Low range, high gain (RANGE = 0, HGO = 1)                               --       100    --

4D     High range, low power (RANGE = 1, HGO = 0)                       RS     --       0      --      k
       High range, high gain (RANGE = 1, HGO = 1)

        8 MHz                                                                  --       0           0
                                                                               --
       4 MHz                                                                   --       0      10

       1 MHz                                                                            0      20

            Crystal start-up time4                                      t      --       600    --
                Low range, low power                                    CSTL

5 C Low range, high gain                                                       --       400    --      ms
                High range, low power                                                    5     --
                High range, high gain                                   t      --
                                                                        CSTH

                                                                               --       15     --

            Square wave input clock frequency (EREFS = 0, ERCLKEN = 1)  fextal 0.03125  --     20 MHz
6 D FEE mode                                                                                   20 MHz
                                                                               0        --
                FBE or FBELP mode

1 Data in Typical column was characterized at 3.0 V, 25 C or is typical recommended value.
2 Load capacitors (C1,C2), feedback resistor (RF) and series resistor (RS) are incorporated internally when RANGE = HGO = 0.
3 See crystal or resonator manufacturer's recommendation.

4 Proper PC board layout procedures must be followed to achieve specifications.

                                       MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                                                    17
Electrical Characteristics

                            EXTAL                   XOSCVLP               XTAL
                                                         RF                    RS

                                                 Crystal or Resonator
                            C1

                                                                                               C2

       Figure 12. Typical Crystal or Resonator Circuit: High Range and Low Range/High Gain

                                                    XOSCVLP

                            EXTAL                                         XTAL

                                                    Crystal or Resonator

           Figure 13. Typical Crystal or Resonator Circuit: Low Range/Low Power

3.9 Internal Clock Source (ICS) Characteristics

           Table 11. ICS Frequency Specifications (Temperature Range = 40 to 85C Ambient)

    Num C                   Characteristic                                Symbol Min. Typical1 Max. Unit

    1  P   Average internal reference frequency -- factory trimmed        fint_t                   -- 32.768 -- kHz
           at VDD = 3.6 V and temperature = 25 C                         fint_ut

    2 P Internal reference frequency -- user trimmed                                               31.25  --     39.06 kHz

    3 T Internal reference start-up time                                  tIRST                    --     5      10  s

    4  P   DCO output frequency range --    Low range                     fdco_t                   16     --     20 MHz
           trimmed2                         (DRS = 00)

    5 P DCO output frequency2                                             fdco_DMX32               --     19.92  -- MHz
                Reference = 32768 Hz and DMX32 = 1

    6  C   Resolution of trimmed DCO output frequency at fixed            fdco_res_t               --     0.1   0.2 %fdco
           voltage and temperature (using FTRIM)

                            MC9S08QE8 Series Data Sheet, Rev. 7

18                                                                                                        Freescale Semiconductor
                                                                                       Electrical Characteristics

Table 11. ICS Frequency Specifications (Temperature Range = 40 to 85C Ambient) (continued)

Num C                           Characteristic                         Symbol Min. Typical1 Max. Unit

7  C   Resolution of trimmed DCO output frequency at fixed             fdco_res_t  --   0.2   0.4 %fdco
       voltage and temperature (not using FTRIM)

            Total deviation of DCO output from trimmed frequency3      fdco_t      -- 1.0 to 0.5 2 %fdco
8 C Over full voltage and temperature range
                                                                                       0.5   1
               Over fixed voltage and temperature range of 0 to 70 C

10 C FLL acquisition time4                                             tAcquire    --  --          1  ms

             Long term jitter of DCO output clock (averaged over 2-ms  CJitter     --  0.02   0.2 %fdco
11 C interval)5

1 Data in Typical column was characterized at 3.0 V, 25 C or is typical recommended value.
2 The resulting bus clock frequency should not exceed the maximum specified bus clock frequency of the device.
3 This parameter is characterized and not tested on each device.
4 This specification applies to any time the FLL reference source or reference divider is changed, trim value changed or

   changing from FLL disabled (FBELP, FBILP) to FLL enabled (FEI, FEE, FBE, FBI). If a crystal/resonator is being used

   as the reference, this specification assumes it is already running.
5 Jitter is the average deviation from the programmed frequency measured over the specified interval at maximum fBus.

   Measurements are made with the device powered by filtered supplies and clocked by a stable external clock signal. Noise

   injected into the FLL circuitry via VDD and VSS and variation in crystal oscillator frequency increase the CJitter percentage
   for a given interval.

                                     1.00%

                                     0.50%

                                     0.00%

       Deviation (%)  -60  -40  -20          0  20          40         60          80  100    120

                                     -0.50%

                                     -1.00%     TBD

                                     -1.50%

                                     -2.00%

                                                Temperature

       Figure 14. Deviation of DCO Output from Trimmed Frequency (20 MHz, 3.0 V)

                                     MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                                                                           19
Electrical Characteristics

3.10 AC Characteristics

This section describes timing characteristics for each peripheral system.

3.10.1 Control Timing

                                              Table 12. Control Timing

Num C                                 Rating                 Symbol                Min         Typical1 Max Unit

    1  D Bus frequency (tcyc = 1/fBus)                       fBus                  dc          --  10  MHz

    2 D Internal low power oscillator period                 tLPO                  700         --  1300 s

    3 D External reset pulse width2                          textrst               100         --  --  ns

    4 D Reset low drive                                      trstdrv               34 tcyc   --  --  ns

    5  D  BKGD/MS setup time after issuing background debug  tMSSU                 500         --  --  ns
          force reset to enter user or BDM modes

    6  D  BKGD/MS hold time after issuing background debug   tMSH                  100         --  --  s
          force reset to enter user or BDM modes 3

          IRQ pulse width

    7  D Asynchronous path2                                  tILIH, tIHIL          100         --  --  ns

          Synchronous path4                                                        1.5 tcyc  --  --

    8 D Keyboard interrupt pulse width                       tILIH, tIHIL          100         --  --  ns
                    Asynchronous path2
                    Synchronous path4                                              1.5 tcyc  --  --

          Port rise and fall time --

          Low output drive (PTxDS = 0) (load = 50 pF)5       tRise, tFall                              ns

          Slew rate control disabled (PTxSE = 0)                                   --          16  --

          Slew rate control enabled (PTxSE = 1)                                    --          23  --

    9  C

          Port rise and fall time --

          High output drive (PTxDS = 1) (load = 50 pF)5      tRise, tFall                              ns

          Slew rate control disabled (PTxSE = 0)                                   --          5   --

          Slew rate control enabled (PTxSE = 1)                                    --          9   --

    10 C Voltage regulator recovery time                     tVRR                  --          4   --  s

1 Typical values are based on characterization data at VDD = 3.0 V, 25 C unless otherwise stated.
2 This is the shortest pulse that is guaranteed to be recognized as a reset pin request.

3 To enter BDM mode following a POR, BKGD/MS should be held low during the power-up and for a hold time of tMSH after VDD
   rises above VLVD.

4 This is the minimum pulse width that is guaranteed to pass through the pin synchronization circuitry. Shorter pulses may or

   may not be recognized. In stop mode, the synchronizer is bypassed so shorter pulses can be recognized.

5 Timing is shown with respect to 20% VDD and 80% VDD levels. Temperature range 40C to 85C.

          RESET PIN                                                       textrst

                                              Figure 15. Reset Timing

                                        MC9S08QE8 Series Data Sheet, Rev. 7

20                                                                                             Freescale Semiconductor
                                                                                             Electrical Characteristics

                                                              tIHIL
                         KBIPx

                         IRQ/KBIPx
                                                                    tILIH

                                      Figure 16. IRQ/KBIPx Timing

3.10.2 TPM Module Timing

Synchronizer circuits determine the shortest input pulses that can be recognized or the fastest clock that
can be used as the optional external source to the timer counter. These synchronizers operate from the
current bus rate clock.

                                                         Table 13. TPM Input Timing

No. C                    Function                                    Symbol             Min  Max     Unit

1  D External clock frequency                                        fTCLK              0    fBus/4   Hz
                                                                                               --    tcyc
2  D External clock period                                           tTCLK              4      --    tcyc
                                                                                               --    tcyc
3  D External clock high time                                        tclkh              1.5    --    tcyc

4  D External clock low time                                         tclkl              1.5

5  D Input capture pulse width                                       tICPW              1.5

                                                                     tTCLK

                                   tclkh

                         TCLK

                                                                                 tclkl

                                 Figure 17. Timer External Clock

                                   tICPW

                         TPMCHn

                         TPMCHn
                                                                tICPW

                                 Figure 18. Timer Input Capture Pulse

                                 MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                                                    21
Electrical Characteristics

3.10.3 SPI Timing

Table 14 and Figure 19 through Figure 22 describe the timing requirements for the SPI system.

                                                              Table 14. SPI Timing

    No. C                   Function                Symbol   Min        Max         Unit
                                                       fop
                    Operating frequency                      fBus/2048    fBus/2     Hz
    -- D Master                                      tSPSCK       0       fBus/4
                                                                                     tcyc
                       Slave                          tLead       2       2048       tcyc
                                                                  4         --
                    SPSCK period                       tLag                        tSPSCK
    1 D Master                                                   1/2        --       tcyc
                                                    tWSPSCK       1         --
                       Slave                                                       tSPSCK
                                                       tSU       1/2        --       tcyc
                    Enable lead time                              1         --
    2 D Master                                          tHI                          ns
                                                        ta   tcyc 30  1024 tcyc    ns
                       Slave                           tdis  tcyc 30      --
                                                        tv                           ns
                    Enable lag time                              15         --       ns
    3 D Master                                         tHO       15         --
                                                                                     ns
                       Slave                            tRI       0         --       ns
                                                       tRO       25         --       tcyc
                    Clock (SPSCK) high or low time      tFI      --          1       tcyc
    4 D Master                                         tFO       --          1
                                                                                     ns
                       Slave                                     --         25       ns
                                                                 --         25
                    Data setup time (inputs)                                         ns
    5 D Master                                                    0         --       ns
                                                                  0         --
                       Slave                                                         ns
                                                                 --     tcyc 25    ns
                    Data hold time (inputs)                      --         25
    6 D Master                                                                       ns
                                                                 --     tcyc 25    ns
                       Slave                                     --         25

    7 D Slave access time

    8 D Slave MISO disable time

                    Data valid (after SPSCK edge)
    9 D Master

                       Slave

                    Data hold time (outputs)
    10 D Master

                       Slave

                    Rise time
    11 D Input

                       Output

                    Fall time
    12 D Input

                       Output

                            MC9S08QE8 Series Data Sheet, Rev. 7

22                                                                      Freescale Semiconductor
                                                                                                     Electrical Characteristics

        SS1              2                           1                                    11                        3
(OUTPUT)
                                                        4
    SPSCK
(CPOL = 0)                                     4
(OUTPUT)
                                                                                          12
    SPSCK
(CPOL = 1)                  5               6
(OUTPUT)
                               MSB IN2                     BIT 6 . . . 1         LSB IN
     MISO                                                  9                                                    10
  (INPUT)                   9
                                                               BIT 6 . . . 1       LSB OUT
     MOSI                      MSB OUT2
(OUTPUT)

NOTES:
     1. SS output mode (DDS7 = 1, SSOE = 1).
     2. LSBF = 0. For LSBF = 1, bit order is LSB, bit 1, ..., bit 6, MSB.

                                        Figure 19. SPI Master Timing (CPHA = 0)

      SS(1)
(OUTPUT)

                                         1                 12                    11               3
                               2
                                                           11
    SPSCK
(CPOL = 0)                                                       BIT 6 . . . 1
                                                              10
(OUTPUT)
                                                                  BIT 6 . . . 1
                               4                     4                           12

    SPSCK
(CPOL = 1)

(OUTPUT)

                               5                  6

  MISO                            MSB IN(2)                                               LSB IN
(INPUT)                                                                          MASTER LSB OUT

             9

     MOSI    PORT DATA         MASTER MSB OUT(2)                                                                       PORT DATA
(OUTPUT)

NOTES:
1. SS output mode (DDS7 = 1, SSOE = 1).
2. LSBF = 0. For LSBF = 1, bit order is LSB, bit 1, ..., bit 6, MSB.

                                      Figure 20. SPI Master Timing (CPHA =1)

                                                     MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                                                                           23
Electrical Characteristics

           SS
    (INPUT)

                                                  1                    12                  11 3

        SPSCK     2                         4           4              11                  12
    (CPOL = 0)
                            7                               9                  10          10                         8
       (INPUT)                                          BIT 6 . . . 1
                  SLAVE MSB OUT                                                SLAVE LSB OUT         SEE
        SPSCK                                           BIT 6 . . . 1                               NOTE
    (CPOL = 1)
                            5            6
       (INPUT)
                               MSB IN                                              LSB IN
         MISO
    (OUTPUT)

       MOSI
    (INPUT)

    NOTE:
         1. Not defined but normally MSB of character just received

                                           Figure 21. SPI Slave Timing (CPHA = 0)

             SS                          1                                           3
       (INPUT)                                                                     11
                               2                           12
        SPSCK                                                                      12
    (CPOL = 0)                    4               4        11                                                         8

       (INPUT)     SEE                9        MSB OUT     10                      SLAVE LSB OUT
                  NOTE            SLAVE                        BIT 6 . . . 1
        SPSCK                                                                               LSB IN
    (CPOL = 1)        7           5            6              BIT 6 . . . 1

       (INPUT)                       MSB IN

         MISO
    (OUTPUT)

         MOSI
       (INPUT)

    NOTE:
         1. Not defined but normally LSB of character just received

                                            Figure 22. SPI Slave Timing (CPHA = 1)

3.11 Analog Comparator (ACMP) Electricals

                                 Table 15. Analog Comparator Electrical Specifications

C                 Characteristic                                       Symbol  Min         Typical  Max                       Unit

D Supply voltage                                                       VDD     1.8             --                        3.6  V

P Supply current (active)                                              IDDAC   --              20                        35   A

                                                  MC9S08QE8 Series Data Sheet, Rev. 7

24                                                                                                  Freescale Semiconductor
                                                                                       Electrical Characteristics

                Table 15. Analog Comparator Electrical Specifications (continued)

C                   Characteristic                   Symbol           Min     Typical          Max   Unit
                                                                   VSS 0.3     --            VDD    V
D Analog input voltage                                 VAIN                      20             40   mV
P Analog input offset voltage                          VAIO            --        9.0           15.0  mV
C Analog comparator hysteresis                          VH             3.0       --            1.0    A
                                                      IALKG            --        --            1.0    s
P Analog input leakage current                        tAINIT           --

C Analog comparator initialization delay

3.12 ADC Characteristics

                                Table 16. 12-Bit ADC Operating Conditions

Characteristic           Conditions           Symb   Min Typical1 Max Unit                           Comment

Supply voltage Absolute                       VDDA   1.8           --         3.6      V             --

                Delta to VDD (VDD VDDA)2 VDDA      100          0          100      mV            --

Ground voltage Delta to VSS (VSS VSSA)2 VSSA       100          0          100      mV            --

Input voltage --                              VADIN  VREFL         --         VREFH    V             --

Input           --                            CADIN  --            4.5        5.5      pF            --
capacitance

Input           --                            RADIN  --            5          7        k             --
resistance

Analog source   12-bit mode                          --            --         2
resistance
                        fADCK > 4 MHz
                        fADCK < 4 MHz                --            --         5

                10-bit mode                   RAS                                         k External to MCU
                                                                              5
                        fADCK > 4 MHz                --            --
                        fADCK < 4 MHz
                                                     --            --         10

                8-bit mode (all valid fADCK)         --            --         10

ADC             High speed (ADLPC = 0)               0.4           --         8.0

conversion      Low power (ADLPC = 1)         fADCK                                       MHz        --
clock freq.                                                   0.4             4.0
                                                                   --

1 Typical values assume VDDA = 3.0 V, Temp = 25 C, fADCK=1.0 MHz unless otherwise stated. Typical values are for reference
   only and are not tested in production.

2 DC potential difference.

                                       MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                                                       25
Electrical Characteristics

                                                      SIMPLIFIED     ZADIN
                                               INPUT PIN EQUIVALENT

                                                        CIRCUIT

                    RAS        ZAS             Pad                             SIMPLIFIED         ADC SAR
                            CAS                leakage                      CHANNEL SELECT         ENGINE
                                               due to
                                               input                              CIRCUIT
                                               protection
                                                                             RADIN

                                        +

                                        VADIN

                                       

    VAS  +
         

                                               INPUT PIN                    RADIN
                                               INPUT PIN                    RADIN
                                               INPUT PIN                    RADIN

                                                                                            CADIN

                            Figure 23. ADC Input Impedance Equivalency Diagram

                            Table 17. ADC Characteristics (VREFH = VDDA, VREFL = VSSA)

C Characteristic            Conditions         Symbol Min Typ1                     Max      Unit   Comment
                                                                                             A
    Supply current                                                                           A      tADACK =
                                                                                             A      1/fADACK
T   ADLPC = 1                                  IDDA        -- 120                  --       mA
    ADLSMP = 1                                                                              MHz

    ADCO = 1

    Supply current

T   ADLPC = 1                                  IDDA        -- 202                  --
    ADLSMP = 0

    ADCO = 1

    Supply current

T   ADLPC = 0                                  IDDA        -- 288                  --
    ADLSMP = 1

    ADCO = 1

    Supply current

P   ADLPC = 0                                  IDDA        -- 0.532                1
    ADLSMP = 0

    ADCO = 1

      ADC           High speed (ADLPC = 0)                 2         3.3           5
P asynchronous      Low power (ADLPC = 1)
                                               fADACK      1.25      2             3.3
      clock source

                                    MC9S08QE8 Series Data Sheet, Rev. 7

26                                                                                          Freescale Semiconductor
                                                                                         Electrical Characteristics

                  Table 17. ADC Characteristics (VREFH = VDDA, VREFL = VSSA) (continued)

C Characteristic         Conditions                Symbol Min Typ1    Max                Unit  Comment

      Conversion    Short sample (ADLSMP = 0)            --    20     --                 ADCK See QE8
P time (including   Long sample (ADLSMP = 1)
                    Short sample (ADLSMP = 0)      tADC  --    40     --                 cycles reference
      sample time)  Long sample (ADLSMP = 1)       tADS                                               manual for
                    40 C 25 C
P Sample time       25 C 85 C                    m    --    3.5    --                       conversion

                    25 C                                                                ADCK  time

                                                         -- 23.5      --                 cycles variances

   Temp sensor                                           -- 1.646     --
   slope                                                                           mV/C
D
                                                                      --
                                                         -- 1.769

D  Temp sensor                                     VTEMP25 --  701.2  --                 mV
   voltage

Characteristics for devices with dedicated analog supply (28- and 32-pin packages only)

T                   12-bit mode, 3.6> VDDA > 2.7         -- 1 to 3 2.5 to 5.5
                    12-bit mode, 2.7> VDDA > 1.8V
T Total             10-bit mode                          --    1 to 3 3.0 to 6.5       LSB2    Includes
      unadjusted    8-bit mode                           --                                    quantization
                    12-bit mode                    ETUE        1     2.5
P error             10-bit mode3                   DNL
                    8-bit mode3                     INL
P                                                  EZS   -- 0.5      1.0
                                                   EFS
T                                                   EQ   -- 1.0 1.5 to 2.0

P  Differential                                          -- 0.5      1.0               LSB2
   non-linearity

P                                                        -- 0.3      0.5

T                   12-bit mode                          -- 1.5      2.5 to            LSB2
                    10-bit mode                          -- 0.5       2.75
      Integral
T non-linearity                                                        1.0

T                   8-bit mode                           -- 0.3      0.5

T                   12-bit mode                          -- 1.5      2.5
                    10-bit mode                          -- 0.5      1.5
P  Zero-scale       8-bit mode                           -- 0.5      0.5               LSB2  VADIN =
   error                                                                                        VSSA

P

T                   12-bit mode                          -- 1.0 3.5 to 1.0

P Full-scale error 10-bit mode                           -- 0.5      1                 LSB2  VADIN =
                                                                                                VDDA

P                   8-bit mode                           -- 0.5      0.5

                    12-bit mode                          -- 1 to 0   --
                    10-bit mode
D  Quantization     8-bit mode                           --    --     0.5               LSB2
   error

                                                         --    --     0.5

                                 MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                                                           27
Electrical Characteristics

                   Table 17. ADC Characteristics (VREFH = VDDA, VREFL = VSSA) (continued)

C Characteristic            Conditions  Symbol Min Typ1                        Max   Unit  Comment

                   12-bit mode                --  2                            --             Pad
                   10-bit mode                                                  4         leakage4 *
D   Input leakage  8-bit mode           EIL   -- 0.2                          1.2  LSB2
    error                                                                                      RAS

                                              -- 0.1

Characteristics for devices with shared supply (16- and 20-pin packages only)

T                  12-bit mode                Not recommended usage
      Total        10-bit mode
                   8-bit mode           ETUE  -- 1.5                          3.5  LSB2    Includes
P unadjusted                                                                               quantization
      error
                                              -- 0.7                          1.5
P

T                  12-bit mode                Not recommended usage
                   10-bit mode3
P   Differential   8-bit mode3          DNL   -- 0.5                          1.0  LSB2
    non-linearity

P                                             -- 0.3                          0.5

T                  12-bit mode                Not recommended usage
                   10-bit mode
T   Integral       8-bit mode           INL   -- 0.5                          1.0  LSB2
    non-linearity

T                                             -- 0.3                          0.5

T                  12-bit mode                Not recommended usage
                   10-bit mode
P   Zero-scale     8-bit mode           EZS   -- 1.5                          2.1  LSB2  VADIN =
    error                                                                      0.7         VSSA

P                                             -- 0.5

T                  12-bit mode                Not recommended usage

P Full-scale error 10-bit mode          EFS   --  1                           1.5  LSB2  VADIN =
                                                                               0.5         VDDA

P                  8-bit mode                 -- 0.5

                   12-bit mode                Not recommended usage
                   10-bit mode
D   Quantization   8-bit mode           EQ    --  --                           0.5  LSB2
    error

                                              --  --                           0.5

                   12-bit mode                Not recommended usage                        Pad
                   10-bit mode
D   Input leakage  8-bit mode           EIL   -- 0.2                          4    LSB2 leakage4 *
    error
                                                                                           RAS
                                              -- 0.1                          1.2

1 Typical values assume VDDA = 3.0 V, Temp = 25 C, fADCK = 1.0 MHz unless otherwise stated. Typical values are for reference
   only and are not tested in production.

2 1 LSB = (VREFH VREFL)/2N
3 Monotonicity and No-missing-codes guaranteed in 10-bit and 8-bit modes

4 Based on input pad leakage current. Refer to pad electricals.

                                 MC9S08QE8 Series Data Sheet, Rev. 7

28                                                                                   Freescale Semiconductor
                                                                                            Electrical Characteristics

3.13 Flash Specifications

This section provides details about program/erase times and program-erase endurance for the flash
memory.

Program and erase operations do not require any special power sources other than the normal VDD supply.
For more detailed information about program/erase operations, see the Memory section.

                                                      Table 18. Flash Characteristics

C                        Characteristic  Symbol                     Min       Typical       Max   Unit

D  Supply voltage for program/erase      Vprog/erase                1.8       --            3.6   V
   40 C to 85 C

D Supply voltage for read operation                     VRead       1.8       --            3.6   V
D Internal FCLK frequency1
                                                        fFCLK       150       --            200   kHz

D Internal FCLK period (1/FCLK)           tFcyc                        5         --         6.67    s
                                           tprog                                  9                tFcyc
P Byte program time (random location)2    tBurst                       --         4          --    tFcyc
                                          tPage                        --       4000         --    tFcyc
P Byte program time (burst mode)2         tMass                     10,000    20,000         --    tFcyc
                                         RIDDBP                                   4          --    mA
P Page erase time2                       RIDDPE                                   6                mA

P Mass erase time2                                                               --               cycles
                                                                              100,000
   Byte program current3

   Page erase current3

   Program/erase endurance4

C        TL to TH = 40C to 85 C

         T = 25 C

C Data retention5                                       tD_ret      15        100           --    years

1 The frequency of this clock is controlled by a software setting.

2 These values are hardware state machine controlled. User code does not need to count cycles. This information supplied

for calculating approximate time to program and erase.

3 The program and erase currents are additional to the standard run IDD. These values are measured at room temperatures

   with VDD = 3.0 V, bus frequency = 4.0 MHz.
4 Typical endurance for flash was evaluated for this product family on the 9S12Dx64. For additional information on how

Freescale defines typical endurance, please refer to Engineering Bulletin EB619, Typical Endurance for Nonvolatile

Memory.

5 Typical data retention values are based on intrinsic capability of the technology measured at high temperature and

de-rated to 25C using the Arrhenius equation. For additional information on how Freescale defines typical data retention,

please refer to Engineering Bulletin EB618, Typical Data Retention for Nonvolatile Memory.

3.14 EMC Performance

Electromagnetic compatibility (EMC) performance is highly dependant on the environment in which the
MCU resides. Board design and layout, circuit topology choices, location and characteristics of external
components as well as MCU software operation all play a significant role in EMC performance. The
system designer should consult Freescale applications notes such as AN2321, AN1050, AN1263,
AN2764, and AN1259 for advice and guidance specifically targeted at optimizing EMC performance.

                                         MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                                                                     29
Ordering Information

3.14.1 Conducted Transient Susceptibility

Microcontroller transient conducted susceptibility is measured in accordance with an internal Freescale
test method. The measurement is performed with the microcontroller installed on a custom EMC
evaluation board and running specialized EMC test software designed in compliance with the test method.
The conducted susceptibility is determined by injecting the transient susceptibility signal on each pin of
the microcontroller. The transient waveform and injection methodology is based on IEC 61000-4-4
(EFT/B). The transient voltage required to cause performance degradation on any pin in the tested
configuration is greater than or equal to the reported levels unless otherwise indicated by footnotes below
Table 19.

                                      Table 19. Conducted Susceptibility, EFT/B

            Parameter                 Symbol   Conditions              fOSC/fBUS  Result            Amplitude1   Unit
                                                                                                        (Min)

                                                                                  A                 2.3

Conducted susceptibility, electrical  VCS_EFT  VDD = 3.3 V               8 MHz    B                 4.0
fast transient/burst (EFT/B)                    TA = 25 oC               crystal  C                                    kV
                                               package type            8 MHz bus
                                                                                                    >4.0
                                               32-pin LQFP

                                                                                  D                 >4.0

1 Data based on qualification test results. Not tested in production.

The susceptibility performance classification is described in Table 20.

                                Table 20. Susceptibility Performance Classification

    Result                                     Performance Criteria
       A
       B    No failure                The MCU performs as designed during and after exposure.

            Self-recovering The MCU does not perform as designed during exposure. The MCU returns

                       failure        automatically to normal operation after exposure is removed.

    C       Soft failure              The MCU does not perform as designed during exposure. The MCU does not return to
                                      normal operation until exposure is removed and the RESET pin is asserted.

    D       Hard failure              The MCU does not perform as designed during exposure. The MCU does not return to
                                      normal operation until exposure is removed and the power to the MCU is cycled.

                                      The MCU does not perform as designed during and after exposure. The MCU cannot

    E       Damage                    be returned to proper operation due to physical damage or other permanent

                                      performance degradation.

4 Ordering Information

This section contains ordering information for the device numbering system.
Example of the device numbering system:

                                      MC9S08QE8 Series Data Sheet, Rev. 7

30                                                                                                  Freescale Semiconductor
                                                                                      Package Information

                                       MC 9 S08 QE 8 C XX

                               Status                       Package designator (see Table 21)
           (MC = Fully qualified)                           Temperature range
                                                            (C = 40 C to 85 C)
                             Memory
                (9 = Flash-based)                           Approximate flash size in Kbytes

                                 Core

                               Family

5 Package Information

                                       Table 21. Package Descriptions

Pin Count               Package Type          Abbreviation  Designator      Case No.  Document No.

     32    Low Quad Flat Package                   LQFP          LC           873A    98ASH70029A
     28    Small Outline Integrated Circuit        SOIC          WL            751F   98ASB42345B
     20    Small Outline Integrated Circuit        SOIC          WJ           751D    98ASB42343B
     16    Plastic Dual In-line Package            PDIP          PG            648    98ASB42431B
     16    Thin Shrink Small Outline Package      TSSOP          TG            948F   98ASH70247A

5.1 Mechanical Drawings

The following pages are mechanical drawings for the packages described in Table 21.

                                       MC9S08QE8 Series Data Sheet, Rev. 7

Freescale Semiconductor                                                                             31
How to Reach Us:                                        Information in this document is provided solely to enable system and
                                                        software implementers to use Freescale Semiconductor products. There are
Home Page:                                              no express or implied copyright licenses granted hereunder to design or
www.freescale.com                                       fabricate any integrated circuits or integrated circuits based on the
                                                        information in this document.
Web Support:
http://www.freescale.com/support                        Freescale Semiconductor reserves the right to make changes without further
                                                        notice to any products herein. Freescale Semiconductor makes no warranty,
USA/Europe or Locations Not Listed:                     representation or guarantee regarding the suitability of its products for any
Freescale Semiconductor, Inc.                           particular purpose, nor does Freescale Semiconductor assume any liability
Technical Information Center, EL516                     arising out of the application or use of any product or circuit, and specifically
2100 East Elliot Road                                   disclaims any and all liability, including without limitation consequential or
Tempe, Arizona 85284                                    incidental damages. "Typical" parameters that may be provided in Freescale
1-800-521-6274 or +1-480-768-2130                       Semiconductor data sheets and/or specifications can and do vary in different
www.freescale.com/support                               applications and actual performance may vary over time. All operating
                                                        parameters, including "Typicals", must be validated for each customer
Europe, Middle East, and Africa:                        application by customer's technical experts. Freescale Semiconductor does
Freescale Halbleiter Deutschland GmbH                   not convey any license under its patent rights nor the rights of others.
Technical Information Center                            Freescale Semiconductor products are not designed, intended, or authorized
Schatzbogen 7                                           for use as components in systems intended for surgical implant into the body,
81829 Muenchen, Germany                                 or other applications intended to support or sustain life, or for any other
+44 1296 380 456 (English)                              application in which the failure of the Freescale Semiconductor product could
+46 8 52200080 (English)                                create a situation where personal injury or death may occur. Should Buyer
+49 89 92103 559 (German)                               purchase or use Freescale Semiconductor products for any such unintended
+33 1 69 35 48 48 (French)                              or unauthorized application, Buyer shall indemnify and hold Freescale
www.freescale.com/support                               Semiconductor and its officers, employees, subsidiaries, affiliates, and
                                                        distributors harmless against all claims, costs, damages, and expenses, and
Japan:                                                  reasonable attorney fees arising out of, directly or indirectly, any claim of
Freescale Semiconductor Japan Ltd.                      personal injury or death associated with such unintended or unauthorized
Headquarters                                            use, even if such claim alleges that Freescale Semiconductor was negligent
ARCO Tower 15F                                          regarding the design or manufacture of the part.
1-8-1, Shimo-Meguro, Meguro-ku,
Tokyo 153-0064
Japan
0120 191014 or +81 3 5437 9125
support.japan@freescale.com

Asia/Pacific:
Freescale Semiconductor China Ltd.
Exchange Building 23F
No. 118 Jianguo Road
Chaoyang District
Beijing 100022
China
+86 10 5879 8000
support.asia@freescale.com

For Literature Requests Only:
Freescale Semiconductor Literature Distribution Center
P.O. Box 5405
Denver, Colorado 80217
1-800-441-2447 or +1-303-675-2140
Fax: +1-303-675-2150
LDCForFreescaleSemiconductor@hibbertgroup.com

                                                        FreescaleTM and the Freescale logo are trademarks of
                                                        Freescale Semiconductor, Inc. All other product or service names
                                                        are the property of their respective owners.
                                                         Freescale Semiconductor, Inc. 2007-2009. All rights reserved.

                                                        MC9S08QE8
                                                        Rev. 7
                                                        4/2009
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

小广播

MC9S08QE8CWJ器件购买:

数量 单价(人民币) mouser购买
1 ¥22.82 购买
10 ¥20.53 购买
25 ¥18.04 购买
100 ¥16.80 购买
250 ¥16.61 购买
500 ¥15.76 购买
1000 ¥13.27 购买
2000 ¥12.81 购买

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved