电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

MC74VHC4066DT

器件型号:MC74VHC4066DT
器件类别:配件   
厂商名称:ON Semiconductor
厂商官网:http://www.onsemi.cn
下载文档

文档预览

MC74VHC4066DT器件文档内容

ON Semiconductort                                                           MC74VHC4066

Quad Analog Switch/                                                                    D SUFFIX
Multiplexer/Demultiplexer                                                   14-LEAD SOIC PACKAGE

High-Performance Silicon-Gate CMOS                                                 CASE 751A-03

  The MC74VHC4066 utilizes silicon-gate CMOS technology to                             DT SUFFIX
achieve fast propagation delays, low ON resistances, and low                14-LEAD TSSOP PACKAGE
OFF-channel leakage current. This bilateral
switch/multiplexer/demultiplexer controls analog and digital voltages               CASE 948G-01
that may vary across the full power-supply range (from VCC to GND).
                                                                              ORDERING INFORMATION
  The VHC4066 is identical in pinout to the metal-gate CMOS                 MC74VHCXXXXD SOIC
MC14066 and the high-speed CMOS HC4066A. Each device has four               MC74VHCXXXXDT TSSOP
independent switches. The device has been designed so that the ON
resistances (RON) are much more linear over input voltage than RON          PIN ASSIGNMENT
of metal-gate CMOS analog switches.
                                                                            XA 1            14 VCC
  The ON/OFF control inputs are compatible with standard CMOS                                     A ON/OFF
outputs; with pullup resistors, they are compatible with LSTTL              YA 2
outputs. For analog switches with voltage-level translators, see the                        13 CONTROL
VHC4316.                                                                    YB 3            12 D ON/OFF

Fast Switching and Propagation Speeds                                     XB 4                  CONTROL
High ON/OFF Output Voltage Ratio                                                          11 XD
Low Crosstalk Between Switches                                            B ON/OFF  5
Diode Protection on All Inputs/Outputs                                    CONTROL         10 YD
Wide Power-Supply Voltage Range (VCC - GND) = 2.0 to 12.0 Volts
Analog Input Voltage Range (VCC - GND) = 2.0 to 12.0 Volts                C ON/OFF 6       9 YC
Improved Linearity and Lower ON Resistance over Input Voltage             CONTROL
                                                                                             8 XC
   than the MC14016 or MC14066                                                    GND 7

Low Noise
Chip Complexity: 44 FETs or 11 Equivalent Gates
w These devices are available in Pb-free package(s). Specifications herein

   apply to both standard and Pb-free devices. Please see our website at
   www.onsemi.com for specific Pb-free orderable part numbers, or
   contact your local ON Semiconductor sales office or representative.

                                                                            FUNCTION TABLE

                                                                            On/Off Control      State of
                                                                                  Input     Analog Switch

                                                                                     L              Off
                                                                                     H              On

Semiconductor Components Industries, LLC, 2006  1                                         Publication Order Number:
                                                                                                       MC74VHC4066/D
March, 2006 - Rev. 5
           XA 1                               2 YA

A ON/OFF CONTROL 13

                     XB 4                     3 YB
B ON/OFF CONTROL 5
                                                         ANALOG
                     XC 8                                OUTPUTS/INPUTS

                                              9 YC

C ON/OFF CONTROL 6                            10 YD   ANALOG INPUTS/OUTPUTS = XA, XB, XC, XD
                     XD 11                            PIN 14 = VCC
                                                      PIN 7 = GND
D ON/OFF CONTROL 12

                    Figure 1. Logic Diagram
MAXIMUM RATINGS*
Symbol
VCC Positive DC Supply Voltage (Referenced to GND)
                            Parameter                                    Value        Unit                                 This device contains protection
VIS Analog Input Voltage (Referenced to GND)                                                    circuitry to guard against damage
                                                             0.5 to + 14.0           V                                 due to high static voltages or electric
Vin Digital Input Voltage (Referenced to GND)                                                   fields. However, precautions must
                                                             0.5 to VCC + 0.5 V                                        be taken to avoid applications of any
I                                                                                               voltage higher than maximum rated
                                                             0.5 to VCC + 0.5 V                                        voltages to this high-impedance cir-
PD Power Dissipation in Still Air,                                                              cuit. For proper operation, Vin and
           DC Current Into or Out of Any Pin                              25         mA                                Vout should be constrained to the
TSSOP Package                                                                                   range GND v (Vin or Vout) v VCC.
                                              SOIC Package               500          mW
Tstg Storage Temperature                                                                           Unused inputs must always be
                                                                         450                                            tied to an appropriate logic voltage
                                                                                                                        level (e.g., either GND or VCC).
TL Lead Temperature, 1 mm from Case for 10 Seconds            _C                                Unused outputs must be left open.
                                                             65 to + 150                                               I/O pins must be connected to a
                                                                                                                        properly terminated line or bus.
*Maximum Ratings are those values beyond which damage to the device may occur.260_C

Functional operation should be restricted to the Recommended Operating Conditions.

Derating -- SOIC Package: 7 mW/_C from 65_ to 125_C

           TSSOP Package: - 6.1 mW/_C from 65_ to 125_C

RECOMMENDED OPERATING CONDITIONS
VCC Positive DC Supply Voltage (Referenced to GND)
Symbol                      Parameter                                    Min Max Unit
VIS
                                                                         2.0 12.0 V
Vin
           Analog Input Voltage (Referenced to GND)                      GND VCC V
VIO* Static or Dynamic Voltage Across Switch
           Digital Input Voltage (Referenced to GND)                     GND VCC V
TA
                                                                         -- 1.2 V
tr, tf
           Operating Temperature, All Package Types                      55 + 125 _C
Inputs (Figure 14)
           Input Rise and Fall Time, ON/OFF Control                                   ns
VCC=4.5V 0
                                                      VCC = 2.0 V 0             1000
                                                      VCC = 3.0 V 0             600
VCC=9.0V 0
                                                                                500
*For voltage drops across the switch greater than 1.2 V (switch on), excessive VCC current may
be drawn; i.e., the current out of the switch may contain both VCC and switch input400

                                                      VCC = 12.0 V 0            250

components. The reliability of the device will be unaffected unless the Maximum Ratings are

exceeded.

                                                      http://onsemi.com
                                                                   2
Symbol
VIH
DC ELECTRICAL CHARACTERISTIC Digital Section (Voltages Referenced to GND)

                                                                                                    Guaranteed Limit

                                                          VCC 55 to                                                 v

              Parameter                 Test Conditions                                   V  25_C v 85_C 125_C Unit
                              Ron = Per Spec
Minimum High-Level Voltage                                2.0                                1.5    1.5               1.5    V
ON/OFF Control Inputs
                                                          3.0                                2.1    2.1               2.1

                                                          4.5                                3.15   3.15              3.15
VIL
                                                          9.0                                6.3    6.3               6.3

                                                          12.0                               8.4    8.4               8.4

Maximum Low-Level Voltage Ron = Per Spec                  2.0                                0.5    0.5               0.5    V
ON/OFF Control Inputs
                                                          3.0                                0.9    0.9               0.9

                                                          4.5                                1.35   1.35              1.35

                                                          9.0                                2.7    2.7               2.7
Iin
                                                          12.0                               3.6    3.6               3.6

ON/OFF Control Inputs                                       0.1   1.0             1.0  A
Maximum Input Leakage         Vin = VCC or GND            12.0

Current
ICC
Current (per Package)                                                                      A
Maximum Quiescent Supply      Vin = VCC or GND            6.0                                2      20                40
                              VIO = 0 V
DC ELECTRICAL CHARACTERISTICS Analog Section (Voltages Referenced to GND)12.0440    160

Guaranteed Limit
Symbol
                                                          VCC 55 to                                                 v
Ron
         Parameter                      Test Conditions                                   V  25_C v 85_C 125_C Unit

Maximum "ON" Resistance       Vin = VIH                   2.0                                --     --                --     
                              VIS = VCC to GND
                              IS v 2.0 mA                 3.0                                --     --                --
                              (Figures 2 through 7)
                                                          4.5                                120    160               200

Vin = VIH               9.0                                70     85                100

                                                          12.0                               70     85                100
VIS = VCC or GND (Endpoints)
                                                          2.0                                --     --                --
IS v 2.0 mA
                                                          3.0                                --     --                --

12.0                    4.5                                70     85                100

                              (Figures 2 through 7)       9.0                                50     60                80
Ron
                                                                                             30     60                80

Maximum Difference in "ON"    Vin = VIH                   2.0                                --     --                --     
Resistance Between Any Two    VIS = 1/2 (VCC - GND)
Channels in the Same Package  IS v 2.0 mA                 4.5                                20     25                30

                                                          9.0                                15     20                25
Ioff
                                                          12.0                               15     20                25

Current, Any One Channel                                                                   A
Maximum Off-Channel           Vin = VIL                   12.0                               0.1    0.5               1.0
                              VIO = VCC or GND
Leakage                       Switch Off (Figure NO TAG)
Ion
Leakage                                                                                    A
Maximum On-Channel            Vin = VIH                   12.0                               0.1    0.5               1.0
                              VIS = VCC or GND
                              (Figure NO TAG)
Current, Any One Channel
At supply voltage (VCC) approaching 3 V the analog switch-on resistance becomes extremely non-linear. Therefore, for low-voltage
operation, it is recommended that these devices only be used to control digital signals.

                              http://onsemi.com
                                           3
Guaranteed Limit
AC ELECTRICAL CHARACTERISTICS (CL = 50 pF, ON/OFF Control Inputs: tr = tf = 6 ns)

Symbol                                                        v
                                                                  VCC 55 to
tPLH,
tPHL
                           Parameter                              V                   25_C v 85_C 125_C Unit

      Maximum Propagation Delay, Analog Input to Analog Output    2.0                 40   50   60                 ns
         (Figures 18 and 13)
                                                                  3.0                 30   40   50

                                                                  4.5                 5    7    8

                                                                  9.0                 5    7    8

tPLZ,                           12.0                5    7    8

4.5
      Maximum Propagation Delay, ON/OFF Control to Analog Output  2.0                 80   90   110                ns

tPHZ  (Figures 14 and 15)                                         3.0                 60   70   80
12.0
                                                                                      20   25   35

                                                                  9.0                 20   25   35
tPZL,
                                                                                      20   25   35
tPZH
      Maximum Propagation Delay, ON/OFF Control to Analog Output  2.0                 80   90   100                ns
9.0
      (Figures 14 and 15)                                         3.0                 45   50   60

                                                                  4.5                 20   25   30
12.0
                                                                                      20   25   30
C
                                                                                      20   25   30

Control Input = GND                                                              pF
      Maximum Capacitance             ON/OFF Control Input --                         10   10   10

Feedthrough --
                                                               Analog I/O --          35   35   35

                                                                                      1.0  1.0  1.0

                                                                                      Typical @ 25C, VCC = 5.0 V

CPD   Power Dissipation Capacitance (Per Switch) (Figure 17)*                              15                      pF

* Used to determine the no-load dynamic power consumption: PD = CPD VCC2f + ICC VCC.

                                      http://onsemi.com
                                                   4
Symbol
ADDITIONAL APPLICATION CHARACTERISTICS (Voltages Referenced to GND Unless Noted)

                                                                                            VCC   Limit*
BW Maximum On-Channel Bandwidth or fin = 1 MHz Sine Wave        25_C
                Parameter                         Test Conditions                           V     74HC    Unit
                                                                                                          MHz
Minimum Frequency Response                                4.5    150
                                                                                                   160
                                                                                                   160
3 dB
                               Adjust fin Voltage to Obtain 0 dBm at VOS                    9.0

           (Figure NO TAG)     Increase fin Frequency Until dB Meter Reads                  12.0
RL = 50 , CL = 10 pF
--
fin = 10 kHz, RL = 600 , CL = 50 pF 12.0
Off-Channel Feedthrough Isolation fin  Sine Wave                                            4.5   - 50    dB

           (Figure NO TAG)     Adjust fin Voltage to Obtain 0 dBm at VIS                    9.0   - 50
fin = 1.0 MHz, RL = 50 , CL = 10 pF
                                                                                                  - 50

--                                                        4.5   - 40
                                                                                            9.0   - 40
                                                                                            12.0  - 40
Switch
Feedthrough Noise, Control to  Vin v 1 MHz Square Wave (tr = tf = 6 ns)                     4.5   60      mVPP
(Figure NO TAG)
                               Adjust RL at Setup so that IS = 0 A                          9.0   130

                                                  RL = 600 , CL = 50 pF 12.0                      200

                                                  RL = 10 k, CL = 10 pF 4.5                       30
                                                                                       9.0        65
                                                                                                  100
                                                                                      12.0
--
(Figure 16)
Crosstalk Between Any Two      fin  Sine Wave                                               4.5    70    dB
                               Adjust fin Voltage to Obtain 0 dBm at VIS                    9.0
Switches                                                                                    12.0   70
                                                  fin = 10 kHz, RL = 600 , CL = 50 pF
                                                                                            4.5    70
                                                  fin = 1.0 MHz, RL = 50 , CL = 10 pF       9.0
THD12.0 80
                                                                                                   80
                                                                                                   80

Total Harmonic Distortion      fin = 1 kHz, RL = 10 k, CL = 50 pF                                         %
   (Figure 20)                 THD = THDMeasured - THDSource

                                                                   VIS = 4.0 VPP sine wave  4.5   0.10
                                                                   VIS = 8.0 VPP sine wave  9.0   0.06
                                                                 VIS = 11.0 VPP sine wave   12.0  0.04
*Guaranteed limits not tested. Determined by design and verified by qualification.

           400

           350

           300

RON @ 2 V  250

           200

           150

           100                                    +25 _C

                                                  +125_C

           50                                     -55_C

           0
           0.00 0.20 0.40 0.60 0.80 1.00 1.20 1.40 1.60 1.80 2.00

                            Vis, INPUT VOLTAGE (VOLTS), REFERENCED TO GROUND

                            Figure 2. Typical On Resistance, VCC = 2.0 V

                               http://onsemi.com
                                            5
RON @ 4.5 V  200

             180 +25 _C
             160 +125_C

                         -55_C
             140

             120

             100

             80

             60

             40

             20

             0

             0.00  0.50         1.00  1.50  2.00  2.50         3.00           3.50  4.00  4.50

                                Vis, INPUT VOLTAGE (VOLTS), REFERENCED TO GROUND

                                Figure 3. Typical On Resistance, VCC = 4.5 V

             90

             80

             70

RON @ 6 V    60

             50

             40

             30

             20                                                +25 _C

                                                               +125_C

             10                                                -55_C

             0
             0.00 0.50 1.00 1.50 2.00 2.50 3.00 3.50 4.00 4.50 5.00 5.50 6.00

                                Vis, INPUT VOLTAGE (VOLTS), REFERENCED TO GROUND

                                Figure 4. Typical On Resistance, VCC = 6.0 V

                                            http://onsemi.com
                                                         6
            90

            80                      +25 _C

                                    +125_C

            70                      -55_C

RON @ 9V    60

            50

            40

            30

            20

            10

            0

            0.00  1.00  2.00  3.00  4.00    5.00       6.00           7.00  8.00  9.00

                        Vis, INPUT VOLTAGE (VOLTS), REFERENCED TO GROUND

                        Figure 5. Typical On Resistance, VCC = 9.0 V

            60

            50

RON @ 12 V  40

            30

            20

                                                             +25 _C

            10                                               +125_C

                                                             -55_C

            0
            0.00 1.00 2.00 3.00 4.00 5.00 6.00 7.00 8.00 9.00 10.00 11.00 12.00

                        Vis, INPUT VOLTAGE (VOLTS), REFERENCED TO GROUND

                        Figure 6. Typical On Resistance, VCC = 12 V

                                    http://onsemi.com
                                                 7
                            PLOTTER                                           VCC

PROGRAMMABLE                MINI COMPUTER                  DC ANALYZER        GND                                                          VCC
     POWER                                                                                                                        14
     SUPPLY
                                                                                                                          OFF
     -     +                                          VCC                     VCC         A
                               DEVICE
                            UNDER TEST

                                                                                                                      SELECTED VIL
                                                                                                                          CONTROL
           ANALOG IN                         COMMON OUT                                                            7

                                                                                                                          INPUT

                                   GND                                       Figure 8. Maximum Off Channel Leakage Current,
        Figure 7. On Resistance Test Set-Up                                               Any One Channel, Test Set-Up

VCC                                                   VCC                    fin                                     VCC VOS
                                             14                                     0.1F                            14
                         A                                                                                 ON
GND                                      ON                       N/C                                                                          dB
                                                                                                                                    CL*      METER

                                         SELECTED VIH                                                   SELECTED VCC
                                                                                                           CONTROL
                                                                                                     7
                                         CONTROL                                                           INPUT
                                      7
                                             INPUT

     Figure 9. Maximum On Channel Leakage Current,                                        *Includes all probe and jig capacitance.
                               Test Set-Up
                                                                             Figure 10. Maximum On-Channel Bandwidth
                                                                                                    Test Set-Up

                                       VCC VOS                                VCC/2                                       VCC                VCC/2
                                      14
           VIS              OFF

                                                     CL*                                                              14

fin                                                          dB               RL                                                         RL
                                                           METER
     0.1F       RL                                                                                         OFF/ON                        IS    VOS
                                                                                                                                             CL*
                            SELECTED
                            CONTROL                                                                        SELECTED
                            INPUT
                                                                             Vin  1 MHz                 7  CONTROL
                            7
                                                                                                           INPUT

                                                                        VCC  tr = tf = 6 ns
                                                                        GND                 CONTROL

             *Includes all probe and jig capacitance.                         *Includes all probe and jig capacitance.

     Figure 11. Off-Channel Feedthrough Isolation,                           Figure 12. Feedthrough Noise, ON/OFF Control to
                             Test Set-Up                                                      Analog Out, Test Set-Up

                                                           http://onsemi.com
                                                                        8
                                                                                                                   VCC
                                                                                                         14

                                                                 VCC                   ANALOG IN     ON         ANALOG OUT TEST

                            50%                                  GND                                                                  POINT
      ANALOG IN                                           tPHL
                                                                                                                                 CL*
          tPLH
                                                                                                     SELECTED VCC
                                         50%                                                         CONTROL
ANALOG OUT                                                                                        7
                                                                                                         INPUT

     Figure 18. Propagation Delays, Analog In to                                         *Includes all probe and jig capacitance.
                            Analog Out                                       Figure 13. Propagation Delay Test Set-Up

                  tr             tf                                          1              POSITION 1 WHEN TESTING tPHZ AND tPZH
                                                                                            POSITION 2 WHEN TESTING tPLZ AND tPZL

             90%                                          VCC                2                                    VCC
            50%                                                                                                  14
CONTROL                                                                    VCC
                                                                                    1                ON/OFF
            10%                                           GND                       2                                   1 k
                                                                                                  SELECTED
                       tPZL      tPLZ                     HIGH                                    CONTROL                        TEST
                                                          IMPEDANCE                               INPUT                         POINT
                 50%                                                                              7                     CL*

                                                     10%  VOL

ANALOG                 tPZH      tPHZ
     OUT
                                                          VOH
                                                     90%
                 50%
                                                          HIGH
                                                          IMPEDANCE

                                                                                       *Includes all probe and jig capacitance.

     Figure 14. Propagation Delay, ON/OFF Control                            Figure 15. Propagation Delay Test Set-Up
                            to Analog Out

                 VIS

                                              VCC                                                                         VCC
                                                                                                                      A
            RL                       14                          VOS                                            14

fin                          ON

     0.1 F

                            OFF                                                        N/C           OFF/ON                           N/C

VCC OR GND             SELECTED                  RL  CL* RL           CL*
                   RL  CONTROL                VCC/2
                       INPUT
                       7                                  VCC/2                                                  SELECTED
                                                                                                           7 CONTROL
                  VCC/2
                     *Includes all probe and jig capacitance.                                                          INPUT

     Figure 16. Crosstalk Between Any Two Switches,                                         ON/OFF CONTROL
                               Test Set-Up
                                                                           Figure 17. Power Dissipation Capacitance
                                                                                                Test Set-Up

                                                          http://onsemi.com
                                                                       9
                                                                                0

                 VIS              VCC                                           -10       FUNDAMENTAL FREQUENCY

        0.1 F                                     VOS                           -20
fin
                                                            TO                  -30

                      ON                                    DISTORTION          -40

                                       RL              CL*  METER          dBm

                                           VCC/2                                -50
                                                                                                                                      DEVICE
                           SELECTED VCC
                      7 CONTROL                                                 -60
                                                                                                                                      SOURCE
                                 INPUT
                                                                                -70

                                                                                -80

                                                                                -90

*Includes all probe and jig capacitance.                                             1.0                  2.0                                         3.0

                                                                                                       FREQUENCY (kHz)

Figure 20. Total Harmonic Distortion, Test Set-Up                                    Figure 19. Plot, Harmonic Distortion

              APPLICATION INFORMATION                                      the example below, the difference between VCC and GND is
                                                                           twelve volts. Therefore, using the configuration in Figure 21,
   The ON/OFF Control pins should be at VCC or GND logic                   a maximum analog signal of twelve volts peak-to-peak can
levels, VCC being recognized as logic high and GND being                   be controlled.
recognized as a logic low. Unused analog inputs/outputs
may be left floating (not connected). However, it is                          When voltage transients above VCC and/or below GND
advisable to tie unused analog inputs and outputs to VCC or                are anticipated on the analog channels, external diodes
GND through a low value resistor. This minimizes crosstalk                 (Dx) are recommended as shown in Figure 22. These
and feedthrough noise that may be picked-up by the                         diodes should be small signal, fast turn-on types able to
unused I/O pins.                                                           absorb the maximum anticipated current surges during
                                                                           clipping. An alternate method would be to replace the Dx
   The maximum analog voltage swings are determined by                     diodes with Mosorbs (high current surge protectors).
the supply voltages VCC and GND. The positive peak                         Mosorbs are fast turn-on devices ideally suited for precise
analog voltage should not exceed VCC. Similarly, the                       DC protection with no inherent wear out mechanism.
negative peak analog voltage should not go below GND. In

                                                VCC = 12 V                                        VCC              VCC
                                                                                          Dx
+ 12 V                ANALOG I/O       14                          + 12 V                                      16                             Dx
   0V                                       ANALOG O/I             0V                     Dx
                                                                                                          ON
                                  ON

                                                                                                                                              Dx

                                  SELECTED             OTHER CONTROL                 VCC               SELECTED
                                  CONTROL                    INPUTS                                    CONTROL
                                  INPUT                                                                INPUT            OTHER CONTROL
                                                         (VCC OR GND)
                                  7                                                                                                           INPUTS

                                                                                                       7                (VCC OR GND)

        Figure 21. 12 V Application                                             Figure 22. Transient Suppressor Application

                                                            http://onsemi.com
                                                                         10
+5 V                                                                              +5 V

           ANALOG                           14                 ANALOG                              ANALOG       14               ANALOG
                                                                                                                                 SIGNALS
           SIGNALS                                             SIGNALS                             SIGNALS

LSTTL/     R* R* R* R*                       VHC4066                              LSTTL/            VHCT        VHC4066
NMOS                                                                              NMOS             BUFFER
                                     5      CONTROL
                                     6       INPUTS                                                         5
                                   14            7
                                   15                                                                        6 CONTROL
               R* = 2 TO 10 k                                                                               14 INPUTS

                                                                                                            15  7

           a. Using Pull-Up Resistors                                                              b. Using HCT Buffer

                                              Figure 23. LSTTL/NMOS to HCMOS Interface

                                            VDD = 5 V                             VCC = 5 TO 12 V

                                        13 1           16      ANALOG                 14           ANALOG
                                                               SIGNALS                             SIGNALS
                                        3                                         VHC4066
                                                                               5
                                        5                                      6  CONTROL
                                                                              14   INPUTS
                                        7 MC14504 2                           15
                                                                                      7
                                        9                  4

                                        11                 6

                                        14      8          10

                    Figure 24. TTL/NMOS-to-CMOS Level Converter Analog Signal
                                           Peak-to-Peak Greater than 5 V
                                                   (Also see VHC4316)

CHANNEL 4    1 OF 4                                           COMMON I/O
CHANNEL 3  SWITCHES
CHANNEL 2                                                                         INPUT     1 OF 4                    -
CHANNEL 1    1 OF 4                                                                       SWITCHES                                            OUTPUT
           SWITCHES
                                                                                                                      + LF356 OR
             1 OF 4                                                                                                         EQUIVALENT
           SWITCHES
                                                                                                                0.01 F
             1 OF 4
           SWITCHES

           1                            2 34

              CONTROL INPUTS

           Figure 25. 4-Input Multiplexer                                                      Figure 26. Sample/Hold Amplifier

                                                               http://onsemi.com
                                                                            11
                                                                  OUTLINE DIMENSIONS

                                                                           D SUFFIX
                                                                            SOIC-14
                                                                       CASE 751A-03
                                                                            ISSUE F

                     -A-                           8                                                            NOTES:
                                                                                                                  1. DIMENSIONING AND TOLERANCING PER ANSI
         14                                           -B- P 7 PL                                                      Y14.5M, 1982.
          1                                                                                                       2. CONTROLLING DIMENSION: MILLIMETER.
                                                   7              0.25 (0.010) M B M                              3. DIMENSIONS A AND B DO NOT INCLUDE
                G                                                                                                     MOLD PROTRUSION.
                                                                                                                  4. MAXIMUM MOLD PROTRUSION 0.15 (0.006)
                                                                                                                      PER SIDE.
                                                                                                                  5. DIMENSION D DOES NOT INCLUDE DAMBAR
                                                                                                                      PROTRUSION. ALLOWABLE DAMBAR
                                                                                                                      PROTRUSION SHALL BE 0.127 (0.005) TOTAL
                                                                                                                      IN EXCESS OF THE D DIMENSION AT
                                                                                                                      MAXIMUM MATERIAL CONDITION.

                                                                                                                   MILLIMETERS  INCHES

                                                              C          R X 45 _                            F  DIM MIN MAX MIN MAX
                                                                                                        J
                                                                                                                A 8.55 8.75 0.337 0.344

                                                                                                                B 3.80 4.00 0.150 0.157

                                                                                                                C 1.35 1.75 0.054 0.068

-T-                                                                                                             D 0.35 0.49 0.014 0.019

SEATING                                                                            M                            F 0.40 1.25 0.016 0.049
PLANE
                    D 14 PL                                K                                                    G  1.27 BSC     0.050 BSC

                    0.25 (0.010) M T B S A S                                                                    J 0.19 0.25 0.008 0.009

                                                                                                                K 0.10 0.25 0.004 0.009

                                                                                                                M 0_ 7_ 0_ 7_

                                                                                                                P 5.80 6.20 0.228 0.244

                                                                                                                R 0.25 0.50 0.010 0.019

                                                                            DT SUFFIX
                                                                              TSSOP

                                                                         CASE 948G-01
                                                                             ISSUE O

                                                   14X K REF                                                    NOTES:
                                                         0.10 (0.004) M T U S V S                                 1. DIMENSIONING AND TOLERANCING PER ANSI
                                                                                                                      Y14.5M, 1982.
0.15 (0.006) T U S                                                       N                 0.25 (0.010)           2. CONTROLLING DIMENSION: MILLIMETER.
                                                                                                                  3. DIMENSION A DOES NOT INCLUDE MOLD FLASH,
                     2X L/2 14                                8                              M                        PROTRUSIONS OR GATE BURRS. MOLD FLASH
                                                                                                                      OR GATE BURRS SHALL NOT EXCEED 0.15
               L                                                      B  N                                            (0.006) PER SIDE.
                                                                    -U-               F                           4. DIMENSION B DOES NOT INCLUDE INTERLEAD
                           PIN 1                                                                                      FLASH OR PROTRUSION. INTERLEAD FLASH OR
                           IDENT.                             7                    DETAIL E                           PROTRUSION SHALL NOT EXCEED
                                                                                                                      0.25 (0.010) PER SIDE.
                                             1                                                                    5. DIMENSION K DOES NOT INCLUDE DAMBAR
                                                                                                                      PROTRUSION. ALLOWABLE DAMBAR
0.15 (0.006) T U S                                                                                 K                  PROTRUSION SHALL BE 0.08 (0.003) TOTAL IN
                                                                                                  K1                  EXCESS OF THE K DIMENSION AT MAXIMUM
                                                                                                                      MATERIAL CONDITION.
                                                                                           SECTION N-N            6. TERMINAL NUMBERS ARE SHOWN FOR
                                                                                                                      REFERENCE ONLY.
                                                                                                                  7. DIMENSION A AND B ARE TO BE DETERMINED
                                                                                                                      AT DATUM PLANE -W-.

                                                      A                   J J1                        MILLIMETERS  INCHES

                                                      -V-                                                       DIM MIN MAX MIN MAX

                                                                                                                A 4.90 5.10 0.193 0.200

                                                                                                                B 4.30 4.50 0.169 0.177

                                                                                                                C --- 1.20 --- 0.047

                                                                                                                D 0.05 0.15 0.002 0.006

                                                                                                                F 0.50 0.75 0.020 0.030

                                                                                                                G  0.65 BSC     0.026 BSC

                                                                                                                H 0.50 0.60 0.020 0.024

                                                                                                                J 0.09 0.20 0.004 0.008

                          C                                                                              -W-    J1 0.09 0.16 0.004 0.006

                                                                                                                K 0.19 0.30 0.007 0.012

                                                                                                                K1 0.19 0.25 0.007 0.010

0.10 (0.004)                                                                                                    L  6.40 BSC     0.252 BSC

-T- SEATING                                     G                 H                                             M 0_ 8_ 0_ 8_

         PLANE  D                                                        DETAIL E

                                                                         http://onsemi.com
                                                                                      12
ON Semiconductor and  are registered trademarks of Semiconductor Components Industries, LLC (SCILLC). SCILLC reserves the right to make changes without further notice

to any products herein. SCILLC makes no warranty, representation or guarantee regarding the suitability of its products for any particular purpose, nor does SCILLC assume any liability

arising out of the application or use of any product or circuit, and specifically disclaims any and all liability, including without limitation special, consequential or incidental damages.

"Typical" parameters which may be provided in SCILLC data sheets and/or specifications can and do vary in different applications and actual performance may vary over time. All

operating parameters, including "Typicals" must be validated for each customer application by customer's technical experts. SCILLC does not convey any license under its patent rights

nor the rights of others. SCILLC products are not designed, intended, or authorized for use as components in systems intended for surgical implant into the body, or other applications

intended to support or sustain life, or for any other application in which the failure of the SCILLC product could create a situation where personal injury or death may occur. Should

Buyer purchase or use SCILLC products for any such unintended or unauthorized application, Buyer shall indemnify and hold SCILLC and its officers, employees, subsidiaries, affiliates,

and distributors harmless against all claims, costs, damages, and expenses, and reasonable attorney fees arising out of, directly or indirectly, any claim of personal injury or death

associated with such unintended or unauthorized use, even if such claim alleges that SCILLC was negligent regarding the design or manufacture of the part. SCILLC is an Equal

Opportunity/Affirmative Action Employer. This literature is subject to all applicable copyright laws and is not for resale in any manner.

PUBLICATION ORDERING INFORMATION

LITERATURE FULFILLMENT:                                    N. American Technical Support: 800-282-9855 Toll Free  ON Semiconductor Website: http://onsemi.com
Literature Distribution Center for ON Semiconductor       USA/Canada                                             Order Literature: http://www.onsemi.com/litorder
P.O. Box 61312, Phoenix, Arizona 85082-1312 USA                                                                  For additional information, please contact your
Phone: 480-829-7710 or 800-344-3860 Toll Free USA/Canada  Japan: ON Semiconductor, Japan Customer Focus Center   local Sales Representative.
Fax: 480-829-7709 or 800-344-3867 Toll Free USA/Canada     2-9-1 Kamimeguro, Meguro-ku, Tokyo, Japan 153-0051
Email: orderlit@onsemi.com                                 Phone: 81-3-5773-3850                                                     MC74VHC4066/D

                                                           http://onsemi.com
                                                                        13
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved