器件类别:半导体    电源管理IC   
厂商名称:Maxim Integrated


Supervisory Circuits


Product Category:
Supervisory Circuits
Maxim Integrated
Voltage Supervisory
Mounting Style:
Through Hole
封装 / 箱体:
Package / Case:
Threshold Voltage:
2.75 V to 5.5 V
Number of Inputs Monitored:
1 Input
Output Type:
Active High, Active Low, Push-Pull
Manual Reset:
Manual Reset
Battery Backup Switching:No Backup
Supply Voltage - Max:
5.5 V
Maximum Operating Temperature:
+ 125 C
Maxim Integrated
Chip Enable Signals:Chip Enable
3.3 mm
21.34 mm
Minimum Operating Temperature:
- 55 C
Operating Supply Current:
150 uA
Overvoltage Threshold:
3 V
Pd - Power Dissipation:
800 mW
Power Fail Detection:Yes
Reset Delay Time:280 ms
Supply Voltage - Min:
2.75 V
Undervoltage Threshold:
2.85 V
Watchdog Timers:
7.87 mm
Part # Aliases:


19-0147; Rev. 4; 11/05

                                               Microprocessor and Nonvolatile

                                                             Memory Supervisory Circuits

                          General Description                                                                                    Features               MAX792/MAX820

The MAX792/MAX820 microprocessor (µP) supervisory                          ♦      Manual-Reset Input

circuits provide the most functions for power-supply                       ♦      200ms Power-OK / Reset Time Delay

and watchdog monitoring in systems without battery                         ♦      Independent Watchdog Timer—Preset or Adjustable

backup. Built-in features include the following:

•  µP reset: Assertion of RESET and RESET outputs during                   ♦      On-Board Gating of Chip-Enable Signals

   power-up, power-down, and brownout conditions.                          ♦      Memory Write-Cycle Completion

   RESET is guaranteed valid for VCC down to 1V.                           ♦      10ns (max) Chip-Enable Gate Propagation Delay

• Manual-reset input.                                                      ♦      Voltage Monitor for Overvoltage Warning

•  Two-stage power-fail warning: A separate low-line                       ♦      ±2% Reset and Low-Line Threshold Accuracy

   comparator compares VCC to a preset threshold                                  (MAX820, external programming mode)

   120mV above the reset threshold; the low-line and                                                  Ordering Information

   reset thresholds can be programmed externally.

•  Watchdog fault output: Assertion of WDO if the watchdog                          PART**     TEMP. RANGE           PIN-PACKAGE

   input    is  not     toggled  within     a  preset         timeout         MAX792_CPE             0°C to +70°C  16 Plastic DIP

   period.                                                                    MAX792_CSE             0°C to +70°C  16 Narrow SO

•  Pulsed watchdog output: Advance warning of                                 MAX792_C/D             0°C to +70°C  Dice*

   impending WDO assertion from watchdog timeout that                      Ordering Information continued at end of data sheet.

   causes hardware shutdown.                                               * Dice are tested at TA = +25°C, DC parameters only.

•  Write protection of    CMOS   RAM,       EEPROM,           or  other    **These parts offer a choice of five different reset threshold voltages.

   memory devices.                                                         Select the letter corresponding to the desired nominal reset threshold

                                                                           voltage and insert it into the blank to complete the part number.

The MAX792 and MAX820 are identical, except the                            Devices in PDIP, SO and µMAX packages are available in both lead-

MAX820 guarantees higher low-line and reset threshold                      ed and lead-free packaging. Specify lead free by adding the + sym-

accuracy (±2%).                                                            bol at the end of the part number when ordering. Lead free not avail-

                                                                           able for CERDIP package.

                                         Applications                               SUFFIX                    RESET THRESHOLD (V)

   Computers                                                                                L                        4.62

   Controllers                                                                              M                        4.37

                                                                                            T                        3.06

   Intelligent Instruments                                                                  S                        2.91

   Critical µP Power Monitoring                                                             R                        2.61

                                                                                               Typical Operating Circuit


                                                       3                   0.1µF

                                                       VCC             13                                     VCC

                                         4                   CE OUT

                                               RESET IN/INT


                                                      MAX792                                   RAM

                                         5     LLIN/          CE IN    14  ADDRESS                    A0-A15

                                               REFOUT                      DECODER

                                                              OVO      6

                                                             LOW LINE  10                             NMI

                                         7     OVI            RESET    1                              RESET

                                         8     SWT                MR   9

                                                       GND                                                    GND


                        ________________________________________________________________ Maxim Integrated Products                                   1

For free samples and the latest literature, visit or phone 1-800-998-8800.

For small orders, phone 1-800-835-8769.
               Microprocessor and Nonvolatile

               Memory Supervisory Circuits


               Input Voltage (with respect to GND)                                                                    Operating Temperature Ranges:

                  VCC .......................................................................-0.3V to +6V             MAX792_C_ _/MAX820_C_ _ ...............................0°C to +70°C

                  All Other Inputs.......................................-0.3V to (VCC + 0.3V)                        MAX792_E_ _/MAX820_E_ _.............................-40°C to +85°C

               Input Current                                                                                          MAX792_MJE_ _/MAX820_MJE_ _ .................-55°C to +125°C

                  GND ................................................................................25mA            Storage Temperature Range .............................-65°C to +160°C

                  All Other Outputs ............................................................25mA                  Lead Temperature (soldering, 10s) .................................+300°C

               Continuous Power Dissipation (TA = +70°C)

                  Plastic DIP (derate 10.53mW/°C above +70°C) ..........842mW

                  Narrow SO (derate 9.52mW/°C above +70°C) ............762mW

                  CERDIP (derate 10.00mW/°C above +70°C) ...............800mW

               Stresses beyond those listed under “Absolute Maximum Ratings” may cause permanent damage to the device. These are stress ratings only, and functional

               operation of the device at these or any other conditions beyond those indicated in the operational sections of the specifications is not implied. Exposure to

               absolute maximum rating conditions for extended periods may affect device reliability.


               (VCC = 2.75V to 5.5V, TA = TMIN to TMAX, unless otherwise noted.)

                            PARAMETER                              CONDITIONS                                                  MIN                   TYP    MAX    UNITS

                  Operating Voltage Range                                                                                      2.75                                V

                  (Note 1)

                  Supply Current                                                                                                                     70     150    µA

                  RESET COMPARATOR

                                                    MAX792L, MAX820L                                                           4.50                  4.62   4.75

                                                    MAX792M, MAX820M                                                           4.25                  4.37   4.50

                                                    MAX792R, MAX820R                                                           2.55                  2.61   2.70

                                                    MAX792S, MAX820S                                                           2.85                  2.91   3.00

                  Reset Threshold Voltage—          MAX792T, MAX820T                                                           3.00                  3.06   3.15

                  Internal Threshold Mode                                                                                                                          V

                  (VTH)                             MAX820L, TA = +25°C, VCC falling                                           4.55                         4.70

                                                    MAX820M, TA = +25°C, VCC falling                                           4.30                         4.45

                                                    MAX820R, TA = +25°C, VCC falling                                           2.55                         2.66

                                                    MAX820S, TA = +25°C, VCC falling                                           2.85                         2.96

                                                    MAX820T, TA = +25°C, VCC falling                                           3.00                         3.11

                  Reset Threshold Voltage           MAX792, VCC = 5V or VCC = 3V                                               1.25                  1.30   1.35   V

                  External Threshold Mode (VTH)     MAX820, VCC = 5V or VCC = 3V                                               1.274                 1.30   1.326

                  RESET IN/INT Mode Threshold       Internal threshold mode                                                                                 60     mV

                  (Note 2)

                  RESET IN/INT Leakage Current                                                                                                       ±0.01  ±25    nA

                  Reset Threshold Hysteresis                                                                                              0.016 x VTH              V

                  Reset Comparator Delay            VCC falling                                                                                      70            µs

                  Reset Active Timeout Period       VCC rising                                                                 140                   200    280    ms

                                                    ISINK = 50µA, VCC  =                                    1V,  VCC  falling                        0.01   0.3

                  RESET Output Voltage              ISINK = 1.6mA                                                                                    0.1    0.4    V

                                                    ISOURCE = 1mA                                                              VCC - 1

                                                    ISOURCE = 100µA                                                            VCC - 0.5

                                                    ISINK = 1.6mA                                                                                    0.1    0.4

                  RESET Output Voltage              ISOURCE = 1mA                                                              VCC - 1                             V

                                                    ISOURCE = 100µA                                                            VCC - 0.5

               2  _______________________________________________________________________________________
                               Microprocessor and Nonvolatile

                                              Memory Supervisory Circuits

ELECTRICAL CHARACTERISTICS (continued)                                                                                     MAX792/MAX820

(VCC = 2.75V to 5.5V, TA = TMIN to TMAX, unless otherwise noted.)

PARAMETER                                       CONDITIONS                             MIN         TYP    MAX    UNITS


Low-Line Threshold Voltage     MAX792/MAX820L/M                                        50          120    210    mV

(Internal Threshold Mode)—VTH  MAX792/MAX820R/S/T                                      40          100    210

Low-Line Threshold Voltage     MAX792, VCC = 5V OR VCC = 3V                            1.25        1.30   1.35   V

(External Programming Mode)    MAX820, VCC = 5V OR VCC = 3V                            1.274       1.30   1.326

Low-Line Hysteresis                                                                                20            mV

(Internal Threshold Mode)

LLIN/REFOUT Leakage Current                                                                        ±0.01  ±25    nA

External Programming Mode

Low-Line Comparator Delay      VCC falling                                                         450           µs

LOWLINE Voltage                ISINK = 3.2mA                                                              0.4    V

                               ISOURCE = 1µA                                           VCC - 1

LOWLINE Short-Circuit Current  Output source current, VCC = 5.5V                                   10     50     µA


                               SWT connected to VCC,               VCC = 5V            1.00        1.60   2.25   sec

                               SWT connected to VCC,               VCC = 3V            1.00        1.60   2.25

Watchdog Timeout     Period    4.7nF capacitor connected from SWT to GND,                          70

                               VCC = 3V                                                                          ms

                               4.7nF capacitor connected from SWT to GND,                          100

                               VCC = 5V

Watchdog Input Pulse Width     VIL = 0V, VIH = VCC                           VCC = 5V  100                       ns

                                                                             VCC = 3V  300

                               ISINK = 50µA, VCC = 1V, VCC falling                                 0.01   0.30

WDO Output Voltage             ISINK = 1.6mA                                                       0.1    0.4    V

                               ISOURCE = 1mA                                           VCC - 1

                               ISOURCE = 100µA                                         VCC - 0.5

WDPO to WDO Delay                                                                                  70            ns

WDPO Duration                                                                          0.5         1.7    6.0    ms

                               ISINK = 50µA, VCC    =  1V,         VCC  falling                    0.01   0.3

WDPO Output Voltage            ISINK = 1.6mA                                                       0.1    0.4    V

                               ISOURCE = 1mA                                           VCC - 1

                               ISOURCE = 100µA                                         VCC - 0.5

                               VCC = 4.25V                                   VIH       0.75 x VCC

WDI Threshold Voltage                                                        VIL                          0.8    V

                               VCC = 2.55V                                   VIH       0.9 x VCC

                                                                             VIL                          0.2

WDI Input Current                                                                                         ±1     µA

                   _______________________________________________________________________________________              3
               Microprocessor and Nonvolatile

               Memory Supervisory Circuits


               (VCC = +2.75V to +5.5V, TA = TMIN to TMAX, unless otherwise noted.)

                            PARAMETER                                  CONDITIONS                         MIN         TYP          MAX              UNITS


                  OVI Input Threshold                   VCC = 5V or VCC = 3V                              1.25        1.30         1.35             V

                  OVI Leakage Current                                                                                 ±0.01        ±25              nA

                  OVO Output Voltage                    ISINK = 3.2mA                                                              0.4              V

                                                        ISOURCE = 1µA                                     VCC - 1

                  OVO Short-Circuit Current             Output source current, VCC = 5.5V                             10           50               µA

                  OVI to OVO Delay                      VOD = 100mV, OVI rising                                       13                            µs

                                                        VOD = 100mV, OVI falling                                      55

                  CHIP-ENABLE GATING

                                                        VCC = 4.25V                        VIH            0.75 x VCC

                  CE IN Threshold Voltage                                                  VIL                                     0.8              V

                                                        VCC = 2.55V                        VIH            0.75 x VCC

                                                                                           VIL                                     0.2

                  CE IN Leakage Current                 Disabled mode                                                 ±0.005       ±1               µA

                  CE IN to CE OUT Resistance            Enabled mode                       VCC  =  5V                 75           150              Ω

                                                                                           VCC  =  3V                 150          300

                  CE OUT Short-Circuit Current          Disabled mode, CEOUT = 0V          VCC  =  5V     0.5                      2.5              mA

                                                                                           VCC  =  3V     0.05        0.2          0.4

                  Chip-Enable Propagation Delay         50Ω source impedance driver,       VCC  =  5V                 6            10               ns

                  (Note 3)                              CLOAD = 50pF                       VCC  =  3V                 8            13

                  Chip-Enable Output Voltage            IOUT = -100µA                                     VCC - 1                                   V

                  High (Reset Active)                   IOUT = 10µA                                       VCC - 0.5

                  Reset Active to CE OUT High           VCC falling                                                   15                            µs

                  MANUAL RESET

                  MR Minimum Pulse Width                                                                  25                                        µs

                  MR to RESET Propagation Delay                                                                       12                            µs

                  MR Threshold Range                                                                      1.1         1.3          1.5              V

                                                                                           VCC = 4.25V    5           23           80

                  MR Pull-Up Current                    MR = 0V                            to VCC = 5.5V                                            µA

                                                                                           VCC = 2.5V     1

               Note 1:      The minimum operating voltage is 2.75V; however, the MAX792R and MAX820R are guaranteed to operate down to their

                            preset reset thresholds.

               Note 2:      Pulling RESET IN/INT below 60mV selects internal threshold mode and connects the internal voltage divider to the reset

                            and low-line comparators. External programming mode allows an external resistor divider to set the low-line and reset

                            thresholds (see Figure 4).

               Note 3:      The Chip-Enable Propagation delay is measured from the 50% point at CE IN to the 50% point at CE OUT.

               4  _______________________________________________________________________________________
                                                                                         Microprocessor and Nonvolatile

                                                                                                                      Memory Supervisory Circuits

__________________________________________Typical Operating Characteristics                                                                                                                                                                                                      MAX792/MAX820

(TA = +25°C, unless otherwise noted.)

                                                                                                                           OVERVOLTAGE COMPARATOR                                                                                  RESET COMPARATOR

                             SUPPLY CURRENT vs. TEMPERATURE                                                           PROPAGATION DELAY vs. TEMPERATURE                                                                  PROPAGATION DELAY vs. TEMPERATURE

                        100                                                   MAX792-1                           70                                                  MAX792-2                                       80                                                 MAX792-3

                        90                               SWT = VCC

                                  VCC = 5V               ALL OUTPUTS

                        80                               UNLOADED                        PROPAGATION DELAY (µs)

SUPPLY CURRENT (µA)                                                                                              60                                                            PROPAGATION DELAY (µs)               70

                        70        VCC = 4V


                        50             VCC = 3V                                                                  50                                                                                                 60



                        20                                                                                       40                                                                                                 50

                                                     VCC = 2V                                                              VIH TO VOL                                                                                       VCC FALLING

                        10                                                                                                 VIN = 20mV                                                                                       15mV OVERDRIVE

                                                                                                                           OVERDRIVE = 15mV                                                                                 EXTERNAL PROGRAMMING MODE

                        0                                                                                        30                                                                                                 40

                             -60  -30       0    30  60          90  120      150                                     -60  -30         0  30  60            90  120  150                                                 -60  -30        0     30  60      90  120  150

                                               TEMPERATURE (°C)                                                                           TEMPERATURE (°C)                                                                               TEMPERATURE (°C)

                                       LOW-LINE COMPARATOR                                                                      POWER-UP RESET DELAY                                                                          NOMINAL WATCHDOG TIMEOUT

                             PROPAGATION DELAY vs. TEMPERATURE                                                                         vs. TEMPERATURE                                                                                   PERIOD vs. VCC

                        600                                                   MAX792-3a                          300                                                 MAX792-4                                       3.0                                                MAX792-5

                        500                                                                                      250                                                           NOMINAL WATCHDOG TIMEOUT PERIOD (s)

PROPAGATION DELAY (µs)            VCC = 5V                                                                                                                                                                          2.5


                        400                                                              DELAY (ms)

                                                                                                                 150                                                                                                2.0

                        300       VCC = 3V


                        200                                                                                                                                                                                         1.5

                                                                 VCC FALLING                                     50

                                                     15mV OVERDRIVE

                        100                 EXTERNAL PROGRAMMING MODE                                            0


                             -60  -30       0    30  60          90  120      150                                     -60  -30         0  30  60            90  120  150                                                 2                  3           4           5

                                            TEMPERATURE (°C)                                                                              TEMPERATURE (°C)                                                                                     VCC (V)

                                               _________________________________________________________________________________________________                                                                                                                       5
               Microprocessor and Nonvolatile

               Memory Supervisory Circuits

MAX792/MAX820                                                                                                                     Typical Operating Characteristics (continued)

               (TA = +25°C, unless otherwise noted.)

                                            INTERNAL-MODE RESET THRESHOLD                                                                                    REF OUT VOLTAGE                                                                       CHIP-ENABLE ON-RESISTANCE

                                            vs. TEMPERATURE (NORMALIZED)                                                                                     vs. TEMPERATURE                                                                             vs. TEMPERATURE

                                1.125                                                                      MAX792-6               1.33                                                                  MAX792-7                     200                                                         MAX792-8

                                1.100                                                                                             1.32                                                                                               180

                                1.075                                                                                             1.31                                                                                               160                                          VCC = 3V

               RESET THRESHOLD  1.050                                                                                                                                                                             ON-RESISTANCE (Ω)  140                                          VCE IN = 1.5V

                                1.025                                                                                REF OUT (V)  1.30                                                                                               120

                                1.000                                                                                             1.29                                                                                               100

                                0.975                                                                                             1.28                                                                                                   80

                                                                                                                                  1.27                                                                                                   60

                                0.950       THE RESET THRESHOLD IS SHOWN                                                                                                                                                                                                          VCC = 5V

                                                                                                                                                                                                                                         40                                       VCE IN = 2.5V

                                0.925       NORMALIZED TO 1, REPRESENTING                                                         1.26                              RESET IN / INT = 0V                                                  20

                                0.900       ALL AVAILABLE MAX792/MAX820

                                                                                                                                  1.25                                                                                                   0

                                       -60  -30                           0     30  60      90    120  150                              -60             -30  0  30  60         90               120     150                                   -60  -30        0    30  60         90  120        150

                                                                          TEMPERATURE (°C)                                                                   TEMPERATURE (°C)                                                                                 TEMPERATURE (°C)

                                                                                    WATCHDOG TIMEOUT PERIOD                                                                                             CHIP-ENABLE PROPAGATION DELAY

                                                                                    vs. SWT LOAD CAPACITANCE                                                                                            vs. CE OUT LOAD CAPACITANCE

                                                                          100k                                                               MAX792-10                                          20                                                                     MAX792-11

                                                                                                                                                                                                        VCC = +5V

                                            WATCHDOG TIMEOUT PERIOD (ms)                                                                                                                                VCE IN = 0V TO 5V

                                                                          10k                                                                                           PROPAGATION DELAY (ns)          DRIVER SOURCE

                                                                                                                                                                                                15      IMPEDANCE = 50Ω

                                                                          1k            VCC = 5V                                                                                                10

                                                                                                                     VCC = 3V

                                                                          100                                                                                                                   5

                                                                          10                                                                                                                    0

                                                                                1n          10n            100n                         1m                                                           0  25        50                 75  100  125  150   175  200  225 250

                                                                                                 CSWT (F)                                                                                                                                    CLOAD (pF)

               6                _______________________________________________________________________________________
                                  Microprocessor and Nonvolatile

                                     Memory Supervisory Circuits

______________________________________________________________Pin Description                                            MAX792/MAX820

PIN  NAME                                                           FUNCTION

                   Active-Low Reset Output goes low whenever VCC falls below the reset threshold in internal thresh-

1    RESET         old programming mode, or RESET IN falls below 1.30V in external threshold programming mode.

                   RESET remains low for 200ms typ after the threshold is exceeded on power-up.

2    RESET         Reset is the inverse of RESET.

3    VCC           Input Supply Voltage

                   Reset-Input/Internal-Mode Select. Connect this input to GND to select internal threshold mode.

4    RESET IN/INT  Select external programming mode by pulling this input 600mV or higher through an external volt-

                   age divider.

                   Low-Line Input/Reference Output connects directly to the low-line comparator in external program-

5    LLIN/REF OUT  ming mode (RESET IN/INT ≥ 600mV). Connects directly to the internal 1.30V reference in internal

                   threshold mode (RESET IN/INT ≤ 60mV).

6    OVO           Overvoltage Comparator Output goes low when OVI is greater than 1.30V. This is an uncommitted

                   comparator and has no effect on any other internal circuitry.

7    OVI           Inverting Input to the Overvoltage Comparator. When OVI is greater than 1.30V, OVO goes low.

                   Connect OVI to GND or VCC when not used.

                   Set Watchdog-Timeout Input. Connect this input to VCC to select the default 1.6sec watchdog

8    SWT           timeout period. Connect a capacitor between this input and GND to select another watchdog-

                   timeout period. Watchdog timeout period = k x (capacitor value in nF)mV, where k = 27 for

                   VCC = 5V and k = 16.2 for VCC = 3V. If the watchdog function is unused, connect SWT to VCC.

9    MR            Manual-Reset Input. This input can be tied to an external momentary pushbutton switch, or to a

                   logic gate output. Internally pulled up to VCC.

10   LOW LINE      Low-Line Output.  LOW LINE goes low 120mV above the reset threshold in internal threshold mode,

                   or when LLIN/REFOUT goes below 1.30V in external programming mode.

                   Watchdog Input. If WDI remains either high or low for longer than the watchdog timeout period,

11   WDI           WDPO pulses low and WDO goes low. WDO remains low until the next transition at WDI. Connect to

                   GND or VCC if unused.

12   GND           Ground

                   Chip-Enable Output. CE OUT goes low only when CE IN is low and reset is not asserted. If CE IN is

13   CE OUT        low when reset is asserted, CE OUT will stay low for 15µs or until CE IN goes high, whichever

                   occurs first.

14   CE IN         Chip-Enable Input—the input to the chip-enable transmission gate. Connect to GND or VCC if not


15   WDO           Watchdog Output. WDO goes low if WDI remains either high or low longer than the watchdog time-

                   out period. WDO returns high on the next transition at WDI.

16   WDPO          Watchdog-Pulse Output. Upon the absence of a transition at WDI, WDPO will pulse low for a mini-

                   mum of 500µs. WDPO precedes WDO by typically 70ns.

     _______________________________________________________________________________________                          7
               Microprocessor and Nonvolatile

               Memory Supervisory Circuits

MAX792/MAX820               Detailed Description                                                     External Programming Mode

                            Manual-Reset Input                             Connecting RESET IN/INT to a voltage above 600mV

                                                                           selects external programming mode. In this mode, the

               Many µP-based products require manual-reset capabil-        low-line and reset comparators disconnect from the inter-

               ity, allowing the operator to initiate a reset. The manu-   nal voltage divider and connect to LLIN/REFOUT and

               al/external-reset input (MR) can connect directly to a      RESET IN/INT, respectively (Figure 1). This mode allows

               switch without an external pull-up resistor or debounc-     flexibility in determining where in the operating voltage

               ing network. MR internally connects to a 1.30V com-         range the NMI and reset are generated. Set the low-line

               parator, and has a high-impedance pull-up to VCC, as        and reset thresholds with an external resistor divider, as in

               shown in Figure 1. The propagation delay from assert-       Figure 4b or Figure 4c. RESET typically remains valid for

               ing MR to reset asserted is typically 12µs. Pulsing MR      VCC down to 2.5V; RESET is guaranteed to be valid with

               low for a minimum of 25µs asserts the reset function        VCC down to 1V.

               (see Reset Function section). The reset output remains      Calculate the values for the resistor voltage divider in

               active as long as MR is held low, and the reset timeout     Figure 4b using the following equations:

               period begins after MR returns high (Figure 2). To pro-

               vide extra noise immunity in high-noise environments,       1) R3 = (1.30 x VCC MAX)/(VLOW LINE x IMAX)

               pull MR up to VCC with a 100kΩ resistor.                    2) R2 = [(1.30 x VCC MAX)/(VRESET x IMAX)] - R3

               Use MR as either a digital logic input or as a second low-  3) R1 = (VCC MAX/IMAX) - (R2 + R3).

               line comparator. Normal TTL/CMOS levels can be              First choose the desired maximum current through the

               wire-OR connected via pull-down diodes (Figure 3),          voltage divider (IMAX) when VCC is at its highest (VCC

               and open-drain/collector outputs can be wire-ORed           MAX). There are two things to consider here. First, IMAX

               directly.                                                   contributes to the overall supply current for the circuit, so

                            Monitoring the Regulated Supply                you would generally make it as small as possible.

               The MAX792/MAX820 offer two modes for monitoring            Second, IMAX cannot be too small or leakage currents will

               the regulated supply and providing reset and non-           adversely affect the programmed threshold voltages; 5µA

               maskable interrupt (NMI) signals to the µP: internal        is often appropriate. Determine R3 after you have chosen

               threshold mode uses the factory preset low-line and         IMAX. Use the value for R3 to determine R2, then use both

               reset thresholds, and external programming mode             R2 and R3 to determine R1.

               allows the low-line and reset thresholds to be pro-         For example, to program a 4.75V low-line threshold and a

               grammed externally using a resistor voltage divider         4.4V reset threshold, first choose IMAX to be 5µA when

               (Figure 4).                                                 VCC = 5.5V and substitute into equation 1.

                                                                           R3 = (1.30 x 5.5)/(4.75 x 5E-6) = 301.05kΩ.

                            Internal Threshold Mode                        301kΩ is the nearest standard 0.1% value. Substitute

               Connecting the reset-input/internal-mode select pin         into equation 2:

               (RESET IN/INT) to ground selects internal threshold         R2 = [(1.30 x 5.5)/(4.4 x 5E-6)] - 301kΩ = 23.95kΩ.

               mode (Figure 4a). In this mode, the low-line and reset

               thresholds are factory preset by an internal voltage        The nearest 0.1% resistor value is 23.7kΩ. Finally, sub-

               divider (Figure 1) to the threshold voltages specified in   stitute into equation 3:

               the Electrical Characteristics (Reset Threshold Voltage     R1 = (5.5/5E-6) - (23.7kΩ + 301kΩ) = 775kΩ.

               and Low-Line Threshold Voltage). Connect the low-line       The nearest 0.1% value resistor is 787kΩ. Determine the

               output (LOWLINE) to the µP NMI pin, and connect the         actual low-line threshold by rearranging equation 1 and

               active-high reset output (RESET) or active-low reset        plugging in the standard resistor values. The actual low-

               output (RESET) to the µP reset input pin.                   line threshold is 4.75V and the actual reset threshold is

               Additionally, the low-line input/reference-output pin       4.40V. An additional resistor allows the MAX792/MAX820

               (LLIN/REFOUT) connects to the internal 1.30V refer-         to monitor the unregulated supply and provide an NMI

               ence in internal threshold mode. Buffer LLIN/REFOUT         before the regulated supply begins to fall (Figure 4c).

               with a high-impedance buffer to use it with external        Both of these thresholds will vary from circuit to circuit

               circuitry. In this mode, when VCC is falling, LOWLINE is    with resistor tolerance, reference variation, and compara-

               guaranteed to be asserted prior to reset assertion.         tor offset variation. The initial thresholds for each circuit

                                                                           will also vary with temperature due to reference and off-

                                                                           set drift. For highest accuracy, use the MAX820.

               8  _______________________________________________________________________________________
                                           Microprocessor and Nonvolatile

                                                  Memory Supervisory Circuits

                       VCC              3                                                                                                                MAX792/MAX820

                                                               VCC                                                                      2   RESET

                    *                                               RESET

RESET IN/  4                                                        COMPARATOR

INT                                                                                          RESET

                                                                                  GENERATOR                                             1   RESET


LLIN/      5                                                                                                                            10

REFOUT         VCC                                                                                                                          LOW LINE

                                                                    LOW-LINE                                                  VCC


                                                               VCC                CHIP-ENABLE                                 P

           9                                                                            OUTPUT

MR                                                                                      CONTROL












                                                                    EXTERNAL                        P

CE IN      14                                                                                                                           13  CE OUT

                                                                    TIMEBASE FOR                    N

                                                                    RESET AND


                                                                                                                                        16  WDPO

SWT        8                                                        WATCHDOG                                                            15

                                                                    TIMER                                                                   WDO

WDI        11                                                       WATCHDOG

                                           VCC                      TRANSITION                         MAX792

                                                                    DETECTOR                           MAX820


                                                  COMPARATOR                                                                            6   OVO

OVI        7

                                                                     12                             *  SWITCHES ARE SHOWN IN  INTERNAL

                                                                           GND                         THRESHOLD MODE         POSITION

Figure 1.  MAX792/MAX820 Block Diagram

                    _______________________________________________________________________________________                                           9
               Microprocessor and Nonvolatile

               Memory Supervisory Circuits

MAX792/MAX820                                                                                                               VIN

                                   MR                           25µs MIN                                                    3

                                                                12µs TYP                                                    VCC

                            RESET                                                                    4        RESET IN/INT                        2   TO µP


                          CE IN OV

                                                                                                                    MAX792                     1

                          CE OUT                                                                     5        LLIN/REFOUT            RESET                   TO µP

                                                                15µs TYP

                                                                                                                                     LOW LINE     10  TO µP NMI

               Figure  2. Manual-Reset         Timing  Diagram

                                       MANUAL  RESET                                                                        GND


                                                            9   MR

                                                                                      Figure 4a. Connection for Internal Threshold Mode


                          OTHER                                                                                             VIN

                          RESET                *                     MAX792

                          SOURCES                      ...           MAX820


                                                                                            R1                              VCC

                                                                                                              RESET IN/INT           RESET     2      TO µP


               Figure 3. Diode "OR" connections allow multiple reset sources                R2                      MAX792

               to connect to MR.                                                                              LLIN/REFOUT            RESET     1      TO µP

                                                                     Low-Line Output

               In internal threshold mode, the low-line comparator                          R3                                                 10

               monitors VCC with a threshold voltage typically 120mV                                                                 LOW LINE         TO µP NMI

               above the reset threshold, and with 15mV of hysteresis.                                                      GND

               For normal operation (VCC above the reset threshold),                                                             12

               LOWLINE is pulled to VCC. Use LOWLINE to provide an NMI                R3 = 1.30V x VCC MAX

               to the µP, as described in the previous section, when                        VLOW LINE x IMAX

               VCC begins to fall (Figure 4).                                         R2 = 1.30V x VCC MAX    – R3          IMAX = THE MAXIMUM DESIRED CURRENT

                                                                                            VRESET x IMAX                           THROUGH THE VOLTAGE DIVIDED.

                                                                Reset Function        R1 =  VCC MAX

               The MAX792/MAX820 provide both RESET and RESET                               IMAX     – (R2 + R3)

               outputs. The RESET and RESET outputs ensure that the

               µP powers up in a known state, and prevent code-exe-                   Figure 4b. Connection for External Threshold Programming Mode

               cution     errors       during     power-up,          power-down,  or

               brownout conditions.                                                   When reset is asserted, all the internal counters are

               The reset function will be asserted during the following               reset, the watchdog output (WDO) and watchdog-pulse

               conditions:                                                            output (WDPO) are set high, and the set watchdog-time-

               1)  VCC less than the programmed reset threshold.                      out input (SWT) is set to (VCC - 0.6V) if it is not already

                   MR less than 1.30V typ.                                            connected to VCC (for internal timeouts). The chip-

               2)                                                                     enable transmission gate is also disabled while reset is

               3)  Reset remains asserted for 200ms typ after VCC                     asserted; the chip-enable input (CE IN) becomes high

                   rises above the reset threshold or after MR has                    impedance and the chip-enable output (CE OUT) is

                   exceeded 1.30V typ.                                                pulled up to VCC.

               10  ______________________________________________________________________________________
                                          Microprocessor and Nonvolatile

                                                        Memory Supervisory Circuits

        REGULATOR                                                     RESET           1                          TO µP RESET          MAX792/MAX820

                            VCC                                    MAX792                               10k

                   R3                                              MAX820

                            RESET IN/INT  RESET     2   TO µP


                   R4       MAX792


                            LLIN/REFOUT   RESET     1   TO µP

                                                                   Figure 5. Adding an external pull-down resistor ensures RESET

        R2                                                         is valid with VCC down to GND.

                                          LOW LINE  10  TO µP NMI

                            GND                                    VOLTAGE REGULATOR

( ) VLOW LINE = 1.3
                   R1 + R2


( ) VRESET = 1.3
            R3 + R4                                                                                3

                   R4                                                                              VCC

Figure 4c. Alternative Connection for External Programming Mode


                       Reset Outputs (RESET and RESET)                                MAX820

The RESET output is active low and typically sinks 1.6mA           7  OVI

at 0.1V. When deasserted, RESET sources 1.6mA at typi-                                                  OVO  6   OVERVOLTAGE

cally VCC - 1.5V. The RESET output is the inverse of
RESET. RESET is guaranteed to be valid down to VCC = 1V,
and an external 10kΩ pull-down resistor on RESET                                      1.30V

ensures that it will be valid with VCC down to GND

(Figure 5). As VCC goes below 1V, the gate drive to the                               GND
RESET output switch reduces accordingly, increasing the

rDS(ON) and the saturation voltage. The 10kΩ pull-down

resistor ensures that the parallel combination of switch

plus resistor will be around 10kΩ and the saturation               Figure 6. Detecting an Overvoltage Condition

voltage will be below 0.4V while sinking 40µA. When

using an external pull-down resistor of 10kΩ, the high

state for the RESET output with VCC = 4.75V is typically                                                Watchdog Function


                            Overvoltage Comparator                 The watchdog monitors µP activity via the watchdog

                                                                   input (WDI). If the µP becomes inactive, WDO and WDPO

The overvoltage comparator is an uncommitted com-                  are asserted. To use the watchdog function, connect

parator that has no effect on the operation of other chip          WDI to a µP bus line or I/O line. If WDI remains high or

functions. Use this input to provide overvoltage indica-           low for longer than the watchdog timeout period (1.6s

tion by connecting a voltage divider from the input sup-           nominal), WDPO and WDO are asserted, indicating a soft-

ply, as in Figure 6.                                               ware fault condition (see Watchdog-Pulse Output and

Connect OVI to ground if the overvoltage function is not           Watchdog Output sections).

used. OVO goes low when OVI goes above 1.30V. With                                                               Watchdog Input

OVI below 1.30V, OVO is actively pulled to VCC and can             If the watchdog function is unused, connect WDI to VCC

source1µA.                                                         or GND. A change of state (high-to-low, low-to-high, or

                                                                   a minimum 100ns pulse) at WDI during the watchdog

                                                                   period resets the watchdog timer. The watchdog timer

                       ______________________________________________________________________________________                     11
               Microprocessor and Nonvolatile

               Memory Supervisory Circuits

MAX792/MAX820                                        MIN 100ns (VCC = 5V)

                                          1.6s       MIN 300ns (VCC = 3V)


                   WDI                                                                                      3                     0.1µF

                                                                                                            VCC                                     VCC


                                                                                                         MAX792                                µP POWER

                                          70ns                                                           MAX820

               WDO                                                                                               RESET  1                      RESET

                                                                                                                 WDI    11                     I/O

                                                                                                                 WDPO   16

                   VCC = 5V                                                                                                       CLOCK VCC Q

                                                                                                  9  MR          WDO    15     D

               Figure 7. WDI, WDO, and WDPO Timing Diagram                                                  GND                   CLEAR  Q

                                                                                    +5V                     12              *                       TWO


               default is 1.6s. Select alternative timeout periods by                                                                          WATCHDOG

               connecting an external capacitor from SWT to GND                                                                                     FAULT

               (see Selecting an Alternative Watchdog Timeout sec-                                   0.1µF                                     INDICATION

               tion). When VCC is below the reset threshold, the watch-     REACTIVATE

               dog function is disabled.                                                          4.7k      * FOR SYSTEM RESET ON EVERY

                                                     Watchdog Output                                        WATCHDOG FAULT, OMIT THE

                                                                                                            FLIP-FLOP, AND DIODE–OR

               WDO remains high if there is a transition or pulse at WDI                                    CONNECT WDO TO MR.

               during the watchdog timeout period. The watchdog

               function is disabled and WDO is a logic high when VCC

               is below the reset threshold. If a system reset is desired   Figure 8. Two consecutive watchdog faults latch the system in

               on every watchdog fault, simply diode-OR connect WDO         reset.

               to MR (Figure 8). When a watchdog fault occurs in this

               mode, WDO goes low, pulling MR low and causing a             WDI, WDO remains low and the next WDPO following a

               reset pulse to be issued. As soon as reset is asserted,

               the watchdog timer clears and WDO goes high. With            second watchdog timeout period clocks a logic low to

               WDO connected to MR, a continuous high or low on WDI         the  Q       output,     pulling     MR     low       and    causing         the

               will cause 200ms reset pulses to be issued every             MAX792/MAX820 latch in reset. If the watchdog timer is

               1.6sec (SWT connected to VCC). When reset is not             reset by a transition at WDI, WDO will go high and the

               asserted, if no transition occurs at WDI during the          flip-flop’s Q output will remain high. Thus a system

               watchdog timeout period, WDO goes low 70ns after the         shutdown is only caused by two successive watchdog

               falling edge of WDPO and remains low until the next tran-    faults.

               sition at WDI (Figure 7). A single additional flip-flop can  Selecting an Alternative Watchdog Timeout Period

               force the system into a hardware shutdown if there are       The SWT input controls the watchdog timeout period.

               two successive watchdog faults (Figure 8). When the          Connecting SWT to VCC selects the internal 1.6sec

               MAX792/MAX820 are operated from a 5V supply, WDO             watchdog timeout period. Select an alternative watch-

               has a 2 x TTL output characteristic.                         dog timeout period by connecting a capacitor between

                                                Watchdog-Pulse Output       SWT and GND. Do not leave SWT floating and do not

               As described in the preceding section, WDPO can be           connect it to ground. The following formula determines

               used as the clock input to an external D flip-flop. Upon     the watchdog timeout period:

               the absence of a watchdog edge or pulse at WDI at the        Watchdog Timeout Period =

               end of a watchdog timeout period, WDPO will pulse low                     k x (capacitor value in nF)ms

               for 1.7ms. The falling edge of WDPO precedes WDO by          where k = 27 for VCC = 3V, and k = 16.2 for VCC = 5V.

               70ns. Since WDO is high when WDPO goes low, the flip-        This applies for capacitor values in excess of 4.7nF. If

               flop’s Q output remains high after WDO goes low (Figure      the watchdog function is unused, connect SWT to VCC.

               8). If the watchdog timer is not reset by a transition at

               12  ______________________________________________________________________________________
                                     Microprocessor and Nonvolatile

                                                 Memory Supervisory Circuits

                     Chip-Enable Signal Gating                                                                                     MAX792/MAX820

The MAX792/MAX820 provide internal gating of chip-            VCC

enable (CE) signals, which prevents erroneous data            RESET

from corrupting CMOS RAM in the event of an under-            THRESHOLD

voltage condition. The MAX792/MAX820 use a series             CE IN

transmission gate from CE IN to CE OUT (Figure 1).

During normal operation (reset not asserted), the CE          CE OUT

transmission gate is enabled and passes all CE transi-                                                15µs

tions. When reset is asserted, this path becomes dis-                                                 70µs               70µs

abled, preventing erroneous data from corrupting the          RESET

CMOS RAM. The 10ns max CE propagation delay from

CE IN to CE OUT enables the MAX792/MAX820 to be               RESET

used with most µPs. If CE IN is low when reset asserts,

CE OUT remains low for a short period to permit com-

pletion of the current write cycle.

                                     Chip-Enable Input        Figure 9.  Reset   and  Chip-Enable Timing

The CE transmission gate is disabled and CE IN is high

impedance (disabled mode) while reset is asserted.                                               +5V

During a power-down sequence when VCC passes the                                                 3

reset threshold, the CE transmission gate disables and                                           VCC

CE IN immediately becomes high impedance if the volt-                                     MAX792

age at CE IN is high. If CE IN is low when reset is assert-                               MAX820

ed, the CE transmission gate will disable at the moment                               14  CE IN       CE OUT  13

CE IN goes high or 15µs after reset is asserted,

whichever occurs first (Figure 9). This permits the cur-      50Ω        DRIVER                                   CLOAD

rent write cycle to complete during power-down.                                                  GND

During a power-up sequence, the CE transmission gate                                             12

remains disabled and CE IN remains high impedance

regardless of CE IN activity, until reset is deasserted fol-

lowing the reset timeout period.

While disabled, CE IN is high impedance. When the CE          Figure 10. CE Propagation Delay Test Circuit

transmission gate is enabled, the impedance of CE IN                                                          Chip-Enable Output

will appear as a 75Ω (VCC = 5V) resistor in series with
the load at CE OUT.
                                                              When the CE transmission gate is enabled, the imped-

The propagation delay through the CE transmission             ance of CE OUT is equivalent to 75Ω in series with the

gate depends on VCC, the source impedance of the              source driving CE IN. In the disabled mode, the 75Ω

drive connected to CE IN, and the loading on CE OUT           transmission gate is off and an active pull-up connects

(see the Chip-Enable Propagation Delay vs. CE OUT             from CE OUT to VCC. This source turns off when the

Load Capacitance graph in the Typical Operating               transmission gate is enabled.

Characteristics). The CE propagation delay is produc-                            Applications Information

tion tested from the 50% point on CE IN to the 50%            Connect a 0.1µF ceramic capacitor from VCC to GND,

point on CE OUT using a 50Ω driver and 50pF of load           as close to the device pins as possible. This reduces

capacitance (Figure 10). For minimum propagation              the probability of resets due to high-frequency power-

delay, minimize the capacitive load at CE OUT, and use        supply transients. In a high-noise environment, addi-

a low-output-impedance driver.                                tional bypass capacitance from VCC to ground may be

                                                              required. If long leads connect to the chip inputs,

                                                              ensure that these lines are free from ringing, etc., which

                                                              would forward bias the chip’s protection diodes.

                     ______________________________________________________________________________________                    13
               Microprocessor and Nonvolatile

               Memory Supervisory Circuits

MAX792/MAX820                           +5V     RP*


                                            3                            RAM 1                                                 BUFFER

                                        VCC                CE                                                                                   TO OTHER

                                                                                       VCC                                                      SYSTEM RESET

                                MAX792                     CE                                               3                                   INPUTS

                                MAX820                                   RAM 2                         VCC                            VCC

                   14  CE IN                   CE OUT  13  CE                                                            4.7k

                                                                                                               RESET  1        RESET  µP


                                        GND                              RAM 3

                                                           CE                                          MAX792

                                            12                                                         MAX820


               *   MAXIMUM RP VALUE DEPENDS ON                           RAM 4                         GND                            GND

                   THE NUMBER OF RAMS.                     CE                                               12

                   MINIMUM RP VALUE IS 1kΩ

                                                       ACTIVE-HIGH CE

                                                       LINES FROM LOGIC

               Figure 11. Alternate CE Gating                                          Figure 12. Interfacing to µPs with Bidirectional RESET Pins

                       Alternative Chip-Enable Gating                                  going VCC pulses, starting at 5V and ending below the

               Using memory devices with both CE and CE inputs                         reset threshold by the magnitude indicated (reset-

               allows the MAX792/MAX820 CE propagation delay                           comparator overdrive). The graph shows the maximum

               to be bypassed. To do this, connect CE IN to ground,                    pulse width a negative-going VCC transient may typi-

               pull up CE OUT to VCC, and connect CE OUT to the CE                     cally have without causing a reset pulse to be issued.

               input of each memory device (Figure 11). The CE input                   As the amplitude of the transient increases (i.e., goes

               of each memory device then connects directly to the                     farther below the reset threshold), the maximum allow-

               chip-select logic, which does not have to be gated by                   able pulse width decreases. Typically, a VCC transient

               the MAX792/MAX820.                                                      that goes 100mV below the reset threshold and lasts for

                                                                                       30µs or less will not cause a reset pulse to be issued.

                   Interfacing to µPs with Bidirectional                               A 100nF bypass capacitor mounted close to the VCC

                                                                         Reset Inputs  pin provides additional transient immunity.

               µPs with bidirectional reset pins, such as the Motorola

               68HC11 series, can contend with the MAX792/MAX820

               RESET output. If, for example, the MAX792/MAX820 RESET                                  100                                      -13

               output is asserted high and the µP wants to pull it low,                     (µs)                                                MAX791

               indeterminate logic levels may result. To avoid this,                        DURATION   80                             VCC = 5V

               connect a 4.7kΩ resistor between the MAX792/MAX820                                                              TA = +25°C

               RESET output and the µP reset I/O, as in Figure 12.

               Buffer the MAX792/MAX820 RESET output to other sys-                          TRANSIENT  60

               tem components.

                       Negative-Going VCC Transients                                                   40

               While issuing resets to the µP during power-up, power-                       MAXIMUM

               down, and brownout conditions, these supervisors are                                    20

               relatively immune to short-duration negative-going VCC

               transients (glitches). It is usually undesirable to reset                               0

               the µP when VCC experiences only small glitches.                                                10        100   1000        10,000

               Figure 13 shows maximum transient duration vs. reset-                                   RESET COMPARATOR OVERDRIVE, (VTH - VCC) (mV)

               comparator overdrive, for which reset pulses are not                    Figure 13. Maximum Transient Duration Without Causing                  a

               generated. The graph was produced using negative-                       Reset Pulse vs. Reset-Comparator Overdrive

               14  ______________________________________________________________________________________
                                        Microprocessor and Nonvolatile

                                                      Memory Supervisory Circuits

_Ordering Information (continued)                                                                 Pin  Configuration                    MAX792/MAX820

PART**            TEMP. RANGE           PIN-PACKAGE                   TOP  VIEW

MAX792_EPE        -40°C to +85°C        16 Plastic DIP

MAX792_ESE        -40°C to +85°C        16 Narrow SO                             RESET   1                  16  WDPO

MAX792_EJE        -40°C to +85°C        16 CERDIP                                RESET   2                  15  WDO

MAX792_MJE        -55°C to +125°C       16 CERDIP                                VCC     3   MAX792         14  CE IN

MAX820_CPE        -0°C to +70°C         16 Plastic DIP                     RESET IN/INT  4   MAX820         13  CE OUT

MAX820_CSE        -0°C to +70°C         16 Narrow SO                       LLIN/REFOUT

MAX820_EPE        -40°C to +85°C        16 Plastic DIP                                   5                  12  GND

MAX820_ESE        -40°C to +85°C        16 Narrow SO                             OVO     6                  11  WDI

MAX820_EJE        -40°C to +85°C        16 CERDIP                                OVI     7                  10  LOW LINE

MAX820_MJE        -55°C to +125°C       16 CERDIP                                SWT     8                  9   MR

* Dice are tested at TA = +25°C, DC parameters only.

**These parts offer a choice of five different reset threshold volt-                         DIP/SO

ages. Select the letter corresponding to the desired nominal

reset threshold voltage and insert it into the blank to complete

the part number.                                                      ___________________Chip                   Topography

Devices in PDIP, SO and µMAX packages are available in both

leaded and lead-free packaging. Specify lead free by adding

the + symbol at the end of the part number when ordering. Lead                        RESET  WDO

free not available for CERDIP package.

                                                                                 RESET      WDPO     CE IN


            L                           4.62                               VCC                                      CE OUT

            M                           4.37

            T                           3.06

            S                           2.91                          RESET IN/

            R                           2.61                               INT                                              0.078"


                                                                      LLIN/                                               (1.981mm)

                                                                      REF OUT



                                                                                 OVI     SWT MR LOW LINE



                                                                      TRANSISTOR COUNT: 950

                                                                      SUBSTRATE CONNECTED TO VCC

                  ______________________________________________________________________________________                            15
               Microprocessor and Nonvolatile

               Memory Supervisory Circuits

MAX792/MAX820  ________________________________________________________Package Information

                                                                                                                        INCHES                   MILLIMETERS                           SOICW.EPS

                   N                                                                                              DIM   MIN       MAX            MIN          MAX

                                                                                                                  A     0.093     0.104          2.35         2.65

                                                                                                                  A1    0.004     0.012          0.10         0.30

                                                                                                                  B     0.014     0.019          0.35         0.49

                                                                                                                  C     0.009     0.013          0.23         0.32

                                                                   E     H                                        e             0.050                   1.27

                                                                                                                  E     0.291     0.299          7.40         7.60

                                                                                                                  H     0.394     0.419          10.00        10.65

                                                                                                                  L     0.016     0.050          0.40         1.27



                                                                                                                        INCHES                   MILLIMETERS

                            TOP VIEW                                                                              DIM   MIN       MAX            MIN          MAX    N     MS013

                                                                                                                     D  0.398     0.413          10.10        10.50  16    AA

                                                                                                                     D  0.447     0.463          11.35        11.75  18    AB

                                                                                                                     D  0.496     0.512          12.60        13.00  20    AC

                                                                                                                     D  0.598     0.614          15.20        15.60  24    AD

                                                   D                                                                 D  0.697     0.713          17.70        18.10  28    AE

                                                                   A        C

                      e                               B     A1                                             0∞-8∞

                            FRONT VIEW                                               L

                                                                                        SIDE VIEW

                                                                                                                        PROPRIETARY INFORMATION


                                                                                                                        PACKAGE OUTLINE, .300"                       SOIC

                                                                                                                        APPROVAL         DOCUMENT CONTROL NO.              REV.  1

                                                                                                                                                 21-0042                   B        1

                                                                                                                        INCHES                   MILLIMETERS                           SOICN .EPS

                                                                                                                  DIM   MIN       MAX            MIN          MAX

                                                                                                                  A     0.053     0.069          1.35   1.75

                   N                                                                                              A1    0.004     0.010          0.10   0.25

                                                                                                                  B     0.014     0.019          0.35   0.49

                                                                                                                  C     0.007     0.010          0.19   0.25

                                                                                                                  e     0.050 BSC                1.27 BSC

                                                                                                                  E     0.150     0.157          3.80   4.00

                                                                E     H                                           H     0.228     0.244          5.80   6.20

                                                                                                                  L     0.016     0.050          0.40         1.27



                                                                                                                        INCHES                   MILLIMETERS

                            TOP VIEW                                                                              DIM   MIN       MAX            MIN          MAX    N   MS012

                                                                                                                  D     0.189     0.197          4.80         5.00   8     AA

                                                                                                                  D     0.337     0.344          8.55         8.75   14    AB

                                                                                                                  D     0.386     0.394          9.80   10.00        16    AC


                                                                   A           C

                         e                               B  A1                                             0∞-8∞


                            FRONT VIEW                                                  SIDE         VIEW

                                                                                                                        PROPRIETARY INFORMATION


                                                                                                                        PACKAGE OUTLINE, .150"                       SOIC

                                                                                                                        APPROVAL         DOCUMENT CONTROL NO.              REV.  1

                                                                                                                                                 21-0041                   B        1

               Maxim cannot assume responsibility for use of any circuitry other than circuitry      entirely embodied in a Maxim product. No circuit patent licenses are

               implied. Maxim reserves the right to change the circuitry and specifications without  notice at any time.

               16  ____________________Maxim Integrated Products, 120 San                            Gabriel Drive, Sunnyvale, CA                                                94086 408-737-7600

               ©   2005 Maxim Integrated Products           Printed USA                              is a registered trademark of Maxim Integrated Products, Inc.
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory, Delivery & Lifecycle Information:

Maxim Integrated:














About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017, Inc. All rights reserved