器件类别:半导体    电源管理IC   
厂商名称:Maxim Integrated


Supervisory Circuits


Product Category:
Supervisory Circuits
Maxim Integrated
Voltage Supervisory
Mounting Style:
封装 / 箱体:
Package / Case:
Threshold Voltage:
0.9 V to 5 V
Number of Inputs Monitored:
2 Input
Output Type:
Active Low, Push-Pull
Manual Reset:
No Manual Reset
Watchdog Timers:
Battery Backup Switching:No Backup
Reset Delay Time:210 ms
Supply Voltage - Max:
5.5 V
Maximum Operating Temperature:
+ 85 C
Minimum Operating Temperature:
- 40 C
Maxim Integrated
Chip Enable Signals:No Chip Enable
1.1 mm
2.9 mm
Operating Supply Current:
15 uA, 4 uA
Overvoltage Threshold:
3.15 V, 0.855 V
Pd - Power Dissipation:
696 mW
Power Fail Detection:No
Supply Voltage - Min:
0.8 V
Undervoltage Threshold:
3 V, 0.81 V
1.63 mm
Part # Aliases:
Unit Weight:
0.001270 oz


MAX6730–MAX6735                                                   Single/Dual/Triple-Voltage μP Supervisory

                                                                Circuits with Independent Watchdog Output

General Description                                                      Benefits and Features

The    MAX6730–MAX6735           single/dual/triple-voltage     micro-   ●●  VCC1 (Primary Supply) Reset Threshold Voltages

processor (μP) supervisors feature a watchdog timer and                      from +1.575V to +4.63V

manual     reset  capability.  The      MAX6730–MAX6735           offer  ●●  VCC2 (Secondary Supply) Reset Threshold Voltages

factory-set  reset     thresholds  for  monitoring   voltages     from       from +0.79V to +3.08V

+0.9V to +5V and an adjustable reset input for monitoring                ●●  Adjustable RSTIN Threshold for Monitoring Voltages

voltages down to +0.63V. The combination of these features                   Down to +0.63V (MAX6734/MAX6735 Only)

significantly improves system reliability and accuracy when              ●●  Six Reset Timeout Options

compared to separate ICs or discrete components.                         ●●  Watchdog Timer with Independent Watchdog Output

The active-low reset output asserts and remains asserted                     •  35s (min) Initial Watchdog Startup Period

for the reset timeout period after all the monitored voltages                •  1.12s (min) Normal Watchdog Timeout Period

exceed their respective thresholds. Multiple factory-set reset

threshold    combinations      reduce   the      number  of  external    ●●  Manual Reset Input

components required. The MAX6730/MAX6731 monitor a                           (MAX6730/MAX6731/MAX6734/MAX6735)

single fixed voltage, the MAX6732/MAX6733 monitor two                    ●●  Guaranteed Reset Valid down to

fixed  voltages,  and  the     MAX6734/MAX6735           monitor  two        VCC1 or VCC2 = +0.8V

fixed voltages and one adjustable voltage. All devices are               ●●  Push-Pull RESET or Open-Drain RESET Output

offered with six minimum reset timeout periods ranging from              ●●  Immune to Short VCC Transients

1.1ms to 1120ms.                                                         ●●  Low Supply Current: 14μA (typ) at +3.6V

The MAX6730–MAX6735 feature a watchdog timer with                        ●●  Small 6-Pin and 8-Pin SOT23 Packages

an   independent       watchdog    output.   The  watchdog      timer

prevents system lockup during code execution errors. A

watchdog startup delay of 54s after reset asserts allows

system initialization during power-up. The watchdog operates             Pin Configurations appear at end of data sheet.

in normal mode with a 1.68s delay after initialization. The

MAX6730/MAX6732/MAX6734                 provide      an  active-low,

open-drain   watchdog      output.      The  MAX6731/MAX6733/            Typical Operating Circuit

MAX6735      provide   an      active-low,   push-pull   watchdog


Other features include a manual reset input (MAX6730/                                                                         +1.8V

MAX6731/MAX6734/MAX6735)            and      push-pull   reset  output          +0.9V

                                                                                VCORE                        +3.3V

(MAX6731/MAX6733/MAX6735)                    or  open-drain     reset

output (MAX6730/MAX6732/MAX6734). The MAX6730–                                           VCC2        VCC1    VCC               VDD

MAX6733 are offered in a tiny SOT23-6 package. The                                                           (I/O)         (MEMORY)

MAX6734/MAX6735            are     offered   in   a  space-saving                        RSTIN        RST    RESET

SOT23-8 package. All devices are fully specified over the                                    MAX6734

extended -40°C to +85°C temperature range.                                                   MAX6735 WDI     I/O          µP


●●  Multivoltage Systems                                                     PUSHBUTTON               WDO    NMI

●●  Telecom/Networking Equipment                                                SWITCH   MR

●●  Computers/Servers                                                                           GND                       GND

●●  Portable/Battery-Operated Equipment

●●  Industrial Equipment

●●  Printer/Fax

●●  Set-Top Boxes

19-2629; Rev 8; 12/15
MAX6730–MAX6735                                                              Single/Dual/Triple-Voltage μP Supervisory

                                                                             Circuits with Independent Watchdog Output

Absolute Maximum Ratings

VCC1, VCC2, RSTIN, MR, WDI to GND...................-0.3V to +6V             Operating Temperature Range............................ -40°C to +85°C

RST, WDO to GND (open drain)..............................-0.3V to +6V       Storage Temperature Range............................. -65°C to +150°C

RST, WDO to GND (push-pull)............... -0.3V to (VCC1 + 0.3V)            Junction Temperature.......................................................+150°C

Input Current/Output Current (all pins)................................20mA  Lead Temperature (soldering, 10s).................................. +300°C

Continuous Power Dissipation (TA = +70°C)                                    Soldering Temperature (reflow)

6-Pin SOT23-6 (derate 4.3mW/°C above +70°C).....347.8mW                      Lead (Pb)-free packages.............................................+260°C

8-Pin SOT23-8 (derate 5.6mW/°C above +70°C).....444.4mW                      Package containing lead (Pb) .....................................+240°C

Stresses beyond those listed under “Absolute Maximum Ratings” may cause permanent damage to the device. These are stress ratings only, and functional operation of the device at these

or any other conditions beyond those indicated in the operational sections of the specifications is not implied. Exposure to absolute maximum rating conditions for extended periods may affect

device reliability.

Package Thermal Characteristics (Note 1)

6 SOT23                                                                      8 SOT23

Junction-to-Ambient Thermal Resistance (θJA).........230°C/W                 Junction-to-Ambient Thermal Resistance (θJA).........180°C/W

Junction-to-Case Thermal Resistance (θJC)................76°C/W              Junction-to-Case Thermal Resistance (θJC)................60°C/W

Note 1:  Package thermal resistances were obtained using the method described in JEDEC specification JESD51-7, using a four-layer

         board. For detailed information on package thermal considerations, refer to

Electrical Characteristics

(VCC1 = VCC2 = +0.8V to +5.5V, TA = -40°C to +85°C, unless otherwise noted. Typical values are at TA = +25°C.) (Note 2)

                     PARAMETER  SYMBOL                                       CONDITIONS  MIN                 TYP    MAX    UNITS

Supply Voltage                  VCC1,                                                    0.8                        5.5                                                                          V


                                           VCC1 < +5.5V, all I/O connections                                 15     39

                                ICC1       open, outputs not asserted

                                           VCC1 < +3.6V, all I/O connections                                 10     28

Supply Current                             open, outputs not asserted                                                           µA

                                           VCC2 < +3.6V, all I/O connections                                 4      11

                                ICC2       open, outputs not asserted

                                           VCC2 < +2.75V, all I/O connections                                3      9

                                           open, outputs not asserted

                                           L (falling)                                   4.500               4.625  4.750

                                           M (falling)                                   4.250               4.375  4.500

                                           T (falling)                                   3.000               3.075  3.150

                                           S (falling)                                   2.850               2.925  3.000

VCC1 Reset Threshold            VTH1       R (falling)                                   2.550               2.625  2.700                                                                        V

                                           Z (falling)                                   2.250               2.313  2.375

                                           Y (falling)                                   2.125               2.188  2.250

                                           W (falling)                                   1.620               1.665  1.710

                                           V (falling)                                   1.530               1.575  1.620                                                                                             Maxim Integrated                                                                │  2
MAX6730–MAX6735                                    Single/Dual/Triple-Voltage μP Supervisory

                                                   Circuits with Independent Watchdog Output

Electrical Characteristics (continued)

(VCC1 = VCC2 = +0.8V to +5.5V, TA = -40°C to +85°C, unless otherwise noted.  Typical  values are  at  TA = +25°C.) (Note  2)

PARAMETER                    SYMBOL                CONDITIONS                         MIN             TYP         MAX         UNITS

                                      T (falling)                                     3.000           3.075       3.150

                                      S (falling)                                     2.850           2.925       3.000

                                      R (falling)                                     2.550           2.625       2.700

                                      Z (falling)                                     2.250           2.313       2.375

                                      Y (falling)                                     2.125           2.188       2.250

                                      W (falling)                                     1.620           1.665       1.710

VCC2 Reset Threshold         VTH2     V (falling)                                     1.530           1.575       1.620       V

                                      I (falling)                                     1.350           1.388       1.425

                                      H (falling)                                     1.275           1.313       1.350

                                      G (falling)                                     1.080           1.110       1.140

                                      F (falling)                                     1.020           1.050       1.080

                                      E (falling)                                     0.810           0.833       0.855

                                      D (falling)                                     0.765           0.788       0.810

Reset Threshold Tempco                                                                                20                      ppm/°C

Reset Threshold Hysteresis   VHYST    Referenced to VTH typical                                       0.5                     %

                                      VCC1 = (VTH1 + 100mV) to

VCC_ to RST Output Delay     tRD      (VTH1 - 100mV) or                                               45                      µs

                                      VCC2 = (VTH2 + 75mV) to

                                      (VTH2 - 75mV)

                                      D1                                              1.1             1.65        2.2

                                      D2                                              8.8             13.2        17.6

Reset Timeout Period         tRP      D3                                              140             210         280         ms

                                      D5                                              280             420         560

                                      D6                                              560             840         1120

                                      D4                                              1120            1680        2240


RSTIN Input Threshold        VRSTIN                                                   611             626.5       642         mV

RSTIN Input Current          IRSTIN                                                   -25                         +25         nA

RSTIN Hysteresis                                                                                      3                       mV

RSTIN to Reset Output Delay  tRSTIND  VRSTIN to (VRSTIN - 30mV)                                       22                      µs


MR Input Threshold           VIL                                                                             0.3  x VCC1      V

                             VIH                                                      0.7 x VCC1

MR Minimum Pulse Width                                                                1                                       µs

MR Glitch Rejection                                                                                   100                     ns

MR to Reset Output Delay     tMR                                                                      200                     ns

MR Pullup Resistance                                                                  25              50          80          kΩ                                                                                      Maxim Integrated     │  3
MAX6730–MAX6735                                              Single/Dual/Triple-Voltage μP Supervisory

                                                          Circuits with Independent Watchdog Output

Electrical Characteristics (continued)

(VCC1 = VCC2 = +0.8V to +5.5V, TA = -40°C to +85°C, unless otherwise noted. Typical values are at TA = +25°C.) (Note 2)

PARAMETER                    SYMBOL                       CONDITIONS                   MIN         TYP          MAX      UNITS


                                         tWD-L  First watchdog period after reset      35          54           72

Watchdog Timeout Period                         timeout period                                                           s

                                         tWD-S  Normal mode                            1.12        1.68         2.24

WDI Pulse Width                          tWDI   (Note 3)                               50                                ns

WDI Input Voltage                        VIL                                                               0.3  x VCC1   V

                                         VIH                                           0.7 x VCC1

WDI Input Current                        IWDI   WDI = 0 or VCC1                        -1                       +1       µA


                                                VCC1 or VCC2 ≥ +0.8V,                                           0.3

                                                ISINK = 1µA, output asserted

                                                VCC1 or VCC2 ≥ +1.0V,                                           0.3

                                                ISINK = 50µA, output asserted

RST/WDO Output Low Voltage               VOL    VCC1 or VCC2 ≥ +1.2V,                                           0.3      V

(Push-Pull or Open Drain)                       ISINK = 100µA, output asserted

                                                VCC1 or VCC2 ≥ +2.7V,                                           0.3

                                                ISINK = 1.2mA, output asserted

                                                VCC1 or VCC2 ≥ +4.5V,                                           0.4

                                                ISINK = 3.2mA, output asserted

                                                VCC1 ≥ +1.8V, ISOURCE = 200µA,         0.8 x VCC1

                                                output not asserted

RST/WDO Output High Voltage              VOH    VCC1 ≥ +2.7V, ISOURCE = 500µA,         0.8 x VCC1                        V

(Push-Pull Only)                                output not asserted

                                                VCC1 ≥ +4.5V, ISOURCE = 800µA,         0.8 x VCC1

                                                output not asserted

RST/WDO Output Open-Drain                       Output not asserted                                             0.5      µA

Leakage Current

Note 2: Devices tested at TA = +25°C. Overtemperature limits are guaranteed by design  and not production  tested.

Note 3: Parameter guaranteed by design.                                                                                    Maxim Integrated  │  4
MAX6730–MAX6735                                                                                                                                        Single/Dual/Triple-Voltage μP Supervisory

                                                                                                                                                       Circuits with Independent Watchdog Output

Typical Operating Characteristics

(VCC1 = +5V, VCC2 = +3.3V, TA = +25°C, unless otherwise noted.)

                         SUPPLY CURRENT vs. TEMPERATURE                                                                         SUPPLY CURRENT vs. TEMPERATURE                                                                         SUPPLY CURRENT vs. TEMPERATURE

                              (VCC1 = +5V, VCC2 = +3.3V)                                                                                          (VCC1 = +3.3V, VCC2 = +2.5V)                                                                  (VCC1 = +2.5V, VCC2 = +1.8V)

                     18                                                              MAX6730-35 toc01                       18                                                              MAX6730-35 toc02                       18                                                        MAX6730-35 toc03

                     16                                                                                                     16                                                                                                     16

                     14                                TOTAL                                                                14

SUPPLY CURRENT (µA)                                                                                    SUPPLY CURRENT (µA)                                                                                    SUPPLY CURRENT (µA)  14

                     12                                ICC1                                                                 12                         TOTAL                                                                       12

                     10                                                                                                     10                                                                                                     10                    TOTAL

                     8                                                                                                      8                          ICC1                                                                        8

                     6                                                                                                      6                                                                                                      6                         ICC1

                     4                                      ICC2                                                            4                          ICC2                                                                        4

                     2                                                                                                      2                                                                                                      2                         ICC2

                     0                                                                                                      0                                                                                                      0

                         -40  -15                      10         35       60        85                                         -40               -15  10     35         60                 85                                         -40      -15      10        35                    60  85

                                                   TEMPERATURE (°C)                                                                                    TEMPERATURE (°C)                                                                                  TEMPERATURE (°C)

                                                       SUPPLY CURRENT vs. TEMPERATURE                                                                                                       NORMALIZED THRESHOLD VOLTAGE

                                                                  (VCC1 = +1.8V, VCC2 = +1.2V)                                                                                                                                     vs. TEMPERATURE

                                                   18                                                                           MAX6730-35 toc04                                     1.010                                                                             MAX6730-35 toc05

                                                   16                                                                                                                    VOLTAGE     1.008

                              SUPPLY CURRENT (µA)  14                                                                                                                                1.006

                                                   12                                                                                                                    THRESHOLD   1.004


                                                   10                                                                                                                                1.000

                                                   8                   TOTAL

                                                                                                                                                                         NORMALIZED  0.998

                                                   6                       ICC1                                                                                                      0.996

                                                   4                                                                                                                                 0.994

                                                   2                       ICC2                                                                                                      0.992

                                                   0                                                                                                                                 0.990

                                                       -40        -15  10        35                    60                       85                                                          -40               -15                           10       35      60        85

                                                                       TEMPERATURE (°C)                                                                                                                                            TEMPERATURE (°C)                                                                                                                                                                                                                                      Maxim Integrated                │  5
MAX6730–MAX6735                                                                                                                                                         Single/Dual/Triple-Voltage μP Supervisory

                                                                                                                                                                        Circuits with Independent Watchdog Output

Typical Operating Characteristics (continued)

(VCC1 = +5V, VCC2 = +3.3V, TA = +25°C, unless otherwise noted.)

                                        NORMALIZED TIMEOUT PERIOD                                                                                  MAXIMUM VCC_ TRANSIENT DURATION                                                    MR TO RESET OUTPUT DELAY

                                                                              vs. TEMPERATURE                                                          vs. RESET THRESHOLD OVERDRIVE

                           1.0040                                                                                                          10,000                                                                                                            MAX6730-35        toc08

NORMALIZED TIMEOUT PERIOD  1.0035                                                                           MAX6730-35 toc06  DURATION (ms)                                                                  MAX6730-35 toc07


                           1.0025                                                                                                                                           RST ASSERTS                                                                                               MR

                                                                                                                                             1000                           ABOVE THIS LINE                                                                                           2V/div

                           1.0020                                                                                             TRANSIENT



                           1.0005                                                                                             VCC_           100

                           1.0000                                                                                             MAXIMUM                                                                                                                                                 RST

                           0.9995                                                                                                                                                                                                                                                     2V/div

                           0.9990                                                                                                            10

                                   -40                                   -15       10       35      60      85                                     1                    10  100                              1000

                                                                              TEMPERATURE (°C)                                                                          RESET THRESHOLD OVERDRIVE (mV)                                    40ns/div

                                                                                   VCC_ TO RESET OUTPUT DELAY                                                                                                                  RSTIN  TO RESET OUTPUT DELAY

                                                                              vs.  TEMPERATURE (100mV OVERDRIVE)                                                                                                                      vs. TEMPERATURE

                                                                         80                                                                           MAX6730-35 toc09                                   30                                                  MAX6730-35 toc10

                                        VCC_ TO RESET OUTPUT DELAY (µs)  75                                                                                                                  DELAY (µs)  28

                                                                         70                                                                                                                              26

                                                                                                                                                                                             OUTPUT      24

                                                                         65                                                                                                                              22

                                                                         60                                                                                                                  RESET       20

                                                                         55                                                                                                                              18

                                                                         50                                                                                                                  TO          16

                                                                                                                                                                                             RSTIN       14

                                                                         45                                                                                                                              12

                                                                         40                                                                                                                              10

                                                                              -45      -15      10      35                    60                   85                                                        -45               -15    10  35            60   85

                                                                                            TEMPERATURE (°C)                                                                                                                          TEMPERATURE (°C)                                                                                                                                                                                                                                 Maxim Integrated                   │  6
MAX6730–MAX6735                                             Single/Dual/Triple-Voltage μP Supervisory

                                                            Circuits with Independent Watchdog Output

Pin  Configurations

         TOP VIEW

                                    +                          +                 RST               +

                         RST     1            6  VCC1  RST  1           6  VCC1       1                        8    VCC1

                                    MAX6730                    MAX6732           GND  2               MAX6734  7    RSTIN

                         GND     2  MAX6731   5  WDI   GND  2  MAX6733  5  WDI                        MAX6735

                                                                                 WDI  3                        6    VCC2

                         WDO     3            4  MR    WDO  3           4  VCC2  WDO  4                        5    MR

                                    SOT23-6                    SOT23-6                                SOT23-8

Pin Description


MAX6730  MAX6732         MAX6734       NAME                                FUNCTION

MAX6731  MAX6733         MAX6735

                                              Active-Low Reset Output. The MAX6730/MAX6732/MAX6734 provide an open-drain

                                              output. The MAX6731/MAX6733/MAX6735 provide a push-pull output. RST asserts

     1   1                    1        RST    low when any of the following conditions occur: VCC1 or VCC2 drops below its

                                              preset threshold, RSTIN drops below its reset threshold, or MR is driven low. Open-

                                              drain versions require an external pullup resistor.

     2   2                    2        GND    Ground

                                              Active-Low Watchdog Output. The MAX6730/MAX6732/MAX6734 provide an

                                              open-drain WDO output. The MAX6731/MAX6733/MAX6735 provide a push-pull

                                              WDO output. WDO asserts low when no low-to-high or high-to-low transition occurs

     3   3                    4        WDO    on WDI within the watchdog timeout period (tWD) or if an undervoltage lockout

                                              condition exists for VCC1, VCC2, or RSTIN. WDO deasserts without a timeout period

                                              when VCC1, VCC2, and RSTIN exceed their reset thresholds, or when the manual

                                              reset input is asserted. Open-drain versions require an external pullup resistor.

                                              Active-Low Manual Reset Input. Drive MR low to force a reset. RST remains

     4   —                    5        MR     asserted as long as MR is low and for the reset timeout period after MR releases

                                              high. MR has a 50kΩ pullup resistor to VCC1; leave MR open or connect to VCC1 if


                                              Watchdog Input. If WDI remains high or low for longer than the watchdog timeout

                                              period, the internal watchdog timer expires and the watchdog output asserts low.

     5   5                    3        WDI    The internal watchdog timer clears whenever RST asserts or a rising or falling edge

                                              on WDI is detected. The watchdog has an initial watchdog timeout period (35s min)

                                              after each reset event and a short timeout period (1.12s min) after the first valid WDI

                                              transition. Leaving WDI unconnected does not disable the watchdog timer function.

     6   6                    8        VCC1   Primary Supply-Voltage Input. VCC1 provides power to the device when it is greater

                                              than VCC2. VCC1 is the input to the primary reset threshold monitor.

     —   4                    6        VCC2   Secondary Supply-Voltage Input. VCC2 provides power to the device when it is

                                              greater than VCC1. VCC2 is the input to the secondary reset threshold monitor.

                                              Undervoltage Reset Comparator Input. RSTIN provides a high-impedance

                                              comparator input for the adjustable reset monitor. RST asserts low if the voltage

     —   —                    7        RSTIN  at RSTIN drops below the 626mV internal reference voltage. Connect a resistive

                                              voltage-divider to RSTIN to monitor voltages higher than 626mV. Connect RSTIN to

                                              VCC1 or VCC2 if unused.                                                                                        Maxim Integrated        │  7
MAX6730–MAX6735                                                  Single/Dual/Triple-Voltage μP Supervisory

                                                                 Circuits with Independent Watchdog Output

Table 1. Reset Voltage Threshold Suffix                          Table 2. Reset      Timeout Period Suffix

Guide**                                                          Guide

                   VCC1 NOMINAL   VCC2 NOMINAL                   TIMEOUT PERIOD         ACTIVE    TIMEOUT       PERIOD

PART NO. SUFFIX          VOLTAGE  VOLTAGE                             SUFFIX         MIN (ms)                   MAX (ms)

                   THRESHOLD(V)   THRESHOLD (V)                         D1              1.1                     2.2

LT                       4.625    3.075                                 D2              8.8                     17.6

MS                       4.375    2.925                                 D3              140                     280

MR                       4.375    2.625                                 D5              280                     560

TZ                       3.075    2.313                                 D6              560                     1120

SY                       2.925    2.188                                 D4              1120                    2240

RY                       2.625    2.188

TW                       3.075    1.665

SV                       2.925    1.575                          Detailed Description

RV                       2.625    1.575

TI                       3.075    1.388                          Supply Voltages

SH                       2.925    1.313                          The MAX6730–MAX6735 microprocessor (μP) supervisors

RH                       2.625    1.313                          maintain system integrity by alerting the μP to fault conditions.

TG                       3.075    1.110                          The  MAX6730–MAX6735   monitor        one  to  three   supply

SF                       2.925    1.050                          voltages in μP-based systems and assert an active-low

                                                                 reset output when any monitored supply voltage drops

RF                       2.625    1.050                          below its preset threshold. The output state remains valid

TE                       3.075    0.833                          for VCC1 or VCC2 greater than +0.8V.

SD                       2.925    0.788                          Threshold Levels

RD                       2.625    0.788                          The two-letter code in the Reset Voltage Threshold Suffix

ZW                       2.313    1.665                          Guide (Table 1) indicates the threshold level combinations

YV                       2.188    1.575                          for VCC1 and VCC2.

ZI                       2.313    1.388                          Reset Output

YH                       2.188    1.313                          The MAX6730–MAX6735 feature an active-low reset out-

ZG                       2.313    1.110                          put (RST). RST asserts when the voltage at either VCC1

YF                       2.188    1.050                          or VCC2 falls below the voltage threshold level, VRSTIN

ZE                       2.313    0.833                          drops below its threshold, or MR is driven low (Figure 1).

YD                       2.188    0.788                          RST remains low for the reset timeout period (Table 2) after

WI                       1.665    1.388                          VCC1, VCC2, and RSTIN increase above their respective

VH                       1.575    1.313                          thresholds and after MR releases high. Whenever VCC1,

WG                       1.665    1.110                          VCC2, or RSTIN go below the reset threshold before the

                                                                 end of the reset timeout period, the internal timer restarts.

VF                       1.575    1.050                          The  MAX6730/MAX6732/  MAX6734        provide  an      open-

WE                       1.665    0.833                          drain RST output, and the MAX6731/MAX6733/MAX6735

VD                       1.575    0.788                          provide a push-pull RST output.

**Standard versions are shown in bold and are available in a D3

timeout option only. Standard versions require 2500-piece order

increments and are typically held in sample stock. There is a

10,000-piece order increment on nonstandard versions.

Other threshold voltages may be available; contact factory

for availability.                                                                                Maxim Integrated   │  8
MAX6730–MAX6735                                                  Single/Dual/Triple-Voltage μP Supervisory

                                                              Circuits with Independent Watchdog Output

Manual Reset Input

Many μP-based products require manual reset capability,

allowing the operator, a test technician, or external logic

circuitry to initiate a reset. A logic low on MR asserts the

reset output, clears the watchdog timer, and deasserts                       VEXT_TH

the watchdog output. Reset remains asserted while MR is                               MAX6734

low and for the reset timeout period (tRP) after MR returns                  R1       MAX6735

high. An internal 50kΩ pullup resistor allows MR to be left

open if unused. Drive MR with TTL or CMOS-logic levels                                RSTIN

or with open-drain/collector outputs. Connect a normally                     R2

open  momentary  switch  from      MR  to  GND   to  create   a

manual reset function; external debounce circuitry is not                                                GND

required. Connect a 0.1μF capacitor from MR to GND to

provide additional noise immunity when driving MR over

long cables or if the device is used in a noisy environment.

Adjustable Input Voltage (RSTIN)                                 Figure  2.  Monitoring a Third Voltage

The   MAX6734/MAX6735         provide  an  additional  high-

impedance comparator input with a 626mV threshold to

monitor a third supply voltage. To monitor a voltage higher

than 626mV, connect a resistive-divider to the circuit as

shown in Figure 2 to establish an externally controlled

threshold voltage, VEXT_TH.

             VEXT_TH = 626mV          × (R1+R2)

      VCC1,  VCC         VTH

      VCC2   (MIN)


      RST                     tRP                                tRP



Figure 1. RST, WDO, and  MR   Timing  Diagram                                                                                       Maxim Integrated  │  9
MAX6730–MAX6735                                                  Single/Dual/Triple-Voltage μP Supervisory

                                                              Circuits with Independent Watchdog Output

The RSTIN comparator derives power from VCC1, and                 The usual watchdog timeout period (1.12s min) begins

the input voltage must remain less than or equal to VCC1.         after the initial watchdog timeout period (tWD-L) expires or

Low leakage current at RSTIN allows the use of large-             after the first transition on WDI (Figure 3). During normal

valued resistors, resulting in reduced power consumption          operating mode, the supervisor asserts the WDO output

of the system.                                                    if the μP does not update the WDI with a valid transition

Watchdog                                                          (high to low or low to high) within the standard timeout

The watchdog feature monitors μP activity through the             period (tWD-S) (1.12s min).

watchdog input (WDI). A rising or falling edge on WDI             Connect MR to WDO to force a system reset in the event

within the watchdog timeout period (tWD) indicates normal         that no rising or falling edge is detected at WDI within

μP operation. WDO asserts low if WDI remains high or              the watchdog timeout period. WDO asserts low when no

low for longer than the watchdog timeout period. Leaving          edge is detected by WDI, the RST output asserts low, the

WDI unconnected does not disable the watchdog timer.              watchdog counter immediately clears, and WDO returns

The devices include a dual-mode watchdog timer to monitor         high.    The      watchdog          counter  restarts,     using     the  long

μP activity. The flexible timeout architecture provides a         watchdog          period,  when     the      reset  timeout   period      ends

long-period initial watchdog mode, allowing complicated           (Figure 4).

systems to complete lengthy boots, and a short-period             Ensuring a Valid RESET
                                                                  Output Down to VCC = 0V
normal watchdog mode, allowing the supervisor to provide

quick alerts when processor activity fails. After each reset      The      MAX6730–MAX6735                guarantee          proper    operation

event (VCC power-up, brownout, or manual reset), there            down to VCC = +0.8V. In applications that require valid

is a long initial watchdog period of 35s (min). The long          reset levels down to VCC = 0V, use a 100kΩ pulldown

watchdog period mode provides an extended time for the            resistor from RST to GND. The resistor value used is

system to power up and fully initialize all μP and system         not critical, but it must be large enough not to load the

components      before  assuming   responsibility  for  routine   reset    output   when     VCC      is   above      the    reset     threshold.

watchdog updates.                                                 For most applications, 100kΩ is adequate. Note that this

                                                                  configuration does not work for the open-drain outputs of


VCC1,       VCC          VTH

VCC2        (MIN)


RST                           tRP


WDI                                        < tWD-L                < tWD-S  < tWD-S           > tWD-S           <      tWD-S  <  tWD-S


Figure 3. Watchdog Input/Output    Timing  Diagram (MR  and  WDO  Not Connected)                                                                                               Maxim     Integrated  │  10
MAX6730–MAX6735                                                            Single/Dual/Triple-Voltage μP Supervisory

                                                                       Circuits with Independent Watchdog Output

                VCC1,        VCC    VTH

                  VCC2       (MIN)


                  RST                    tRP                                                tRP


                  WDI                               < tWD-L   < tWD-S      > tWD-S                           < tWD-L



Figure 4. Watchdog Input/Output Timing Diagram (MR and WDO                 Connected)

Applications Information

Interfacing to μPs with Bidirectional
Reset Pins
                                                                                    VCC2    VCC1

Microprocessors with bidirectional reset pins can interface                                                           RESET TO

directly with the open-drain RST output options. However,                                         VCC1                OTHER

conditions might occur in which the push-pull output ver-                                                             SYSTEM

sions experience logic contention with the bidirectional                                          MAX6731         COMPONENTS

reset  pin  of  the     μP.  Connect     a    10kΩ  resistor  between                             MAX6733             10kΩ             µP

RST and the μP’s reset I/O port to prevent logic conten-                                          MAX6735    RST                RESET

tion (Figure 5).                                                                                  VCC2

Falling VCC Transients

The    devices    μP    supervisors      are  relatively     immune    to                               GND                            GND

short-duration    falling    VCC_    transients     (glitches).  Small

glitches on VCC_ are ignored by the MAX6730–MAX6735,

preventing undesirable reset pulses to the μP. The Typical

Operating   Characteristics         show      Maximum         Transient

Duration vs. Reset Threshold Overdrive, for which reset                             Figure  5. Interfacing to μPs with Bidirectional Reset I/O                                                                                                         Maxim Integrated  │  11
MAX6730–MAX6735                                                             Single/Dual/Triple-Voltage μP Supervisory

                                                                   Circuits with Independent Watchdog Output

pulses are not generated. The graph was produced using                      Functional Diagram

falling VCC_ pulses, starting above VTH and ending below

the  reset  threshold        by  the   magnitude       indicated   (reset

threshold   overdrive).      The      graph  shows      the      maximum           VCC1                           MR

pulse   width    that  a  falling     VCC   transient   typically  might

have without causing a reset pulse to be issued. As the                                            MAX6730–       VCC1

amplitude   of   the   transient      increases  (i.e.,     goes   further                         MAX6735

below the reset threshold), the maximum allowable pulse                                                                 MR

width    decreases.       A  0.1μF     bypass    capacitor       mounted                                                PULLUP

close to VCC_ provides additional transient immunity.                                                    VCC1         VCC1  VCC2

Watchdog Software Considerations                                            VCC2         VREF

Setting     and  resetting       the  watchdog    input     at   different                               RESET          RESET       RST

                                                                                                         TIMEOUT      OUTPUT

points in the program rather than “pulsing” the watchdog                                                 PERIOD         DRIVER

input high-low-high or low-high-low helps the watchdog

timer closely monitor software execution. This technique

avoids a “stuck” loop, in which the watchdog timer continues                                                                VCC1

to be reset within the loop, preventing the watchdog from

timing out. Figure 6 shows an example flow diagram in                                                                 WATCHDOG      WDO

which the I/O driving the watchdog input is set high at                     RSTIN                                       TIMER

the beginning of the program, set low at the beginning of                                                                           WDI

every subroutine or loop, and then set high again when

the  program     returns     to  the     beginning.     If  the  program

“hangs” in any subroutine, the I/O continually asserts low                                         VCC1

(or high), and the watchdog timer expires, issuing a reset                                         REF

or interrupt.                                                                            VREF / 2



                                 SET WDI




                             SUBROUTINE OR

                             PROGRAM LOOP

                             SET WDI LOW

                 SUBROUTINE                  HANG IN

                 COMPLETED                  SUBROUTINE


Figure  6.  Watchdog Flow Diagram                                                                                           Maxim Integrated  │  12
MAX6730–MAX6735                                                       Single/Dual/Triple-Voltage μP Supervisory

                                                                      Circuits with Independent Watchdog Output

Selector Guide

PART NUMBER                VOLTAGE                   RST OUTPUT       MANUAL RESET                  WATCHDOG              WATCHDOG

                           MONITORS                                                                 INPUT                 OUTPUT

MAX6730                    1                         Open Drain                 √                      √                  Open Drain

MAX6731                    1                         Push-Pull                  √                      √                  Push-Pull

MAX6732                    2                         Open Drain            —                           √                  Open Drain

MAX6733                    2                         Push-Pull             —                           √                  Push-Pull

MAX6734                    3                         Open Drain                 √                      √                  Open Drain

MAX6735                    3                         Push-Pull                  √                      √                  Push-Pull

Ordering Information                                                  Package Information

PART*                      TEMP RANGE                PIN-PACKAGE      For  the     latest  package  outline  information  and  land  patterns

MAX6730UT_D_ +T            -40°C to +85°C            6 SOT23          (footprints), go to Note

MAX6731UT_D_ +T            -40°C to +85°C            6 SOT23          that a “+”, “#”, or “-” in the package code indicates RoHS status

MAX6732UT_ _D_ +T          -40°C to +85°C            6 SOT23          only. Package drawings may show a different suffix character, but

                                                                      the drawing pertains to the package regardless of RoHS status.

MAX6733UT_ _D_ -T          -40°C to +85°C            6 SOT23

MAX6734KA_ _D_ -T          -40°C to +85°C            8 SOT23          PACKAGE              PACKAGE           OUTLINE           LAND

MAX6734KA_ _ D_+T          -40°C to +85°C            8 SOT23               TYPE            CODE               NO.         PATTERN NO.

MAX6734KA_ _D_ /V+T        -40°C to +85°C            8 SOT23          6 SOT23              U6+1, U6-1         21-0058          90-0175

MAX6735KA_ _D_ +T          -40°C to +85°C            8 SOT23                               (MAX6733 only)

*Insert the threshold level suffixes for VCC1 and VCC2 (Table 1)      8 SOT23              K8SN-1 (MAX6734    21-0078          90-0176
after “UT” or “KA.” For the MAX6730/MAX6731, insert only the
                                                                                           only), K8SN+1

VCC1 threshold suffix after the “UT.” Insert the reset timeout delay
(Table 2) after “D” to complete the part number. For example, the

MAX6732UTLTD3+T provides a VCC1 threshold of +4.625V, a               Chip Information
VCC2 threshold of +3.075V, and a 210ms reset timeout period.
Sample stock is generally held on standard versions only.             PROCESS: BiCMOS

Standard versions have an order increment requirement of 2500

pieces. Nonstandard versions have an order increment requirement

of 10,000 pieces. Contact factory for availability.

+Denotes Lead(Pb)-free packages and - denotes leaded packages.

Not all MAX6734KA_ _D_ options are available with leaded (-T)

packages. See for available

leaded options.

Some devices are available in both leaded and lead(Pb)-free/

RoHS compliant packaging.

For top mark information, please go to https://www.maximinte-

/V denotes an automotive qualified part.                                                                                       Maxim Integrated          │  13
MAX6730–MAX6735                                         Single/Dual/Triple-Voltage μP Supervisory

                                                        Circuits with Independent Watchdog Output

Revision  History

REVISION  REVISION                                      DESCRIPTION                                                                         PAGES

NUMBER    DATE                                                                                                                              CHANGED

0         10/02     Initial release.                                                                                                        —

1         12/02     Released MAX6730/MAX6731.                                                                                               1

2         1/03      Released MAX6733.                                                                                                       1

3         3/04      Updated Typical Operating Circuit.                                                                                      14

4         12/05     Added lead-free notation to Ordering Information.                                                                       1

5         3/09      Updated Pin Description and added Package Table.                                                                        7, 14

6         11/11     Added automotive-qualified part information                                                                             1

7         4/13      Added Package Thermal Characteristics and corrected power dissipation errors                                            2–4, 14

                    and package code for 8 SOT23

8         12/15     Added lead-free part numbers to Ordering Information table, updated Package                                             1, 13, 14

                    Information table, and removed Standard Versions table.

For pricing, delivery, and ordering information, please contact Maxim Direct at 1-888-629-4642, or visit Maxim Integrated’s website at

Maxim Integrated cannot assume responsibility for use of any circuitry other than circuitry entirely embodied in a Maxim Integrated product. No circuit patent licenses

are implied. Maxim Integrated reserves the right to change the circuitry and specifications without notice at any time. The parametric values (min and max limits)

shown in the Electrical Characteristics table are guaranteed. Other parametric values quoted in this data sheet are provided for guidance.

Maxim Integrated and the Maxim Integrated logo are trademarks of Maxim Integrated Products, Inc.  ©  2015 Maxim Integrated Products, Inc.                                │  14
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory, Delivery & Lifecycle Information:

Maxim Integrated:

MAX6730UTLD3+T   MAX6730UTSD2+T   MAX6730UTSD3+T  MAX6730UTTD3+T     MAX6731UTTD3+T









About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017, Inc. All rights reserved