电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

MAX2104CCM-TD

器件型号:MAX2104CCM-TD
器件类别:热门应用    无线/射频/通信   
厂商名称:Maxim Integrated
厂商官网:https://www.maximintegrated.com/en.html
下载文档

器件描述

Tuners

参数
产品属性属性值
产品种类:
Product Category:
Tuners
制造商:
Manufacturer:
Maxim Integrated
商标:
Brand:
Maxim Integrated
系列:
Series:
MAX2104
零件号别名:
Part # Aliases:
MAX2104

MAX2104CCM-TD器件文档内容

19-1431; Rev 4; 6/05

                                           Direct-Conversion Tuner IC for

                                                                        Digital DBS Applications

                      General Description                                                                                                          Features         MAX2104

The MAX2104 low-cost direct-conversion tuner IC is                                 o         Low-Cost Architecture

designed for use in digital direct-broadcast satellite                             o         Operates from Single 5V Supply

(DBS) television set-top box units. Its direct-conversion

architecture reduces system cost compared to devices                               o         925MHz to 2175MHz Input Frequency Range

with IF-based architectures. The MAX2104 directly con-                             o         On-Chip Quadrature Generator, Dual-Modulus

verts L-band signals to baseband signals using a                                             Prescaler (/32, /33)

broadband I/Q downconverter. The operating frequency                               o         On-Chip Crystal Amplifier

range extends from 925MHz to 2175MHz.

The IC includes an LNA gain control, I and Q downcon-                              o         PLL Mixer with Gain-Controlled Charge Pump

verting mixers, lowpass filters with gain control and fre-                         o         Input Levels: -25dBm to -65dBm per Carrier

quency control, a local oscillator (LO) buffer with a 90°                          o         Over 40dB Gain Control Range

quadrature network, and a charge-pump based PLL for

frequency control. The MAX2104 also has an on-chip                                 o         Noise Figure = 11.5dB; IIP3 = 7dBm (at 1550MHz)

LO, requiring only an external varactor-tuned LC tank                              o         Automatic Baseband Offset Correction

for operation. The output of the LO drives the internal                            o

quadrature generator and dual modulus prescaler. An                                          Loopthrough Replaces External Splitter

on-chip crystal amplifier drives a reference divider as                            o         Crystal Output Buffer

well as a buffer amplifier to drive off-chip circuitry. The                                                                         Ordering Information

MAX2104 is offered in a 48-pin TQFP-EP package.

                          Applications                                                             PART                     TEMP RANGE    PIN-          PKG

                                                                                                                                          PACKAGE       CODE

DirecTV, PrimeStar, EchoStar DBS Tuners                                              MAX2104CCM*                            0°C to +70°C  48 TQFP-EP**  C48E-10

DVB-Compliant DBS Tuners                                                             MAX2104CCM+                            0°C to +70°C  48 TQFP-EP**  C48E-10

Broadband Systems                                                                  *Contact factory for availability.

LMDS                                                                               **EP = Exposed paddle.

                                                                                   +Denotes lead-free package.

                                                                                   Functional Diagram appears at end of data sheet.

                                                                                                                                    Pin Configuration

      TOP VIEW                             CP    FB    GND  VCC  TANK+  VRLO  TANK-  GND     GND   VCC  PSOUT-  PSOUT+

                                           48    47    46   45   44     43    42      41     40    39   38      37

                          VCC          1                                                                                36  PLLIN-

                          CFLT         2                                                                                35  PLLIN+

                          XTL-         3               EP                                                               34  MOD-

                          XTL+         4                                                                                33  MOD+

                          GND          5                                                                                32  GND

                          VCC          6                         MAX2104                                                31  IOUT+

                          RFIN-        7                                                                                30  IOUT-

                          RFIN+        8                                                                                29  VCC

                          GND          9                                                                                28  QOUT+

                          GND          10                                                                               27  QOUT-

                          QDC-         11                                                                               26  FDOUB

                          QDC+         12                                                                               25  FLCLK

                                           13    14    15   16   17     18    19     20      21    22   23      24

                                           IDC-  IDC+  GND  GND  RFOUT  CPG1  VCC    XTLOUT  CPG2  GC1  GC2     INSEL

                                                                        TQFP

                      ________________________________________________________________ Maxim Integrated Products                                                 1

For pricing, delivery, and ordering information, please contact Maxim/Dallas Direct! at

1-888-629-4642, or visit Maxim’s website at www.maxim-ic.com.
         Direct-Conversion Tuner IC for

         Digital DBS Applications

MAX2104  ABSOLUTE MAXIMUM RATINGS

         VCC to GND .............................................................-0.5V to +7V  Continuous Power Dissipation (TA = +70°C)

         All Other Pins to GND.................................-0.3V to (VCC + 0.3V)             (derate 30.4mW/°C above +70°C) ..................................2.43W

         RF1+ to RF1-, RF2+ to RF2-, TANK+ to TANK-,                                           Operating Temperature Range...............................0°C to +85°C

         IDC+ to IDC-, QDC+ to QDC-    ............................................±2V         Junction Temperature ......................................................+150°C

         IOUT_, QOUT_ to GND Short-Circuit Duration ......................10s                  Storage Temperature Range ............................-65°C to +150°C

         PSOUT+, PSOUT- to GND Short-Circuit Duration .................10s                     Lead Temperature (soldering, 10s) ................................+300°C

         Continuous Current (any pin)..............................................20mA

         Stresses beyond those listed under “Absolute Maximum Ratings” may cause permanent damage to the device. These are stress ratings only, and functional

         operation of the device at these or any other conditions beyond those indicated in the operational sections of the specifications is not implied. Exposure to

         absolute maximum rating conditions for extended periods may affect device reliability.

         DC ELECTRICAL CHARACTERISTICS

         (VCC = 4.75V to 5.25V, VFB = 2.4V, CIOUT_ = CQOUT_ = 10pF, fFLCLK = 2MHz, RFIN_ = floating, RIOUT_ = RQOUT_ = 10kΩ,

         VFDOUB = VINSEL = VCPG1 = VCPG2 = 2.4V, VPLLIN+ = VMOD+ = 1.3V, VPLLIN- = VMOD- = 1.1V, TA = +25°C. Typical values are at

         VCC = 5.0V and TA = +25°C, unless otherwise noted.)

            PARAMETER                  SYMBOL                                                  CONDITIONS  MIN   TYP                      MAX   UNITS

         Operating Supply Voltage      VCC                                                                 4.75                           5.25                          V

         Operating Supply Current      ICC                                                                       190                      275                           mA

         STANDARD DIGITAL INPUTS (FDOUB, INSEL, CPG1, CPG2)

         Digital Input Voltage High    VIH                                                                 2.4                                                          V

         Digital Input Voltage Low     VIL                                                                                                0.5                           V

         Digital Input Current         IIN                                                                 -15                            +10                           µA

         SLEW-RATE-LIMITED DIGITAL INPUTS

         FLCLK Input Voltage High                                                                          1.85                                                         V

         FLCLK Input Voltage Low                                                                                                          1.45                          V

         FLCLK Input Current (Note 1)                 RSOURCE = 50kΩ, VFLCLK = 1.65V                       -1                             +1                            µA

         DIFFERENTIAL DIGITAL INPUTS (MOD+, MOD-, PLLIN+, PLLIN-)

         Common-Mode Input Voltage     VCMI                                                                1.08  1.2                      1.32                          V

         Input Voltage Low (Note 2)                   Referenced to VCMI                                                                  -100                          mV

         Input Voltage High (Note 2)                  Referenced to VCMI                                   100                                                          mV

         Input Current (Note 1)                                                                            -5                             5                             µA

         DIFFERENTIAL DIGITAL OUTPUTS (PSOUT+, PSOUT-)

         Common-Mode Output Voltage    VCMO                                                                2.16  2.4                      2.64                          V

         Output Voltage Low (Note 3)                  Referenced to VCMO                                         -215                     -150                          mV

         Output Voltage High (Note 3)                 Referenced to VCMO                                   150   215                                                    mV

         FREQUENCY SYNTHESIZER

         Prescaler Ratio                              (VMOD+ - VMOD-) = 200mV                              32                             32

                                                      (VMOD+ - VMOD-) = -200mV                             33                             33

         Reference Divider Ratio                                                                           8                              8

                                                      VCPG1 = VCPG2 = 0.5V                                 0.08  0.1                      0.12

         Charge-Pump Output High                      VCPG1 = 0.5V, VCPG2 = 2.4V                           0.24  0.3                      0.36                          mA

         Measured at FB                               VCPG1 = 2.4V, VCPG2 = 0.5V                           0.48  0.6                      0.72

                                                      VCPG1 = VCPG2 = 2.4V                                 1.44  1.8                      2.16

         2  _______________________________________________________________________________________
                                               Direct-Conversion Tuner IC for

                                                                Digital DBS Applications

DC ELECTRICAL CHARACTERISTICS (continued)                                                                                          MAX2104

(VCC = 4.75V to 5.25V, VFB = 2.4V, CIOUT_ = CQOUT_ = 10pF, fFLCLK = 2MHz, RFIN_ = floating, RIOUT_ = RQOUT_ = 10kΩ,

VFDOUB = VINSEL = VCPG1 = VCPG2 = 2.4V, VPLLIN+ = VMOD+ = 1.3V, VPLLIN- = VMOD- = 1.1V, TA = +25°C. Typical values are at

VCC = 5.0V and TA = +25°C, unless otherwise noted.)

          PARAMETER                  SYMBOL                     CONDITIONS            MIN    TYP   MAX        UNITS

                                               VCPG1 = VCPG2 = 0.5V                   -0.12  -0.1  -0.08

Charge-Pump Output Low                         VCPG1 = 0.5V, VCPG2 = 2.4V             -0.36  -0.3  -0.24                   mA

Measured at FB                                 VCPG1 = 2.4V, VCPG2 = 0.5V             -0.72  -0.6  -0.48

                                               VCPG1 = VCPG2 = 2.4V                   -2.16  -1.8  -1.44

Charge-Pump Output Current                     Measured at FB                         -5           5                       %

Matching Positive to Negative

Charge-Pump Output Leakage                     Measured at FB                         -25          25                      nA

Charge-Pump Output Current                     Measured at CP                         100                                  µA

Drive (Note 1)

ANALOG CONTROL INPUTS (GC_)

Analog Control Input Current         IGC_      VGC_ = 1V to 4V                        -50          +50                     µA

BASEBAND OUTPUTS (IOUT+, IOUT-, QOUT+, QOUT-)

Differential Output Voltage                    RL = 2kΩ differential                  1                       VP-P

Swing

Common-Mode Output Voltage                                                            0.65         0.85                    V

(Note 1)

Offset Voltage (Note 1)                                                               -50          +50                     mV

AC ELECTRICAL CHARACTERISTICS

(VCC = 4.75V to 5.25V, VIOUT_ = VQOUT_ = 0.59VP-P, CIOUT_ = CQOUT_ = 10pF, fFLCLK = 2MHz, RIOUT_ = RQOUT_ = 10kΩ,

VFDOUB = VINSEL = VCPG1 = VCPG2 = 2.4V, VPLLIN+ = VMOD+ = 1.3V, VPLLIN- = VMOD- = 1.1V, TA = +25°C. Typical values are at

VCC = 5.0V and TA = +25°C, unless otherwise noted.)

          PARAMETER                  SYMBOL                     CONDITIONS            MIN    TYP   MAX        UNITS

RF FRONT END

RFIN_ Input Frequency Range          fRFIN                                            925          2175                    MHz

RFIN_ Input Power for 0.59Vp-p                 Single   VGC1 = VGC2 = +4V (min gain)         -20                           dBm

Baseband Levels                                carrier  VGC1 = VGC2 = +1V (max gain)         -68   -65                     dBm

                                                                      fLO = 2175MHz          5

RFIN_ Input Third-Order Intercept    IP3RFIN_  PRFIN_ = -25dBm per    fLO = 1550MHz          7                             dBm

(Note 4)                                       tone

                                                                      fLO = 950MHz           8

RFIN_ Input Second-Order             IP2RFIN_  PRFIN_ = -25dBm per tone,                     15.5                          dBm

Intercept (Note 5)                             fLO = 951MHz

Output-Referred 1dB                  P1dBOUT_  PRFIN_ = -40dBm,                              2                             dBV

Compression Point (Note 6)                     signals within filter bandwidth

                                               PRFIN_ = -65dBm, fRFIN_ = 1550MHz,

Noise Figure                         NF        VGC1 = 1V, VGC2 adjusted 0.59Vp-p             11.5                          dB

                                               baseband level

RFIN_ Return Loss (Note 7)                     fRFIN_ = 925MHz                               10                            dB

                                               fRFIN_ = 2175MHz                              10

LO 2nd Harmonic Rejection (Note 8)             Average level of VIOUT_, VQOUT_        27                                   dBc

LO Half Harmonic Rejection (Note 9)            Average level of VIOUT_, VQOUT_        31     38                            dBc

                     _______________________________________________________________________________________                    3
         Direct-Conversion Tuner IC for

         Digital DBS Applications

MAX2104  AC ELECTRICAL CHARACTERISTICS (continued)

         (VCC = 4.75V to 5.25V, VIOUT_ = VQOUT_ = 0.59VP-P, CIOUT_ = CQOUT_ = 10pF, fFLCLK = 2MHz, RIOUT_ = RQOUT_ = 10kΩ,

         VFDOUB = VINSEL = VCPG1 = VCPG2 = 2.4V, VPLLIN+ = VMOD+ = 1.3V, VPLLIN- = VMOD- = 1.1V, TA = +25°C. Typical values are at

         VCC = 5.0V and TA = +25°C, unless otherwise noted.)

                   PARAMETER                 SYMBOL                      CONDITIONS                MIN   TYP   MAX   UNITS

         LO Leakage Power (Notes 7, 10)              Measured at RFIN_                                   -66         dBm

            RFOUT PORT (LOOPTHROUGH)

                                                     f = 925MHz                                          0.5

            RFIN_ to RFOUT Gain (Note 11)            f = 1550MHz                                         1.8                        dB

                                                     f        = 2175MHz                                  2.5

                                                     f = 925MHz                                          9

            RFOUT Output Third-Order                 f = 1550MHz                                         7           dBm

            Intercept Point (Note 11)

                                                     f = 2175MHz                                         4

                                                     f = 925MHz                                          15

            RFOUT Noise Figure (Note 11)             f = 1550MHz                                         12                         dB

                                                     f = 2175MHz                                         11.5

            RFOUT Return Loss (Notes 1, 11)          925MHz < f <        2175MHz                               8                    dB

            BASEBAND CIRCUITS

         Output Real Impedance (Note 1)              IOUT_, QOUT_                                              50                   Ω

         Baseband Highpass Frequency                 CIDC_ = CQDC_ = 0.22µF                                    750                  Hz

         (Note 1)

         LPF -3dB Cutoff-Frequency Range             Controlled by FLCLK signal                    8           33    MHz

         (Note 1)

         Baseband Frequency Response                 Deviation from ideal 7th order, Butterworth,  -0.5        +0.5                 dB

         (Note 1)                                    up to 0.7 x fC

                                                     fFLCLK = 0.5MHz, fC = 8MHz                    -5.5        +5.5

         LPF -3dB Cutoff-Frequency                   fFLCLK = 1.25MHz, fC = 19.3MHz                -10         +10                  %

         Accuracy (Note 1)

                                                     fFLCLK = 2.0625MHz, fC = 31.4MHz              -10         +10

         Ratio of In-Filter-Band                     fIN_BAND = 100Hz to 22.5MHz,                        19                         dB

         to Out-of-Filter-Band Noise                 fOUT_BAND = 67.5MHz to 112.5MHz

         Quadrature Gain Error                       Includes effects from baseband filters,                   1.2                  dB

                                                     measured at 125kHz baseband

         Quadrature Phase Error                      Includes effects from baseband filters,                   4     degrees

                                                     measured at 125kHz baseband

         4  _______________________________________________________________________________________
                                                       Direct-Conversion Tuner IC for

                                                                    Digital DBS Applications

AC ELECTRICAL CHARACTERISTICS (continued)                                                                                                  MAX2104

(VCC = 4.75V to 5.25V, VIOUT_ = VQOUT_ = 0.59VP-P, CIOUT_ = CQOUT_ = 10pF, fFLCLK = 2MHz, RIOUT_ = RQOUT_ = 10kΩ,

VFDOUB = VINSEL = VCPG1 = VCPG2 = 2.4V, VPLLIN+ = VMOD+ = 1.3V, VPLLIN- = VMOD- = 1.1V, TA = +25°C. Typical values are at

VCC = 5.0V and TA = +25°C, unless otherwise noted.)

           PARAMETER              SYMBOL                            CONDITIONS                       MIN      TYP      MAX   UNITS

SSYYNNTTHHEESSIIZZEERR

XTLOUT Output Voltage Swing                            Load = 10pF  | | 10kΩ, fXTLOUT = 6MHz         0.75     1        1.5        VP-P

XTLOUT Output Voltage DC                                                                                      2                   V

Crystal Frequency Range (Note 1)                                                                     4                 7.26    MHz

MOD+, MOD- Setup Time (Note 1)    tSUM                 Figure 1                                      7                            ns

MOD+, MOD- Hold Time (Note 1)     tHM                  Figure 1                                      0                            ns

LLOOCCAALL OOSSCCIILLLLAATTOORR

LO Tuning Range (Note 1)                                                                             590               1180    MHz

                                                       At 1kHz offset, fLO = 2175MHz                          -55

LO Phase Noise (Notes 7, 12)                           At 10kHz offset, fLO = 2175MHz                         -75            dBc/Hz

                                                       At 100kHz offset, fLO = 2175MHz                        -95

RFIN_ to LO Input Isolation                            fRFIN_ = 2150MHz                                       57                  dB

(Note 10)

Note  1:   Minimum and maximum values are guaranteed by design and characterization over supply voltage.

Note  2:   With external 100Ω termination resistor.

Note  3:   Driving differential load of 10kΩ || 15pF.

Note  4:   Two signals are applied to RFIN_ at fLO - 100MHz and fLO - 199MHz. VGC2 = 1V; VGC1 is set such that the baseband out-

           puts are at 590mVP-P. IM products are measured at baseband outputs but are referred to RF inputs.

Note  5:   Two signals are applied to RFIN_ at 1200MHz and 2150MHz. VGC2 = 1V, VGC1 is set such that the baseband outputs are

           at 590mVP-P. IM products are measured at baseband outputs but are referred to RF inputs.

Note  6:   PRFIN_ = -40dBm so that front end IM contributions are minimized.

Note  7:   Using L64733/L64734 demo board from LSI Logic.

Note  8:   Downconverted level, in dBc, of carrier present at fLO x 2, fLO = 1180MHz, fVCO = 590MHz, VFDOUB = 2.4V.

Note  9:   Downconverted level, in dBc, of carrier present at fO / 2, fLO = 2175MHz, fVCO = 1087.5MHz, VFDOUB = 2.4V.

Note  10:  Leakage is dominated by board parasitics.

Note  11:  VCPG1 = VCPG2 = VFDOUB = VINSEL = 0.5V, fFLCLK = 0.5MHz.

Note  12:  Measured at tuned frequency with PLL locked. All phase noise measurements assume tank components have a Q > 50.

                        _______________________________________________________________________________________                         5
         Direct-Conversion Tuner IC for

         Digital DBS Applications

MAX2104                                                                                                           Pin Description

            PIN          NAME                                                    FUNCTION

            1, 6, 19,    VCC     VCC Power-Supply Input. Connect each pin to a +5V ±5% low-noise supply. Bypass each VCC pin to the

            29, 39, 45           nearest GND with a ceramic chip capacitor.

            2            CFLT    External Bypass for Internal Bias. Bypass this pin with a 0.1µF ceramic chip capacitor to GND.

            3            XTL-    Inverting Input to Crystal Oscillator. Consult crystal manufacturer for circuit loading requirements.

            4            XTL+    Noninverting Input to Crystal Oscillator. Consult crystal manufacturer for circuit loading requirements.

            5, 9, 10,            Ground. Connect each of these pins to a solid ground plane. Use multiple vias to reduce inductance

            15, 16, 32,  GND     where possible.

            40, 41, 46

            7            RFIN-   RF Inverting Input. Bypass RFIN- with 47pF capacitor in series with a 75Ω resistor to GND.

            8            RFIN+   RF Noninverting Input. Connect to 75Ω source with a 47pF ceramic chip capacitor.

            11           QDC-    Baseband Offset Correction. Connect a 0.22µF ceramic chip capacitor from QDC- to QDC+ (pin 12).

            12           QDC+    Baseband Offset Correction. Connect a 0.22µF ceramic chip capacitor from QDC+ to QDC- (pin 11).

            13           IDC-    Baseband Offset Correction. Connect a 0.22µF ceramic chip capacitor from IDC- to IDC+ (pin 14).

            14           IDC+    Baseband Offset Correction. Connect a 0.22µF ceramic chip capacitor from IDC+ to IDC- (pin 13).

            17           RFOUT   Buffered RF Output. Enabled when INSEL is low.

            18           CPG1    Charge-Pump Gain Select. High-impedance digital input. Sets the charge-pump output scaling. See the

                                 DC Electrical Characteristics section for available gain settings.

            20           XTLOUT  Buffered Crystal Oscillator Output

            21           CPG2    Charge-Pump Gain Select. High-impedance digital input. Sets the charge-pump output scaling. See the

                                 DC Electrical Characteristics section for available gain settings.

            22           GC1     Gain Control Input for RF Front End. High-impedance analog input, with an input range of 1V to 4V. See

                                 the AC Electrical Characteristics section for transfer function.

            23           GC2     Gain Control Input for Baseband Signals. High-impedance analog input, with an input range of 1V to 4V.

                                 See the AC Electrical Characteristics section for transfer function.

            24           INSEL   Loopthrough Mode Enable. High-impedance digital input. Drive low to enable the RFOUT buffer and

                                 disable the internal downconverters. Connect to VCC for normal tuner operation.

            25           FLCLK   Baseband Filter Cutoff Adjust. Connect to a slew-rate-limited clock source. See the AC Electrical

                                 Characteristics section for transfer function.

            26           FDOUB   LO Frequency Doubler. High-impedance digital input. Drive high to enable the LO frequency doubler.

                                 Drive low to disable the doubling function.

            27           QOUT-   Baseband Quadrature Output. Connect to inverting input of high-speed ADC.

            28           QOUT+   Baseband Quadrature Output. Connect to noninverting input of high-speed ADC.

            30           IOUT-   Baseband In-Phase Output. Connect to inverting input of high-speed ADC.

            31           IOUT+   Baseband In-Phase Output. Connect to noninverting input of high-speed ADC.

            33           MOD+    PECL Modulus Control. A PECL high on MOD+ sets the dual-modulus prescaler to divide by 32. A PECL

                                 logic low sets the divide ratio to 33. Drive with a differential PECL signal with MOD- (pin 34).

         6  _______________________________________________________________________________________
                                           Direct-Conversion Tuner IC for

                                                                  Digital DBS Applications

                                                                  Pin Description (continued)                                       MAX2104

PIN                NAME                                           FUNCTION

34                 MOD-    PECL Modulus Control. A PECL low on MOD- sets the dual-modulus prescaler to divide by 32. A PECL

                           logic high sets the divide ratio to 33. Drive with a differential PECL signal with MOD+ (pin 33).

35               PLLIN+    PECL Phase-Locked Loop Input. Drive with a differential PECL signal with PLLIN- (pin 36).

36                 PLLIN-  PECL Phase-Locked Loop Input. Drive with a differential PECL signal with PLLIN+ (pin 35).

37         PSOUT+          PECL Prescaler Output. Differential output of the dual-modulus prescaler. Used with PSOUT- (pin 38).

                           Requires PECL-compatible termination.

38         PSOUT-          PECL Prescaler Output. Differential output of the dual-modulus prescaler. Used with PSOUT+ (pin 37).

                           Requires PECL-compatible termination.

42                 TANK-   LO Tank Oscillator Input. Connect to an external LC tank with varactor tuning.

43                 VRLO    LO Internal Regulator. Bypass with a 100pF ceramic chip capacitor to GND.

44               TANK+     LO Tank Oscillator Input. Connect to an external LC tank with varactor tuning.

47                 FB      Feedback Output. Control of external charge-pump transistor.

48                 CP      Voltage Drive Output. Control of external charge-pump transistor.

—                  EP      Exposed Paddle. Connect EP to GND.

           MOD+,           50%        50%

           MOD-

                           tSUM  tHM

           PSOUT+                50%

           PSOUT-                50%

Figure 1.  Timing Diagram

                       _______________________________________________________________________________________                   7
         Direct-Conversion Tuner       IC    for

         Digital DBS Applications

MAX2104                                                          Functional                          Diagram

            CPG1                                     MAX2104

            CPG2

            PLLIN+                           CHARGE

                                             PUMP                CP

            PLLIN-

                               /8                                FB

            XTL+

                                                                 XTLOUT

            XTL-

            MOD+                       /32,                      PSOUT+

            MOD-                       33                        PSOUT-

            FDOUB

            TANK+                                    BASEBAND    IDC+

                               x2                    OFFSET      IDC-

            TANK-                                    CORRECTION  QDC+

            VCC                                                  QDC-

            VRLO    VOLTAGE

                    REGULATOR                                    IOUT+

            CFLT

            GND                                                  IOUT-

            RFIN-              0°/90°

            RFIN+

            GC1                                                  QOUT+

                                                                 QOUT-

            GC2

            FLCLK

                                                                 RFOUT

            INSEL

         8  _______________________________________________________________________________________
                                   Direct-Conversion Tuner IC for

                                                Digital DBS Applications

                                                                                                           Package Information                              MAX2104

(The package drawing(s) in this data sheet may not reflect the most current specifications. For the latest package outline information,

go to www.maxim-ic.com/packages.)

                                                                                                                              48L,TQFP.EPS

                                                                                      PACKAGE OUTLINE,

                                                                                      48L TQFP, 7x7x1.0mm EP OPTION

                                                                                                           21-0065   G  1

                                                                                                                           2

                                                                                      PACKAGE OUTLINE,

                                                                                      48L TQFP, 7x7x1.0mm EP OPTION

                                                                                                           21-0065   G  2

                                                                                                                           2

Maxim cannot assume responsibility for use of any circuitry other than circuitry      entirely embodied in a Maxim product. No circuit patent licenses are

implied. Maxim reserves the right to change the circuitry and specifications without  notice at any time.

9  _____________________Maxim Integrated Products, 120 San                            Gabriel Drive, Sunnyvale, CA            94086 408-737-7600

©  2005 Maxim Integrated Products  Printed USA                                        is a registered trademark of Maxim Integrated Products, Inc.
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory, Delivery & Lifecycle Information:

Maxim Integrated:

MAX2104CCM+TD  MAX2104CCM-D  MAX2104CCM-TD  MAX2104CCM+D
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved