电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

M68AF031AM70MS6E

器件型号:M68AF031AM70MS6E
器件类别:存储   
厂商名称:STMICROELECTRONICS
厂商官网:http://www.st.com/
下载文档

器件描述

32K X 8 STANDARD SRAM, 70 ns, PDSO28

参数
M68AF031AM70MS6E功能数量 1
M68AF031AM70MS6E端子数量 28
M68AF031AM70MS6E最大工作温度 85 Cel
M68AF031AM70MS6E最小工作温度 -40 Cel
M68AF031AM70MS6E最大供电/工作电压 5.5 V
M68AF031AM70MS6E最小供电/工作电压 4.5 V
M68AF031AM70MS6E额定供电电压 5 V
M68AF031AM70MS6E最大存取时间 70 ns
M68AF031AM70MS6E加工封装描述 0.300 INCH, 塑料, SO-28
M68AF031AM70MS6E无铅 Yes
M68AF031AM70MS6E欧盟RoHS规范 Yes
M68AF031AM70MS6E状态 DISCONTINUED
M68AF031AM70MS6E工艺 CMOS
M68AF031AM70MS6E包装形状 矩形的
M68AF031AM70MS6E包装尺寸 SMALL OUTLINE
M68AF031AM70MS6E表面贴装 Yes
M68AF031AM70MS6E端子形式 GULL WING
M68AF031AM70MS6E端子间距 1.27 mm
M68AF031AM70MS6E端子涂层 MATTE 锡
M68AF031AM70MS6E端子位置
M68AF031AM70MS6E包装材料 塑料/环氧树脂
M68AF031AM70MS6E温度等级 INDUSTRIAL
M68AF031AM70MS6E内存宽度 8
M68AF031AM70MS6E组织 32K × 8
M68AF031AM70MS6E存储密度 262144 deg
M68AF031AM70MS6E操作模式 ASYNCHRONOUS
M68AF031AM70MS6E位数 32768 words
M68AF031AM70MS6E位数 32K
M68AF031AM70MS6E内存IC类型 标准存储器
M68AF031AM70MS6E串行并行 并行

文档预览

M68AF031AM70MS6E器件文档内容

                                               M68AF031A

               256 Kbit (32K x 8) 5.0V Asynchronous SRAM

FEATURES SUMMARY                               Figure 1. Packages

SUPPLY VOLTAGE: 4.5 to 5.5V                                                  SO28 (MS)
32K x 8 bits SRAM with OUTPUT ENABLE
EQUAL CYCLE and ACCESS TIME: 55, 70ns
LOW STANDBY CURRENT
LOW VCC DATA RETENTION: 2V
TRI-STATE COMMON I/O
AUTOMATIC POWER DOWN
PACKAGES

      SO28, PDIP28, TSOP28 Standard and
          Reverse Pinout.

      TSOP28 Standard Available in Lead-Free
          Version

                                               28

                                                          1
                                                          PDIP28 (B)

November 2004                                       TSOP28 (N)
                                                     8 x 13.4mm

                                                     TSOP28 (NS)
                                               8 x 13.4 mm (Reverse)

                                                                                              1/22
M68AF031A

TABLE OF CONTENTS

FEATURES SUMMARY . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
     Figure 1. Packages . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1

SUMMARY DESCRIPTION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
     Figure 2. Logic Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
     Table 1. Signal Names . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
     Figure 3. SO Connections. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
     Figure 4. DIP Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
     Figure 5. TSOP Connections (Normal) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
     Figure 6. TSOP Connections (Reverse) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
     Figure 7. Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6

MAXIMUM RATING. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
     Table 2. Absolute Maximum Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7

DC AND AC PARAMETERS. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
     Table 3. Operating and AC Measurement Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
     Figure 8. AC Measurement I/O Waveform . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
     Figure 9. AC Measurement Load Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
     Table 4. Capacitance. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
     Table 5. DC Characteristics (M68AF031A-55 and M68AF031A-70) . . . . . . . . . . . . . . . . . . . . . . . . 9

OPERATION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
     Table 6. Operating Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
     Read Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
     Figure 10.Address Controlled, Read Mode AC Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
     Figure 11.Chip Enable or Output Enable Controlled, Read Mode AC Waveforms. . . . . . . . . . . . . 11
     Figure 12.Chip Enable Controlled, Standby Mode AC Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . 11
     Table 7. Read and Standby Mode AC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
     Write Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
     Figure 13.Write Enable Controlled, Write AC Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
     Figure 14.Chip Enable Controlled, Write AC Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
     Table 8. Write Mode AC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
     Figure 15.Low VCC Data Retention AC Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
     Table 9. Low VCC Data Retention Characteristics. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15

PACKAGE MECHANICAL . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
     Figure 16.SO28 - 28 lead Plastic Small Outline, 300 mils body width, Package Outline . . . . . . . . 16
     Table 10. SO28 - 28 lead Plastic Small Outline, 300 mils body width, Package Mechanical Data . 16
     Figure 17.PDIP28 - 28 pin Plastic DIP, 600 mils width, Package Outline . . . . . . . . . . . . . . . . . . . . 17
     Table 11. PDIP28 - 28 pin Plastic DIP, n600 mils width, Package Mechanical Data . . . . . . . . . . . 17
     Figure 18.TSOP28 - 28 lead Normal Pinout Plastic Small Outline, Package Outline . . . . . . . . . . . 18
     Table 12. TSOP28 - 28 lead Normal Pinout Plastic Small Outline, Package Mechanical Data . . . 18

2/22
                                                                                                           M68AF031A

     Figure 19.TSOP28 - 28 lead Reverse Pinout Plastic Small Outline, Package Outline . . . . . . . . . . 19
     Table 13. TSOP28 - 28 lead Reverse Pinout Plastic Small Outline, Package Mechanical Data. . . 19
PART NUMBERING . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
     Table 14. Ordering Information Scheme . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
REVISION HISTORY . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
     Table 15. Document Revision History . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21

                                                                                                                                                           3/22
M68AF031A

SUMMARY DESCRIPTION                                    Line) and TSOP28 (28-lead Thin Small Outline,
                                                       Standard and Reverse Pinout) packages.
The M68AF031A is a 256 Kbit (262,144 bit) CMOS
SRAM, organized as 32,768 bytes. The device            In addition to the standard version, the TSOP28
features fully static operation requiring no external  Standard package is also available in Lead-free
clocks or timing strobes, with equal address ac-       version (standard and Tape & Reel packing), in
cess and cycle times. It requires a single 4.5 to      compliance with JEDEC Std J-STD-020B, the ST
5.5V supply. This device has an automatic power-       ECOPACK 7191395 Specification, and the RoHS
down feature, reducing the power consumption by        (Restriction of Hazardous Substances) directive. It
over 99% when deselected.                              is also compliant with Lead-free soldering pro-
                                                       cesses.
The M68AF031A is available in SO28 (28-lead
Small Outline), PDIP28 (28-pin Plastic Dual-In-

Figure 2. Logic Diagram                                Table 1. Signal Names

                                                       A0-A14  Address Inputs

                       VCC                             DQ0-DQ7 Data Input/Output

                                                       E       Chip Enable

                   16           8                      G       Output Enable
      A0-A14                         DQ0-DQ7
                                                       W       Write Enable

      W                                                VCC     Supply Voltage
                     M68AF031A
                                                       VSS     Ground
      E

                                                       NC      Not Connected Internally

      G

                       VSS

                                AI05920C

4/22
Figure 3. SO Connections                                                                        M68AF031A

                                                      Figure 5. TSOP Connections (Normal)

  A5  1                    28        VCC                  G  22             21  A0
  A6                                 W                  A1                      E
  A7  2                    27        A4                 A2                      DQ7
  A8                                 A3                 A3                      DQ6
  A9  3                    26        A2                 A4                      DQ5
A10                                  A1                  W                      DQ4
A11   4                    25        G                VCC                       DQ3
A12                                  A0                 A5                      VSS
A13   5                    24        E                  A6                      DQ2
A14                                  DQ7                A7                      DQ1
DQ0   6                    23        DQ6                A8       M68AF031A      DQ0
DQ1                                  DQ5                A9                      A14
DQ2   7 M68AF031A 22                 DQ4               A10   28 (Normal) 15     A13
VSS   8                    21        DQ3               A11                      A12
                                                             1              14
                                            AI05921C
      9                    20

      10                   19

      11                   18

      12                   17

      13                   16

      14                   15                                7              8

                                                                 AI07200C

Figure 4. DIP Connections                             Figure 6. TSOP Connections (Reverse)

  A5  1                    28        VCC               A11   7              8   A12
  A6                                 W                 A10                      A13
  A7  2                    27        A4                                         A14
  A8                                 A3                 A9                      DQ0
  A9  3                    26        A2                 A8                      DQ1
A10                                  A1                 A7                      DQ2
A11   4                    25        G                  A6                      VSS
A12                                  A0                 A5                      DQ3
A13   5                    24        E                VCC                       DQ4
A14                                  DQ7                 W                      DQ5
DQ0   6                    23        DQ6                A4                      DQ6
DQ1                                  DQ5                A3                      DQ7
DQ2   7 M68AF031A 22                 DQ4                A2       M68AF031A      E
VSS                                  DQ3                A1   1 (Reverse) 14     A0
      8                    21                             G
                                                             28             15

      9                    20

      10                   19

      11                   18

      12                   17

      13                   16

      14                   15                                22             21

                           AI05922C                              AI07201C

                                                                                            5/22
M68AF031A                                                       ROW   MEMORY
                                                             DECODER   ARRAY
Figure 7. Block Diagram
                                                                      I/O CIRCUITS
                                                       A14
                                                         A7              COLUMN
                                                                        DECODER
                                                      DQ7
                                                      DQ0             A0  A6

                 E
                W

                 G

                                                                                    AI05919

6/22
                                                                        M68AF031A

MAXIMUM RATING                                        plied. Exposure to Absolute Maximum Rating con-
                                                      ditions for periods greater than 1 sec periods may
Stressing the device above the rating listed in the   affect device reliability. Refer also to the STMicro-
Absolute Maximum Ratings table may cause per-         electronics SURE Program and other relevant
manent damage to the device. These are stress         quality documents.
ratings only and operation of the device at these or
any other conditions above those indicated in the
Operating sections of this specification is not im-

Table 2. Absolute Maximum Ratings

Symbol                            Parameter           Value             Unit

IO (1)   Output Current                               20                mA

PD       Power Dissipation                            1                 W

TA       Ambient Operating Temperature                55 to 125        C

TLEAD    Lead Temperature during Soldering            (1)               C

TSTG     Storage Temperature                          65 to 150        C

VCC      Supply Voltage                               0.5 to 6.5       V

VIO (2)  Input or Output Voltage                      0.5 to VCC +0.5  V

Note: 1. One output at a time, not to exceed 1 second duration.
        2. Up to a maximum operating VCC of 6.0V only.
        3. Compliant with the JEDEC Std J-STD-020B (for small body, Sn-Pb or Pb assembly), the ST ECOPACK 7191395 specification,
            and the European directive on Restrictions on Hazardous Substances (RoHS) 2002/95/EU.

                                                                            7/22
M68AF031A

DC AND AC PARAMETERS                                ment Conditions listed in the relevant tables. De-
                                                    signers should check that the operating conditions
This section summarizes the operating and mea-      in their projects match the measurement condi-
surement conditions, as well as the DC and AC       tions when using the quoted parameters.
characteristics of the device. The parameters in
the following DC and AC Characteristic tables are
derived from tests performed under the Measure-

Table 3. Operating and AC Measurement Conditions                             M68AF031A
                                                                               4.5 to 5.5V
                                               Parameter                        0 to 70C
                                                                              40 to 85C
VCC Supply Voltage
                                                                                  100pF
Ambient Operating Temperature                             Range 1                 3.0k
                                                          Range 6                 3.1k
                                                                                  VCC/2
Load Capacitance (CL)                                                             1ns/V
                                                                                0 to VCC
Output Circuit Protection Resistance (R1)                          VRL = 0.3VCC; VRH = 0.7VCC

Load Resistance (R2)

Input and Output Timing Ref. Voltages

Input Rise and Fall Times

Input Pulse Voltages

Output Transition Timing Ref. Voltages

Figure 8. AC Measurement I/O Waveform               Figure 9. AC Measurement Load Circuit

                                                                   VCC

I/O Timing Reference Voltage               VCC/2          DEVICE               R1        OUT
  VCC                                                     UNDER
     0V                                    0.7VCC          TEST                    CL
                                           0.3VCC                  R2
Output Timing Reference Voltage
  VCC                                      AI05831
     0V

                                                          CL includes probe capacitance

                                                                                         AI05932

8/22
                                                                                                M68AF031A

Table 4. Capacitance

Symbol                          Parameter(1,2)                                  Test       Min  Max  Unit
                                                                            Condition

CIN     Input Capacitance on all pins (except DQ)                           VIN = 0V            6    pF

COUT Output Capacitance                                                     VOUT = 0V           8    pF

Note: 1. Sampled only, not 100% tested.
        2. At TA = 25C, f = 1 MHz, VCC = 5.0V.

Table 5. DC Characteristics (M68AF031A-55 and M68AF031A-70)

Symbol  Parameter                                       Test Condition               Min   Typ  Max  Unit

ICC1 (1,2) Operating Supply Current              VCC = 5.5V, f = 1/tAVAV,             1        50   mA
                                                        IOUT = 0mA                    1
                                                                                     2.2
ICC2 (3) Operating Supply Current                VCC = 5.5V, f = 1MHz,               0.3       5    mA
                                                        IOUT = 0mA                   2.4

                                                        VCC = 5.5V, f = 0,  Range 1        0.1  5    A
                                                         E  VCC 0.2V       Range 6
ISB Standby Supply Current CMOS                                                            0.1  10   A

ILI Input Leakage Current                               0V  VIN  VCC                            1    A

ILO (4) Output Leakage Current                          0V  VOUT  VCC                           1    A

VIH Input High Voltage                                                                          VCC + 0.3 V

VIL Input Low Voltage                                                                           0.8  V

VOH Output High Voltage                                 IOH = 1.0mA                                 V

VOL Output Low Voltage                                  IOL = 2.1mA                             0.4  V

Note: 1. Average AC current, cycling at tAVAV minimum.
        2. E = VIL, VIN = VIL OR VIH.
        3. E  0.2V, VIN  0.2V OR VIN  VCC 0.2V.
        4. Output disabled.

                                                                                                     9/22
M68AF031A

OPERATION                                              cles to be achieved with the common I/O data bus.
                                                       Operational modes are determined by device con-
The M68AF031A has a Chip Enable power down             trol inputs W and E, as summarized in the Operat-
feature which invokes an automatic standby mode        ing Modes table (see Table 6., Operating Modes).
whenever Chip Enable is de-asserted (E = High).
An Output Enable (G) signal provides a high
speed tri-state control, allowing fast read/write cy-

Table 6. Operating Modes

            Operation              E      W            G     DQ0-DQ7                          Power
                                                                 Hi-Z                     Standby (ISB)
Deselected                         VIH    X            X                                   Active (ICC)
                                                            Data Output                    Active (ICC)
Read                               VIL    VIH          VIL   Data Input                    Active (ICC)

Write                              VIL    VIL          X         Hi-Z

Output Disabled                    VIL    VIH          VIH

Note: 1. X = VIH or VIL.

Read Mode                                              address, providing G is Low and E is Low. If Chip

The M68AF031A is in the Read mode whenever             Enable or Output Enable access times are not
Write Enable (W) is High with Output Enable (G)
Low, and Chip Enable (E) is asserted. This pro-        met, data access will be measured from the limit-
vides access to data of the 262,144 locations in
the static memory array, specified by the 15 ad-       ing parameter (tELQV or tGLQV) rather than the ad-
dress inputs. Valid data will be available at the      dress. Data out may be indeterminate at tELQX and
eight output pins within tAVQV after the last stable   tGLQX but data lines will always be valid at tAVQV.

Figure 10. Address Controlled, Read Mode AC Waveforms

       A0-A14                      tAVQV               tAVAV                              tAXQX
       DQ0-DQ7                                         VALID
                                                                                           AI05939
                                                                              DATA VALID

Note: E = Low, G = Low, W = High.

10/22
                                                                                                           M68AF031A

Figure 11. Chip Enable or Output Enable Controlled, Read Mode AC Waveforms.

A0-A14                                              tAVAV
E                                                   VALID
G
DQ0-DQ7  tAVQV                                                           tAXQX
             tELQV                                                             tEHQZ

         tELQX                                                    tGHQZ
                tGLQV

         tGLQX

                                                           VALID

                                                                         AI05940

Note: Write Enable (W) = High.

Figure 12. Chip Enable Controlled, Standby Mode AC Waveforms

E                                                                           tPD

                                               tPU                       AI05956
ICC

                                              50%
ISB

                                                                                      11/22
M68AF031A

Table 7. Read and Standby Mode AC Characteristics

                                                             M68AF031A

Symbol                      Parameter                    55              70        Unit

                                                   Min.      Max.  Min.      Max.

tAVAV      Read Cycle Time                         55              70              ns

tAVQV      Address Valid to Output Valid                     55              70    ns

tAXQX (1) Data hold from address change            5               5               ns

tEHQZ (2,3) Chip Enable High to Output Hi-Z                  20              25    ns

tELQV      Chip Enable Low to Output Valid                   55              70    ns

tELQX (1) Chip Enable Low to Output Lo-Z           5               5               ns

tGHQZ (2,3) Output Enable High to Output Hi-Z                20              25    ns

tGLQV      Output Enable Low to Output Valid                 25              35    ns

tGLQX (1) Output Enable Low to Output Transition   5               5               ns

tPD (4)    Chip Enable High to Power Down                    55              70    ns

tPU (4)    Chip Enable Low to Power Up             0               0               ns

Note: 1. Test conditions assume transition timing reference level = 0.3VCC or 0.7VCC.
        2. At any given temperature and voltage condition, tGHQZ is less than tGLQX and tEHQZ is less than tELQX for any given device.
        3. These parameters are defined as the time at which the outputs achieve the open circuit conditions and are not referenced to output

            voltage levels.

        4. Tested initially and after any design or process changes that may affect these parameters.

12/22
                                                                                                         M68AF031A

Write Mode                                         The Write cycle can be terminated by the earlier
                                                   rising edge of E or W.
The M68AF031A is in the Write mode whenever
the W and E are Low. Either the Chip Enable input  If the Output is enabled (E = Low, G = Low), then
(E) or the Write Enable input (W) must be de-      W will return the outputs to high impedance within
asserted during Address transitions for            tWLQZ of its falling edge. Care must be taken to
subsequent write cycles. When E (W) is Low, write  avoid bus contention in this type of operation. Data
cycle begins on the W (E)'s falling edge.          input must be valid for tDVWH before the rising
Therefore, address setup time is referenced to     edge of Write Enable, or for tDVEH before the rising
Write Enable or Chip Enable as tAVWL and tAVEL     edge of E, whichever occurs first, and remain valid
respectively, and is determined by the latter      for tWHDX and tEHDX respectively.
occurring edge.

Figure 13. Write Enable Controlled, Write AC Waveforms

A0-A14                                 tAVAV                                                      tWHAX
E                                      VALID
W                                 tAVWH
DQ0-DQ7                               tELWH

                                  tWLWH

         tAVWL

                           tWLQZ                                                                  tWHQX
         DATA (1)
                                                             tWHDX                                       DATA (1)
                                                          DATA INPUT
                                                   tDVWH                                                                 AI05941

Note: 1. During this period DQ0-DQ7 are in output state and input signals should not be applied.

Figure 14. Chip Enable Controlled, Write AC Waveforms

A0-A14   tAVEL                         tAVAV                                                      tEHAX
E                                      VALID
W                                 tAVEH
DQ0-DQ7
                                         tELEH

                                     tWLEH

                                                                                 tEHDX
                                                          DATA INPUT
                                                   tDVEH

                                                                                                         AI05942

                                                                                                                  13/22
M68AF031A

Table 8. Write Mode AC Characteristics

                                                                            M68AF031A

Symbol                        Parameter                                 55             70           Unit

                                                     Min. Max. Min. Max.

tAVAV       Write Cycle Time                                        55          70                  ns

tAVEH       Address Valid to Chip Enable High                       45          60                  ns

tAVEL       Address valid to Chip Enable Low                        0           0                   ns

tAVWH       Address Valid to Write Enable High                      45          60                  ns

tAVWL       Address Valid to Write Enable Low                       0           0                   ns

tDVEH       Input Valid to Chip Enable High                         25          30                  ns

tDVWH       Input Valid to Write Enable High                        25          30                  ns

tEHAX       Chip Enable High to Address Transition                  0           0                   ns

tEHDX       Chip enable High to Input Transition                    0           0                   ns

tELEH       Chip Enable Low to Chip Enable High                     45          60                  ns

tELWH       Chip Enable Low to Write Enable High                    45          60                  ns

tWHAX       Write Enable High to Address Transition                 0           0                   ns

tWHDX       Write Enable High to Input Transition                   0           0                   ns

tWHQX (1) Write Enable High to Output Transition                    5           5                   ns

tWLEH       Write Enable Low to Chip Enable High                    45          60                  ns

tWLQZ (1,2) Write Enable Low to Output Hi-Z                                 20             25       ns

tWLWH       Write Enable Low to Write Enable High                   45          50                  ns

Note: 1. At any given temperature and voltage condition, tWLQZ is less than tWHQX for any given device.
        2. These parameters are defined as the time at which the outputs achieve the open circuit conditions and are not referenced to output

            voltage levels.

Figure 15. Low VCC Data Retention AC Waveforms

                                                   DATA RETENTION MODE

            5.5V

       VCC  4.5V

          VDR > 2.0V

                              tCDR                                                            tR

                                                     E  VDR 0.2V                         AI05925

       E

14/22
                                                                               M68AF031A

Table 9. Low VCC Data Retention Characteristics

Symbol      Parameter                          Test Condition           Min Typ Max                                              Unit
                                                                                                                                  A
ICCDR (1) Supply Current (Data Retention)             VCC = 2.0V,              6
                                               E  VCC 0.2V, f = 0 (3)                                                            ns
                                                                                                                                  ns
tCDR (1,2)  Chip Deselected to Data Retention                           0                                                         V
            Time

tR (2) Operation Recovery Time                                          tAVAV

VDR (1) Supply Voltage (Data Retention)        E  VCC 0.2V, f = 0      2.0

Note: 1. All other Inputs at VIH  VCC 0.2V or VIL  0.2V.
        2. Tested initially and after any design or process changes that may affect these parameters. tAVAV is Read cycle time.
        3. No input may exceed VCC +0.2V.

                                                                                                                                 15/22
M68AF031A

PACKAGE MECHANICAL

Figure 16. SO28 - 28 lead Plastic Small Outline, 300 mils body width, Package Outline

                                D

            14                               1                                            h x 45

                                                                                                                      C
                                                   EH

            15                               28

                B                  e                          A                   A1  L
                                                                        ddd

                                                     A1

       SO-E

Note: Drawing is not to scale.

Table 10. SO28 - 28 lead Plastic Small Outline, 300 mils body width, Package Mechanical Data

                                      millimeters                                 inches

Symbol

                   Typ                Min          Max                       Typ  Min     Max

       A                              2.38         2.79                           0.094   0.110

       A1                             0.05         0.35                           0.002   0.014

       A2                             2.28         2.43                           0.090   0.096

       B                              0.35         0.50                           0.014   0.020

       C                              0.20         0.30                           0.008   0.012

       D                              18.03        18.41                          0.710   0.725

       ddd                                         0.10                                   0.004

       E                              7.39         7.62                           0.291   0.300

       e           1.27                                 0.050                         

       H                              11.68        12.19                          0.460   0.480

       L                              0.79         1.27                           0.031   0.050

                                      0           8                             0      8

       N                              28                                          28

16/22
                                                                                       M68AF031A

Figure 17. PDIP28 - 28 pin Plastic DIP, 600 mils width, Package Outline

        B1                                     B    A2 A         
                                                  A1 L                     C
                                   D2             e1
                                                                     eA
                                            D       E1 E             eB
                                    S
                                                                                 PDIP
                                N

                                1

Note: Drawing is not to scale.

Table 11. PDIP28 - 28 pin Plastic DIP, n600 mils width, Package Mechanical Data

                                   millimeters                           inches

Symbol

        Typ                        Min            Max     Typ            Min           Max
                                                                                       0.200
A                                                5.08                  
                                                                                         
A1                                 0.38                                 0.015         0.160
                                                                                       0.020
A2                                 3.56           4.06                   0.140
                                                                                         
B                                  0.38           0.51                   0.015         0.012
                                                                                       1.470
B1      1.52                                            0.060         
                                                                                         
C                                  0.20           0.30                   0.008           
                                                                                       0.545
D                                  36.83          37.34                  1.450           
                                                                                         
D2      33.02                                           1.300                       0.700
                                                                                       0.135
E       15.24                                           0.600                       0.082
                                                                                        10
E1                                 13.59          13.84                  0.535

e1      2.54                                            0.100         

eA      14.99                                           0.590         

eB                                 15.24          17.78                  0.600

L                                  3.18           3.43                   0.125

S                                  1.78           2.08                   0.070

                                   0             10                    0

N                                  28                                    28

                                                                                              17/22
M68AF031A

Figure 18. TSOP28 - 28 lead Normal Pinout Plastic Small Outline, Package Outline
                                                                                                     A2

                                22                21

                                                                     e

           28                                         E
            1

                                7                 8                            B

                                    D1                            A
                                    D                                        CP

                                        DIE              C
               TSOP-C                                                    A1  L

Note: Drawing is not to scale.

Table 12. TSOP28 - 28 lead Normal Pinout Plastic Small Outline, Package Mechanical Data

                                    millimeters                      inches

Symbol

               Typ                           Min      Max    Typ     Min                                 Max

       A                                              1.200                                              0.0472

       A1                           0.050             0.150          0.0020                              0.0059

       A2                           0.910             1.050          0.0358                              0.0413

       B       0.220                                         0.0087

       C                            0.100             0.210          0.0039                              0.0083

       CP                                             0.100                                              0.0039

       D       13.400                                      0.5276                                     

       D1      11.800                                      0.4646                                     

       E       8.000                                       0.3150                                     

       e       0.550                                       0.0217                                     

       L                            0.300             0.700          0.0118                              0.0276

                                             0        5                         0                        5

       N                        28                           28

18/22
                                                                                                        M68AF031A

Figure 19. TSOP28 - 28 lead Reverse Pinout Plastic Small Outline, Package Outline
                                                                                                    A2

                                7                8

                                                                    e

         1                                           E
        28

                                22               21                           B

                                    D1                           A
                                    D                                       CP

                                     DIE                C
            TSOP-H                                                      A1  L

Note: Drawing is not to scale.

Table 13. TSOP28 - 28 lead Reverse Pinout Plastic Small Outline, Package Mechanical Data

                                    millimeters                     inches

Symbol

            Typ                           Min        Max    Typ     Min                                 Max

A                                                    1.200                                              0.0472

A1                                        0.050      0.150          0.0020                              0.0059

A2                                        0.910      1.050          0.0358                              0.0413

B           0.220                                           0.0087

C                                         0.100      0.210          0.0039                              0.0083

CP                                                   0.100                                              0.0039

D           13.400                                        0.5276                                     

D1          11.800                                        0.4646                                     

E           8.000                                         0.3150                                     

e           0.550                                         0.0217                                     

L                                         0.300      0.700          0.0118                              0.0276

                                          0          5                         0                        5

N                               28                          28

                                                                                                             19/22
M68AF031A

PART NUMBERING

Table 14. Ordering Information Scheme

Example:                               M68AF031 A    L 70 MS 6 T

Device Type
M68

Mode
A = Asynchronous

Operating Voltage
F = 4.5 to 5.5V

Array Organization
031 = 256 Kbit (32K x8)

Option 1
A = 1 Chip Enable

Option 2
L = L-Die
M = M-Die

Speed Class
55 = 55ns
70 = 70ns

Package
MS = SO28
B = PDIP28
N = TSOP28 8x13.4mm (Standard Pinout)
NS = TSOP28 8x13.4mm (Reverse Pinout)

Operative Temperature
1 = 0 to 70C
6 = 40 to 85 C

Shipping
T = Tape & Reel Packing
E = Lead-free and RoHS Package, Standard Packing
F = Lead-free and RoHS Package, Tape & Reel Packing

For a list of available options (Speed, Package, etc...) or for further information on any aspect of this de-
vice, please contact the STMicroelectronics Sales Office nearest to you.

20/22
                                                                                          M68AF031A

REVISION HISTORY

Table 15. Document Revision History

Date          Version                                Revision Details

January 2002  -01      First Issue

07-Feb-2002   -02      ISB clarified

                       TSOP28 Package removed

08-Feb-2002   -03      AC Measurement Load Circuit changed (Figure 9)

                       Operating and AC Measurement Conditions clarified (Table 3)

06-Mar-2002   -04      Document status changed to Data Sheet

19-Apr-2002   -05      Absolute Maximum current value added (Table 2)
                       Operating and AC Measurement Conditions clarified (Table 3)

                       Absolute Maximum Ratings Table clarified (Table 2)

                       Operating and AC Measurement Conditions Table clarified (Table 3)

26-Apr-2002   -06      DC Characteristics Table clarified (Table 5)
                       Write Mode AC Characteristics Table clarified (Table 8)

                       Low VCC Data Retention AC Waveforms clarified (Figure 15)

                       Low VCC Data Retention Characteristics Table clarified ( Table 9)

20-May-2002   -07      DC Characteristics Table clarified (Table 5)
                       Low VCC Data Retention Characteristics Table clarified (Table 9)

29-May-2002   -08      TSOP28 8x13.4mm Standard and Reverse pinout added (Figure 1, 5, 6, Table 12)

                       Revision numbering modified: a minor revision will be indicated by incrementing the

02-Oct-2002   8.1      digit after the dot, and a major revision, by incrementing the digit before the dot
                       (revision version 08 equals 8.0).

                       New part number added.

09-Oct-2002   8.2      Datasheet number simplified.

23-Apr-2003   8.3      55ns speed-class added

27-May-2004   9.0      Package outline and package mechanical data added for TSOP28 Reverse package.

05-Nov-2004               TSOP28 Standard Lead-free version added in FEATURES SUMMARY, SUMMARY
              10.0 DESCRIPTION. TLEAD parameter added in Table 2., Absolute Maximum Ratings.

                          Standard Lead-free option added in Table 14., Ordering Information Scheme.

15-Nov-2004               TSOP28 Lead-free Tape & Reel version added in FEATURES SUMMARY,
              11.0 SUMMARY DESCRIPTION.

                          Lead-Free Tape & Reel option added in Table 14., Ordering Information Scheme.

                                                                                                            21/22
M68AF031A

Information furnished is believed to be accurate and reliable. However, STMicroelectronics assumes no responsibility for the consequences
of use of such information nor for any infringement of patents or other rights of third parties which may result from its use. No license is granted
by implication or otherwise under any patent or patent rights of STMicroelectronics. Specifications mentioned in this publication are subject
to change without notice. This publication supersedes and replaces all information previously supplied. STMicroelectronics products are not

     authorized for use as critical components in life support devices or systems without express written approval of STMicroelectronics.
                                                    The ST logo is a registered trademark of STMicroelectronics.
                                                      All other names are the property of their respective owners
                                                             2004 STMicroelectronics - All rights reserved
                                                                  STMicroelectronics group of companies

  Australia - Belgium - Brazil - Canada - China - Czech Republic - Finland - France - Germany - Hong Kong - India - Israel - Italy - Japan -
               Malaysia - Malta - Morocco - Singapore - Spain - Sweden - Switzerland - United Kingdom - United States of America
                                                                                    www.st.com

22/22
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved