datasheet

电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索

LRI64-A6S2U-2GE

器件型号:LRI64-A6S2U-2GE
器件类别:半导体    无线和射频集成电路   
厂商名称:STMICROELECTRONICS
厂商官网:http://www.st.com/
下载文档

器件描述

RFID Transponders ISO15693 SAWN BUMPED WAFER RFID INLAY(A6)

参数

产品属性属性值
产品种类:
Product Category:
RFID Transponders
制造商:
Manufacturer:
STMicroelectronics
最大工作温度:
Maximum Operating Temperature:
+ 85 C
最小工作温度:
Minimum Operating Temperature:
- 20 C
商标:
Brand:
STMicroelectronics
系列:
Series:
LRI64
类型:
Type:
Contactless Memory

LRI64-A6S2U-2GE器件文档内容

                                                                          LRI64

      Memory tag IC at 13.56 MHz, with 64-bit unique ID and WORM

                user area, ISO 15693 and ISO 18000-3 Mode 1 compliant

Features

■  ISO 15693 compliant

■  ISO 18000-3 Mode 1 compliant

■  13.56 MHz ±7 kHz carrier frequency             OObbssoolleettee2U×FDP3PFmPmrNr²8oo((MMdLdBP))uucctt((ss))

■  Supported data transfer to the LRI64:

   10% ASK modulation using “1-out-of-4” pulse

   position coding (26 Kbit/s)

■  Supported data transfer from the LRI64:

   Load modulation using Manchester coding with

   423 kHz single subcarrier in fast data rate

   (26 Kbit/s)

■  Internal tuning capacitor (21 pF, 28.5 pF,

   97 pF)

■  7 × 8 bits WORM user area

- ■
■  64-bit unique identifier (UID)

t(s) ■
   Read Block and Write Block commands (8-bit

   blocks)

uc ■
   7 ms programming time (typical)

d - ■
   More than 40-year data retention
OObbssoolleettee PPrrooduct(s) ■
   Electrical article surveillance (EAS) capable

   (software controlled)                                 –  Unsawn wafer

   Packages                                              –  Bumped and sawn wafer

   –  ECOPACK® (RoHS compliant)

August 2008                                      Rev 8                                                       1/49

                                                                                   www.st.com                       1
Contents                                                                                                         LRI64

Contents

1         Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7

          1.1  Memory mapping   ............................................                                                          8

2         Signal description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9

3         Commands . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9

solete Prroodduucctt((ss)) 43.1
               Inventory . . . . . . . . . . . . . . . . . . . . . . .  .  .  .......  .  ......  .  .  .......  .  ..                9

          3.2  Stay Quiet . . . . . . . . . . . . . . . . . . . . . .   .  .  .......  .  ......  .  .  .......  .  ..                9

          3.3  Read Block . . . . . . . . . . . . . . . . . . . . .     .  .  .......  .  ......  .  .  .......  .  ..                9

          3.4  Write Block . . . . . . . . . . . . . . . . . . . . .    .  .  .......  .  ......  .  .  .......  .  ..                9

          3.5  Get_System_Info  ................                        .  .  .......  .  ......  .  .  .......  .  ..                9

          3.6  Initial Dialogue for Vicinity Cards  ....                .  .  .......  .  ......  .  .  .......  .  ..                9

          Power transfer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
t(s) - Obsolete P 5
          4.1  Frequency  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10

          4.2  Operating field  .............................................                                                         10

duc - Ob 6
          Communication signal from VCD to LRI64 . . . . . . . . . . . . . . . . . . . . . . 11

Pro t(s) 7
          Data rate and data coding  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12

OObbssoolleettee Produc 8VCD to LRI64 frames . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13

          Communications signal from LRI64 to VCD . . . . . . . . . . . . . . . . . . . . . 14

          8.1  Load modulation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14

          8.2  Subcarrier . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14

          8.3  Data rate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14

          8.4  Bit representation and coding using one subcarrier, at the high data rate                                              14

               8.4.1  Logic 0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14

               8.4.2  Logic 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15

9         LRI64 to VCD frames . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16

          9.1  LRI64 SOF . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16

2/49
LRI64                                                                                                   Contents

       9.2   LRI64 EOF . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16

10     Special fields . . . . . . . . . . . . . . . . . . . . . .       .  .  .  ........   .  .  .  .  .......   .  .     17

       10.1  Unique identifier (UID)   .............                    .  .  .  .........  .  .  .  .  ........  .  .     17

       10.2  Application family identifier (AFI)  .....                 .  .  .  .........  .  .  .  .  ........  .  .     18

       10.3  Data storage format identifier (DSFID) .                   .  .  .  .........  .  .  .  .  ........  .  .     18

       10.4  Cyclic redundancy code (CRC)         ......                .  .  .  .........  .  .  .  .  ........  .  .     18

11     LRI64 protocol description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
t(s) 12
       LRI64 states . . . . . . . . . . . . . . . . . . . . . . . .        .  .  ........   .  .  .  .  .......   .  .     21
lete Produucct(s) 13
       12.1  Power-off state  ....................                         .  .  .........  .  .  .  .  ........  .  .     21

       12.2  Ready state  ......................                           .  .  .........  .  .  .  .  ........  .  .     21

       12.3  Quiet state  .......................                          .  .  .........  .  .  .  .  ........  .  .     21

) - Obsolete Prod 14
       Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . .     .  .  ........   .  .  .  .  .......   .  .     22

       13.1  Addressed mode   ..................                           .  .  .........  .  .  .  .  ........  .  .     22

       13.2  Non-addressed mode (general request)                          .  .  .........  .  .  .  .  ........  .  .     22

te Producctt((ss) - Obso 15
       Flags and error codes . . . . . . . . . . . . . . . .               .  .  ........   .  .  .  .  .......   .  .     23

       14.1  Request flags . . . . . . . . . . . . . . . . . . . . .       .  .  .........  .  .  .  .  ........  .  .     23

       14.2  Response flags . . . . . . . . . . . . . . . . . . . .        .  .  .........  .  .  .  .  ........  .  .     24

       14.3  Response error code      ...............                      .  .  .........  .  .  .  .  ........  .  .     24

OObbssoolleete Produ 16Anticollision . . . . . . . . . . . . . . . . . . . . . . . .............  .  .  .......   .  .     25

       15.1  Request flags . . . . . . . . . . . . . . . . . . . . .       .  .  .........  .  .  .  .  ........  .  .     25

       15.2  Mask length and mask value    .........                       .  .  .........  .  .  .  .  ........  .  .     25

       15.3  Inventory responses . . . . . . . . . . . . . . . .           .  .  .........  .  .  .  .  ........  .  .     25

       Request processing by the LRI64            ......                   .  .  ........   .  .  .  .  .......   .  .     27

       16.1  Explanation of the possible cases    .....                    .  .  .........  .  .  .  .  ........  .  .     28

17     Timing definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30

       17.1  LRI64 response delay, t1   .....................................                                              30

       17.2  VCD new request delay, t2   ....................................                                              30

       17.3  VCD new request delay when there is no LRI64 response, t3                                  .........          31

                                                                                                                           3/49
Contents                                                                                                                                                   LRI64

18        Command codes . . . . . . . .            .  .  .  .  .......   .  .  .  ........                                           .  .  .  .  .......   .  .  32

          18.1  Inventory . . . . . . . . . . . .  .  .  .  .  ........  .  .  .  .........                                          .  .  .  .  ........  .  .  32

          18.2  Stay Quiet . . . . . . . . . . .   .  .  .  .  ........  .  .  .  .........                                          .  .  .  .  ........  .  .  33

          18.3  Read Single Block   ....           .  .  .  .  ........  .  .  .  .........                                          .  .  .  .  ........  .  .  34

          18.4  Write Single Block  ....           .  .  .  .  ........  .  .  .  .........                                          .  .  .  .  ........  .  .  35

          18.5  Get System Info     ......         .  .  .  .  ........  .  .  .  .........                                          .  .  .  .  ........  .  .  37

19        Maximum rating . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39

) 20
ct(s 21
          DC and AC parameters . . . . . . . . . . . . . . . . . . . . . . . . .                                                     .  .  .  .  .......   .  .  40

rodu ) 22
          Package mechanical data . . . . . . . . . . . . . . . . . . . . . . .                                                      .  .  .  .  .......   .  .  42

lete P uct(s Appendix A
          Part numbering  ...............................                                                                            .  .  .  .  .......   .  .  43

bso Prod Appendix B
                Algorithm for pulsed slots . . . . . . . . . . . . . . . . . . .                                                     .  .  .  .  .......   .  .  44

                C-example to calculate or check the CRC16
          ) - O lete 22.1
                according to ISO/IEC 13239 . . . . . . . . . . . . . . . . . .                                                       .  .  .  .  .......   .  .  45

                CRC calculation example . . . . . . . . . . . . . . . . . . . . . . .                                                .  .  .  .  ........  .  .  45
ct(s bso Appendix C
                Application family identifier (AFI) coding . . . . . . .                                                             .  .  .  .  .......   .  .  47
OObbssoolleettee PPrroodduuct(s) - O Revision history . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
                                                                                                                                     .  .  .  .  .......   .  .  48

4/49
LRI64                                                                                                                   List of tables

List of tables

Table 1.   Signal names . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7

Table 2.   10% modulation parameters . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11

Table 3.   Request flags 1 to 4 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23

Table 4.   Request flags 5 to 8 (when bit 3 = 0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23

Table 5.   Request flags 5 to 8 (when bit 3 = 1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24

Table 6.   Response flags 1 to 8 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24

Table 7.   Response error code . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24

Table 8.   Timing values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30

Table 9.   Command codes. . . . . . . . . . . . . . . . . .         ....   ....  ...   .......  .......  .  .  .  .  .  .  .  .  .  .  .  .  .     .  32
) Table 11.
Table 10.  Block lock status . . . . . . . . . . . . . . . . . .    ....   ....  ...   .......  .......  .  .  .  .  .  .  .  .  .  .  .  .  .     .  34
t(s Table 12.
           Absolute maximum ratings . . . . . . . . . .             ....   ....  ...   .......  .......  .  .  .  .  .  .  .  .  .  .  .  .  .     .  39

c Table 13.
           Operating conditions . . . . . . . . . . . . . . .       ....   ....  ...   .......  .......  .  .  .  .  .  .  .  .  .  .  .  .  .     .  40
u Table 14.
           DC characteristics. . . . . . . . . . . . . . . . .      ....   ....  ...   .......  .......  .  .  .  .  .  .  .  .  .  .  .  .  .     .  40
d Table 15.
           AC characteristics . . . . . . . . . . . . . . . . .     ....   ....  ...   .......  .......  .  .  .  .  .  .  .  .  .  .  .  .  .     .  41
Pro t(s) Table 16.
           UFDFPN8 (MLP8) 8-lead ultra thin fine                    pitch  dual  flat  package  no lead

           2 × 3 mm, package mechanical data . .                    ....   ....  ...   .......  .......  .  .  .  .  .  .  .  .  .  .  .  .  .     .  42

te c Table 17.
           Ordering information scheme . . . . . . . .              ....   ....  ...   .......  .......  .  .  .  .  .  .  .  .  .  .  .  .  .     .  43
le u Table 18.
           CRC definition. . . . . . . . . . . . . . . . . . . .    ....   ....  ...   .......  .......  .  .  .  .  .  .  .  .  .  .  .  .  .     .  45
OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolete Prod Table 19.
           AFI coding. . . . . . . . . . . . . . . . . . . . . . .  ....   ....  ...   .......  .......  .  .  .  .  .  .  .  .  .  .  .  .  .     .  47

           Document revision history  ..........                    ....   ....  ...   .......  .......  .  .  .  .  .  .  .  .  .  .  .  .  .     .  48

                                                                                                                                                   5/49
List of figures                                                                                                                                        LRI64

List of figures

Figure 1.    Logic diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7

Figure 2.    UFDFPN8 connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7

Figure 3.    LRI64 memory mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8

Figure 4.    10% modulation waveform . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11

Figure 5.    “1-out-of-4” coding example . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11

Figure 6.    “1-out-of-4” coding mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12

Figure 7.    Request SOF, using the “1-out-of-4” data coding mode . . . . . . . . . . . . . . . . . . . . . . . . . . . 13

Figure 8.    Request EOF . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13

Figure  9.   Logic 0, high data rate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .       .  .  .  .  .  .  .  .  .  .  .  .  .  14
) Figure
Figure  10.  Logic 1, high data rate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .       .  .  .  .  .  .  .  .  .  .  .  .  .  15
t(s Figure
        11.  Response SOF, using high data rate and one subcarrier. . . . . . . . . . . . .                              .  .  .  .  .  .  .  .  .  .  .  .  .  16

c Figure12.
             Response EOF, using high data rate and one subcarrier. . . . . . . . . . . . .                              .  .  .  .  .  .  .  .  .  .  .  .  .  16
u Figure
        13.  UID format  ................................................                                                .  .  .  .  .  .  .  .  .  .  .  .  .  17
d Figure
        14.  Decision tree for AFI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .     .  .  .  .  .  .  .  .  .  .  .  .  .  17
ro ) Figure
        15.  CRC format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  .  .  .  .  .  .  .  .  .  .  .  .  .  18
P t(s Figure
        16.  VCD request frame format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .            .  .  .  .  .  .  .  .  .  .  .  .  .  19

te c Figure17.
             LRI64 response frame format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .             .  .  .  .  .  .  .  .  .  .  .  .  .  20
le u Figure
        18.  LRI64 protocol timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .       .  .  .  .  .  .  .  .  .  .  .  .  .  20
d Figure
        19.  LRI64 state transition diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .            .  .  .  .  .  .  .  .  .  .  .  .  .  22
so ro Figure
        20.  Comparison between the mask, slot number and UID . . . . . . . . . . . . . . .                              .  .  .  .  .  .  .  .  .  .  .  .  .  26
b P Figure
        21.  Description of a possible anticollision sequence between LRI64 devices                                      .  .  .  .  .  .  .  .  .  .  .  .  .  29

- O te Figure22.
             Inventory, request frame format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .             .  .  .  .  .  .  .  .  .  .  .  .  .  32

) le Figure23.
             Inventory, response frame format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .              .  .  .  .  .  .  .  .  .  .  .  .  .  32

        24.  Stay Quiet, request frame format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .              .  .  .  .  .  .  .  .  .  .  .  .  .  33
t(s so Figure
Figure  25.  Stay Quiet frame exchange between VCD and LRI64 . . . . . . . . . . . . . . .                               .  .  .  .  .  .  .  .  .  .  .  .  .  33
c b Figure
        26.  Read Single Block, request frame format . . . . . . . . . . . . . . . . . . . . . . . . .                   .  .  .  .  .  .  .  .  .  .  .  .  .  34
u O Figure
        27.  Read Single Block, response frame format, when Error_Flag is not set .                                      .  .  .  .  .  .  .  .  .  .  .  .  .  34
d - Figure
        28.  Read Single Block, response frame format, when Error_Flag is set . . . .                                    .  .  .  .  .  .  .  .  .  .  .  .  .  34
ro ) Figure
        29.  READ Single Block frame exchange between VCD and LRI64 . . . . . . . .                                      .  .  .  .  .  .  .  .  .  .  .  .  .  35
P t(s Figure
        30.  Write Single Block, request frame format . . . . . . . . . . . . . . . . . . . . . . . . .                  .  .  .  .  .  .  .  .  .  .  .  .  .  35

te c Figure31.
             Write Single Block, response frame format, when Error_Flag is not set. .                                    .  .  .  .  .  .  .  .  .  .  .  .  .  35
le u Figure
        32.  Write Single Block, response frame format, when Error_Flag is set. . . . .                                  .  .  .  .  .  .  .  .  .  .  .  .  .  36
d Figure
        33.  Write Single Block frame exchange between VCD and LRI64 . . . . . . . . .                                   .  .  .  .  .  .  .  .  .  .  .  .  .  36
so ro Figure
        34.  Get System Info, request frame format. . . . . . . . . . . . . . . . . . . . . . . . . . .                  .  .  .  .  .  .  .  .  .  .  .  .  .  37
b P Figure
        35.  Get System Info, response frame format, when Error_Flag is not set . . .                                    .  .  .  .  .  .  .  .  .  .  .  .  .  37

O te Figure36.Get System Info, response frame format, when Error_Flag is set . . . . . .                                 .  .  .  .  .  .  .  .  .  .  .  .  .  37

        37.  Get System Info frame exchange between VCD and LRI64  ..........                                            .  .  .  .  .  .  .  .  .  .  .  .  .  38
Obsole Figure
Figure  38.  LRI64 synchronous timing, transmit and receive . . . . . . . . . . . . . . . . . . .                        .  .  .  .  .  .  .  .  .  .  .  .  .  40

        39.  UFDFPN8 (MLP8) 8-lead ultra thin fine pitch dual flat package no lead

             2 × 3 mm, package outline . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .           .  .  .  .  .  .  .  .  .  .  .  .  .  42

6/49
LRI64                                                                                Description

1      Description

       The LRI64 is a contactless memory, powered by an externally transmitted radio wave. It

       contains a 120-bit non-volatile memory. The memory is organized as 15 blocks of 8 bits, of

       which 7 blocks are accessible as write-once read-many (WORM) memory.

       Figure 1.  Logic diagram

                                                      LRI64

                                                             Power      AC1

                                                             Supply
                                                t(s) 120-bit
                                                             Regulator

                                                             ASK
                                                Product(s) Memory
                                                WORM  Demodulator

                                                      Manchester

                                                             Load

                                                             Modulator  AC0

       solete roduc The LRI64 is accessed using a 13.56 MHz carrier wave. Incoming data are demodulatedAI08590

       b P from the received amplitude shift keying (ASK) signal, 10% modulated. The data are
       - O te transferred from the reader to the LRI64 at 26 Kbit/s, using the “1-out-of-4” pulse encoding
       t(s) ole Outgoing data are sent by the LRI64, generated by load variation on the carrier wave, usingmode.

       s Manchester coding with a single subcarrier frequency of 423 kHz. The data are transferred
       c b from the LRI64 to the reader at 26 Kbit/s, in the high data rate mode.
       du - O The LRI64 supports the high data rate communication protocols of ISO 15693 and ISO
       ro ) 18000-3 Mode 1 recommendations. All other data rates and modulations are not supported
       P t(s by the LRI64.
       lete uc Table 1.
bso Prod AC1      Signal names

                  Signal name                                           Description

O teAC0                                         Antenna coil

ObsoleFigure 2.                                 Antenna coil

                  UFDFPN8 connections

                                 AC0            1     8      AC1

                                 n/c            2     7      n/c

                                 n/c            3     6      n/c

                                 n/c            4     5      n/c

                                                                        AI11612

       1.  n/c means not connected internally.

                                                                                                             7/49
Description                                                                                                        LRI64

1.1          Memory mapping

             The LRI64 is organized as 15 blocks of 8 bits as shown in Figure 3. Each block is

             automatically write-protected after the first valid write access.

             Figure 3.  LRI64 memory mapping

                                              0  1     2  3  4   5  6           7

                             0                            UID 0

                             1                            UID 1

                             2                            UID 2

                        roduct(s)) Block3                 UID 3

                             4                            UID 4

                             5                      UID 5 = IC_ID

                             6                         UID 6 = 02h
                        uct(s) - OObbssoolleettee PProduct(s Addr
                             7                         UID 7 = E0h

                             8                   AFI (WORM Area)

                             9                DSFID (WORM Area)

                             10                     WORM Area

                             11                     WORM Area

                             12                     WORM Area

                             13                     WORM Area

                        rod ) - AI0974114
                                                    WORM Area

             P t(s The LRI64 uses the first 8 blocks (blocks 0 to 7) to store the 64-bit unique identifier (UID).
      lete uc The UID is used during the anticollision sequence (Inventory). It is written, by ST, at time of
             d manufacture, but part of it can be customer-accessible and customer-writable, on special
      so ro request.
b P The LRI64 has an AFI register, in which to store the application family identifier value, which
O teis also used during the anticollision sequence.
      leThe LRI64 has a DSFID register, in which to store the data storage format identifier value,
      o which is used for the LRI64 Inventory answer.
bs The five following blocks (blocks 10 to 14) are write-once read-many (WORM) memory. It is
O possible to write to each of them once. After the first valid write access, the block is

             automatically locked, and only read commands are possible.

8/49
LRI64                                                                    Signal description

2      Signal description

       AC1, AC0

       The pads for the antenna coil. AC1 and AC0 must be directly bonded to the antenna.

3      Commands

ct(s) 3.1
       The LRI64 supports the following commands:

       Inventory
lete Produuct(s) 3.2
       Used to perform the anticollision sequence. The LRI64 answers to the Inventory command

       when all of the 64 bits of the UID have been correctly written.

) - Obsolete Prod 3.3Stay Quiet

       Used to put the LRI64 in Quiet mode. In this mode, the LRI64 only responds to commands

       in Addressed mode.

roduct(s) - Obso 3.4Read Block

       Used to output the 8 bits of the selected block.

solete Product(s 3.5Write Block

       Used to write a new 8-bit value in the selected block, provided that the block is not locked.

       This command can be issued only once to each block.

OObbsolete P 3.6Get_System_Info

       Used to allow the application system to identify the product. It gives the LRI64 memory size,

       and IC reference (IC_ID).

       Initial Dialogue for Vicinity Cards

       The dialogue between the vicinity coupling device (VCD) and the LRI64 is conducted

       according to a technique called reader talk first (RTF). This involves the following sequence

       of operations:

       1.  activation of the LRI64 by the RF operating field of the VCD

       2.  transmission of a command by the VCD

       3.  transmission of a response by the LRI64

                                                                                                      9/49
Power transfer                                                                                   LRI64

4      Power transfer

       Power transfer to the LRI64 is accomplished by inductive coupling of the 13.56 MHz radio

       signal between the antennas of the LRI64 and VCD. The RF field transmitted by the VCD

       induces an AC voltage on the LRI64 antenna, which is then rectified, smoothed and voltage-

       regulated. Any amplitude modulation present on the signal is demodulated by the amplitude

       shift keying (ASK) demodulator.

4.1    Frequency

       ISO 15693 and ISO 18000-3 Mode 1 standards define the carrier frequency (fC) of the
OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolleettee PPrroodduucctt((ss)) 4.2
       operating field to be 13.56 MHz±7kHz.

       Operating field

       The LRI64 operates continuously between Hmin and Hmax.

       ●        The minimum operating field is Hmin and has a value of 150mA/m (rms).

       ●        The maximum operating field is Hmax and has a value of 5A/m (rms).

       A VCD generates a field of at least Hmin and not exceeding Hmax in the operating volume.

10/49
LRI64                                                  Communication signal from VCD to LRI64

5      Communication signal from VCD to LRI64

       Communications between the VCD and the LRI64 involves a type of amplitude modulation

       called amplitude shift keying (ASK).

       The LRI64 only supports the 10% modulation mode specified in ISO 15693 and ISO 18000-

       3 Mode 1 standards. Any request that the VCD might send using the 100% modulation

       mode, is ignored, and the LRI64 remains in its current state. However, the LRI64 is, in fact,

       operational for any degree of modulation index from between 10% and 30%.

       The modulation index is defined as (a-b)/(a+b) where a and b are the peak and minimum

       signal amplitude, respectively, of the carrier frequency, as shown in Figure 4.

       Table 2.   10% modulation parameters                                             t(s) Max

                  Parameter                         Min              c 0.1 x (a-b)
                                                                     du0.1 x (a-b)
                     hr                             –                PPrrooduct(s) hf

                     hf                             –

OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolleettee Figure 5.Figure 4.10%modulationwaveform

                                                         hr

                            tRFF  tRFSFL  tRFR

                  a               b                                                                         t

                                                                                                  AI06655B

                  “1-out-of-4” coding example

                  10                         00              01                         11

                  75.52 µs                75.52 µs       75.52 µs                       75.52 µs

                                                                                                  AI06659B

                                                                                                      11/49
Data rate and data coding                                                                           LRI64

6      Data rate and data coding

       The data coding method involves pulse position modulation. The LRI64 supports the “1-out-

       of-4” pulse coding mode. Any request that the VCD might send in the “1-out-of-256” pulse

       coded mode, is ignored, and the LRI64 remains in its current state.

       Two bit values are encoded at a time, by the positioning of a pause of the carrier frequency

       in one of four possible 18.88 µs (256/fC) time slots, as shown in Figure 6.

       Four successive pairs of bits form a byte. The transmission of one byte takes 302.08 µs and,

       consequently, the data rate is 26.48 Kbit/s (fC/512).

       The encoding for the least significant pair of      bits is transmitted first.  For example  Figure 5
       t(s) Figure 6.
       shows the transmission of E1h (225d, 1110           0001b) by the VCD.

       c Pulse position for "00"
           “1-out-of-4” coding mode
       te Product(s) 9.44
       sole rodu Pulseµs   9.44 µs

                                                           75.52 µs

       ct(s) - Obbsolete P Pulsepositionfor "01" (1=LSB)

                                    28.32    µs  9.44 µs

OObbssoolleettee PPrroodduuct(s) - O Pulsepositionfor"11"  75.52 µs

       position            for "10" (0=LSB)

                                                           47.20µs   9.44 µs

                                                           75.52 µs

                                                                                       66.08 µs     9.44 µs

                                                           75.52 µs

                                                                                                    AI06658

12/49
LRI64                                                                      VCD to LRI64 frames

7      VCD to LRI64 frames

       Request frames are delimited by a start of frame (SOF) and an end of frame (EOF) and are

       implemented using a code violation mechanism. Unused options are reserved for future

       use.

       The LRI64 is ready to receive a new command frame from the VCD after a delay of t2 (see

       Table 14) after having sent a response frame to the VCD.

       The LRI64 generates a power-on delay of tPOR (see Table 14) after being activated by the

       powering field. After this delay, the LRI64 is ready to receive a command frame from the

       VCD.

       ) coding mode that the VCD is going to use in the following command frame.
       In ISO 15693 and ISO 18000-3 Mode 1 standards, the SOF is used to define the data
       t(s The SOF that is shown in Figure 7 selects the “1-out-of-4” data coding mode. (The LRI64
       c does not support the SOF for the “1-out-of-256” data coding mode.)
       du The corresponding EOF sequence is shown in Figure 8.
       Pro t(s) Figure 7.
       - Obsolettee Produc 9.44µs
             Request SOF, using the “1-out-of-4” data coding mode

OObbssoolleettee PPrroodduucctt((ss)) - Obsole Figure 8.9.44µs   9.44  µs

             37.76 µs                                                      37.76 µs

                                                                                          AI06660

             Request EOF

                                      9.44  µs    9.44           µs

                            37.76 µs

                                                                                                 AI06662

                                                                                                    13/49
Communications signal from LRI64 to VCD                                                           LRI64

8      Communications signal from LRI64 to VCD

       ISO 15693 and ISO 18000-3 Mode 1 standards define several modes, for some parameters,

       to cater for use in different application requirements and noise environments. The LRI64

       does not support all of these modes, but supports the single subcarrier mode at the fast

       data rate.

8.1    Load modulation

       The LRI64 is capable of communication to the VCD via the inductive coupling between the

       two antennas. The carrier is loaded, with a subcarrier with frequency fS, generated by
Productt((ss)) 8.2
       switching a load in the LRI64.

       The amplitude of the variation to the signal, as received on the VCD antenna, is at least

       10 mV, when measured as described in the test methods defined in International Standard

       ISO 10373-7.

) - Obsolleettee Produc 8.3Subcarrier

       The LRI64 supports the one subcarrier modulation response format. This format is selected

       by the VCD using the first bit in the protocol header.

       The frequency, fS, of the subcarrier load modulation is 423.75 kHz (=fC/32).

Productt((ss) - Obso 8.4Data rate

       The LRI64 response uses the high data rate format (26.48 Kbit/s). The selection of the data

       rate is made by the VCD using the second bit in the protocol header.

       Bit representation and coding using one subcarrier, at the
OObbssoolleettee Produc 8.4.1
       high data rate

       Data bits are encoded using Manchester coding, as described in Figure 9 and Figure 10.

       Logic 0

       A logic 0 starts with 8 pulses of 423.75 kHz (fC/32) followed by an unmodulated period of

       18.88 µs as shown in Figure 9.

       Figure 9.     Logic 0, high data rate

                                              37.76 µs

                                                               AI06663

14/49
LRI64                                       Communications signal from LRI64 to VCD

8.4.2  Logic 1

       A logic 1 starts with an unmodulated period of 18.88 µs followed by 8 pulses of 423.75 kHz

       (fC/32) as shown in Figure 10.

       Figure 10.  Logic 1, high data rate

                                            37.76 µs

                                            OObbssoolleettee  PPAI0rr66o6o4 dduucctt((ss))

                  PPrroodduucctt((ss))  -

                                        -

OObbssoolleettee

                                                                                                   15/49
LRI64 to VCD frames                                                                           LRI64

9      LRI64 to VCD frames

       Response frames are delimited by a start of frame (SOF) and an end of frame (EOF) and

       are implemented using a code violation mechanism. The LRI64 supports these in the one

       subcarrier mode, at the fast data rate, only.

       The VCD is ready to receive a response frame from the LRI64 before 320.9µs (t1) after

       having sent a command frame.

9.1    LRI64 SOF

te Producctt((ss)) 9.2
       SOF comprises three parts: (see Figure 11)

       ●  an unmodulated period of 56.64 µs,

       ●  24 pulses of 423.75 kHz (fc/32),

       ●  a logic 1 which starts with an unmodulated period of 18.88 µs followed by 8 pulses of

          423.75 kHz.

t(s) - Obssoolleete Produ Figure 11.LRI64 EOF

       EOF comprises three parts: (see Figure 12)

       ●  a logic 0 which starts with 8 pulses of 423.75 kHz followed by an unmodulated period of

          18.88 µs.

       ●  24 pulses of 423.75 kHz (fC/32),

       ●  an unmodulated time of 56.64 µs.

OObbssoolleettee PPrroodduucct(s) - Ob Figure 12.
       Response SOF, using high data rate and one subcarrier

                       113.28 µs                                 37.76 µs

                                                                           AI06671B

       Response EOF, using high data rate and one subcarrier

       37.76 µs                                       113.28 µs

                                                                           AI06675B

16/49
LRI64                                                                                         Special fields

10      Special fields

10.1   Unique identifier (UID)

       Members of the LRI64 family are uniquely identified by a 64-bit unique identifier (UID). This

       is used for addressing each LRI64 device uniquely and individually, during the anticollision

       loop and for one-to-one exchange between a VCD and an LRI64.

       The UID complies with ISO/IEC 15963 and ISO/IEC 7816-6. It is a read-only code, and

       comprises (as summarized in Figure 13):

       ●  8-bit prefix, the most significant bits, set at E0h

          8-bit IC manufacturer code (ISO/IEC        7816-6/AM1), set at 02h (for             STMicroelectronics)
       ●) ●

       t(s Figure 13.
          48-bit unique serial number

          UID format    duc Most significant bits

                        ro ) 63
                                                                      Least significant bits
                        P t(s E0h
                        55             47                                        0

       t(s) - Obsoolleettee Produc Figure 14.02h     Unique Serial Number

                                                                           AI09725

          Decision tree for AFI

Obsolleettee PPrroodduucct(s) - Obs No Inventory Request

                                       Received

                                       AFI Flag

                                           Set ?

                                                Yes

                                       AFI value          No

                                           =0?

                                                Yes

                                                          AFI value   No

                                                          = Internal

                                                          value ?

bso Answer given by the VICC                                   Yes

O to the Inventory Request                                            No Answer

                                                                           AI06679B

                                                                                                      17/49
Special fields                                                                                        LRI64

10.2   Application family identifier (AFI)

       The application family identifier (AFI) indicates the type of application targeted by the VCD,

       and is used to select only those LRI64 devices meeting the required application criteria (as

       summarized in Figure 14). The value is programmed by the LRI64 issuer in the AFI register.

       Once programmed, it cannot be modified.

       The most significant nibble of the AFI is used to indicate one specific application, or all

       families. The least significant nibble of the AFI is used to code one specific subfamilies, or all

       subfamilies. Subfamily codes, other than 0, are proprietary (as described in ISO 15693 and

       ISO 18000-3 Mode 1 documentation).

OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolleettee PPrroodduucctt((ss)) 10.410.3Data storage format identifier (DSFID)

       The data storage format identifier (DSFID) indicates how the data is structured in the LRI64

       memory. It is coded on one byte. It allows for quick and brief knowledge on the logical

       organization of the data. It is programmed by the LRI64 issuer in the DSFID register. Once

       programmed, it cannot be modified.

       Cyclic redundancy code (CRC)

       The cyclic redundancy code (CRC) is calculated as defined in ISO/IEC 13239, starting from

       an initial register content of all ones: FFFFh.

       The 2-byte CRC is appended to each request and each response, within each frame, before

       the EOF. The CRC is calculated on all the bytes after the SOF, up to the CRC field.

       Upon reception of a request from the VCD, the LRI64 verifies that the CRC value is valid. If

       it is invalid, it discards the frame, and does not answer the VCD.

       Upon reception of a response from the LRI64, it is recommended that the VCD verify that

       the CRC value is valid. If it is invalid, the actions that need to be performed are up to the

       VCD designer.

       The CRC is transmitted least significant byte first. Each byte is transmitted Least Significant

       Bit first, as shown in Figure 15).

       Figure 15.  CRC format

                               Least Significant Byte    Most Significant Byte

                               l.s.bit          m.s.bit  l.s.bit  m.s.bit

                                                                                AI09726

18/49
LRI64                                                                           LRI64 protocol description

11     LRI64 protocol description

       The Transmission protocol defines the mechanism to exchange instructions and data

       between the VCD and the LRI64, in each direction. Based on “VCD talks first”, the LRI64

       does not start transmitting unless it has received and properly decoded an instruction sent

       by the VCD.

       The protocol is based on an exchange of:

       ●  a request from the VCD to the LRI64

       ●  a response from the LRI64 to the VCD

       Each request and each response are contained in a frame. The frame delimiters (SOF,
       t(s) Each request (Figure 16) consists of:
       EOF) are described in the previous paragraphs.

       c ●
       u ●
          Request SOF (Figure 7)
       rod ●
          Request flags (Table 3 to Table 5)
       P t(s) ●
          Command code

          Parameters (depending on the command)
       te c ●
       le u ●
          Application data
       so rod ●
          2-byte CRC (Figure 15)

          Request EOF (Figure 8)
       b P Each response (Figure 17) consists of:
       - O te ●
       ) le ●
          Response SOF (Figure 11)

       t(s o ●
          Response flags (Table 6)
       c bs ●
          Parameters (depending on the command)

       u O ●
          Application data
       rod - ●
          2-byte CRC (Figure 15)
       P t(s) The number of bits transmitted in a frame is a multiple of eight, and thus always an integer
          Response EOF (Figure 12)

       te c number of bytes.
       le u Single-byte fields are transmitted least significant bit first.
    so rod Multiple-byte fields are transmitted least significant byte first, with each byte transmitted
b P least significant bit first.
O teThe setting of the flags indicates the presence of any optional fields. When the flag is set, 1,
       lethe field is present. When the flag is reset, 0, the field is absent.
Obso Figure 16.
                    VCD request frame format

                    Request  Request     Command  Parameters  Data           2-Byte  Request

                    SOF           Flags  Code                                CRC     EOF

                                                                                                          AI09727

                                                                                                            19/49
LRI64  protocol description                                                                         LRI64

       Figure 17.  LRI64 response frame format

                             Response  Response  Parameters  Data  2-Byte       Response

                             SOF       Flags                       CRC          EOF

                                                                                                AI09728

       Figure 18.  LRI64 protocol          timing

       VCD         Request Frame                                 Request Frame

       VICC                                Response  Frame                      Response Frame
                                                                                PPrroodduucctt((ss)) t1
       Timing                          t1                    t2                                 t2

                                                                                                AI06830B

                  PPrroodduucctt((ss))           -   OObbssoolleettee

                                                 -

OObbssoolleettee

20/49
LRI64                                                                                LRI64 states

12     LRI64 states

       A LRI64 can be in any one of three states:

       ●  Power-off

       ●  Ready

       ●  Quiet

       Transitions between these states are as specified in Figure 19.

12.1   Power-off state
uct(s) 12.2
       The LRI64 is in the Power-off state when it receives insufficient energy from the VCD.

OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolleettee PPrroodduct(s) 12.3Ready state

       The LRI64 is in the Ready state when it receives enough energy from the VCD. It answers to

       any request in Addressed and Non-addressed modes.

       Quiet state

       When in the Quiet state, the LRI64 answers to any request in Addressed mode.

                                                                                               21/49
Modes                                                                                             LRI64

13     Modes

       The term mode refers to the mechanism for specifying, in a request, the set of LRI64

       devices that shall answer to the request.

13.1   Addressed mode

       When the Address_flag is set to 1 (Addressed mode), the request contains the unique ID

       (UID) of the addressed LRI64 device (such as an LRI64 device). Any LRI64 receiving a

       request in which the Address_flag is set to 1, compares the received Unique ID to its own

       UID. If it matches, it execute the request (if possible) and returns a response to the VCD, as
OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolleettee PPrroodduucctt((ss)) 13.2
       specified by the command description. If it does not match, the LRI64 device remains silent.

       Non-addressed mode (general request)

       When the Address_flag is set to 0 (Non-addressed mode), the request does not contain a

       Unique ID field. Any LRI64 device receiving a request in which the Address_flag is set to 0,

       executes the request and returns a response to the VCD as specified by the command

       description.

       Figure 19.    LRI64 state transition diagram

                             Power Off

                             Out of         In field

                             field

                     Out of                           Inventory (if UID written)

                     field   Ready                    Write, Read, Get_System_Info

                                                      in addressed and

                                                      non-addressed modes

                                     Stay quiet(UID)

                                     Quiet            Write, Read, Get_System_Info

                                                      in addressed mode

                                                                                    AI09723

22/49
LRI64                                                                                Flags and error codes

14     Flags and error codes

14.1   Request flags

       In a request, the 8-bit flags field specifies the actions to be performed by the LRI64, and

       whether corresponding fields are present or not.

       Flag bit 3 (the Inventory_flag) defines the way the four most significant flag bits (5 to 8) are

       used. When bit 3 is reset (0), bits 5 to 8 define the LRI64 selection criteria. When bit 3 is set

       (1), bits 5 to 8 define the LRI64 Inventory parameters.

       Table 3.  Request flags 1 to 4
           t(s) 1
           Bit               Name            Value (1)                     Description

           duc 2
                 Subcarrier flag             0          Single subcarrier frequency mode.

                                                        (Option 1 is not supported)

           te Pro ct(s) 3
                 Data_rate flag              1          High data rate mode.

                                                        (Option 0 is not supported)

                                             0          Flags 5 to 8 meaning are according to Table 4
           sole rodu 4
                 Inventory flag

                                             1          Flags 5 to 8 meaning are according to Table 5

                 Protocol extension flag     0          No Protocol format extension. Must be set to 0.

       - Ob te P 1.
                                                        (Option 1 is not supported)

           If the value of the request flag is a non authorized value, the LRI64 does not execute the command, and
       ) le Table 4.
           does not respond to the request.

           t(s so Bit
                 Request flags 5 to 8 (when bit 3 = 0)

           duc - Ob 5Name          Value(1)                          Description

       lete Product(s) 6                     No selection mode.

                Select flag        0         Must be set to 0.

                                             (Option 1 is not supported)

                                             Non addressed mode.

                                   0         The UID field is not present in the request. All LRI64 shall

Obsolete Pro 7                               answer to the request.

                Address flag

                                             Addressed mode.

                                   1         The UID field is present in the request. Only the LRI64 that

                                             matches the UID answers the request.

Obso 8          Option flag(1)     0         No option. Must be set to 0.

                                             (Option 1 is not supported)

                RFU(1)             0         No option. Must be set to 0.

                                             (Option 1 is not supported)

       1.  Only bit 6 (Address flag) can be configured for the LRI64. All others bits (5, 7 and 8) must be reset to 0.

                                                                                                                        23/49
Flags and error codes                                                                                       LRI64

       Table 5.        Request flags 5 to 8 (when bit 3 = 1)

           Bit              Name             Value(1)                        Description

                                                0      AFI field is not present

           5     AFI flag

                                                1      AFI field is present

                                                0      16 slots

           6     Nb_slots flag

                                                1      1 slot

           7     Option flag                    0      No option. Must be set to 0.

                                                       (Option 1 is not supported)

           8     RFU                            0      No option. Must be set to 0.

uct(s) 14.2
                                                       (Option 1 is not supported)

       1.  Bits 7 and 8 must be reset to 0.

OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolleettee PPrroodduct(s) 14.3Response flags

       In a response, the 8-bit flags field indicates how actions have been performed by the                LRI64,

       and whether corresponding fields are present or not.

       Table 6.        Response    flags     1 to 8

           Bit              Name             Value                        Description

                                             0         No error

           1           Error flag

                                             1         Error detected. Error code is in the "Error" field.

           2           RFU                   0

           3           RFU                   0

           4           RFU                   0

           5           RFU                   0

           6           RFU                   0

           7           RFU                   0

           8           RFU                   0

       Response error code

       If the Error flag is set by the LRI64 in the response, the error code field is present and

       provides information about the error that occurred. Table 7 shows the one error code that is

       supported by the LRI64.

       Table 7.        Response error code

           Error code                                            Meaning

           0Fh                                  Error with no specific information given

24/49
LRI64                                                                               Anticollision

15     Anticollision

       The purpose of the anticollision sequence is to allow the VCD to compile a list of the LRI64

       devices that are present in the VCD field, each one identified by its unique ID (UID).

       The VCD is the master of the communication with one or multiple LRI64 devices. It initiates

       the communication by issuing the Inventory request (Figure 22).

15.1   Request flags

       The Nb_slots_flag needs to be set appropriately. The AFI flag needs to be set, if the
ct(s) 15.2
       Optional AFI Field is to be present.

OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolleettee PPrroodduuct(s) 15.3Mask length and mask value

       The mask length defines the number of significant bits in the mask value.

       The mask value is contained in an integer number of bytes.

       The least significant bit of each is transmitted first.

       If the mask length is not a multiple of 8 (bits), the most significant end of the mask value is

       padded with the required number of null bits (set to 0) so that the mask value is contained in

       an integer number of bytes, so that the next field (the 2-byte CRC) starts at the next byte

       boundary.

       In the example of Figure 20, the mask length is 11 bits. The mask value, 10011001111, is

       padded out at the most significant end with five bits set to 0. The 11-bit mask plus the

       current slot number is compared to the UID.

       Inventory responses

       Each LRI64 sends its response in a given time slot, or else remains silent.

       The first slot starts immediately after the reception of the request EOF.

       To switch to the next slot, the VCD sends another EOF.

       The following rules and restrictions apply:

       ●  if no LRI64 answer is detected, the VCD may switch to the next slot by sending an EOF

       ●  if one or more LRI64 answers are detected, the VCD waits until the complete frame has

          been received before sending an EOF, to switch to the next slot.

       The pulse shall be generated according to the definition of the EOF in ISO 15693 and ISO

       18000-3 Mode 1 standards.

                                                                                                        25/49
Anticollision                                                                                                                LRI64

       Figure 20.  Comparison between the mask,                               slot  number          and UID

                                                                                                    MSB                 LSB

               Mask value received in the Inventory command                                         0000 0100  1100  1111 b  16 bits

                                                                                                          MSB           LSB

               The Mask value less the padding 0s is loaded                                               100  1100  1111 b  11 bits

               into the Tag comparator

               The Slot counter is calculated                                                       MSB LSB

                  Nb_slots_flags = 0 (16 slots), Slot Counter is 4 bits                             xxxx                     4 bits

               The Slot counter is concatened to the Mask value                                     MSB              LSB

                  Nb_slots_flags = 0                                                                xxxx 100   1100 1111 b   15 bits
                                                                                                    uct(s) x xxx xxxx
                                                                         b63                UID     PPrroodduct(s) Compareb0

               The concatenated result is compared with                  xxxx xxxx ..... xxxx xxxx           xxxx xxxx  b    64 bits

               the least significant bits of the Tag UID.

                                                                              Bits ignored

                                                              OObbssoolleettee                                               AI06682

                  PPrroodduucctt((ss))                     -

                                                           -

OObbssoolleettee

26/49
LRI64                                                        Request processing by the LRI64

16     Request processing by the LRI64

       Upon reception of a valid request, the LRI64 performs the following algorithm, where:

       ●   NbS is the total number of slots (1 or 16)

       ●   SN is the current slot number (0 to 15)

       ●   The LSB(value,n) function returns the n least significant bits of value

       ●   The MSB(value,n) function returns the n most significant bits of value

       ●   “&” is the concatenation operator

       ●   Slot_Frame is either a SOF or an EOF

       SN  =  0                                              PPrroodduucctt((ss))

       if  (Nb_slots_flag)

           then  NbS   =  1

                 SN_length       =    0

                 endif

           else  NbS   =  16

                 SN_length       =    4

       lete label1:endif

       if  so LSB(SN,SN_length)&LSB(Mask,Mask_length)
           LSB(UID,     SN_length        +  Mask_length)  =
           b then
                 - O te endif
                 answer      to  inventory    request

       ) le wait
       ct(s bso if
              (Slot_Frame)

           u O then
           Slot_Frame        =   SOF
                 d - decode/process
                 Stop     Anticollision
                 ro ) exit
                                         request
              P t(s endif
       lete uc if
           d if
    so ro then SN
           Slot_Frame        =   EOF

              SN  <   NbS-1
b P goto
                          =  SN  +    1

O te exit                    label1

       le endif
Obso endif

                                                                                              27/49
Request processing by the LRI64                                                                  LRI64

16.1   Explanation of the possible cases

       Figure 21 summarizes the main possible cases that can occur during an anticollision

       sequence when the number of slots is 16.

       The different steps are:

       ●  The VCD sends an Inventory request, in a frame, terminated by a EOF. The number of

          slots is 16.

       ●  LRI64 #1 transmits its response in slot 0. It is the only one to do so, therefore no

          collision occurs and its UID is received and registered by the VCD;

       ●  The VCD sends an EOF, to switch to the next slot.

       ●  In slot 1, two LRI64 devices, #2 and #3, transmit their responses. This generates a

OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolleettee PPrroodduucctt((ss)) Note:collision. The VCD records it, and remembers that a collision was detected in slot 1.

       ●  The VCD sends an EOF, to switch to the next slot.

       ●  In slot 2, no LRI64 transmits a response. Therefore the VCD does not detect a LRI64

          SOF, and decides to switch to the next slot by sending an EOF.

       ●  In slot 3, there is another collision caused by responses from LRI64 #4 and #5

       ●  The VCD then decides to send a request (for instance a Read Block) to LRI64 #1,

          whose UID was already correctly received.

       ●  All LRI64 devices detect a SOF and exit the anticollision sequence. They process this

          request and since the request is addressed to LRI64 #1, only LRI64 #1 transmits its

          response.

       ●  All LRI64 devices are ready to receive another request. If it is an Inventory command,

          the slot numbering sequence restarts from 0.

       The decision to interrupt the anticollision sequence is up to the VCD. It could have continued

       to send EOFs until slot 15 and then send the request to LRI64 #1.

28/49
       OObbssoolleettee                                                                                                                                                                                                            LRI64

              PPrroodduucctt((ss))                                                                                                                         Figure 21.

                                         Slot 0                  Slot 1              Slot 2             Slot 3                                             Description of a possible anticollision sequence between LRI64 devices

       VCD      SOF  Inventory  EOF                     EOF                     EOF            EOF                     SOF  Request to  EOF

                     Request                                                                                                LRI512 1

                                     -                  -        Response                               Response

                                                                 2                                      4

                                         OObbssoolleettee                                                                                        Response

       VICCs                                                                                                                                     from

                                                                                                                                                 LRI512 1

                                         Response                Response                               Response

                                         1                       3                                      5

       Timing                        t1             t2       t1             t2       t3             t1             t2                        t1                                                                                    Request processing by the LRI64

       Comment                           No                      Collision           No                 Collision

                                         collision               PPrroodduucctt((ss))Response

       Time

29/49                                                                                                                                            AI06831B
Timing definitions                                                                                                            LRI64

17     Timing definitions

       Figure 21 shows three specific delay times: t1, t2 and t3. All of them have a minimum value,

       specified in Table 14. The t1 parameter also has a maximum and a typical value specified in

       Table 14, as summarized in Table 8.

       Table 8.       Timing values(1)

                                 Min.                                          Typ.                              Max.

           t1                    t1(min)                  t1(typ) = 4352 / fC                                    t1(max)

           t2         t2(min) = 4192 / fC                                      —                                 —
lete Produucctt((ss)) 17.1
           t3         t1(max) + tSOF                                           —                                 —

                      (see       notes(2),(3))

       1.  The tolerance of specific timings is ± 32/fC.

       2.  tSOF is the duration for the LRI64 to transmit an SOF to the VCD.

       3.  t1(max) does not apply for write alike requests. Timing conditions  for  write  alike  requests  are  defined  in  the

           command description.

OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolete Prod 17.2LRI64 response delay, t1

       Upon detection of the rising edge of the EOF received from the VCD, the LRI64 waits for a

       time equal to

                    t1(typ) = 4352 / fC

       before starting to transmit its response to a VCD request, or switching to the next slot when

       in an inventory process.

       VCD new request delay, t2

       t2 is the time after which the VCD may send an EOF to switch to the next slot when one or

       more LRI64 responses have been received during an inventory command. It starts from the

       reception of the EOF received from the LRI64 devices.

       The EOF sent by the VCD is 10% modulated, independent of the modulation index used for

       transmitting the VCD request to the LRI64.

       t2 is also the time after which the VCD may send a new request to the LRI64 as described in

       Figure 18.

                    t2(min) = 4192 / fC

30/49
LRI64                                                                  Timing definitions

17.3   VCD new request delay when there is no LRI64 response, t3

       t3 is the time after which the VCD may send an EOF to switch to the next slot when no LRI64

       response has been received.

       The EOF sent by the VCD is 10% modulated, independent of the modulation index used for

       transmitting the VCD request to the LRI64.

       From the time the VCD has generated the rising edge of an EOF:

       ●  The VCD waits for a time at least equal to the sum of t3(min) and the typical response

          time of an LRI64, which depends on the data rate and subcarrier modulation mode,

          before sending a subsequent EOF.

                                            OObbssoolleettee           PPrroodduucctt((ss))

                  PPrroodduucctt((ss))  -

                                        -

OObbssoolleettee

                                                                                                  31/49
Command codes                                                                                        LRI64

18     Command codes

       The LRI64 supports the command codes listed in Table 9.

       Table 9.       Command codes

                      Command code                                  Function

                            01h                                     Inventory

                            02h                                     Stay Quiet

                            20h                                     Read Single Block

OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolleettee PPrroodduucctt((ss)) 18.121hWrite Single Block

                            2Bh                                     Get System Info

       Inventory

       When receiving the Inventory request, the LRI64 performs the anticollision sequence. The

       Inventory_flag is set to 1. The meanings of flags 5 to 8 is as described in Table 5.

       The Request frame (Figure 22) contains:

       ●       Request flags (Table 3 and Table 5)

       ●       Inventory command code (01h, Table 9)

       ●       AFI, if the AFI flag is set

       ●       Mask length

       ●       Mask value

       ●       2-byte CRC (Figure 15)

       In case of errors in the Inventory request frame, the LRI64 does not generate any answer.

       The response frame (Figure 23) contains:

       ●       Response flags (Table 6)

       ●       DSFID

       ●       Unique ID

       ●       2-byte CRC (Figure 15)

       Figure 22.     Inventory, request frame format

                 Request    Request  Command     Optional  Mask     Mask Value    2-Byte   Request

                 SOF        Flags      Code      AFI       Length                 CRC      EOF

                            8 bits     8 bits    8 bits    8 bits   0 to 8 bytes  16 bits

                                            01h                                                      AI09729

       Figure 23.     Inventory, response frame format

               Response    Response  DSFID                 UID                    2-Byte   Response

                 SOF        Flags                                                 CRC      EOF

                            8 bits   8 bits                64 bits                16 bits

                                                                                                     AI09730

32/49
LRI64                                                                         Command codes

18.2   Stay Quiet

       The Stay Quiet command is always executed in Addressed mode (the Address_Flag is set

       to 1).

       The Request frame (Figure 24) contains:

       ●  Request flags (22h, as described in Table 3 and Table 4)

       ●  Stay Quiet command code (02h, Table 9)

       ●  Unique ID

       ●  2-byte CRC (Figure 15)

       When receiving the Stay Quiet command, the LRI64 enters the Quiet state and does not

       send back a response. There is no response to the Stay Quiet command.
       ) When in the Quiet state:
       t(s ●
       c ●
          the LRI64 does not process any request in which the Inventory_flag is set
       du The LRI64 exits the Quiet state when it is taken to the Power Off state (Figure 19).
          the LRI64 responds to commands in the Addressed mode if the UID matches

       Pro t(s) Figure 24.
               Stay Quiet, request frame format
               lete uc Request
               so rod SOFRequestCommand           UID               2-Byte    Request

                     Flags    Code                                  CRC       EOF

                     8 bits   8 bits              64 bits           16 bits
       - Ob te P Figure 25.
                     22h      02h                                                               AI09731

OObbssoolleettee PPrroodduucctt((ss)) - Obsole VCDStay Quiet frame exchange between VCD and LRI64

                                       SOF      Stay Quiet  EOF

                                                Request

                                                                              AI06842

                                                                                                33/49
Command codes                                                                                                  LRI64

18.3   Read Single Block

       When receiving the Read Single Block command, the LRI64 reads the requested block and

       sends back its 8-bit value in the response. The Option_Flag is supported. The Read Single

       Block can be issued in both addressed and non addressed modes.

       The request frame (Figure 26) contains:

       ●       Request flags (Table 3 and Table 4)

       ●       Read Single Block command code (20h, Table 9)

       ●       Unique ID (Optional)

       ●       Block number

       ●       2-byte CRC (Figure 15)
       t(s) ●
       If there is no error, at the LRI64, the response frame (Figure 27) contains:

               Response flags (Table 6)
       c ●
       u ●
               Block locking status, if Option_Flag is set
       rod ) ●
               1 byte of block data (Table 10)

       P t(s Otherwise, if there is an error, the response frame (Figure 28) contains:
               2-byte CRC (Figure 15)

       te c ●
       le du ●
               Response flags (01h, Table 6)

       so ro ●
               Error code (0Fh, Table 7)

       b P Table 10.
               2-byte CRC (Figure 15)

          ) - O lete Bit
                         Block lock status

          t(s so 0       Name                     Value                                  Description

          duc Ob 1 to 7                                 0          Current block    not locked

               Block locked

       Pro t(s) - Figure 26.                            1          Current block    locked

               RFU                                      0

                         Read Single Block,     request    frame format
          te c Request
sole rodu SOF            Request   Command                 UID              Block        2-Byte   Request

                         Flags       Code                               Number           CRC      EOF

                         8 bits      8 bits             64 bits             8 bits       16 bits

OObbsolete P Figure 27.              20h                                                                       AI09732

                         Read Single Block, response frame format, when Error_Flag                         is  not set

                         Response  Response  BlockLock     Data    2-Byte   Response

                         SOF       Flags     Status                CRC              EOF

                                   8 bits    8 bits        8 bits  16 bits

                                                                                                               AI09733

       Figure 28.        Read Single Block, response frame format, when Error_Flag is set

                                   Response  Response      Error   2-Byte   Response

                                   SOF       Flags         Code    CRC      EOF

                                             8 bits        8 bits  16 bits

                                             01h           0Fh                                                 AI09734

34/49
LRI64                                                                                     Command codes

       Figure 29.   READ Single Block frame exchange between VCD and LRI64

       VCD          SOF     Read Single    EOF

                            Block Request

       VICC                                              SOF         Read Single  EOF

                                                t1                Block Response

                                                                                                   AI06832B

18.4   Write Single Block

       t(s) the data contained in the request and report the success of the operation in the response.
       When receiving the Write Single Block command, the LRI64 writes the requested block with

       c issued in both addressed and non addressed modes.
       The Option_Flag is not supported and must be set to 0. The Write Single Block can be
       du During the write cycle tW, no modulation shall occur, otherwise the LRI64 may program the
       ro ) data incorrectly in the memory.
       P t(s The request frame (Figure 30) contains:
       te c ●
       le du ●
       Request flags (Table 3 and Table 4)
       so ro ●
       Write Single Block command code (21h, Table 9)

       b P ●
       Unique ID (Optional)

       - O te ●
       Block number

       ) le ●Data
       t(s so If there is no error, at the LRI64, an empty response frame (Figure 31) is sent back after the
       2-byte CRC (Figure 15)

       c b write cycle, containing no parameters. It just contains:
       du O ●
       ro ) - ●
       Response flags (Table 6)

       P t(s Otherwise, if there is an error, the response frame (Figure 32) contains:
       2-byte CRC (Figure 15)

       te c ●
       le du ●
       Response flags (01h, Table 6)
so ro ●
       Error Code (0Fh, Table 7)

Ob te P Figure 30.2-byte CRC (Figure 15)

       le Request   Write Single Block, request frame format

Obso SOF            Request  Command            UID                  Block        Data    2-Byte   Request

                    Flags    Code                                    Number               CRC      EOF

                    8 bits   8 bits             64 bits              8 bits       8 bits  16 bits

                             21h                                                                   AI09735

       Figure 31.   Write Single Block, response frame format, when Error_Flag is not set

                             Response      Response      2-Byte      Response

                                 SOF       Flags         CRC         EOF

                                           8 bits        16 bits

                                                                                                        AI09736

                                                                                                              35/49
Command  codes                                                                                               LRI64

         Figure   32.  Write Single Block, response frame format, when Error_Flag is set

                            Response       Response      Error       2-Byte   Response

                            SOF            Flags         Code        CRC           EOF

                                           8 bit         8 bits      16 bits

                                           01h           0Fh                                                 AI09737

         Figure   33.  Write Single Block frame exchange between VCD and LRI64

         VCD           SOF  Write Single   EOF

                            Block Request

         VICC                                            SOF         Write Single       EOF  Write sequence when error

                                                     t1              Block Response     PPrroodduucctt((ss)) SOF

         VICC                                                                                Write Single

                                                                                             Block Response  EOF

                                                                 tw           t1

                                                                                                             AI06833B

                  PPrroodduucctt((ss))          -    OObbssoolleettee

                                                -

OObbssoolleettee

36/49
LRI64                                                                                           Command codes

18.5     Get System Info

       When receiving the Get System Info command, the LRI64 send back its information data in

       the response.The Option_Flag is not supported and must be set to 0. The Get System Info

       can be issued in both addressed and non addressed modes.

       The request frame (Figure 26) contains:

       ●   Request flags (Table 3 and Table 4)

       ●   Get System Info command code (2Bh, Table 9)

       ●   Unique ID (Optional)

       ●   2-byte CRC (Figure 15)

         If there is no error, at the LRI64, the response frame (Figure 27) contains:
        t(s) ●
       ●   Response flags (Table 6)

           Information flags set to 0Fh, indicating the four information fields that are present
        uc ●
           (DSFID, AFI, Memory Size, IC Reference)

        d ●
           Unique ID
        Pro t(s) ●
           DSFID value (as written in block 9)

           AFI value (as written in block 8)
         lete uc ●
        ●  Memory size: for the LRI64, there are 15 blocks (0Eh) of 1 byte (00h).
       so rod ●
           IC Reference: only the 6 most significant bits are used. The product code of the LRI64

           is 00 0101b=5d
         b P Otherwise, if there is an error, the response frame (Figure 28) contains:
           2-byte CRC (Figure 15)
         - O te ●
         t(s) ole ●
           Response flags (01h, Table 6)

         s ●
           Error Code (0Fh, Table 7)
         uc Ob Figure 34.
           2-byte CRC (Figure 15)

                Prod t(s) - Request
                Get System Info, request frame format

                           Request      Command           UID           2-Byte    Request
       lete uc SOF
                           Flags        Code                            CRC             EOF

so rod Figure 35.          8 bits       8 bits         64 bits          16 bits

                                        2Bh                                                              AI09738

Ob te P Response Response Information
                Get System Info, response frame format, when Error_Flag is not set

       le 8 bits                        UID       DSFID         AFI     Memory          IC      2-Byte   Response

           SOF  Flags      Flags                                        Size            Ref     CRC      EOF
       o 00h
Obs Figure 36.             8 bits       64 bits   8 bits        8 bits  16 bits         8 bits  16 bits

                           0Fh                                          000Eh     000101xxb              AI09739

                Get System Info, response frame format, when Error_Flag is set

                           Response     Response  Error        2-Byte   Response

                                   SOF  Flags     Code          CRC     EOF

                                        8 bits    8 bits       16 bits

                                        01h       0Fh                                                    AI09740

                                                                                                         37/49
Command  codes                                                                             LRI64

         Figure   37.   Get  System Info frame exchange between VCD and LRI64

                  VCD        SOF  Get System    EOF

                                  Info Request

                  VICC                                   SOF  Get System     EOF

                                                     t1       Info Response

                                                                                  AI09724

                                                   OObbssoolleettee  PPrroodduucctt((ss))

                  PPrroodduucctt((ss))          -

                                                -

OObbssoolleettee

38/49
LRI64                                                                               Maximum rating

19     Maximum rating

       Stressing the device above the rating listed in the absolute maximum ratings table may

       cause permanent damage to the device. These are stress ratings only and operation of the

       device at these or any other conditions above those indicated in the operating sections of

       this specification is not implied. Exposure to absolute maximum rating conditions for

       extended periods may affect device reliability. Refer also to the STMicroelectronics SURE

       Program and other relevant quality documents.

       Table 11.  Absolute maximum ratings

       Symbol                              Parameter                         Min.   Max.           Unit
       bsolete PPrroodduucctt((ss)) 1.
                                               UFDFPN8                       –65    150

       TSTG       Storage temperature          Wafer                                               °C

                                               (kept in its antistatic bag)  15     25

       tSTG       Storage time                 Wafer                                23         months

                                               (kept in its antistatic bag)

       ICC        Supply current on AC0 / AC1                                –20    20             mA

       VMAX       Input voltage on AC0 / AC1                                 –7     7              V

                  Electrostatic discharge             UFDFPN8 (HBM)(2)       –1000  1000           V

       VESD       voltage(1)                          UFDFPN8 (MM)(3)        –100   100            V

       - O te 2.
       Mil. Std. 883 - Method 3015
OObbssoolleettee PPrroodduucctt((ss)) - Obsole 3.
       Human body model.

       Machine model.

                                                                                                   39/49
DC and AC parameters                                                                                  LRI64

20     DC and AC parameters

       This section summarizes the operating and measurement conditions, and the DC and AC

       characteristics of the device. The parameters in the DC and AC characteristic tables that

       follow are derived from tests performed under the measurement conditions summarized in

       the relevant tables. Designers should check that the operating conditions in their circuit

       match the measurement conditions when relying on the quoted parameters.

       Table 12.      Operating conditions

           Symbol                    Parameter                 Min.                 Max.           Unit

       t(s) Figure 38.TA
                      Ambient operating temperature            –20                  85             °C

                      LRI64 synchronous timing, transmit and receive
                                     Product(s) A
                                             B    tRFF  tRFR
                                             lete duc tRFSBL
                                                                              fCC

                              - Obso te Pro tMINCD
       t(s) ole Figure 38 shows an ASK modulated signal, from the VCD to the                AI06680B

       c bs for the AC/DC parameters are:                                     LRI64.  The test condition

       u O ●
       d - ●
           Close coupling condition with tester antenna (1mm)
       Pro t(s) Table 13.
           Gives LRI64 performance on tag antenna

       te c Symbol
                      DC characteristics
    sole rodu VCC
                              Parameter                 Test conditions(1)    Min.    Typ.  Max.       Unit

                  Regulated voltage                                           1.5           3.0          V
b P VRET
O leteICC         Retromodulated induced voltage        ISO10373-7            10                         mV

                                                Read    VCC = 3.0 V                         50           µA

Obso CTUN         Supply current

                                                Write   VCC = 3.0 V                         150          µA

                                                        f=13.56 MHz for W4/1            21               pF

                  Internal tuning capacitor             f=13.56 MHz for W4/2          28.5               pF

                                                        f=13.56 MHz for W4/3            97               pF

       1.  TA = –20 to 85 °C

40/49
LRI64                                                                                   DC and AC parameters

       Table 14.   AC characteristics

       Symbol              Parameter                      Test                    Min.  Typ.    Max.          Unit

                                                          conditions(1),(2)

       fC          External RF signal frequency                              13.553     13.56   13.567        MHz

       MICARRIER   10% carrier modulation index           MI=(A-B)/(A+B)          10            30            %

       tRFR, tRFF  10% rise and fall time                                         0             3.0           µs

       tRFSBL      10% minimum pulse width for                                    7.1           9.44          µs

                   bit

       tJIT        Bit pulse jitter                                               –2            +2            µs

                   Minimum time from carrier
       Productt((ss)) 1.tMINCD                            From H-field min              0.1     1             ms
                   generation to first data

       fSH         Subcarrier frequency high              fC/32                         423.75                kHz

       t1          Time for LRI64 response                4352/fC                 313   320.9   322           µs

       t2          Time between commands                  4224/fC                 309   311.5   314           µs

       tW          Programming time                       93297/fC                              6.88          ms

OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolleettee Produc 2.TA = –20 to 85 °C

       All timing measurements were performed on a reference antenna  with   the  following characteristics:

       External size: 75 mm x 48 mm

       Number of turns: 6

       Width of conductor: 1 mm

       Space between 2 conductors: 0.4 mm

       Value of the tuning capacitor: 28.5 pF (LRI64-W4)

       Value of the coil: 4.3 µH

       Tuning Frequency: 14.4 MHz.

                                                                                                              41/49
Package mechanical data                                                                                        LRI64

21     Package mechanical data

       In order to meet environmental requirements, ST offers the LRI64 in ECOPACK® packages.

       These packages have a Lead-free second-level interconnect. The category of second-level

       interconnect is marked on the package and on the inner box label, in compliance with

       JEDEC Standard JESD97.

       The maximum ratings related to soldering conditions are also marked on the inner box label.

       ECOPACK is an ST trademark. ECOPACK specifications are available at: www.st.com.

       Figure 39.       UFDFPN8 (MLP8) 8-lead ultra thin fine pitch dual flat package no lead

                        2 × 3 mm, package outline

       - Obsolettee PPrroodduucctt((ss)) 1.      D                    e             b

                                                             L3                        L1

                                       E                                               E2

                                                                                       L

                               A

                                                                      D2

                                                           ddd

                                       A1

                                                                                       UFDFPN-01

       ) le Table 15.Drawingis
                        not to scale.

           uct(s Obso SymbolUFDFPN8
                                       (MLP8) 8-lead ultra thin fine  pitch dual       flat package         no lead

                        2 × 3 mm,      package mechanical data

                                           millimeters                                 inches(1)
           Prod t(s) - A
                         Typ               Min          Max           Typ                  Min              Max

                         0.55              0.45         0.6           0.0217           0.0177               0.0236
           te c A1
       le u b            0.02              0            0.05          0.0008               0                0.002
    so rod D
                         0.25              0.2          0.3           0.0098           0.0079               0.0118

b P D2                   2                 1.9          2.1           0.0787           0.0748               0.0827

O teE                    1.6               1.5          1.7           0.063            0.0591               0.0669

       le E2             3                 2.9          3.1           0.1181           0.1142               0.122
    so e
                         0.2               0.1          0.3           0.0079           0.0039               0.0118

Ob L                     0.5               -            -             0.0197               -                -

                         0.45              0.4          0.5           0.0177           0.0157               0.0197

           L1                                           0.15                                                0.0059

           L3                              0.3                                         0.0118

           ddd(2)                          0.08                                        0.0031

       1.  Values in inches are converted from mm and rounded to 4 decimal digits.

       2.  Applied for exposed die paddle and terminals. Exclude embedding part of exposed die paddle from

           measuring.

42/49
LRI64                                                                                              Part numbering

22     Part numbering

       Table 16.    Ordering information scheme

       Example:                                       LRI64                           -  W4  /  2  GE

       Device type

       LRI64

       Package
       ) W4 = 180 µm ± 15 µm unsawn wafer
       t(s SBN18 = 180 µm ± 15 µm bumped and sawn wafer on 8-inch frame
       c MBTG = UFDFPN8 (MLP8), tape & reel packing, ECOPACK®, lead-free,
       du RoHS compliant, Sb2O3-free and TBBA-free(1)
       Pro t(s) Tuning capacitance
       lete uc 1 = 21 pF
       d 2 = 28.5 pF
       so ro 3 = 97 pF
       ) - Ob lete P Customer code given by ST
       t(s o GE = generic product
       c bs xx = customer code after personalization
       rodu ) - O 1.
       The category of second Level Interconnect is marked on the package and on the inner box label, in

       compliance with JEDEC Standard JESD97. The maximum ratings related to soldering conditions are also
       P t(s For a list of available options (speed, package, etc.) or for further information on any aspect
       marked on the inner box label.

OObbssoolleettee Produc of this device, please contact your nearest ST sales office.

                                                                                                              43/49
Algorithm for pulsed slots                                                                            LRI64

Appendix A       Algorithm for pulsed slots

       The following pseudo-code describes how the anticollision could be implemented on the

       VCD, using recursive functions.

       function  push             (mask,     address);       pushes     on  private   stack

       function  pop              (mask,     address);      pops  from      private   stack

       function  pulse_next_pause;                     generates     a   power  pulse

       function  store(LRI64_UID);                     stores     LRI64_UID

       function  poll_loop                (sub_address_size          as     integer)

       ) maskpop
             (mask,               address)
                               t(s ;
             =   address               &     mask;     generates  new    mask

                                  send    the      request
       c send_Request
       du formode=
                 anticollision

                                  (Request_cmd,         mode,     mask      length,   mask   value)
            ro ) pulse_next_pause
             sub_address                  =  0     to  (2^sub_address_size      -    1)
            P t(s if
                 no_collision_is_detected                      ;  LRI64     is  inventoried
                 lete uc store
             then

             d else
                                  (LRI64_UID)
                 so ro push(mask,address)
                               ;  remember         a   collision  was   detected

            b P next
             endif
       ) - O lete if
                 sub_address

            t(s o then
            stack_not_empty                     ;  if  some  collisions     have     been   detected  and
             s poll_loop
       c b last                ;  not   yet
                                                processed,     the   function   calls      itself

            du O endif
                                       (sub_address_size);           recursively      to   process    the

       ro ) - endstored
                               collision

       P t(s main_cycle:
       poll_loop

       te c mask
       le du address=null
so ro push
                            =  null

OObbsolete P end_main_cycle(mask, address)

       poll_loop(sub_address_size)

44/49
LRI64                   C-example to calculate or check the CRC16 according to ISO/IEC 13239

Appendix B           C-example to calculate or check the CRC16

                     according to ISO/IEC 13239

       The cyclic redundancy check (CRC) is calculated on all data contained in a message, from

       the start of the flags through to the end of Data. This CRC is used from VCD to LRI64 and

       from LRI64 to VCD.

       To add extra protection against shifting errors, a further transformation on the calculated

       CRC is made. The One’s Complement of the calculated CRC is the value attached to the

       message for transmission.

       For checking of received messages the 2 CRC bytes are often also included in the re-
OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolleettee PPrroodduucctt((ss)) 22.1
       calculation,  for ease of use. In this case, given the expected value for     the generated CRC is

       the residue   of F0B8h

       Table 17.     CRC definition

                                               CRC definition

          CRC Type   Length              Polynomial                Direction            Preset  Residue

           ISO/IEC      16 bits  X16 + X12 + X5 + 1  = Ox8408      Backward             FFFFh        F0B8h

           13239

       CRC calculation example

       This example in C language illustrates one method of calculating the CRC             on  a given set of

       bytes comprising a message.

       #define       POLYNOMIAL0x8408//        x^16  +    x^12  +     x^5  +      1

       #define       PRESET_VALUE0xFFFF

       #define       CHECK_VALUE0xF0B8

       #define       NUMBER_OF_BYTES4//        Example:      4  data  bytes

       #define       CALC_CRC1

       #define       CHECK_CRC0

       void     main()

       {

           unsigned     int      current_crc_value;

          unsigned      char     array_of_databytes[NUMBER_OF_BYTES                  +  2]  =   {1,  2,  3,

       4,     0x91,  0x39};

           int                   number_of_databytes      =     NUMBER_OF_BYTES;

           int                   calculate_or_check_crc;

           int                   i,  j;

           calculate_or_check_crc        =     CALC_CRC;

       //     calculate_or_check_crc        =  CHECK_CRC;//     This       could        be  an  other

       example

           if   (calculate_or_check_crc        ==    CALC_CRC)

           {

                number_of_databytes         =  NUMBER_OF_BYTES;

           }

                                                                                                         45/49
C-example to calculate or check the CRC16 according to ISO/IEC 13239                                         LRI64

          else          //     check        CRC

          {

                number_of_databytes                     =    NUMBER_OF_BYTES        +   2;

          }

          current_crc_value                 =    PRESET_VALUE;

          for   (i   =     0;     i  <   number_of_databytes;                 i++)

          {

                current_crc_value                    =  current_crc_value           ^   ((unsigned

       int)array_of_databytes[i]);

                for     (j     =     0;  j  <    8;     j++)
                        t(s) if
                {

                               (current_crc_value                  &   0x0001)
                                  c current_crc_value
                        {
       u POLYNOMIAL;
                                                                   =   (current_crc_value     >>    1)   ^
                        rod }
                        P t(s) else
                        {         te c current_crc_value
                        le u }
                so rod }                                           =
                                                                       (current_crc_value     >>    1);

          }- Ob te P if

           t(s) ole {
               (calculate_or_check_crc                         ==  CALC_CRC)

                c bs printf
                current_crc_value                    =  ~current_crc_value;

                du - O //
                               ("Generated              CRC    is  0x%04X\n",       current_crc_value);

       Pro t(s) stream
                     current_crc_value                     is    now   ready    to  be  appended  to    the  data

          te c }//
                     (first          LSByte,         then      MSByte)
       le u else
so rod {             //     check        CRC

b P{            if   (current_crc_value                      ==    CHECK_VALUE)
O te printf
       lecurrent_crc_value);             ("Checked         CRC     is  ok   (0x%04X)\n",

       o}
s else
b{
O printf
                                         ("Checked         CRC     is  NOT  ok  (0x%04X)\n",

       current_crc_value);

                }

           }

       }

46/49
LRI64                                                        Application family identifier (AFI) coding

Appendix C           Application family identifier (AFI) coding

       AFI (application family identifier) represents the type of application targeted by the VCD and

       is used to extract from all the LRI64 present only the LRI64 meeting the required application

       criteria.

       It is programmed by the LRI64 issuer (the purchaser of the LRI64). Once locked, it can not

       be modified.

       The most significant nibble of AFI is used to code one specific or all application families, as

       defined in Table 18.

       The least significant nibble of AFI is used to code one specific or all application subfamilies.
       t(s) Table 18.
       Subfamily codes different from 0 are proprietary.

           c AFI
                     AFI coding(1)
           du most
                     AFI
       ro ) significant
                     least                          Meaning                           Examples / Note
           P t(s nibble
                     significant    LRI64 Devices respond from

                     nibble
           te c 0
           le du x           0
                                    All families and subfamilies        No applicative preselection

           so ro x           0
                                    All subfamilies of family X         Wide applicative preselection

           b P 0             y
                                    Only the Yth subfamily of family X

           - O te 1          y
                                    Proprietary subfamily Y only
           t(s) ole 2
                     0, y           Transport                           Mass transit, bus, airline, etc.

           s 3       0, y
                                    Financial                           IEP, banking, retail, etc.
           uc Ob 4
                     0, y           Identification                      Access Control, etc.

           rod - 5   0, y
                                    Telecommunication                   Public telephony, GSM, etc.
           P t(s) 6
                     0, y           Medical

           te c 7    0, y           Multimedia                          Internet services, etc.

       le du 8       0, y           Gaming

so ro 9              0, y           Data storage                        Portable Files, etc.

b PA                 0, y           Item management
O teB
       ole C         0, y           Express parcels

                     0, y           Postal services

bs D                 0, y           Airline bags

OE                   0, y           RFU

                     0, y           RFU

           F         0, y           RFU

       1.  x and y each represent any single-digit hexadecimal value between 1 and F

                                                                                                          47/49
Revision history                                                                                       LRI64

Revision history

       Table 19.        Document revision history

                  Date  Revision                                    Changes

       27-Aug-2003      1.0       First Issue

       16-Jul-2004      2.0       First public release of full datasheet

       22-Sep-2004      3.0       Values changed for tW, t1 and t2

       11-Jul-2005      4.0       Added MLP package information.

                                  Modified Option_Flag information in Get System Info command and
       uct(s) 19-Feb-20077-Sept-20055.0
                                  added ISO 18000-3 Mode 1 compliance.

                                  Document reformatted. UFDPFN8 package specifications updated (see

                                  Table 15: UFDFPN8 (MLP8) 8-lead ultra thin fine pitch dual flat package

       lete Prodduct(s) 01-Apr-2008no lead
                        6                  2 × 3 mm, package mechanical data). ST offers the LRI64 in

                                  ECOPACK® compliant UFDPFN8 packages.

                                  CTUN value for W4/3 added to Table 13: DC characteristics.

                                  Small text changes.

                                  Small text changes.

OObbssoolleettee PPrroodduucctt((ss)) -- OObbssoolete Pro 28-Aug-2008VESD for MLP package added to Table 11: Absolute maximum ratings.

                        7         UFDFPN8 inch values calculated from millimeters rounded to four

                                  decimal digits (see Table 15: UFDFPN8 (MLP8) 8-lead ultra thin fine

                                  pitch dual flat package no lead   2 × 3 mm, package mechanical data).

                                  LRI64 products are no longer delivered in A1 inlays and A6 and A7

                        8         antennas.

                                  TSTG added for UFDPFN8 package in Table 11: Absolute maximum

                                  ratings. Table 16: Ordering information scheme clarified.

48/49
LRI64

t(s) Information in this document is provided solely in connection with ST products. STMicroelectronics NV and its subsidiaries (“ST”) reserve the
                                         Please Read Carefully:

c right to make changes, corrections, modifications or improvements, to this document, and the products and services described herein at any
u time, without notice.
rod ) All ST products are sold pursuant to ST’s terms and conditions of sale.
P t(s Purchasers are solely responsible for the choice, selection and use of the ST products and services described herein, and ST assumes no
lete uc No license, express or implied, by estoppel or otherwise, to any intellectual property rights is granted under this document. If any part of this
liability whatsoever relating to the choice, selection or use of the ST products and services described herein.

d document refers to any third party products or services it shall not be deemed a license grant by ST for the use of such third party products
so ro or services, or any intellectual property contained therein or considered as a warranty covering the use in any manner whatsoever of such
- Ob te P UNLESS OTHERWISE SET FORTH IN ST’S TERMS AND CONDITIONS OF SALE ST DISCLAIMS ANY EXPRESS OR IMPLIED
third party products or services or any intellectual property contained therein.

) le WARRANTY
t(s o WARRANTIES OF MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE (AND THEIR EQUIVALENTS UNDER THE LAWSWITH
             RESPECT  TO  THE   USE  AND/OR  SALE  OF  ST                         PRODUCTS  INCLUDING            WITHOUT  LIMITATION  IMPLIED
s OF ANY JURISDICTION), OR INFRINGEMENT OF ANY PATENT, COPYRIGHT OR OTHER INTELLECTUAL PROPERTY RIGHT.
c b UNLESS
u O RECOMMENDED, AUTHORIZED OR WARRANTED FOR USE IN MILITARY, AIR CRAFT, SPACE, LIFE SAVING, OR LIFE SUSTAINING
       EXPRESSLY  APPROVED  IN  WRITING  BY  AN  AUTHORIZED                       ST  REPRESENTATIVE,            ST  PRODUCTS  ARE                         NOT
d - APPLICATIONS, NOR IN PRODUCTS OR SYSTEMS WHERE FAILURE OR MALFUNCTION MAY RESULT IN PERSONAL INJURY,
ro ) DEATH, OR SEVERE PROPERTY OR ENVIRONMENTAL DAMAGE. ST PRODUCTS WHICH ARE NOT SPECIFIED AS "AUTOMOTIVE
P t(s GRADE" MAY ONLY BE USED IN AUTOMOTIVE APPLICATIONS AT USER’S OWN RISK.
lete uc Resale of ST products with provisions different from the statements and/or technical features set forth in this document shall immediately void
d any warranty granted by ST for the ST product or service described herein and shall not create or extend in any manner whatsoever, any
so ro liability of ST.
b PST and the ST logo are trademarks or registered trademarks of ST in various countries.
O leteInformation in this document supersedes and replaces all information previously supplied.
ObsoThe ST logo is a registered trademark of STMicroelectronics. All other names are the property of their respective owners.
                                © 2008 STMicroelectronics - All rights reserved

                                     STMicroelectronics group of companies

Australia - Belgium - Brazil - Canada - China - Czech Republic - Finland - France - Germany - Hong Kong - India - Israel - Italy - Japan -

       Malaysia - Malta - Morocco - Singapore - Spain - Sweden - Switzerland - United Kingdom - United States of America

                                             www.st.com

                                                                                                                                                           49/49
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory, Delivery     & Lifecycle Information:

STMicroelectronics:

LRI64-A1S/1GE  LRI64-A6S2U/2GE  LRI64-A1T/1GE  LRI64-SBN18/1GE  LRI64-A7T/2GE  LRI64-W4/1GE

小广播

LRI64-A6S2U-2GE器件购买:

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved