电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

LPC54605J256ET100E

器件型号:LPC54605J256ET100E
器件类别:半导体    嵌入式处理器和控制器   
厂商名称:NXP
厂商官网:https://www.nxp.com
下载文档

器件描述

ARM Microcontrollers - MCU LPC54605J256ET100/TFBGA100///STANDARD MARKING * TR

参数

产品属性属性值
Product AttributeAttribute Value
制造商:
Manufacturer:
NXP
产品种类:
Product Category:
ARM Microcontrollers - MCU
系列:
Series:
LPC546xx
商标:
Brand:
NXP / Freescale

LPC54605J256ET100E器件文档内容

                   LPC546xx

                   32-bit ARM Cortex-M4 microcontroller; up to 512 KB flash and

                   200 kB SRAM; High-speed USB device/host + PHY; Full-speed

                   USB device/host; Ethernet AVB; LCD; EMC; SPIFI; CAN FD,

                   SDIO; SHA; 12-bit 5 Msamples/s ADC; DMIC subsystem

                   Rev. 2.3 — 26 April 2018                                           Product data sheet

1.  General   description

              The LPC546xx is a family of ARM Cortex-M4 based microcontrollers for embedded

              applications featuring a rich peripheral set with very low power consumption and

              enhanced debug features.

              The ARM Cortex-M4 is a 32-bit core that offers system enhancements such as low power

              consumption, enhanced debug features, and a high level of support block integration. The

              ARM Cortex-M4 CPU incorporates a 3-stage pipeline, uses a Harvard architecture with

              separate local instruction and data buses as well as a third bus for peripherals, and

              includes an internal prefetch unit that supports speculative branching. The ARM

              Cortex-M4 supports single-cycle digital signal processing and SIMD instructions. A

              hardware floating-point processor is integrated into the core.

              The LPC546xx family includes up to 512 KB of flash, 200 KB of on-chip SRAM, up to

              16 kB of EEPROM memory, a quad SPI Flash Interface (SPIFI) for expanding program

              memory, one high-speed and one full-speed USB host and device controller, Ethernet

              AVB, LCD controller, Smart Card Interfaces, SD/MMC, CAN FD, an External Memory

              Controller (EMC), a DMIC subsystem with PDM microphone interface and I2S, five

              general-purpose timers, SCTimer/PWM, RTC/alarm timer, Multi-Rate Timer (MRT), a

              Windowed Watchdog Timer (WWDT), ten flexible serial communication peripherals

              (USART, SPI, I2S, I2C interface), Secure Hash Algorithm (SHA), 12-bit 5.0 Msamples/sec

              ADC, and a temperature sensor.

2.  Features  and  benefits

                  ARM Cortex-M4 core (version r0p1):

                    ARM Cortex-M4 processor, running at a frequency of up to 220 MHz.

                    The LPC5460x/61x devices operate at CPU frequencies of up to 180 MHz. The

                   LPC54628 device operates at CPU frequencies of up to 220 MHz.

                    Floating Point Unit (FPU) and Memory Protection Unit (MPU).

                    ARM Cortex-M4 built-in Nested Vectored Interrupt Controller (NVIC).

                    Non-maskable Interrupt (NMI) input with a selection of sources.

                    Serial Wire Debug (SWD) with six instruction breakpoints, two literal comparators,

                   and four watch points. Includes Serial Wire Output and ETM Trace for enhanced

                   debug capabilities, and a debug timestamp counter.

                    System tick timer.
NXP       Semiconductors                                                                                           LPC546xx

                                                                       32-bit ARM Cortex-M4 microcontroller

                      On-chip memory:

                           Up to 512 KB on-chip flash program memory with flash accelerator and 256 byte

                             page erase and write.

                           Up to 200 KB total SRAM consisting of 160 KB contiguous main SRAM and an

                             additional 32 KB SRAM on the I&D buses. 8 KB of SRAM bank intended for USB

                             traffic.

                           16 KB of EEPROM.

                      ROM API support:

                           Flash In-Application Programming (IAP) and In-System Programming (ISP).

                           ROM-based USB drivers (HID, CDC, MSC, and DFU). Flash updates via USB.

                           Booting from valid user code in flash, USART, SPI, and I2C.

                           Legacy, Single, and Dual image boot.

                           OTP API for programming OTP memory.

                           Random Number Generator (RNG) API.

                      Serial interfaces:

                           Flexcomm Interface contains up to ten serial peripherals. Each Flexcomm Interface

                             can be selected by software to be a USART, SPI, or I2C interface. Two Flexcomm

                             Interfaces also include an I2S interface. Each Flexcomm Interface includes a FIFO

                             that supports USART, SPI, and I2S if supported by that Flexcomm Interface. A

                             variety of clocking options are available to each Flexcomm Interface and include a

                             shared fractional baud-rate generator.

                           I2C-bus interfaces support Fast-mode and Fast-mode Plus with data rates of up to

                             1Mbit/s and with multiple address recognition and monitor mode. Two sets of true

                             I2C pads also support High Speed Mode (3.4 Mbit/s) as a slave.

                           Two ISO 7816 Smart Card Interfaces with DMA support.

                           USB 2.0 high-speed host/device controller with on-chip high-speed PHY.

                           USB 2.0 full-speed host/device controller with on-chip PHY and dedicated DMA

                             controller supporting crystal-less operation in device mode.

                           SPIFI with XIP feature uses up to four data lines to access off-chip SPI/DSPI/QSPI

                             flash memory at a much higher rate than standard SPI or SSP interfaces.

                           Ethernet MAC with MII/RMII interface with Audio Video Bridging (AVB) support and

                             dedicated DMA controller.

                           Two CAN FD modules with dedicated DMA controller.

                      Digital peripherals:

                            DMA controller with 30 channels and up to 24 programmable triggers, able to

                             access all memories and DMA-capable peripherals.

                           LCD Controller supporting both Super-Twisted Nematic (STN) and Thin-Film

                             Transistor (TFT) displays. It has a dedicated DMA controller, selectable display

                             resolution (up to 1024 x 768 pixels), and supports up to 24-bit true-color mode.

                           External Memory Controller (EMC) provides support for asynchronous static

                             memory devices such as RAM, ROM and flash, in addition to dynamic memories

                             such as single data rate SDRAM with an SDRAM clock of up to 100 MHz. EMC bus

                             width (bit) on TFBGA180, TFBGA100, and LQFP100 and packages supports up to

                             8/16 data line wide static memory, in addition to dynamic memories, such as,

                             SDRAM (2 banks only) with an SDRAM clock of up to 100 MHz.

                           Secured digital input/output (SD/MMC and SDIO) card interface with DMA support.

LPC546xx                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                           Rev. 2.3 — 26 April 2018                                              2 of 168
NXP Semiconductors                                                                                            LPC546xx

                                                                      32-bit ARM Cortex-M4 microcontroller

                        CRC engine block can calculate a CRC on supplied data using one of three

                          standard polynomials with DMA support.

                        Up to 171 General-Purpose Input/Output (GPIO) pins.

                        GPIO registers are located on the AHB for fast access. The DMA supports GPIO

                          ports.

                        Up to eight GPIOs can be selected as Pin Interrupts (PINT), triggered by rising,

                          falling or both input edges.

                         Two GPIO Grouped Interrupts (GINT) enable an interrupt based on a logical

                          (AND/OR) combination of input states.

                        CRC engine.

                      Analog peripherals:

                        12-bit ADC with 12 input channels and with multiple internal and external trigger

                          inputs and sample rates of up to 5.0 MSamples/sec. The ADC supports two

                          independent conversion sequences.

                        Integrated temperature sensor connected to the ADC.

                      DMIC subsystem including a dual-channel PDM microphone interface, flexible

                       decimators, 16 entry FIFOs, optional DC locking, hardware voice activity detection,

                       and the option to stream the processed output data to I2S.

                      Timers:

                        Five 32-bit general purpose timers/counters, four of which support up to four

                          capture inputs and four compare outputs, PWM mode, and external count input.

                          Specific timer events can be selected to generate DMA requests. The fifth timer

                          does not have external pin connections and may be used for internal timing

                          operations.

                        SCTimer/PWM with 8 input and 10 output functions (including capture and match).

                          Inputs and outputs can be routed to/from external pins and internally to or from

                          selected peripherals. Internally, the SCTimer/PWM supports 10 match/captures, 10

                          events, and 10 states.

                        32-bit Real-time clock (RTC) with 1 s resolution running in the always-on power

                          domain. A timer in the RTC can be used for wake-up from all low power modes

                          including deep power-down, with 1 ms resolution.

                        Multiple-channel multi-rate 24-bit timer (MRT) for repetitive interrupt generation at

                          up to four programmable, fixed rates.

                        Windowed Watchdog Timer (WWDT).

                        Repetitive Interrupt Timer (RIT) for debug time stamping and for general purpose

                          use.

                      Security features:

                        enhanced Code Read Protection (eCRP) to protect user code.

                        OTP memory for ECRP settings, and user application specific data.

                        Secure Hash Algorithm (SHA1/SHA2) module with dedicated DMA controller.

                      Clock generation:

                        12 MHz internal Free Running Oscillator (FRO). This oscillator provides a

                          selectable 48 MHz or 96 MHz output, and a 12 MHz output (divided down from the

                          selected higher frequency) that can be used as a system clock. The FRO is

                          trimmed to 1 % accuracy over the entire voltage and temperature range.

                        External clock input for clock frequencies of up to 25 MHz.

                        Crystal oscillator with an operating range of 1 MHz to 25 MHz.

LPC546xx                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                          Rev. 2.3 — 26 April 2018                                          3 of 168
NXP       Semiconductors                                                                              LPC546xx

                                                                     32-bit ARM Cortex-M4 microcontroller

                           Watchdog Oscillator (WDTOSC) with a frequency range of 6 kHz to 1.5 MHz.

                           32.768 kHz low-power RTC oscillator.

                           System PLL allows CPU operation up to the maximum CPU rate and can run from

                          the main oscillator, the internal FRO, the watchdog oscillator or the 32.768 KHz

                          RTC oscillator.

                           Two additional PLLs for USB clock and audio subsystem.

                           Independent clocks for the SPIFI interface, ADC, USBs, and the audio subsystem.

                           Clock output function with divider.

                           Frequency measurement unit for measuring the frequency of any on-chip or

                          off-chip clock signal.

                      Power control:

                           Programmable PMU (Power Management Unit) to minimize power consumption

                          and to match requirements at different performance levels.

                           Reduced power modes: sleep, deep-sleep, and deep power-down.

                           Wake-up from deep-sleep modes due to activity on the USART, SPI, and I2C

                          peripherals when operating as slaves.

                           Ultra-low power Micro-tick Timer, running from the Watchdog oscillator that can be

                          used to wake up the device from low power modes.

                           Power-On Reset (POR).

                           Brown-Out Detect (BOD) with separate thresholds for interrupt and forced reset.

                      Single power supply 1.71 V to 3.6 V.

                      Power-On Reset (POR).

                      Brown-Out Detect (BOD) with separate thresholds for interrupt and forced reset.

                      JTAG boundary scan supported.

                      128 bit unique device serial number for identification.

                      Operating temperature range 40 °C to +105 °C.

                      Available in TFBGA180, TFBGA100, LQFP208, and LQFP100 packages.

LPC546xx                  All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                         Rev. 2.3 — 26 April 2018                                          4 of 168
NXP Semiconductors                                                                                              LPC546xx

                                                                       32-bit ARM Cortex-M4 microcontroller

3.        Ordering information

Table 1.  Ordering information

Type number         Package

                    Name        Description                                                                     Version

LPC54605J256ET180   TFBGA180    thin fine-pitch ball grid array package; 180 balls; body 12 ´ 12 ´ 0.8 mm       SOT570-3

LPC54605J512ET180   TFBGA180    thin fine-pitch ball grid array package; 180 balls; body 12 ´ 12 ´ 0.8 mm       SOT570-3

LPC54605J256BD100   LQFP100     plastic low profile quad flat package; 100 leads; body 14  14  1.4 mm         SOT407-1

LPC54605J512BD100   LQFP100     plastic low profile quad flat package; 100 leads; body 14  14  1.4 mm         SOT407-1

LPC54605J256ET100   TFBGA100    plastic thin fine-pitch ball grid array package; 100 balls; body 9  9  0.7    SOT926-1

                                mm

LPC54605J512ET100   TFBGA100    plastic thin fine-pitch ball grid array package; 100 balls; body 9  9  0.7    SOT926-1

                                mm

LPC54606J256ET100   TFBGA100    plastic thin fine-pitch ball grid array package; 100 balls; body 9  9  0.7    SOT926-1

                                mm

LPC54606J256BD100   LQFP100     plastic low profile quad flat package; 100 leads; body 14  14  1.4 mm         SOT407-1

LPC54606J256ET180   TFBGA180    thin fine-pitch ball grid array package; 180 balls; body 12 ´ 12 ´ 0.8 mm       SOT570-3

LPC54606J512ET100   TFBGA100    plastic thin fine-pitch ball grid array package; 100 balls; body 9  9  0.7    SOT926-1

                                mm

LPC54606J512BD100   LQFP100     plastic low profile quad flat package; 100 leads; body 14  14  1.4 mm         SOT407-1

LPC54606J512BD208   LQFP208     plastic low profile quad flat package; 208 leads; body 28  28  1.4 mm         SOT459-1

LPC54607J256ET180   TFBGA180    thin fine-pitch ball grid array package; 180 balls; body 12 ´ 12 ´ 0.8 mm       SOT570-3

LPC54607J512ET180   TFBGA180    thin fine-pitch ball grid array package; 180 balls; body 12 ´ 12 ´ 0.8 mm       SOT570-3

LPC54607J256BD208   LQFP208     plastic low profile quad flat package; 208 leads; body 28  28  1.4 mm         SOT459-1

LPC54608J512ET180   TFBGA180    thin fine-pitch ball grid array package; 180 balls; body 12 ´ 12 ´ 0.8 mm       SOT570-3

LPC54608J512BD208   LQFP208     plastic low profile quad flat package; 208 leads; body 28  28  1.4 mm         SOT459-1

LPC54616J256ET180   TFBGA180    thin fine-pitch ball grid array package; 180 balls; body 12 ´ 12 ´ 0.8 mm       SOT570-3

LPC54616J512ET100   TFBGA100    plastic thin fine-pitch ball grid array package; 100 balls; body 9  9  0.7    SOT926-1

                                mm

LPC54616J512BD100   LQFP100     plastic low profile quad flat package; 100 leads; body 14  14  1.4 mm         SOT407-1

LPC54616J512BD208   LQFP208     plastic low profile quad flat package; 208 leads; body 28  28  1.4 mm         SOT459-1

LPC54618J512ET180   TFBGA180    thin fine-pitch ball grid array package; 180 balls; body 12 ´ 12 ´ 0.8 mm       SOT570-3

LPC54618J512BD208   LQFP208     plastic low profile quad flat package; 208 leads; body 28  28  1.4 mm         SOT459-1

LPC54628J512ET180   TFBGA180    thin fine-pitch ball grid array package; 180 balls; body 12 ´ 12 ´ 0.8 mm       SOT570-3

LPC546xx                            All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                           Rev. 2.3 — 26 April 2018                                           5 of 168
NXP Semiconductors                                                                                                                                                  LPC546xx

                                                                                                                    32-bit                ARM  Cortex-M4 microcontroller

                    3.1  Ordering options

Table 2.     Ordering options

Type number              Package Name  Frequency/MHz  Flash/kB  SRAM/kB  FS USB  HS USB  Ethernet AVB  Classic CAN                CAN FD  LCD  Flexcomm  Interface  EMC data bus  width (bit)  GPIO  SHA

LPC54628 devices (HS/FS USB, Ethernet, CAN FD, CAN 2.0, LCD, SHA)

LPC54628J512ET180        TFBGA180      220            512       200      yes     yes     yes           yes                        yes     yes  10                   8/16                       145   yes

LPC54618 devices (HS/FS USB, Ethernet, CAN FD, CAN 2.0, LCD)

LPC54618J512ET180        TFBGA180      180            512       200      yes     yes     yes           yes                        yes     yes  10                   8/16                       145   no

LPC54618J512BD208        LQFP208       180            512       200      yes     yes     yes           yes                        yes     yes  10                   8/16/32                    171   no

LPC54616 devices (HS/FS USB, Ethernet, CAN FD, CAN 2.0)

LPC54616J256ET180        TFBGA180      180            256       136      yes     yes     yes           yes                        yes     no   10                   8/16                       145   no

LPC54616J512BD208        LQFP208       180            512       200      yes     yes     yes           yes                        yes     no   10                   8/16/32                    171   no

LPC54616J512ET100        TFBGA100      180            512       200      yes     yes     yes           yes                        yes     no   9                    8/16                       64    no

LPC54616J512BD100        LQFP100       180            512       200      yes     yes     yes           yes                        yes     no   9                    8/16                       64    no

LPC54608 devices (HS/FS USB, Ethernet, CAN 2.0, LCD)

LPC54608J512ET180        TFBGA180      180            512       200      yes     yes     yes           yes                        no      yes  10                   8/16                       145   no

LPC54608J512BD208        LQFP208       180            512       200      yes     yes     yes           yes                        no      yes  10                   8/16/32                    171   no

LPC54607 devices (HS/FS USB, LCD)

LPC54607J256ET180        TFBGA180      180            256       136      yes     yes     no            no                         no      yes  10                   8/16                       145   no

LPC54607J512ET180        TFBGA180      180            512       200      yes     yes     no            no                         no      yes  10                   8/16                       145   no

LPC54607J256BD208        LQFP208       180            256       136      yes     yes     no            no                         no      yes  10                   8/16/32                    171   no

LPC54606 devices (HS/FS USB, Ethernet, CAN 2.0)

LPC54606J256ET180        TFBGA180      180            256       136      yes     yes     yes           yes                        no      no   10                   8/16                       145   no

LPC54606J512BD208        LQFP208       180            512       200      yes     yes     yes           yes                        no      no   10                   8/16/32                    171   no

LPC54606J256ET100        TFBGA100      180            256       136      yes     yes     yes           yes                        no      no   9                    8/16                       64    no

LPC54606J512ET100        TFBGA100      180            512       200      yes     yes     yes           yes                        no      no   9                    8/16                       64    no

LPC54606J256BD100        LQFP100       180            256       136      yes     yes     yes           yes                        no      no   9                    8/16                       64    no

LPC54606J512BD100        LQFP100       180            512       200      yes     yes     yes           yes                        no      no   9                    8/16                       64    no

LPC54605 devices (HS/FS USB)

LPC54605J256ET180        TFBGA180      180            256       136      yes     yes     no            no                         no      no   10                   8/16                       145   no

LPC54605J512ET180        TFBGA180      180            512       200      yes     yes     no            no                         no      no   10                   8/16                       145   no

LPC54605J256BD100        LQFP100       180            256       136      yes     yes     no            no                         no      no   9                    8/16                       64    no

LPC54605J512BD100        LQFP100       180            512       200      yes     yes     no            no                         no      no   9                    8/16                       64    no

LPC54605J256ET100        TFBGA100      180            256       136      yes     yes     no            no                         no      no   9                    8/16                       64    no

LPC54605J512ET100        TFBGA100      180            512       200      yes     yes     no            no                         no      no   9                    8/16                       64    no

LPC546xx                                              All information provided in this document is subject to legal disclaimers.               © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                              Rev. 2.3 — 26 April 2018                                                                                                             6 of 168
NXP Semiconductors                                                                                                                    LPC546xx

                                                                                       32-bit ARM                         Cortex-M4 microcontroller

4.        Marking

          Terminal 1 index area

                                                                                                                       n

                                                                                    Terminal 1 index area                 1

                                           aaa-025721                                                                                 aaa-011231

Fig 1.    TFBGA180 and TFBGA100            package markings         Fig  2.         LQFP208 package                       marking

                                                                                 n

                                                          Terminal 1 index area     1

                                                                                                                          aaa-029374

                                 Fig 3.    LQFP100 package marking

                                 The LPC546xx TFBGA180 and TFBGA100 packages have the following top-side

                                 marking:

                                 •  First line: LPC546xxJyyy

                                    –    yyy: flash size

                                 •  Second line: ET180 or ET100

                                 •  Third line: xxxxxxxxxxxx

                                 •  Fourth line: xxxyywwx[R]x

                                    –    yyww: Date code with yy = year and ww = week.

                                    –    xR = boot code version and device revision.

                                 The LPC546xx LQFP208 and LQFP100 packages have the following top-side marking:

                                 •  First line: LPC546xxJyyy

                                    –    yyy: flash size

                                 •  Second line: BD208 or BD100

                                 •  Third line: xxxxxxxxxxxx

                                 •  Fourth line: xxxyywwx[R]x

LPC546xx                                   All information provided in this document is subject to legal disclaimers.        © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                        Rev. 2.3 — 26 April 2018                                                                7 of 168
NXP Semiconductors                                                                                           LPC546xx

                                                           32-bit ARM Cortex-M4 microcontroller

                         –  yyww: Date code with yy = year and ww = week.

                         –  xR = Boot code version and device revision.

Table 3.  Device revision table

Revision identifier (R)          Revision description

1A                               Initial device revision with Boot ROM version 19.1

LPC546xx                         All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet               Rev. 2.3 — 26 April 2018                                                    8 of 168
NXP Semiconductors                                                                                   LPC546xx

                                                   32-bit ARM Cortex-M4 microcontroller

5.        Block diagram

                    Figure 4 shows the LPC546xx block diagram. In this figure, orange shaded blocks support

                    general purpose DMA and yellow shaded blocks include dedicated DMA control.

LPC546xx                 All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet       Rev. 2.3 — 26 April 2018                                                    9 of 168
NXP Semiconductors                                                                                                                                                                            LPC546xx

                                                                                                                                        32-bit ARM Cortex-M4 microcontroller

                                 JTAG test and                                            FS USB

                 ISP access      boundary scan                ethernet     LCD               bus or       SDIO          CAN

                      port          interface               PHY interface  panel          transceiver   interface   interface                                                Xtalin  Xtalout  RST

          DEBUG INTERFACE                      GENERAL      ETHERNET       LCD            USB 2.0                                                                      CLOCK GENERATION,

                                               PURPOSE        10/100                         HOST/                  CAN     CAN        SHA                  clocks           POWER CONTROL,                    CLK

          ARM CORTEX-M4                         DMA           MAC          PANEL          DEVICE          SDIO      FD        FD                            and              AND OTHER                         OUT

                 WITH FPU/MPU            CONTROLLER           +AVB         INTERFACE      H          D                                                      controls         SYSTEM FUNCTIONS

                 I-code     D-code  system                                                                                                                  internal   VOLTAGE REGULATOR                       Vdd

                 bus        bus     bus                                                                                                                     power

                                                                                                                                                            BOOT ROM                          HS USB           HS USB

                                                                                                                                                                      64 kB                   PHY              bus

                                                                                                                                                                      FLASH

                                                                                                                                                                      INTERFACE               FLASH

                                                                                                                                                                      AND                     512 MB

                                                                                                                                                            ACCELERATOR

                                                                                                                                                                      SRAM

                                                                                                                                                                      32 kB

                                                                                                                                                            SPI FLASH                                          SPIFI

                                                                                                                                                            INTERFACE

                                                                                                                                                                      SRAM

                                                                                                                                                                      64 kB

                                                                                                                                                                      SRAM

                                                                                                                                                                      32 kB

          MULTILAYER

                 AHB MATRIX                                                                                                                                           SRAM

                                                                                                                                                                      32 kB

                                                                                                                                                                      SRAM

                                                                                                                                                                      32 kB

                                                                                                                    SHA SLAVE          FS USB               HS USB                            12b ADC          ADC

                                                                                                                   INTERFACE           HOST                 HOST                              12-CH            inputs

                                                                                                                                   REGISTERS                REGISTERS

                                                                                                                    EEPROM         USB RAM                            POLYFUSE OTP            TEMP

                                                                                                                   UP TO 16 kB    INTERFACE                                  256 b            SENSOR

                                                                                                                                       SRAM

                                                                                                                                       8 kB                                                                    D[31:0]

                                                                                                                                                                      STATIC/DYNAMIC EXT                       A[25:0]

                                                                                                                                                                      MEMORY CONTROLLER                        control

                                                                                                                                       HS GPIO                                                                 GPIO

                                                                                                                                       0-5

                                                              SPIFI                EMC               DMA            LCD                FS USB               SCTimer/         FlexComms 0-4

                                                              REGISTERS    REGISTERS         REGISTERS             REGISTERS           DEVICE               PWM              -UARTs 0-4 - I2Cs 0-4

                                                                                                                                  REGISTERS                                  -SPI0s 0-4

                                                              CAN 0                CAN 1     ETHERNET               HS USB         CRC                      SDIO             FlexComms 5-9

                                                              REGISTERS    REGISTERS         REGISTERS              DEVICE        ENGINE                    REGISTERS        -UARTs 5-9

                                                                                                                   REGISTERS                                                 -SPI0s 5-9

                                                                                                                                       AUDIO SUBSYS                          -I2Cs 5-9 - I2Ss 0,1

                                    APB slave group 0                      AHB TO                                                                   D-MIC,

                                                                           APB BRIDGE                                                  DECIMATOR, ETC

                                 SYSTEM CONTROL                                                      ASYNC AHB TO                                                     APB slave group 2

                                                                                                        APB BRIDGE                                          SYSTEM CONTROL (async regs)

                                 I/O CONFIGURATION

                                                                                             AHB TO                                                                 2 x 32-BIT TIMERS (T3, 4)

                             GPIO GLOBAL INTRPTS (0, 1)                                   APB BRIDGE               APB slave group 1

                             GPIO INTERRUPT CONTROL                                                       PMU REGS (+BB, PVT)

                            PERIPH INPUT MUX SELECTS                                                               32-BIT TIMERS (T2)

                                 2 x 32-BIT TIMERS (T0, 1)                                                               RIT

                                 MULTI-RATE TIMER                                                               FLASH 0 REGISTERS

                                 EEPROM REGISTERS                                                                  2 x SMARTCARDS

                                    OTP CONTROLLER                                                        RANDOM NUMBER GEN

                 WATCHDOG                WINDOWED WDT                                                                                               RTC ALARM                RTC POWER

                      OSC                                                                                                                                                            DOMAIN

                                                                                                                                                    REAL TIME                DIVIDER          32 kHz

                                    MICRO TICK TIMER                                                                                                CLOCK                                     Osc

          Note:

          - Orange shaded blocks support Gen. Purpose DMA.

          - Yellow shaded blocks include dedicated DMA Ctrl.                                                                                                                                       aaa-029364

Fig 4.    LPC546xx Block diagram

LPC546xx                                                                All information provided in this document is subject to legal disclaimers.                           © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                 Rev. 2.3 — 26 April 2018                                                                                                             10 of 168
NXP Semiconductors                                                                                                                  LPC546xx

                                                                                          32-bit ARM Cortex-M4 microcontroller

6.        Pinning information

                    6.1  Pinning

                                                   ball A1

                                                   index area

                                                               1     2  3  4  5     6  7  8                   9  10 11 12 13 14

                                                            A

                                                            B

                                                            C

                                                            D

                                                            E

                                                            F

                                                            G

                                                            H

                                                            J

                                                            K

                                                            L

                                                            M

                                                            N

                                                            P

                                                                                                                       aaa-026026

                                                                           Transparent top view

                         Fig 5.   TFBGA  180  Pin  configuration

                                                   ball A1

                                                   index area

                                                                  1     2  3     4     5  6                      7  8  9  10

                                                            A

                                                            B

                                                            C

                                                            D

                                                            E

                                                            F

                                                            G

                                                            H

                                                            J

                                                            K

                                                                                                              002aaf723-m-lpc5460x

                                                                           Transparent top view

                         Fig 6.   TFBGA  100  Pin  configuration

LPC546xx                          All information provided in this document is subject to legal disclaimers.                  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                            Rev. 2.3 — 26 April 2018                                                              11 of 168
NXP       Semiconductors                                                                                                      LPC546xx

                                                                                                        32-bit ARM            Cortex-M4 microcontroller

                                                                    208                                           157

                                                         1                                                             156

                                                         52                                                            105

                                                                    53                                            104

                                                                                                                  aaa-026027

                    Fig   7.  LQFP  208  Pin         configuration

                                                         100                                        76

                                                     1                                                            75

                                                     25                                                           51

                                                         26                                         50

                                                                                                        002aad945--lpc5460x

                    Fig   8.  LQFP  100  Pin         configuration

LPC546xx                            All information  provided in this document is subject to legal  disclaimers.              © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                   Rev. 2.3 — 26 April 2018                                                 12 of 168
NXP Semiconductors                                                                                                                                           LPC546xx

                                                                                                                                    32-bit ARM Cortex-M4 microcontroller

                    6.2                  Pin description

                                         On the LPC546xx, digital pins are grouped into several ports. Each digital pin can support

                                         several different digital functions (including General Purpose I/O (GPIO)) and an

                                         additional analog function.

Table 4.  Pin description

Symbol                   100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                         208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO0_0              C4                   D6              196            93             [2]  PU               I/O   PIO0_0 — General-purpose digital input/output pin.

                                                                                                                   Remark: In ISP mode, this pin is set to the Flexcomm 3 SPI

                                                                                                                   SCK function.

                                                                                                             I     CAN1_RD — Receiver input for CAN 1.

                                                                                                             I/O   FC3_SCK — Flexcomm 3: USART or SPI clock.

                                                                                                             O     CTimer_MAT0 — Match output 0 from Timer 0.

                                                                                                             I     SCT0_GPI0 — Pin input 0 to SCTimer/PWM.

                                                                                                             O     PDM0_CLK — Clock for PDM interface 0, for digital

                                                                                                                   microphone.

PIO0_1              A1                   A1              207            100            [2]  PU               I/O   PIO0_1 — General-purpose digital input/output pin.

                                                                                                                   Remark: In ISP mode, this pin is set to the Flexcomm 3 SPI

                                                                                                                   SSEL0 function.

                                                                                                             O     CAN1_TD — Transmitter output for CAN 1.

                                                                                                             I/O   FC3_CTS_SDA_SSEL0 — Flexcomm 3: USART

                                                                                                                   clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                             I     CT0_CAP0 — Capture input 0 to Timer 0.

                                                                                                             I     SCT0_GPI1 — Pin input 1 to SCTimer/PWM.

                                                                                                             I     PDM0_DATA — Data for PDM interface 0 (digital

                                                                                                                   microphone).

PIO0_2/             A7                   E9              174            83             [2]  PU               I/O   PIO0_2 — General-purpose digital input/output pin. In

TRST                                                                                                               boundary scan mode: TRST (Test Reset).

                                                                                                                   Remark: In ISP mode, this pin is set to the Flexcomm 3 SPI

                                                                                                                   MISO function.

                                                                                                             I/O   FC3_TXD_SCL_MISO — Flexcomm 3: USART transmitter,

                                                                                                                   I2C clock, SPI master-in/slave-out data.

                                                                                                             I     CT0_CAP1 — Capture input 1 to Timer 0.

                                                                                                             O     SCT0_OUT0 — SCTimer/PWM output 0.

                                                                                                             I     SCT0_GPI[2] — Pin input 2 to SCTimer/PWM.

                                                                                                             I/O   EMC_D[0] — External Memory interface data [0].

LPC546xx                                                                All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                          Rev. 2.3 — 26 April 2018                                                      13 of 168
NXP Semiconductors                                                                                                                                             LPC546xx

                                                                                                                                      32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO0_3/             A6              A10             178            85             [2]          PU               I/O   PIO0_3 — General-purpose digital input/output pin. In

TCK                                                                                                                   boundary scan mode: TCK (Test Clock In).

                                                                                                                      Remark: In ISP mode, this pin is set to the Flexcomm 3 SPI

                                                                                                                      MOSI function.

                                                                                                                I/O   FC3_RXD_SDA_MOSI — Flexcomm 3: USART receiver, I2C

                                                                                                                      data I/O, SPI master-out/slave-in data.

                                                                                                                O     CT0_MAT1 — Match output 1 from Timer 0.

                                                                                                                O     SCT0_OUT1 — SCTimer/PWM output 1.

                                                                                                                I     SCT0_GPI3 — Pin input 3 to SCTimer/PWM.

                                                                                                                      R — Reserved.

                                                                                                                I/O   EMC_D[1] — External Memory interface data [1].

PIO0_4/             B6              C8              185            87             [2]          PU               I/O   PIO0_4 — General-purpose digital input/output pin. In

TMS                                                                                                                   boundary scan mode: TMS (Test Mode Select).

                                                                                                                      Remark: The state of this pin at Reset in conjunction with

                                                                                                                      PIO0_5 and PIO0_6 will determine the boot source for the part

                                                                                                                      or if ISP handler is invoked. See the Boot Process chapter in

                                                                                                                      UM10912 for more details.

                                                                                                                I     CAN0_RD — Receiver input for CAN 0.

                                                                                                                I/O   FC4_SCK — Flexcomm 4: USART or SPI clock.

                                                                                                                I     CT3_CAP0 — Capture input 0 to Timer 3.

                                                                                                                I     SCT0_GPI4 — Pin input 4 to SCTimer/PWM.

                                                                                                                      R — Reserved.

                                                                                                                I/O   EMC_D[2] — External Memory interface data [2].

                                                                                                                O     ENET_MDC — Ethernet management data clock.

PIO0_5/             A5              E7              189            89             [2]          PU               I/O   PIO0_5 — General-purpose digital input/output pin.

TDI                                                                                                                   In boundary scan mode: TDI (Test Data In).

                                                                                                                      Remark: The state of this pin at Reset in conjunction with

                                                                                                                      PIO0_4 and PIO0_6 will determine the boot source for the part

                                                                                                                      or if ISP handler is invoked. See the Boot Process chapter in

                                                                                                                      UM10912 for more details.

                                                                                                                O     CAN0_TD —       Transmitter output for CAN 0.

                                                                                                                I/O   FC4_RXD_SDA_MOSI — Flexcomm 4: USART receiver, I2C

                                                                                                                      data I/O, SPI master-out/slave-in data.

                                                                                                                O     CT3_MAT0 — Match output 0 from Timer 3.

                                                                                                                I     SCT0_GPI5 — Pin input 5 to SCTimer/PWM.

                                                                                                                      R — Reserved.

                                                                                                                I/O   EMC_D[3] — External Memory interface data [3].

                                                                                                                I/O   ENET_MDIO — Ethernet management data I/O.

LPC546xx                                                           All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                      14 of 168
NXP Semiconductors                                                                                                                                             LPC546xx

                                                                                                                                     32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO0_6/             A4              A5              191            90             [2]          PU               I/O   PIO0_6 — General-purpose digital input/output pin. In

TDO                                                                                                                   boundary scan mode: TDO (Test Data Out).

                                                                                                                      Remark: The state of this pin at Reset in conjunction with

                                                                                                                      PIO0_4 and PIO0_5 will determine the boot source for the part

                                                                                                                      or if ISP handler is invoked. See the Boot Process chapter in

                                                                                                                      UM10912 for more details.

                                                                                                                I/O   FC3_SCK — Flexcomm 3: USART or SPI clock.

                                                                                                                I     CT3_CAP1 — Capture input 1 to Timer 3.

                                                                                                                O     CT4_MAT0 — Match output 0 from Timer 4.

                                                                                                                I     SCT0_GPI6 — Pin input 6 to SCTimer/PWM.

                                                                                                                      R — Reserved.

                                                                                                                I/O   EMC_D[4] — External Memory interface data [4].

                                                                                                                I     ENET_RX_DV — Ethernet receive data valid.

PIO0_7              F9              H12             125            61             [2]          PU               I/O   PIO0_7 — General-purpose digital input/output pin.

                                                                                                                I/O   FC3_RTS_SCL_SSEL1 — Flexcomm 3: USART

                                                                                                                      request-to-send, I2C clock, SPI slave select 1.

                                                                                                                O     SD_CLK — SD/MMC clock.

                                                                                                                I/O   FC5_SCK — Flexcomm 5: USART or SPI clock.

                                                                                                                I/O   FC1_SCK — Flexcomm 1: USART or SPI clock.

                                                                                                                O     PDM1_CLK — Clock for PDM interface 1, for digital

                                                                                                                      microphone.

                                                                                                                I/O   EMC_D[5] — External Memory interface data [5].

                                                                                                                I     ENET_RX_CLK — Ethernet Receive Clock (MII interface) or

                                                                                                                      Ethernet Reference Clock (RMII interface).

PIO0_8              E9              H10             133            64             [2]          PU               I/O   PIO0_8 — General-purpose digital input/output pin.

                                                                                                                I/O   FC3_SSEL3 — Flexcomm 3: SPI slave select 3.

                                                                                                                I/O   SD_CMD — SD/MMC card command I/O.

                                                                                                                I/O   FC5_RXD_SDA_MOSI — Flexcomm 5: USART receiver, I2C

                                                                                                                      data I/O, SPI master-out/slave-in data.

                                                                                                                O     SWO — Serial Wire Debug trace output.

                                                                                                                I     PDM1_DATA — Data for PDM interface 1 (digital

                                                                                                                      microphone).

                                                                                                                I/O   EMC_D[6] — External Memory interface data [6].

LPC546xx                                                           All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                      15 of 168
NXP Semiconductors                                                                                                                                              LPC546xx

                                                                                                                                     32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO0_9              E10             G12             136            65             [2]          PU               I/O   PIO0_9 — General-purpose digital input/output pin.

                                                                                                                I/O   FC3_SSEL2 — Flexcomm 3: SPI slave select 2.

                                                                                                                O     SD_POW_EN — SD/MMC card power enable.

                                                                                                                I/O   FC5_TXD_SCL_MISO — Flexcomm 5: USART transmitter,

                                                                                                                      I2C clock, SPI master-in/slave-out data.

                                                                                                                      R — Reserved.

                                                                                                                I/O   SCI1_IO — SmartCard Interface 1 data I/O.

                                                                                                                I/O   EMC_D[7] — External Memory interface data [7].

PIO0_10/            J1              P2              50             23             [4]          PU               I/O;  PIO0_10/ADC0_0 — General-purpose digital input/output pin.

ADC0_0                                                                                                          AI    ADC input channel 0 if the DIGIMODE bit is set to 0 in the

                                                                                                                      IOCON register for this pin.

                                                                                                                I/O   FC6_SCK — Flexcomm 6: USART, SPI, or I2S clock.

                                                                                                                I     CT2_CAP2 — Capture input 2 to Timer 2.

                                                                                                                O     CT2_MAT0 — Match output 0 from Timer 2.

                                                                                                                I/O   FC1_TXD_SCL_MISO — Flexcomm 1: USART transmitter,

                                                                                                                      I2C clock, SPI master-in/slave-out data.

                                                                                                                      R — Reserved.

                                                                                                                O     SWO — Serial Wire Debug trace output.

PIO0_11/            K1              L3              51             24             [4]          PU               I/O;  PIO0_11/ADC0_1 — General-purpose digital input/output pin.

ADC0_1                                                                                                          AI    ADC input channel 1 if the DIGIMODE bit is set to 0 in the

                                                                                                                      IOCON register for this pin.

                                                                                                                I/O   FC6_RXD_SDA_MOSI_DATA — Flexcomm 6: USART

                                                                                                                      receiver, I2C data I/O, SPI master-out/slave-in data, I2S data

                                                                                                                      I/O.

                                                                                                                O     CT2_MAT2 — Match output 2 from Timer 2.

                                                                                                                I     FREQME_GPIO_CLK_A — Frequency Measure pin clock

                                                                                                                      input A.

                                                                                                                      R — Reserved.

                                                                                                                      R — Reserved.

                                                                                                                I     SWCLK — Serial Wire Debug clock. This is the default

                                                                                                                      function after booting.

LPC546xx                                                           All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                     16 of 168
NXP Semiconductors                                                                                                                                              LPC546xx

                                                                                                                                      32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO0_12/            J2              M3              52             25             [4]          PU               I/O;  PIO0_12/ADC0_2 — General-purpose digital input/output pin.

ADC0_2                                                                                                          AI    ADC input channel 2 if the DIGIMODE bit is set to 0 in the

                                                                                                                      IOCON register for this pin.

                                                                                                                I/O   FC3_TXD_SCL_MISO — Flexcomm 3: USART transmitter,

                                                                                                                      I2C clock, SPI master-in/slave-out data.

                                                                                                                      R — Reserved.

                                                                                                                I     FREQME_GPIO_CLK_B — Frequency Measure pin clock

                                                                                                                      input B.

                                                                                                                I     SCT0_GPI7 — Pin input 7 to SCTimer/PWM.

                                                                                                                      R — Reserved.

                                                                                                                I/O   SWDIO — Serial Wire Debug I/O. This is the default function

                                                                                                                      after booting.

PIO0_13             C10             F11             141            67             [3]          Z                I/O   PIO0_13 — General-purpose digital input/output pin.

                                                                                                                      Remark: In ISP mode, this pin is set to the Flexcomm 1 I2C

                                                                                                                      SDA function.

                                                                                                                I/O   FC1_CTS_SDA_SSEL0 — Flexcomm 1: USART

                                                                                                                      clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                                I     UTICK_CAP0 — Micro-tick timer capture input 0.

                                                                                                                I     CT0_CAP0 — Capture input 0 to Timer 0.

                                                                                                                I     SCT0_GPI0 — Pin input 0 to SCTimer/PWM.

                                                                                                                      R — Reserved.

                                                                                                                      R — Reserved.

                                                                                                                I     ENET_RXD0 — Ethernet receive data 0.

PIO0_14             D9              E13             144            69             [3]          Z                I/O   PIO0_14 — General-purpose digital input/output pin.

                                                                                                                      Remark: In ISP mode, this pin is set to the Flexcomm 1 I2C

                                                                                                                      SCL function.

                                                                                                                I/O   FC1_RTS_SCL_SSEL1 — Flexcomm 1: USART

                                                                                                                      request-to-send, I2C clock, SPI slave select 1.

                                                                                                                I     UTICK_CAP1 — Micro-tick timer capture input 1.

                                                                                                                I     CT0_CAP1 — Capture input 1 to Timer 0.

                                                                                                                I     SCT0_GPI1 — Pin input 1 to SCTimer/PWM.

                                                                                                                      R — Reserved.

                                                                                                                      R — Reserved.

                                                                                                                I     ENET_RXD1 — Ethernet receive data 1.

LPC546xx                                                           All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                    17 of 168
NXP Semiconductors                                                                                                                                              LPC546xx

                                                                                                                                       32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO0_15/            K2              L4              53             26             [4]          PU               I/O;  PIO0_15/ADC0_3 — General-purpose digital input/output pin.

ADC0_3                                                                                                          AI    ADC input channel 3 if the DIGIMODE bit is set to 0 in the

                                                                                                                      IOCON register for this pin.

                                                                                                                I/O   FC6_CTS_SDA_SSEL0 — Flexcomm 6: USART

                                                                                                                      clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                                I     UTICK_CAP2 — Micro-tick timer capture input 2.

                                                                                                                I     CT4_CAP0 — Capture input 4 to Timer 0.

                                                                                                                O     SCT0_OUT2 — SCTimer/PWM output 2.

                                                                                                                      R — Reserved.

                                                                                                                O     EMC_WEN        — External memory interface Write Enable

                                                                                                                      (active low).

                                                                                                                O     ENET_TX_EN —     Ethernet transmit enable (RMII/MII

                                                                                                                      interface).

PIO0_16/            H3              M4              54             27             [4]          PU               I/O;  PIO0_16/ADC0_4 — General-purpose digital input/output pin.

ADC0_4                                                                                                          AI    ADC input channel 4 if the DIGIMODE bit is set to 0 in the

                                                                                                                      IOCON register for this pin.ws

                                                                                                                I/O   FC4_TXD_SCL_MISO — Flexcomm 4: USART transmitter,

                                                                                                                      I2C clock, SPI master-in/slave-out data.

                                                                                                                O     CLKOUT — Output of the CLKOUT function.

                                                                                                                I     CT1_CAP0 — Capture input 0 to Timer 1.

                                                                                                                      R — Reserved.

                                                                                                                      R — Reserved.

                                                                                                                O     EMC_CSN[0] — External memory interface static chip select

                                                                                                                      0 (active low).

                                                                                                                O     ENET_TXD0 — Ethernet transmit data 0.

PIO0_17             B10             E14             146            70             [2]          PU               I/O   PIO0_17 — General-purpose digital input/output pin.

                                                                                                                I/O   FC4_SSEL2 — Flexcomm 4: SPI slave select 2.

                                                                                                                I     SD_CARD_DET_N — SD/MMC card detect (active low).

                                                                                                                I     SCT0_GPI7 — Pin input 7 to SCTimer/PWM.

                                                                                                                O     SCT0_OUT0 — SCTimer/PWM output 0.

                                                                                                                      R — Reserved.

                                                                                                                O     EMC_OEN — External memory interface output enable

                                                                                                                      (active low)

                                                                                                                O     ENET_TXD1 — Ethernet transmit data 1.

LPC546xx                                                           All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                        18 of 168
NXP Semiconductors                                                                                                                                          LPC546xx

                                                                                                                                      32-bit ARM Cortex-M4 microcontroller

Table 4.      Pin description …continued

Symbol               100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                     208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO0_18              C9              C14             150            72             [2]          PU               I/O   PIO0_18 — General-purpose digital input/output pin.

                                                                                                                 I/O   FC4_CTS_SDA_SSEL0 — Flexcomm 4: USART

                                                                                                                       clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                                 I     SD_WR_PRT — SD/MMC write protect.

                                                                                                                 O     CT1_MAT0 — Match output 0 from Timer 1.

                                                                                                                 O     SCT0_OUT1 — SCTimer/PWM output 1.

                                                                                                                 O     SCI1_SCLK —    SmartCard Interface 1 clock.

                                                                                                                 O     EMC_A[0] — External memory interface address 0.

PIO0_19              C5              C6              193            91             [2]          PU               I/O   PIO0_19 — General-purpose digital input/output pin.

                                                                                                                 I/O   FC4_RTS_SCL_SSEL1 — Flexcomm 4: USART

                                                                                                                       request-to-send, I2C clock, SPI slave select 1.

                                                                                                                 I     UTICK_CAP0 — Micro-tick timer capture input 0.

                                                                                                                 O     CT0_MAT2 — Match output 2 from Timer 0.

                                                                                                                 O     SCT0_OUT2 — SCTimer/PWM output 2.

                                                                                                                       R — Reserved.

                                                                                                                 O     EMC_A[1] — External memory interface address 1.

                                                                                                                 I/O   FC7_TXD_SCL_MISO_WS — Flexcomm 7: USART

                                                                                                                       transmitter, I2C clock, SPI master-in/slave-out data I/O, I2S

                                                                                                                       word-select/frame.

PIO0_20              C8              D13             153            74             [2]          PU               I/O   PIO0_20 — General-purpose digital input/output pin.

                                                                                                                 I/O   FC3_CTS_SDA_SSEL0 — Flexcomm 3: USART

                                                                                                                       clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                                 O     CT1_MAT1 — Match output 1 from Timer 1.

                                                                                                                 I     CT3_CAP3 — Capture input 3 to Timer 3.

                                                                                                                 I     SCT0_GPI2 — Pin input 2 to SCTimer/PWM.

                                                                                                                 I/O   SCI0_IO — SmartCard Interface 0 data I/O.

                                                                                                                 O     EMC_A[2] — External memory interface address 2.

                                                                                                                 I/O   FC7_RXD_SDA_MOSI_DATA — Flexcomm 7: USART

                                                                                                                       receiver, I2C data I/O, SPI master-out/slave-in data, I2S data

                                                                                                                       I/O.

PIO0_21              B9              C13             158            77             [2]          PU               I/O   PIO0_21 — General-purpose digital input/output pin.

                                                                                                                 I/O   FC3_RTS_SCL_SSEL1 — Flexcomm 3: USART

                                                                                                                       request-to-send, I2C clock, SPI slave select 1.

                                                                                                                 I     UTICK_CAP3 — Micro-tick timer capture input 3.

                                                                                                                 O     CT3_MAT3 — Match output 3 from Timer 3.

                                                                                                                 I     SCT0_GPI3 — Pin input 3 to SCTimer/PWM.

                                                                                                                 O     SCI0_SCLK — SmartCard Interface 0 clock.

                                                                                                                 O     EMC_A[3] — External memory interface address 3.

                                                                                                                 I/O   FC7_SCK — Flexcomm 7: USART, SPI, or I2S clock.

LPC546xx                                                            All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data  sheet                                                                             Rev. 2.3 — 26 April 2018                                                    19 of 168
NXP Semiconductors                                                                                                                                              LPC546xx

                                                                                                                                     32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO0_22             B8              B12             163            80             [2][8]       PU               I/O   PIO0_22 — General-purpose digital input/output pin.

                                                                                                                I/O   FC6_TXD_SCL_MISO_WS — Flexcomm 6: USART

                                                                                                                      transmitter, I2C clock, SPI master-in/slave-out data I/O, I2S

                                                                                                                      word-select/frame.

                                                                                                                I     UTICK_CAP1 — Micro-tick timer capture input 1.

                                                                                                                I     CT3_CAP3 — Capture input 3 to Timer 3.

                                                                                                                O     SCT0_OUT3 — SCTimer/PWM output 3.

                                                                                                                      R — Reserved.

                                                                                                                      R — Reserved.

                                                                                                                I     USB0_VBUS — Monitors the presence of USB0 bus power.

PIO0_23/            K5              N7              71             35             [4]          PU               I/O;  PIO0_23/ADC0_11 — General-purpose digital input/output

ADC0_11                                                                                                         AI    pin. ADC input channel 11 if the DIGIMODE bit is set to 0 in

                                                                                                                      the IOCON register for this pin.

                                                                                                                I/O   MCLK — MCLK input or output for I2S and/or digital

                                                                                                                      microphone.

                                                                                                                O     CT1_MAT2 — Match output 2 from Timer 1.

                                                                                                                O     CT3_MAT3 — Match output 3 from Timer 3.

                                                                                                                O     SCT0_OUT4 — SCTimer/PWM output 4.

                                                                                                                      R — Reserved.

                                                                                                                I/O   SPIFI_CSN — SPI Flash Interface chip select (active low).

PIO0_24             J5              M7              76             38             [2]          PU               I/O   PIO0_24 — General-purpose digital input/output pin.

                                                                                                                I/O   FC0_RXD_SDA_MOSI — Flexcomm 0: USART receiver, I2C

                                                                                                                      data I/O, SPI master-out/slave-in data.

                                                                                                                I/O   SD_D[0] — SD/MMC data 0.

                                                                                                                I     CT2_CAP0 — Capture input 0 to Timer 2.

                                                                                                                I     SCT0_GPI0 — Pin input 0 to SCTimer/PWM.

                                                                                                                      R — Reserved.

                                                                                                                I/O   SPIFI_IO0    — Data bit 0 for the SPI Flash Interface.

PIO0_25             J6              K8              83             40             [2]          PU               I/O   PIO0_25 — General-purpose digital input/output pin.

                                                                                                                I/O   FC0_TXD_SCL_MISO — Flexcomm 0: USART transmitter,

                                                                                                                      I2C clock, SPI master-in/slave-out data.

                                                                                                                I/O   SD_D[1] — SD/MMC data 1.

                                                                                                                I     CT2_CAP1 — Capture input 1 to Timer 2.

                                                                                                                I     SCT0_GPI1 — Pin input 1 to SCTimer/PWM.

                                                                                                                      R — Reserved.

                                                                                                                I/O   SPIFI_IO1 — Data bit 1 for the SPI Flash Interface.

LPC546xx                                                           All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                       20 of 168
NXP Semiconductors                                                                                                                                               LPC546xx

                                                                                                                                        32-bit ARM Cortex-M4 microcontroller

Table 4.      Pin description …continued

Symbol               100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                     208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO0_26              H10             M13             110            56             [2]          PU               I/O   PIO0_26 — General-purpose digital input/output pin.

                                                                                                                 I/O   FC2_RXD_SDA_MOSI — Flexcomm 2: USART receiver, I2C

                                                                                                                       data I/O, SPI master-out/slave-in data.

                                                                                                                 O     CLKOUT — Output of the CLKOUT function.

                                                                                                                 I     CT3_CAP2 — Capture input 2 to Timer 3.

                                                                                                                 O     SCT0_OUT5 — SCTimer/PWM output 5.

                                                                                                                 O     PDM0_CLK — Clock for PDM interface 0, for digital

                                                                                                                       microphone.

                                                                                                                 O     SPIFI_CLK — Clock output for the SPI Flash Interface.

                                                                                                                 I     USB0_IDVALUE — Indicates to the transceiver whether

                                                                                                                       connected as an A-device (USB0_ID LOW) or B-device

                                                                                                                       (USB0_ID HIGH).

PIO0_27              H7              L9              87             42             [2]          PU               I/O   PIO0_27 — General-purpose digital input/output pin.

                                                                                                                 I/O   FC2_TXD_SCL_MISO — Flexcomm 2: USART transmitter,

                                                                                                                       I2C clock, SPI master-in/slave-out data.

                                                                                                                       R — Reserved.

                                                                                                                 O     CT3_MAT2 — Match output 2 from Timer 3.

                                                                                                                 O     SCT0_OUT6 — SCTimer/PWM output 6.

                                                                                                                 I     PDM0_DATA — Data for PDM interface 0 (digital

                                                                                                                       microphone).

                                                                                                                 I/O   SPIFI_IO3 — Data bit 3 for the SPI Flash Interface.

PIO0_28              J7              M9              91             44             [2]          PU               I/O   PIO0_28 — General-purpose digital input/output pin.

                                                                                                                 I/O   FC0_SCK — Flexcomm 0: USART or SPI clock.

                                                                                                                       R — Reserved.

                                                                                                                 I     CT2_CAP3 — Capture 3 input to Timer 2.

                                                                                                                 O     SCT0_OUT7 — SCTimer/PWM output 7.

                                                                                                                 O     TRACEDATA[3] — Trace data bit 3.

                                                                                                                 I/O   SPIFI_IO2 — Data bit 2 for the SPI Flash Interface.

                                                                                                                 I     USB0_OVERCURRENTN — USB0 bus overcurrent indicator

                                                                                                                       (active low).

PIO0_29              B7              B13             167            82             [2]          PU               I/O   PIO0_29 — General-purpose digital input/output pin.

                                                                                                                       Remark: In ISP mode, this pin is set to the Flexcomm 0

                                                                                                                       USART RXD function.

                                                                                                                 I/O   FC0_RXD_SDA_MOSI — Flexcomm 0: USART receiver, I2C

                                                                                                                       data I/O, SPI master-out/slave-in data.

                                                                                                                       R — Reserved.

                                                                                                                 O     CT2_MAT3 — Match output 3 from Timer 2.

                                                                                                                 O     SCT0_OUT8 — SCTimer/PWM output 8.

                                                                                                                 O     TRACEDATA[2] — Trace data bit 2.

LPC546xx                                                            All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data  sheet                                                                             Rev. 2.3 — 26 April 2018                                                       21 of 168
NXP Semiconductors                                                                                                                                              LPC546xx

                                                                                                                                     32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO0_30             A2              A2              200            95             [2]          PU               I/O   PIO0_30 — General-purpose digital input/output pin.

                                                                                                                      Remark: In ISP mode, this pin is set to the Flexcomm 0

                                                                                                                      USART TXD function.

                                                                                                                I/O   FC0_TXD_SCL_MISO — Flexcomm 0: USART transmitter,

                                                                                                                      I2C clock, SPI master-in/slave-out data.

                                                                                                                      R — Reserved.

                                                                                                                O     CT0_MAT0 — Match output 0 from Timer 0.

                                                                                                                O     SCT0_OUT9 — SCTimer/PWM output 9.

                                                                                                                O     TRACEDATA[1] — Trace data bit 1.

PIO0_31/            K3              M5              55             28             [4]          PU               I/O;  PIO0_31/ADC0_5 — General-purpose digital input/output pin.

ADC0_5                                                                                                          AI    ADC input channel 5 if the DIGIMODE bit is set to 0 in the

                                                                                                                      IOCON register for this pin.

                                                                                                                I/O   FC0_CTS_SDA_SSEL0 — Flexcomm 0: USART

                                                                                                                      clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                                I/O   SD_D[2] — SD/MMC data 2.

                                                                                                                O     CT0_MAT1 — Match output 1 from Timer 0.

                                                                                                                O     SCT0_OUT3 — SCTimer/PWM output 3.

                                                                                                                O     TRACEDATA[0] — Trace data bit 0.

PIO1_0/             J3              N3              56             29             [4]          PU               I/O;  PIO1_0/ADC0_6 — General-purpose digital input/output pin.

ADC0_6                                                                                                          AI    ADC input channel 6 if the DIGIMODE bit is set to 0 in the

                                                                                                                      IOCON register for this pin.

                                                                                                                I/O   FC0_RTS_SCL_SSEL1 — Flexcomm 0: USART

                                                                                                                      request-to-send, I2C clock, SPI slave select 1.

                                                                                                                I/O   SD_D[3] — SD/MMC data 3.

                                                                                                                I     CT0_CAP2 — Capture 2 input to Timer 0.

                                                                                                                I     SCT0_GPI4 — Pin input 4 to SCTimer/PWM.

                                                                                                                O     TRACECLK — Trace clock.

PIO1_1              J10             K12             109            55             [2]          PU               I/O   PIO1_1/ — General-purpose digital input/output pin.

                                                                                                                I/O   FC3_RXD_SDA_MOSI — Flexcomm 3: USART receiver, I2C

                                                                                                                      data I/O, SPI master-out/slave-in data.

                                                                                                                      R — Reserved.

                                                                                                                I     CT0_CAP3 — Capture 3 input to Timer 0.

                                                                                                                I     SCT0_GPI5 — Pin input 5 to SCTimer/PWM.

                                                                                                                      R — Reserved.

                                                                                                                      R — Reserved.

                                                                                                                I     USB1_OVERCURRENTN — USB1 bus overcurrent indicator

                                                                                                                      (active low).

LPC546xx                                                           All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                       22 of 168
NXP Semiconductors                                                                                                                                             LPC546xx

                                                                                                                                     32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO1_2              G9              L14             117            58             [2]          PU               I/O   PIO1_2 — General-purpose digital input/output pin.

                                                                                                                O     CAN0_TD — Transmitter output for CAN0.

                                                                                                                      R — Reserved.

                                                                                                                O     CT0_MAT3 — Match output 3 from Timer0.

                                                                                                                I     SCT0_GPI6 — Pin input 6 to SCTimer/PWM.

                                                                                                                O     PDM1_CLK — Clock for PDM interface 1, for digital

                                                                                                                      microphone.

                                                                                                                      R — Reserved.

                                                                                                                O     USB1_PORTPWRN — USB1 VBUS drive indicator (Indicates

                                                                                                                      VBUS must be driven).

PIO1_3              F10             J13             120            60             [2]          PU               I/O   PIO1_3 — General-purpose digital input/output pin.

                                                                                                                I     CAN0_RD — Receiver input for CAN0.

                                                                                                                      R — Reserved.

                                                                                                                      R — Reserved.

                                                                                                                O     SCT0_OUT4 — SCTimer/PWM output 4.

                                                                                                                I     PDM1_DATA — Data for PDM interface 1 (digital

                                                                                                                      microphone).

                                                                                                                O     USB0_PORTPWRN — USB0 VBUS drive indicator (Indicates

                                                                                                                      VBUS must be driven).

PIO1_4              C3              D4              3              3              [2]          PU               I/O   PIO1_4 — General-purpose digital input/output pin.

                                                                                                                I/O   FC0_SCK — Flexcomm 0: USART or SPI clock.

                                                                                                                I/O   SD_D[0] — SD/MMC data 0.

                                                                                                                O     CT2_MAT1 — Match output 1 from Timer 2.

                                                                                                                O     SCT0_OUT0 — SCTimer/PWM output 0.

                                                                                                                I     FREQME_GPIO_CLK_A — Frequency Measure pin clock

                                                                                                                      input A.

                                                                                                                I/O   EMC_D[11]) — External Memory interface data [11].

PIO1_5              C2              E4              5              4              [2]          PU               I/O   PIO1_5 — General-purpose digital input/output pin.

                                                                                                                I/O   FC0_RXD_SDA_MOSI — Flexcomm 0: USART receiver, I2C

                                                                                                                      data I/O, SPI master-out/slave-in data.

                                                                                                                I/O   SD_D[2] — SD/MMC data 2.

                                                                                                                O     CT2_MAT0 — Match output 0 from Timer 2.

                                                                                                                I     SCT0_GPI0 — Pin input 0 to SCTimer/PWM.

                                                                                                                      R — Reserved.

                                                                                                                O     EMC_A[4] — External memory interface address 4.

LPC546xx                                                              All         information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                   23 of 168
NXP Semiconductors                                                                                                                                              LPC546xx

                                                                                                                                     32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO1_6              F1              G4              30             15             [2]          PU               I/O   PIO1_6 — General-purpose digital input/output pin.

                                                                                                                I/O   FC0_TXD_SCL_MISO — Flexcomm 0: USART transmitter,

                                                                                                                      I2C clock, SPI master-in/slave-out data.

                                                                                                                I/O   SD_D[3] — SD/MMC data 3.

                                                                                                                O     CT2_MAT1 — Match output 1 from Timer 2.

                                                                                                                I     SCT0_GPI3 — Pin input 3 to SCTimer/PWM.

                                                                                                                      R — Reserved.

                                                                                                                O     EMC_A[5] — External memory interface address 5.

PIO1_7              H1              N1              38             18             [2]          PU               I/O   PIO1_7 — General-purpose digital input/output pin.

                                                                                                                I/O   FC0_RTS_SCL_SSEL1 — Flexcomm 0: USART

                                                                                                                      request-to-send, I2C clock, SPI slave select 1.

                                                                                                                I/O   SD_D[1] — SD/MMC data 1.

                                                                                                                O     CT2_MAT2 — Match output 2 from Timer 2.

                                                                                                                I     SCT0_GPI4 — Pin input 4 to SCTimer/PWM.

                                                                                                                      R — Reserved.

                                                                                                                O     EMC_A[6] — External memory interface address 6.

PIO1_8              H5              P8              72             36             [2]          PU               I/O   PIO1_8 — General-purpose digital input/output pin.

                                                                                                                I/O   FC0_CTS_SDA_SSEL0 — Flexcomm 0: USART

                                                                                                                      clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                                O     SD_CLK — SD/MMC clock.

                                                                                                                      R — Reserved.

                                                                                                                O     SCT0_OUT1 — SCTimer/PWM output 1.

                                                                                                                I/O   FC4_SSEL2 — Flexcomm 4: SPI slave select 2.

                                                                                                                O     EMC_A[7] — External memory interface address 7.

PIO1_9              K7              K6              78             39             [2]          PU               I/O   PIO1_9 — General-purpose digital input/output pin.

                                                                                                                O     ENET_TXD0 — Ethernet transmit data 0.

                                                                                                                I/O   FC1_SCK — Flexcomm 1: USART or SPI clock.

                                                                                                                I     CT1_CAP0 — Capture 0 input to Timer 1.

                                                                                                                O     SCT0_OUT2 — SCTimer/PWM output 2.

                                                                                                                I/O   FC4_CTS_SDA_SSEL0 — Flexcomm 4: USART

                                                                                                                      clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                                O     EMC_CASN — External memory interface column access

                                                                                                                      strobe (active low).

LPC546xx                                                           All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                   24 of 168
NXP Semiconductors                                                                                                                                              LPC546xx

                                                                                                                                     32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO1_10             H6              N9              84             41             [2]          PU               I/O   PIO1_10 — General-purpose digital input/output pin.

                                                                                                                O     ENET_TXD1 — Ethernet transmit data 1.

                                                                                                                I/O   FC1_RXD_SDA_MOSI — Flexcomm 1: USART receiver, I2C

                                                                                                                      data I/O, SPI master-out/slave-in data.

                                                                                                                O     CT1_MAT0 — Match output 0 from Timer 1.

                                                                                                                O     SCT0_OUT3 — SCTimer/PWM output 3.

                                                                                                                      R — Reserved.

                                                                                                                O     EMC_RASN — External memory interface row address

                                                                                                                      strobe (active low).

PIO1_11             B4              B4              198            94             [2][8]       PU               I/O   PIO1_11 — General-purpose digital input/output pin.

                                                                                                                O     ENET_TX_EN — Ethernet transmit enable (RMII/MII

                                                                                                                      interface).

                                                                                                                I/O   FC1_TXD_SCL_MISO — Flexcomm 1: USART transmitter,

                                                                                                                      I2C clock, SPI master-in/slave-out data.

                                                                                                                I     CT1_CAP1 — Capture 1 input to Timer 1.

                                                                                                                I     USB0_VBUS —    Monitors the presence of USB0 bus power.

                                                                                                                      R — Reserved.

                                                                                                                O     EMC_CLK[0] — External memory interface clock 0.

PIO1_12             F8              K9              128            62             [2]          PU               I/O   PIO1_12 — General-purpose digital input/output pin.

                                                                                                                I     ENET_RXD0 — Ethernet receive data 0.

                                                                                                                I/O   FC6_SCK — Flexcomm 6: USART, SPI, or I2S clock.

                                                                                                                O     CT1_MAT1 — Match output 1 from Timer 1.

                                                                                                                O     USB0_PORTPWRN — USB0 VBUS drive indicator (Indicates

                                                                                                                      VBUS must be driven).

                                                                                                                O     EMC_DYCSN[0] — External Memory interface SDRAM chip

                                                                                                                      select 0 (active low).

PIO1_13             D10             G10             139            66             [2]          PU               I/O   PIO1_13 — General-purpose digital input/output pin.

                                                                                                                I     ENET_RXD1 — Ethernet receive data 1.

                                                                                                                I/O   FC6_RXD_SDA_MOSI_DATA — Flexcomm 6: USART

                                                                                                                      receiver, I2C data I/O, SPI master-out/slave-in data, I2S data

                                                                                                                      I/O.

                                                                                                                I     CT1_CAP2 — Capture 2 input to Timer 1.

                                                                                                                I     USB0_OVERCURRENTN — USB0 bus overcurrent indicator

                                                                                                                      (active low).

                                                                                                                O     USB0_FRAME — USB0 frame toggle signal.

                                                                                                                O     EMC_DQM[0] — External memory interface data mask 0.

LPC546xx                                                           All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                    25 of 168
NXP Semiconductors                                                                                                                                             LPC546xx

                                                                                                                                       32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO1_14             A9              C12             160            78             [2]          PU               I/O   PIO1_14 — General-purpose digital input/output pin.

                                                                                                                I     ENET_RX_DV — Ethernet receive data valid.

                                                                                                                I     UTICK_CAP2 — Micro-tick timer capture input 2.

                                                                                                                O     CT1_MAT2 — Match output 2 from Timer 1.

                                                                                                                I/O   FC5_CTS_SDA_SSEL0 — Flexcomm 5: USART

                                                                                                                      clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                                O     USB0_LEDN — USB0-configured LED indicator (active low).

                                                                                                                O     EMC_DQM[1] — External memory interface data mask 0.

PIO1_15             C7              A11             176            84             [2]          PU               I/O   PIO1_15 — General-purpose digital input/output pin.

                                                                                                                I     ENET_RX_CLK — Ethernet Receive Clock (MII interface) or

                                                                                                                      Ethernet Reference Clock (RMII interface).

                                                                                                                I     UTICK_CAP3 — Micro-tick timer capture input 3.

                                                                                                                I     CT1_CAP3 — Capture 3 input to Timer 1.

                                                                                                                I/O   FC5_RTS_SCL_SSEL1 — Flexcomm 5: USART

                                                                                                                      request-to-send, I2C clock, SPI slave select 1.

                                                                                                                I/O   FC4_RTS_SCL_SSEL1 — Flexcomm 4: USART

                                                                                                                      request-to-send, I2C clock, SPI slave select 1.

                                                                                                                O     EMC_CKE[0] — External memory interface SDRAM clock

                                                                                                                      enable 0.

PIO1_16             B5              B7              187            88             [2]          PU               I/O   PIO1_16 — General-purpose digital input/output pin.

                                                                                                                O     ENET_MDC — Ethernet management data clock.

                                                                                                                I/O   FC6_TXD_SCL_MISO_WS — Flexcomm 6: USART

                                                                                                                      transmitter, I2C clock, SPI master-in/slave-out data I/O, I2S

                                                                                                                      word-select/frame.

                                                                                                                O     CT1_MAT3 — Match output 3 from Timer 1.

                                                                                                                I/O   SD_CMD — SD/MMC card command I/O.

                                                                                                                      R — Reserved.

                                                                                                                O     EMC_A[10] — External memory interface address 10.

PIO1_17             H8              N12             98             47             [2]          PU               I/O   PIO1_17 — General-purpose digital input/output pin.

                                                                                                                I/O   ENET_MDIO — Ethernet management data I/O.

                                                                                                                I/O   FC8_RXD_SDA_MOSI — Flexcomm 8: USART receiver, I2C

                                                                                                                      data I/O, SPI master-out/slave-in data.

                                                                                                                      R — Reserved.

                                                                                                                O     SCT0_OUT4 — SCTimer/PWM output 4.

                                                                                                                O     CAN1_TD — Transmitter output for CAN 1.

                                                                                                                O     EMC_BLSN[0] — External memory interface byte lane select

                                                                                                                      0 (active low).

LPC546xx                                                           All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                    26 of 168
NXP Semiconductors                                                                                                                                              LPC546xx

                                                                                                                                       32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO1_18             D2              D1              15             5              [2]          PU               I/O   PIO1_18 — General-purpose digital input/output pin.

                                                                                                                      R — Reserved.

                                                                                                                I/O   FC8_TXD_SCL_MISO — Flexcomm 8: USART transmitter,

                                                                                                                      I2C clock, SPI master-in/slave-out data.

                                                                                                                      R — Reserved.

                                                                                                                O     SCT0_OUT5 — SCTimer/PWM output 5.

                                                                                                                I     CAN1_RD — Receiver input for CAN 1.

                                                                                                                O     EMC_BLSN[1] — External memory interface byte lane select

                                                                                                                      1 (active low).

PIO1_19             F3              L1              33             16             [2]          PU               I/O   PIO1_19 — General-purpose digital input/output pin.

                                                                                                                I/O   FC8_SCK — Flexcomm 8: USART or SPI clock.

                                                                                                                O     SCT0_OUT7 — SCTimer/PWM output 7.

                                                                                                                O     CT3_MAT1 — Match output 1 from Timer 3.

                                                                                                                I     SCT0_GPI7 — Pin input 7 to SCTimer/PWM.

                                                                                                                I/O   FC4_SCK — Flexcomm 4: USART or SPI clock.

                                                                                                                I/O   EMC_D[8] — External Memory interface data [8].

PIO1_20             G2              M1              35             17             [2]          PU               I/O   PIO1_20 — General-purpose digital input/output pin.

                                                                                                                I/O   FC7_RTS_SCL_SSEL1 — Flexcomm 7: USART

                                                                                                                      request-to-send, I2C clock, SPI slave select 1.

                                                                                                                      R — Reserved.

                                                                                                                I     CT3_CAP2 — Capture 2 input to Timer 3.

                                                                                                                      R — Reserved.

                                                                                                                I/O   FC4_TXD_SCL_MISO — Flexcomm 4: USART transmitter,

                                                                                                                      I2C clock, SPI master-in/slave-out data.

                                                                                                                I/O   EMC_D[9] — External Memory interface data [9].

PIO1_21             K6              N8              74             37             [2]          PU               I/O   PIO1_21 — General-purpose digital input/output pin.

                                                                                                                I/O   FC7_CTS_SDA_SSEL0 — Flexcomm 7: USART

                                                                                                                      clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                                      R — Reserved.

                                                                                                                O     CT3_MAT2 — Match output 2 from Timer 3.

                                                                                                                      R — Reserved.

                                                                                                                I/O   FC4_RXD_SDA_MOSI — Flexcomm 4: USART receiver, I2C

                                                                                                                      data I/O, SPI master-out/slave-in data.

                                                                                                                I/O   EMC_D[10] — External Memory interface data [10].

LPC546xx                                                              All         information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                    27 of 168
NXP Semiconductors                                                                                                                                              LPC546xx

                                                                                                                                     32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO1_22             K8              P11             89             43             [2]          PU               I/O   PIO1_22 — General-purpose digital input/output pin.

                                                                                                                I/O   FC8_RTS_SCL_SSEL1 — Flexcomm 8: USART

                                                                                                                      request-to-send, I2C clock, SPI slave select 1.

                                                                                                                I/O   SD_CMD — SD/MMC card command I/O.

                                                                                                                O     CT2_MAT3 — Match output 3 from Timer 2.

                                                                                                                I     SCT0_GPI5 — Pin input 5 to SCTimer/PWM.

                                                                                                                I/O   FC4_SSEL3 — Flexcomm 4: SPI slave select 3.

                                                                                                                O     EMC_CKE[1] — External memory interface SDRAM clock

                                                                                                                      enable 1.

PIO1_23             K10             M10             97             46             [2]          PU               I/O   PIO1_23 — General-purpose digital input/output pin.

                                                                                                                I/O   FC2_SCK — Flexcomm 2: USART or SPI clock.

                                                                                                                O     SCT0_OUT0 — SCTimer/PWM output 0.

                                                                                                                      R — Reserved.

                                                                                                                I/O   ENET_MDIO — Ethernet management data I/O.

                                                                                                                I/O   FC3_SSEL2 — Flexcomm 3: SPI slave select 2.

                                                                                                                O     EMC_A[11] — External memory interface address 11.

PIO1_24             G8              N14             111            57             [2]          PU               I/O   PIO1_24 — General-purpose digital input/output pin.

                                                                                                                I/O   FC2_RXD_SDA_MOSI — Flexcomm 2: USART receiver, I2C

                                                                                                                      data I/O, SPI master-out/slave-in data.

                                                                                                                O     SCT0_OUT1 — SCTimer/PWM output 1.

                                                                                                                      R — Reserved.

                                                                                                                      R — Reserved.

                                                                                                                I/O   FC3_SSEL3 — Flexcomm 3: SPI slave select 3.

                                                                                                                O     EMC_A[12] — External memory interface address 12.

PIO1_25             G10             M12             119            59             [2]          PU               I/O   PIO1_25 — General-purpose digital input/output pin.

                                                                                                                I/O   FC2_TXD_SCL_MISO — Flexcomm 2: USART transmitter,

                                                                                                                      I2C clock, SPI master-in/slave-out data.

                                                                                                                O     SCT0_OUT2 — SCTimer/PWM output 2.

                                                                                                                      R — Reserved.

                                                                                                                I     UTICK_CAP0 — Micro-tick timer capture input 0.

                                                                                                                      R — Reserved.

                                                                                                                O     EMC_A[13] — External memory interface address 13.

LPC546xx                                                           All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                    28 of 168
NXP Semiconductors                                                                                                                                         LPC546xx

                                                                                                                                     32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO1_26             E8              J10             131            63             [2]          PU               I/O   PIO1_26 — General-purpose digital input/output pin.

                                                                                                                I/O   FC2_CTS_SDA_SSEL0 — Flexcomm 2: USART

                                                                                                                      clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                                O     SCT0_OUT3 — SCTimer/PWM output 3.

                                                                                                                I     CT0_CAP3 — Capture 3 input to Timer 0.

                                                                                                                I     UTICK_CAP1 — Micro-tick timer capture input 1.

                                                                                                                      R — Reserved.

                                                                                                                O     EMC_A[8] — External memory interface address 8.

PIO1_27             D8              F10             142            68             [2]          PU               I/O   PIO1_27 — General-purpose digital input/output pin.

                                                                                                                I/O   FC2_RTS_SCL_SSEL1 — Flexcomm 2: USART

                                                                                                                      request-to-send, I2C clock, SPI slave select 1.

                                                                                                                I/O   SD_D[4] — SD/MMC data 4.

                                                                                                                O     CT0_MAT3 — Match output 3 from Timer 0.

                                                                                                                O     CLKOUT — Output of the CLKOUT function.

                                                                                                                      R — Reserved.

                                                                                                                O     EMC_A[9] — External memory interface address 9.

PIO1_28             A10             E12             151            73             [2]          PU               I/O   PIO1_28 — General-purpose digital input/output pin.

                                                                                                                I/O   FC7_SCK — Flexcomm 7: USART, SPI, or I2S clock.

                                                                                                                I/O   SD_D[5] — SD/MMC data 5.

                                                                                                                I     CT0_CAP2 — Capture 2 input to Timer 0.

                                                                                                                      R — Reserved.

                                                                                                                      R — Reserved.

                                                                                                                I/O   EMC_D[12] — External Memory interface data [12].

PIO1_29             A8              C11             165            81             [2][8]       PU               I/O   PIO1_29 — General-purpose digital input/output pin.

                                                                                                                I/O   FC7_RXD_SDA_MOSI_DATA — Flexcomm 7: USART

                                                                                                                      receiver, I2C data I/O, SPI master-out/slave-in data, I2S data

                                                                                                                      I/O.

                                                                                                                I/O   SD_D[6] — SD/MMC data 6.

                                                                                                                I     SCT0_GPI6 — Pin input 6 to SCTimer/PWM.

                                                                                                                O     USB1_PORTPWRN — USB1 VBUS drive indicator (Indicates

                                                                                                                      VBUS must be driven).

                                                                                                                O     USB1_FRAME — USB1 frame toggle signal.

                                                                                                                I/O   EMC_D[13] — External Memory interface data [13].

LPC546xx                                                           All            information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                    29 of 168
NXP Semiconductors                                                                                                                                              LPC546xx

                                                                                                                                     32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                    Description

                                                    208-pin, LQFP  100-pin, LQFP               Reset state [1]  Type

PIO1_30             C6              A8              182            86             [2]          PU               I/O   PIO1_30 — General-purpose digital input/output pin.

                                                                                                                I/O   FC7_TXD_SCL_MISO_WS — Flexcomm 7: USART

                                                                                                                      transmitter, I2C clock, SPI master-in/slave-out data I/O, I2S

                                                                                                                      word-select/frame.

                                                                                                                I/O   SD_D[7] — SD/MMC data 7.

                                                                                                                I     SCT0_GPI7 — Pin input 7 to SCTimer/PWM.

                                                                                                                I     USB1_OVERCURRENTN — USB1 bus overcurrent indicator

                                                                                                                      (active low).

                                                                                                                O     USB1_LEDN — USB1-configured LED indicator (active low).

                                                                                                                I/O   EMC_D[14] — External Memory interface data [14].

PIO1_31             A3              C5              195            92             [2]          PU               I/O   PIO1_31 — General-purpose digital input/output pin.

                                                                                                                I/O   MCLK — MCLK input or output for I2S and/or digital

                                                                                                                      microphone.

                                                                                                                      R — Reserved.

                                                                                                                O     CT0_MAT2 — Match output 2 from Timer 0.

                                                                                                                O     SCT0_OUT6 — SCTimer/PWM output 6.

                                                                                                                I/O   FC8_CTS_SDA_SSEL0 — Flexcomm 8: USART

                                                                                                                      clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                                I/O   EMC_D[15] — External Memory interface data [15].

PIO2_0/             -               P3              57             -              [4]          PU               I/O;  PIO2_0/ADC0_7 — General-purpose digital input/output pin.

ADC0_7                                                                                                          AI    ADC input channel 7 if the DIGIMODE bit is set to 0 in the

                                                                                                                      IOCON register for this pin.

                                                                                                                      R — Reserved.

                                                                                                                I/O   FC0_RXD_SDA_MOSI — Flexcomm 0: USART receiver, I2C

                                                                                                                      data I/O, SPI master-out/slave-in data.

                                                                                                                      R — Reserved.

                                                                                                                O     CT1_CAP0 — Capture input 0 to Timer 1.

PIO2_1/             -               P4              58             -              [4]          PU               I/O;  PIO2_1/ADC0_8 — General-purpose digital input/output pin.

ADC0_8                                                                                                          AI    ADC input channel 8 if the DIGIMODE bit is set to 0 in the

                                                                                                                      IOCON register for this pin.

                                                                                                                      R — Reserved.

                                                                                                                I/O   FC0_TXD_SCL_MISO — Flexcomm 0: USART transmitter,

                                                                                                                      I2C clock, SPI master-in/slave-out data.

                                                                                                                      R — Reserved.

                                                                                                                O     CT1_MAT0 — Match output 0 from Timer 1.

LPC546xx                                                              All         information  provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                             Rev. 2.3 — 26 April 2018                                                    30 of 168
NXP Semiconductors                                                                                                                                      LPC546xx

                                                                                                                           32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO2_2              -               C3              4              -              [2]  PU               I/O   PIO2_2 — General-purpose digital input/output pin.

                                                                                                        I     ENET_CRS — Ethernet Carrier Sense (MII interface) or

                                                                                                              Ethernet

                                                                                                              Carrier Sense/Data Valid (RMII interface).

                                                                                                        I/O   FC3_SSEL3 — Flexcomm 3: SPI slave select 3.

                                                                                                        O     SCT0_OUT6 — SCTimer/PWM output 6.

                                                                                                        O     CT1_MAT1 — Match output 1 from Timer 1.

PIO2_3              -               B1              7              -              [2]  PU               I/O   PIO2_3 — General-purpose digital input/output pin.

                                                                                                        O     ENET_TXD2 — Ethernet transmit data 2 (MII interface).

                                                                                                        O     SD_CLK — SD/MMC clock.

                                                                                                        I/O   FC1_RXD_SDA_MOSI — Flexcomm 1: USART receiver, I2C

                                                                                                              data I/O, SPI master-out/slave-in data.

                                                                                                        O     CT2_MAT0 — Match output 0 from Timer 2.

PIO2_4              -               D3              9              -              [2]  PU               I/O   PIO2_4 — General-purpose digital input/output pin.

                                                                                                        O     ENET_TXD3 — Ethernet transmit data 3 (MII interface).

                                                                                                        I/O   SD_CMD — SD/MMC card command I/O.

                                                                                                        I/O   FC1_TXD_SCL_MISO — Flexcomm 1: USART transmitter,

                                                                                                              I2C clock, SPI master-in/slave-out data.

                                                                                                        O     CT2_MAT1 — Match output 1 from Timer 2.

PIO2_5              -               C1              12             -              [2]  PU               I/O   PIO2_5 — General-purpose digital input/output pin.

                                                                                                        O     ENET_TX_ER — Ethernet Transmit Error (MII interface).

                                                                                                        O     SD_POW_EN — SD/MMC card power enable

                                                                                                        I/O   FC1_CTS_SDA_SSEL0 — Flexcomm 1: USART

                                                                                                              clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                        O     CT1_MAT2 — Match output 2 from Timer 1.

PIO2_6              -               F3              17             -              [2]  PU               I/O   PIO2_6 — General-purpose digital input/output pin.

                                                                                                        I     ENET_TX_CLK — Ethernet Transmit Clock (MII interface).

                                                                                                        I/O   SD_D[0] — SD/MMC data 0.

                                                                                                        I/O   FC1_RTS_SCL_SSEL1 — Flexcomm 1: USART

                                                                                                              request-to-send, I2C clock, SPI slave select 1.

                                                                                                        I     CT0_CAP0 — Capture input 0 to Timer 0.

PIO2_7              -               J2              29             -              [2]  PU               I/O   PIO2_7 — General-purpose digital input/output pin.

                                                                                                        I     ENET_COL — Ethernet Collision detect (MII interface).

                                                                                                        I/O   SD_D(1) — SD/MMC data 1.

                                                                                                        I     FREQME_GPIO_CLK_B — Frequency Measure pin clock

                                                                                                              input B.

                                                                                                        I     CT0_CAP1 — Capture input 1 to Timer 0.

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                      31 of 168
NXP Semiconductors                                                                                                                                      LPC546xx

                                                                                                                               32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO2_8              -               F4              32             -              [2]  PU               I/O   PIO2_8 — General-purpose digital input/output pin.

                                                                                                        I     ENET_RXD2 — Ethernet Receive Data 2 (MII interface).

                                                                                                        I/O   SD_D[2] — SD/MMC data 2.

                                                                                                              R — Reserved.

                                                                                                        O     CT0_MAT0 — Match output 0 from Timer 0.

PIO2_9              -               K2              36             -              [2]  PU               I/O   PIO2_9 — General-purpose digital input/output pin.

                                                                                                        I     ENET_RXD3 — Ethernet Receive Data 3 (MII interface).

                                                                                                        I/O   SD_D[3] — SD/MMC data 3.

                                                                                                              R — Reserved.

                                                                                                        O     CT0_MAT1 — Match output 0 from Timer 1.

PIO2_10             -               P1              39             -              [2]  PU               I/O   PIO2_10 — General-purpose digital input/output pin.

                                                                                                        I     ENET_RX_ER — Ethernet receive error (RMII/MII interface).

                                                                                                        I     SD_CARD_DET_N — SD/MMC card detect (active low).

PIO2_11             -               K3              43             -              [2]  PU               I/O   PIO2_11 — General-purpose digital input/output pin.

                                                                                                        O     LCD_PWR — LCD panel power enable.

                                                                                                        O     SD_VOLT[0] — SD/MMC card regulator voltage control [0].

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        I/O   FC5_SCK — Flexcomm 5: USART or SPI clock.

PIO2_12             -               M2              45             -              [2]  PU               I/O   PIO2_12 — General-purpose digital input/output pin.

                                                                                                        O     LCD_LE — LCD line end signal.

                                                                                                        O     SD_VOLT[1] — SD/MMC card regulator voltage control [1].

                                                                                                        I     USB0_IDVALUE — Indicates to the transceiver whether

                                                                                                              connected as an A-device (USB0_ID LOW) or B-device

                                                                                                              (USB0_ID HIGH).

                                                                                                              R — Reserved.

                                                                                                        I/O   FC5_RXD_SDA_MOSI — Flexcomm 5: USART receiver, I2C

                                                                                                              data I/O, SPI master-out/slave-in data.

PIO2_13             -               P7              70             -              [2]  PU               I/O   PIO2_13 — General-purpose digital input/output pin.

                                                                                                        O     LCD_DCLK — LCD panel clock.

                                                                                                        O     SD_VOLT[2] — SD/MMC card regulator voltage control [2].

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        I/O   FC5_TXD_SCL_MISO — Flexcomm 5: USART transmitter,

                                                                                                              I2C clock, SPI master-in/slave-out data.

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                     32 of 168
NXP Semiconductors                                                                                                                                         LPC546xx

                                                                                                                                 32-bit ARM Cortex-M4 microcontroller

Table 4.      Pin description …continued

Symbol               100-pin, TFBGA  180-pin, TFBGA                                                               Description

                                                     208-pin, LQFP  100-pin, LQFP          Reset state [1]  Type

PIO2_14              -               L7              77             -              [2][8]  PU               I/O   PIO2_14 — General-purpose digital input/output pin.

                                                                                                            O     LCD_FP — LCD frame pulse (STN). Vertical synchronization

                                                                                                                  pulse (TFT).

                                                                                                            O     USB0_FRAME — USB0 frame toggle signal.

                                                                                                            O     USB0_PORTPWRN — USB0 VBUS drive indicator (Indicates

                                                                                                                  VBUS must be driven).

                                                                                                            O     CT0_MAT2 — Match output 2 from Timer 0.

                                                                                                            I/O   FC5_CTS_SDA_SSEL0 — Flexcomm 5: USART

                                                                                                                  clear-to-send, I2C data I/O, SPI Slave Select 0.

PIO2_15              -               M8              79             -              [2]     PU               I/O   PIO2_15 — General-purpose digital input/output pin.

                                                                                                            O     LCD_AC — LCD STN AC bias drive or TFT data enable

                                                                                                                  output.

                                                                                                            O     USB0_LEDN — USB0-configured LED indicator (active low).

                                                                                                            I     USB0_OVERCURRENTN — USB0 bus overcurrent indicator

                                                                                                                  (active low).

                                                                                                            O     CT0_MAT3 — Match output 3 from Timer 0.

                                                                                                            I/O   FC5_RTS_SCL_SSEL1 — Flexcomm 5: USART

                                                                                                                  request-to-send, I2C clock, SPI slave select 1.

PIO2_16              -               L8              81             -              [2][8]  PU               I/O   PIO2_16 — General-purpose digital input/output pin.

                                                                                                            O     LCD_LP — LCD line synchronization pulse (STN). Horizontal

                                                                                                                  synchronization pulse (TFT).

                                                                                                            O     USB1_FRAME — USB1 frame toggle signal.

                                                                                                            O     USB1_PORTPWRN — USB1 VBUS drive indicator (Indicates

                                                                                                                  VBUS must be driven).

                                                                                                            O     CT1_MAT3 — Match output 3 from Timer 1.

                                                                                                            I/O   FC8_SCK — Flexcomm 8: USART or SPI clock.

PIO2_17              -               P10             86             -              [2]     PU               I/O   PIO2_17 — General-purpose digital input/output pin.

                                                                                                            I     LCD_CLKIN — LCD clock input.

                                                                                                            O     USB1_LEDN — USB1-configured LED indicator (active low).

                                                                                                            I     USB1_OVERCURRENTN — USB1 bus overcurrent indicator

                                                                                                                  (active low).

                                                                                                            I     CT1_CAP1 — Capture 1 input to Timer 1.

                                                                                                            I/O   FC8_RXD_SDA_MOSI — Flexcomm 8: USART receiver, I2C

                                                                                                                  data I/O, SPI master-out/slave-in data.

PIO2_18              -               N10             90             -              [2]     PU               I/O   PIO2_18 — General-purpose digital input/output pin.

                                                                                                            O     LCD_VD[0] — LCD Data [0].

                                                                                                            I/O   FC3_RXD_SDA_MOSI — Flexcomm 3: USART receiver, I2C

                                                                                                                  data I/O, SPI master-out/slave-in data.

                                                                                                            I/O   FC7_SCK — Flexcomm 7: USART, SPI, or I2S clock.

                                                                                                            O     CT3_MAT0 — Match output 0 from Timer 3.

LPC546xx                                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data  sheet                                                                        Rev. 2.3 — 26 April 2018                                                    33 of 168
NXP Semiconductors                                                                                                                                          LPC546xx

                                                                                                                                 32-bit ARM Cortex-M4 microcontroller

Table 4.      Pin description …continued

Symbol               100-pin, TFBGA  180-pin, TFBGA                                                               Description

                                                     208-pin, LQFP  100-pin, LQFP          Reset state [1]  Type

PIO2_19              -               P12             93             -              [2]     PU               I/O   PIO2_19 — General-purpose digital input/output pin.

                                                                                                            O     LCD_VD[1] — LCD Data [1].

                                                                                                            I/O   FC3_TXD_SCL_MISO — Flexcomm 3: USART transmitter,

                                                                                                                  I2C clock, SPI master-in/slave-out data.

                                                                                                            I/O   FC7_RXD_SDA_MOSI_DATA — Flexcomm 7: USART

                                                                                                                  receiver, I2C data I/O, SPI master-out/slave-in data, I2S data

                                                                                                                  I/O.

                                                                                                            O     CT3_MAT1 — Match output 1 from Timer 3.

PIO2_20              -               P13             95             -              [2]     PU               I/O   PIO2_20 — General-purpose digital input/output pin.

                                                                                                            O     LCD_VD[2] — LCD Data [2].

                                                                                                            I/O   FC3_RTS_SCL_SSEL1 — Flexcomm 3: USART

                                                                                                                  request-to-send, I2C clock, SPI slave select 1.

                                                                                                            I/O   FC7_TXD_SCL_MISO_WS — Flexcomm 7: USART

                                                                                                                  transmitter, I2C clock, SPI master-in/slave-out data I/O, I2S

                                                                                                                  word-select/frame.

                                                                                                            O     CT3_MAT2 — Match output 2 from Timer 3.

                                                                                                            I     CT4_CAP0 — Capture input 4 to Timer 0.

PIO2_21              -               L10             99             -              [2]     PU               I/O   PIO2_21 — General-purpose digital input/output pin.

                                                                                                            O     LCD_VD[3] — LCD Data [3].

                                                                                                            I/O   FC3_CTS_SDA_SSEL0 — Flexcomm 3: USART

                                                                                                                  clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                            I/O   MCLK — MCLK input or output for I2S and/or digital

                                                                                                                  microphone.

                                                                                                            O     CT3_MAT3 — Match output 3 from Timer 3.

PIO2_22              -               K10             113            -              [2]     PU               I/O   PIO2_22 — General-purpose digital input/output pin.

                                                                                                            O     LCD_VD[4] — LCD Data [4].

                                                                                                            O     SCT0_OUT7 — SCTimer/PWM output 7.

                                                                                                                  R — Reserved.

                                                                                                            I     CT2_CAP0 — Capture input 0 to Timer 2.

PIO2_23              -               M14             115            -              [2]     PU               I/O   PIO2_23 — General-purpose digital input/output pin.

                                                                                                            O     LCD_VD[5] — LCD Data [5].

                                                                                                            O     SCT0_OUT8 — SCTimer/PWM output 8.

PIO2_24              -               K14             118            -              [2]     PU               I/O   PIO2_24 — General-purpose digital input/output pin.

                                                                                                            O     LCD_VD[6] — LCD Data [6].

                                                                                                            O     SCT0_OUT9 — SCTimer/PWM output 9.

PIO2_25              -               J11             121            -              [2][8]  PU               I/O   PIO2_25 — General-purpose digital input/output pin.

                                                                                                            O     LCD_VD[7] — LCD Data [7].

                                                                                                            I     USB0_VBUS —         Monitors the presence of USB0 bus power.

LPC546xx                                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data  sheet                                                                        Rev. 2.3 — 26 April 2018                                                    34 of 168
NXP Semiconductors                                                                                                                                      LPC546xx

                                                                                                                             32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO2_26             -               H11             124            -              [2]  PU               I/O   PIO2_26 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[8] — LCD Data [8].

                                                                                                              R — Reserved.

                                                                                                        I/O   FC3_SCK — Flexcomm 3: USART or SPI clock.

                                                                                                        I     CT2_CAP1 — Capture input 1 to Timer 2.

PIO2_27             -               H14             130            -              [2]  PU               I/O   PIO2_27 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[9] — LCD Data [9].

                                                                                                        I/O   FC9_SCK — Flexcomm 9: USART or SPI clock.

                                                                                                        I/O   FC3_SSEL2 — Flexcomm 3: SPI slave select 2.

PIO2_28             -               G13             134            -              [2]  PU               I/O   PIO2_28 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[10]) — LCD Data [10].

                                                                                                        I/O   FC7_CTS_SDA_SSEL0 — Flexcomm 7: USART

                                                                                                              clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                              R — Reserved

                                                                                                        I     CT2_CAP2 — Capture input 2 to Timer 2.

PIO2_29             -               G11             137            -              [2]  PU               I/O   PIO2_29 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[11] — LCD Data [11].

                                                                                                        I/O   FC7_RTS_SCL_SSEL1 — Flexcomm 7: USART

                                                                                                              request-to-send, I2C clock, SPI slave select 1.

                                                                                                        I/O   FC8_TXD_SCL_MISO — Flexcomm 8: USART transmitter,

                                                                                                              I2C clock, SPI master-in/slave-out data.

                                                                                                        I     CT2_CAP3 — Capture 3 input to Timer 2.

                                                                                                        O     CLKOUT — Output of the CLKOUT function.

PIO2_30             -               F12             143            -              [2]  PU               I/O   PIO2_30 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[12] — LCD Data [12].

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        O     CT2_MAT2 — Match output 2 from Timer 2.

PIO2_31             -               D14             149            -              [2]  PU               I/O   PIO2_31 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[13] — LCD Data [13].

PIO3_0              -               D12             155            -              [2]  PU               I/O   PIO3_0 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[14] — LCD Data [14].

                                                                                                        O     PDM0_CLK — Clock for PDM interface 0, for digital

                                                                                                              microphone.

                                                                                                              R — Reserved.

                                                                                                        O     CT1_MAT0 — Match output 0 from Timer 1.

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                    35 of 168
NXP Semiconductors                                                                                                                                      LPC546xx

                                                                                                                             32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO3_1              -               D11             159            -              [2]  PU               I/O   PIO3_1 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[15] — LCD Data [15].

                                                                                                        I     PDM0_DATA — Data for PDM interface 0 (digital

                                                                                                              microphone).

                                                                                                              R — Reserved.

                                                                                                        O     CT1_MAT1 — Match output 1 from Timer 1.

PIO3_2              -               C10             164            -              [2]  PU               I/O   PIO3_2 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[16] — LCD Data [16].

                                                                                                        I/O   FC9_RXD_SDA_MOSI — Flexcomm 9: USART receiver, I2C

                                                                                                              data I/O, SPI master-out/slave-in data.

                                                                                                              R — Reserved.

                                                                                                        O     CT1_MAT2 — Match output 2 from Timer 1.

PIO3_3              -               A13             169            -              [2]  PU               I/O   PIO3_3 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[17] — LCD Data [17].

                                                                                                        I/O   FC9_TXD_SCL_MISO — Flexcomm 9: USART transmitter,

                                                                                                              I2C clock, SPI master-in/slave-out data.

PIO3_4              -               B11             172            -              [2]  PU               I/O   PIO3_4 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[18] — LCD Data [18].

                                                                                                              R — Reserved.

                                                                                                        I/O   FC8_CTS_SDA_SSEL0 — Flexcomm 8: USART

                                                                                                              clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                        I     CT4_CAP1 — Capture input 4 to Timer 1.

PIO3_5              -               B10             177            -              [2]  PU               I/O   PIO3_5 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[19] — LCD Data [19].

                                                                                                              R — Reserved.

                                                                                                        I/O   FC8_RTS_SCL_SSEL1 — Flexcomm 8: USART

                                                                                                              request-to-send, I2C clock, SPI slave select 1.

                                                                                                        O     CT4_MAT1 — Match output 1 from Timer 4.

PIO3_6              -               C9              180            -              [2]  PU               I/O   PIO3_6 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[20] — LCD Data [20].

                                                                                                        O     LCD_VD[0] — LCD Data [0].

                                                                                                              R — Reserved.

                                                                                                        O     CT4_MAT2 — Match output 2 from Timer 4.

PIO3_7              -               B8              184            -              [2]  PU               I/O   PIO3_7 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[21] — LCD Data [21].

                                                                                                        O     LCD_VD[1] — LCD Data [1].

                                                                                                              R — Reserved.

                                                                                                        I     CT4_CAP2 — Capture input 2 to Timer 4.

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                   36 of 168
NXP Semiconductors                                                                                                                                LPC546xx

                                                                                                                             32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO3_8              -               A7              186            -              [2]  PU               I/O   PIO3_8 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[22] — LCD Data [22].

                                                                                                        O     LCD_VD[2] — LCD Data [2].

                                                                                                              R — Reserved.

                                                                                                        I     CT4_CAP3 — Capture input 3 to Timer 4.

PIO3_9              -               C7              192            -              [2]  PU               I/O   PIO3_9 — General-purpose digital input/output pin.

                                                                                                        O     LCD_VD[23] — LCD Data [23].

                                                                                                        O     LCD_VD[3] — LCD Data [3].

                                                                                                              R — Reserved.

                                                                                                        I     CT0_CAP2 — Capture input 2 to Timer 0.

PIO3_10             -               A3              199            -              [2]                   I/O   PIO3_10 — General-purpose digital input/output pin.

                                                                                                        O     SCT0_OUT3 — SCTimer/PWM output 3.

                                                                                                              R — Reserved.

                                                                                                        O     CT3_MAT0 — Match output 0 from Timer 3.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        O     EMC_DYCSN[1] — External Memory interface SDRAM chip

                                                                                                              select 1(active low).

                                                                                                        O     TRACEDATA[0] — Trace data bit 0.

PIO3_11             -               B2              208            -              [2]  PU               I/O   PIO3_11 — General-purpose digital input/output pin.

                                                                                                        I/O   MCLK — MCLK input or output for I2S and/or digital

                                                                                                              microphone.

                                                                                                        I/O   FC0_SCK — Flexcomm 0: USART or SPI clock.

                                                                                                        I/O   FC1_SCK — Flexcomm 1: USART or SPI clock.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        O     TRACEDATA[3] — Trace data bit 3.

PIO3_12             -               L2              37             -              [2]  PU               I/O   PIO3_12 — General-purpose digital input/output pin.

                                                                                                        O     SCT0_OUT8 — SCTimer/PWM output 8.

                                                                                                              R — Reserved.

                                                                                                        I     CT3_CAP0 — Capture input 0 to Timer 3.

                                                                                                              R — Reserved.

                                                                                                        O     CLKOUT — Output of the CLKOUT function.

                                                                                                        O     EMC_CLK[1] — External memory interface clock 1.

                                                                                                        O     TRACECLK — Trace clock.

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                    37 of 168
NXP Semiconductors                                                                                                                                      LPC546xx

                                                                                                                             32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO3_13             -               H4              75             -              [2]  PU               I/O   PIO3_13 — General-purpose digital input/output pin.

                                                                                                        O     SCT0_OUT9 — SCTimer/PWM output 9.

                                                                                                        I/O   FC9_CTS_SDA_SSEL0 — Flexcomm 9: USART

                                                                                                              clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                        I     CT3_CAP1 — Capture input 1 to Timer 3.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        I     EMC_FBCK — External memory interface feedback clock.

                                                                                                        O     TRACEDATA[1] — Trace data bit 1.

PIO3_14             -               E3              13             -              [2]  PU               I/O   PIO3_14 — General-purpose digital input/output pin.

                                                                                                        O     SCT0_OUT4 — SCTimer/PWM output 4.

                                                                                                        I/O   FC9_RTS_SCL_SSEL1 — Flexcomm 9: USART

                                                                                                              request-to-send, I2C clock, SPI slave select 1.

                                                                                                        O     CT3_MAT1 — Match output 1 from Timer 3.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        O     TRACEDATA[2] — Trace data bit 2.

PIO3_15             -               D2              11             -              [2]  PU               I/O   PIO3_15 — General-purpose digital input/output pin.

                                                                                                        I/O   FC8_SCK — Flexcomm 8: USART or SPI clock.

                                                                                                        I     SD_WR_PRT — SD/MMC write protect.

PIO3_16             -               E1              19             -              [2]  PU               I/O   PIO3_16 — General-purpose digital input/output pin.

                                                                                                        I/O   FC8_RXD_SDA_MOSI — Flexcomm 8: USART receiver, I2C

                                                                                                              data I/O, SPI master-out/slave-in data.

                                                                                                        I/O   SD_D[4] — SD/MMC data 4.

PIO3_17             -               K1              31             -              [2]  PU               I/O   PIO3_17 — General-purpose digital input/output pin.

                                                                                                        I/O   FC8_TXD_SCL_MISO — Flexcomm 8: USART transmitter,

                                                                                                              I2C clock, SPI master-in/slave-out data.

                                                                                                        I/O   SD_D[5] — SD/MMC data 5.

PIO3_18             -               M6              68             -              [2]  PU               I/O   PIO3_18 — General-purpose digital input/output pin.

                                                                                                        I/O   FC8_CTS_SDA_SSEL0 — Flexcomm 8: USART

                                                                                                              clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                        I/O   SD_D[6] — SD/MMC data 6.

                                                                                                        O     CT4_MAT0 — Match output 0 from Timer 4.

                                                                                                        O     CAN0_TD — Transmitter output for CAN 0.

                                                                                                        O     SCT0_OUT5 — SCTimer/PWM output 5.

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                    38 of 168
NXP Semiconductors                                                                                                                                      LPC546xx

                                                                                                                                32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO3_19             -               J3              44             -              [2]  PU               I/O   PIO3_19 — General-purpose digital input/output pin.

                                                                                                        I/O   FC8_RTS_SCL_SSEL1 — Flexcomm 8: USART

                                                                                                              request-to-send, I2C clock, SPI slave select 1.

                                                                                                        I/O   SD_D[7] — SD/MMC data 7.

                                                                                                        O     CT4_MAT1 — Match output 1 from Timer 4.

                                                                                                        I     CAN0_RD — Receiver input for CAN 0.

                                                                                                        O     SCT0_OUT6 — SCTimer/PWM output 6.

PIO3_20             -               N2              46             -              [2]  PU               I/O   PIO3_20 — General-purpose digital input/output pin.

                                                                                                        I/O   FC9_SCK — Flexcomm 9: USART or SPI clock.

                                                                                                        I     SD_CARD_INT_N — Card interrupt line.

                                                                                                        O     CLKOUT — Output of the CLKOUT function.

                                                                                                              R — Reserved.

                                                                                                        O     SCT0_OUT7 — SCTimer/PWM output 7.

PIO3_21/            -               P5              61             -              [4]  PU               I/O;  PIO3_21/ADC0_9 — General-purpose digital input/output pin.

ADC0_9                                                                                                  AI    ADC input channel 9 if the DIGIMODE bit is set to 0 in the

                                                                                                              IOCON register for this pin.

                                                                                                        I/O   FC9_RXD_SDA_MOSI — Flexcomm 9: USART receiver, I2C

                                                                                                              data I/O, SPI master-out/slave-in data.

                                                                                                        O     SD_BACKEND_PWR — SD/MMC back-end power supply for

                                                                                                              embedded device.

                                                                                                        O     CT4_MAT3 — Match output 3 from Timer 4.

                                                                                                        I     UTICK_CAP2 — Micro-tick timer capture input 2.

PIO3_22/            -               N5              62             -              [4]  PU               I/O;  PIO3_22/ADC0_10 — General-purpose digital input/output

ADC0_10                                                                                                 AI    pin. ADC input channel 10 if the DIGIMODE bit is set to 0 in

                                                                                                              the IOCON register for this pin.

                                                                                                        I/O   FC9_TXD_SCL_MISO — Flexcomm 9: USART transmitter,

                                                                                                              I2C clock, SPI master-in/slave-out data.

PIO3_23             -               C2              8              -              [3]  Z                I/O   PIO3_23 — General-purpose digital input/output pin.

                                                                                                        I/O   FC2_CTS_SDA_SSEL0 — Flexcomm 2: USART

                                                                                                              clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                              R — Reserved.

                                                                                                        I     UTICK_CAP3 — Micro-tick timer capture input 3.

PIO3_24             -               E2              16             -              [3]  Z                I/O   PIO3_24 — General-purpose digital input/output pin.

                                                                                                        I/O   FC2_RTS_SCL_SSEL1 — Flexcomm 2: USART

                                                                                                              request-to-send, I2C clock, SPI slave select 1.

                                                                                                        I     CT4_CAP0 — Capture input 4 to Timer 0.

                                                                                                        I     USB0_VBUS —       Monitors the presence of USB0 bus power.

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                    39 of 168
NXP Semiconductors                                                                                                                                      LPC546xx

                                                                                                                             32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO3_25             -               P9              82             -              [2]  PU               I/O   PIO3_25 — General-purpose digital input/output pin.

                                                                                                              R — Reserved.

                                                                                                        I     CT4_CAP2 — Capture input 2 to Timer 4.

                                                                                                        I/O   FC4_SCK — Flexcomm 4: USART or SPI clock.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        O     EMC_A[14] — External memory interface address 14.

PIO3_26             -               K5              88             -              [2]  PU               I/O   PIO3_26 — General-purpose digital input/output pin.

                                                                                                              R — Reserved.

                                                                                                        O     SCT0_OUT0 — SCTimer/PWM output 0.

                                                                                                        I/O   FC4_RXD_SDA_MOSI — Flexcomm 4: USART receiver, I2C

                                                                                                              data I/O, SPI master-out/slave-in data.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        O     EMC_A[15] — External memory interface address 15.

PIO3_27             -               P14             96             -              [2]  PU               I/O   PIO3_27 — General-purpose digital input/output pin.

                                                                                                              R — Reserved.

                                                                                                        O     SCT0_OUT1 — SCTimer/PWM output 1.

                                                                                                        I/O   FC4_TXD_SCL_MISO — Flexcomm 4: USART transmitter,

                                                                                                              I2C clock, SPI master-in/slave-out data.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        O     EMC_A[16] — External memory interface address 16.

PIO3_28             -               M11             100            -              [2]  PU               I/O   PIO3_28 — General-purpose digital input/output pin.

                                                                                                              R — Reserved.

                                                                                                        O     SCT0_OUT2 — SCTimer/PWM output 2.

                                                                                                        I/O   FC4_CTS_SDA_SSEL0 — Flexcomm 4: USART

                                                                                                              clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        O     EMC_A[17] — External memory interface address 17.

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                    40 of 168
NXP Semiconductors                                                                                                                                LPC546xx

                                                                                                                              32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO3_29             -               L13             112            -              [2]  PU               I/O   PIO3_29 — General-purpose digital input/output pin.

                                                                                                              R — Reserved.

                                                                                                        O     SCT0_OUT3 — SCTimer/PWM output 3.

                                                                                                        I/O   FC4_RTS_SCL_SSEL1 — Flexcomm 4: USART

                                                                                                              request-to-send, I2C clock, SPI slave select 1.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        O     EMC_A[18] — External memory interface address 18.

PIO3_30             -               K13             116            -              [2]  PU               I/O   PIO3_30 — General-purpose digital input/output pin.

                                                                                                        I/O   FC9_CTS_SDA_SSEL0 — Flexcomm 9: USART

                                                                                                              clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                        O     SCT0_OUT4 — SCTimer/PWM output 4.

                                                                                                        I/O   FC4_SSEL2 — Flexcomm 4: SPI slave select 2.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        O     EMC_A[19] — External memory interface address 19.

PIO3_31             -               J14             123            -              [2]  PU               I/O   PIO3_31 — General-purpose digital input/output pin.

                                                                                                        I/O   FC9_RTS_SCL_SSEL1 — Flexcomm 9: USART

                                                                                                              request-to-send, I2C clock, SPI slave select 1.

                                                                                                        O     SCT0_OUT5 — SCTimer/PWM output 5.

                                                                                                        O     CT4_MAT2 — Match output 2 from Timer 4.

                                                                                                              R — Reserved.

                                                                                                        I     SCT0_GPI0 — Pin input 0 to SCTimer/PWM.

                                                                                                        O     EMC_A[20] — External memory interface address 20.

PIO4_0              -               H13             127            -              [2]  PU               I/O   PIO4_0 — General-purpose digital input/output pin.

                                                                                                              R — Reserved.

                                                                                                        I/O   FC6_CTS_SDA_SSEL0 — Flexcomm 6: USART

                                                                                                              clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                        I     CT4_CAP1 — Capture input 4 to Timer 1.

                                                                                                              R — Reserved.

                                                                                                        I     SCT0_GPI1 — Pin input 1 to SCTimer/PWM.

                                                                                                        O     EMC_CSN[1] — External memory interface static chip select

                                                                                                              1(active low).

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                    41 of 168
NXP Semiconductors                                                                                                                                LPC546xx

                                                                                                                               32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO4_1              -               G14             132            -              [2]  PU               I/O   PIO4_1 — General-purpose digital input/output pin.

                                                                                                              R — Reserved.

                                                                                                        I/O   FC6_SCK — Flexcomm 6: USART, SPI, or I2S clock.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        I     SCT0_GPI2 — Pin input 2 to SCTimer/PWM.

                                                                                                        O     EMC_CSN[2] — External memory interface static chip select

                                                                                                              2 (active low).

PIO4_2              -               F14             138            -              [2]  PU               I/O   PIO4_2 — General-purpose digital input/output pin.

                                                                                                              R — Reserved.

                                                                                                        I/O   FC6_RXD_SDA_MOSI_DATA — Flexcomm 6: USART

                                                                                                              receiver, I2C data I/O, SPI master-out/slave-in data, I2S data

                                                                                                              I/O.

                                                                                                              R — Reserved.

                                                                                                              R — Reserved.

                                                                                                        I     SCT0_GPI3 — Pin input 3 to SCTimer/PWM.

                                                                                                        O     EMC_CSN[3] — External memory interface static chip select

                                                                                                              3 (active low).

PIO4_3              -               F13             140            -              [2]  PU               I/O   PIO4_3 — General-purpose digital input/output pin.

                                                                                                              R — Reserved.

                                                                                                        I/O   FC6_TXD_SCL_MISO_WS — Flexcomm 6: USART

                                                                                                              transmitter, I2C clock, SPI master-in/slave-out data I/O, I2S

                                                                                                              word-select/frame.

                                                                                                        I     CT0_CAP3 — Capture 3 input to Timer 0.

                                                                                                              R — Reserved.

                                                                                                        I     SCT0_GPI4 — Pin input 4 to SCTimer/PWM.

                                                                                                        O     EMC_DYCSN[2] — External Memory interface SDRAM chip

                                                                                                              select 2 (active low).

PIO4_4              -               D9              147            -              [2]  PU               I/O   PIO4_4 — General-purpose digital input/output pin.

                                                                                                              R — Reserved.

                                                                                                        I/O   FC4_SSEL3 — Flexcomm 4: SPI slave select 3.

                                                                                                        I/O   FC0_RTS_SCL_SSEL1 — Flexcomm 0: USART

                                                                                                              request-to-send, I2C clock, SPI slave select 1.

                                                                                                              R — Reserved.

                                                                                                        I     SCT0_GPI5 — Pin input 5 to SCTimer/PWM.

                                                                                                        O     EMC_DYCSN[3] — External Memory interface SDRAM chip

                                                                                                              select 3 (active low).

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                   42 of 168
NXP Semiconductors                                                                                                                                LPC546xx

                                                                                                                                32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                               Description

                                                    208-pin, LQFP  100-pin, LQFP          Reset state [1]  Type

PIO4_5              -               E10             154            -              [2]     PU               I/O   PIO4_5 — General-purpose digital input/output pin.

                                                                                                                 R — Reserved.

                                                                                                           I/O   FC9_CTS_SDA_SSEL0 — Flexcomm 9: USART

                                                                                                                 clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                           I/O   FC0_CTS_SDA_SSEL0 — Flexcomm 0: USART

                                                                                                                 clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                           O     CT4_MAT3 — Match output 3 from Timer 4.

                                                                                                           I     SCT0_GPI6 — Pin input 6 to SCTimer/PWM.

                                                                                                           O     EMC_CKE[2] — External memory interface SDRAM clock

                                                                                                                 enable 2.

PIO4_6              -               D10             161            -              [2]     PU               I/O   PIO4_6 — General-purpose digital input/output pin.

                                                                                                                 R — Reserved.

                                                                                                           I/O   FC9_RTS_SCL_SSEL1 — Flexcomm 9: USART

                                                                                                                 request-to-send, I2C clock, SPI slave select 1.

                                                                                                                 R — Reserved.

                                                                                                                 R — Reserved.

                                                                                                           I     SCT0_GPI7 — Pin input 7 to SCTimer/PWM.

                                                                                                           O     EMC_CKE[3] — External memory interface SDRAM clock

                                                                                                                 enable 3.

PIO4_7              -               A14             166            -              [2][8]  PU               I/O   PIO4_7 — General-purpose digital input/output pin.

                                                                                                                 R — Reserved.

                                                                                                           I     CT4_CAP3 — Capture input 3 to Timer 4.

                                                                                                           O     USB0_PORTPWRN — USB0 VBUS drive indicator (Indicates

                                                                                                                 VBUS must be driven).

                                                                                                           O     USB0_FRAME — USB0 frame toggle signal.

                                                                                                           I     SCT0_GPI0 — Pin input 0 to SCTimer/PWM.

PIO4_8              -               B14             170            -              [2]     PU               I/O   PIO4_8 — General-purpose digital input/output pin.

                                                                                                           O     ENET_TXD0 — Ethernet transmit data 0.

                                                                                                           I/O   FC2_SCK — Flexcomm 2: USART or SPI clock.

                                                                                                           I     USB0_OVERCURRENTN — USB0 bus overcurrent indicator

                                                                                                                 (active low).

                                                                                                           O     USB0_LEDN — USB0-configured LED indicator (active low).

                                                                                                           I     SCT0_GPI1 — Pin input 1 to SCTimer/PWM.

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                        Rev. 2.3 — 26 April 2018                                                   43 of 168
NXP Semiconductors                                                                                                                                         LPC546xx

                                                                                                                                  32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                               Description

                                                    208-pin, LQFP  100-pin, LQFP          Reset state [1]  Type

PIO4_9              -               A12             173            -              [2][8]  PU               I/O   PIO4_9 — General-purpose digital input/output pin.

                                                                                                           O     ENET_TXD1 — Ethernet transmit data 1.

                                                                                                           I/O   FC2_RXD_SDA_MOSI — Flexcomm 2: USART receiver, I2C

                                                                                                                 data I/O, SPI master-out/slave-in data.

                                                                                                           O     USB1_PORTPWRN — USB1 VBUS drive indicator (Indicates

                                                                                                                 VBUS must be driven).

                                                                                                           O     USB1_FRAME — USB1 frame toggle signal.

                                                                                                           I     SCT0_GPI2 — Pin input 2 to SCTimer/PWM.

PIO4_10             -               B9              181            -              [2]     PU               I/O   PIO4_10 — General-purpose digital input/output pin.

                                                                                                           I     ENET_RX_DV — Ethernet receive data valid.

                                                                                                           I/O   FC2_TXD_SCL_MISO — Flexcomm 2: USART transmitter,

                                                                                                                 I2C clock, SPI master-in/slave-out data.

                                                                                                           I     USB1_OVERCURRENTN — USB1 bus overcurrent indicator

                                                                                                                 (active low).

                                                                                                           O     USB1_LEDN — USB1-configured LED indicator (active low).

                                                                                                                 SCT0_GPI3 — Pin input 3 to SCTimer/PWM.

PIO4_11             -               A9              183            -              [2]     PU               I/O   PIO4_11 — General-purpose digital input/output pin.

                                                                                                           I     ENET_RXD0 — Ethernet receive data 0.

                                                                                                           I/O   FC2_CTS_SDA_SSEL0 — Flexcomm 2: USART

                                                                                                                 clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                           I     USB0_IDVALUE — Indicates to the transceiver whether

                                                                                                                 connected as an A-device (USB0_ID LOW) or B-device

                                                                                                                 (USB0_ID HIGH).

                                                                                                                 R — Reserved.

                                                                                                           I     SCT0_GPI4 — Pin input 4 to SCTimer/PWM.

PIO4_12             -               A6              188            -              [2]     PU               I/O   PIO4_12 — General-purpose digital input/output pin.

                                                                                                           I     ENET_RXD1 — Ethernet receive data 1.

                                                                                                           I/O   FC2_RTS_SCL_SSEL1 — Flexcomm 2: USART

                                                                                                                 request-to-send, I2C clock, SPI slave select 1.

                                                                                                                 R — Reserved.

                                                                                                           I     SCT0_GPI5 — Pin input 5 to SCTimer/PWM.

PIO4_13             -               B6              190            -              [2]     PU               I/O   PIO4_13 — General-purpose digital input/output pin.

                                                                                                           O     ENET_TX_EN — Ethernet transmit enable (RMII/MII

                                                                                                                 interface).

                                                                                                           O     CT4_MAT0 — Match output 0 from Timer 4.

                                                                                                                 R — Reserved.

                                                                                                           I     SCT0_GPI6 — Pin input 6 to SCTimer/PWM.

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                        Rev. 2.3 — 26 April 2018                                                    44 of 168
NXP Semiconductors                                                                                                                                      LPC546xx

                                                                                                                               32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO4_14             -               B5              194            -              [2]  PU               I/O   PIO4_14 — General-purpose digital input/output pin.

                                                                                                        I     ENET_RX_CLK — Ethernet Receive Clock (MII interface) or

                                                                                                              Ethernet Reference Clock (RMII interface).

                                                                                                        O     CT4_MAT1 — Match output 1 from Timer 4.

                                                                                                        I/O   FC9_SCK — Flexcomm 9: USART or SPI clock.

                                                                                                              R — Reserved.

                                                                                                        I     SCT0_GPI7 — Pin input 7 to SCTimer/PWM.

PIO4_15             -               A4              197            -              [2]  PU               I/O   PIO4_15 — General-purpose digital input/output pin.

                                                                                                        O     ENET_MDC — Ethernet management data clock.

                                                                                                        O     CT4_MAT2 — Match output 2 from Timer 4.

                                                                                                        I/O   FC9_RXD_SDA_MOSI — Flexcomm 9: USART receiver, I2C

                                                                                                              data I/O, SPI master-out/slave-in data.

PIO4_16             -               C4              203            -              [2]  PU               I/O   PIO4_16 — General-purpose digital input/output pin.

                                                                                                        I/O   ENET_MDIO — Ethernet management data I/O.

                                                                                                        O     CT4_MAT3 — Match output 3 from Timer 4.

                                                                                                        I/O   FC9_TXD_SCL_MISO — Flexcomm 9: USART transmitter,

                                                                                                              I2C clock, SPI master-in/slave-out data.

PIO4_17             -               -               6              -              [2]  PU               I/O   PIO4_17 — General-purpose digital input/output pin.

                                                                                                              R — Reserved.

                                                                                                        O     CAN1_TD — Transmitter output for CAN 1.

                                                                                                        I     CT1_CAP2 — Capture 2 input to Timer 1.

                                                                                                        I     UTICK_CAP0 — Micro-tick timer capture input 0.

                                                                                                              R — Reserved.

                                                                                                        O     EMC_BLSN[2] — External memory interface byte lane select

                                                                                                              2 (active low).

PIO4_18             -               -               10             -              [2]  PU               I/O   PIO4_18 — General-purpose digital input/output pin.

                                                                                                              R — Reserved.

                                                                                                        I     CAN1_RD — Receiver input for CAN 1.

                                                                                                        I     CT1_CAP3 — Capture 3 input to Timer 1.

                                                                                                        I     UTICK_CAP1 — Micro-tick timer capture input 1.

                                                                                                              R — Reserved.

                                                                                                        O     EMC_BLSN[3] — External memory interface byte lane select

                                                                                                              3 (active low).

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                    45 of 168
NXP Semiconductors                                                                                                                                      LPC546xx

                                                                                                                             32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO4_19             -               -               14             -              [2]  PU               I/O   PIO4_19 — General-purpose digital input/output pin.

                                                                                                        O     ENET_TXD0 — Ethernet transmit data 0.

                                                                                                        O     SD_CLK — SD/MMC clock.

                                                                                                        I/O   FC2_SCK — Flexcomm 2: USART or SPI clock.

                                                                                                        I     CT4_CAP2 — Capture input 2 to Timer 4.

                                                                                                              R — Reserved.

                                                                                                        O     EMC_DQM[2] — External memory interface data mask 2.

PIO4_20             -               -               18             -              [2]  PU               I/O   PIO4_20 — General-purpose digital input/output pin.

                                                                                                        O     ENET_TXD1 — Ethernet transmit data 1.

                                                                                                        I/O   SD_CMD — SD/MMC card command I/O.

                                                                                                        I/O   FC2_RXD_SDA_MOSI — Flexcomm 2: USART receiver, I2C

                                                                                                              data I/O, SPI master-out/slave-in data.

                                                                                                        I     CT4_CAP3 — Capture input 3 to Timer 4.

                                                                                                              R — Reserved.

                                                                                                        O     EMC_DQM[3] — External memory interface data mask 3.

PIO4_21             -               -               34             -              [2]  PU               I/O   PIO4_21 — General-purpose digital input/output pin.

                                                                                                        O     ENET_TXD2 — Ethernet transmit data 2 (MII interface).

                                                                                                        O     SD_POW_EN — SD/MMC card power enable.

                                                                                                        I/O   FC2_TXD_SCL_MISO — Flexcomm 2: USART transmitter,

                                                                                                              I2C clock, SPI master-in/slave-out data.

                                                                                                        O     CT2_MAT3 — Match output 3 from Timer 2.

                                                                                                              R — Reserved.

                                                                                                        I/O   EMC_D[16] — External Memory interface data [16].

PIO4_22             -               -               47             -              [2]  PU               I/O   PIO4_22 — General-purpose digital input/output pin.

                                                                                                        O     ENET_TXD3 — Ethernet transmit data 3 (MII interface).

                                                                                                        I     SD_CARD_DET_N — SD/MMC card detect (active low).

                                                                                                        I/O   FC2_RTS_SCL_SSEL1 — Flexcomm 2: USART

                                                                                                              request-to-send, I2C clock, SPI slave select 1.

                                                                                                        O     CT1_MAT3 — Match output 3 from Timer 1.

                                                                                                              R — Reserved.

                                                                                                        I/O   EMC_D[17] — External Memory interface data [17].

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                      46 of 168
NXP Semiconductors                                                                                                                                  LPC546xx

                                                                                                                             32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO4_23             -               -               42             -              [2]  PU               I/O   PIO4_23 — General-purpose digital input/output pin.

                                                                                                        I     ENET_RXD0 — Ethernet receive data 0.

                                                                                                        I     SD_WR_PRT — SD/MMC write protect.

                                                                                                        I/O   FC2_CTS_SDA_SSEL0 — Flexcomm 2: USART

                                                                                                              clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                              R — Reserved.

                                                                                                        O     CT1_MAT0 — Match output 0 from Timer 1.

                                                                                                        I/O   EMC_D[18] — External Memory interface data [18].

PIO4_24             -               -               67             -              [2]  PU               I/O   PIO4_24 — General-purpose digital input/output pin.

                                                                                                        I     ENET_RXD1 — Ethernet receive data 1.

                                                                                                        I     SD_CARD_INT_N — Card interrupt line.

                                                                                                        I/O   FC7_RTS_SCL_SSEL1 — Flexcomm 7: USART

                                                                                                              request-to-send, I2C clock, SPI slave select 1.

                                                                                                              R — Reserved.

                                                                                                        O     CT1_MAT1 — Match output 1 from Timer 1.

                                                                                                        I/O   EMC_D[19] — External Memory interface data [19].

PIO4_25             -               -               69             -              [2]  PU               I/O   PIO4_25 — General-purpose digital input/output pin.

                                                                                                        I     ENET_RXD2 — Ethernet Receive Data 2 (MII interface).

                                                                                                        I/O   SD_D[0] — SD/MMC data 0.

                                                                                                        I/O   FC7_CTS_SDA_SSEL0 — Flexcomm 7: USART

                                                                                                              clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                              R — Reserved.

                                                                                                        O     CT1_MAT2 — Match output 2 from Timer 1.

                                                                                                        I/O   EMC_D[20] — External Memory interface data [20].

PIO4_26             -               -               73             -              [2]  PU               I/O   PIO4_26 — General-purpose digital input/output pin.

                                                                                                        I     ENET_RXD3 — Ethernet Receive Data 3 (MII interface).

                                                                                                        I/O   SD_D[1] — SD/MMC data 1.

                                                                                                              R — Reserved.

                                                                                                        I     UTICK_CAP2 — Micro-tick timer capture input 2.

                                                                                                        O     CT1_MAT3 — Match output 3 from Timer 1.

                                                                                                        I/O   EMC_D[21] — External Memory interface data [21].

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                     47 of 168
NXP Semiconductors                                                                                                                                      LPC546xx

                                                                                                                             32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO4_27             -               -               85             -              [2]  PU               I/O   PIO4_27 — General-purpose digital input/output pin.

                                                                                                        O     ENET_TX_EN — Ethernet transmit enable (RMII/MII

                                                                                                              interface).

                                                                                                        I/O   SD_D[2] — SD/MMC data 2.

                                                                                                              R — Reserved.

                                                                                                        I/O   FC1_SCK — Flexcomm 1: USART or SPI clock.

                                                                                                        I     CT1_CAP0 — Capture input 0 to Timer 1.

                                                                                                        I/O   EMC_D[22] — External Memory interface data [22].

PIO4_28             -               -               92             -              [2]  PU               I/O   PIO4_28 — General-purpose digital input/output pin.

                                                                                                        O     ENET_TX_ER — Ethernet Transmit Error (MII interface).

                                                                                                        I/O   SD_D[3] — SD/MMC data 3.

                                                                                                              R — Reserved.

                                                                                                        I/O   FC1_RXD_SDA_MOSI — Flexcomm 1: USART receiver, I2C

                                                                                                              data I/O, SPI master-out/slave-in data.

                                                                                                        I     CT1_CAP1 — Capture 1 input to Timer 1.

                                                                                                        I/O   EMC_D[23] — External Memory interface data [23].

PIO4_29             -               -               102            -              [2]  PU               I/O   PIO4_29 — General-purpose digital input/output pin.

                                                                                                        I     ENET_RX_ER — Ethernet receive error (RMII/MII interface).

                                                                                                        I/O   SD_D[4] — SD/MMC data 4.

                                                                                                              R — Reserved.

                                                                                                        I/O   FC1_TXD_SCL_MISO — Flexcomm 1: USART transmitter,

                                                                                                              I2C clock, SPI master-in/slave-out data.

                                                                                                        I     CT1_CAP2 — Capture 2 input to Timer 1.

                                                                                                        I/O   EMC_D[24] — External Memory interface data [24].

PIO4_30             -               -               80             -              [2]  PU               I/O   PIO4_30 — General-purpose digital input/output pin.

                                                                                                        I     ENET_TX_CLK — Ethernet Transmit Clock (MII interface).

                                                                                                        I/O   SD_D[5] — SD/MMC data 5.

                                                                                                        O     CT3_MAT0 — Match output 0 from Timer 3.

                                                                                                        I/O   FC1_RTS_SCL_SSEL1 — Flexcomm 1: USART

                                                                                                              request-to-send, I2C clock, SPI slave select 1.

                                                                                                        I     CT1_CAP3 — Capture 3 input to Timer 1.

                                                                                                        I/O   EMC_D[25] — External Memory interface data [25].

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                      48 of 168
NXP Semiconductors                                                                                                                                        LPC546xx

                                                                                                                               32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                              Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO4_31             -               -               114            -              [2]  PU               I/O     PIO4_31 — General-purpose digital input/output pin.

                                                                                                        I       ENET_RX_CLK — Ethernet Receive Clock (MII interface) or

                                                                                                                Ethernet Reference Clock (RMII interface).

                                                                                                        I/O     SD_D[6] — SD/MMC data 6.

                                                                                                        O       CT3_MAT1 — Match output 1 from Timer 3.

                                                                                                        I/O     FC4_SCK — Flexcomm 4: USART or SPI clock.

                                                                                                                R — Reserved.

                                                                                                        I/O     EMC_D[26] — External Memory interface data [26].

PIO5_0              -               -               122            -              [2]  PU               I/O     PIO5_0 — General-purpose digital input/output pin.

                                                                                                        I       ENET_RX_DV — Ethernet receive data valid.

                                                                                                        I/O     SD_D[7] — SD/MMC data 7.

                                                                                                        O       CT3_MAT2 — Match output 2 from Timer 3.

                                                                                                        I/O     FC4_RXD_SDA_MOSI — Flexcomm 4: USART receiver, I2C

                                                                                                                data I/O, SPI master-out/slave-in data.

                                                                                                                R — Reserved.

                                                                                                        I/O     EMC_D[27] — External Memory interface data [27].

PIO5_1              -               -               126            -              [2]  PU               I/O     PIO5_1 — General-purpose digital input/output pin.

                                                                                                        I       ENET_CRS — Ethernet Carrier Sense (MII interface) or

                                                                                                                Ethernet

                                                                                                                Carrier Sense/Data Valid (RMII interface).

                                                                                                        O       SD_VOLT[0] — SD/MMC card regulator voltage control [0].

                                                                                                        O       CT3_MAT3 — Match output 3 from Timer 3.

                                                                                                           I/O  FC4_TXD_SCL_MISO — Flexcomm 4: USART transmitter,

                                                                                                                I2C clock, SPI master-in/slave-out data.

                                                                                                                R — Reserved.

                                                                                                        I/O     EMC_D[28] — External Memory interface data [28].

PIO5_2              -               -               202            -              [2]  PU               I/O     PIO5_2 — General-purpose digital input/output pin.

                                                                                                        I       ENET_COL — Ethernet Collision detect (MII interface).

                                                                                                        O       SD_VOLT[1] — SD/MMC card regulator voltage control [1].

                                                                                                        I       CT3_CAP0 — Capture input 0 to Timer 3.

                                                                                                        I/O     FC4_CTS_SDA_SSEL0 — Flexcomm 4: USART

                                                                                                                clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                                R — Reserved.

                                                                                                        I/O     EMC_D[29] — External Memory interface data [29].

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                        49 of 168
NXP Semiconductors                                                                                                                                LPC546xx

                                                                                                                                32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

PIO5_3              -               -               129            -              [2]  PU               I/O   PIO5_3 — General-purpose digital input/output pin.

                                                                                                        O     ENET_MDC — Ethernet management data clock.

                                                                                                        O     SD_VOLT[2] — SD/MMC card regulator voltage control [2].

                                                                                                        I     CT3_CAP1 — Capture input 1 to Timer 3.

                                                                                                        I/O   FC4_RTS_SCL_SSEL1 — Flexcomm 4: USART

                                                                                                              request-to-send, I2C clock, SPI slave select 1.

                                                                                                              R — Reserved.

                                                                                                        I/O   EMC_D[30] — External Memory interface data [30].

PIO5_4              -               -               135            -              [2]  PU               I/O   PIO5_4 — General-purpose digital input/output pin.

                                                                                                        I/O   ENET_MDIO — Ethernet management data I/O.

                                                                                                        O     SD_BACKEND_PWR — SD/MMC back-end power supply for

                                                                                                              embedded device.

                                                                                                        I     CT3_CAP2 — Capture input 2 to Timer 3.

                                                                                                        I/O   FC4_SSEL2 — Flexcomm 4: SPI slave select 2.

                                                                                                              R — Reserved.

                                                                                                        I/O   EMC_D[31] — External Memory interface data [31].

PIO5_5              -               -               145            -              [2]  PU               I/O   PIO5_5 — General-purpose digital input/output pin.

                                                                                                        I     SCT0_GPI0 — Pin input 0 to SCTimer/PWM.

                                                                                                        O     PDM1_CLK — Clock for PDM interface 1, for digital

                                                                                                              microphone.

                                                                                                        I     CT3_CAP3 — Capture input 3 to Timer 3.

                                                                                                        I/O   FC4_SSEL3 — Flexcomm 4: SPI slave select 3.

                                                                                                        O     TRACECLK — Trace clock.

                                                                                                        O     EMC_A[21] — External memory interface address 21.

PIO5_6              -               -               152            -              [2]  PU               I/O   PIO5_6 — General-purpose digital input/output pin.

                                                                                                        I     SCT0_GPI1 — Pin input 1 to SCTimer/PWM.

                                                                                                        I     PDM1_DATA — Data for PDM interface 1 (digital

                                                                                                              microphone).

                                                                                                        I/O   FC5_SCK — Flexcomm 5: USART or SPI clock.

                                                                                                        O     SCT0_OUT5 — SCTimer/PWM output 5.

                                                                                                        O     TRACEDATA[0] — Trace data bit 0.

                                                                                                        O     EMC_A[22] — External memory interface address 22.

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                   50 of 168
NXP Semiconductors                                                                                                                                           LPC546xx

                                                                                                                                  32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                                 Description

                                                    208-pin, LQFP  100-pin, LQFP          Reset state [1]  Type

PIO5_7              -               -               171            -              [2]     PU               I/O     PIO5_7 — General-purpose digital input/output pin.

                                                                                                           I       SCT0_GPI2 — Pin input 2 to SCTimer/PWM.

                                                                                                           I/O     MCLK — MCLK input or output for I2S and/or digital

                                                                                                                   microphone.

                                                                                                              I/O  FC5_RXD_SDA_MOSI — Flexcomm 5: USART receiver, I2C

                                                                                                                   data I/O, SPI master-out/slave-in data.

                                                                                                           O       SCT0_OUT6 — SCTimer/PWM output 6.

                                                                                                           O       TRACEDATA[1] — Trace data bit 1.

                                                                                                           O       EMC_A[23] — External memory interface address 23.

PIO5_8              -               -               175            -              [2]     PU               I/O     PIO5_8 — General-purpose digital input/output pin.

                                                                                                           I       SCT0_GPI3 — Pin input 3 to SCTimer/PWM.

                                                                                                           O       PDM0_CLK — Clock for PDM interface 0, for digital

                                                                                                                   microphone.

                                                                                                           I/O     FC5_TXD_SCL_MISO — Flexcomm 5: USART transmitter,

                                                                                                                   I2C clock, SPI master-in/slave-out data.

                                                                                                           O       SCT0_OUT7 — SCTimer/PWM output 7.

                                                                                                           O       TRACEDATA[2] — Trace data bit 2.

                                                                                                           O       EMC_A[24] — External memory interface address 24.

PIO5_9              -               -               179            -              [2]     PU               I/O     PIO5_9 — General-purpose digital input/output pin.

                                                                                                           I       SCT0_GPI4 — Pin input 4 to SCTimer/PWM.

                                                                                                           I       PDM0_DATA — Data for PDM interface 0 (digital

                                                                                                                   microphone).

                                                                                                           I/O     FC5_CTS_SDA_SSEL0 — Flexcomm 5: USART

                                                                                                                   clear-to-send, I2C data I/O, SPI Slave Select 0.

                                                                                                           O       SCT0_OUT8 — SCTimer/PWM output 8.

                                                                                                           O       TRACEDATA[3] — Trace data bit 3.

                                                                                                           O       EMC_A[25] — External memory interface address 25.

PIO5_10             -               -               168            -              [2]     PU               I/O     PIO5_10 — General-purpose digital input/output pin.

                                                                                                           I       SCT0_GPI5 — Pin input 5 to SCTimer/PWM.

                                                                                                                   R — Reserved.

                                                                                                           I/O     FC5_RTS_SCL_SSEL1 — Flexcomm 5: USART

                                                                                                                   request-to-send, I2C clock, SPI slave select 1.

                                                                                                           O       SCT0_OUT9 — SCTimer/PWM output 9.

                                                                                                           I       UTICK_CAP3 — Micro-tick timer capture input 3.

USB1_AVSSC          D1              F2              20             6                                               USB1 analog 3.3 V ground.

USB1_REXT           B1              F1              21             7                                               USB1 analog signal for reference resistor, 12.4 k +/-1%

USB1_ID             C1              G1              22             8                                               Indicates to the transceiver whether connected as an A-device

                                                                                                                   (USB1_ID LOW) or B-device (USB1_ID HIGH).

USB1_VBUS           D3              G2              23             9              [6][8]                   I/O     VBUS pin (power on USB cable).

LPC546xx                                                              All information provided in this document is subject to legal disclaimers.   © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                        Rev. 2.3 — 26 April 2018                                                           51 of 168
NXP Semiconductors                                                                                                                                  LPC546xx

                                                                                                                             32-bit ARM Cortex-M4 microcontroller

Table 4.  Pin description …continued

Symbol              100-pin, TFBGA  180-pin, TFBGA                                                            Description

                                                    208-pin, LQFP  100-pin, LQFP       Reset state [1]  Type

USB1_AVDDC3V3       E1              G3              24             10                                         USB1 analog 3.3 V supply.

USB1_AVDDTX3V3      E2              H1              25             11                                         USB1 analog 3.3 V supply for line drivers.

USB1_DP             F2              H3              27             13             [6]                   I/O   USB1 bidirectional D+ line.

USB1_DM             E3              H2              26             12             [6]                   I/O   USB1 bidirectional D- line.

USB1_AVSSTX3V3      G1              J1              28             14                                         USB1 analog ground for line drivers.

USB0_DP             B3              E5              204            97             [6]                   I/O   USB0 bidirectional D+ line.

USB0_DM             B2              D5              205            98             [6]                   I/O   USB0 bidirectional D- line.

RESETN              J8              N13             101            48             [5]                         External reset input: A LOW on this pin resets the device,

                                                                                                              causing I/O ports and peripherals to take on their default

                                                                                                              states, and the boot code to execute. Wakes up the part from

                                                                                                              deep power-down mode.

VDD                 D5;             E6;             1;             1;                  -                -     Single 1.71 V to 3.6 V power supply powers internal digital

                    D7;             E8;             48;            21;                                        functions and I/Os.

                    E4;             F5;             65;            33;

                    E6;             G5;             104;           50;

                    F5;             J12;            108;           54;

                    F7;             L6;             156;           75;

                    G4;             L11             157;           76;

                    G6                              206            99

VSS                 D4;             B3;             2;             2;                  -                -     Ground.

                    D6;             D7;             49;            22;

                    E5;             D8;             66;            34;

                    E7;             E11;            103;           49;

                    F4;             H5;             107;           53;

                    F6;             J5;             148;           71;

                    G5;             K7              162;           79;

                    G7                              201            96

VDDA                J4              N6              64             32                  -                -     Analog supply voltage.

VREFN               -               N4              59             30                  -                -     ADC negative reference voltage. On the TFBGA100, the ADC

                                                                                                              negative reference voltage is internally tied to the VSSA pin.

VREFP               K4              P6              63             31                  -                -     ADC positive reference voltage.

VSSA                H4              L5              60             30                  -                -     Analog ground. On the TFBGA100, the ADC negative

                                                                                                              reference voltage is internally tied to the VSSA pin.

XTALIN              H2              K4              41             20             [7]  -                -     Main oscillator input.

XTALOUT             G3              J4              40             19             [7]  -                -     Main oscillator output.

VBAT                K9              N11             94             45                  -                -     Battery supply voltage. If no battery is used, tie VBAT to VDD

                                                                                                              or to ground.

RTCXIN              J9              L12             105            51                  -                -     RTC oscillator input.

RTCXOUT             H9              K11             106            52                  -                -     RTC oscillator output.

[1]  PU = input mode, pull-up enabled (pull-up resistor pulls up pin to VDD). Z = high impedance; pull-up or pull-down disabled, AI = analog

     input, I = input, O = output, F = floating. Reset state reflects the pin state at reset without boot code operation. For pin states in the

     different power modes, see Section 6.2.2 “Pin states in different power modes”. For termination on unused pins, see Section 6.2.1

     “Termination of unused pins”.

LPC546xx                                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                                                     Rev. 2.3 — 26 April 2018                                                           52 of 168
NXP Semiconductors                                                                                                                LPC546xx

                                                                                            32-bit ARM Cortex-M4 microcontroller

[2]  5 V tolerant pad with programmable glitch filter (5 V tolerant if VDD present; if VDD not present, do not exceed 3.6 V); provides digital I/O

     functions with TTL levels and hysteresis; normal drive strength. See Figure 44. Pulse width of spikes or glitches suppressed by input

     filter is from 3 ns to 16 ns (simulated value).

[3]  True open-drain pin. I2C-bus pins compliant with the I2C-bus specification for I2C standard mode, I2C Fast-mode, and I2C Fast-mode

     Plus. The pin requires an external pull-up to provide output functionality. When power is switched off, this pin is floating and does not

     disturb the I2C lines. Open-drain configuration applies to all functions on this pin.

[4]  5 V tolerant pin providing standard digital I/O functions with configurable modes, configurable hysteresis, and analog input. When

     configured as an analog input, the digital section of the pin is disabled, and the pin is not 5 V tolerant.

[5]  Reset pad.5 V tolerant pad with glitch filter with hysteresis. Pulse width of spikes or glitches suppressed by input filter is from 3 ns to

     20 ns (simulated value)

[6]  5 V tolerant transparent analog pad.

[7]  The oscillator input pin (XTALIN) cannot be driven by an external clock. Must connect a crystal between XTALIN and XTALOUT.

[8]  VBUS must be connected to supply voltage when using the USB peripheral.

            6.2.1             Termination of unused pins

                              Table 5 shows how to terminate pins that are not used in the application. In many cases,

                              unused pins should be connected externally or configured correctly by software to

                              minimize the overall power consumption of the part.

                              Unused pins with GPIO function should be configured as outputs set to LOW with their

                              internal pull-up disabled. To configure a GPIO pin as output and drive it LOW, select the

                              GPIO function in the IOCON register, select output in the GPIO DIR register, and write a 0

                              to the GPIO PORT register for that pin. Disable the pull-up in the pin’s IOCON register.

                              In addition, it is recommended to configure all GPIO pins that are not bonded out on

                              smaller packages as outputs driven LOW with their internal pull-up disabled.

Table 5.  Termination of unused pins

Pin                           Default      Recommended termination of unused pins

                              state[1]

RESET                         I; PU        The RESET pin can be left unconnected if the application does not use it.

all PIOn_m (not open-drain)   I; PU        Can be left unconnected if driven LOW and configured as GPIO output with pull-up

                                           disabled by software.

PIOn_m (I2C open-drain)       IA           Can be left unconnected if driven LOW and configured as GPIO output by software.

RTCXIN                        -            Connect to ground. When grounded, the RTC oscillator is disabled.

RTCXOUT                       -            Can be left unconnected.

XTALIN                        -            Connect to ground. When grounded, the RTC oscillator is disabled.

XTALOUT                       -            Can be left unconnected.

VREFP                         -            Tie to VDD.

VREFN                         -            Tie to VSS.

VDDA                          -            Tie to VDD.

VSSA                          -            Tie to VSS.

VBAT                          -            Tie to VDD.

USBn_DP                       F            Can be left unconnected. If USB interface is not used, pin can be left unconnected

                                           except in deep power-down mode where it must be externally pulled low. When the

                                           USB PHY is disabled, the pins are floating.

USBn_DM                       F            Can be left unconnected. If USB interface is not used, pin can be left unconnected

                                           except in deep power-down mode where it must be externally pulled low. When the

                                           USB PHY is disabled, the pins are floating.

USB1_AVSCC                    F            Tie to VSS.

LPC546xx                                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                                    Rev. 2.3 — 26 April 2018                                                                    53 of 168
NXP Semiconductors                                                                                                LPC546xx

                                                                              32-bit ARM Cortex-M4 microcontroller

Table 5.  Termination of unused pins

Pin                    Default        Recommended termination of unused pins

                       state[1]

USB1_VBUS              F              Tie to VDD.

USB1_AVDDC3V3          F              Tie to VDD.

USB1_AVDDTX3V3         F              Tie to VDD.

USB1_AVSSTX3V3         F              Tie to VSS.

[1]  I = Input, IA = Inactive (no pull-up/pull-down enabled), PU = Pull-Up enabled, F = Floating

               6.2.2   Pin states in different power modes

Table 6.  Pin states in different power modes

Pin                              Active            Sleep                      Deep-sleep                          Deep power-down

PIOn_m pins (not I2C)            As configured in the IOCON[1]. Default: internal pull-up enabled.                Floating

PIO0_13 to PIO0_14 (open-drain   As configured in the IOCON[1].                                                   Floating

I2C-bus pins)

PIO3_23 to PIO3_24 (open-drain   As configured in the IOCON[1].                                                   Floating

I2C-bus pins)

RESET                            Reset function enabled. Default: input, internal pull-up enabled.

                                 Reset function disabled.

[1]  Default and programmed pin states are retained in sleep and deep-sleep.

LPC546xx                              All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                             Rev. 2.3 — 26 April 2018                                                     54 of 168
NXP Semiconductors                                                                                                 LPC546xx

                                                                   32-bit ARM Cortex-M4 microcontroller

7.        Functional     description

                    7.1  Architectural overview

                         The ARM Cortex-M4 includes three AHB-Lite buses: the system bus, the I-code bus, and

                         the D-code bus. The I-code and D-code core buses allow for concurrent code and data

                         accesses from different slave ports.

                         The LPC546xx uses a multi-layer AHB matrix to connect the ARM Cortex-M4 buses and

                         other bus masters to peripherals in a flexible manner that optimizes performance by

                         allowing peripherals that are on different slave ports of the matrix to be accessed

                         simultaneously by different bus masters.

                    7.2  ARM Cortex-M4 processor

                         The ARM Cortex-M4 is a general purpose, 32-bit microprocessor, which offers high

                         performance and very low power consumption. The ARM Cortex-M4 offers many new

                         features, including a Thumb-2 instruction set, low interrupt latency, hardware multiply and

                         divide, interruptable/continuable multiple load and store instructions, automatic state save

                         and restore for interrupts, tightly integrated interrupt controller with wake-up interrupt

                         controller, and multiple core buses capable of simultaneous accesses.

                         A 3-stage pipeline is employed so that all parts of the processing and memory systems

                         can operate continuously. Typically, while one instruction is being executed, its successor

                         is being decoded, and a third instruction is being fetched from memory.

                    7.3  ARM Cortex-M4 integrated Floating Point Unit (FPU)

                         The FPU fully supports single-precision add, subtract, multiply, divide, multiply and

                         accumulate, and square root operations. It also provides conversions between fixed-point

                         and floating-point data formats, and floating-point constant instructions.

                         The FPU provides floating-point computation functionality that is compliant with the

                         ANSI/IEEE Std 754-2008, IEEE Standard for Binary Floating-Point Arithmetic, referred to

                         as the IEEE 754 standard.

                    7.4  Memory Protection Unit (MPU)

                         The Cortex-M4 includes a Memory Protection Unit (MPU) which can be used to improve

                         the reliability of an embedded system by protecting critical data within the user

                         application.

                         The MPU allows separating processing tasks by disallowing access to each other's data,

                         disabling access to memory regions, allowing memory regions to be defined as read-only

                         and detecting unexpected memory accesses that could potentially break the system.

                         The MPU separates the memory into distinct regions and implements protection by

                         preventing disallowed accesses. The MPU supports up to eight regions each of which can

                         be divided into eight subregions. Accesses to memory locations that are not defined in the

                         MPU regions, or not permitted by the region setting, will cause the Memory Management

                         Fault exception to take place.

LPC546xx                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2018. All rights reserved.

Product data sheet                     Rev. 2.3 — 26 April 2018                                                      55 of 168
NXP       Semiconductors