电子工程世界电子工程世界电子工程世界

产品描述

搜索

LPC18S30FET100E

器件型号:LPC18S30FET100E
器件类别:半导体    嵌入式处理器和控制器   
文件大小:29943.78KB,共10页
厂商名称:NXP
厂商官网:https://www.nxp.com
下载文档

器件描述

ARM Microcontrollers - MCU BL Microcontrollers

参数
产品属性属性值
产品种类:
Product Category:
ARM Microcontrollers - MCU
制造商:
Manufacturer:
NXP
RoHS:YES
安装风格:
Mounting Style:
SMD/SMT
封装 / 箱体:
Package / Case:
TFBGA-100
Core:ARM Cortex M3
Data Bus Width:32 bit
Maximum Clock Frequency:180 MHz
Program Memory Size:-
Data RAM Size:200 kB
ADC Resolution:10 bit
工作电源电压:
Operating Supply Voltage:
3.3 V
最大工作温度:
Maximum Operating Temperature:
+ 85 C
Processor Series:LPC18S30
封装:
Packaging:
Reel
Analog Supply Voltage:3.3 V
商标:
Brand:
NXP Semiconductors
DAC Resolution:10 bit
Data RAM Type:SRAM
Data ROM Size:64 kB
Data ROM Type:ROM
I/O Voltage:2.2 V to 3.6 V
接口类型:
Interface Type:
CAN, I2C, Ethernet, SPI, UART, USB
最小工作温度:
Minimum Operating Temperature:
- 40 C
Number of ADC Channels:4 Channel
Number of I/Os:49 I/O
Number of Timers/Counters:4 x 32 bit
产品:
Product:
MCU
Program Memory Type:Flash
工厂包装数量:
Factory Pack Quantity:
260
电源电压-最大:
Supply Voltage - Max:
3.6 V
电源电压-最小:
Supply Voltage - Min:
2.2 V
看门狗计时器:
Watchdog Timers:
Watchdog Timer
单位重量:
Unit Weight:
0.005875 oz

LPC18S30FET100E器件文档内容

       LPC18S50/S30/S10

       32-bit ARM Cortex-M3 flashless MCU with security features;

       up to 200 kB SRAM; Ethernet, two HS USB, LCD, EMC, AES

       Rev. 1.2 — 8 March 2016                                         Product data sheet

1.  General description

    The LPC18S50/S30/S10 are ARM Cortex-M3 based microcontrollers with security

    features for embedded applications. The ARM Cortex-M3 is a next generation core that

    offers system enhancements such as low power consumption, enhanced debug features,

    and a high level of support block integration.

    The LPC18S50/S30/S10 operate at CPU frequencies of up to 180 MHz. The ARM

    Cortex-M3 CPU incorporates a 3-stage pipeline and uses a Harvard architecture with

    separate local instruction and data buses as well as a third bus for peripherals. The ARM

    Cortex-M3 CPU also includes an internal prefetch unit that supports speculative

    branching.

    The LPC18S50/S30/S10 include up to 200 kB of on-chip SRAM, security features with

    AES engine, a quad SPI Flash Interface (SPIFI), a State Configurable Timer/PWM

    (SCTimer/PWM) subsystem, two High-speed USB controllers, Ethernet, LCD, an external

    memory controller, and multiple digital and analog peripherals.

    See Section 17 “References” for additional documentation.

2.  Features and benefits

      Processor core

        ARM Cortex-M3 processor, running at frequencies of up to 180 MHz.

        ARM Cortex-M3 built-in Memory Protection Unit (MPU) supporting eight regions.

        ARM Cortex-M3 built-in Nested Vectored Interrupt Controller (NVIC).

        Non-maskable Interrupt (NMI) input.

        JTAG and Serial Wire Debug, serial trace, eight breakpoints, and four watch points.

        Enhanced Trace Module (ETM) and Enhanced Trace Buffer (ETB) support.

        System tick timer.

      On-chip memory

        200 kB SRAM for code and data use.

        Multiple SRAM blocks with separate bus access.

        64 kB ROM containing boot code and on-chip software drivers.

        64 bit One-Time Programmable (OTP) memory for general-purpose use.

        Two banks (256 bit total) One-Time Programmable (OTP) memory for AES key

       storage One bank can store an encrypted key for decoding the boot image.

      AES engine for encryption and decryption of the boot image and data with DMA

       support and programmable via a ROM-based API.

      Clock generation unit
NXP  Semiconductors                                                   LPC18S50/S30/S10

                                                                      32-bit ARM Cortex-M3 microcontroller

                        Crystal oscillator with an operating range of 1 MHz to 25 MHz.

                        12 MHz internal RC oscillator trimmed to 1.5 % accuracy over temperature and

                          voltage.

                        Ultra-low power RTC crystal oscillator.

                        Three PLLs allow CPU operation up to the maximum CPU rate without the need for

                          a high-frequency crystal. The second PLL is dedicated to the High-speed USB, the

                          third PLL can be used as audio PLL.

                        Clock output.

                      Configurable digital peripherals:

                        State Configurable Timer (SCTimer/PWM) subsystem on AHB.

                        Global Input Multiplexer Array (GIMA) allows to cross-connect multiple inputs and

                          outputs to event driven peripherals like timers, SCTimer/PWM, and ADC0/1.

                      Serial interfaces:

                        Quad SPI Flash Interface (SPIFI) with 1-, 2-, or 4-bit data at rates of up to

                          52 MB per second.

                        10/100T Ethernet MAC with RMII and MII interfaces and DMA support for high

                          throughput at low CPU load. Support for IEEE 1588 time stamping/advanced time

                          stamping (IEEE 1588-2008 v2).

                        One High-speed USB 2.0 Host/Device/OTG interface with DMA support and

                          on-chip high-speed PHY (USB0).

                        One High-speed USB 2.0 Host/Device interface with DMA support, on-chip

                          full-speed PHY and ULPI interface to an external high-speed PHY (USB1).

                         USB interface electrical test software included in ROM USB stack.

                        Four 550 UARTs with DMA support: one UART with full modem interface; one

                          UART with IrDA interface; three USARTs support UART synchronous mode and a

                          smart card interface conforming to ISO7816 specification.

                        Up to two C_CAN 2.0B controllers with one channel each. Use of C_CAN controller

                          excludes operation of all other peripherals connected to the same bus bridge See

                          Figure 1 and Ref. 2.

                        Two SSP controllers with FIFO and multi-protocol support. Both SSPs with DMA

                          support.

                        One Fast-mode Plus I2C-bus interface with monitor mode and with open-drain I/O

                          pins conforming to the full I2C-bus specification. Supports data rates of up to

                          1 Mbit/s.

                        One standard I2C-bus interface with monitor mode and standard I/O pins.

                        Two I2S interfaces with DMA support, each with one input and one output.

                      Digital peripherals:

                        External Memory Controller (EMC) supporting external SRAM, ROM, NOR flash,

                          and SDRAM devices.

                        LCD controller with DMA support and a programmable display resolution of up to

                          1024 H  768 V. Supports monochrome and color STN panels and TFT color

                          panels; supports 1/2/4/8 bpp Color Look-Up Table (CLUT) and 16/24-bit direct pixel

                          mapping.

                        Secure Digital Input Output (SD/MMC) card interface.

                        Eight-channel General-Purpose DMA controller can access all memories on the

                          AHB and all DMA-capable AHB slaves.

LPC18S50_S30_S10                     All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                           Rev. 1.2 — 8 March 2016                                             2 of 151
NXP Semiconductors                                                      LPC18S50/S30/S10

                                                                        32-bit ARM Cortex-M3 microcontroller

                        Up to 164 General-Purpose Input/Output (GPIO) pins with configurable

                       pull-up/pull-down resistors.

                        GPIO registers are located on the AHB for fast access. GPIO ports have DMA

                       support.

                        Up to eight GPIO pins can be selected from all GPIO pins as edge and level

                       sensitive interrupt sources.

                        Two GPIO group interrupt modules enable an interrupt based on a programmable

                       pattern of input states of a group of GPIO pins.

                        Four general-purpose timer/counters with capture and match capabilities.

                        One motor control PWM for three-phase motor control.

                        One Quadrature Encoder Interface (QEI).

                        Repetitive Interrupt timer (RI timer).

                        Windowed watchdog timer.

                        Ultra-low power Real-Time Clock (RTC) on separate power domain with 256 bytes

                       of battery powered backup registers.

                        Alarm timer; can be battery powered.

                      Analog peripherals:

                        One 10-bit DAC with DMA support and a data conversion rate of 400 kSamples/s.

                        Two 10-bit ADCs with DMA support and a data conversion rate of 400 kSamples/s.

                       Up to eight input channels per ADC.

                      Unique ID for each device.

                      Power:

                        Single 3.3 V (2.2 V to 3.6 V) power supply with on-chip internal voltage regulator for

                       the core supply and the RTC power domain.

                        RTC power domain can be powered separately by a 3 V battery supply.

                        Four reduced power modes: Sleep, Deep-sleep, Power-down, and Deep

                       power-down.

                        Processor wake-up from Sleep mode via wake-up interrupts from various

                       peripherals.

                        Wake-up from Deep-sleep, Power-down, and Deep power-down modes via

                       external interrupts and interrupts generated by battery powered blocks in the RTC

                       power domain.

                        Brownout detect with four separate thresholds for interrupt and forced reset.

                        Power-On Reset (POR).

                      Available as 144-pin LQFP packages and as 256-pin, 180-pin, and 100-pin BGA

                       packages.

3.  Applications

                      Communication hubs                              Embedded audio applications

                      Automotive aftermarket                          Industrial control

                      Power management                                Industrial automation

                      Consumer health devices                         white goods

LPC18S50_S30_S10                  All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                          Rev. 1.2 — 8 March 2016                                           3 of 151
NXP Semiconductors                                                            LPC18S50/S30/S10

                                                                              32-bit ARM Cortex-M3 microcontroller

4.  Ordering information

Table 1.          Ordering information

Type number         Package

                    Name                Description                                                                                      Version

LPC18S50FET256      LBGA256             Plastic low profile ball grid array package; 256 balls; body 17  17  1 mm                      SOT740-2

LPC18S50FET180      TFBGA180            Thin fine-pitch ball grid array package; 180 balls                                               SOT570-3

LPC18S30FET256      LBGA256             Plastic low profile ball grid array package; 256 balls; body 17  17  1 mm                      SOT740-2

LPC18S30FET100      TFBGA100            Plastic thin fine-pitch ball grid array package; 100 balls; body 9  9  0.7 mm                  SOT926-1

LPC18S30FBD144      LQFP144             Plastic low profile quad flat package; 144 leads; body 20  20  1.4 mm                          SOT486-1

LPC18S10FET100      TFBGA100            Plastic thin fine-pitch ball grid array package; 100 balls; body 9  9  0.7 mm                  SOT926-1

LPC18S10FBD144      LQFP144             Plastic low profile quad flat package; 144 leads; body 20  20  1.4 mm                          SOT486-1

                    4.1  Ordering        options

Table 2.          Ordering options

Type number              Total      LCD  Ethernet    USB0     USB1       ADC                                             PWM  QEI  GPIO  Package

                         SRAM                        (Host,   (Host,     channels

                                                     Device,  Device)/

                                                     OTG)     ULPI

                                                              interface

LPC18S50FET256           200 kB     yes  yes         yes      yes/yes    8                                               yes  yes  164   LBGA256

LPC18S50FET180           200 kB     yes  yes         yes      yes/yes    8                                               yes  yes  118   TFBGA180

LPC1S830FET256           200 kB     no   yes         yes      yes/yes    8                                               yes  yes  164   LBGA256

LPC18S30FET100           200 kB     no   yes         yes      yes/no     4                                               no   no   49    TFBGA100

LPC18S30FBD144           200 kB     no   yes         yes      yes/no     8                                               yes  no   83    LQFP144

LPC18S10FET100           136 kB     no   no          no       no         4                                               no   no   49    TFBGA100

LPC18S10FBD144           136 kB     no   no          no       no         8                                               yes  no   83    LQFP144

LPC18S50_S30_S10                             All information provided in this document is subject to legal disclaimers.       © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                   Rev. 1.2 — 8 March 2016                                                             4 of 151
NXP Semiconductors                                                                                          LPC18S50/S30/S10

                                                                                                            32-bit ARM Cortex-M3 microcontroller

5.   Block diagram

          SWD/TRACE PORT/JTAG

                                                                                                                                                                    LPC18S50/30/10

                                                                               HIGH-SPEED PHY

                       TEST/DEBUG

                               INTERFACE                            ETHERNET(1)   HIGH-

                                                                    10/100        SPEED    USB1(1)

                                                          DMA       MAC           USB0(1)              LCD(1)                                         SD/

                               ARM                                                HOST/         HOST/

                       CORTEX-M3                                    IEEE 1588              DEVICE                                                     MMC

                                                                                  DEVICE/

                                                                                  OTG

                  bus  I-code  bus  D-code  bus   system                                                                                                   masters

                                                                                                                                                                    slaves

                                                                 AHB MULTILAYER MATRIX

                                                                                                                                              slaves                SPIFI

          BRIDGE 0                  BRIDGE 1              BRIDGE 2  BRIDGE 3            BRIDGE                                                BRIDGE                EMC

                                                                                                                                                                    64 kB ROM

          WWDT                              MOTOR         RI TIMER          I2C1           CGU         ALARM TIMER                                                  64/96 kB LOCAL SRAM

                                    CONTROL                                                                                                                         40 kB LOCAL SRAM

          USART0                            PWM(1)        USART2    10-bit DAC             CCU1        BACKUP REGISTERS

          UART1                             I2C0          USART3    C_CAN0                 CCU2        POWER MODE CONTROL                                           16/32 kB AHB SRAM

          SSP0                              I2S0          TIMER2    10-bit ADC0            RGU         CONFIGURATION                                                16 kB +

                                                                                                            REGISTERS                                               16 kB AHB SRAM(1)

          TIMER0                            I2S1          TIMER3    10-bit ADC1

                                                                                                       EVENT ROUTER                                                 HS GPIO

          TIMER1                            C_CAN1        SSP1

                                                                                                       OTP MEMORY                                                   SCT

          SCU                                             QEI(1)

                                                                                                       RTC                                    RTC OSC               AES ENCRYPTION/

          GPIO                                            GIMA                                                                                                      DECRYPTION

          interrupts                                                                                        12 MHz IRC

     GPIO GROUP0                                                                                       RTC POWER DOMAIN

          interrupt

     GPIO GROUP1

          interrupt

                               =    connected to          GPDMA

                                                                                                                                                                             aaa-014014

     (1)  Not available on all parts (see Table 2).

Fig  1.   LPC18S50/S30/S10 block diagram

LPC18S50_S30_S10                                                  All information provided in this document is subject to legal disclaimers.               © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                  Rev. 1.2 — 8 March 2016                                                                                              5 of 151
NXP Semiconductors                                                                                                LPC18S50/S30/S10

                                                                                                                  32-bit ARM Cortex-M3 microcontroller

6.   Pinning information

                        6.1      Pinning

         ball A1                 LPC18S50/30FET256                                                    ball A1                                   LPC18S50/10FET180

         index area        2     4     6     8     10      12      14      16                         index area                          2     4        6      8     10      12      14

                        1     3     5     7     9      11      13      15                                                              1     3        5      7     9      11      13

                     A                                                                                         A

                  B                                                                                      B

                     C                                                                                         C

                  D                                                                                      D

                     E                                                                                         E

                  F

                     G                                                                                   F

                  H                                                                                            G

                     J                                                                                   H

                  K                                                                                            J

                     L                                                                                   K

                  M                                                                                            L

                     N                                                                                   M

                  P                                                                                            N

                     R

                  T                                                                                      P

                                                               aaa-014015                                                                                                     aaa-016799

                                    Transparent top view                                                                                        Transparent top view

Fig  2.  Pin configuration LBGA256 package                                                 Fig 3.     Pin configuration TFBGA180 package

                                                                               ball A1           LPC18S30/10FET100

                                                                               index area

                                                                                           1  2    3  4        5  6                       7  8     9     10

                                                                                        A

                                                                                        B

                                                                                        C

                                                                                        D

                                                                                        E

                                                                                        F

                                                                                        G

                                                                                        H

                                                                                        J

                                                                                        K

                                                                                                                                                aaa-014017

                                                                                                   Transparent top view

                                    Fig 4.      Pin    configuration TFBGA100                 package

LPC18S50_S30_S10                                           All information provided in this document is subject to legal disclaimers.                        © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                         Rev. 1.2 — 8 March 2016                                                                                        6 of 151
NXP  Semiconductors                                                   LPC18S50/S30/S10

                                                                      32-bit ARM Cortex-M3 microcontroller

                                               108                                                                    73

                                          109                                                                             72

                                               LPC18S30/10FBD144

                                          144                                                                             37

                                               1                                                                      36

                                                                                                                          aaa-014018

                         Fig 5.  Pin configuration LQFP144 package

                    6.2  Pin description

                         On the LPC18S50/S30/S10, digital pins are grouped into 16 ports, named P0 to P9 and

                         PA to PF, with up to 20 pins used per port. Each digital pin can support up to eight different

                         digital functions, including General-Purpose I/O (GPIO), selectable through the System

                         Configuration Unit (SCU) registers. The pin name is not indicative of the GPIO port

                         assigned to it.

                         Not all functions listed in Table 3 are available on all packages. See Table 2 for availability

                         of USB0, USB1, Ethernet, and LCD functions.

                         The parts contain two 10-bit ADCs (ADC0 and ADC1). The input channels of ADC0 and

                         ADC1 on dedicated pins and multiplexed pins are combined in such a way that all channel

                         0 inputs (named ADC0_0 and ADC1_0) are tied together and connected to both, channel

                         0 on ADC0 and channel 0 on ADC1, channel 1 inputs (named ADC0_1 and ADC1_1) are

                         tied together and connected to channel 1 on ADC0 and ADC1, and so forth. There are

                         eight ADC channels total for the two ADCs.

LPC18S50_S30_S10                          All information provided in this document is subject to legal disclaimers.                  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                        Rev. 1.2 — 8 March 2016                                                                     7 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

Multiplexed digital pins

P0_0                L3       K3        G2        32       [2]  N;           PU   I/O   GPIO0[0] — General purpose digital input/output pin.

                                                                                 I/O   SSP1_MISO — Master In Slave Out for SSP1.

                                                                                 I     ENET_RXD1 — Ethernet receive data 1 (RMII/MII interface).

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   I2S0_TX_WS — Transmit Word Select. It is driven by the

                                                                                       master and received by the slave. Corresponds to the signal

                                                                                       WS in the I2S-bus specification.

                                                                                 I/O   I2S1_TX_WS — Transmit Word Select. It is driven by the

                                                                                       master and received by the slave. Corresponds to the signal

                                                                                       WS in the I2S-bus specification.

P0_1                M2       K2        G1        34       [2]  N;           PU   I/O   GPIO0[1] — General purpose digital input/output pin.

                                                                                 I/O   SSP1_MOSI — Master Out Slave in for SSP1.

                                                                                 I     ENET_COL — Ethernet Collision detect (MII interface).

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                       ENET_TX_EN — Ethernet transmit enable (RMII/MII

                                                                                       interface).

                                                                                 I/O   I2S1_TX_SDA — I2S1 transmit data. It is driven by the

                                                                                       transmitter and read by the receiver. Corresponds to the signal

                                                                                       SD in the I2S-bus specification.

P1_0                P2       L1        H1        38       [2]  N;           PU   I/O   GPIO0[4] — General purpose digital input/output pin.

                                                                                 I     CTIN_3 — SCTimer/PWM input 3. Capture input 1 of timer 1.

                                                                                 I/O   EMC_A5 — External memory address line 5.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   SSP0_SSEL — Slave Select for SSP0.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                            8 of 151
NXP Semiconductors                                                                                          LPC18S50/S30/S10

                                                                                                            32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

P1_1                     R2       N1        K2        42       [2]  N;           PU   I/O   GPIO0[8] — General purpose digital input/output pin. Boot pin

                                                                                            (see Table 5).

                                                                                      O     CTOUT_7 — SCTimer/PWM output 7. Match output 3 of

                                                                                            timer 1.

                                                                                      I/O   EMC_A6 — External memory address line 6.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   SSP0_MISO — Master In Slave Out for SSP0.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

P1_2                     R3       N2        K1        43       [2]  N;           PU   I/O   GPIO0[9] — General purpose digital input/output pin. Boot pin

                                                                                            (see Table 5).

                                                                                      O     CTOUT_6 — SCTimer/PWM output 6. Match output 2 of

                                                                                            timer 1.

                                                                                      I/O   EMC_A7 — External memory address line 7.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   SSP0_MOSI — Master Out Slave in for SSP0.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

P1_3                     P5       M2        J1        44       [2]  N;           PU   I/O   GPIO0[10] — General purpose digital input/output pin.

                                                                                      O     CTOUT_8 — SCTimer/PWM output 8. Match output 0 of

                                                                                            timer 2.

                                                                                      -     R — Function reserved.

                                                                                      O     EMC_OE — LOW active Output Enable signal.

                                                                                      O     USB0_IND1 — USB0 port indicator LED control output 1.

                                                                                      I/O   SSP1_MISO — Master In Slave Out for SSP1.

                                                                                      -     R — Function reserved.

                                                                                      O     SD_RST — SD/MMC reset signal for MMC4.4 card.

P1_4                     T3       P2        J2        47       [2]  N;           PU   I/O   GPIO0[11] — General purpose digital input/output pin.

                                                                                      O     CTOUT_9 — SCTimer/PWM output 9. Match output 3 of

                                                                                            timer 3.

                                                                                      -     R — Function reserved.

                                                                                      O     EMC_BLS0 — LOW active Byte Lane select signal 0.

                                                                                      O     USB0_IND0 — USB0 port indicator LED control output 0.

                                                                                      I/O   SSP1_MOSI — Master Out Slave in for SSP1.

                                                                                      -     R — Function reserved.

                                                                                      O     SD_VOLT1 — SD/MMC bus voltage select output 1.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                           9 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P1_5                R5       N3        J4        48       [2]  N;           PU   I/O   GPIO1[8] — General purpose digital input/output pin.

                                                                                 O     CTOUT_10 — SCTimer/PWM output 10. Match output 3 of

                                                                                       timer 3.

                                                                                 -     R — Function reserved.

                                                                                 O     EMC_CS0 — LOW active Chip Select 0 signal.

                                                                                 I     USB0_PWR_FAULT — Port power fault signal indicating

                                                                                       overcurrent condition; this signal monitors over-current on the

                                                                                       USB bus (external circuitry required to detect over-current

                                                                                       condition).

                                                                                 I/O   SSP1_SSEL — Slave Select for SSP1.

                                                                                 -     R — Function reserved.

                                                                                 O     SD_POW — SD/MMC card power monitor output.

P1_6                T4       P3        K4        49       [2]  N;           PU   I/O   GPIO1[9] — General purpose digital input/output pin.

                                                                                 I     CTIN_5 — SCTimer/PWM input 5. Capture input 2 of timer 2.

                                                                                 -     R — Function reserved.

                                                                                 O     EMC_WE — LOW active Write Enable signal.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   SD_CMD — SD/MMC command signal.

P1_7                T5       N4        G4        50       [2]  N;           PU   I/O   GPIO1[0] — General purpose digital input/output pin.

                                                                                 I     U1_DSR — Data Set Ready input for UART1.

                                                                                 O     CTOUT_13 — SCTimer/PWM output 13. Match output 3 of

                                                                                       timer 3.

                                                                                 I/O   EMC_D0 — External memory data line 0.

                                                                                 O     USB0_PPWR — VBUS drive signal (towards external charge

                                                                                       pump or power management unit); indicates that VBUS must

                                                                                       be driven (active HIGH).

                                                                                       Add a pull-down resistor to disable the power switch at reset.

                                                                                       This signal has opposite polarity compared to the USB_PPWR

                                                                                       used on other NXP LPC parts.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                          10 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P1_8                R7       M5        H5        51       [2]  N;           PU   I/O   GPIO1[1] — General purpose digital input/output pin.

                                                                                 O     U1_DTR — Data Terminal Ready output for UART1.

                                                                                 O     CTOUT_12 — SCTimer/PWM output 12. Match output 3 of

                                                                                       timer 3.

                                                                                 I/O   EMC_D1 — External memory data line 1.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     SD_VOLT0 — SD/MMC bus voltage select output 0.

P1_9                T7       N5        J5        52       [2]  N;           PU   I/O   GPIO1[2] — General purpose digital input/output pin.

                                                                                 O     U1_RTS — Request to Send output for UART1.

                                                                                 O     CTOUT_11 — SCTimer/PWM output 11. Match output 3 of

                                                                                       timer 2.

                                                                                 I/O   EMC_D2 — External memory data line 2.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   SD_DAT0 — SD/MMC data bus line 0.

P1_10               R8       N6        H6        53       [2]  N;           PU   I/O   GPIO1[3] — General purpose digital input/output pin.

                                                                                 I     U1_RI — Ring Indicator input for UART1.

                                                                                 O     CTOUT_14 — SCTimer/PWM output 14. Match output 2 of

                                                                                       timer 3.

                                                                                 I/O   EMC_D3 — External memory data line 3.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   SD_DAT1 — SD/MMC data bus line 1.

P1_11               T9       P8        J7        55       [2]  N;           PU   I/O   GPIO1[4] — General purpose digital input/output pin.

                                                                                 I     U1_CTS — Clear to Send input for UART1.

                                                                                 O     CTOUT_15 — SCTimer/PWM output 15. Match output 3 of

                                                                                       timer 3.

                                                                                 I/O   EMC_D4 — External memory data line 4.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   SD_DAT2 — SD/MMC data bus line 2.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                          11 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P1_12               R9       P7        K7        56       [2]  N;           PU   I/O   GPIO1[5] — General purpose digital input/output pin.

                                                                                 I     U1_DCD — Data Carrier Detect input for UART1.

                                                                                 -     R — Function reserved.

                                                                                 I/O   EMC_D5 — External memory data line 5.

                                                                                 I     T0_CAP1 — Capture input 1 of timer 0.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   SD_DAT3 — SD/MMC data bus line 3.

P1_13               R10      L8        H8        60       [2]  N;           PU   I/O   GPIO1[6] — General purpose digital input/output pin.

                                                                                 O     U1_TXD — Transmitter output for UART1.

                                                                                 -     R — Function reserved.

                                                                                 I/O   EMC_D6 — External memory data line 6.

                                                                                 I     T0_CAP0 — Capture input 0 of timer 0.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I     SD_CD — SD/MMC card detect input.

P1_14               R11      K7        J8        61       [2]  N;           PU   I/O   GPIO1[7] — General purpose digital input/output pin.

                                                                                 I     U1_RXD — Receiver input for UART1.

                                                                                 -     R — Function reserved.

                                                                                 I/O   EMC_D7 — External memory data line 7.

                                                                                 O     T0_MAT2 — Match output 2 of timer 0.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P1_15               T12      P11       K8        62       [2]  N;           PU   I/O   GPIO0[2] — General purpose digital input/output pin.

                                                                                 O     U2_TXD — Transmitter output for USART2.

                                                                                 -     R — Function reserved.

                                                                                 I     ENET_RXD0 — Ethernet receive data 0 (RMII/MII interface).

                                                                                 O     T0_MAT1 — Match output 1 of timer 0.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                          12 of 151
NXP Semiconductors                                                                                        LPC18S50/S30/S10

                                                                                                          32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

P1_16                    M7       L5        H9        64       [2]  N;           PU   I/O   GPIO0[3] — General purpose digital input/output pin.

                                                                                      I     U2_RXD — Receiver input for USART2.

                                                                                      -     R — Function reserved.

                                                                                      I     ENET_CRS — Ethernet Carrier Sense (MII interface).

                                                                                      O     T0_MAT0 — Match output 0 of timer 0.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I     ENET_RX_DV — Ethernet Receive Data Valid (RMII/MII

                                                                                            interface).

P1_17                    M8       L6        H10       66       [3]  N;           PU   I/O   GPIO0[12] — General purpose digital input/output pin.

                                                                                      I/O   U2_UCLK — Serial clock input/output for USART2 in

                                                                                            synchronous mode.

                                                                                      -     R — Function reserved.

                                                                                      I/O   ENET_MDIO — Ethernet MIIM data input and output.

                                                                                      I     T0_CAP3 — Capture input 3 of timer 0.

                                                                                      O     CAN1_TD — CAN1 transmitter output.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

P1_18                    N12      N10       J10       67       [2]  N;           PU   I/O   GPIO0[13] — General purpose digital input/output pin.

                                                                                      I/O   U2_DIR — RS-485/EIA-485 output enable/direction control for

                                                                                            USART2.

                                                                                      -     R — Function reserved.

                                                                                      O     ENET_TXD0 — Ethernet transmit data 0 (RMII/MII interface).

                                                                                      O     T0_MAT3 — Match output 3 of timer 0.

                                                                                      I     CAN1_RD — CAN1 receiver input.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

P1_19                    M11      N9        K9        68       [2]  N;           PU   I     ENET_TX_CLK (ENET_REF_CLK) — Ethernet Transmit

                                                                                            Clock (MII interface) or Ethernet Reference Clock (RMII

                                                                                            interface).

                                                                                      I/O   SSP1_SCK — Serial clock for SSP1.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      O     CLKOUT — Clock output pin.

                                                                                      -     R — Function reserved.

                                                                                      O     I2S0_RX_MCLK — I2S receive master clock.

                                                                                      I/O   I2S1_TX_SCK — Transmit Clock. It is driven by the master

                                                                                            and received by the slave. Corresponds to the signal SCK in

                                                                                            the I2S-bus specification.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                             13 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P1_20               M10      J10       K10       70       [2]  N;           PU   I/O   GPIO0[15] — General purpose digital input/output pin.

                                                                                 I/O   SSP1_SSEL — Slave Select for SSP1.

                                                                                 -     R — Function reserved.

                                                                                 O     ENET_TXD1 — Ethernet transmit data 1 (RMII/MII interface).

                                                                                 I     T0_CAP2 — Capture input 2 of timer 0.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P2_0                T16      N14       G10       75       [2]  N;           PU   -     R — Function reserved.

                                                                                 O     U0_TXD — Transmitter output for USART0.

                                                                                 I/O   EMC_A13 — External memory address line 13.

                                                                                 O     USB0_PPWR — VBUS drive signal (towards external charge

                                                                                       pump or power management unit); indicates that VBUS must

                                                                                       be driven (active high).

                                                                                       Add a pull-down resistor to disable the power switch at reset.

                                                                                       This signal has opposite polarity compared to the USB_PPWR

                                                                                       used on other NXP LPC parts.

                                                                                 I/O   GPIO5[0] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 I     T3_CAP0 — Capture input 0 of timer 3.

                                                                                 O     ENET_MDC — Ethernet MIIM clock.

P2_1                N15      M13       G7        81       [2]  N;           PU   -     R — Function reserved.

                                                                                 I     U0_RXD — Receiver input for USART0.

                                                                                 I/O   EMC_A12 — External memory address line 12.

                                                                                 I     USB0_PWR_FAULT — Port power fault signal indicating

                                                                                       overcurrent condition; this signal monitors over-current on the

                                                                                       USB bus (external circuitry required to detect over-current

                                                                                       condition).

                                                                                 I/O   GPIO5[1] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 I     T3_CAP1 — Capture input 1 of timer 3.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           14 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P2_2                M15      L13       F5        84       [2]  N;           PU   -     R — Function reserved.

                                                                                 I/O   U0_UCLK — Serial clock input/output for USART0 in

                                                                                       synchronous mode.

                                                                                 I/O   EMC_A11 — External memory address line 11.

                                                                                 O     USB0_IND1 — USB0 port indicator LED control output 1.

                                                                                 I/O   GPIO5[2] — General purpose digital input/output pin.

                                                                                 I     CTIN_6 — SCTimer/PWM input 6. Capture input 1 of timer 3.

                                                                                 I     T3_CAP2 — Capture input 2 of timer 3.

                                                                                 -     R — Function reserved.

P2_3                J12      G11       D8        87       [3]  N;           PU   -     R — Function reserved.

                                                                                 I/O   I2C1_SDA — I2C1 data input/output (this pin does not use a

                                                                                       specialized I2C pad).

                                                                                 O     U3_TXD — Transmitter output for USART3.

                                                                                 I     CTIN_1 — SCTimer/PWM input 1. Capture input 1 of timer 0.

                                                                                       Capture input 1 of timer 2.

                                                                                 I/O   GPIO5[3] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 O     T3_MAT0 — Match output 0 of timer 3.

                                                                                 O     USB0_PPWR — VBUS drive signal (towards external charge

                                                                                       pump or power management unit); indicates that VBUS must

                                                                                       be driven (active HIGH).

                                                                                       Add a pull-down resistor to disable the power switch at reset.

                                                                                       This signal has opposite polarity compared to the USB_PPWR

                                                                                       used on other NXP LPC parts.

P2_4                K11      L9        D9        88       [3]  N;           PU   -     R — Function reserved.

                                                                                 I/O   I2C1_SCL — I2C1 clock input/output (this pin does not use a

                                                                                       specialized I2C pad).

                                                                                 I     U3_RXD — Receiver input for USART3.

                                                                                 I     CTIN_0 — SCTimer/PWM input 0. Capture input 0 of timer 0,

                                                                                       1, 2, 3.

                                                                                 I/O   GPIO5[4] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 O     T3_MAT1 — Match output 1 of timer 3.

                                                                                 I     USB0_PWR_FAULT — Port power fault signal indicating

                                                                                       overcurrent condition; this signal monitors over-current on the

                                                                                       USB bus (external circuitry required to detect over-current

                                                                                       condition).

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           15 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P2_5                K14      J12       D10       91       [3]  N;           PU   -     R — Function reserved.

                                                                                 I     CTIN_2 — SCTimer/PWM input 2. Capture input 2 of timer 0.

                                                                                 I     USB1_VBUS — Monitors the presence of USB1 bus power.

                                                                                       Note: This signal must be HIGH for USB reset to occur.

                                                                                 I     ADCTRIG1 — ADC trigger input 1.

                                                                                 I/O   GPIO5[5] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 O     T3_MAT2 — Match output 2 of timer 3.

                                                                                 O     USB0_IND0 — USB0 port indicator LED control

                                                                                       output 0.

P2_6                K16      J14       G9        95       [2]  N;           PU   -     R — Function reserved.

                                                                                 I/O   U0_DIR — RS-485/EIA-485 output enable/direction control for

                                                                                       USART0.

                                                                                 I/O   EMC_A10 — External memory address line 10.

                                                                                 O     USB0_IND0 — USB0 port indicator LED control

                                                                                       output 0.

                                                                                 I/O   GPIO5[6] — General purpose digital input/output pin.

                                                                                 I     CTIN_7 — SCTimer/PWM input 7.

                                                                                 I     T3_CAP3 — Capture input 3 of timer 3.

                                                                                 -     R — Function reserved.

P2_7                H14      G12       C10       96       [2]  N;           PU   I/O   GPIO0[7] — General purpose digital input/output pin. ISP

                                                                                       entry pin. If this pin is pulled LOW at reset, the part enters ISP

                                                                                       mode using USART0.

                                                                                 O     CTOUT_1 — SCTimer/PWM output 1. Match output 3 of

                                                                                       timer 3.

                                                                                 I/O   U3_UCLK — Serial clock input/output for USART3 in

                                                                                       synchronous mode.

                                                                                 I/O   EMC_A9 — External memory address line 9.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     T3_MAT3 — Match output 3 of timer 3.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                              16 of 151
NXP Semiconductors                                                                                              LPC18S50/S30/S10

                                                                                                                32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

P2_8                     J16      H14       C6        98       [2]  N;           PU   -     R — Function reserved. Boot pin (see Table 5)

                                                                                      O     CTOUT_0 — SCTimer/PWM output 0. Match output 0 of

                                                                                            timer 0.

                                                                                      I/O   U3_DIR — RS-485/EIA-485 output enable/direction control for

                                                                                            USART3.

                                                                                      I/O   EMC_A8 — External memory address line 8.

                                                                                      I/O   GPIO5[7] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

P2_9                     H16      G14       B10       102      [2]  N;           PU   I/O   GPIO1[10] — General purpose digital input/output pin. Boot

                                                                                            pin (see Table 5).

                                                                                      O     CTOUT_3 — SCTimer/PWM output 3. Match output 3 of

                                                                                            timer 0.

                                                                                      I/O   U3_BAUD — Baud pin for USART3.

                                                                                      I/O   EMC_A0 — External memory address line 0.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

P2_10                    G16      F14       E8        104      [2]  N;           PU   I/O   GPIO0[14] — General purpose digital input/output pin.

                                                                                      O     CTOUT_2 — SCTimer/PWM output 2. Match output 2 of

                                                                                            timer 0.

                                                                                      O     U2_TXD — Transmitter output for USART2.

                                                                                      I/O   EMC_A1 — External memory address line 1.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

P2_11                    F16      E13       A9        105      [2]  N;           PU   I/O   GPIO1[11] — General purpose digital input/output pin.

                                                                                      O     CTOUT_5 — SCTimer/PWM output 5. Match output 3 of

                                                                                            timer 3.

                                                                                      I     U2_RXD — Receiver input for USART2.

                                                                                      I/O   EMC_A2 — External memory address line 2.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                           17 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P2_12               E15      D13       B9        106      [2]  N;           PU   I/O   GPIO1[12] — General purpose digital input/output pin.

                                                                                 O     CTOUT_4 — SCTimer/PWM output 4. Match output 3 of

                                                                                       timer 3.

                                                                                 -     R — Function reserved.

                                                                                 I/O   EMC_A3 — External memory address line 3.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   U2_UCLK — Serial clock input/output for USART2 in

                                                                                       synchronous mode.

P2_13               C16      E14       A10       108      [2]  N;           PU   I/O   GPIO1[13] — General purpose digital input/output pin.

                                                                                 I     CTIN_4 — SCTimer/PWM input 4. Capture input 2 of timer 1.

                                                                                 -     R — Function reserved.

                                                                                 I/O   EMC_A4 — External memory address line 4.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   U2_DIR — RS-485/EIA-485 output enable/direction control for

                                                                                       USART2.

P3_0                F13      D12       A8        112      [2]  N;           PU   I/O   I2S0_RX_SCK — I2S receive clock. It is driven by the master

                                                                                       and received by the slave. Corresponds to the signal SCK in

                                                                                       the I2S-bus specification.

                                                                                 O     I2S0_RX_MCLK — I2S receive master clock.

                                                                                 I/O   I2S0_TX_SCK — Transmit Clock. It is driven by the master

                                                                                       and received by the slave. Corresponds to the signal SCK in

                                                                                       the I2S-bus specification.

                                                                                 O     I2S0_TX_MCLK — I2S transmit master clock.

                                                                                 I/O   SSP0_SCK — Serial clock for SSP0.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           18 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not available           on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P3_1                G11      D10       F7        114      [2]  N; PU             I/O   I2S0_TX_WS — Transmit Word Select. It is driven by the

                                                                                       master and received by the slave. Corresponds to the signal

                                                                                       WS in the I2S-bus specification.

                                                                                 I/O   I2S0_RX_WS — Receive Word Select. It is driven by the

                                                                                       master and received by the slave. Corresponds to the signal

                                                                                       WS in the I2S-bus specification.

                                                                                 I     CAN0_RD — CAN receiver input.

                                                                                 O     USB1_IND1 — USB1 Port indicator LED control output 1.

                                                                                 I/O   GPIO5[8] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_VD15 — LCD data.

                                                                                 -     R — Function reserved.

P3_2                F11      D9        G6        116      [2]  OL;               I/O   I2S0_TX_SDA — I2S transmit data. It is driven by the

                                                               PU                      transmitter and read by the receiver. Corresponds to the signal

                                                                                       SD in the I2S-bus specification.

                                                                                 I/O   I2S0_RX_SDA — I2S receive data. It is driven by the

                                                                                       transmitter and read by the receiver. Corresponds to the signal

                                                                                       SD in the I2S-bus specification.

                                                                                 O     CAN0_TD — CAN transmitter output.

                                                                                 O     USB1_IND0 — USB1 Port indicator LED control output 0.

                                                                                 I/O   GPIO5[9] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_VD14 — LCD data.

                                                                                 -     R — Function reserved.

P3_3                B14      B13       A7        118      [4]  N; PU             -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   SSP0_SCK — Serial clock for SSP0.

                                                                                 O     SPIFI_SCK — Serial clock for SPIFI.

                                                                                 O     CGU_OUT1 — CGU spare clock output 1.

                                                                                 -     R — Function reserved.

                                                                                 O     I2S0_TX_MCLK — I2S transmit master clock.

                                                                                 I/O   I2S1_TX_SCK — Transmit Clock. It is driven by the master

                                                                                       and received by the slave. Corresponds to the signal SCK in

                                                                                       the I2S-bus specification.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                            19 of 151
NXP Semiconductors                                                                                        LPC18S50/S30/S10

                                                                                                          32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

P3_4                     A15      C14       B8        119      [2]  N;           PU   I/O   GPIO1[14] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   SPIFI_SIO3 — I/O lane 3 for SPIFI.

                                                                                      O     U1_TXD — Transmitter output for UART1.

                                                                                      I/O   I2S0_TX_WS — Transmit Word Select. It is driven by the

                                                                                            master and received by the slave. Corresponds to the signal

                                                                                            WS in the I2S-bus specification.

                                                                                      I/O   I2S1_RX_SDA — I2S1 receive data. It is driven by the

                                                                                            transmitter and read by the receiver. Corresponds to the signal

                                                                                            SD in the I2S-bus specification.

                                                                                      O     LCD_VD13 — LCD data.

P3_5                     C12      C11       B7        121      [2]  N;           PU   I/O   GPIO1[15] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   SPIFI_SIO2 — I/O lane 2 for SPIFI.

                                                                                      I     U1_RXD — Receiver input for UART1.

                                                                                      I/O   I2S0_TX_SDA — I2S transmit data. It is driven by the

                                                                                            transmitter and read by the receiver. Corresponds to the signal

                                                                                            SD in the I2S-bus specification.

                                                                                      I/O   I2S1_RX_WS — Receive Word Select. It is driven by the

                                                                                            master and received by the slave. Corresponds to the signal

                                                                                            WS in the I2S-bus specification.

                                                                                      O     LCD_VD12 — LCD data.

P3_6                     B13      B12       C7        122      [2]  N;           PU   I/O   GPIO0[6] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      I/O   SSP0_SSEL — Slave Select for SSP0.

                                                                                      I/O   SPIFI_MISO — Input 1 in SPIFI quad mode; SPIFI output IO1.

                                                                                      -     R — Function reserved.

                                                                                      I/O   SSP0_MISO — Master In Slave Out for SSP0.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

P3_7                     C11      C10       D7        123      [2]  N;           PU   -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   SSP0_MISO — Master In Slave Out for SSP0.

                                                                                      I/O   SPIFI_MOSI — Input 0 in SPIFI quad mode; SPIFI output IO0.

                                                                                      I/O   GPIO5[10] — General purpose digital input/output pin.

                                                                                      I/O   SSP0_MOSI — Master Out Slave in for SSP0.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                            20 of 151
NXP Semiconductors                                                                                        LPC18S50/S30/S10

                                                                                                          32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

P3_8                     C10      C9        E7        124      [2]  N;           PU   -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   SSP0_MOSI — Master Out Slave in for SSP0.

                                                                                      I/O   SPIFI_CS — SPIFI serial flash chip select.

                                                                                      I/O   GPIO5[11] — General purpose digital input/output pin.

                                                                                      I/O   SSP0_SSEL — Slave Select for SSP0.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

P4_0                     D5       D4        -         1        [2]  N;           PU   I/O   GPIO2[0] — General purpose digital input/output pin.

                                                                                      O     MCOA0 — Motor control PWM channel 0, output A.

                                                                                      I     NMI — External interrupt input to NMI.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      O     LCD_VD13 — LCD data.

                                                                                      I/O   U3_UCLK — Serial clock input/output for USART3 in

                                                                                            synchronous mode.

                                                                                      -     R — Function reserved.

P4_1                     A1       D3        -         3        [5]  N;           PU   I/O   GPIO2[1] — General purpose digital input/output pin.

                                                                                      O     CTOUT_1 — SCTimer/PWM output 3. Match output 3 of

                                                                                            timer 3.

                                                                                      O     LCD_VD0 — LCD data.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      O     LCD_VD19 — LCD data.

                                                                                      O     U3_TXD — Transmitter output for USART3.

                                                                                      I     ENET_COL — Ethernet Collision detect (MII interface).

                                                                                      AI    ADC0_1 — ADC0 and ADC1, input channel 1. Configure the

                                                                                            pin as GPIO input and use the ADC function select register in

                                                                                            the SCU to select the ADC.

P4_2                     D3       A2        -         8        [2]  N;           PU   I/O   GPIO2[2] — General purpose digital input/output pin.

                                                                                      O     CTOUT_0 — SCTimer/PWM output 0. Match output 0 of

                                                                                            timer 0.

                                                                                      O     LCD_VD3 — LCD data.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      O     LCD_VD12 — LCD data.

                                                                                      I     U3_RXD — Receiver input for USART3.

                                                                                      -     R — Function reserved.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                           21 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P4_3                C2       B2        -         7        [5]  N;           PU   I/O   GPIO2[3] — General purpose digital input/output pin.

                                                                                 O     CTOUT_3 — SCTimer/PWM output 3. Match output 3 of

                                                                                       timer 0.

                                                                                 O     LCD_VD2 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_VD21 — LCD data.

                                                                                 I/O   U3_BAUD — Baud pin for USART3.

                                                                                 -     R — Function reserved.

                                                                                 AI    ADC0_0 — ADC0 and ADC1, input channel shared with DAC

                                                                                       output. Configure the pin as GPIO input and use the ADC

                                                                                       function select register in the SCU to select the ADC.

P4_4                B1       A1        -         9        [5]  N;           PU   I/O   GPIO2[4] — General purpose digital input/output pin.

                                                                                 O     CTOUT_2 — SCTimer/PWM output 2. Match output 2 of

                                                                                       timer 0.

                                                                                 O     LCD_VD1 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_VD20 — LCD data.

                                                                                 I/O   U3_DIR — RS-485/EIA-485 output enable/direction control for

                                                                                       USART3.

                                                                                 -     R — Function reserved.

                                                                                 AO    DAC — DAC output. Shared between 10-bit ADC0/1 and

                                                                                       DAC. Configure the pin as GPIO input and use the analog

                                                                                       function select register in the SCU to select the DAC.

P4_5                D2       C2        -         10       [2]  N;           PU   I/O   GPIO2[5] — General purpose digital input/output pin.

                                                                                 O     CTOUT_5 — SCTimer/PWM output 5. Match output 3 of

                                                                                       timer 3.

                                                                                 O     LCD_FP — Frame pulse (STN). Vertical synchronization pulse

                                                                                       (TFT).

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                             22 of 151
NXP Semiconductors                                                                                        LPC18S50/S30/S10

                                                                                                          32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

P4_6                     C1       B1        -         11       [2]  N; PU             I/O   GPIO2[6] — General purpose digital input/output pin.

                                                                                      O     CTOUT_4 — SCTimer/PWM output 4. Match output 3 of

                                                                                            timer 3.

                                                                                      O     LCD_ENAB/LCDM — STN AC bias drive or TFT data enable

                                                                                            input.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

P4_7                     H4       F4        -         14       [2]  O; PU             O     LCD_DCLK — LCD panel clock.

                                                                                      I     GP_CLKIN — General-purpose clock input to the CGU.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   I2S1_TX_SCK — Transmit Clock. It is driven by the master

                                                                                            and received by the slave. Corresponds to the signal SCK in

                                                                                            the I2S-bus specification.

                                                                                      I/O   I2S0_TX_SCK — Transmit Clock. It is driven by the master

                                                                                            and received by the slave. Corresponds to the signal SCK in

                                                                                            the I2S-bus specification.

P4_8                     E2       D2        -         15       [2]  N;           PU   -     R — Function reserved.

                                                                                      I     CTIN_5 — SCTimer/PWM input 5. Capture input 2 of timer 2.

                                                                                      O     LCD_VD9 — LCD data.

                                                                                      -     R — Function reserved.

                                                                                      I/O   GPIO5[12] — General purpose digital input/output pin.

                                                                                      O     LCD_VD22 — LCD data.

                                                                                      O     CAN1_TD — CAN1 transmitter output.

                                                                                      -     R — Function reserved.

P4_9                     L2       J2        -         33       [2]  N;           PU   -     R — Function reserved.

                                                                                      I     CTIN_6 — SCTimer/PWM input 6. Capture input 1 of timer 3.

                                                                                      O     LCD_VD11 — LCD data.

                                                                                      -     R — Function reserved.

                                                                                      I/O   GPIO5[13] — General purpose digital input/output pin.

                                                                                      O     LCD_VD15 — LCD data.

                                                                                      I     CAN1_RD — CAN1 receiver input.

                                                                                      -     R — Function reserved.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                           23 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P4_10               M3       L3        -         35       [2]  N;           PU   -     R — Function reserved.

                                                                                 I     CTIN_2 — SCTimer/PWM input 2. Capture input 2 of timer 0.

                                                                                 O     LCD_VD10 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO5[14] — General purpose digital input/output pin.

                                                                                 O     LCD_VD14 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P5_0                N3       L2        -         37       [2]  N;           PU   I/O   GPIO2[9] — General purpose digital input/output pin.

                                                                                 O     MCOB2 — Motor control PWM channel 2, output B.

                                                                                 I/O   EMC_D12 — External memory data line 12.

                                                                                 -     R — Function reserved.

                                                                                 I     U1_DSR — Data Set Ready input for UART1.

                                                                                 I     T1_CAP0 — Capture input 0 of timer 1.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P5_1                P3       M1        -         39       [2]  N;           PU   I/O   GPIO2[10] — General purpose digital input/output pin.

                                                                                 I     MCI2 — Motor control PWM channel 2, input.

                                                                                 I/O   EMC_D13 — External memory data line 13.

                                                                                 -     R — Function reserved.

                                                                                 O     U1_DTR — Data Terminal Ready output for UART1. Can also

                                                                                       be configured to be an RS-485/EIA-485 output enable signal

                                                                                       for UART1.

                                                                                 I     T1_CAP1 — Capture input 1 of timer 1.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P5_2                R4       M3        -         46       [2]  N;           PU   I/O   GPIO2[11] — General purpose digital input/output pin.

                                                                                 I     MCI1 — Motor control PWM channel 1, input.

                                                                                 I/O   EMC_D14 — External memory data line 14.

                                                                                 -     R — Function reserved.

                                                                                 O     U1_RTS — Request to Send output for UART1. Can also be

                                                                                       configured to be an RS-485/EIA-485 output enable signal for

                                                                                       UART1.

                                                                                 I     T1_CAP2 — Capture input 2 of timer 1.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           24 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P5_3                T8       P6        -         54       [2]  N;           PU   I/O   GPIO2[12] — General purpose digital input/output pin.

                                                                                 I     MCI0 — Motor control PWM channel 0, input.

                                                                                 I/O   EMC_D15 — External memory data line 15.

                                                                                 -     R — Function reserved.

                                                                                 I     U1_RI — Ring Indicator input for UART1.

                                                                                 I     T1_CAP3 — Capture input 3 of timer 1.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P5_4                P9       N7        -         57       [2]  N;           PU   I/O   GPIO2[13] — General purpose digital input/output pin.

                                                                                 O     MCOB0 — Motor control PWM channel 0, output B.

                                                                                 I/O   EMC_D8 — External memory data line 8.

                                                                                 -     R — Function reserved.

                                                                                 I     U1_CTS — Clear to Send input for UART1.

                                                                                 O     T1_MAT0 — Match output 0 of timer 1.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P5_5                P10      N8        -         58       [2]  N;           PU   I/O   GPIO2[14] — General purpose digital input/output pin.

                                                                                 O     MCOA1 — Motor control PWM channel 1, output A.

                                                                                 I/O   EMC_D9 — External memory data line 9.

                                                                                 -     R — Function reserved.

                                                                                 I     U1_DCD — Data Carrier Detect input for UART1.

                                                                                 O     T1_MAT1 — Match output 1 of timer 1.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P5_6                T13      M11       -         63       [2]  N;           PU   I/O   GPIO2[15] — General purpose digital input/output pin.

                                                                                 O     MCOB1 — Motor control PWM channel 1, output B.

                                                                                 I/O   EMC_D10 — External memory data line 10.

                                                                                 -     R — Function reserved.

                                                                                 O     U1_TXD — Transmitter output for UART1.

                                                                                 O     T1_MAT2 — Match output 2 of timer 1.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           25 of 151
NXP Semiconductors                                                                                        LPC18S50/S30/S10

                                                                                                          32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

P5_7                     R12      N11       -         65       [2]  N;           PU   I/O   GPIO2[7] — General purpose digital input/output pin.

                                                                                      O     MCOA2 — Motor control PWM channel 2, output A.

                                                                                      I/O   EMC_D11 — External memory data line 11.

                                                                                      -     R — Function reserved.

                                                                                      I     U1_RXD — Receiver input for UART1.

                                                                                      O     T1_MAT3 — Match output 3 of timer 1.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

P6_0                     M12      M10       H7        73       [2]  N;           PU   -     R — Function reserved.

                                                                                      O     I2S0_RX_MCLK — I2S receive master clock.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   I2S0_RX_SCK — Receive Clock. It is driven by the master

                                                                                            and received by the slave. Corresponds to the signal SCK in

                                                                                            the I2S-bus specification.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

P6_1                     R15      P14       G5        74       [2]  N;           PU   I/O   GPIO3[0] — General purpose digital input/output pin.

                                                                                      O     EMC_DYCS1 — SDRAM chip select 1.

                                                                                      I/O   U0_UCLK — Serial clock input/output for USART0 in

                                                                                            synchronous mode.

                                                                                      I/O   I2S0_RX_WS — Receive Word Select. It is driven by the

                                                                                            master and received by the slave. Corresponds to the signal

                                                                                            WS in the I2S-bus specification.

                                                                                      -     R — Function reserved.

                                                                                      I     T2_CAP0 — Capture input 2 of timer 2.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

P6_2                     L13      K11       J9        78       [2]  N;           PU   I/O   GPIO3[1] — General purpose digital input/output pin.

                                                                                      O     EMC_CKEOUT1 — SDRAM clock enable 1.

                                                                                      I/O   U0_DIR — RS-485/EIA-485 output enable/direction control for

                                                                                            USART0.

                                                                                      I/O   I2S0_RX_SDA — I2S Receive data. It is driven by the

                                                                                            transmitter and read by the receiver. Corresponds to the signal

                                                                                            SD in the I2S-bus specification.

                                                                                      -     R — Function reserved.

                                                                                      I     T2_CAP1 — Capture input 1 of timer 2.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                           26 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P6_3                P15      N13       -         79       [2]  N;           PU   I/O   GPIO3[2] — General purpose digital input/output pin.

                                                                                 O     USB0_PPWR — VBUS drive signal (towards external charge

                                                                                       pump or power management unit); indicates that the VBUS

                                                                                       signal must be driven (active HIGH).

                                                                                       Add a pull-down resistor to disable the power switch at reset.

                                                                                       This signal has opposite polarity compared to the USB_PPWR

                                                                                       used on other NXP LPC parts.

                                                                                 -     R — Function reserved.

                                                                                 O     EMC_CS1 — LOW active Chip Select 1 signal.

                                                                                 -     R — Function reserved.

                                                                                 I     T2_CAP2 — Capture input 2 of timer 2.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P6_4                R16      M14       F6        80       [2]  N;           PU   I/O   GPIO3[3] — General purpose digital input/output pin.

                                                                                 I     CTIN_6 — SCTimer/PWM input 6. Capture input 1 of timer 3.

                                                                                 O     U0_TXD — Transmitter output for USART0.

                                                                                 O     EMC_CAS — LOW active SDRAM Column Address Strobe.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P6_5                P16      L14       F9        82       [2]  N;           PU   I/O   GPIO3[4] — General purpose digital input/output pin.

                                                                                 O     CTOUT_6 — SCTimer/PWM output 6. Match output 2 of timer

                                                                                       1.

                                                                                 I     U0_RXD — Receiver input for USART0.

                                                                                 O     EMC_RAS — LOW active SDRAM Row Address Strobe.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                          27 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P6_6                L14      K12       -         83       [2]  N;           PU   I/O   GPIO0[5] — General purpose digital input/output pin.

                                                                                 O     EMC_BLS1 — LOW active Byte Lane select signal 1.

                                                                                 -     R — Function reserved.

                                                                                 I     USB0_PWR_FAULT — Port power fault signal indicating

                                                                                       overcurrent condition; this signal monitors over-current on the

                                                                                       USB bus (external circuitry required to detect over-current

                                                                                       condition).

                                                                                 -     R — Function reserved.

                                                                                 I     T2_CAP3 — Capture input 3 of timer 2.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P6_7                J13      H11       -         85       [2]  N;           PU   -     R — Function reserved.

                                                                                 I/O   EMC_A15 — External memory address line 15.

                                                                                 -     R — Function reserved.

                                                                                 O     USB0_IND1 — USB0 port indicator LED control output 1.

                                                                                 I/O   GPIO5[15] — General purpose digital input/output pin.

                                                                                 O     T2_MAT0 — Match output 0 of timer 2.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P6_8                H13      F12       -         86       [2]  N;           PU   -     R — Function reserved.

                                                                                 I/O   EMC_A14 — External memory address line 14.

                                                                                 -     R — Function reserved.

                                                                                 O     USB0_IND0 — USB0 port indicator LED control output 0.

                                                                                 I/O   GPIO5[16] — General purpose digital input/output pin.

                                                                                 O     T2_MAT1 — Match output 1 of timer 2.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P6_9                J15      H13       F8        97       [2]  N;           PU   I/O   GPIO3[5] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     EMC_DYCS0 — SDRAM chip select 0.

                                                                                 -     R — Function reserved.

                                                                                 O     T2_MAT2 — Match output 2 of timer 2.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           28 of 151
NXP Semiconductors                                                                                      LPC18S50/S30/S10

                                                                                                        32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P6_10               H15      G13       -         100      [2]  N;           PU   I/O   GPIO3[6] — General purpose digital input/output pin.

                                                                                 O     MCABORT — Motor control PWM, LOW-active fast abort.

                                                                                 -     R — Function reserved.

                                                                                 O     EMC_DQMOUT1 — Data mask 1 used with SDRAM and

                                                                                       static devices.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P6_11               H12      F11       C9        101      [2]  N;           PU   I/O   GPIO3[7] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     EMC_CKEOUT0 — SDRAM clock enable 0.

                                                                                 -     R — Function reserved.

                                                                                 O     T2_MAT3 — Match output 3 of timer 2.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P6_12               G15      F13       -         103      [2]  N;           PU   I/O   GPIO2[8] — General purpose digital input/output pin.

                                                                                 O     CTOUT_7 — SCTimer/PWM output 7. Match output 3 of

                                                                                       timer 1.

                                                                                 -     R — Function reserved.

                                                                                 O     EMC_DQMOUT0 — Data mask 0 used with SDRAM and

                                                                                       static devices.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

P7_0                B16      B14       -         110      [2]  N;           PU   I/O   GPIO3[8] — General purpose digital input/output pin.

                                                                                 O     CTOUT_14 — SCTimer/PWM output 14. Match output 2 of

                                                                                       timer 3.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_LE — Line end signal.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                          29 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P7_1                C14      C13       -         113      [2]  N;           PU   I/O   GPIO3[9] — General purpose digital input/output pin.

                                                                                 O     CTOUT_15 — SCTimer/PWM output 15. Match output 3 of

                                                                                       timer 3.

                                                                                 I/O   I2S0_TX_WS — Transmit Word Select. It is driven by the

                                                                                       master and received by the slave. Corresponds to the signal

                                                                                       WS in the I2S-bus specification.

                                                                                 O     LCD_VD19 — LCD data.

                                                                                 O     LCD_VD7 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 O     U2_TXD — Transmitter output for USART2.

                                                                                 -     R — Function reserved.

P7_2                A16      A14       -         115      [2]  N;           PU   I/O   GPIO3[10] — General purpose digital input/output pin.

                                                                                 I     CTIN_4 — SCTimer/PWM input 4. Capture input 2 of timer 1.

                                                                                 I/O   I2S0_TX_SDA — I2S transmit data. It is driven by the

                                                                                       transmitter and read by the receiver. Corresponds to the signal

                                                                                       SD in the I2S-bus specification.

                                                                                 O     LCD_VD18 — LCD data.

                                                                                 O     LCD_VD6 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 I     U2_RXD — Receiver input for USART2.

                                                                                 -     R — Function reserved.

P7_3                C13      C12       -         117      [2]  N;           PU   I/O   GPIO3[11] — General purpose digital input/output pin.

                                                                                 I     CTIN_3 — SCTimer/PWM input 3. Capture input 1 of timer 1.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_VD17 — LCD data.

                                                                                 O     LCD_VD5 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                            30 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P7_4                C8       C6        -         132      [5]  N;           PU   I/O   GPIO3[12] — General purpose digital input/output pin.

                                                                                 O     CTOUT_13 — SCTimer/PWM output 13. Match output 3 of

                                                                                       timer 3.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_VD16 — LCD data.

                                                                                 O     LCD_VD4 — LCD data.

                                                                                 O     TRACEDATA[0] — Trace data, bit 0.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 AI    ADC0_4 — ADC0 and ADC1, input channel 4. Configure the

                                                                                       pin as GPIO input and use the ADC function select register in

                                                                                       the SCU to select the ADC.

P7_5                A7       A7        -         133      [5]  N;           PU   I/O   GPIO3[13] — General purpose digital input/output pin.

                                                                                 O     CTOUT_12 — SCTimer/PWM output 12. Match output 3 of

                                                                                       timer 3.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_VD8 — LCD data.

                                                                                 O     LCD_VD23 — LCD data.

                                                                                 O     TRACEDATA[1] — Trace data, bit 1.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 AI    ADC0_3 — ADC0 and ADC1, input channel 3. Configure the

                                                                                       pin as GPIO input and use the ADC function select register in

                                                                                       the SCU to select the ADC.

P7_6                C7       F5        -         134      [2]  N;           PU   I/O   GPIO3[14] — General purpose digital input/output pin.

                                                                                 O     CTOUT_11 — SCTimer/PWM output 1. Match output 3 of

                                                                                       timer 2.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_LP — Line synchronization pulse (STN). Horizontal

                                                                                       synchronization pulse (TFT).

                                                                                 -     R — Function reserved.

                                                                                 O     TRACEDATA[2] — Trace data, bit 2.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           31 of 151
NXP Semiconductors                                                                                        LPC18S50/S30/S10

                                                                                                          32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

P7_7                     B6       D5        -         140      [5]  N;           PU   I/O   GPIO3[15] — General purpose digital input/output pin.

                                                                                      O     CTOUT_8 — SCTimer/PWM output 8. Match output 0 of timer

                                                                                            2.

                                                                                      -     R — Function reserved.

                                                                                      O     LCD_PWR — LCD panel power enable.

                                                                                      -     R — Function reserved.

                                                                                      O     TRACEDATA[3] — Trace data, bit 3.

                                                                                      O     ENET_MDC — Ethernet MIIM clock.

                                                                                      -     R — Function reserved.

                                                                                      AI    ADC1_6 — ADC1 and ADC0, input channel 6. Configure the

                                                                                            pin as GPIO input and use the ADC function select register in

                                                                                            the SCU to select the ADC.

P8_0                     E5       E4        -         -        [3]  N;           PU   I/O   GPIO4[0] — General purpose digital input/output pin.

                                                                                      I     USB0_PWR_FAULT — Port power fault signal indicating

                                                                                            overcurrent condition; this signal monitors over-current on the

                                                                                            USB bus (external circuitry required to detect over-current

                                                                                            condition).

                                                                                      -     R — Function reserved.

                                                                                      I     MCI2 — Motor control PWM channel 2, input.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      O     T0_MAT0 — Match output 0 of timer 0.

P8_1                     H5       G4        -         -        [3]  N;           PU   I/O   GPIO4[1] — General purpose digital input/output pin.

                                                                                      O     USB0_IND1 — USB0 port indicator LED control output 1.

                                                                                      -     R — Function reserved.

                                                                                      I     MCI1 — Motor control PWM channel 1, input.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      O     T0_MAT1 — Match output 1 of timer 0.

P8_2                     K4       J4        -         -        [3]  N;           PU   I/O   GPIO4[2] — General purpose digital input/output pin.

                                                                                      O     USB0_IND0 — USB0 port indicator LED control output 0.

                                                                                      -     R — Function reserved.

                                                                                      I     MCI0 — Motor control PWM channel 0, input.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      O     T0_MAT2 — Match output 2 of timer 0.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                           32 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P8_3                J3       H3        -         -        [2]  N;           PU   I/O   GPIO4[3] — General purpose digital input/output pin.

                                                                                 I/O   USB1_ULPI_D2 — ULPI link bidirectional data line 2.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_VD12 — LCD data.

                                                                                 O     LCD_VD19 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     T0_MAT3 — Match output 3 of timer 0.

P8_4                J2       H2        -         -        [2]  N;           PU   I/O   GPIO4[4] — General purpose digital input/output pin.

                                                                                 I/O   USB1_ULPI_D1 — ULPI link bidirectional data line 1.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_VD7 — LCD data.

                                                                                 O     LCD_VD16 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I     T0_CAP0 — Capture input 0 of timer 0.

P8_5                J1       H1        -         -        [2]  N;           PU   I/O   GPIO4[5] — General purpose digital input/output pin.

                                                                                 I/O   USB1_ULPI_D0 — ULPI link bidirectional data line 0.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_VD6 — LCD data.

                                                                                 O     LCD_VD8 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I     T0_CAP1 — Capture input 1 of timer 0.

P8_6                K3       J3        -         -        [2]  N;           PU   I/O   GPIO4[6] — General purpose digital input/output pin.

                                                                                 I     USB1_ULPI_NXT — ULPI link NXT signal. Data flow control

                                                                                       signal from the PHY.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_VD5 — LCD data.

                                                                                 O     LCD_LP — Line synchronization pulse (STN). Horizontal

                                                                                       synchronization pulse (TFT).

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I     T0_CAP2 — Capture input 2 of timer 0.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           33 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P8_7                K1       J1        -         -        [2]  N;           PU   I/O   GPIO4[7] — General purpose digital input/output pin.

                                                                                 O     USB1_ULPI_STP — ULPI link STP signal. Asserted to end or

                                                                                       interrupt transfers to the PHY.

                                                                                 -     R — Function reserved.

                                                                                 O     LCD_VD4 — LCD data.

                                                                                 O     LCD_PWR — LCD panel power enable.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I     T0_CAP3 — Capture input 3 of timer 0.

P8_8                L1       K1        -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I     USB1_ULPI_CLK — ULPI link CLK signal. 60 MHz clock

                                                                                       generated by the PHY.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     CGU_OUT0 — CGU spare clock output 0.

                                                                                 O     I2S1_TX_MCLK — I2S1 transmit master clock.

P9_0                T1       P1        -         -        [2]  N;           PU   I/O   GPIO4[12] — General purpose digital input/output pin.

                                                                                 O     MCABORT — Motor control PWM, LOW-active fast abort.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I     ENET_CRS — Ethernet Carrier Sense (MII interface).

                                                                                 -     R — Function reserved.

                                                                                 I/O   SSP0_SSEL — Slave Select for SSP0.

P9_1                N6       P4        -         -        [2]  N;           PU   I/O   GPIO4[13] — General purpose digital input/output pin.

                                                                                 O     MCOA2 — Motor control PWM channel 2, output A.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   I2S0_TX_WS — Transmit Word Select. It is driven by the

                                                                                       master and received by the slave. Corresponds to the signal

                                                                                       WS in the I2S-bus specification.

                                                                                 I     ENET_RX_ER — Ethernet receive error (MII interface).

                                                                                 -     R — Function reserved.

                                                                                 I/O   SSP0_MISO — Master In Slave Out for SSP0.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                            34 of 151
NXP Semiconductors                                                                                        LPC18S50/S30/S10

                                                                                                          32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

P9_2                     N8       M6        -         -        [2]  N;           PU   I/O   GPIO4[14] — General purpose digital input/output pin.

                                                                                      O     MCOB2 — Motor control PWM channel 2, output B.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   I2S0_TX_SDA — I2S transmit data. It is driven by the

                                                                                            transmitter and read by the receiver. Corresponds to the signal

                                                                                            SD in the I2S-bus specification.

                                                                                      I     ENET_RXD3 — Ethernet receive data 3 (MII interface).

                                                                                      -     R — Function reserved.

                                                                                      I/O   SSP0_MOSI — Master Out Slave in for SSP0.

P9_3                     M6       P5        -         -        [2]  N;           PU   I/O   GPIO4[15] — General purpose digital input/output pin.

                                                                                      O     MCOA0 — Motor control PWM channel 0, output A.

                                                                                      O     USB1_IND1 — USB1 Port indicator LED control output 1.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I     ENET_RXD2 — Ethernet receive data 2 (MII interface).

                                                                                      -     R — Function reserved.

                                                                                      O     U3_TXD — Transmitter output for USART3.

P9_4                     N10      M8        -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                      O     MCOB0 — Motor control PWM channel 0, output B.

                                                                                      O     USB1_IND0 — USB1 Port indicator LED control output 0.

                                                                                      -     R — Function reserved.

                                                                                      I/O   GPIO5[17] — General purpose digital input/output pin.

                                                                                      O     ENET_TXD2 — Ethernet transmit data 2 (MII interface).

                                                                                      -     R — Function reserved.

                                                                                      I     U3_RXD — Receiver input for USART3.

P9_5                     M9       L7        -         69       [2]  N;           PU   -     R — Function reserved.

                                                                                      O     MCOA1 — Motor control PWM channel 1, output A.

                                                                                      O     USB1_PPWR — VBUS drive signal (towards external charge

                                                                                            pump or power management unit); indicates that VBUS must

                                                                                            be driven (active HIGH).

                                                                                            Add a pull-down resistor to disable the power switch at reset.

                                                                                            This signal has opposite polarity compared to the USB_PPWR

                                                                                            used on other NXP LPC parts.

                                                                                      -     R — Function reserved.

                                                                                      I/O   GPIO5[18] — General purpose digital input/output pin.

                                                                                      O     ENET_TXD3 — Ethernet transmit data 3 (MII interface).

                                                                                      -     R — Function reserved.

                                                                                      O     U0_TXD — Transmitter output for USART0.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                           35 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

P9_6                L11      M9        -         72       [2]  N;           PU   I/O   GPIO4[11] — General purpose digital input/output pin.

                                                                                 O     MCOB1 — Motor control PWM channel 1, output B.

                                                                                 I     USB1_PWR_FAULT — USB1 Port power fault signal

                                                                                       indicating over-current condition; this signal monitors

                                                                                       over-current on the USB1 bus (external circuitry required  to

                                                                                       detect over-current condition).

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I     ENET_COL — Ethernet Collision detect (MII interface).

                                                                                 -     R — Function reserved.

                                                                                 I     U0_RXD — Receiver input for USART0.

PA_0                L12      L10       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     I2S1_RX_MCLK — I2S1 receive master clock.

                                                                                 O     CGU_OUT1 — CGU spare clock output 1.

                                                                                 -     R — Function reserved.

PA_1                J14      H12       -         -        [3]  N;           PU   I/O   GPIO4[8] — General purpose digital input/output pin.

                                                                                 I     QEI_IDX — Quadrature Encoder Interface INDEX input.

                                                                                 -     R — Function reserved.

                                                                                 O     U2_TXD — Transmitter output for USART2.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PA_2                K15      J13       -         -        [3]  N;           PU   I/O   GPIO4[9] — General purpose digital input/output pin.

                                                                                 I     QEI_PHB — Quadrature Encoder Interface PHB input.

                                                                                 -     R — Function reserved.

                                                                                 I     U2_RXD — Receiver input for USART2.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                               36 of 151
NXP Semiconductors                                                                                           LPC18S50/S30/S10

                                                                                                             32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PA_3                H11      E10       -         -        [3]  N;           PU   I/O   GPIO4[10] — General purpose digital input/output pin.

                                                                                 I     QEI_PHA — Quadrature Encoder Interface PHA input.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PA_4                G13      E12       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_9 — SCTimer/PWM output 9. Match output 3 of

                                                                                       timer 3.

                                                                                 -     R — Function reserved.

                                                                                 I/O   EMC_A23 — External memory address line 23.

                                                                                 I/O   GPIO5[19] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PB_0                B15      D14       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_10 — SCTimer/PWM output 10. Match output 3 of

                                                                                       timer 3.

                                                                                 O     LCD_VD23 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO5[20] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PB_1                A14      A13       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I     USB1_ULPI_DIR — ULPI link DIR signal. Controls the ULP

                                                                                       data line direction.

                                                                                 O     LCD_VD22 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO5[21] — General purpose digital input/output pin.

                                                                                 O     CTOUT_6 — SCTimer/PWM output 6. Match output 2 of timer

                                                                                       1.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           37 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PB_2                B12      B11       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I/O   USB1_ULPI_D7 — ULPI link bidirectional data line 7.

                                                                                 O     LCD_VD21 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO5[22] — General purpose digital input/output pin.

                                                                                 O     CTOUT_7 — SCTimer/PWM output 7. Match output 3 of

                                                                                       timer 1.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PB_3                A13      A12       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I/O   USB1_ULPI_D6 — ULPI link bidirectional data line 6.

                                                                                 O     LCD_VD20 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO5[23] — General purpose digital input/output pin.

                                                                                 O     CTOUT_8 — SCTimer/PWM output 8. Match output 0 of

                                                                                       timer 2.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PB_4                B11      B10       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I/O   USB1_ULPI_D5 — ULPI link bidirectional data line 5.

                                                                                 O     LCD_VD15 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO5[24] — General purpose digital input/output pin.

                                                                                 I     CTIN_5 — SCTimer/PWM input 5. Capture input 2 of timer 2.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PB_5                A12      A11       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I/O   USB1_ULPI_D4 — ULPI link bidirectional data line 4.

                                                                                 O     LCD_VD14 — LCD data.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO5[25] — General purpose digital input/output pin.

                                                                                 I     CTIN_7 — SCTimer/PWM input 7.

                                                                                 O     LCD_PWR — LCD panel power enable.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           38 of 151
NXP Semiconductors                                                                                        LPC18S50/S30/S10

                                                                                                          32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

PB_6                     A6       C5        -         -        [5]  N;           PU   -     R — Function reserved.

                                                                                      I/O   USB1_ULPI_D3 — ULPI link bidirectional data line 3.

                                                                                      O     LCD_VD13 — LCD data.

                                                                                      -     R — Function reserved.

                                                                                      I/O   GPIO5[26] — General purpose digital input/output pin.

                                                                                      I     CTIN_6 — SCTimer/PWM input 6. Capture input 1 of timer 3.

                                                                                      O     LCD_VD19 — LCD data.

                                                                                      -     R — Function reserved.

                                                                                      AI    ADC0_6 — ADC0 and ADC1, input channel 6. Configure the

                                                                                            pin as GPIO input and use the ADC function select register in

                                                                                            the SCU to select the ADC.

PC_0                     D4       -         -         -        [5]  N;           PU   -     R — Function reserved.

                                                                                      I     USB1_ULPI_CLK — ULPI link CLK signal. 60 MHz clock

                                                                                            generated by the PHY.

                                                                                      -     R — Function reserved.

                                                                                      I/O   ENET_RX_CLK — Ethernet Receive Clock (MII interface).

                                                                                      O     LCD_DCLK — LCD panel clock.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   SD_CLK — SD/MMC card clock.

                                                                                      AI    ADC1_1 — ADC1 and ADC0, input channel 1. Configure the

                                                                                            pin as input (USB_ULPI_CLK) and use the ADC function

                                                                                            select register in the SCU to select the ADC.

PC_1                     E4       -         -         -        [2]  N;           PU   I/O   USB1_ULPI_D7 — ULPI link bidirectional data line 7.

                                                                                      -     R — Function reserved.

                                                                                      I     U1_RI — Ring Indicator input for UART1.

                                                                                      O     ENET_MDC — Ethernet MIIM clock.

                                                                                      I/O   GPIO6[0] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      I     T3_CAP0 — Capture input 0 of timer 3.

                                                                                      O     SD_VOLT0 — SD/MMC bus voltage select output 0.

PC_2                     F6       -         -         -        [2]  N;           PU   I/O   USB1_ULPI_D6 — ULPI link bidirectional data line 6.

                                                                                      -     R — Function reserved.

                                                                                      I     U1_CTS — Clear to Send input for UART1.

                                                                                      O     ENET_TXD2 — Ethernet transmit data 2 (MII interface).

                                                                                      I/O   GPIO6[1] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      O     SD_RST — SD/MMC reset signal for MMC4.4 card.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                           39 of 151
NXP Semiconductors                                                                                        LPC18S50/S30/S10

                                                                                                          32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

PC_3                     F5       -         -         -        [5]  N;           PU   I/O   USB1_ULPI_D5 — ULPI link bidirectional data line 5.

                                                                                      -     R — Function reserved.

                                                                                      O     U1_RTS — Request to Send output for UART1. Can also be

                                                                                            configured to be an RS-485/EIA-485 output enable signal for

                                                                                            UART1.

                                                                                      O     ENET_TXD3 — Ethernet transmit data 3 (MII interface).

                                                                                      I/O   GPIO6[2] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      O     SD_VOLT1 — SD/MMC bus voltage select output 1.

                                                                                      AI    ADC1_0 — ADC1 and ADC0, input channel shared with DAC

                                                                                            output. Configure the pin as GPIO input and use the ADC

                                                                                            function select register in the SCU to select the ADC.

PC_4                     F4       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                      I/O   USB1_ULPI_D4 — ULPI link bidirectional data line 4.

                                                                                      -     R — Function reserved.

                                                                                            ENET_TX_EN — Ethernet transmit enable (RMII/MII

                                                                                            interface).

                                                                                      I/O   GPIO6[3] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      I     T3_CAP1 — Capture input 1 of timer 3.

                                                                                      I/O   SD_DAT0 — SD/MMC data bus line 0.

PC_5                     G4       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                      I/O   USB1_ULPI_D3 — ULPI link bidirectional data line 3.

                                                                                      -     R — Function reserved.

                                                                                      O     ENET_TX_ER — Ethernet Transmit Error (MII interface).

                                                                                      I/O   GPIO6[4] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      I     T3_CAP2 — Capture input 2 of timer 3.

                                                                                      I/O   SD_DAT1 — SD/MMC data bus line 1.

PC_6                     H6       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                      I/O   USB1_ULPI_D2 — ULPI link bidirectional data line 2.

                                                                                      -     R — Function reserved.

                                                                                      I     ENET_RXD2 — Ethernet receive data 2 (MII interface).

                                                                                      I/O   GPIO6[5] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      I     T3_CAP3 — Capture input 3 of timer 3.

                                                                                      I/O   SD_DAT2 — SD/MMC data bus line 2.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                             40 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PC_7                G5       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I/O   USB1_ULPI_D1 — ULPI link bidirectional data line 1.

                                                                                 -     R — Function reserved.

                                                                                 I     ENET_RXD3 — Ethernet receive data 3 (MII interface).

                                                                                 I/O   GPIO6[6] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 O     T3_MAT0 — Match output 0 of timer 3.

                                                                                 I/O   SD_DAT3 — SD/MMC data bus line 3.

PC_8                N4       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I/O   USB1_ULPI_D0 — ULPI link bidirectional data line 0.

                                                                                 -     R — Function reserved.

                                                                                 I     ENET_RX_DV — Ethernet Receive Data Valid (RMII/MII

                                                                                       interface).

                                                                                 I/O   GPIO6[7] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 O     T3_MAT1 — Match output 1 of timer 3.

                                                                                 I     SD_CD — SD/MMC card detect input.

PC_9                K2       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I     USB1_ULPI_NXT — ULPI link NXT signal. Data flow control

                                                                                       signal from the PHY.

                                                                                 -     R — Function reserved.

                                                                                 I     ENET_RX_ER — Ethernet receive error (MII interface).

                                                                                 I/O   GPIO6[8] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 O     T3_MAT2 — Match output 2 of timer 3.

                                                                                 O     SD_POW — SD/MMC power monitor output.

PC_10               M5       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     USB1_ULPI_STP — ULPI link STP signal. Asserted to end or

                                                                                       interrupt transfers to the PHY.

                                                                                 I     U1_DSR — Data Set Ready input for UART1.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[9] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 O     T3_MAT3 — Match output 3 of timer 3.

                                                                                 I/O   SD_CMD — SD/MMC command signal.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                          41 of 151
NXP Semiconductors                                                                                                LPC18S50/S30/S10

                                                                                                                  32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

PC_11                    L5       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                      I     USB1_ULPI_DIR — ULPI link DIR signal. Controls the ULP

                                                                                            data line direction.

                                                                                      I     U1_DCD — Data Carrier Detect input for UART1.

                                                                                      -     R — Function reserved.

                                                                                      I/O   GPIO6[10] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   SD_DAT4 — SD/MMC data bus line 4.

PC_12                    L6       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      O     U1_DTR — Data Terminal Ready output for UART1. Can also

                                                                                            be configured to be an RS-485/EIA-485 output enable signal

                                                                                            for UART1.

                                                                                      -     R — Function reserved.

                                                                                      I/O   GPIO6[11] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      I/O   I2S0_TX_SDA — I2S transmit data. It is driven by the

                                                                                            transmitter and read by the receiver. Corresponds to the signal

                                                                                            SD in the I2S-bus specification.

                                                                                      I/O   SD_DAT5 — SD/MMC data bus line 5.

PC_13                    M1       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      O     U1_TXD — Transmitter output for UART1.

                                                                                      -     R — Function reserved.

                                                                                      I/O   GPIO6[12] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      I/O   I2S0_TX_WS — Transmit Word Select. It is driven by the

                                                                                            master and received by the slave. Corresponds to the signal

                                                                                            WS in the I2S-bus specification.

                                                                                      I/O   SD_DAT6 — SD/MMC data bus line 6.

PC_14                    N1       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I     U1_RXD — Receiver input for UART1.

                                                                                      -     R — Function reserved.

                                                                                      I/O   GPIO6[13] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      O     ENET_TX_ER — Ethernet Transmit Error (MII interface).

                                                                                      I/O   SD_DAT7 — SD/MMC data bus line 7.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                            42 of 151
NXP Semiconductors                                                                                      LPC18S50/S30/S10

                                                                                                        32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PD_0                N2       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_15 — SCTimer/PWM output 15. Match output 3 of

                                                                                       timer 3.

                                                                                 O     EMC_DQMOUT2 — Data mask 2 used with SDRAM and

                                                                                       static devices.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[14] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PD_1                P1       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     EMC_CKEOUT2 — SDRAM clock enable 2.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[15] — General purpose digital input/output pin.

                                                                                 O     SD_POW — SD/MMC power monitor output.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PD_2                R1       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_7 — SCTimer/PWM output 7. Match output 3 of

                                                                                       timer 1.

                                                                                 I/O   EMC_D16 — External memory data line 16.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[16] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PD_3                P4       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_6 — SCTimer/PWM output 7. Match output 2 of

                                                                                       timer 1.

                                                                                 I/O   EMC_D17 — External memory data line 17.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[17] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           43 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PD_4                T2       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_8 — SCTimer/PWM output 8. Match output 0 of

                                                                                       timer 2.

                                                                                 I/O   EMC_D18 — External memory data line 18.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[18] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PD_5                P6       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_9 — SCTimer/PWM output 9. Match output 3 of

                                                                                       timer 3.

                                                                                 I/O   EMC_D19 — External memory data line 19.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[19] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PD_6                R6       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_10 — SCTimer/PWM output 10. Match output 3 of

                                                                                       timer 3.

                                                                                 I/O   EMC_D20 — External memory data line 20.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[20] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PD_7                T6       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I     CTIN_5 — SCTimer/PWM input 5. Capture input 2 of timer 2.

                                                                                 I/O   EMC_D21 — External memory data line 21.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[21] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           44 of 151
NXP Semiconductors                                                                                         LPC18S50/S30/S10

                                                                                                           32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PD_8                P8       -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I     CTIN_6 — SCTimer/PWM input 6. Capture input 1 of timer 3.

                                                                                 I/O   EMC_D22 — External memory data line 22.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[22] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PD_9                T11      -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_13 — SCTimer/PWM output 13. Match output 3 of

                                                                                       timer 3.

                                                                                 I/O   EMC_D23 — External memory data line 23.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[23] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PD_10               P11      -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I     CTIN_1 — SCTimer/PWM input 1. Capture input 1 of timer 0.

                                                                                       Capture input 1 of

                                                                                       timer 2.

                                                                                 O     EMC_BLS3 — LOW active Byte Lane select signal 3.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[24] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PD_11               N9       M7        -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     EMC_CS3 — LOW active Chip Select 3 signal.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[25] — General purpose digital input/output pin.

                                                                                 I/O   USB1_ULPI_D0 — ULPI link bidirectional data line 0.

                                                                                 O     CTOUT_14 — SCTimer/PWM output 14. Match output 2 of

                                                                                       timer 3.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           45 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PD_12               N11      P9        -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     EMC_CS2 — LOW active Chip Select 2 signal.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[26] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 O     CTOUT_10 — SCTimer/PWM output 10. Match output 3 of

                                                                                       timer 3.

                                                                                 -     R — Function reserved.

PD_13               T14      -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I     CTIN_0 — SCTimer/PWM input 0. Capture input 0 of timer 0,

                                                                                       1, 2, 3.

                                                                                 O     EMC_BLS2 — LOW active Byte Lane select signal 2.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[27] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 O     CTOUT_13 — SCTimer/PWM output 13. Match output 3 of

                                                                                       timer 3.

                                                                                 -     R — Function reserved.

PD_14               R13      L11       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     EMC_DYCS2 — SDRAM chip select 2.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[28] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 O     CTOUT_11 — SCTimer/PWM output 11. Match output 3 of

                                                                                       timer 2.

                                                                                 -     R — Function reserved.

PD_15               T15      P13       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   EMC_A17 — External memory address line 17.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[29] — General purpose digital input/output pin.

                                                                                 I     SD_WP — SD/MMC card write protect input.

                                                                                 O     CTOUT_8 — SCTimer/PWM output 8. Match output 0 of

                                                                                       timer 2.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           46 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PD_16               R14      P12       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   EMC_A16 — External memory address line 16.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO6[30] — General purpose digital input/output pin.

                                                                                 O     SD_VOLT2 — SD/MMC bus voltage select output 2.

                                                                                 O     CTOUT_12 — SCTimer/PWM output 12. Match output 3 of

                                                                                       timer 3.

                                                                                 -     R — Function reserved.

PE_0                P14      N12       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   EMC_A18 — External memory address line 18.

                                                                                 I/O   GPIO7[0] — General purpose digital input/output pin.

                                                                                 O     CAN1_TD — CAN1 transmitter output.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PE_1                N14      M12       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   EMC_A19 — External memory address line 19.

                                                                                 I/O   GPIO7[1] — General purpose digital input/output pin.

                                                                                 I     CAN1_RD — CAN1 receiver input.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PE_2                M14      L12       -         -        [2]  N;           PU   I     ADCTRIG0 — ADC trigger input 0.

                                                                                 I     CAN0_RD — CAN receiver input.

                                                                                 -     R — Function reserved.

                                                                                 I/O   EMC_A20 — External memory address line 20.

                                                                                 I/O   GPIO7[2] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           47 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PE_3                K12      K10       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CAN0_TD — CAN transmitter output.

                                                                                 I     ADCTRIG1 — ADC trigger input 1.

                                                                                 I/O   EMC_A21 — External memory address line 21.

                                                                                 I/O   GPIO7[3] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PE_4                K13      J11       -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I     NMI — External interrupt input to NMI.

                                                                                 -     R — Function reserved.

                                                                                 I/O   EMC_A22 — External memory address line 22.

                                                                                 I/O   GPIO7[4] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PE_5                N16      -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_3 — SCTimer/PWM output 3. Match output 3 of

                                                                                       timer 0.

                                                                                 O     U1_RTS — Request to Send output for UART1. Can also be

                                                                                       configured to be an RS-485/EIA-485 output enable signal for

                                                                                       UART1.

                                                                                 I/O   EMC_D24 — External memory data line 24.

                                                                                 I/O   GPIO7[5] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PE_6                M16      -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_2 — SCTimer/PWM output 2. Match output 2 of

                                                                                       timer 0.

                                                                                 I     U1_RI — Ring Indicator input for UART1.

                                                                                 I/O   EMC_D25 — External memory data line 25.

                                                                                 I/O   GPIO7[6] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                          48 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PE_7                F15      -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_5 — SCTimer/PWM output 5. Match output 3 of

                                                                                       timer 3.

                                                                                 I     U1_CTS — Clear to Send input for UART1.

                                                                                 I/O   EMC_D26 — External memory data line 26.

                                                                                 I/O   GPIO7[7] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PE_8                F14      -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_4 — SCTimer/PWM output 4. Match output 3 of

                                                                                       timer 3.

                                                                                 I     U1_DSR — Data Set Ready input for UART1.

                                                                                 I/O   EMC_D27 — External memory data line 27.

                                                                                 I/O   GPIO7[8] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PE_9                E16      -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I     CTIN_4 — SCTimer/PWM input 4. Capture input 2 of timer 1.

                                                                                 I     U1_DCD — Data Carrier Detect input for UART1.

                                                                                 I/O   EMC_D28 — External memory data line 28.

                                                                                 I/O   GPIO7[9] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PE_10               E14      -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 I     CTIN_3 — SCTimer/PWM input 3. Capture input 1 of timer 1.

                                                                                 O     U1_DTR — Data Terminal Ready output for UART1. Can also

                                                                                       be configured to be an RS-485/EIA-485 output enable signal

                                                                                       for UART1.

                                                                                 I/O   EMC_D29 — External memory data line 29.

                                                                                 I/O   GPIO7[10] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           49 of 151
NXP Semiconductors                                                                                      LPC18S50/S30/S10

                                                                                                        32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PE_11               D16      -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_12 — SCTimer/PWM output 12. Match output 3 of

                                                                                       timer 3.

                                                                                 O     U1_TXD — Transmitter output for UART1.

                                                                                 I/O   EMC_D30 — External memory data line 30.

                                                                                 I/O   GPIO7[11] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PE_12               D15      -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_11 — SCTimer/PWM output 11. Match output 3 of

                                                                                       timer 2.

                                                                                 I     U1_RXD — Receiver input for UART1.

                                                                                 I/O   EMC_D31 — External memory data line 31.

                                                                                 I/O   GPIO7[12] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PE_13               G14      -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 O     CTOUT_14 — SCTimer/PWM output 14. Match output 2 of

                                                                                       timer 3.

                                                                                 I/O   I2C1_SDA — I2C1 data input/output (this pin does not use a

                                                                                       specialized I2C pad).

                                                                                 O     EMC_DQMOUT3 — Data mask 3 used with SDRAM and

                                                                                       static devices.

                                                                                 I/O   GPIO7[13] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PE_14               C15      -         -         -        [2]  N;           PU   -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     EMC_DYCS3 — SDRAM chip select 3.

                                                                                 I/O   GPIO7[14] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           50 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not available           on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PE_15               E13      -         -         -        [2]  N; PU             -     R — Function reserved.

                                                                                 O     CTOUT_0 — SCTimer/PWM output 0. Match output 0 of

                                                                                       timer 0.

                                                                                 I/O   I2C1_SCL — I2C1 clock input/output (this pin does not use  a

                                                                                       specialized I2C pad).

                                                                                 O     EMC_CKEOUT3 — SDRAM clock enable 3.

                                                                                 I/O   GPIO7[15] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PF_0                D12      -         -         -        [2]  OL;               I/O   SSP0_SCK — Serial clock for SSP0.

                                                               PU                I     GP_CLKIN — General-purpose clock input to the CGU.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     I2S1_TX_MCLK — I2S1 transmit master clock.

PF_1                E11      -         -         -        [2]  N; PU             -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   SSP0_SSEL — Slave Select for SSP0.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO7[16] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PF_2                D11      -         -         -        [2]  N; PU             -     R — Function reserved.

                                                                                 O     U3_TXD — Transmitter output for USART3.

                                                                                 I/O   SSP0_MISO — Master In Slave Out for SSP0.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO7[17] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           51 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not available           on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PF_3                E10      -         -         -        [2]  N; PU             -     R — Function reserved.

                                                                                 I     U3_RXD — Receiver input for USART3.

                                                                                 I/O   SSP0_MOSI — Master Out Slave in for SSP0.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO7[18] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

PF_4                D10      D6        H4        120      [2]  OL;               I/O   SSP1_SCK — Serial clock for SSP1.

                                                               PU                I     GP_CLKIN — General-purpose clock input to the CGU.

                                                                                 O     TRACECLK — Trace clock.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 O     I2S0_TX_MCLK — I2S transmit master clock.

                                                                                 I/O   I2S0_RX_SCK — I2S receive clock. It is driven by the master

                                                                                       and received by the slave. Corresponds to the signal SCK in

                                                                                       the I2S-bus specification.

PF_5                E9       -         -         -        [5]  N; PU             -     R — Function reserved.

                                                                                 I/O   U3_UCLK — Serial clock input/output for USART3 in

                                                                                       synchronous mode.

                                                                                 I/O   SSP1_SSEL — Slave Select for SSP1.

                                                                                 O     TRACEDATA[0] — Trace data, bit 0.

                                                                                 I/O   GPIO7[19] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 AI    ADC1_4 — ADC1 and ADC0, input channel 4. Configure the

                                                                                       pin as GPIO input and use the ADC function select register in

                                                                                       the SCU to select the ADC.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           52 of 151
NXP Semiconductors                                                                                        LPC18S50/S30/S10

                                                                                                          32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

PF_6                     E7       -         -         -        [5]  N;           PU   -     R — Function reserved.

                                                                                      I/O   U3_DIR — RS-485/EIA-485 output enable/direction control for

                                                                                            USART3.

                                                                                      I/O   SSP1_MISO — Master In Slave Out for SSP1.

                                                                                      O     TRACEDATA[1] — Trace data, bit 1.

                                                                                      I/O   GPIO7[20] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   I2S1_TX_SDA — I2S1 transmit data. It is driven by the

                                                                                            transmitter and read by the receiver. Corresponds to the signal

                                                                                            SD in the I2S-bus specification.

                                                                                      AI    ADC1_3 — ADC1 and ADC0, input channel 3. Configure the

                                                                                            pin as GPIO input and use the ADC function select register in

                                                                                            the SCU to select the ADC.

PF_7                     B7       -         -         -        [5]  N;           PU   -     R — Function reserved.

                                                                                      I/O   U3_BAUD — Baud pin USART3.

                                                                                      I/O   SSP1_MOSI — Master Out Slave in for SSP1.

                                                                                      O     TRACEDATA[2] — Trace data, bit 2.

                                                                                      I/O   GPIO7[21] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   I2S1_TX_WS — Transmit Word Select. It is driven by the

                                                                                            master and received by the slave. Corresponds to the signal

                                                                                            WS in the I2S-bus specification.

                                                                                      AI/   ADC1_7 — ADC1 and ADC0, input channel 7 or band gap

                                                                                      O     output. Configure the pin as GPIO input and use the ADC

                                                                                            function select register in the SCU to select the ADC.

PF_8                     E6       -         -         -        [5]  N;           PU   -     R — Function reserved.

                                                                                      I/O   U0_UCLK — Serial clock input/output for USART0 in

                                                                                            synchronous mode.

                                                                                      I     CTIN_2 — SCTimer/PWM input 2. Capture input 2 of timer 0.

                                                                                      O     TRACEDATA[3] — Trace data, bit 3.

                                                                                      I/O   GPIO7[22] — General purpose digital input/output pin.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      AI    ADC0_2 — ADC0 and ADC1, input channel 2. Configure the

                                                                                            pin as GPIO input and use the ADC function select register in

                                                                                            the SCU to select the ADC.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                             53 of 151
NXP Semiconductors                                                                                   LPC18S50/S30/S10

                                                                                                     32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are  not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                Reset state             Description

                    LBGA256                      LQFP144                    [1]  Type

PF_9                D6       -         -         -        [5]  N;           PU   -     R — Function reserved.

                                                                                 I/O   U0_DIR — RS-485/EIA-485 output enable/direction control for

                                                                                       USART0.

                                                                                 O     CTOUT_1 — SCTimer/PWM output 1. Match output 3 of

                                                                                       timer 3.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO7[23] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 AI    ADC1_2 — ADC1 and ADC0, input channel 2. Configure the

                                                                                       pin as GPIO input and use the ADC function select register in

                                                                                       the SCU to select the ADC.

PF_10               A3       -         -         -        [5]  N;           PU   -     R — Function reserved.

                                                                                 O     U0_TXD — Transmitter output for USART0.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO7[24] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 I     SD_WP — SD/MMC card write protect input.

                                                                                 -     R — Function reserved.

                                                                                 AI    ADC0_5 — ADC0 and ADC1, input channel 5. Configure the

                                                                                       pin as GPIO input and use the ADC function select register in

                                                                                       the SCU to select the ADC.

PF_11               A2       -         -         -        [5]  N;           PU   -     R — Function reserved.

                                                                                 I     U0_RXD — Receiver input for USART0.

                                                                                 -     R — Function reserved.

                                                                                 -     R — Function reserved.

                                                                                 I/O   GPIO7[25] — General purpose digital input/output pin.

                                                                                 -     R — Function reserved.

                                                                                 O     SD_VOLT2 — SD/MMC bus voltage select output 2.

                                                                                 -     R — Function reserved.

                                                                                 AI    ADC1_5 — ADC1 and ADC0, input channel 5. Configure the

                                                                                       pin as GPIO input and use the ADC function select register in

                                                                                       the SCU to select the ADC.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                          Rev. 1.2 — 8 March 2016                                           54 of 151
NXP Semiconductors                                                                                        LPC18S50/S30/S10

                                                                                                          32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                            TFBGA180  TFBGA100                Reset state             Description

                         LBGA256                      LQFP144                    [1]  Type

Clock pins

CLK0                     N5       M4        K3        45       [4]  O; PU             O     EMC_CLK0 — SDRAM clock 0.

                                                                                      O     CLKOUT — Clock output pin.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   SD_CLK — SD/MMC card clock.

                                                                                      O     EMC_CLK01 — SDRAM clock 0 and clock 1 combined.

                                                                                      I/O   SSP1_SCK — Serial clock for SSP1.

                                                                                      I     ENET_TX_CLK (ENET_REF_CLK) — Ethernet Transmit

                                                                                            Clock (MII interface) or Ethernet Reference Clock (RMII

                                                                                            interface).

CLK1                     T10      -         -         -        [4]  O; PU             O     EMC_CLK1 — SDRAM clock 1.

                                                                                      O     CLKOUT — Clock output pin.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      O     CGU_OUT0 — CGU spare clock output 0.

                                                                                      -     R — Function reserved.

                                                                                      O     I2S1_TX_MCLK — I2S1 transmit master clock.

CLK2                     D14      P10       K6        99       [4]  O; PU             O     EMC_CLK3 — SDRAM clock 3.

                                                                                      O     CLKOUT — Clock output pin.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      I/O   SD_CLK — SD/MMC card clock.

                                                                                      O     EMC_CLK23 — SDRAM clock 2 and clock 3 combined.

                                                                                      O     I2S0_TX_MCLK — I2S transmit master clock.

                                                                                      I/O   I2S1_RX_SCK — Receive Clock. It is driven by the master

                                                                                            and received by the slave. Corresponds to the signal SCK in

                                                                                            the I2S-bus specification.

CLK3                     P12      -         -         -        [4]  O; PU             O     EMC_CLK2 — SDRAM clock 2.

                                                                                      O     CLKOUT — Clock output pin.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      -     R — Function reserved.

                                                                                      O     CGU_OUT1 — CGU spare clock output 1.

                                                                                      -     R — Function reserved.

                                                                                      I/O   I2S1_RX_SCK — Receive Clock. It is driven by the master

                                                                                            and received by the slave. Corresponds to the signal SCK in

                                                                                            the I2S-bus specification.

LPC18S50_S30_S10                                               All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data      sheet                                                          Rev. 1.2 — 8 March 2016                                             55 of 151
NXP Semiconductors                                                                                          LPC18S50/S30/S10

                                                                                                            32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                 Reset state             Description

                    LBGA256                      LQFP144                     [1]  Type

Debug pins

DBGEN               L4       K4        A6        28       [2]   I; PU             I     JTAG interface control signal. Also used for boundary scan. To

                                                                                        use the part in functional mode, connect this pin in one of the

                                                                                        following ways:

                                                                                        •  Leave DBGEN open. The DBGEN pin is pulled up

                                                                                           internally by a 50 kΩ resistor.

                                                                                        •  Tie DBGEN to VDDIO.

                                                                                        •  Pull DBGEN up to VDDIO with an external pull-up resistor.

TCK/SWDCLK          J5       G5        H2        27       [2]   I; F              I     Test Clock for JTAG interface (default) or Serial Wire (SW)

                                                                                        clock.

TRST                M4       L4        B4        29       [2]   I; PU             I     Test Reset for JTAG interface.

TMS/SWDIO           K6       K5        C4        30       [2]   I; PU             I     Test Mode Select for JTAG interface (default) or SW debug

                                                                                        data input/output.

TDO/SWO             K5       J5        H3        31       [2]   O                 O     Test Data Out for JTAG interface (default) or SW trace output.

TDI                 J4       H4        G3        26       [2]   I; PU             I     Test Data In for JTAG interface.

USB0 pins

USB0_DP             F2       E2        E1        18       [6]   -                 I/O   USB0 bidirectional D+ line. Do not add an external series

                                                                                        resistor.

USB0_DM             G2       F2        E2        20       [6]   -                 I/O   USB0 bidirectional D line. Do not add an external series

                                                                                        resistor.

USB0_VBUS           F1       E1        E3        21       [6]   -                 I/O   VBUS pin (power on USB cable). This pin includes an internal

                                                          [7]                           pull-down resistor of 64 k (typical)  16 k.

USB0_ID             H2       G2        F1        22       [8]   -                 I     Indicates to the transceiver whether connected as an A-device

                                                                                        (USB0_ID LOW) or B-device (USB0_ID HIGH). For OTG, this

                                                                                        pin has an internal pull-up resistor.

USB0_RREF           H1       G1        F3        24       [8]   -                       12.0 k (accuracy 1 %) on-board resistor to ground for current

                                                                                        reference.

USB1 pins

USB1_DP             F12      D11       E9        89       [9]   -                 I/O   USB1 bidirectional D+ line. Add an external series resistor of

                                                                                        33  +/- 2 %.

USB1_DM             G12      E11       E10       90       [9]   -                 I/O   USB1 bidirectional D line. Add an external series resistor of

                                                                                        33  +/- 2 %.

I2C-bus pins

I2C0_SCL            L15      K13       D6        92       [10]  I; F              I/O   I2C clock input/output. Open-drain output (for I2C-bus

                                                                                        compliance).

I2C0_SDA            L16      K14       E6        93       [10]  I; F              I/O   I2C data input/output. Open-drain output (for I2C-bus

                                                                                        compliance).

Reset and wake-up pins

RESET               D9       C7        B6        128      [11]  I; IA             I     External reset input: A LOW-going pulse as short as 50 ns on

                                                                                        this pin resets the device, causing I/O ports and peripherals to

                                                                                        take on their default states, and processor execution to begin

                                                                                        at address 0. This pin does not have an internal pull-up.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                           Rev. 1.2 — 8 March 2016                                               56 of 151
NXP Semiconductors                                                                                    LPC18S50/S30/S10

                                                                                                      32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                 Reset state             Description

                    LBGA256                      LQFP144                     [1]  Type

WAKEUP0             A9       A9        A4        130      [11]  I; IA             I     External wake-up input; can raise an interrupt and can cause

                                                                                        wake-up from any of the low-power modes. A pulse with a

                                                                                        duration of at least 45 ns wakes up the part. This pin does not

                                                                                        have an external pull-up.

WAKEUP1             A10      C8        -         -        [11]  I; IA             I     External wake-up input; can raise an interrupt and can cause

                                                                                        wake-up from any of the low-power modes. A pulse with a

                                                                                        duration of at least 45 ns wakes up the part. This pin does not

                                                                                        have an external pull-up.

WAKEUP2             C9       E5        -         -        [11]  I; IA             I     External wake-up input; can raise an interrupt and can cause

                                                                                        wake-up from any of the low-power modes. A pulse with a

                                                                                        duration of at least 45 ns wakes up the part. This pin does not

                                                                                        have an external pull-up.

WAKEUP3             D8       -         -         -        [11]  I; IA             I     External wake-up input; can raise an interrupt and can cause

                                                                                        wake-up from any of the low-power modes. A pulse with a

                                                                                        duration of at least 45 ns wakes up the part. This pin does not

                                                                                        have an external pull-up.

ADC pins

ADC0_0/             E3       B6        A2        6        [8]   AI/O;             I     ADC input   channel                           0.  Shared  between  10-bit  ADC0/1 and

ADC1_0/DAC                                                      IA                      DAC.

ADC0_1/             C3       C4        A1        2        [8]   AI; IA            I     ADC input   channel                           1.  Shared  between  10-bit  ADC0/1.

ADC1_1

ADC0_2/             A4       B3        B3        143      [8]   AI; IA            I     ADC input   channel                           2.  Shared  between  10-bit  ADC0/1.

ADC1_2

ADC0_3/             B5       B4        A3        139      [8]   AI; IA            I     ADC input   channel                           3.  Shared  between  10-bit  ADC0/1.

ADC1_3

ADC0_4/             C6       A5        -         138      [8]   AI; IA            I     ADC input   channel                           4.  Shared  between  10-bit  ADC0/1.

ADC1_4

ADC0_5/             B3       C3        -         144      [8]   AI; IA            I     ADC input   channel                           5.  Shared  between  10-bit  ADC0/1.

ADC1_5

ADC0_6/             A5       A4        -         142      [8]   AI; IA            I     ADC input   channel                           6.  Shared  between  10-bit  ADC0/1.

ADC1_6

ADC0_7/             C5       B5        -         136      [8]   AI; IA            I     ADC input   channel                           7.  Shared  between  10-bit  ADC0/1.

ADC1_7

RTC

RTC_ALARM           A11      A10       C3        129      [11]  -                 O     RTC controlled output. This pin has an internal pull-up. The

                                                                                        reset state of this pin is LOW after POR. For all other types of

                                                                                        reset, the reset state depends on the state of the RTC alarm

                                                                                        interrupt.

RTCX1               A8       A8        A5        125      [8]   -                 I     Input to the RTC 32 kHz ultra-low power oscillator circuit.

RTCX2               B8       B7        B5        126      [8]   -                 O     Output from the RTC 32 kHz ultra-low power oscillator circuit.

Crystal oscillator pins

XTAL1               D1       C1        B1        12       [8]   -                 I     Input to the oscillator circuit and internal clock generator

                                                                                        circuits.

XTAL2               E1       D1        C1        13       [8]   -                 O     Output from the oscillator amplifier.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.              © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                           Rev. 1.2 — 8 March 2016                                                                        57 of 151
NXP Semiconductors                                                                                    LPC18S50/S30/S10

                                                                                                      32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions                   are   not          available  on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                 Reset state             Description

                    LBGA256                      LQFP144                     [1]  Type

Power and ground pins

USB0_VDDA           F3       E3        D1        16             -                 -     Separate analog 3.3 V power supply for driver.

3V3_DRIVER

USB0                G3       F3        D2        17             -                 -     USB 3.3 V separate power supply voltage.

_VDDA3V3

USB0_VSSA           H3       G3        D3        19             -                 -     Dedicated analog ground for clean reference for termination

_TERM                                                                                   resistors.

USB0_VSSA           G1       F1        F2        23             -                 -     Dedicated clean analog ground for generation of reference

_REF                                                                                    currents and voltages.

VDDA                B4       A6        B2        137            -                 -     Analog power supply and ADC reference voltage.

VBAT                B10      B9        C5        127            -                 -     RTC power supply: 3.3 V on this pin supplies power to the

                                                                                        RTC.

VDDREG              F10,     D8,       E4,       94,                              -     Main regulator power supply. Tie the VDDREG and VDDIO

                    F9,      E8        E5,       131,                                   pins to a common power supply to ensure the same ramp-up

                    L8,                F4        59,                                    time for both supply voltages.

                    L7                           25

VPP                 E8       -         -         -        [12]  -                 -     OTP programming voltage.

VDDIO               D7,      H5,       F10,      5,       [12]  -                 -     I/O power supply. Tie the VDDREG and VDDIO pins to a

                    E12,     H10,      K5        36,                                    common power supply to ensure the same ramp-up time for

                    F7,      K8,                 41,                                    both supply voltages.

                    F8,      G10                 71,

                    G10,                         77,

                    H10,                         107,

                    J6,                          111,

                    J7,                          141

                    K7,

                    L9,

                    L10,

                    N7,

                    N13

VSS                 G9,      F10,      C8,       -        [13]  -                 -     Ground.

                    H7,      D7,       D4,

                    J10,     E6,       D5,

                    J11,     E7,       G8,

                    K8       E9,       J3,

                             K6,       J6

                             K9

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                           Rev. 1.2 — 8 March 2016                                          58 of 151
NXP Semiconductors                                                                                      LPC18S50/S30/S10

                                                                                                        32-bit ARM Cortex-M3 microcontroller

Table 3.          Pin description …continued

LCD, Ethernet, USB0, and USB1 functions are not available on all parts. See Table 2.

Symbol                       TFBGA180  TFBGA100                 Reset state             Description

                    LBGA256                      LQFP144                     [1]  Type

VSSIO               C4,      -         -         4,       [13]  -                 -     Ground.

                    D13,                         40,

                    G6,                          76,

                    G7,                          109

                    G8,

                    H8,

                    H9,

                    J8,

                    J9,

                    K9,

                    K10,

                    M13,

                    P7,

                    P13

VSSA                B2       A3        C2        135            -                 -     Analog ground.

Not connected

-                   B9       B8        -         -              -                 -     n.c.

[1]   N = neutral, input buffer disabled; no extra VDDIO current consumption if the input is driven midway between supplies; set the EZI bit in

      the SFS register to enable the input buffer; I = input; OL = output driving LOW; OH = output driving HIGH; AI/O = analog input/output; IA

      = inactive; PU = pull-up enabled (weak pull-up resistor pulls up pin to VDDIO; F = floating. Reset state reflects the pin state at reset

      without boot code operation.

[2]   5 V tolerant pad with 15 ns glitch filter (5 V tolerant if VDDIO present; if VDDIO not present, do not exceed 3.6 V); provides digital I/O

      functions with TTL levels and hysteresis; normal drive strength (see Figure 44).

[3]   5 V tolerant pad with 15 ns glitch filter (5 V tolerant if VDDIO present; if VDDIO not present, do not exceed 3.6 V); provides digital I/O

      functions with TTL levels, and hysteresis; high drive strength (see Figure 44).

[4]   5 V tolerant pad with 15 ns glitch filter (5 V tolerant if VDDIO present; if VDDIO not present, do not exceed 3.6 V); provides high-speed

      digital I/O functions with TTL levels and hysteresis (see Figure 44).

[5]   5 V tolerant pad providing digital I/O functions (with TTL levels and hysteresis) and analog input or output (5 V tolerant if VDDIO present;

      if VDDIO not present, do not exceed 3.6 V). When configured as an ADC input or DAC output, the pin is not 5 V tolerant and the digital

      section of the pad must be disabled by setting the pin to an input function and disabling the pull-up resistor through the pin’s SFSP

      register.

[6]   5 V tolerant transparent analog pad.

[7]   For maximum load CL = 6.5 F and maximum pull-down resistance Rpd = 80 k, the VBUS signal takes about 2 s to fall from VBUS =

      5 V to VBUS = 0.2 V when it is no longer driven.

[8]   Transparent analog pad. Not 5 V tolerant.

[9]   Pad provides USB functions. It is designed in accordance with the USB specification, revision 2.0 (Full-speed and Low-speed mode

      only).

[10]  Open-drain 5 V tolerant digital I/O pad, compatible with I2C-bus Fast Mode Plus specification. This pad requires an external pull-up to

      provide output functionality. When power is switched off, this pin connected to the I2C-bus is floating and does not disturb the I2C lines.

[11]  5 V tolerant pad with 20 ns glitch filter; provides digital I/O functions with open-drain output and hysteresis (see Figure 45).

[12]  If not pinned out, VPP is internally connected to VDDIO.

[13]  On the TFBGA100 package, VSS is internally connected to VSSIO.

LPC18S50_S30_S10                                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                                           Rev. 1.2 — 8 March 2016                                            59 of 151
NXP Semiconductors                                                        LPC18S50/S30/S10

                                                                          32-bit ARM Cortex-M3 microcontroller

7.  Functional           description

                    7.1  Architectural overview

                         The ARM Cortex-M3 includes three AHB-Lite buses: the system bus, the I-code bus, and

                         the D-code bus. The I-code and D-code core buses allow for concurrent code and data

                         accesses from different slave ports.

                         The LPC18S50/S30/S10 use a multi-layer AHB matrix to connect the ARM Cortex-M3

                         buses and other bus masters to peripherals. Flexible connections allow different bus

                         masters to access peripherals that are on different slave ports of the matrix

                         simultaneously.

                    7.2  ARM Cortex-M3 processor

                         The ARM Cortex-M3 is a general purpose, 32-bit microprocessor, which offers high

                         performance and low-power consumption. The ARM Cortex-M3 offers many new

                         features, including a Thumb-2 instruction set, low interrupt latency, hardware division,

                         hardware single-cycle multiply, interruptable/continuable multiple load and store

                         instructions, automatic state save and restore for interrupts, tightly integrated interrupt

                         controller with wake-up interrupt controller, and multiple core buses capable of

                         simultaneous accesses.

                         Pipeline techniques are employed so that all parts of the processing and memory systems

                         can operate continuously. Typically, while one instruction is being executed, its successor

                         is being decoded, and a third instruction is being fetched from memory.

                         The ARM Cortex-M3 processor is described in detail in the Cortex-M3 Technical

                         Reference Manual.

                    7.3  System Tick timer (SysTick)

                         The ARM Cortex-M3 includes a system tick timer (SYSTICK) that is intended to generate

                         a dedicated SYSTICK exception at a 10 ms interval.

LPC18S50_S30_S10                          All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                               Rev. 1.2 — 8 March 2016                                              60 of 151
NXP Semiconductors                                                                  LPC18S50/S30/S10

                                                                                    32-bit ARM Cortex-M3 microcontroller

                    7.4   AHB multilayer matrix

                  TEST/DEBUG

                    INTERFACE

                    ARM

                  CORTEX-M3                     DMA  ETHERNET(1)  USB0(1)  USB1(1)  LCD(1)                                       SD/  masters

                                                                                                                                 MMC

        System    I-code  D-code             0  1

        bus         bus   bus

                                                                                                                                      slaves

                                                                                                                                      64 kB ROM

                                                                                                                                      64/96 kB LOCAL SRAM

                                                                                                                                      40 kB LOCAL SRAM

                                                                                                                                      32 kB AHB SRAM

                                                                                                                                      16 kB AHB SRAM(1)

                                                                                                                                      16 kB AHB SRAM

                                                                                                                                      SPIFI

                                                                                                                                      EXTERNAL

                                                                                                                                      MEMORY

                                                                                                                                      CONTROLLER

                                                                                                                                      AHB REGISTER

                                                                                                                                      INTERFACES,

                                                                                                                                      APB, RTC DOMAIN

        AHB MULTILAYER MATRIX                                                                                                         PERIPHERALS

                  = master-slave connection

                                                                                                                                               002aag550

(1)     Not available on all parts (see Table 2).

Fig 6.  AHB multilayer matrix master and slave connections

                    7.5   Nested Vectored Interrupt Controller (NVIC)

                          The NVIC is part of the Cortex-M3. The tight coupling to the CPU allows for low interrupt

                          latency and efficient processing of late arriving interrupts.

                  7.5.1   Features

                          •       Controls system exceptions and peripheral interrupts.

                          •       On the LPC18S50/S30/S10, the NVIC supports 53 vectored interrupts.

                          •       Eight programmable interrupt priority levels, with hardware priority level masking.

                          •       Relocatable vector table.

                          •       Non-Maskable Interrupt (NMI).

                          •       Software interrupt generation.

LPC18S50_S30_S10                                     All information provided in this document is subject to legal disclaimers.       © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                                   Rev. 1.2 — 8 March 2016                                                                               61 of 151
NXP  Semiconductors                                                       LPC18S50/S30/S10

                                                                          32-bit ARM Cortex-M3 microcontroller

                  7.5.2  Interrupt sources

                         Each peripheral device has one interrupt line connected to the NVIC but can have several

                         interrupt flags. Individual interrupt flags can also represent more than one interrupt

                         source.

                    7.6  Event router

                         The event router combines various internal signals, interrupts, and the external interrupt

                         pins (WAKEUP[3:0]) to create an interrupt in the NVIC, if enabled. In addition, the event

                         router creates a wake-up signal to the ARM core and the CCU for waking up from Sleep,

                         Deep-sleep, Power-down, and Deep power-down modes. Individual events can be

                         configured as edge or level sensitive and can be enabled or disabled in the event router.

                         The event router can be battery powered.

                         The following events if enabled in the event router can create a wake-up signal from

                         sleep, deep-sleep, power-down, and deep power-down modes and/or create an interrupt:

                         •  External pins WAKEUP0/1/2/3 and RESET

                         •  Alarm timer, RTC (32 kHz oscillator running)

                         The following events if enabled in the event router can create a wake-up signal from sleep

                         mode only and/or create an interrupt:

                         •  WWDT, BOD interrupts

                         •  C_CAN0/1 and QEI interrupts

                         •  Ethernet, USB0, USB1 signals

                         •  Selected outputs of combined timers (SCTimer/PWM and timer0/1/3)

                         Remark: Any interrupt can wake up the ARM Cortex-M3 from sleep mode if enabled in

                         the NVIC.

                    7.7  Global Input Multiplexer Array (GIMA)

                         The GIMA routes internal and external signals to event-driven peripheral targets like the

                         SCTimer/PWM, timers, event router, or the ADCs.

                  7.7.1  Features

                         •  Single selection of a source.

                         •  Signal inversion.

                         •  Can capture a pulse if the input event source is faster than the target clock.

                         •  Synchronization of input event and target clock.

                         •  Single-cycle pulse generation for target.

                    7.8  On-chip static RAM

                         The LPC18S50/S30/S10 support up to 200 kB SRAM with separate bus master access

                         for higher throughput and individual power control for low-power operation.

LPC18S50_S30_S10                       All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                             Rev. 1.2 — 8 March 2016                                             62 of 151
NXP Semiconductors                                                             LPC18S50/S30/S10

                                                                               32-bit ARM Cortex-M3 microcontroller

                     7.8.1  ISP (In-System Programming) mode

                            In-System Programming (ISP) means programming or reprogramming the on-chip SRAM

                            memory, using the boot loader software and the USART0 serial port. ISP can be

                            performed when the part resides in the end-user board. ISP loads data into on-chip SRAM

                            and execute code from on-chip SRAM.

                     7.9    Boot ROM

                            The internal ROM memory is used to store the boot code of the LPC18S50/S30/S10. After

                            a reset, the ARM processor will start its code execution from this memory.

                            The boot ROM memory includes the following features:

                            •  The ROM memory size is 64 kB.

                            •  Supports booting from external static memory such as NOR flash, SPI flash, quad SPI

                               flash, USB0, and USB1.

                            •  Includes API for OTP programming.

                            •  Includes a flexible USB device stack that supports Human Interface Device (HID),

                               Mass Storage Class (MSC), and Device Firmware Upgrade (DFU) drivers.

                            Several boot modes are available depending on the values of the OTP bits BOOT_SRC. If

                            the OTP memory is not programmed or the BOOT_SRC bits are all zero, the boot mode is

                            determined by the states of the boot pins P2_9, P2_8, P1_2, and P1_1.

Table 4.          Boot mode when OTP BOOT_SRC bits are             programmed

Boot mode         BOOT_SRC     BOOT_SRC  BOOT_SRC                  BOOT_SRC    Description

                  bit 3        bit 2     bit 1                     bit 0

Pin state         0            0         0                         0           Boot source is defined by the reset state of P1_1,

                                                                               P1_2, P2_8, and P2_9 pins. See Table 5.

USART0            0            0         0                         1           Boot from device connected to USART0 using pins

                                                                               P2_0 and P2_1.

SPIFI             0            0         1                         0           Boot from Quad SPI flash connected to the SPIFI

                                                                               interface using pins P3_3 to P3_8.

EMC 8-bit         0            0         1                         1           Boot from external static memory (such as NOR

                                                                               flash) using CS0 and an 8-bit data bus.

EMC 16-bit        0            1         0                         0           Boot from external static memory (such as NOR

                                                                               flash) using CS0 and a 16-bit data bus.

EMC 32-bit        0            1         0                         1           Boot from external static memory (such as NOR

                                                                               flash) using CS0 and a 32-bit data bus.

USB0              0            1         1                         0           Boot from USB0.

USB1              0            1         1                         1           Boot from USB1.

SPI (SSP0)        1            0         0                         0           Boot from SPI flash connected to the SSP0

                                                                               interface on P3_3 (function SSP0_SCK), P3_6

                                                                               (function SSP0_SSEL), P3_7 (function

                                                                               SSP0_MISO), and P3_8 (function SSP0_MOSI)[1].

USART3            1            0         0                         1           Boot from device connected to USART3 using pins

                                                                               P2_3 and P2_4.

[1]  The boot loader programs the appropriate pin function at reset to boot using either SSP0 or SPIFI.

     Remark: Pin functions for SPIFI and SSP0 boot are different.

LPC18S50_S30_S10                         All information provided in this document is subject to legal disclaimers.  © NXP Semiconductors N.V. 2016. All rights reserved.

Product data sheet                              Rev. 1.2 — 8 March 2016                                                   63 of 151
NXP  Semiconductors                                                  LPC18S50/S30/S10

                                                                     32-bit ARM Cortex-M3 microcontroller

                    Table 5.    Boot  mode when OPT  BOOT_SRC        bits are zero

                    Boot mode         Pins                                                                        Description

                                      P2_9  P2_8     P1_2            P1_1

                    USART0            LOW   LOW      LOW             LOW                                          Boot from device connected to USART0

                                                                                                                  using pins P2_0 and P2_1.

                    SPIFI             LOW   LOW      LOW             HIGH                                         Boot from Quad SPI flash connected to

                                                                                                                  the SPIFI interface on P3_3 to P3_8[1].

                    EMC 8-bit         LOW   LOW      HIGH            LOW                                          Boot from external static memory (such