电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

LP62S1664CV-70LLI

器件型号:LP62S1664CV-70LLI
厂商名称:AMICC [AMIC TECHNOLOGY]
下载文档

器件描述

64K X 16 BIT LOW VOLTAGE CMOS SRAM

文档预览

LP62S1664CV-70LLI器件文档内容

                                           LP62S1664C Series

Preliminary                                64K X 16 BIT LOW VOLTAGE CMOS SRAM

Document Title
   64K X 16 BIT LOW VOLTAGE CMOS SRAM

Revision History

Rev. No. History                           Issue Date  Remark

0.0          Initial issue                 February 19, 2002 Preliminary

PRELIMINARY (February, 2002, Version 0.0)  AMIC Technology, Inc.
                                                                              LP62S1664C Series

Preliminary                                   64K X 16 BIT LOW VOLTAGE CMOS SRAM

Features                                                      General Description

n Operating voltage: 2.7V to 3.6V                             The LP62S1664C is a low operating current 1,048,576-
n Access times: 55/70 ns (max.)                               bit static random access memory organized as 65,536
n Current:                                                    words by 16 bits and operates on low power supply
                                                              voltage from 2.7V to 3.6V. It is built using AMIC's high
    LP62S1664C-55 series: Operating: 50mA (max.)              performance CMOS process.
                                                              Inputs and three-state outputs are TTL compatible and
                                      Standby: 5A (max.)     allow for direct interfacing with common system bus
   LP62S1664C-70 series: Operating: 40mA (max.)               structures.
                                                              The chip enable input is provided for POWER-DOWN,
                                      Standby: 5A (max.)     device enable. Two byte enable inputs and an output
n Extended operating temperature range : -40C to 85C        enable input are included for easy interfacing.
                                                              Data retention is guaranteed at a power supply voltage
    for -LLI series                                           as low as 2V.
n Full static operation, no clock or refreshing required
n All inputs and outputs are directly TTL-compatible
n Common I/O using three-state output
n Data retention voltage: 2V (min.)
n Available in 44-pin TSOP and 48-ball Mini BGA (6X8)

   packages.

Product Family

Product           Operating             VCC   Speed                        Power Dissipation              Package
Family          Temperature            Range                                                                 Type
                                                              Data Retention Standby Operating
                                                                (ICCDR, Typ.) (ISB1, Typ.) (ICC2, Typ.)  44L TSOP
                                                                                                         48B MBGA
LP62S1664C -40C ~ +85C 2.7V~3.6V 55ns / 70ns                   0.2A            0.3A        3mA

1. Typical values are measured at VCC = 3.0V, TA = 25C and not 100% tested.
2. Data retention current VCC = 2.0V.

Pin Configuration

n TSOP (Type II)                                                 n Mini BGA (6X8) Top View

   A4 1                      44 A5                               1            2   3      4          5    6
   A3 2                      43 A6
   A2 3                      42 A7                            A  LB           OE  A0     A1    A2 NC
   A1 4                      41 OE
   A0 5                      40 HB                            B I/O8 HB           A3     A4    CS I/O0
  CE 6                       39 LB                                                             I/O1 I/O2
I/O0 7                      38 I/O15                         C I/O9 I/O10 A5            A6
I/O1 8                      37 I/O14
I/O2 9         LP62S1664CV  36 I/O13                         D VSS I/O11 NC A7                I/O3 VCC
I/O3 10                     35 I/O12
VCC 11                       34 GND                           E VCC I/O12 NC NC                I/O4 VSS
GND 12                       33 VCC
I/O4 13                     32 I/O11                         F I/O14 I/O13 A14 A15            I/O5 I/O6
I/O5 14                     31 I/O10
I/O6 15                     30 I/O9                          G I/O15 NC A12 A13               WE I/O7
I/O7 16                     29 I/O8                                                           A11 NC
WE 17                       28 NC                            H NC A8 A9 A10
A15 18                      27 A8
A14 19                      26 A9                                                LP62S1664CU
A13 20                      25 A10
A12 21                      24 A11
  NC 22                      23 NC

PRELIMINARY (February, 2002, Version 0.0)                  1                         AMIC Technology, Inc.
Block Diagram                                                    512 X 2048        LP62S1664C Series
                                                              MEMORY ARRAY
       A0                                                                           VCC
                                                    DECODER     COLUMN I/O         GND

      A14                                                                                                                             I/O8
      A15                                                                     INPUT
                                                                              DATA
     I/O0                                                                    CIRCUIT
                                                      INPUT
                                                       DATA                                                                           I/O15
                                                     CIRCUIT

     I/O7

CE

LB  CONTROL

HB  CIRCUIT

OE

WE

PRELIMINARY (February, 2002, Version 0.0)                     2              AMIC Technology, Inc.
                                                                          LP62S1664C Series

Pin Description - TSOP

Pin No.                   Symbol                       Description
                                      Address Inputs
1 - 5, 18 - 21,           A0 - A15    Chip Enable Input
24 - 27,42 - 44
                                      Data Input/Outputs
     6                    CE          Write Enable Input
                                      Byte Enable Input (I/O0 to I/O7)
7 - 10, 13 - 16,  I/O0 - I/O15        Byte Enable Input (I/O8 to I/O15)
29 - 32, 35 - 38                      Output Enable Input
                                      Power
     17                   WE          Ground
                                      No Connection
     39                   LB

     40                   HB

     41                   OE

11, 33                    VCC

12, 34                    GND

22 , 23, 28               NC

Recommended DC Operating Conditions
(TA = -25C to + 85C for LLT or -40C to 85C for -LLI)

Symbol                    Parameter        Min.                     Typ.  Max.       Unit
                                                                    3.0
VCC               Supply Voltage                           2.7        0   3.6        V

GND               Ground                                   0          -   0          V
                                                                      -
VIH               Input High Voltage                       2.2        -   VCC + 0.3  V
                                                                      -
VIL               Input Low Voltage                        -0.3           +0.6       V

CL                Output Load                              -              30         pF

TTL               Output Load                              -              1          -

PRELIMINARY (February, 2002, Version 0.0)                        3        AMIC Technology, Inc.
                                                                                           LP62S1664C Series

Absolute Maximum Ratings*                                                *Comments

VCC to GND . . . . . . . . . . . . . . . . . . . . . -0.5V to +4.6V      Stresses above those listed under "Absolute Maximum
IN, IN/OUT Volt to GND . . . . . . . . -0.5V to VCC + 0.5V               Ratings" may cause permanent damage to this device.
Operating Temperature, Topr . . . . . . . . -40C to +85C               These are stress ratings only. Functional operation of this
Storage Temperature, Tstg . . . . . . . . . -55C to +125C              device at these or any other conditions above those
Power Dissipation, PT . . . . . . . . . . . . . . . . . . . . . 0.7W     indicated in the operational sections of this specification
Soldering Temp. & Time . . . . . . . . . . . . 260C, 10 sec             is not implied or intended. Exposure to the absolute
                                                                         maximum rating conditions for extended periods may
                                                                         affect device reliability.

DC Electrical Characteristics
(TA = -25C to + 85C for -LLT or -40C to + 85C for -LLI, VCC = 2.7V to 3.6V, GND = 0V)

Symbol  Parameter       LP62S1664C-55LLT/LLI LP62S1664C-70LLT/LLI Unit                        Conditions

                        Min.               Max.                          Min.  Max.

ILI     Input Leakage   -                  1                             -     1     A       VIN = GND to VCC
        Current

        Output Leakage                                                                        CE = VIH or OE = VIH or

ILO Current             -                  1                             -     1     A       LB = HB = VIH or

                                                                                              WE = VIL

                                                                                              VI/O = GND to VCC

ICC     Active Power    -                  5                             -     5     mA CE = VIL, II/O = 0mA

        Supply Current

ICC1                                                                                 mA       Min. Cycle, Duty = 100%

           Dynamic      -                  50                            -     40             CE = VIL, II/O = 0mA
           Operating
           Current                                                                            CE = VIL, VIH = VCC,
ICC2
                        -                  5                             -     5     mA VIL = 0V, f = 1MHz,

                                                                                              II/O = 0 mA

ISB                     -                  0.3                           -     0.3   mA CE = VIH

        Standby Power

ISB1    Supply Current  -                  5                             -     5     A CE  VCC - 0.2V

                                                                                              VIN  0V

VOL     Output Low      -                  0.4                           -     0.4         V  IOL = 2.1mA
        Voltage

VOH     Output High     2.2                -                             2.2   -           V  IOH = -1.0mA
        Voltage

PRELIMINARY (February, 2002, Version 0.0)                             4                    AMIC Technology, Inc.
                                                                                      LP62S1664C Series

Truth Table

CE           OE  WE  LB                    HB        I/O0 to I/O7 Mode     I/O8 to I/O15 Mode     VCC Current
                                                                                               ISB1, ISB
H            X   X   X                     X         Not selected          Not selected        ICC1, ICC2, ICC
                                                                                               ICC1, ICC2, ICC
                     L                     L         Read                  Read                ICC1, ICC2, ICC
                                                                                               ICC1, ICC2, ICC
L            L   H   L                     H         Read                  High - Z            ICC1, ICC2, ICC
                                                                           Read                ICC1, ICC2, ICC
                     H                     L         High - Z                                  ICC1, ICC2, ICC
                                                                                               ICC1, ICC2, ICC
                     L                     L         Write                 Write               ISB1, ISB

L            X   L   L                     H         Write                 Not Write/Hi - Z     Conditions
                                                                                               VIN = 0V
                     H                     L         Not Write/Hi - Z      Write               VI/O = 0V

                     L                     X         High - Z              High - Z
                                                                           High - Z
L            H   H

                     X                     L         High - Z

X            X   X   H                     H         Not selected          Not selected

Note: X = H or L
Capacitance (TA = 25C, f = 1.0MHz)

Symbol               Parameter                       Min.          Max.    Unit

CIN*             Input Capacitance                   -                  6         pF

CI/O*            Input/Output Capacitance            -                  8         pF

* These parameters are sampled and not 100% tested.

PRELIMINARY (February, 2002, Version 0.0)                   5                         AMIC Technology, Inc.
                                                             LP62S1664C Series

AC Characteristics (TA = -25C to +85C for -LLT or -40C to +85C for -LLI, VCC = 2.7V to 3.6V)

Symbol       Parameter                           LP62S1664C-55LLT/LLI LP62S1664C-70LLT/LLI Unit

                                                 Min.  Max.  Min.                                 Max.

Read Cycle

tRC          Read Cycle Time                     55    -     70                                   -     ns

tAA          Address Access Time                 -     55    -                                    70    ns

tACE         Chip Enable Access Time             -     55    -                                    70    ns

tBE          Byte Enable Access Time             -     55    -                                    70    ns

tOE          Output Enable to Output Valid       -     30    -                                    35    ns

tCLZ         Chip Enable to Output in Low Z      10    -     10                                   -     ns

tBLZ         Byte Enable to Output in Low Z      5     -     5                                    -     ns

tOLZ         Output Enable to Output in Low Z    5     -     5                                    -     ns

tCHZ         Chip Disable to Output in High Z    -     20    -                                    25    ns

tBHZ         Byte Disable to Output in High Z    -     20    -                                    25    ns

tOHZ         Output Disable to Output in High Z  -     20    -                                    25    ns

tOH          Output Hold from Address Change     5     -     10                                   -     ns

Write Cycle

tWC          Write Cycle Time                    55    -     70                                   -     ns

tCW          Chip Enable to End of Write         50    -     60                                   -     ns

tBW          Byte Enable to End of Write         50    -     60                                   -     ns

tAS          Address Setup Time                  0     -     0                                    -     ns

tAW          Address Valid to End of Write       50    -     60                                   -     ns

tWP          Write Pulse Width                   40    -     50                                   -     ns

tWR          Write Recovery Time                 0     -     0                                    -     ns

tWHZ         Write to Output in High Z           -     25    -                                    30    ns

tDW          Data to Write Time Overlap          25    -     30                                   -     ns

tDH          Data Hold from Write Time           0     -     0                                    -     ns

tOW          Output Active from End of Write     5     -     5                                    -     ns

Note: tCHZ, tBHZ and tOHZ and tWHZ are defined as the time at which the outputs achieve the open circuit condition and are
         not referred to output voltage levels.

PRELIMINARY (February, 2002, Version 0.0)        6           AMIC Technology, Inc.
Timing Waveforms                                                 tRC  LP62S1664C Series
Read Cycle 1(1, 2, 4)
                                             tAA                                      tOH
               Address    tOH

                    DOUT

Read Cycle 2(1, 2, 3)                                         tRC

                Address                    tAA
                      CE
                                                  tACE                       tCHZ5
                 HB, LB                                                    tBHZ5
                      OE                   tCLZ5                      tOHZ5

                    DOUT                                 tBE

                                                  tBLZ5

                                                                tOE
                                                  tOLZ5

Notes:  1. WE is high for Read Cycle.
        2. Device is continuously enabled CE = VIL, HB = VIL and, or LB = VIL.
        3. Address valid prior to or coincident with CE and ( HB and, or LB ) transition low.

        4. OE = VIL.
        5. Transition is measured 500mV from steady state. This parameter is sampled and not 100% tested.

PRELIMINARY (February, 2002, Version 0.0)                7            AMIC Technology, Inc.
Timing Waveforms (continued)                                                                               tWC                             LP62S1664C Series
Write Cycle 1                                                                                          tAW
(Write Enable Controlled)                                                                                                                   tWR3
                                                                                                              tCW
            Address                                                                                                                                     tDH
                                                                                                              tBW                                      tOW
                   CE                                                                                                     tWP2

              HB, LB                                                                                                                  tDW
                                                                                    tAS1  tWHZ4

                  WE

           DATA IN

        DATA OUT

PRELIMINARY (February, 2002, Version 0.0)                                                 8                                                AMIC Technology, Inc.
                                                                                                                LP62S1664C Series

Timing Waveforms (continued)

Write Cycle 2
(Chip Enable Controlled)

Address                                                                         tWC                             tWR3
                                                                             tAW
                                                                       tAS1                                                tDH
      CE                                                                                        tCW2                       tOW

HB, LB                                                                                          tBW
                                                                                     tWP
WE
                                                                                                           tDW

   DATA IN                    tWHZ4
DATA OUT

PRELIMINARY (February, 2002, Version 0.0)                                    9                                  AMIC Technology, Inc.
                                                                                                               LP62S1664C Series

Timing Waveforms (continued)

Write Cycle 3
(Byte Enable Controlled)

Address                                                                        tWC
                                                                            tAW
     CE                                                                                                        tWR3
                                                                      tAS1                     tCW
                                                                                               tBW2                       tDH
HB, LB                                                                                                                    tOW
                                                                                     tWP
WE                                                                                                        tDW

   DATA IN                    tWHZ4
DATA OUT

Notes: 1. tAS is measured from the address valid to the beginning of Write.
          2. A Write occurs during the overlap (tWP, tBW) of a low CE , WE and ( HB and, or LB ).

          3. tWR is measured from the earliest of CE or WE or ( HB and, or LB ) going high to the end of the Write cycle.
          4. OE level is high or low.
          5. Transition is measured 500mV from steady state. This parameter is sampled and not 100% tested.

PRELIMINARY (February, 2002, Version 0.0)                                   10                                 AMIC Technology, Inc.
                                                                        LP62S1664C Series

AC Test Conditions                                  0V to 2.4V
    Input Pulse Levels                                  5 ns
    Input Rise And Fall Time                            1.5V
    Input and Output Timing Reference Levels
    Output Load                               See Figures 1 and 2

        TTL                                                        TTL

        CL                                           CL
                      30pF                                         5pF

        * Including scope and jig.                                 * Including scope and jig.

        Figure 1. Output Load                     Figure 2. Output Load for tCLZ, tOLZ,
                                                                tCHZ, tOHZ, tWHZ, and tOW

Data Retention Characteristics (TA = -25C to 85C for LLT or -40C to 85C for -LLI)

Symbol  Parameter                             Min. Max. Unit                                   Conditions

VDR     VCC for Data Retention                2.0 3.6              V CE  VCC - 0.2V

                                                                        VCC = 2.0V,

ICCDR   Data Retention Current                    -  3*            A CE  VCC - 0.2V

                                                                        VIN  0V

tCDR    Chip Disable to Data Retention Time       0  -             ns

tR      Operation Recovery Time               tRC    -             ns See Retention Waveform
                                                                   ms
tVR     VCC Rise Time from Data Retention         5  -

        Voltage to Operating Voltage

* LP62S1664C-55/70(LLT/LLI) ICCDR: max. 1A at TA = 0C to + 40C

PRELIMINARY (February, 2002, Version 0.0)     11                        AMIC Technology, Inc.
Low VCC Data Retention Waveform                                                         LP62S1664C Series

VCC                 2.7V                                 DATA RETENTION MODE            2.7V
  CE               tCDR                                             VDR  2V                tR

                VIH                                         CE  VDR - 0.2V    tVR
                                                                                              VIH

Ordering Information

      Part No.            Access Time (ns)               Operating Current    Standby Current   Package
                                                              Max. (mA)            Max. (A)
    LP62S1664CV-55LLT                                               50                  5      44L TSOP
                                                                                               44L TSOP
    LP62S1664CV-55LLI                                               40                  5      48B Mini BGA
                                                     55                                        48B Mini BGA
                                                                                               44L TSOP
    LP62S1664CU-55LLT                                                                          44L TSOP
                                                                                               48B Mini BGA
    LP62S1664CU-55LLI                                                                          48B Mini BGA

    LP62S1664CV-70LLT

    LP62S1664CV-70LLI
                                                     70

    LP62S1664CU-70LLT

    LP62S1664CU-70LLI

LLT : for -25C ~ 85C
LLI : for -40C ~ 85C

PRELIMINARY (February, 2002, Version 0.0)                12                   AMIC Technology, Inc.
Package Information                                                                       LP62S1664C Series
TSOP 44L (Type II) Outline Dimensions
                                                                                                         unit: inches/mm
                             44

                                                         E1   E

                                                                                                   

                                                                                      L
                                                                                        L1

1
                                      D

                                                                                                         c

                                                         A2   A

    b                                    e               A1                L                         L1

ZD                                             D   y

                                            Dimensions in inches     Dimensions in mm

       Symbol                               Min Nom Max              Min Nom Max

            A                               -         -       0.047  -        -       1.20
           A1
           A2                               0.002     -       0.006  0.05     -       0.15
            b
            c                               0.037 0.039 0.041        0.95 1.00 1.05
           D
           ZD                               0.012     -       0.018  0.30     -       0.45
            E
           E1                               0.005     -       0.008  0.12     -       0.21
            L
           L1                               0.720 0.725 0.730        18.28 18.41 18.54
            e
            y                                      0.032 REF               0.805 REF
            
                                            0.455 0.463 0.471        11.56 11.76 11.96

                                            0.395 0.400 0.405        10.03 10.16 10.29

                                            0.019 0.023 0.027        0.49 0.59 0.69

                                                   0.031 REF               0.80 REF

                                                   0.031 BSC               0.80 BSC

                                            -         -       0.004  -        -       0.10

                                            0        -       5     0       -       5

       Notes:
       1. The maximum value of dimension D includes end flash.
       2. Dimension E1 does not include resin fins.
       3. Dimension ZD includes end flash.

PRELIMINARY (February, 2002, Version 0.0)                     13                            AMIC Technology, Inc.
                                                                                LP62S1664C Series

Package Information                                                                            unit : millimeter(mm)
Mini BGA 6X8 (48 BALLS) Outline Dimensions
                                                                                Top View
Bottom View

                Pin A1 Index                                Pin A1 Index

654 321

C1                                         A
         A                                 B
                                           C
                                                                                                                                                            CD

                                           E
                                           F
                                           G
                                           H

    A                                                                           B

B1                                         Diameter D

                                           Solder Ball

             D

                                                                                      E
                                                                                  E2

       0.10
E1

             Symbol                           Min           Typ           Max

                A                             -             0.75          -

                B                             5.90          6.00          6.10

                B1                            -             3.75          -

                C                             7.90          8.00          8.10

                C1                            -             5.25          -

                D                             0.30          0.35          0.40

                E                             1.00          1.10          1.20

                E1                            -             0.36          -

                E2                            -             0.25          -

PRELIMINARY (February, 2002, Version 0.0)               14                      AMIC Technology, Inc.
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved