器件类别:半导体    集成电路 - IC   
厂商名称:Power Integrations


供应商 器件名称 价格 最低购买 库存  
LNK6764V ¥8.96 1 点击查看 点击购买


AC/DC converters off-line switcher IC psr linkswitch HP


Manufacturer: Power Integrations
Product Category: AC/DC Converters
RoHS: Yes
Brand: Power Integrations
Switching Frequency: 120 kHz to 136 kHz
Supply Current: 1.3 mA
Mounting Style: Through Hole
Package / Case: eDIP-12B
Packaging: Tube
Output Current: 15 uA
Output Power: 16 W
Factory Pack Quantity: 48
Type: Off Line Switcher


LinkSwitchTM-HP Family

Energy Efficient, High-Power Off-Line Switcher
With Accurate Primary-Side Regulation (PSR)

Product Highlights                                                                                               CONTROL

EcoSmartTM- Energy Efficient                                           Figure 1. Typical Application Schematic.
Multi-mode control maximizes efficiency over full load range
No-load consumption below 30 mW at 230 VAC (LNK67xx)                                                 Exposed
>75% efficiency with 1 W input at 230 VAC                                                               Pad
>50% efficiency with 0.1 W input at 230 VAC
High Design Flexibility for Low System Cost                                                                                  Pad
Dramatically simplifies power supply designs
                                                                       eSIP-7C (E Package)  eSOP-12B (K Package)          eDIP-12B (V Package)
    Eliminates optocoupler and all secondary control circuitry
    5% or better output voltage tolerance                            Figure 2. Package Options.
132 kHz operation reduces transformer and power supply size
Accurate programmable current limit                                  Output Power Table
    Compensation over line limits overload power
Frequency jittering reduces EMI filter cost                                                      230 VAC 15%                    85-265 VAC
Fully integrated soft-start for minimum start-up stress
725 V MOSFET simplifies meeting derating requirements                Product4    Heat Sink                     Open     Adapter  Open
   (LNK677x)                                                                                       Adapter       Frame             Frame
650 V MOSFET for lowest system cost (LNK676x/LNK666x)
Fast transient response family option (LNK666x)                      LNK6xx3K/V  PCB-W1          15 W           25 W    9W       15 W
                                                                       LNK6xx3K    PCB-R2          21 W           35 W    12 W     21 W
Extensive Protection Features                                          LNK6xx3E                    21 W           35 W    13 W     27 W
Auto-restart limits power delivery to 3% during overload faults      LNK6xx4K/V   Metal          16 W           28 W    11 W     20 W
                                                                       LNK6xx4K    PCB-W1          22 W           39 W    15 W     28 W
    Output short-circuit protection (SCP)                             LNK6xx4E    PCB-R2          30 W           47 W    20 W     36 W
    Output overload/over-current protection (OPP, OCP)                LNK6xx5K/V                  19 W           30 W    13 W     22 W
    Optional extended shutdown delay time                             LNK6xx5K     Metal          26 W           42 W    18 W     31 W
Output overvoltage protection (OVP), auto-restart or latching        LNK6xx5E    PCB-W1          40 W          593 W    26 W     45 W
Line brown-in/out protection (line UV)                               LNK6xx6K/V  PCB-R2          21 W           34 W    15 W     26 W
Line overvoltage (OV) shutdown extends line surge withstand          LNK6xx6K                    30 W           48 W    22 W     37 W
Accurate thermal shutdown (OTP), hysteretic or latching              LNK6xx6E     Metal          60 W          883 W    40 W     683 W
                                                                       LNK6xx7K/V  PCB-W1          25 W           41 W    19 W     30 W
Advanced Green Package Options                                         LNK6xx7K    PCB-R2          36 W           59 W    27 W     43 W
eSIPTM-7C package:                                                   LNK6xx7E                    853 W         1173 W   55 W     903 W
    Vertical orientation for minimum PCB footprint                                PCB-W1
    Simple heat sink mounting using clip or adhesive pad                          PCB-R2
eSOPTM-12B package:
    Low profile surface mounted for ultra-slim designs                             Metal
    Heat transfer to PCB via exposed pad and SOURCE pins
    Supports either wave or IR reflow soldering                       Table 1. Output Power Table.
eDIPTM-12B package:
    Low profile through-hole mounted for ultra-slim designs           Notes:
    Heat transfer to PCB via exposed pad or optional metal heat sink  1. PCB heat sink with wave soldering.
Extended creepage to DRAIN pin                                       2. PCB heat sink with IR reflow soldering (exposed pad thermally connected to PCB).
Heat sink is connected to SOURCE for low EMI                         3. Maximum power specified based on proper thermal dissipation.
Halogen free and RoHS compliant                                      4. Packages: E: eSIP-7C, K: eSOP-12B, V: eDIP-12B. See Table 2 for all device options.

Typical Applications
LCD Monitor and TV
Embedded power supplies (DVD, set-top box)
Industrial                                                                                                                   March 2014

                  This Product is Covered by Patents and/or Pending Patent Applications.

BYPASS        LATCH/HYSTERETIC                                                                                                       5.75 V             DRAIN
   (BP)                                                                                                                         REGULATOR                  (D)

                THERMAL                                                                                                                                SOURCE
               SHUTDOWN                                                                                                                                    (S)

                                                                  FAULT FILTER                                               +

                BYPASS                                                      MULTI-CYCLE                                      -
               PROGRAM                                                    MODE CONTROL                           5.75 V

                                                                                 MCM                              4.9 V


       2V                 SOFT-        OV                            HIGH GAIN
REFERENCE +               START      AUTO-                              TRANS-
  VOLTAGE                                                         CONDUCTANCE
                                                 OUTPUT              AMPLIFIER
                                           AUTO-RESTART                     +

FEEDBACK                                                                  AMP          ERROR                                     GATE
                                                                                      VOLTAGE                                   DRIVER
                              S/H                                                                                                 LEB

                                          LINE OVERVOLTAGE/  LUV                      CLOCK                      SQ
                                              UNDERVOLTAGE   LOV                 OSC                             RQ
                                                                                       DCMAX                                    +
                  COMP                                                           OSCILLATOR

                              LINE                             CUSTOM                                                           CURRENT LIMIT
                     COMPENSATION                            SHUTDOWN                                                            COMPARATOR
   DELAY                                                         DELAY                                                                 PI-6565-072012
                                                                           PROGRAM            CURRENT
                                                                                ILIM             LIMIT

                                                                          40% ~ 100%          SETTING

Figure 3. Block Diagram.

              LNK                  6                              X              X                       X                             E/V/K

              Part Number          Series                          T2              BVDSS1                Power                      Packages
                                                                       MCM(OFF)  6 = 650 V
                                                                                                                 eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
                                                                  6 = 0.5 ms     7 = 725 V                       eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
                                                                                                                 eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
                                                                  7 = 4.0 ms                                     eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
                                                                                                                 eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
              LNK6663E/V/K                                        0.5 ms         650 V                           eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
              LNK6664E/V/K                                                                                       eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
              LNK6665E/V/K                                        0.5 ms         650 V                           eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
              LNK6666E/V/K                                                                                       eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
              LNK6667E/V/K                                        0.5 ms         650 V                           eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
              LNK6763E/V/K                                                                                       eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
              LNK6764E/V/K                                        0.5 ms         650 V                           eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
              LNK6765E/V/K                                                                                       eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
              LNK6766E/V/K                                        0.5 ms         650 V                           eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
              LNK6767E/V/K                                                                                       eSIP-7C (E), eDIP-12B (V), eSOP-12B (K)
              LNK6773E/V/K                                        4.0 ms         650 V
              LNK6775E/V/K                                        4.0 ms         650 V                   Device
              LNK6776E/V/K                                                                                Size
              LNK6777E/V/K         6                              4.0 ms         650 V

                                                                  4.0 ms         650 V

                                                                  4.0 ms         650 V

                                                                  4.0 ms         725 V

                                                                  4.0 ms         725 V

                                                                  4.0 ms         725 V

                                                                  4.0 ms         725 V

                                                                  4.0 ms         725 V

Table 2. Device Part Numbers and Options.

1. Minimum breakdown voltage at TJ = +25 C.
2. TMCM(OFF) = 0.5 ms for fastest transient response, T = MCM(OFF) 4 ms for <30 mW no-load input power.


Rev. C 03/14

Pin Functional Description                                                  internal circuit decodes the current limit based on resistor
                                                                            loaded on the PROGRAM pin. Please see Table 4. It can also
BYPASS (BP) Pin:                                                            be used for optionally extending shutdown delay time by
An external bypass capacitor is connected to this pin for the               changing the capacitance on the pin. See Figure 6.
internally generated 5.75 V supply. Based on the connected
capacitance determined at start-up, it will provide either                  SOURCE (S) Pin:
auto-restart or latching shutdown option dependant on the fault             This pin is the power MOSFET source connection. It is also the
condition. Please see Table 3.                                              ground reference for the BYPASS, FEEDBACK, PROGRAM and
                                                                            COMPENSATION pins.
This pin is the output of transconductance amplifier. An RC                 Functional Description
compensation network on this pin provides control loop
compensation.                                                               A LinkSwitch-HP device monolithically integrates a controller
                                                                            and high-voltage power MOSFET into one package. It has a
DRAIN (D) Pin:                                                              newly developed analogue control scheme, which enables
This pin is the high-voltage power MOSFET drain connection. It              continuous conduction mode (CCM), primary side regulated
also provides internal operating current for start-up until output          (PSR) power supplies up to 90 W without the efficiency
is in regulation.                                                           limitation of DCM or audible noise. It uses an enhanced peak
                                                                            current mode PWM control scheme with multi-mode operation.
FEEDBACK (FB) Pin:                                                          The multi-mode control engine uses the error amplifier output
The FEEDBACK pin is used to sense output and input voltage                  signal voltage at the COMPENSATION pin to set the operating
by sensing the auxiliary winding voltage. During MOSFET                     peak current and switching frequency to maintain the output
on-time, the current out of the FEEDBACK pin is sensed to                   voltage in regulation as shown in Figure 5. For COMPENSATION
detect the line voltage. During the secondary rectifier                     pin voltages lower than VC(MCM) (typ. 1.25 V) the device enters
conduction time, the feedback voltage is proportional to the                multi-cycle modulation (MCM) with a fixed peak current of 25%
output voltage via the turns ratio between the bias and                     of the programmed current limit. Several innovative improvements
secondary windings.                                                         have been added to the peak current mode control to allow
                                                                            primary side regulated CCM operation with no instability. The
PROGRAM (PD) Pin:                                                           device meets less than 30 mW input power with no-load at
This MULTI-FUNCTIONAL pin sets device current limit and                     high-line (LNK67xx families).
optional shutdown delay time extension. During start-up, the
                                                                            It also offers extensive built-in features:
E Package         Exposed Pad                 Exposed Pad Internally         External current limit selection.
(eSIP-7C)        (Hidden)                    Connected to SOURCE Pin       Optional programmable shutdown delay time extension.
                  Internally                  V Package                      Optional remote On/Off.
12345 7           Connected to                (eDIP-12B)                     Optional fast AC reset.
PFCBS D           SOURCE Pin                                                 Primary-side sensed output overvoltage protection (OVP) .
DBPP                                                                  1 PD   Lost regulation protection during output overload or
                          S 12                                        2 FB
                          S 11                                        3 CP     short-circuit (auto-restart).
                          S 10                                        4 BP   Internal current limit over line compensation for constant

                            S9                                        6D       overload power over line.
                            S8                                              High-voltage bus overvoltage sense (line OV) for extended line
                                                                               surge withstand.
              Exposed Pad (On Bottom)         K Package                      High-voltage bus undervoltage sense (line UV) for brown-in/
              Internally Connected to         (eSOP-12B)
              SOURCE Pin                                                       out protection.
                                                          12 S               Accurate over-temperature protection (OTP).
                                        PD 1              11 S               Output OVP/OCP/OTP shutdown type selection (hysteretic/
                                        FB 2              10 S
                                        CP 3              9S                   latching).
                                        BP 4              8S                Optional external latching shutdown input (current threshold)
                                                          7S                Cycle-by-cycle current limit control.
                                                          PI-6564-081412    Regulator/Shunt Voltage Clamp
Figure 4. Pin Configuration.                                                The internal 5.75 V regulator charges the bypass capacitor
                                                                            connected to the BYPASS pin to 5.75 V by drawing a current
                                                                            from DRAIN whenever the power MOSFET is off. When the
                                                                            power MOSFET is on, the device operates from the energy
                                                                            stored in the bypass capacitor. In addition, there is a shunt
                                                                            regulator clamping the bypass at 6.4 V when supply current is
                                                                            provided by a bias winding through an external resistor. This
                                                                            makes the device insensitive to bias winding voltage variations.                                                                               3

                                                                                           Rev. C 03/14

                         132                                             current limit in less than time tON(SOA). This prevents excessive
                       fSW(LF)                                           drain currents during start-up and output short-circuit conditions
                                                                         by providing additional time for the primary inductance to reset.
Frequency (kHz)          32                                              The SOA protection is disabled when the output voltage is
                                                                         within 7.5% of regulation voltage.
Normalized Peak Current                                 Compensation
                                                        Voltage ( POUT)  Sample and Hold (S/H)
                                                                         The sample and hold block senses the output voltage at auxiliary
                       100%                                              winding during secondary rectifier on-time. The FEEDBACK pin
                        50%                                              voltage is sampled after the turn-off of the internal switch to
                                                                         compensate for diode conduction time differences. Sampling
                         25%                                             time increases monotonically from 1.2 ms at no or light load to
                                                                         2.5 ms at full load. Sampled voltage is held until the next clock
                         VC(MIN) VC(MCM)       VC(MAX)  Compensation     cycle. The output of S/H is fed to the error amplifier, once in
                                                        Voltage ( POUT)  regulation the sampled voltage is 2 V.

                                                                         BYPASS (BP) Programming
                                                                         This feature selects either hysteretic or latching OVP/OCP and
                                                                         OTP protection based on capacitor loading on the BYPASS pin.

                                                        PI-6722-111212   The shutdown type is determined at the device power-up as
                                                                         shown in Table 3.

Figure 5. Compensation Pin Characteristics (Multi-Mode Operation).

                                                                         CBP              0.47 mF            4.7 mF                    47 mF
Auto-Restart                                                             OVP              Latching Auto-Restart                       Latching
In the event of an open-loop fault (no connection between the            Lost Regulation                                              Latching
feedback winding and the feedback divider network or the                 (SC, OC)         Auto-Restart Auto-Restart
FEEDBACK pin to the feedback network), the sensed current                OTP
out of FEEDBACK pin will be zero during MOSFET on-time, the                               Latching Hysteretic
device enters into line brown-out protection (line UV). In the
event of output short-circuit or overload condition, the device          Table 3. Shutdown Type vs. Value of BYPASS Pin Capacitance.
enters into auto-restart mode. Auto-restart minimizes the
power dissipation under fault conditions, the device will turn on        Current Limit Setting
and off at duty cycle of typically 3% as long as the fault condition     During power-up the cycle-by-cycle current limit is determined
persists. In auto-restart switching is disabled for tAR(OFF)1            by measuring the resistor value connected to the PROGRAM
(typ. 150 ms) when the FEEDBACK pin voltage has dropped                  pin by the measurement is performed by applying 1.25 V (see
below the auto-restart threshold VFB(AR) for the shutdown default        Figure 10). The current limit can be set between 40% to 100%
delay time tAR(ON) (typ. 35 ms). After this period switching is          in steps of 10% as shown in Table 4. After the current limit is
enabled again with the device entering soft-start (typ. 15 ms).          set the PROGRAM pin voltage is reduced to ~0 in order to
For the first auto-restart off-period switching is disabled for a        minimize power dissipation.
reduced time tAR(OFF)2 (typ. 1500 ms) to reduce the power supply
restart time during line cycling. Optionally the default shutdown        IPD  RPD         ILIMIT(NORM)  IPD  RPD                      ILIMIT(NORM)
delay time can be extended by adding a capacitor to the
PROGRAM pin.                                                             mA   kW          %             mA   kW                       %

Hysteretic Thermal Shutdown                                              10   124         100           54   23.2                     60
The thermal shutdown circuitry senses the controller die
temperature. The threshold is set at 142 C with a 75 C                 16   78.7        90            83   15.0                     50
hysteresis (both typical). Once the device temperature rises
above 142 C, the power MOSFET is disabled and remains                   24   52.3        80            125  10.0                     40
disabled until the die temperature falls by 75 C, at which point
the device is re-enabled. The large hysteresis maintain the              36   34.8        70
average temperature below the temperature rating of low cost
CEM type PCB material in most cases.                                     Table 4. Current Limit Selection vs. Program Pin Resistor Value.

Safe Operating Area (SOA) Protection                                     Programmable Shutdown Delay
The device features a safe operating area (SOA) protection               The default auto-restart shutdown delay time tSD(AR) (typ. 35 ms)
mode which disables MOSFET switching for 4 consecutive                   can optionally be extended by connecting a capacitor to the
cycles in the event the peak switching current reaches the               PROGRAM pin. Once a lost regulation fault is detected the
                                                                         PROGRAM pin voltage is cycled 128 times between VPD(DL) (typ.
                                                                         0.5 V) and VPD(DU) (typ. 1.2 V) as shown in Figure 10. Figure 6
                                                                         depicts the relationship between extended shutdown delay
                                                                         time, added PROGRAM pin capacitor and current limit
                                                                         programming resistor.


Rev. C 03/14

Remote On/Off and Fast AC Reset                                                                          At power-up the current out of the FEEDBACK pin has to
The PROGRAM pin can be used to turn on/off the device
remotely. If the voltage on the pin is set to 1.35 V externally, the                                     exceed the line undervoltage turn-on threshold (brown-in)
device stops switching. After releasing the PROGRAM pin the
PROGRAM pin device commences switching when the voltage                                                  current IFB(UVREF) = -250 A (typ.) before switching is enabled.
drops below 0.535 V.                                                                                     During normal operation switching is disabled if the FEEDBACK

Auto-Restart On-Time Extension (ms)  500      PROGRAM Pin Resistor Value                 PI-6646-040412  pin current falls below the line undervoltage turn-off threshold
                                     400                              124 k                              (brown-out) current IFB(UVOFF) = -100 A (typ.) for at least 8
                                     350                         78.7 k                                  consecutive switching cycles. After switching has ended, the
                                     300                      52.3 k
                                     250                   34.8 k                                        device enters auto-restart. The applicable auto-restart off-
                                                        23.2 k
                                                     15.0 k                                              period tAR(OFF) 1 = 150 ms (typ.).
                                                  10.0 k
                                                                                                                  VBUS                      VSEC D

                                                                                                                                        NP  NS       CO  VO

                                     200                                                                                                                        VAUX
                                     150                                                                                                             RFB1

                                     100                                                                                                         NA  RFB2
                                     50                                                                        D         BP
                                     0                                                                            CONTROL

                                          1               10                 100

                                              PROGRAM Pin Capacitor Value (nF)                           S        PD CP

Figure 6. Optional Shutdown Time Extension Programming.                                                                  VFB

The PROGRAM pin can also be used to reset the device latch                               PI-6721-040412                                                                                  PI-6837-120312
after a latching OVP or OTP event. If the voltage on the pin is
set to 3.4 V externally, the device latch is reset. Once the                                             Figure 8. Indirect High-Voltage Bus Sensing.
voltage drops below 0.535 V, device will start switching.
                                                                                                         Switching is also stopped if the FEEDBACK pin current exceeds
     110                                                                                                 the line overvoltage threshold current IFB(OV) = -1.15 mA (typ.) for
Normalized Set Current Limit (%)                                                                         at least 2 consecutive switching cycles.

                                     100                                                                 Current Limit Compensation Over Line
                                                                                                         The high-voltage bus is sensed by means of measuring the
                                     90                                                                  current out of the FEEDBACK pin during the MOSFET on-time.
                                                                                                         To limit available overload power over line the set current limit is
                                     80                                                                  compensated as shown in Figure 7. The compensation is
                                                                                                         disabled at peak currents below 50% of the set current limit,
                                     70       -300  -450  -600 -750          -900 -1050 -1200            and is re-enabled at 62.5% of the set current limit.
                                             FEEDBACK Pin Current During MOSFET On-Time                  A digital soft-start is implemented to reduce component stress
                                                                                                         at power supply start-up. The internal reference voltage will ramp
Figure 7. Current Limit Compensation Over Line.                                                          up to 2 V during tSOFT (typ. 15 ms) at start-up. The loop will
                                                                                                         typically close (output reaches regulation) during this time to
High-Voltage Bus Sensing                                                                                 ensure smooth output voltage rise.
LinkSwitch-HP senses indirectly the HV voltage bus VBUS during
the power MOSFET on-time by monitoring the current flowing                                               Fault Filter
                                                                                                         This is the digital filter to handle all the fault conditions including
out of the FEEDBACK pin. During the MOSFET on-time the                                                   line overvoltage, line undervoltage, output overvoltage, and
                                                                                                         output undervoltage, thermal shutdown as well as package
voltage across the auxiliary winding is proportional to the voltage                                      level fault (pin open-circuit or pin to pin short-circuit).

across the input winding. The current flowing through resistor                                           Transconductance Amplifier
                                                                                                         The controller uses a high gain (typ. 70 dB) transconductance
RFB1 (see Figure 8) is therefore representing VBUS. Indirect line                                        amplifier to ensure exceptional output regulation.
sensing minimizes power dissipation and is used for line UV or

line OV protection and current limit compensation over line.                                                                                                                                                          5

                                                                                                                                                                      Rev. C 03/14

     1. Startup

                               26. Pause 150 ms
                               (Auto-Restart Off

                                Period (tAR(OFF))


     2. Latching          Yes  3. AC                                Yes  4. Start Switching  5. Line OV?      No
                                                                            (With 15 ms
     Shutdown?                 Present?                                      Soft-Start)     (IFB > -1.15 mA

     (CBF = 47 F)             (IFB > -250 A)                                               for 2 Cycles)

     No                                                                                      Yes
                                                                                                                          6. Brown-Out?
                                                                                                                          (IFB < -100 A

                                                                                                                Yes for 8 Cycles)


      11. AC              No   27. Pause 150 ms
     Present?                  (Auto-Restart Off
                                Period tAR(OFF)1)
     (IFB > -250 A)

                                                                                                              7. Regulation                       No

         Yes                                                                                                  Lost? (VFB < 1.85 V

                                                                                                              for 35 ms)

     12. Start Switching       14. Line OV?                         No
         (With 15 ms
          Soft-Start)          (IFB > -1.15 mA

                               for 2 Cycles)

                               Yes                                  15. Brown-Out?                                             8. Stop Switching
                                                                     (IFB < -100 A                                   No 9. Latch Reset?
     20. Start Switching                                              for 8 Cycles)                                               (VPD > 3.4 V)
         (With 15 ms                                                                                                                        Yes
                                                                                                                                10. Reset Latch
     21. Line OV?                                                      16. Regulation No
                                                                    Lost? (VFB < 1.85 V
Yes  (IFB > 1.15 mA
      for 2 Cycles)                                                       for 35 ms)
                                                                    17. Stop Switching
     22. Brown-Out?
                                                                    18. Pause 150 ms
Yes  (IFB < -100 A                                                  (Auto-Restart Off
     for 8 Cycles)                                                    Period tAR(OFF)1)


     23. Regulation       No

     Lost? (VFB < 1.85 V

     for 35 ms)


     24. Stop Switching                                             19. AC Present? No
                                                                     (IFB > -250 A)
     25. Pause 1500 ms
      (Auto-Restart Off                                                 Yes
       Period tAR(OFF)2)

               Figure 9. Line Sensing and Auto-Restart Flow Chart.                                      


Rev. C 03/14

                            SW                                                  Fast AC Reset

VPDI                            ID ILIMIT          tPD Programmable  Remote On/Off
VPDTHRM 1.35 V                                      Shutdown Delay



                  t1 t2                      t3 t4  t5            t6  t7 t8 t9       t10


Figure 10. PROGRAM (PD) Pin Timing Diagram.

OSC                                                               maintains a relatively high output sampling rate while reducing
This is an adjustable frequency oscillator. Based on error        the average switching frequency to keep the output voltage in
voltage, the frequency will adjust from 32 kHz at light load to   regulation. Switching at 25% of the set current limit reduces the
132 kHz at heavy load. The oscillator employes 5 kHz             transformer core flux density significantly. This and the intelligent
frequency jitter to reduce EMI levels.                            MCM operation reduce audible noise well below acceptable levels.
                                                                  LNK666x has a maximum MCM off-time TMCM(OFF) = 0.5 ms (typ.).
Current Limit Comparator                                          The high minimum output sampling rate provides excellent
This is a high-speed current limit comparator. It compares the    transient load response from 0% to 50% or 100% of nominal
current from the power MOSFET to the internal current reference.  load while offering typically below 100 mW no-load input power.
Once the current reaches the threshold the MOSFET on-cycle
is terminated.                                                    LNK67xx has a maximum MCM off-time TMCM(OFF) = 4 ms (typ.).
                                                                  The lower minimum output sampling rate enables designs
Multi-Cycle Modulation (MCM)                                      below 30 mW no-load input power while providing fair transient
When voltage on COMPENSATION pin reaches VC(MCM) (about           load performance for load steps from 0% to 50% or 100% of
1.25 V) the peak drain current is reduced to 25% of programmed    nominal load.
value and the switching frequency approaches fMCM = 32 kHz
(typical). During MCM operation the controller intelligently                                                                                         7

                                                                                                     Rev. C 03/14

Applications Example                                                                       the FEEDBACK pin. This sensing is accomplished by periodically
                                                                                           turning on the power MOSFET to sense input voltage condition
30 W, 12 V Universal Adapter                                                               with very short low frequency sampling pulses. During the
                                                                                           forward pulse sampling time the FEEDBACK pin is held to zero
The circuit shown in Figure 11 is a high efficiency universal input                        volts by an internal clamp. When negative forward pulse current
30 W, 12 V output adapter using the LNK6766E.                                              exceeds 250 mA, LinkSwitch-HP for two consecutive switching
                                                                                           cycles will initiate start-up with a soft-start sequence that reduces
The supply uses primary winding coupled sensing for the                                    component stress and allows the output to rise in a smooth
following features: output regulation, line undervoltage lockout,                          monotonic manner. The desired input voltage for start-up is
input and output OVP. With primary winding sense there is no                               determined by the turns ratio of primary winding to feedback
need for an external secondary referenced error amplifier such                             winding and the value of R19.
as a TL431 and optocoupler. The winding sense of bus voltage
also eliminates the need for direct input voltage sensing which                            Regulation is accomplished by sampling the feedback winding
requires more components and is more dissipative than winding                              during flyback period through the resistor divider R19 and R20
sense method.                                                                              through FEEDBACK pin. This sampled voltage is compared to
                                                                                           an internal error amplifier threshold of 2 V. The value of R19 is
Output regulation is 5%, active-on efficiency is 86% and                                  already determined by the line undervoltage function so the
no-load input power is less than 30 mW.                                                    output regulation point is determined by setting the proper
                                                                                           value for R20.
The rectified and filtered input voltage is applied to the primary
winding of T1. The other side of the primary is driven by the                              The loop compensation is provided by the network from
integrated power MOSFET in U1. Diode D1, C3, R2, R3 and                                    COMPENSATION pin to ground. In the case above, a low
VR1 comprise the clamp circuit, limiting the leakage inductance                            frequency to mid frequency gain of 20 dB for the error amplifier
turn-off voltage spike to safe value. Zener diode VR1 also helps                           is established by R7 and C7. Capacitor C8 functions essentially
to reduce input power consumption during no-load conditions.                               as a noise filter and is typically 100 pF. There is also an internal
                                                                                           16 kHz filter within the device. It is advised to limit R7 to no
Start-up of the power supply is initiated by sensing the forward                           greater than 260 kW to avoid stability and noise sensitivity.
negative pulse current from feedback winding through R19 into

                                                                                     C18        C13 R13
                                                                                   2.2 nF      680 pF 20
                                                                                  250 VAC      100 V 1/8 W

                                                                                  9       FL1          D8                               L5          12 V, 2.5 A
                                                                                               STPS30100ST                           100 H              J3

                               R3                            C3                                               C12               R28           C22
                              3 k                           10 nF                                           1000 F            27 k          10 F
                                                            630 V                                                                            16 V
                                   VR1                                                                        16 V
        BR2                                                                               FL2                                                       RTN
    DF206ST-G                     130 V                                                     7                                                        J4

       600 V

                                                              R2                  6       8           D2     C6
                                                            100                                 BAV21WS-    22 F
  L4                                                        1/2 W                     T1                    16 V
10 mH                                                                                RM8             7-F
                                                                D1                                                        R9
             C14        C2                                   DL4937                              R19                   4.3 k
           150 nF      68 F                                                                   41.2 k
          275 VAC      400 V                                                                                              1%
                                                                                                 1%                     1/8 W

          R29 R30                                        D         BP
        3.3 M 3.3 M                                         CONTROL
F1                                    U1                                      FB
                                 LNK6766E                       PD CP
    90 - 265
    VAC                                                                                                       C5
                                                                                                            470 nF
J1                 J2                                                                 C23
                                                                                     10 pF                   50 V
                                C20                                      R7           50 V       R20
                               4.7 nF                                 100 k                    10.2 k         PI-6844-120312
                                50 V                                  1/8 W            C8
                                                                                     100 pF      1%                               
                                 R8                                     C7
                              23.2 k                                  100 nF          50 V

                                1%                                     25 V
                               1/8 W

Figure 11. Schematic of a Universal Input 30 W, 12 V, 2.5 A Adapter.


Rev. C 03/14

The transient load response is dependent on the loop gain and         BYPASS pin to provide external bias. The external bias current
minimum switching frequency. The values of R7 and C7 shown            should set via R9 to be at least 500 mA to guarantee the internal
here typically give good transient response for most designs.         current source of LinkSwitch-HP is turned off as this will allow
When the supply is at no-load, the minimum switching frequency        the supply to operate more efficiently, especially at light load.
at no-load will create a delay to respond to any step load event      For best no-load performance the external supply voltage
during the off-time. In the case above, the minimum frequency         across C6 should be minimized (typically 8-9 V) and the current
is 250 Hz so there is a potential 4 ms delay to response. If a        into the BYPASS pin set by R9 should be as low as possible.
faster response is desired from no-load initial condition there is    Input overvoltage protection is done through sensing the
the option to use the LNK666x which has a minimum frequency           negative forward pulse of feedback winding. When the negative
of 2 kHz. There is a trade-off in using this family as no-load        forward voltage is sufficiently high to produce more than 1.15 mA
input power will be slightly higher and a smaller pre-load resistor   current into the FEEDBACK pin, for 2 consecutive on-cycles the
will be required.                                                     device will stop switching for auto-restart delay period.

In order to have good efficiency, regulation performance and          Output overvoltage protection is achieved by sensing the flyback
stability, the transformer leakage inductance should be minimized.    pulse through the FEEDBACK pin. When the FEEDBACK pin
Low leakage will minimize ringing on the sense winding which          sees 2.5 V or greater for 16 consecutive cycles, the supply will
can create an error in the feedback sampling. The example             latch off. If non-latching OVP is desired then changing C5 from
above uses split primary winding technique to lower leakage           0.47 mF to 4.7 mF will change fault mode accordingly (see Table
inductance. Leakage inductance should not be greater than             3 for details).
2% of nominal primary inductance and 1% is typically the
desirable target value.                                               OCP protection is accomplished by sensing when the output
                                                                      drops below 0.925 of nominal regulation value for a duration
Resistor R28 serves as a pre-load resistor to minimize output         greater than specified delay time. In the example above, the
voltage rising in no-load condition. The pre-load resistor should     total delay time is about 50 ms. Capacitor C20 extends the
be no smaller than is necessary to maintain output within             default internal delay time of 35 ms (see Figure 6 for details).
specification limits to minimize added dissipation. In this example,  The latching shut-off option is used in the design above.
the added pre-load dissipation is only 4.8 mW.
                                                                      The primary current limit of LinkSwitch-HP can be adjusted by
LinkSwitch-HP provides an internal current source to bias the         selecting the value for R8 (see Table 4 for details). For this
BYPASS pin which is necessary for start-up. When the supply           design 60% of maximum current limit was chosen. A lower
is operating and in regulation an external bias is provided from      current limit setting is typical for an adapter where lower RDS(ON)
the rectified flyback voltage from the bias winding (D2 and C6).      is desirable for higher efficiency and also lower thermal rise of
Resistor R9 is sourced from the bias voltage across C6 into the       LinkSwitch-HP.                                                                         9

                                                                                     Rev. C 03/14

Layout Considerations for eSIP-7C Package                           be tied to the positive terminal of the bulk capacitor C2 in order
                                                                    to route the potential of high currents away from the more
Figure 12 is the layout for a 30 W adapter shown in the schematic   sensitive primary return traces.
Figure 11. An eSIP-7C package is used as indicated by the
suffix in LNK6766E which allows the use of a stand-up heat          Because of the tight layout common to adapter applications,
sink. The mounting pin for the heat sink should be electrically     this design uses triple insulated wire and flying leads for output
isolated. It can be seen that the primary return trace wraps        winding termination to avoid secondary arcing to core during
around the LinkSwitch-HP device which acts as a shield around       ESD events.
the critical external control related components of LinkSwitch-HP.
These components include R7, R8, R19, R20 and C5, C8, C20.          The trace connecting the drain to transformer should be very
Of particular importance is placing the bypass capacitor C5 and     short and the primary clamp circuitry should be grouped
COMPENSATION pin noise filter capacitor C8 as close as possible     together and away from the more sensitive components. The
to SOURCE pin with very short trace lengths to COMPENSATION         bias winding return and return of bias capacitor C6 should be
and BYPASS pins as shown. If an electrolytic capacitor is           routed separately to the negative terminal of the input capacitor
selected as the bypass capacitor (C5) then an additional 100 nF     C2 away from SOURCE pin.
(C5) ceramic must also be fitted. The ground trace wrap, tight
layout and single point grounding to SOURCE pin of these            The secondary rectifying loop that includes the secondary
components avoids having noise related issues during peak           winding, the output diode D8, and the first output capacitor C13
loads or during line transient such as surge or ESD events.         should be as tight as possible to minimize adding series
                                                                    inductance which can reduce high load efficiency and degrade
Another consideration for ESD and line surge is the primary-        the quality of regulation.
side termination of the Y capacitor. The Y capacitor C18 should

Figure 12. Layout for 30 W Adapter Using a eSIP-7C Package (View From Bottom Copper Layer).


Rev. C 03/14

Layout Considerations for eDIP-12B package                                       Quick Design Checklist

The schematic extract in Figure 13 is an example of LinkSwitch-HP All LinkSwitch-HP designs should be verified on the bench

used in a dual output LCD monitor supply using eDIP-12B                          particularly for specified worst-case stress conditions. The

package. In this design the exposed metal tab on the topside                     f1o.lloMwainxgimsuemt odf rtaeisntsvoalrtaegsetro2n5V10gCenV9lFrAyiCfyretchoamt VmDeSndd1eo1R1/08d%1e0W:s   C10
of package is left open (no heat sink). The SOURCE pins of                                                                                                                                   470 pF
LinkSwitch-HP provide heat sinking through connection to the

source copper pad of PCB. This technique is adequate for                             675 V for LNK677X series6 and12600 V for LNK6X6X series.

device dissipation up to 0.85 W (1/2 square inch of copper area                      This gives a 50 V margin for design variations.D3
required). The layout guidelines described for eSIP-7C are the                                  a10lRl02con1d0R0i3tions,                                                           30BQ100PBF
same for eDIP-12B with an added consideration about sensitive                    2.  Un3Rdk1er                            the            maximum  Drain                                               be                                     C11
component layout. The return referenced components C4, C8,                           below                                                                                        cRu1r2rent should                                         220
C16, R9, R7 must be placed directly under the LinkSwBRi1tch-HP                                  th1e% spe1c%ified absolute maximum rat1i1n0%gs.47C015pF
package as shown in Figure 14. This requires that thD6eF000s6VeM                 3. Thermal check At rated maximum outpu1t/8pWow20e0rV, minimumFerritLe2Bead                                                                               35 V
particular components be SMD type as this allows an ideal
                                                                                     itnhpeP6u1KmVt3ER01va13Vox0Alitmaguem61a30Can03nlldVFowmeadxitmemumpearma7,8tburieenits                                              (3.5 4.45  mm)

                                                                                                                                                                              temperature, verify that
                                                                                                                                                                              not excDe4eded for any C13
                                                                                                                                                                              B340LB-13-F                   820 F
                                                                                                                                                                                                             6.3 V
                                                                                     component in the design. Of particular importance is

noise-immune layout.                                                                 checking the 2tR0e4mperature rise9,o10f the major power conversion                                                                                      C14
                                                                                     components s1%uch as transform3 er, outputDd2 iodes, input                                                                                             820

Output Power Table Assumptions                                                       bstraidtegde,cpornimdiatirDoyLnD4c19s3la7ambopvcei,rcLuinitkaSnwditLcihn-kHSBPwAV7t2it-a1FcWbhS--tHe22m2CP56.VpF eUrnadtuerre6.t9Rh85ek               6.3 V


                                10 mH                                     C2

12 V output.                           C1                               47 F      should not exceed 110 5C. 1                                                                                      1%
Schottky rectification.              100 nF                             450 V                                                           T1                                                          1/8 W
                                       310 VAC                                                                                                                                46.4 k

82% efficiency.                                                                                                                                                             1%

                                                                                                                                                                              1/16 W

VOR = 135 V.                                                                                                  D         BP
KP = 0.4 for 85-265 VAC input and KP = 02F.16A for 195-R52T61 5 tVO AC
                                                                                     LinkSwitch-HP                 CONTROL
   input.                                                                                    U1                                      FB

VMIN = 100 V for 85-265 VAC input and VMIN = 2590V0A- C2V65for                        LNK6774V                       PD CP                                                                            C5
                                J1-3                              J1-1                                                                                                                                4.7 F
195-265 VAC input.                                                                                              S                 R7                                                                   10 V
                                                                                                                               100 k
0.85 W device dissipation for open frame designs with PCB                                                                                 C16                                  R9                              PI-6860-120312
                                                                                                                                  1%       10 pF                              10.5 k
heat sink.                                                                                      R6                              1/16 W      50 V
                                                                                                23.2 k                            C7       C8                                 1/16 W
                                                                                                  1%                            100 nF   100 pF
                                                                                                                                 25 V     50 V
                                                                                                1/16 W

                                                                                 *Optional                                                                                            PI-6860-120312

                                                                                 Figure 13. 17 W LCD Monitor Supply (+18 V, +5 V).

Figure 14. Layout for LCD Monitor Supply Using eDIP-12B Package.                                                                                                                                11
                                                                                                                                                                                             Rev. C 03/14

Absolute Maximum Ratings(3)

DRAIN Pin Voltage.................................... -0.3 V to 725 V (677x)                 Notes:
                                                                                             1. Peak DRAIN current is allowed while the DRAIN voltage is
DRAIN Pin Voltage...........................-0.3 V to 650 V (666x/676x)
                                                                                                 simultaneously less than 400 V.
DRAIN         Pin  Peak  Current:  ...................................  1.6  x  I (1)        2. -1 V for current pulses 5 mA out of the pin and a duration

                                                                                 LIMIT(TYP)      of 500 ns.
                                                                                             3. Maximum ratings specified may be applied one at a time
BYPASS Pin Voltage .............................................. -0.3 V to 9 V
                                                                                                 without causing permanent damage to the product.
BYPASS Pin Current ..................................................... 100 mA                  Exposure to Absolute Maximum Rating conditions for
                                                                                                 extended periods of time may affect product reliability.
FEEDBACK Pin Voltage ........................................ -0.3 V to 9 V(2)               4. Normally limited by internal circuitry.

COMPENSATION Pin Voltage ................................ -0.3 V to 9 V

PROGRAM/DELAY Pin Voltage............................... -0.3 V to 9 V

Storage Temperature....................................... -65 C to 150 C

Operating Junction Temperature ................... -40 C to 150 C(4)

Thermal Resistance

Thermal Resistance: E Package                                                                Notes:
                           (qJA)........................................... 105 C/W(1)      1. Free standing with no heat sink.
                           (qJC)............................................... 2 C/W(2)    2. Measured at the back surface of tab.
                           K Package                                                         3. Soldered (including exposed pad for K package) to typical
                           (qJA) ...........................45 C/W(3), 38 C/W(4)
                           (qJC)............................................... 2 C/W(2)        application PCB with a heat sinking area of 0.36 sq. in.
                           V Package                                                            (232 mm2), 2 oz. (610 g/m2) copper clad.
                           (qJA) ............................74 C/W(3), 63 C/W(4)          4. Soldered (including exposed pad for K package) to typical
                           (qJC)............................................... 2 C/W(2)        application PCB with a heat sinking area of 1 sq. in. (645 mm2),
                                                                                                 2 oz. (610 g/m2) copper clad.

Parameter                          Symbol                   Conditions                                    Min   Typ   Max  Units
                                              SOURCE = 0 V; TJ = -40 to 125 C

                                                  (Unless Otherwise Specified)

Control Functions                  fOSC          Average value, TJ = +25 C,                              120   132   136  kHz
Switching Frequency                fOSC       0 C  TJ  +100 C, See Note A
                                                                                                                      10  %
Switching Frequency
Temperature Variation

Frequency Jitter                   f                                            fOSC = 128 kHz                  5         kHz

Frequency Jitter                   fM                                                                           250        Hz
Modulation Rate

Maximum Duty Cycle                  DCMAX                                                    TJ = +25 C  62    64    66   %
Maximum Duty Cycle                            VFB < VFB(REF)                         See Note A
Temperature Variation                 kPS                                       0 C  TJ  +100 C
Minimum Peak                                  VFB(REF) = 2 V                                                          +2%  %
Current to Set                       fMCM
Current Limit Ratio                                                         TJ = +25 C                   22.5  25         %
Multi-Cycle                        TMCM(OFF)                            di/dt(KPS) = di/dt(ILIMIT)
Modulation Switching                 tSOFT
Frequency                           tSD(AR)                                     TJ = +25 C               25    32         kHz
Multi-Cycle                         tAR(ON)
Modulation Max                                TJ = +25 C                                    LNK666x            0.5
Off-Time                           TAR(OFF)1                                                 LNK67xx                                          ms
Soft-Start Time                    TAR(OFF)2
Auto-Restart Shut-
Down Default Delay                                                              TJ = +25 C                     15         ms

Auto-Restart                                                                    TJ = +25 C                     35         ms

                                                 TJ = +25 C, tSOFT + tSD(AR)                                   50
                                                   First switch off-period
                                                                                                                150        ms
                                              Subsequent switch off-periods


Rev. C 03/14

Parameter                  Symbol                    Conditions          Min    Typ   Max      Units
                                       SOURCE = 0 V; TJ = -40 to 125 C
                                                                          95    115
                                           (Unless Otherwise Specified)
                                                                         10.0   12.5
Control Functions (cont.)                                                 30
Transconductance           gM                     TJ = +25 C            5.46   4.7   125      A/V
Amplifier Gain                              0 C  TJ  +100 C            0.85    47
                                                                         -6.8   5.75
Transconductance                                  See Note A             -9.2   0.95
                                                                         -12.0  -4.8
Amplifier Gain             gM                     TJ = +25 C            -4.7   -6.6  20      %
                                                                         -7.0   -8.3
Temperature Variation                             See Note A             -8.8   -2.7
                                                                          5.7   -4.0
Transconductance                                  TJ = +25 C                   -5.2
                                       See Table 3 for programming        6.1   8.2
Amplifier Max Output       IGM                                                    8   15.0     A

Current                                                                         0.5

COMPENSATION Pin           ZCP                                                  6.4            MW
Input Impedance
Bypass (BP) Input                                                               1.0
OVP/UVP/OTP                                                                     1.3
Programming                CBP                                                                 mF

Capacitor Value

BYPASS Pin Voltage          VBP                                                       6.04     V
BYPASS Pin                 VBPH
Voltage Hysteresis          ICH1                                                      1.1      V

BYPASS Pin                  ICH2        VBP = 0 V         LNK6xx3                     -2.0
Charge Current             IBPSD       TJ = +25 C       LNK6xx4-5
                                       VDS  50 V         LNK6xx6-7                    -2.8     mA
BYPASS Pin Shutdown        IBPSC                          LNK6xx3
Threshold Current          IBPSC        VBP = 5 V        LNK6xx4-5                    -4.3
BYPASS Pin                             TJ = +25 C       LNK6xx6-7
Shutdown Delay                         VDS  50 V                                      -1.5
Source Current                                                                        -2.2     mA
BYPASS Pin Charge
Current Temperature                                                                   -2.9
BYPASS Pin                             TJ = +25 C                                    10.7     mA
Shunt Voltage
                                       TJ = +25 C                                          Switching
BYPASS Pin                                                                                   Cycles
Supply Current                          VBP = 6 V
                                       TJ = +25 C                                    -0.5     mA

                                       See Note A                                              %/C

                           VBP(SHUNT)  IBP = 2 mA                                     6.7      V
                                       TJ = +25 C, See Note B                        525      mA
                             IBPS2                             LNKxxx3

                                                         LNKxxx4                      1.3
                                       MOSFET switching  LNKxxx6                      1.4      mA
                                               at fOSC


                                                         LNKxxx7                      1.7                                                                                  13

                                                                                               Rev. C 03/14


Parameter                 Symbol       SOURCE = 0 V; TJ = -40 to 125 C            Min     Typ    Max    Units

                                       (Unless Otherwise Specified)                       2.000
Voltage Sense (FB) Input                                                                   -250

FEEDBACK Pin                 VFBth                   TJ = +25 C                   1.974   -100   2.026  V
Reference Voltage                               0 C  TJ  +100 C                            8
FEEDBACK Pin              VFB(th)                    See Note A                    -1200  -1150          %/C
Reference Voltage         IFB(UV,REF)                                              2.375     2
Temperature Variation     IFB(REF)          TON = 220 ns, TJ = +25 C              1.794    2.5          mA
Line Undervoltage                      TON = 220 ns, 0 C  TJ  +100 C                            10    %
Turn-On Threshold                                    See Note A                            1.85
Current                                                                                    -210
                                                    TON = 220 ns,                         -0.032
FEEDBACK Pin Bus                                     TJ = +25 C                          -0.008
Voltage Reference                                     TJ = 25 C                            2.5
Current Temperature                                                                         1.2
Variation                                   TON = 220 ns, TJ = +25 C                       0.8

Line Undervoltage         IFB(UVOFF)                 TJ = +25 C                             4    -85    mA
Turn-Off Threshold
Current                                              TJ = +25 C

Line Undervoltage                                    TJ = +25 C                                         Switching
Turn-Off Delay                                                                                            Cycles
                                                     TJ = +25 C
Line Overvoltage             IFB(OV)                                                              -1100  mA
Turn-Off Threshold

Line Overvoltage                                                                                         Switching
Turn-Off Delay                                                                                            Cycles

Output Overvoltage        VFB(OVP)                                                                2.625  V
Detection Threshold

Output Overvoltage                                                                                       Switching
Detection Delay                                                                                           Cycles

FEEDBACK Pin                 VFB(AR)                                                              1.906  V
Threshold Voltage

Current Limit                IFB(LIM)  TON = 220 ns, TJ = +25 C                                                  mA
Reduction Onset
Threshold Current                                                                                                %/mA

Current Limit             ILIM(LINE)   0 C  TJ  +100 C  -463 mA < IFB  IFB(LIM)                 2.65
Reduction Slope                                                IFB < -463 mA                                       ms

FEEDBACK Pin              TSAMP1       0 C  TJ  +100 C      IPK = ISET                          1.3
Sampling Delay Time       TSAMP2                          IPK = 0.25 ISET
Missing Feedback          TMFVP        TJ = +25 C
Voltage Protection                                                                                            Switching
Sense Delay Time                                                                                                Cycles

Missing Feedback
Voltage Protection


Rev. C 03/14


Parameter                  Symbol    SOURCE = 0 V; TJ = -40 to 125 C   Min    Typ    Max     Units

                                     (Unless Otherwise Specified)

Multi-Function (PD) Input

PROGRAM/DELAY              VPD                TJ = +25 C               1.20   1.25   1.30    V
Pin Voltage                                   TJ = +25 C

PROGRAM/DELAY              VPD(DL)                                      0.50   0.535  0.57    V
Pin Time Lower
Voltage Threshold

PROGRAM/DELAY              VPD(DU)            TJ = +25 C               1.20   1.25   1.30    V
Pin Time Upper
Voltage Threshold

Fast AC Reset              VPDTHACR                                     3.06   3.4    3.74    V

Remote On/Off                                     Threshold             1.25   1.35   1.45
Threshold                                         Hysteresis
                           VPDTHRM   TJ = +25 C                                              V


Remote On/Off Delay                           TJ = +25 C                      8             Switching
Circuit Protection                                                                            Cycles

                                     LNK6xx3      di/dt = 180 mA/ms     0.716  0.77   0.824
                                                      TJ = +25 C

                                     LNK6xx4      di/dt = 245 mA/ms     0.967  1.04   1.113
                                                      TJ = +25 C

Self Protection            ILIMIT    LNK6xx5      di/dt = 305 mA/ms     1.209  1.30   1.391   A
Current Limit                                         TJ = +25 C

                                     LNK6xx6      di/dt = 460 mA/ms     1.814  1.95   2.087
                                                      TJ = +25 C

                                     LNK6xx7      di/dt = 610 mA/ms     2.418  2.60   2.782
                                                      TJ = +25 C

Programmed Current         ILIMIT      See Table 3 for programming                    7      %
Limit Variation            IPK(OP)   0 C  TJ  +100 C, See Note A

Operational Peak             TSD          IPK(OP) = 25 -100% ILIMIT,                7      %
Current Variation           TSDH     0 C  TJ  +100 C, See Note A
Thermal Shutdown             tILD                                       135    142    150     C
Temperature                TON(MIN)
                                     CBP = 0.47 F or CBP = 4.7 F               75             C
Thermal Shutdown
Hysteresis                                      TJ = +25 C             175    220            ns
                                                See Note A
Leading Edge                                                                   100            ns
Blanking Time                                   TJ = +25 C
                                                                        325    400    500     ns
Current Limit                                 t + t LEB(MAX) ILD(MAX)
Delay Time                                      TJ = +25 C

Minimum Switch
ON-Time                                                                                 15

                                                                                              Rev. C 03/14


Parameter             Symbol          SOURCE = 0 V; TJ = -40 to 125 C       Min  Typ                 Max    Units

                                      (Unless Otherwise Specified)                                    7.97     W
Output                       RDS(ON)   LNK6xx3     TJ = +25 C                    6.9                 5.30     mA
                                      ID = 100 mA  TJ = +100 C                   10.5                8.09      V
ON-State Resistance           IDSS                 TJ = +25 C                    4.6                 4.03      V
                             BVDSS     LNK6xx4     TJ = +100 C                   7.0                 6.21     ns
OFF-State Drain                       ID = 150 mA  TJ = +25 C                    3.5                 2.65
Leakage Current                                    TJ = +100 C                   5.4                 4.14
Breakdown Voltage                      LNK6xx5     TJ = +25 C                    2.3                 2.07
DRAIN Supply Voltage                  ID = 200 mA  TJ = +100 C                   3.6                 3.11
                                                   TJ = +25 C                    1.8                  470
                                       LNK6xx6     TJ = +100 C                   2.7
                                      ID = 300 mA                                                       10

                                      ID = 400 mA

                                       VPD =       VDS = 560 V, TJ = 125 C
                                      Floating     VDS = 325 V, TJ = 100 C

                                      LNK677x, VPD = Floating,               725
                                              TJ = +25 C

                                      LNK666x/LNK676x, VPD = Floating,       650
                                                     TJ = +25 C


Rise Time                    tR       Measured in a typical flyback               100

Fall Time                    TF       Converter application                       50


A. Parameter not tested over specified temperature range. Guaranteed by design and characterization.
B. Average device switching frequency below 1 kHz.


Rev. C 03/14

                  Figure 15. Duty Cycle Measurement.                                                                                     17

                                                                                                  Rev. C 03/14
          LinkSwitch-HP                                                   PI-2213-012301                                  1.05                                          PI-6787-053112
Typical Performance Characteristics                                                             Standard Current Limit
                                                                                                   (Normalized to 25 C)

Breakdown Voltage          1.0                                                                                            95
   (Normalized to 25 C)                                                                                                 90


      0.9                                                                                                                        80
          -50 -25 0 25 50 75 100 125 150                                                                                            -40 -20 0 20 40 60 80 100 120
                Junction Temperature ( C)                                                                                                        Temperature (C)

Figure 16. Breakdown vs. Temperature.                                                                                 Figure 17. Standard Current Limit vs. Temperature.

                    1200                                                                                                      1000                                      PI-6851-071912
                    1000                                              PI-6850-071912
Drain Current (mA)                 Scaling Factors:                                                                             Scaling Factors:
                     800                                                                       Drain Capacitance (pF)
                     600           LNK6xx3 1                                                                                    LNK6xx3 1
                                   LNK6xx4 1.5
                                   LNK6xx5 2                                                                              100   LNK6xx4 1.5
                                   LNK6xx6 3
                                   LNK6xx7 4                                                                                    LNK6xx5 2

                                                                                                                                LNK6xx6 3

                                                                                                                                LNK6xx7 4

                    400                                                                                                   10

                    200                                 TCASE=25 C
                                                        TCASE=100 C

                           0                                                                                                       1
                                                                                                                                     0 100 200 300 400 500 600
                                0  2             4   6   8            10                                                                        Drain Voltage (V)

                                      DRAIN Voltage (V)                                                                    Figure 19. COSS vs. Drain Voltage.

Figure 18. Output Characteristic.                                                                                             1.2

                    160                                                   PI-6852-071912                                      1.0                                       PI-6853-071812

                                   Scaling Factors:                                           Output Frequency                0.8
                                                                                                 (Normalized to 25 C)
                           120     LNK6xx3 1                                                                                  0.6
                                   LNK6xx4 1.5
Power (mW)                         LNK6xx5 2
                                   LNK6xx6 3
                                      LNK6xx7 4                                                                                     -50 -25 0 25 50 75 100 125 150
                                                                                                                                            Junction Temperature (C)
                                                                                                                      Figure 21. Frequency vs. Temperature.

                         0 100 200 300 400 500 600
                                   Drain Voltage (V)

                Figure 20. Drain Capacitance Power.


Rev. C 03/14

Typical Performance CharacteristicsOvervoltage Threshold              PI-4761-061407                                         1.2                                                                     PI-6854-071812
   (Normalized to 25 C)                                                                                                     1.0
                    1.2                                                                      Undervoltage Threshold
                    1.0                                                                         (Normalized to 25 C)        0.8
                    0.8                                                                                                      0.6
                    0.6Undervoltage Turn-On Threshold                 PI-6855-071812                                         0.4Undervoltage Turn-Off Threshold                      PI-6856-071812
                    0.4(Normalized to 25 C)                                                                            (Normalized to 25 C)
                    0.2                                                                                                      0.2
                     0                                                                                                        0

                         -50 -25 0 25 50 75 100 125 150                                                                           -50 -25 0 25 50 75 100 125 150
                              Junction Temperature (C)                                                                                   Junction Temperature (C)

             Figure 22. Overvoltage Threshold vs. Temperature.                                                       Figure 23. Undervoltage Threshold vs. Temperature.

                    1.2                                                                                                     1.2
                    1.0                                                                                                     1.0
                    0.6                                                                                                     0.8
                    0.4                                                                                                     0.6
                    0.2                                                                                                     0.4
                         -50 -25 0 25 50 75 100 125 150                                                                       0
                              Junction Temperature (C)
                                                                                                                                 -50 -25 0 25 50 75 100 125 150
             Figure 24. Overvoltage Threshold vs. Temperature.                                                                            Junction Temperature (C)

                   1.2                                                                                               Figure 25. Undervoltage Threshold vs. Temperature.
DRAIN Current                                                         PI-6010-060410  DRAIN Current                                                   1.2                            PI-6731-040212
                   0.8(Normalized to Absolute Maximum Rating)                            (Normalized to Absolute Maximum Rating)                        1
                   0.4                                                                                                                                0.8
                   0.2                                                                                                                                0.6
                      0                                                                                                                               0.2
                           0 100 200 300 400 500 600 700 800
                                    DRAIN Voltage (V)                                                                                                 0
                                                                                                                                                          0 100 200 300 400 500 600 700
          Figure 26. Maximum Allowable Drain Current vs. Drain Voltage
                         (LNK6773-6777).                                                                                                                              DRAIN Voltage (V)                                                                      Figure 27. Maximum Allowable Drain Current vs. Drain Voltage

                                                                                                                                                      (LNK6763-6767/ LNK6663-6667).


                                                                                                                                                                                     Rev. C 03/14

                                                    eSIP-7C (E Package)

    A                  2                                           C                                                   0.264 (6.70)
B                                                                                                                           Ref.
              0.403 (10.24)                                         0.081 (2.06)
              0.397 (10.08)                                         0.077 (1.96)

   2                                       Detail A

0.325 (8.25)                                                       0.290 (7.37)                                                      0.198 (5.04) Ref.
0.320 (8.13)                                                            Ref.

                                                                                 0.519 (13.18)

Pin #1                                 0.140 (3.56)                          0.016 (0.41)                0.207 (5.26)
  I.D.                                 0.120 (3.05)                                Ref.                  0.187 (4.75)
                                                                                  0.047 (1.19)
                             0.070 (1.78) Ref.                                                                                       34
                                                                           0.118 (3.00)
0.050 (1.27)                              3 0.016 (0.41) 6                                              0.100 (2.54)                0.033  (0.84)  6
               FRONT VIEW                      0.011 (0.28)        SIDE VIEW                                                         0.028  (0.71)

                                             0.020 M 0.51 M C                                                                        0.010 M 0.25 M C A B

                                                                                                                       BACK VIEW

                10 Ref.                                                                                 0.100 (2.54)
              All Around

                             0.021 (0.53) 0.060 (1.52)             0.020 (0.50)                                                      0.050 (1.27)
                                                                                  PIN 1                                              0.050 (1.27)
                             0.019 (0.48)           Ref.                                        0.059 (1.50)
                                                                                                                                      0.155 (3.93)
                             0.048 (1.22)
              0.378 (9.60)   0.046 (1.17)
                                 0.019 (0.48) Ref.

                             END VIEW                                                      0.023 (0.58)                                                    PIN 7
                                                                                   0.027 (0.70)
Notes:                                                                                                                                               0.059 (1.50)
1. Dimensioning and tolerancing per ASME Y14.5M-1994.              DETAIL A
                                                                                                           0.100 (2.54) 0.100 (2.54)
2. Dimensions noted are determined at the outermost                                                      MOUNTING HOLE PATTERN
    extremes of the plastic body exclusive of mold flash,
    tie bar burrs, gate burrs, and interlead flash, but including                                                   (not to scale)
    any mismatch between the top and bottom of the plastic
    body. Maximum mold protrusion is 0.007 [0.18] per side.

3. Dimensions noted are inclusive of plating thickness.

4. Does not include inter-lead flash or protrusions.

5. Controlling dimensions in inches (mm).



Rev. C 03/14

                                                             eSOP-12B (K Package)

                                                                                        0.356 [9.04]                0.055 [1.40] Ref.           0.010 [0.25]
                                                                                             Ref.                          0.010 [0.25]              Ref.

                                        2          0.004 [0.10] C A 2X                  0.325 [8.26]
                     0.400 [10.16]                                                          Max. 7
   Pin #1 I.D.                                                                                                  12                                               H
(Laser Marked)
                                                                   2X                7
      0.460 [11.68]
                                                                   0.004 [0.10] C B                                                                           Gauge Plane

                                                   0.059 [1.50]                                                                                 Seating Plane

                                                   Ref, Typ             2                                                         0- 8        0.034 [0.85]     C

                                                                   0.350 [8.89]                                     0.225 [5.72]                0.026 [0.65]
                                                                                                                        Max. 7
                                                   0.059 [1.50]

                                                         Ref, Typ

                                                                                                                                          DETAIL A (Scale = 9X)

0.008 [0.20] C 1 2 3 4                     6                       B                 6                1                                                           0.049 [1.23]
                                                                                                                                                                  0.046 [1.16]
2X, 5/6 Lead Tips                    0.023 [0.58]     3  4         0.120 [3.05] Ref                                  0.028 [0.71]
                                     0.018 [0.46]  11                                                                    Ref.                                0.019 [0.48]
                                     0.010 (0.25) M C A B                            0.070 [1.78]                                 0.020 [0.51]
                                                                                                                                       Ref.     0.022 [0.56]
                     TOP VIEW                                                           BOTTOM VIEW                                                  Ref.
     0.098 [2.49]                                  0.032 [0.80]                    0.092 [2.34]                     0.016 [0.41]
     0.086 [2.18]                                  0.029 [0.72]                    0.086 [2.18]                     0.011 [0.28]

0.006 [0.15]                                                     Seating                                                 11
0.000 [0.00]                                                     Plane
Seating plane to                     0.004 [0.10] C                                     0.306 [7.77]
package bottom                                              C                                Ref.
                                                                         Detail A        END VIEW

                     SIDE VIEW

                       0.067 [1.70]        0.217 [5.51]            Land Pattern                       Notes:
                                                                   Dimensions                         1. Dimensioning and tolerancing per ASME Y14.5M-1994.
0.028 [0.71]                                                         12                               2. Dimensions noted are determined at the outermost
                                                                                                          extremes of the plastic body exclusive of mold flash,
                              2                                      11                                   tie bar burrs, gate burrs, and interlead flash, but
                                                                                                          including any mismatch between the top and bottom of
                              3                                      10                                   the plastic body. Maximum mold protrusion is 0.007
                                                                         0.321 [8.15]                     [0.18] per side.
                                                                      9                               3. Dimensions noted are inclusive of plating thickness.
                                          0.429 [10.90]               8                               4. Does not include interlead flash or protrusions.

                                                                      7                               5. Controlling dimensions in inches [mm].

                                                                                                      6. Datums A and B to be determined at Datum H.

                                                                                                      7. Exposed pad is nominally located at the centerline of
                                                                                                          Datums A and B. "Max" dimensions noted include both
                                                                                                          size and positional tolerances.

                                                                                                                                                                                    PI-5748a-100311                                                                                                                                                    21

                                                                                                                                                                 Rev. C 03/14

                                                                   eDIP-12B (V Package)

                                                                                                         0.004 [0.10] C A

   Pin #1 I.D.                      0.325 [8.26]                     Seating Plane C            0.016 [0.41]  11                              2
(Laser Marked)                           Max.                      0.010 [0.25] Ref.            0.011 [0.28]                  0.400 [10.16]

            2X                        10             0.120 [3.05]                                                                                     A
0.004 [0.10] C B               1 234                Ref.
                                                  6                                                                        6                      1    0.059 [1.50]
                                                                                                                                                         Ref, typ.

                             2                                     0.412 [10.46]                              7
              0.350 [8.89]
                                                     0.225 [5.72]  Ref.                         0.400 [10.16]      8
                                                         Max. 10             0.306 [7.77]
                                                                                  Ref.                   0.436 [11.08]                                0.059 [1.50]
                                                                                                         0.406 [10.32]                                  Ref, typ.

              B                 12 11 10 9 8 7                                                                             7                      12     3  4
                                                                     Detail A                   5 4                       0.023 [0.58]
                                TOP VIEW                           0.104 [2.65] Ref.                                          0.018 [0.46]

                                                                                                                              0.010 [0.25] M C A B

                                                                                  END VIEW                                    BOTTOM VIEW

  0.019 [0.48]                  0.356 [9.04]                             0.092 [2.34]
       Ref.                          Ref.                                0.086 [2.18]
                                                                   0.022 [0.56]
          H                                          0.049 [1.23]       Ref.
                                                     0.046 [1.16]
0.031 [0.80]
0.028 [0.72]                                         0.192 [4.87]
      0.07 [1.78]
                                       0.070 [1.78]                0.020 [0.51]
                                SIDE VIEW                               Ref.
                                 0.03 [0.76]
                                                                                                0.028 [0.71]

                                                                                  DETAIL A (Scale = 9X)       Notes:
                                                                                                              1. Dimensioning and tolerancing per
                                                     Hole Pattern                                                  ASME Y14.5M-1994.
                                                     Dimensions                                               2. Dimensions noted are determined at the outer-

                                                     0.400 [10.16]                                                 most extremes of the plastic body exclusive of
                                                                                                                   mold flash, tie bar burrs, gate burrs, and interlead
                                                                      Drill Hole 0.03 [0.76]                       flash, but including any mismatch between the
                                                                      Round Pad 0.05 [1.27]                        top and bottom of the plastic body. Maximum
                                                                      Solder Mask 0.056 [1.42]                     mold protrusion is 0.007 [0.18] per side.
                                                                                                              3. Dimensions noted are inclusive of plating
                                                                                                              4. Does not include inter-lead flash or protrusions.
                                                                                                              5. Controlling dimensions in inches [mm].
                                                                                                              6. Datums A and B to be determined at Datum H.
                                                                                                              7. Measured with the leads constrained to be
                                                                                                                   perpendicular to Datum C.
                                                                                                              8. Measured with the leads unconstrained.
                                                                                                              9. Lead numbering per JEDEC SPP-012.

                                                                                                              10. Exposed pad is nominally located at the center-
                                                                                                                   line of Datums A and B. "Max" dimensions
                                                                                                                   noted include both size and positional tolerances.



Rev. C 03/14

Part Ordering Information          LinkSwitch Product Family

                    LNK 6xx7 E TL   HP Series Number
                                    Package Identifier

                                   E  eSIP-7C

                                   K  eSOP-12B

                                   V  eDIP-12B

                                    Tape & Reel and Other Options

                                   Blank Standard Configurations

                                   TL Tape & Reel


                                                                                   Rev. C 03/14
Revision  Notes                                                                                                        Date
      A                                                                                                                08/12
      A   Initial Release.                                                                                           08/23/12
      A   Updated Table 2.                                                                                           10/24/12
      B   Updated page 5.                                                                                            12/04/12
      B   Formatting changes. KPS Min value updated.                                                                 02/26/13
      C   Fixed Table references.                                                                                      03/14
          Released K package parts. Updated VFB(th) Typ value on page 14.

For the latest updates, visit our website:
Power Integrations reserves the right to make changes to its products at any time to improve reliability or manufacturability. Power
Integrations does not assume any liability arising from the use of any device or circuit described herein. POWER INTEGRATIONS MAKES

Patent Information
The products and applications illustrated herein (including transformer construction and circuits external to the products) may be covered
by one or more U.S. and foreign patents, or potentially by pending U.S. and foreign patent applications assigned to Power Integrations. A
complete list of Power Integrations patents may be found at Power Integrations grants its customers a license under
certain patent rights as set forth at

Life Support Policy

1. A Life support device or system is one which, (i) is intended for surgical implant into the body, or (ii) supports or sustains life, and (iii)
    whose failure to perform, when properly used in accordance with instructions for use, can be reasonably expected to result in significant
    injury or death to the user.

2. A critical component is any component of a life support device or system whose failure to perform can be reasonably expected to cause
    the failure of the life support device or system, or to affect its safety or effectiveness.

The PI logo, TOPSwitch, TinySwitch, LinkSwitch, LYTSwitch, DPA-Switch, PeakSwitch, CAPZero, SENZero, LinkZero, HiperPFS, HiperTFS,
HiperLCS, Qspeed, EcoSmart, Clampless, E-Shield, Filterfuse, StakFET, PI Expert and PI FACTS are trademarks of Power Integrations, Inc.
Other trademarks are property of their respective companies. 2014, Power Integrations, Inc.

Power Integrations Worldwide Sales Support Locations

World Headquarters               Germany                          Japan                     Taiwan
5245 Hellyer Avenue              Lindwurmstrasse 114
San Jose, CA 95138, USA.         80337 Munich                     Kosei Dai-3 Bldg.         5F, No. 318, Nei Hu Rd., Sec. 1
Main: +1-408-414-9200            Germany
Customer Service:                Phone: +49-895-527-39110         2-12-11, Shin-Yokohama,   Nei Hu Dist.
Phone: +1-408-414-9665           Fax: +49-895-527-39200
Fax: +1-408-414-9765             e-mail:   Kohoku-ku                 Taipei 11493, Taiwan R.O.C.
                                 India                            Yokohama-shi Kanagwan     Phone: +886-2-2659-4570
China (Shanghai)                 #1, 14th Main Road
Rm 2410, Charity Plaza, No. 88   Vasanthanagar                    222-0033 Japan            Fax: +886-2-2659-4550
North Caoxi Road                 Bangalore-560052 India
Shanghai, PRC 200030             Phone: +91-80-4113-8020          Phone: +81-45-471-1021    e-mail:
Phone: +86-21-6354-6323          Fax: +91-80-4113-8023
Fax: +86-21-6354-6325            e-mail:  Fax: +81-45-471-3717
                                 Italy                            e-mail: Europe HQ
China (ShenZhen)                 Via Milanese 20, 3rd. Fl.
3rd Floor, Block A,              20099 Sesto San Giovanni (MI)                              1st Floor, St. James's House
Zhongtou International Business  Italy
Center, No. 1061, Xiang Mei Rd,  Phone: +39-024-550-8701          Korea                     East Street, Farnham
FuTian District, ShenZhen,       Fax: +39-028-928-6009
China, 518040                    e-mail:   RM 602, 6FL               Surrey GU9 7TJ
Phone: +86-755-8379-3243
Fax: +86-755-8379-5828                                            Korea City Air Terminal B/D, 159-6 United Kingdom
                                                                  Samsung-Dong, Kangnam-Gu, Phone: +44 (0) 1252-730-141

                                                                  Seoul, 135-728, Korea     Fax: +44 (0) 1252-727-689

                                                                  Phone: +82-2-2016-6610    e-mail:

                                                                  Fax: +82-2-2016-6630

                                                                  e-mail: Applications Hotline

                                                                                            World Wide +1-408-414-9660


                                                                  51 Newton Road            Applications Fax

                                                                  #19-01/05 Goldhill Plaza  World Wide +1-408-414-9760

                                                                  Singapore, 308900

                                                                  Phone: +65-6358-2160

                                                                  Fax: +65-6358-2015

Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory, Delivery & Lifecycle Information:

Power Integrations:

  LNK6663E LNK6663V LNK6664E LNK6664V LNK6665E LNK6665V LNK6666E LNK6666V LNK6667E
LNK6667V LNK6763E LNK6763V LNK6764E LNK6764V LNK6765E LNK6765V LNK6766E LNK6766V
LNK6767E LNK6767V LNK6773E LNK6773V LNK6774E LNK6774V LNK6775E LNK6775V LNK6776E
LNK6776V LNK6777E LNK6777V
This datasheet has been downloaded from:

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company



数量 单价(人民币) mouser购买
1 ¥8.96 购买
10 ¥7.19 购买

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017, Inc. All rights reserved