电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

LNK364PN

器件型号:LNK364PN
器件类别:半导体    模拟混合信号IC   
厂商名称:Power Integrations
厂商官网:https://www.power.com/
下载文档

器件描述

0.4 A SWITCHING REGULATOR, 140 kHz SWITCHING FREQ-MAX, PDIP7

0.4 A 开关稳压器, 140 kHz 开关 最大频率, PDIP7

参数
LNK364PN功能数量 1
LNK364PN端子数量 7
LNK364PN最大工作温度 125 Cel
LNK364PN最小工作温度 -40 Cel
LNK364PN加工封装描述 铅 FREE, 塑料, MS-001AB, DIP-8/7
LNK364PN状态 ACTIVE
LNK364PN包装形状 矩形的
LNK364PN包装尺寸 IN-线
LNK364PN端子形式 THROUGH-孔
LNK364PN端子间距 2.54 mm
LNK364PN端子涂层 MATTE 锡
LNK364PN端子位置
LNK364PN包装材料 塑料/环氧树脂
LNK364PN温度等级 AUTOMOTIVE
LNK364PN控制技术 脉冲 宽度 MODULATION
LNK364PN最大输出电流 0.4000 A
LNK364PN模拟IC其它类型 开关稳压器
LNK364PN交换机配置 单一的
LNK364PN最大开关频率 140 kHz

LNK364PN器件文档内容

LNK362-364

LinkSwitch-XT Family

Energy Efficient, Low Power
Off-Line Switcher IC

Product Highlights                                             +                                                       DC  +
                                                                                                                           +
Optimized for Lowest System Cost                                                                                  Output
Proprietary IC trimming and transformer construction
                                                               Wide Range       LinkSwitch-XT
    techniques enable ClamplessTM designs with LNK362          HV DC Input
    for lower system cost, component count and higher                       D           LNK362
    efficiency
Fully integrated auto-restart for short circuit and                             FB
    open loop protection
Self-biased supply saves transformer auxiliary winding                        BP
    and associated bias supply components
Frequency jittering greatly reduces EMI                                   S
Meets HV creepage requirements between DRAIN and
    all other pins both on the PCB and at the package          a) Clampless flyback converter with LNK362  PI-4086-081005
Lowest component count switcher solution                       +
                                                                                                                    DC
Features Superior to Linear/RCC                                                                                  Output
Accurate hysteretic thermal shutdown protection
                                                               Wide Range       LinkSwitch-XT
    automatic recovery improves field reliability              HV DC Input  D LNK363-364
Universal input range allows worldwide operation
Simple ON/OFF control, no loop compensation needed                               FB
Eliminates bias winding simpler, lower cost                                    BP

    transformer                                                             S
Very low component count higher reliability and single
                                                               b) Flyback converter with LNK363/4          PI-4061-081005
    side printed circuit board
Auto-restart reduces delivered power by 95% during           Figure 1. Typical Application with LinkSwitch-XT.

    short circuit and open loop fault conditions                  OUTPUT POWER TABLE(4)
High bandwidth provides fast turn-on with no overshoot
                                                                            230 VAC 15%                   85-265 VAC
    and excellent transient load response
                                                               PRODUCT(3)   Adapter(1)   Open              Adapter(1)   Open
EcoSmart Extremely Energy-Efficient                                                   Frame(2)                       Frame(2)
Easily meets all global energy efficiency regulations with
                                                               LNK362P/G/D 2.8 W 2.8 W 2.6 W 2.6 W
    no added components
No-load consumption <300 mW without bias winding at          LNK363P/G/D 5 W          7.5 W 3.7 W 4.7 W

    265 VAC input (<50 mW with bias winding)                   LNK364P/G/D 5.5 W                   9W      4W              6W
ON/OFF control provides constant efficiency to very
                                                               Table 1. Output Power Table.
    light loads ideal for mandatory CEC regulations
                                                               Notes:
Applications                                                   1. Minimum continuous power in a typical non-ventilated enclosed
Chargers/adapters for cell/cordless phones, PDAs, digital
                                                                    adapter measured at 50 C ambient.
    cameras, MP3/portable audio players, and shavers           2. Minimum practical continuous power in an open frame design
Supplies for appliances, industrial systems, and metering
                                                                    with adequate heat sinking, measured at 50 C ambient.
Description                                                    3. Packages: P: DIP-8B, G: SMD-8B, D: SO-8C. Please see Part

LinkSwitch-XT incorporates a 700 V power MOSFET, oscillator,        Ordering Information.
simple ON/OFF control scheme, a high-voltage switched current  4. See Key Application Considerations section for complete description
source, frequency jittering, cycle-by-cycle current limit and
thermal shutdown circuitry onto a monolithic IC. The startup        of assumptions.

                                                               and operating power are derived directly from the DRAIN
                                                               pin, eliminating the need for a bias winding and associated
                                                               circuitry.

                                                                                                                  November 2008
              LNK362-364

BYPASS                                                                                                               DRAIN
   (BP)                                                                                                                (D)

                                                                                         REGULATOR
                                                                                               5.8 V

                                                        FAULT      5.8 V         BYPASS PIN
                                                     PRESENT       4.8 V         UNDER-VOLTAGE
                                                                          +
                                        AUTO-
                                      RESTART                             -
                                     COUNTER
                                                                                                 CURRENT LIMIT
                                           CLOCK                                                 COMPARATOR
                                             RESET

                          6.3 V

                                                                                                      -     VILIMIT
                                                                                                      +

                                       JITTER                              THERMAL
                                            CLOCK                         SHUTDOWN
                                             DCMAX
                                                                                 SQ
                                     OSCILLATOR                                  RQ

FEEDBACK      VFB -VTH
     (FB)

                                                                                                  LEADING
                                                                                                    EDGE

                                                                                                 BLANKING

                                                                                                                      SOURCE
                                                                                                                          (S)

                                                                                                                     PI-4232-110205

Figure 2. Functional Block Diagram.

Pin Functional Description                                                 P Package (DIP-8B)         D Package (SO-8C)
                                                                          G Package (SMD-8B)
DRAIN (D) Pin:
Power MOSFET drain connection. Provides internal operating                S1             8S           BP 1           8S
current for both startup and steady-state operation.                      S2             7S           FB 2           7S
                                                                                                                     6S
BYPASS (BP) Pin:                                                          BP 3           5D            D4            5S
Connection point for a 0.1 F external bypass capacitor for the            FB 4
internally generated 5.8 V supply. If an external bias winding is
used, the current into the BP pin must not exceed 1 mA.                              3a                         3b

FEEDBACK (FB) Pin:                                                                                                   PI-3491-120706
During normal operation, switching of the power MOSFET is
controlled by this pin. MOSFET switching is disabled when a        Figure 3. Pin Configuration.
current greater than 49 A is delivered into this pin.

SOURCE (S) Pin:
This pin is the power MOSFET source connection. It is also the
ground reference for the BYPASS and FEEDBACK pins.

222-2

Rev. E 11/08
                                                                                                      LNK362-364

LinkSwitch-XT                                                         pin through an external resistor. This facilitates powering of
Functional Description                                                the device externally through a bias winding to decrease the
                                                                      no-load consumption to less than 50 mW.
LinkSwitch-XT combines a high-voltage power MOSFET
switch with a power supply controller in one device. Unlike           BYPASS Pin Undervoltage
conventional PWM (pulse width modulator) controllers, a               The BYPASS pin undervoltage circuitry disables the power
simple ON/OFF control regulates the output voltage. The               MOSFET when the BYPASS pin voltage drops below 4.8 V.
controller consists of an oscillator, feedback (sense and logic)      Once the BYPASS pin voltage drops below 4.8 V, it must rise
circuit, 5.8 V regulator, BYPASS pin undervoltage circuit,            back to 5.8 V to enable (turn-on) the power MOSFET.
over-temperature protection, frequency jittering, current limit
circuit, and leading edge blanking integrated with a 700 V            Over-Temperature Protection
power MOSFET. The LinkSwitch-XT incorporates additional               The thermal shutdown circuitry senses the die temperature.
circuitry for auto-restart.                                           The threshold is set at 142 C typical with a 75 C hysteresis.
                                                                      When the die temperature rises above this threshold (142 C) the
Oscillator                                                            power MOSFET is disabled and remains disabled until the die
The typical oscillator frequency is internally set to an average      temperature falls by 75 C, at which point it is re-enabled.
of 132 kHz. Two signals are generated from the oscillator: the
maximum duty cycle signal (DCMAX) and the clock signal that           Current Limit
indicates the beginning of each cycle.                                The current limit circuit senses the current in the power MOSFET.
                                                                      When this current exceeds the internal threshold (ILIMIT), the
The oscillator incorporates circuitry that introduces a small         power MOSFET is turned off for the remainder of that cycle.
amount of frequency jitter, typically 9 kHz peak-to-peak,             The leading edge blanking circuit inhibits the current limit
to minimize EMI emission. The modulation rate of the                  comparator for a short time (tLEB) after the power MOSFET
frequency jitter is set to 1.5 kHz to optimize EMI reduction          is turned on. This leading edge blanking time has been set so
for both average and quasi-peak emissions. The frequency              that current spikes caused by capacitance and rectifier reverse
jitter should be measured with the oscilloscope triggered at          recovery time will not cause premature termination of the
the falling edge of the DRAIN waveform. The waveform in               switching pulse.
Figure 4 illustrates the frequency jitter.
                                                                      Auto-Restart
Feedback Input Circuit                                                In the event of a fault condition such as output overload, output
The feedback input circuit at the FB pin consists of a low            short circuit, or an open loop condition, LinkSwitch-XT enters
impedance source follower output set at 1.65 V for LNK362             into auto-restart operation. An internal counter clocked by the
and 1.63 V for LNK363/364. When the current delivered into            oscillator gets reset every time the FB pin is pulled high. If the
this pin exceeds 49 A, a low logic level (disable) is generated       FB pin is not pulled high for approximately 40 ms, the power
at the output of the feedback circuit. This output is sampled         MOSFET switching is disabled for 800 ms. The auto-restart
at the beginning of each cycle on the rising edge of the clock        alternately enables and disables the switching of the power
signal. If high, the power MOSFET is turned on for that cycle         MOSFET until the fault condition is removed.
(enabled), otherwise the power MOSFET remains off (disabled).
Since the sampling is done only at the beginning of each cycle,       600                                                PI-4047-110205
subsequent changes in the FB pin voltage or current during the
remainder of the cycle are ignored.                                   500                          V

5.8 V Regulator and 6.3 V Shunt Voltage Clamp                                                       DRAIN
The 5.8 V regulator charges the bypass capacitor connected to the
BYPASS pin to 5.8 V by drawing a current from the voltage on          400
the DRAIN, whenever the MOSFET is off. The BYPASS pin is
the internal supply voltage node. When the MOSFET is on, the          300
LinkSwitch-XT runs off of the energy stored in the bypass capacitor.  200
Extremely low power consumption of the internal circuitry allows
the device to operate continuously from the current drawn from        100
the DRAIN pin. A bypass capacitor value of 0.1 F is sufficient
for both high frequency decoupling and energy storage.                 0
                                                                                                              136.5 kHz
In addition, there is a 6.3 V shunt regulator clamping the                                                    127.5 kHz
BYPASS pin at 6.3 V when current is provided to the BYPASS
                                                                           0                          5                        10

                                                                                                   Time (s)               23-3

                                                                      Figure 4. Frequency Jitter.                        Rev. E 11/08
LNK362-364

                                                                                  CY1
                                                                                100 pF
                                                                               250 VAC

                             L1                                                       T1                 C4           6.2 V,
                            1 mH                                                                      330 F          322 mA
                                                                       4       EE16 9
                                                                                                        16 V            J3
                                                                       5
                                                                                                D5                      J4
                                                                                             1N4934

                                                                       3                  8

        RF1                                                                    NC NC            VR1
       8.2                                                                                    BZX79-
J1 2.5 W     D1  D2           R1                                                               B5V1
                            3.9 k                                                            5.1 V, 2%
85-265       1N4005 1N4005  1/8 W
VRMS
                   C1                C2                                                                         R2
J2               3.3 F             3.3 F                                                                      390
                 400 V             400 V                                                                      1/8 W

                                                                    D                           U2              R3
                                                                                             PC817A            1k
                                                                                                              1/8 W

                                   LinkSwitch-XT                          FB

                                       U1                                  BP
                                   LNK362P                          S

             D3  D4                                                              C3
                                                                               100 nF
             1N4005 1N4005   L2
                            1 mH                                                50 V

                                                                                                              PI-4162-110205

Figure 5. 2 W Universal Input CV Adapter Using LNK362.

Applications Example                                                   The rectified and filtered input voltage is applied to the primary
                                                                       winding of T1. The other side of the primary is driven by the
A 2 W CV Adapter                                                       integrated MOSFET in U1. No primary clamp is required as the
The schematic shown in Figure 5 is a typical implementation of         low value and tight tolerance of the LNK362 internal current
a universal input, 6.2 V 7%, 322 mA adapter using LNK362.             limit allows the transformer primary winding capacitance to
This circuit makes use of the Clampless technique to eliminate the     provide adequate clamping of the leakage inductance drain
primary clamp components and reduce the cost and complexity            voltage spike.
of the circuit.
                                                                       The secondary of the flyback transformer T1 is rectified by D5,
The EcoSmart features built into the LinkSwitch-XT family              a low cost, fast recovery diode, and filtered by C4, a low ESR
allow this design to easily meet all current and proposed              capacitor. The combined voltage drop across VR1, R2 and the
energy efficiency standards, including the mandatory California        LED of U2 determines the output voltage. When the output
Energy Commission (CEC) requirement for average operating              voltage exceeds this level, current will flow through the LED
efficiency.                                                            of U2. As the LED current increases, the current fed into the
                                                                       FEEDBACK pin of U1 increases until the turnoff threshold
The AC input is rectified by D1 to D4 and filtered by the bulk         current (~49 A) is reached, disabling further switching cycles
storage capacitors C1 and C2. Resistor RF1 is a flameproof,            of U1. At full load, almost all switching cycles will be enabled,
fusible, wire wound type and functions as a fuse, inrush current       and at very light loads, almost all the switching cycles will be
limiter and, together with the  filter formed by C1, C2, L1            disabled, giving a low effective frequency and providing high
and L2, differential mode noise attenuator. Resistor R1 damps          light load efficiency and low no-load consumption.
ringing caused by L1 and L2.
                                                                       Resistor R3 provides 1 mA through VR1 to bias the Zener
This simple input stage, together with the frequency jittering of      closer to its test current. Resistor R2 allows the output voltage
LinkSwitch-XT, a low value Y1 capacitor and PI's E-ShieldTM            to be adjusted to compensate for designs where the value of the
windings within T1, allow the design to meet both conducted            Zener may not be ideal, as they are only available in discrete
and radiated EMI limits with >10 dBV margin. The low value             voltage ratings. For higher output accuracy, the Zener may be
of CY1 is important to meet the requirement for a very low             replaced with a reference IC such as the TL431.
touch current (the line frequency current that flows through
CY1) often specified for adapters, in this case <10 A.

244-4

Rev. E 11/08
The LinkSwitch-XT is completely self-powered from the DRAIN                                       LNK362-364
pin, requiring only a small ceramic capacitor C3 connected to
the BYPASS pin. No auxiliary winding on the transformer is        2. For designs where PO  2 W, a two-layer primary should be
required.                                                             used to ensure adequate primary intra-winding capacitance
                                                                      in the range of 25 pF to 50 pF.
Key Application Considerations
                                                                  3. For designs where 2 < PO  2.5 W, a bias winding should be
LinkSwitch-XT Design Considerations                                   added to the transformer using a standard recovery rectifier
                                                                      diode to act as a clamp. This bias winding may also be used
Output Power Table                                                    to externally power the device by connecting a resistor from
The data sheet maximum output power table (Table 1) represents        the bias-winding capacitor to the BYPASS pin. This inhibits
the maximum practical continuous output power level that can          the internal high-voltage current source, reducing device
be obtained under the following assumed conditions:                   dissipation and no-load consumption.

1. The minimum DC input voltage is 90 V or higher for 85 VAC      4. For designs where PO > 2.5 W Clampless designs are not
    input, or 240 V or higher for 230 VAC input or 115 VAC            practical and an external RCD or Zener clamp should be
    with a voltage doubler. The value of the input capacitance        used.
    should be large enough to meet these criteria for AC input
    designs.                                                      5. Ensure that worst-case high line, peak drain voltage is below
                                                                      the BVDSS specification of the internal MOSFET and ideally
2. Secondary output of 6 V with a fast PN rectifier diode.             650 V to allow margin for design variation.
3. Assumed efficiency of 70%.
4. Voltage only output (no secondary-side constant current        For 110 VAC only input designs it may be possible to extend
                                                                  the power range of Clampless designs to include the LNK363.
    circuit).                                                     However, the increased leakage ringing may degrade EMI
5. Discontinuous mode operation (KP >1).                          performance.
6. A primary clamp (RCD or Zener) is used.
7. The part is board mounted with SOURCE pins soldered            **VOR is the secondary output plus output diode forward voltage
                                                                  drop that is reflected to the primary via the turns ratio of the
    to a sufficient area of copper to keep the SOURCE pin         transformer during the diode conduction time. The VOR adds
    temperature at or below 100 C.                               to the DC bus voltage and the leakage spike to determine the
8. Ambient temperature of 50 C for open frame designs            peak drain voltage.
    and an internal enclosure temperature of 60 C for adapter
    designs.                                                      Audible Noise
                                                                  The cycle skipping mode of operation used in LinkSwitch-XT
Below a value of 1, KP is the ratio of ripple to peak primary     can generate audio frequency components in the transformer.
current. Above a value of 1, KP is the ratio of primary MOSFET    To limit this audible noise generation, the transformer should
OFF time to the secondary diode conduction time. Due to           be designed such that the peak core flux density is below
the flux density requirements described below, typically a        1500 Gauss (150 mT). Following this guideline and using the
LinkSwitch-XT design will be discontinuous, which also has        standard transformer production technique of dip varnishing
the benefits of allowing lower cost fast (instead of ultra-fast)  practically eliminates audible noise. Vacuum impregnation
output diodes and reducing EMI.                                   of the transformer should not be used due to the high primary
                                                                  capacitance and increased losses that result. Higher flux densities
Clampless Designs                                                 are possible, however careful evaluation of the audible noise
Clampless designs rely solely on the drain node capacitance       performance should be made using production transformer
to limit the leakage inductance induced peak drain-to-source      samples before approving the design.
voltage. Therefore, the maximum AC input line voltage, the
value of VOR, the leakage inductance energy, a function of        Ceramic capacitors that use dielectrics, such as Z5U, when
leakage inductance and peak primary current, and the primary      used in clamp circuits may also generate audio noise. If this is
winding capacitance determine the peak drain voltage. With no     the case, try replacing them with a capacitor having a different
significant dissipative element present, as is the case with an   dielectric or construction, for example a film type.
external clamp, the longer duration of the leakage inductance
ringing can increase EMI.                                         LinkSwitch-XT Layout Considerations

The following requirements are recommended for a universal        See Figure 6 for a recommended circuit board layout for
input or 230 VAC only Clampless design:                           LinkSwitch-XT (P & G package).

1. A Clampless design should only be used for PO  2.5 W,          Single Point Grounding
    using the LNK362 and a VOR**  90 V.                           Use a single point ground connection from the input filter capacitor
                                                                  to the area of copper connected to the SOURCE pins.

                                                                                                                  25-5

                                                                                                                                                                                Rev. E 11/08
              LNK362-364

              TOP VIEW                                                                                                Input Filter
                                                                                                                      Capacitor

                                 Y1-
                             Capacitor

                                                                          FB
                                            D

                          T                                        LinkSwitch-XT  S
                          r                                                         BP
                          a
                          n                 S                                     S                 -  HV DC  +
                          s                                                                            INPUT
                          f                                                          S
                          o
                          r                 S
                          m
                          e                                                       S
                          r
                                                                                               CBP

                                                                    Opto-
                                                                   coupler

DC-                                                                              Maximize hatched copper
OUT+
                                                                                  areas (      ) for optimum

                                                                                  heatsinking

                             Output Filter
                              Capacitor

                                                                                                                      PI-4155-102705

Figure 6. Recommended Printed Circuit Layout for LinkSwitch-XT using P Package in a Flyback Converter Configuration.

Bypass Capacitor CBP                                               good heat sinking of LinkSwitch-XT. The same applies to the
The BYPASS pin capacitor should be located as near as possible     cathode of the output diode.
to the BYPASS and SOURCE pins.
                                                                   Y-Capacitor
Primary Loop Area                                                  The placement of the Y-type cap should be directly from the
The area of the primary loop that connects the input filter        primary input filter capacitor positive terminal to the common/
capacitor, transformer primary and LinkSwitch-XT together          return terminal of the transformer secondary. Such a placement
should be kept as small as possible.                               will route high magnitude common-mode surge currents away
                                                                   from the LinkSwitch-XT device. Note that if an input pi (C, L, C)
Primary Clamp Circuit                                              EMI filter is used, then the inductor in the filter should be placed
A clamp is used to limit peak voltage on the DRAIN pin at          between the negative terminals of the input filter capacitors.
turn-off. This can be achieved by using an RCD clamp or a
Zener (~200 V) and diode clamp across the primary winding.         Optocoupler
In all cases, to minimize EMI, care should be taken to minimize    Place the optocoupler physically close to the LinkSwitch-XT to
the circuit path from the clamp components to the transformer      minimize the primary-side trace lengths. Keep the high current,
and LinkSwitch-XT.                                                 high-voltage drain and clamp traces away from the optocoupler
                                                                   to prevent noise pick up.
Thermal Considerations
The copper area underneath the LinkSwitch-XT acts not only         Output Diode
as a single point ground, but also as a heatsink. As this area is  For best performance, the area of the loop connecting the
connected to the quiet source node, it should be maximized for     secondary winding, the output diode and the output filter

266-6

Rev. E 11/08
                                                                                   LNK362-364

TOP VIEW

              Y1-                                                                        Input Filter
          Capacitor                                                                      Capacitor

               T         D                     LinkSwitch-XT             HV DC
               r                          S                              INPUT
               a                          S                        CBP      -   +
               n
               s        FB
               f                          S
               o                          S
               r
               m        BP
               e
               r                         Opto-
                                        coupler

                                                                   Maximize hatched copper

                                                                   areas (         ) for optimum

                                                                   heatsinking

Output Filter        +   DC  -
Capacitor              OUT

                                                                                                                      PI-4585-021607

Figure 7. Recommended Printed Circuit Layout for LinkSwitch-XT using D Package in a Flyback Converter Configuration.

capacitor should be minimized. In addition, sufficient copper          saturation and excessive leading-edge current spikes at startup.
area should be provided at the anode and cathode terminals             Repeat under steady state conditions and verify that the leading-
of the diode for heat sinking. A larger area is preferred at the       edge current spike event is below ILIMIT(MIN) at the end of the
quiet cathode terminal. A large anode area can increase high           t . LEB(MIN) Under all conditions, the maximum drain current
frequency radiated EMI.                                                should be below the specified absolute maximum ratings.
                                                                   3. Thermal Check At specified maximum output power,
Quick Design Checklist                                                 minimum input voltage and maximum ambient temperature,
                                                                       verify that the temperature specifications are not exceeded
As with any power supply design, all LinkSwitch-XT designs             for LinkSwitch-XT, transformer, output diode and output
should be verified on the bench to make sure that component            capacitors. Enough thermal margin should be allowed for
specifications are not exceeded under worst-case conditions.The        part-to-part variation of the RDS(ON) of LinkSwitch-XT as
following minimum set of tests is strongly recommended:                specified in the data sheet. Under low line, maximum power,
                                                                       a maximum LinkSwitch-XT SOURCE pin temperature of
1. Maximum drain voltage Verify that VDS does not exceed             105 C is recommended to allow for these variations.
    650 V at the highest input voltage and peak (overload) output
    power. The 50 V margin to the 700 V BVDSS specification        Design Tools
    gives margin for design variation, especially in Clampless
    designs.                                                       Up-to-date information on design tools can be found at the
                                                                   Power Integrations web site: www.powerint.com.
2. Maximum drain current At maximum ambient temperature,
    maximum input voltage and peak output (overload) power,
    verify drain current waveforms for any signs of transformer

                                                                                                                       27-7

                                                                                                                      Rev. E 11/08
              LNK362-364

                                           ABSOLUTE MAXIMUM RATINGS(1,5)

DRAIN Voltage .................................. .............-0.3 V to 700 V       Notes:
Peak DRAIN Current: LNK362................200 mA (375 mA)(2)                        1. All voltages referenced to SOURCE, TA = 25 C.
                                                                                    2. The higher peak DRAIN current is allowed while the
                           LNK363/364.........400 mA (750 mA)(2)
FEEDBACK Voltage ...........................................-0.3 V to 9 V              DRAIN voltage is simultaneously less than 400 V.
FEEDBACK Current ...................................................100 mA          3. Normally limited by internal circuitry.
BYPASS Voltage.................................................. -0.3 V to 9 V      4. 1/16 in. from case for 5 seconds.
Storage Temperature .....................................-65 C to 150 C           5. Maximum ratings specified may be applied, one at a time,
Operating Junction Temperature(3) ................-40 C to 150 C
Lead Temperature(4) ....................................................... 260 C     without causing permanent damage to the product.
                                                                                       Exposure to Absolute Maximum Rating conditions for
                                                                                       extended periods of time may affect product reliability.

                                           THERMAL IMPEDANCE

Thermal Impedance: P or G Package:                                                  Notes:

              (JA) ........................... 70 C/W(3); 60 C/W(4) 1. Measured on pin 2 (SOURCE) close to plastic interface.
              (JC)(1) ............................................... 11 C/W 2. Measured on pin 8 (SOURCE) close to plastic interface.

                D Package:                                                          3. Soldered to 0.36 sq. in. (232 mm2), 2 oz. (610 g/m2) copper clad.

              (JA) ..................... .... 100 C/W(3); 80 C/W(4) 4. Soldered to 1 sq. in. (645 mm2), 2 oz. (610 g/m2) copper clad.
              (JC)(2) ............................................... 30 C/W

                                                       Conditions

Parameter           Symbol SOURCE = 0 V; TJ = -40 to 125 C Min Typ Max Units

                                                    See Figure 8
                                         (Unless Otherwise Specified)

CONTROL FUNCTIONS

Output Frequency          fOSC             TJ = 25 C         Average                           124   132   140   kHz
                                                         Peak-Peak Jitter
                                                                                                      9

Maximum Duty              DCMAX                        S2 Open                                  60                %
Cycle

FEEDBACK Pin

Turnoff Threshold         IFB                          TJ = 25 C                               30    49    68    A

Current

FEEDBACK Pin                               TJ = 0 C to                                LNK362   1.55 1.65 1.75
                                              125 C                                LNK363-364  1.53 1.63 1.73
Voltage at Turnoff        VFB                                                                                     V

Threshold

                                      IS1             VFB 2 V                                         200   250   A
                                           (MOSFET Not Switching)
DRAIN Supply                                                                                          250   300   A
                                                    See Note A
Current
                                               FEEDBACK Open
                                      IS2            (MOSFET
                                                    Switching)

BYPASS Pin                ICH1             VBP = 0 V, TJ = 25 C                                -5.5  -3.5  -1.8
                                                See Note C
Charge Current                                                                                                    mA
                                           VBP = 4 V, TJ = 25 C
                          ICH2                  See Note C                                      -3.8  -2.3  -1.0

BYPASS Pin                VBP                                                                   5.55  5.8   6.10  V

Voltage

BYPASS Pin                VBPH                                                                  0.8   1.0   1.2   V
Voltage Hysteresis

288-8

Rev. E 11/08
                                                                   LNK362-364

Parameter        Symbol               Conditions             Min   Typ   Max Units

                           SOURCE = 0 V; TJ = -40 to 125 C   68   140
                                         See Figure 8              210
                                                             130   250
                              (Unless Otherwise Specified)   195   2587
                                                             233   5821
CONTROL FUNCTIONS (cont)                                     2199  8250
                                                             4948  375
BYPASS Pin       IBPSC     See Note D                        7425  250         A
Supply Current                                               300   125
                                                             170
CIRCUIT PROTECTION                                                 142
                                                             135
                           di/dt = 30 mA/s    LNK362                75   150
                               TJ = 25 C     LNK363
Current Limit      ILIMIT                     LNK364                48   225   mA
                  (See     di/dt = 42 mA/s    LNK362                76
                 Note E)       TJ = 25 C     LNK363                29
                                              LNK364                46
                           di/dt = 50 mA/s    LNK362                24   268
                               TJ = 25 C   LNK363/364              38
Power Coefficient I2f                                                          A2Hz
                           di/dt = 30 mA/s
Leading Edge     tLEB          TJ = 25 C                                      ns
                                                                               ns
Blanking Time              di/dt = 42 mA/s
                               TJ = 25 C

                           di/dt = 50 mA/s
                               TJ = 25 C

                               TJ = 25 C
                              See Note F

Current Limit    tILD      TJ = 25 C
Delay                      See Note F

Thermal

Shutdown         TSD                                                     150   C

Temperature

Thermal

Shutdown         TSHD      See Note G                                          C

Hysteresis

OUTPUT           RDS(ON)    LNK362          TJ = 25 C                   55
                           ID = 14 mA       TJ = 100 C                  88
ON-State                                    TJ = 25 C                   33
Resistance                  LNK363          TJ = 100 C
                           ID = 21 mA       TJ = 25 C                                 
                                            TJ = 100 C                  54
                            LNK364                                       28
                           ID = 25 mA                                    45

OFF-State Drain  IDSS      VBP = 6.2 V, VFB 2 V,                         50    A
                                VTDJS==152650CV,
Leakage Current

                                                                                29-9

                                                                               Rev. E 11/08
              LNK362-364

                                            Conditions

Parameter          Symbol        SOURCE = 0 V; TJ = -40 to 125 C            Min Typ Max Units
                                               See Figure 8

                                    (Unless Otherwise Specified)

OUTPUT (cont)

Breakdown                 BVDSS              VBP = 6.2 V, VFB  2 V,          700                        V
Voltage                                     See Note H, TJ = 25 C

DRAIN Supply                                                                 50                         V
Voltage

Output Enable             tEN               See Figure 10                              10               s
Delay

Output Disable            tDST                                                    0.5                   s

Setup Time

Auto-Restart              tAR    TJ = 25 C                         LNK362        40                    ms
ON-Time                          See Note I                      LNK363-364       45

Auto-Restart Duty         DCAR                                                    5                     %

Cycle

NOTES:
A. Total current consumption is the sum of IS1 and IDSS when FEEDBACK pin voltage is 2 V (MOSFET not

    switching) and the sum of IS2 and IDSS when FEEDBACK pin is shorted to SOURCE (MOSFET switching).

B Since the output MOSFET is switching, it is difficult to isolate the switching current from the supply current at the
    DRAIN. An alternative is to measure the BYPASS pin current at 6 V.

C. See Typical Performance Characteristics section Figure 15 for BYPASS pin startup charging waveform.

D. This current is only intended to supply an optional optocoupler connected between the BYPASS and FEEDBACK
    pins and not any other external circuitry.

E. For current limit at other di/dt values, refer to Figure 14.

F. This parameter is guaranteed by design.

G. This parameter is derived from characterization.

H. Breakdown voltage may be checked against minimum BVDSS specification by ramping the DRAIN pin voltage up
    to but not exceeding minimum BVDSS.

I. Auto-restart on time has the same temperature characteristics as the oscillator (inversely proportional to
    frequency).

211-0100

Rev. E 11/08
                                                                                                                                                                      LNK362-364

                                               470                                                                                         470 k
                                                5W                                                                                                           S2

                         S1                                                                                         D FB                   0.1 F
                 50 V                                                                                                        BP

                                                                                                                                                                      50 V

                                                                                                                    S  S

                                                                                                                    S  S

                                                                                                                                                                                  PI-3490-060204

Figure 8. LinkSwitch-XT General Test Circuit.

                      t2                                                                                                         DCMAX

             t1                                                                                                                  (internal signal)

                                                                                                                                                             tP

HV 90%                                                   90%

                                                                                                                                 FB

  DRAIN                                        D = t1                                                                            VDRAIN                          tEN
VOLTAGE                                              t2

         0V      10%

                                                                                                                                        1
                                                                                                                                 t=
                                                                                                                                 P fOSC

                                                                                                    PI-2048-033001                                                                PI-3707-112503

Figure 9. LinkSwitch-XT Duty Cycle Measurement.                                                                        Figure 10. LinkSwitch-XT Output Enable Timing.

                                                                                                                                                                                  21-111

                                                                                                                                                                                  Rev. E 11/08
           LNK362-364                                                                                              1.2                                      PI-2680-012301
                                                                                                                   1.0
Typical Performance Characteristics
                                                                                                                   0.8
               1.1
                                                              PI-2213-012301                                       0.6
Breakdown Voltage        1.0
  (Normalized to 25 C)                                                                 Output Frequency           0.4
                                                                                           (Normalized to 25 C)
                                                                                                                   0.2
                   0.9
                       -50 -25 0 25 50 75 100 125 150                                                               0
                             Junction Temperature (C)                                                                  -50 -25 0 25 50 75 100 125
                                                                                                                              Junction Temperature (C)
              Figure 11. Breakdown vs. Temperature.
                                                                                                                Figure 12. Frequency vs. Temperature.

                         1.4                             PI-4091-081505                                           1.4                                       PI-4092-081505

                         1.2                                                           Normalized Current Limit   1.2

Current Limit            1.0                                                                                      1.0
  (Normalized to 25 C)
                         0.8                                                                                      0.8                  Normalized

                                                                                                                             Normalized Current

                         0.6                                                                                      0.6        TdBi/dDt = 1 Limit = 1

                                                                                                                          LNK362 30 mA/s 140 mA
                                                                                                                          LNK363 42 mA/s 210 mA
                                                                                                                          LNK364 50 mA/s 250 mA
                         0.4                                                                                      0.4

                         0.2                                                                                      0.2

                            0                                                                                     0

                            -50   0  50         100      150                                                           1  2         3          4         5

                                  Temperature (C)                                                                        Normalized di/dt

              Figure 13. Current Limit vs. Temperature.       Figure 14. Current Limit vs. di/dt.

                         7                               PI-2240-012301                                           400                                    PI-4093-081605
                         6
BYPASS Pin Voltage (V)   5                                                            DRAIN Current (mA)          350
                         4
                         3                                                                                        300        25 C
                         2
                         1                                                                                                             100 C
                         0
                                                                                                                  250

                                                                                                                  200

                                                                                                                  150                  Scaling Factors:

                                                                                                                                       LNK362 0.5

                                                                                                                                       LNK363 0.8

                                                                                                                  100                  LNK364 1.0

                                                                                                                  50

                               0  0.2 0.4 0.6 0.8 1.0                0
                                                                       0 2 4 6 8 10 12 14 16 18 20
                                     Time (ms)                                    DRAIN Voltage (V)

              Figure 15. BYPASS Pin Startup Waveform.         Figure 16. Output Characteristics.

211-2122

Rev. E 11/08
                                                                                                                                           LNK362-364

Typical Performance Characteristics (cont.)

                                                                  1000
Drain Capacitance (pF)
                                                                                                                           PI-4094-081605
100

                            Scaling Factors:
                            LNK362 0.5
                            LNK363 0.8
                            LNK364 1.0

10

        1
          0 100 200 300 400 500 600
                     Drain Voltage (V)

Figure 17. COSS vs. Drain Voltage.

PART ORDERING INFORMATION        LinkSwitch Product Family
               LNK 364 G N - TL
                                 XT Series Number

                                 Package Identifier

                                 G Plastic Surface Mount DIP

                                 P Plastic DIP

                                 D Plastic SO-8

                                 Lead Finish

                                 N Pure Matte Tin (RoHS Compliant)

                                 G   RoHS Compliant and Halogen Free (P and D package
                                     only)

                                 Tape & Reel and Other Options

                                 Blank Standard Configurations

                                 TL  Tape & Reel, 1 k pcs minimum for G Package. 2.5 k pcs
                                     for D Package. Not available for P Package.

                                                                                                                                                       21-133

                                                                                                                                                       Rev. E 11/08
                LNK362-364

                                                           DIP-8B

          -E-     D S .004 (.10)          .137 (3.48)      Notes:
                                          MINIMUM          1. Package dimensions conform to JEDEC specification
     .240 (6.10)     .367 (9.32)
     .260 (6.60)     .387 (9.83)             .057 (1.45)       MS-001-AB (Issue B 7/85) for standard dual-in-line (DIP)
                                             .068 (1.73)       package with .300 inch row spacing.
          Pin 1                               (NOTE 6)     2. Controlling dimensions are inches. Millimeter sizes are
           -D-                                .015 (.38)       shown in parentheses.
                                              MINIMUM      3. Dimensions shown do not include mold flash or other
     .125 (3.18)                                               protrusions. Mold flash or protrusions shall not exceed
     .145 (3.68)                                               .006 (.15) on any side.
  -T-                                                      4. Pin locations start with Pin 1, and continue counter-clock-
                                                               wise to Pin 8 when viewed from the top. The notch and/or
        SEATING                                                dimple are aids in locating Pin 1. Pin 6 is omitted.
        PLANE                                              5. Minimum metal to metal spacing at the package body for
                                                               the omitted lead location is .137 inch (3.48 mm).
.100 (2.54) BSC                                            6. Lead width measured at package body.
                                                           7. Lead spacing measured with the leads constrained to be
                                                               perpendicular to plane T.

                                          .120 (3.05)                  .008 (.20)
                                          .140 (3.56)                  .015 (.38)

                                     .048 (1.22)                         .300 (7.62) BSC
                                                                              (NOTE 7)
                  .014  (.36)             .053 (1.35)                        .300 (7.62)                           P08B
                  .022  (.56)  T E D S .010 (.25) M                          .390 (9.91)
                                                                                                                 PI-2551-121504

                                                          SMD-8B

                   D S .004 (.10)         .137 (3.48)                                             Notes:
                                          MINIMUM
                                                                                                  1. Controlling dimensions are

                                                                                                          inches. Millimeter sizes are

     -E-                                                                                                  shown in parentheses.

.240 (6.10)                                                                                       2. Dimensions shown do not
.260 (6.60)
                                                                                                          include mold flash or other
    Pin 1
                                                                                                          protrusions. Mold flash or
      -D-
.125 (3.18)                                 .372 (9.45)                                                  protrusions shall not exceed
.145 (3.68)                                 .388 (9.86)
                                                                                                  .420 .006 (.15) on any side.
    .032 (.81)                             E S .010 (.25)                                                3. Pin locations start with Pin 1,
    .037 (.94)
                                                                                                          and continue counter-clock-

                                                                       .046 .060 .060 .046                wise to Pin 8 when viewed

                                                                                                          from the top. Pin 6 is omitted.

                                                                                                  4. Minimum metal to metal

                                                           Pin 1                            .080          spacing at the package body

                                                                                                          for the omitted lead location

                       .100 (2.54) (BSC)                             .086                             is .137 inch (3.48 mm).
                                                                          .186                    5. Lead width measured at
                  .367 (9.32)                                                .286
                  .387 (9.83)                                                                         package body.
                                                           Solder Pad Dimensions                  6. D and E are referenced

                                                                                                      datums on the package

                                          .057 (1.45)                                                     body.
                                          .068 (1.73)

                                           (NOTE 5)

                        .048 (1.22)       .009 (.23)       .004 (.10)  .004 (.10)                 0- 8
                        .053 (1.35)                        .012 (.30)
                                                                               .036 (0.91)
                                                                               .044 (1.12)                         G08B

                                                                                                                 PI-2546-121504

211-4144

Rev. E 11/08
                                                                                                       LNK362-364

                      4B               2             SO-8C                                                    DETAIL A
                            4.90 (0.193) BSC
                                                0.10 (0.004) C A-B 2X                                                GAUGE
                                    A        4                                                                       PLANE
                                                   D                                                   0 - 8o
                                                                                                            0.25 (0.010)
                            8                5                                                              BSC

      2 3.90 (0.154) BSC                        6.00 (0.236) BSC          SEATING                      DETAIL A
                                                                          PLANE

                                                                                    C

                                                                                1.04 (0.041) REF

    0.10 (0.004) C D                                                                   0.40 (0.016)
                                                                                       1.27 (0.050)
2X                Pin 1 ID  1                4      0.20 (0.008) C

      1.27 (0.050) BSC                          2X

                                                7X 0.31 - 0.51 (0.012 - 0.020)

                                                0.25 (0.010) M C A-B D

    1.35 (0.053)              1.25 - 1.65
    1.75 (0.069)            (0.049 - 0.065)

0.10 (0.004)                                           0.10 (0.004) C           H
0.25 (0.010)                                    7X
                                                                                         0.17 (0.007)
                                                      SEATING PLANE                      0.25 (0.010)

                                                 C

      Reference                               +                           Notes:
      Solder Pad                                                          1. JEDEC reference: MS-012.
      Dimensions                             4.90 (0.193)                 2. Package outline exclusive of mold flash and metal burr.
                                                                          3. Package outline inclusive of plating thickness.
                      2.00 (0.079)            +                           4. Datums A and B to be determined at datum plane H.
                                                                          5. Controlling dimensions are in millimeters. Inch dimensions
                            ++                              0.60 (0.024)
                                                                             are shown in parenthesis. Angles in degrees.
D07C  1.27 (0.050)
                                                                                                                                                                           PI-4526-040207

Revision Notes                                                                                                     Date
    B 1) Released Final Data Sheet.                                                                                11/05
    C 1) Corrected Application Example section.                                                                    12/05
    D 1) Added SO-8C package.                                                                                      2/07
    E 1) Updated Part Ordering Information section with Halogen Free                                               11/08

                                                                                                                    21-155

                                                                                                                     Rev. E 11/08
              LNK362-364

For the latest updates, visit our website: www.powerint.com
Power Integrations reserves the right to make changes to its products at any time to improve reliability or manufacturability. Power
Integrations does not assume any liability arising from the use of any device or circuit described herein. POWER INTEGRATIONS MAKES
NO WARRANTY HEREIN AND SPECIFICALLY DISCLAIMS ALL WARRANTIES INCLUDING, WITHOUT LIMITATION, THE IMPLIED
WARRANTIES OF MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE, AND NON-INFRINGEMENT OF THIRD PARTY RIGHTS.

Patent Information
The products and applications illustrated herein (including transformer construction and circuits external to the products) may be covered
by one or more U.S. and foreign patents, or potentially by pending U.S. and foreign patent applications assigned to Power Integrations. A
complete list of Power Integrations patents may be found at www.powerint.com. Power Integrations grants its customers a license under
certain patent rights as set forth at http://www.powerint.com/ip.htm.

Life Support Policy
POWER INTEGRATIONS PRODUCTS ARE NOT AUTHORIZED FOR USE AS CRITICAL COMPONENTS IN LIFE SUPPORT DEVICES OR
SYSTEMS WITHOUT THE EXPRESS WRITTEN APPROVAL OF THE PRESIDENT OF POWER INTEGRATIONS. As used herein:

1. A Life support device or system is one which, (i) is intended for surgical implant into the body, or (ii) supports or sustains life, and (iii)
    whose failure to perform, when properly used in accordance with instructions for use, can be reasonably expected to result in significant
    injury or death to the user.

2. A critical component is any component of a life support device or system whose failure to perform can be reasonably expected to cause
    the failure of the life support device or system, or to affect its safety or effectiveness.

The PI logo, TOPSwitch, TinySwitch, LinkSwitch, DPA-Switch, PeakSwitch, EcoSmart, Clampless, E-Shield, Filterfuse, StakFET, PI Expert
and PI FACTS are trademarks of Power Integrations, Inc. Other trademarks are property of their respective companies.
2007, Power Integrations, Inc.

Power Integrations Worldwide Sales Support Locations

World Headquarters               Germany                          Japan                     Taiwan
5245 Hellyer Avenue              Rueckertstrasse 3
San Jose, CA 95138, USA.         D-80336, Munich                  Kosei Dai-3 Bldg.         5F, No. 318, Nei Hu Rd., Sec. 1
Main: +1-408-414-9200            Germany
Customer Service:                Phone: +49-89-5527-3910          2-12-11, Shin-Yokomana,   Nei Hu Dist.
Phone: +1-408-414-9665           Fax: +49-89-5527-3920
Fax: +1-408-414-9765             e-mail: eurosales@powerint.com   Kohoku-ku                 Taipei, Taiwan 114, R.O.C.
e-mail: usasales@powerint.com
                                 India                            Yokohama-shi Kanagwan     Phone: +886-2-2659-4570
China (Shanghai)                 #1, 14th Main Road
Room 1601/1610, Tower 1          Vasanthanagar                    222-0033 Japan            Fax: +886-2-2659-4550
Kerry Everbright City            Bangalore-560052 India
No. 218 Tianmu Road West         Phone: +91-80-4113-8020          Phone: +81-45-471-1021    e-mail: taiwansales@powerint.com
Shanghai, P.R.C. 200070          Fax: +91-80-4113-8023
Phone: +86-21-6354-6323          e-mail: indiasales@powerint.com  Fax: +81-45-471-3717
Fax: +86-21-6354-6325
e-mail: chinasales@powerint.com  Italy                            e-mail: japansales@powerint.com Europe HQ
                                 Via De Amicis 2
China (Shenzhen)                 20091 Bresso MI                                            1st Floor, St. James's House
Rm A, B & C 4th Floor, Block C,  Italy
Electronics Science and          Phone: +39-028-928-6000          Korea                     East Street, Farnham
Technology Bldg., 2070           Fax: +39-028-928-6009
Shennan Zhong Rd,                e-mail: eurosales@powerint.com   RM 602, 6FL               Surrey GU9 7TJ
Shenzhen, Guangdong,
China, 518031                                                     Korea City Air Terminal B/D, 159-6 United Kingdom
Phone: +86-755-8379-3243
Fax: +86-755-8379-5828                                            Samsung-Dong, Kangnam-Gu, Phone: +44 (0) 1252-730-141
e-mail: chinasales@powerint.com
                                                                  Seoul, 135-728, Korea     Fax: +44 (0) 1252-727-689

                                                                  Phone: +82-2-2016-6610    e-mail: eurosales@powerint.com

                                                                  Fax: +82-2-2016-6630

                                                                  e-mail: koreasales@powerint.com Applications Hotline

                                                                                            World Wide +1-408-414-9660

                                                                  Singapore

                                                                  51 Newton Road            Applications Fax

                                                                  #15-08/10 Goldhill Plaza  World Wide +1-408-414-9760

                                                                  Singapore, 308900

                                                                  Phone: +65-6358-2160

                                                                  Fax: +65-6358-2015

                                                                  e-mail: singaporesales@powerint.com

211-6166

Rev. E 11/08
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved