电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

ICL3232EIBZ-T

器件型号:ICL3232EIBZ-T
器件类别:接口   
文件大小:860.13KB,共0页
厂商名称:INTERSIL [Intersil Corporation]
厂商官网:http://www.intersil.com/cda/home/
下载文档

器件描述

LINE TRANSCEIVER,

线收发器,

参数

ICL3232EIBZ-T功能数量 1
ICL3232EIBZ-T端子数量 16
ICL3232EIBZ-T最大工作温度 70 Cel
ICL3232EIBZ-T最小工作温度 0.0 Cel
ICL3232EIBZ-T最大供电电压1 5.5 V
ICL3232EIBZ-T最小供电电压1 3 V
ICL3232EIBZ-T额定供电电压1 3.15 V
ICL3232EIBZ-T加工封装描述 ROHS COMPLIANT, PLASTIC, MO-150AC, SSOP-16
ICL3232EIBZ-T无铅 Yes
ICL3232EIBZ-T欧盟RoHS规范 Yes
ICL3232EIBZ-T状态 ACTIVE
ICL3232EIBZ-T工艺 CMOS
ICL3232EIBZ-T包装形状 RECTANGULAR
ICL3232EIBZ-T包装尺寸 SMALL OUTLINE, SHRINK PITCH
ICL3232EIBZ-T表面贴装 Yes
ICL3232EIBZ-T端子形式 GULL WING
ICL3232EIBZ-T端子间距 0.6500 mm
ICL3232EIBZ-T端子涂层 MATTE TIN
ICL3232EIBZ-T端子位置 DUAL
ICL3232EIBZ-T包装材料 PLASTIC/EPOXY
ICL3232EIBZ-T温度等级 COMMERCIAL
ICL3232EIBZ-T接口类型 LINE TRANSCEIVER
ICL3232EIBZ-T接口标准 EIA-232; TIA-232; V.24; V.28
ICL3232EIBZ-T驱动位数 1
ICL3232EIBZ-T输入特性 SCHMITT TRIGGER
ICL3232EIBZ-T接收器位数 1

文档预览

ICL3232EIBZ-T器件文档内容

                                                               ICL3221E, ICL3222E, ICL3223E,
                                                                ICL3232E, ICL3241E, ICL3243E
                           Data Sheet
                                                                            March 8, 2005           FN4910.18

15kV ESD Protected, +3V to +5.5V,                              Features
1Microamp, 250kbps, RS-232
Transmitters/Receivers                                           Pb-free Available (RoHS Compliant) (See Ordering Info)

The Intersil ICL32XXE devices are 3.0V to 5.5V powered          ESD Protection for RS-232 I/O Pins to 15kV (IEC61000)
RS-232 transmitters/receivers which meet ElA/TIA-232 and         Drop in Replacements for MAX3221E, MAX3222E,
V.28/V.24 specifications, even at VCC = 3.0V. Additionally,
they provide 15kV ESD protection (IEC61000-4-2 Air Gap            MAX3223E, MAX3232E, MAX3241E, MAX3243E,
and Human Body Model) on transmitter outputs and receiver          SP3243E
inputs (RS-232 pins). Targeted applications are PDAs,            ICL3221E is a Low Power, Pin Compatible Upgrade for 5V
Palmtops, and notebook and laptop computers where the              MAX221E
low operational, and even lower standby, power                   ICL3222E is a Low Power, Pin Compatible Upgrade for 5V
consumption is critical. Efficient on-chip charge pumps,           MAX242E, and SP312E
coupled with manual and automatic powerdown functions            ICL3232E is a Low Power Upgrade for HIN232E, ICL232
(except for the ICL3232E), reduce the standby supply               and Pin Compatible Competitor Devices
current to a 1A trickle. Small footprint packaging, and the    RS-232 Compatible with VCC = 2.7V
use of small, low value capacitors ensure board space            Meets EIA/TIA-232 and V.28/V.24 Specifications at 3V
savings as well. Data rates greater than 250kbps are             Latch-Up Free
guaranteed at worst case load conditions. This family is fully   On-Chip Voltage Converters Require Only Four External
compatible with 3.3V-only systems, mixed 3.3V and 5.0V             0.1F Capacitors
systems, and 5.0V-only systems.                                  Manual and Automatic Powerdown Features
                                                                Guaranteed Mouse Driveability (ICL324XE Only)
The ICL324XE are 3-driver, 5-receiver devices that provide a    Receiver Hysteresis For Improved Noise Immunity
complete serial port suitable for laptop or notebook             Guaranteed Minimum Data Rate . . . . . . . . . . . . . 250kbps
computers. Both devices also include noninverting always-       Wide Power Supply Range . . . . . . . Single +3V to +5.5V
active receivers for "wake-up" capability.                      Low Supply Current in Powerdown State. . . . . . . . . . .1A

The ICL3221E, ICL3223E and ICL3243E, feature an                 Applications
automatic powerdown function which powers down the on-
chip power-supply and driver circuits. This occurs when an       Any System Requiring RS-232 Communication Ports
attached peripheral device is shut off or the RS-232 cable is      - Battery Powered, Hand-Held, and Portable Equipment
removed, conserving system power automatically without             - Laptop Computers, Notebooks, Palmtops
changes to the hardware or operating system. These                 - Modems, Printers and other Peripherals
devices power up again when a valid RS-232 voltage is              - Digital Cameras
applied to any receiver input.                                     - Cellular/Mobile Phones

Table 1 summarizes the features of the devices represented      Related Literature
by this data sheet, while Application Note AN9863
summarizes the features of each device comprising the            Technical Brief TB363 "Guidelines for Handling and
ICL32XXE 3V family.                                                Processing Moisture Sensitive Surface Mount Devices
                                                                   (SMDs)"

                         TABLE 1. SUMMARY OF FEATURES

          NO. OF NO. OF      NO. OF    DATA                     Rx. ENABLE   READY         MANUAL    AUTOMATIC
                         MONITOR Rx.   RATE                     FUNCTION?   OUTPUT?        POWER-   POWERDOWN
PART NUMBER Tx.  Rx.                   (kbps)                                              DOWN?
                            (ROUTB)     250                           Yes        No                  FUNCTION?
ICL3221E  1      1                0     250                           Yes        No            Yes          Yes
                                  0     250                           Yes        No            Yes          No
ICL3222E  2      2                0     250                            No        No            Yes          Yes
                                  0     250                           Yes        No            No           No
ICL3223E  2      2                2     250                            No        No            Yes          No
                                  1                                                            Yes          Yes
ICL3232E  2      2

ICL3241E  3      5

ICL3243E  3      5

                    1                  CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.

                                                                1-888-INTERSIL or 321-724-7143 | Intersil (and design) is a trademark of Intersil Americas Inc.

                                                                            Copyright Intersil Americas Inc. 2000-2005. All Rights Reserved.

                                                                All other trademarks mentioned are the property of their respective owners.
                   ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Ordering Information                                          Ordering Information (Continued)

         (NOTE 1)  TEMP.     PACKAGE                   PKG.            (NOTE 1)  TEMP.  PACKAGE                     PKG.
        PART NO.    (C)                             DWG. #           PART NO.    (C)                             DWG. #

ICL3221ECA         0 to 70 16 Ld SSOP                M16.209  ICL3232ECV-20Z     0 to 70 20 Ld TSSOP (Pb-free) M20.173
                                                              (Note 2)
ICL3221ECAZ (Note 2) 0 to 70 16 Ld SSOP (Pb-free)    M16.209
                                                     M16.209
ICL3221ECAZA       0 to 70 16 Ld SSOP (Pb-free)               ICL3232EIA         -40 to 85 16 Ld SSOP              M16.209
(Note 2)
                                                              ICL3232EIAZ (Note 2) -40 to 85 16 Ld SSOP (Pb-free) M16.209

ICL3221ECV         0 to 70 16 Ld TSSOP               M16.173  ICL3232EIB         -40 to 85 16 Ld SOIC              M16.3

ICL3221ECVZ (Note 2) 0 to 70 16 Ld TSSOP (Pb-free) M16.173    ICL3232EIBZ (Note 2) -40 to 85 16 Ld SOIC (Pb-free) M16.3

ICL3221EIA         -40 to 85 16 Ld SSOP              M16.209  ICL3232EIBNZ (Note 2) -40 to 85 16 Ld SOIC (N) (Pb-free) M16.15
                                                     M16.209
ICL3221EIAZ (Note 2) -40 to 85 16 Ld SSOP (Pb-free)           ICL3232EIV-16      -40 to 85 16 Ld TSSOP             M16.173

ICL3221EIV         -40 to 85 16 Ld TSSOP             M16.173  ICL3232EIV-16Z     -40 to 85 16 Ld TSSOP (Pb-free) M16.173
                                                              (Note 2)
ICL3221EIVZ (Note 2) -40 to 85 16 Ld TSSOP (Pb-free) M16.173

ICL3222ECA         0 to 70 20 Ld SSOP                M20.209  ICL3232EIV-20      -40 to 85 20 Ld TSSOP             M20.173

ICL3222ECAZ (Note 2) 0 to 70 20 Ld SSOP (Pb-free) M20.209     ICL3232EIV-20Z     -40 to 85 20 Ld TSSOP (Pb-free) M20.173
                                                              (Note 2)

ICL3222ECP         0 to 70 18 Ld PDIP                E18.3    ICL3241ECA         0 to 70 28 Ld SSOP                M28.209

ICL3222ECV         0 to 70 20 Ld TSSOP               M20.173  ICL3241ECAZ (Note 2) 0 to 70 28 Ld SSOP (Pb-free) M28.209

ICL3222ECVZ (Note 2) 0 to 70 20 Ld TSSOP (Pb-free) M20.173    ICL3241ECB         0 to 70 28 Ld SOIC                M28.3

ICL3222EIA         -40 to 85 20 Ld SSOP              M20.209  ICL3241ECBZ (Note 2) 0 to 70 28 Ld SOIC (Pb-free)    M28.3
                                                     M20.209                                                       M28.173
ICL3222EIAZ (Note 2) -40 to 85 20 Ld SSOP (Pb-free)           ICL3241ECV         0 to 70 28 Ld TSSOP

ICL3222EIB         -40 to 85 18 Ld SOIC              M18.3    ICL3241ECVZ (Note 2) 0 to 70 28 Ld TSSOP (Pb-free) M28.173
                                                     M18.3
ICL3222EIBZ (Note 2) -40 to 85 18 Ld SOIC (Pb-free)           ICL3241EIA         -40 to 85 28 Ld SSOP              M28.209

ICL3222EIV         -40 to 85 20 Ld TSSOP             M20.173  ICL3241EIAZ (Note 2) -40 to 85 28 Ld SSOP (Pb-free) M28.209

ICL3222EIVZ (Note 2) -40 to 85 20 Ld TSSOP (Pb-free) M20.173  ICL3241EIB         -40 to 85 28 Ld SOIC              M28.3
                                                                                                                   M28.3
ICL3223ECA         0 to 70 20 Ld SSOP                M20.209  ICL3241EIBZ (Note 2) -40 to 85 28 Ld SOIC (Pb-free)
                                                     M20.209
ICL3223ECAZ (Note 2) 0 to 70 20 Ld SSOP (Pb-free)             ICL3241EIV         -40 to 85 28 Ld TSSOP             M28.173

ICL3223ECV         0 to 70 20 Ld TSSOP               M20.173  ICL3241EIVZ (Note 2) -40 to 85 28 Ld TSSOP (Pb-free) M28.173

ICL3223ECVZ (Note 2) 0 to 70 20 Ld TSSOP (Pb-free) M20.173    ICL3243ECA         0 to 70 28 Ld SSOP                M28.209

ICL3223EIA         -40 to 85 20 Ld SSOP              M20.209  ICL3243ECAZ (Note 2) 0 to 70 28 Ld SSOP (Pb-free)    M28.209
                                                     M20.209                                                       M28.3
ICL3223EIAZ (Note 2) -40 to 85 20 Ld SSOP (Pb-free)           ICL3243ECB         0 to 70 28 Ld SOIC

ICL3223EIV         -40 to 85 20 Ld TSSOP             M20.173  ICL3243ECBZ (Note 2) 0 to 70 28 Ld SOIC (Pb-free) M28.3

ICL3223EIVZ (Note 2) -40 to 85 20 Ld TSSOP (Pb-free) M20.173  ICL3243ECV         0 to 70 28 Ld TSSOP               M28.173

ICL3232ECA         0 to 70 16 Ld SSOP                M16.209  ICL3243ECVZA       0 to 70 28 Ld TSSOP (Pb-free) M28.173
                                                     M16.209  (Note 2)
ICL3232ECAZ (Note 2) 0 to 70 16 Ld SSOP (Pb-free)

ICL3232ECB         0 to 70 16 Ld SOIC                M16.3    ICL3243ECVZ (Note 2) 0 to 70 28 Ld TSSOP (Pb-free) M28.173

ICL3232ECBZ (Note 2) 0 to 70 16 Ld SOIC (Pb-free) M16.3       ICL3243EIA         -40 to 85 28 Ld SSOP              M28.209

ICL3232ECBN        0 to 70 16 Ld SOIC (N)            M16.15   ICL3243EIAZ (Note 2) -40 to 85 28 Ld SSOP (Pb-free) M28.209

ICL3232ECBNZ       0 to 70 16 Ld SOIC (N) (Pb-free) M16.15    ICL3243EIV         -40 to 85 28 Ld TSSOP             M28.173
(Note 2)
                                                              ICL3243EIVZ (Note 2) -40 to 85 28 Ld TSSOP (Pb-free) M28.173

ICL3232ECV-16      0 to 70 16 Ld TSSOP               M16.173  NOTES:

ICL3232ECV-16Z     0 to 70 16 Ld TSSOP (Pb-free) M16.173        1. Most surface mount devices are available on tape and reel; add "-T" to suffix.
(Note 2)
                   0 to 70 20 Ld TSSOP               M20.173    2. Intersil Pb-free products employ special Pb-free material sets; molding
ICL3232ECV-20                                                       compounds/die attach materials and 100% matte tin plate termination finish,
                                                                    which are RoHS compliant and compatible with both SnPb and Pb-free
                                                                    soldering operations. Intersil Pb-free products are MSL classified at Pb-free
                                                                    peak reflow temperatures that meet or exceed the Pb-free requirements of
                                                                    IPC/JEDEC J STD-020.

                          2                                                                                        FN4910.18

                                                                                                                   March 8, 2005
                  ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Pinouts

         ICL3221E (SSOP, TSSOP)           ICL3222E (PDIP, SOIC)
                   TOP VIEW                       TOP VIEW

           EN 1         16 FORCEOFF            EN 1   18 SHDN
         C1+ 2          15 VCC               C1+ 2    17 VCC
                        14 GND                        16 GND
           V+ 3         13 T1OUT               V+ 3   15 T1OUT
          C1- 4         12 FORCEON            C1- 4   14 R1IN
         C2+ 5          11 T1IN              C2+ 5    13 R1OUT
          C2- 6         10 INVALID            C2- 6   12 T1IN
                        9 R1OUT                       11 T2IN
            V- 7                                V- 7  10 R2OUT
         R1IN 8                           T2OUT 8

                                            R2IN 9

         ICL3222E (SSOP, TSSOP)           ICL3223E (SSOP, TSSOP)
                   TOP VIEW                         TOP VIEW

              EN 1      20 SHDN                EN 1   20 FORCEOFF
            C1+ 2       19 VCC               C1+ 2    19 VCC
                        18 GND                        18 GND
              V+ 3      17 T1OUT               V+ 3   17 T1OUT
             C1- 4      16 R1IN               C1- 4   16 R1IN
            C2+ 5       15 R1OUT             C2+ 5    15 R1OUT
             C2- 6      14 NC                 C2- 6   14 FORCEON
                        13 T1IN                       13 T1IN
               V- 7     12 T2IN                 V- 7  12 T2IN
         T2OUT 8        11 NC             T2OUT 8     11 INVALID

            R2IN 9                           R2IN 9
         R2OUT 10                         R2OUT 10

         ICL3232E (SOIC, SSOP, TSSOP-16)  ICL3232E (TSSOP-20)
                          TOP VIEW                TOP VIEW

            C1+ 1       16 VCC                NC 1    20 NC
              V+ 2      15 GND               C1+ 2
             C1- 3                                    19 VCC
                        14 T1OUT               V+ 3   18 GND
            C2+ 4       13 R1IN               C1- 4   17 T1OUT
             C2- 5      12 R1OUT             C2+ 5    16 R1IN
                        11 T1IN               C2- 6   15 R1OUT
               V- 6     10 T2IN                       14 T1IN
         T2OUT 7         9 R2OUT                V- 7  13 T2IN
                                          T2OUT 8     12 R2OUT
           R2IN 8                                     11 NC
                                            R2IN 9
                                              NC 10

                     3                                                        FN4910.18

                                                                              March 8, 2005
         ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Pinouts (Continued)                                                           ICL3243E (SOIC, SSOP, TSSOP)
                                                                                             TOP VIEW
                      ICL3241E (SOIC, SSOP, TSSOP)
                                      TOP VIEW

            C2+ 1       28 C1+                                                   C2+ 1                             28 C1+
             C2- 2      27 V+                                                     C2- 2                            27 V+
                        26 VCC                                                                                     26 VCC
               V- 3     25 GND                                                      V- 3                           25 GND
           R1IN 4       24 C1-                                                  R1IN 4                             24 C1-
           R2IN 5       23 EN                                                   R2IN 5                             23 FORCEON
           R3IN 6       22 SHDN                                                 R3IN 6                             22 FORCEOFF
           R4IN 7       21 R1OUTB                                               R4IN 7                             21 INVALID
           R5IN 8       20 R2OUTB                                               R5IN 8                             20 R2OUTB
         T1OUT 9        19 R1OUT                                              T1OUT 9                              19 R1OUT
         T2OUT 10       18 R2OUT                                              T2OUT 10                             18 R2OUT
         T3OUT 11       17 R3OUT                                              T3OUT 11                             17 R3OUT
            T3IN 12     16 R4OUT                                                 T3IN 12                           16 R4OUT
            T2IN 13     15 R5OUT                                                 T2IN 13                           15 R5OUT
            T1IN 14                                                              T1IN 14

Pin Descriptions

PIN                                                                 FUNCTION

VCC      System power supply input (3.0V to 5.5V).
V+      Internally generated positive transmitter supply (+5.5V).

V-       Internally generated negative transmitter supply (-5.5V).

GND Ground connection.

C1+      External capacitor (voltage doubler) is connected to this lead.

C1-      External capacitor (voltage doubler) is connected to this lead.

C2+      External capacitor (voltage inverter) is connected to this lead.

C2-      External capacitor (voltage inverter) is connected to this lead.

   TIN   TTL/CMOS compatible transmitter Inputs.
  TOUT
   RIN   15kV ESD Protected, RS-232 level (nominally 5.5V) transmitter outputs.
ROUT    15kV ESD Protected, RS-232 compatible receiver inputs.
ROUTB
INVALID  TTL/CMOS level receiver outputs.
         TTL/CMOS level, noninverting, always enabled receiver outputs.
         Active low output that indicates if no valid RS-232 levels are present on any receiver input.

  EN     Active low receiver enable control; doesn't disable ROUTB outputs.
SHDN     Active low input to shut down transmitters and on-board power supply, to place device in low power mode.

FORCEOFF Active low to shut down transmitters and on-chip power supply. This overrides any automatic circuitry and FORCEON (see Table 2).

FORCEON Active high input to override automatic powerdown circuitry thereby keeping transmitters active. (FORCEOFF must be high).

                     4                                                                                                          FN4910.18

                                                                                                                   March 8, 2005
ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Typical Operating Circuits                                                                  ICL3221E

                                                       TTL/CMOS                                                  C3 (OPTIONAL CONNECTION, NOTE)
                                                 LOGIC LEVELS
                                                                 +3.3V      +                       15               +
                                                                             0.1F              VCC                    +
                                                                       C1
                                                                   0.1F     2         C1+         T1         3         + C3
                                                                            +                           V+                 0.1F
                                                                       C2                       R1
                                                                   0.1F    4 C1-
                                                                              5
                                                                      T1IN  +          C2+              V- 7
                                                                                                             13
                                                                  R1OUT     6                                              C4
                                                                                C2-                                       +0.1F

                                                                            11                                              T1OUT

                                                                            9                                   8         R1IN     RS-232
                                                                                                        5k                         LEVELS

                                                                            1 EN

                                                                                                                   16     VCC
                                                                                                FORCEOFF

                                                                            12         FORCEON          INVALID  10       TO POWER
                                                                                                                          CONTROL LOGIC
                                                                                            GND

                                                                                                14

NOTE: The negative terminal of C3 can be connected to either VCC or GND

                                                                                            ICL3222E

                                                                                                                 C3 (OPTIONAL CONNECTION, NOTE)

                                                                 +3.3V +                        17
                                                                                0.1F       VCC

                                                                 C1          2         C1+     T1               3         + C3
                                                                         +                     T2       V+                  0.1F
                                                                 0.1F
                                                                            4               R1
                                                                                       C1-  R2
                                                                             5
                                                                     C2  +             C2+                V- 7
                                                                 0.1F                                           15
                                                                             6                                   8          C4
                                                                                       C2-                                + 0.1F
                                                                                                                 14       T1OUT
                                                                            12                          5k                T2OUT
                                                                 T1IN
                                                                                                                 9        R1IN
      TTL/CMOS                                                                  11                      5k                         RS-232
LOGIC LEVELS                                                        T2IN                                                  R2IN     LEVELS

                                                                                13
                                                                 R1OUT

                                                                 R2OUT      10
                                                                             1 EN

                                                                                                                   18     VCC
                                                                                                        SHDN

                                                                                            GND
                                                                                                 16

NOTE: The negative terminal of C3 can be connected to either VCC or GND

5                                                                                                                                                FN4910.18

                                                                                                                                                 March 8, 2005
ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Typical Operating Circuits (Continued)

                                                     ICL3223E

                +3.3V                   + 0.1F

                    C1                     2                  19
                0.1F                      + C1+          VCC            3
                                           4                       V+                   + C3
                    C2                         C1-           T1    V- 7                   0.1F
                0.1F                       5                T2
                                           +   C2+                       17               C4
                                                                         8              +0.1F
                                           6   C2-
                                                                                          T1OUT
                          13
                T1IN

      TTL/CMOS               12                                        16               T2OUT    RS-232
LOGIC LEVELS       T2IN                                                                 R1IN     LEVELS

                             15                                    5k
                R1OUT

                                                          R1

                             10                                        9                R2IN
                R2OUT
                                                          R2       5k
                               1 EN

                                                                                 20       VCC
                                                              FORCEOFF
                                                                                        TO POWER
                                           14                                    11     CONTROL LOGIC
                                                 FORCEON           INVALID

                                                          GND
                                                               18

                                                     ICL3232E

                                                                       C3 (OPTIONAL CONNECTION, NOTE)

                +3.3V                   +
                                            0.1F
                                                                                     +

                    C1                     1   C1+            16          2
                0.1F                                     VCC      V+
                                        +  3                                            + C3
                    C2                          C1-          T1                           0.1F
                0.1F                                        T2
                                           4                       V- 6                  C4
                                        + C2+              R1                           +0.1F

                                           5   C2-         R2
                                                          GND
                                 11                                       14
                       T1IN                                    15                 T1OUT

      TTL/CMOS               10                                             7           T2OUT    RS-232
LOGIC LEVELS       T2IN                                                     13          R1IN     LEVELS
                                                                   5k
                             12
                R1OUT

                              9                                             8           R2IN
                R2OUT                                              5k

NOTE: The negative terminal of C3 can be connected to either VCC or GND

6                                                                                                        FN4910.18

                                                                                                         March 8, 2005
                    ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Typical Operating Circuits (Continued)                                                                            ICL3243E

                                          ICL3241E

            +3.3V   +                                                               +3.3V               +
                      0.1F
                                       26                                                                  0.1F           26

                C1   28        C1+     VCC                   27 + C3                                C1     28     C1+ VCC                27 + C3
            0.1F   +                                                0.1F                      0.1F                                            0.1F
                                                  V+                                                    +                            V+
                C2
            0.1F   24 C1-                                                                                 24     C1-

                       1       C2+                       V-  3  C4                                  C2      1     C2+                    3
                    +                             T1                                            0.1F   +
                                                  T2            +0.1F                                     2                         V-     C4
                    2 C2-                         T3                                                              C2-
                                                                                                                                            +0.1F
                           14                                9
                   T1IN                                                                                                    T1            9
                                                                                                           14
                                                                T1OUT
                                                             10                                 T1IN                                        T1OUT
                                                                                                                                         10
                          13                                    T2OUT  RS-232                              13              T2
                 T2IN                                        11        LEVELS                                                               T2OUT
                                                                                                T2IN                                     11             RS-232
                          12                                                                                                                            LEVELS
                 T3IN
                                                                T3OUT                                      12              T3
                          21
            R1OUTB                                                                              T3IN                                        T3OUT

                         20                                                                                   20
            R2OUTB                                                                              R2OUTB

TTL/CMOS                 19                                  4                                             19                            4
             R1OUT                                              R1IN                                                                         R1IN
     LOGIC                             R1         5k                                            R1OUT
   LEVELS                18                                  5
             R2OUT                                              R2IN                TTL/CMOS                           R1            5k
                                                                                         LOGIC
                                                             6
                                                                R3IN                LEVELS                  18                           5
                                                                                                R2OUT                                        R2IN
                                       R2         5k         7
                                                                R4IN
                        17                                                                                             R2            5k
            R3OUT                                            8
                                       R3         5k            R5IN        RS-232                         17                            6              RS-232
                       16                                                   LEVELS                                                           R3IN       LEVELS
            R4OUT                                                                               R3OUT

                                                                                                                       R3            5k

                                       R4         5k                                                       16                            7
                                                                                                                                             R4IN
                                                                                                R4OUT

                        15                                                                                             R4            5k
            R5OUT
                                       R5         5k                                                       15                            8
                        23 EN                                                                                                                R5IN

                                                                                                R5OUT                                5k

                    22                                                                                     23          R5
                          SHDN GND
            VCC                                                                                                   FORCEON
                                              25
                                                                                                           22
                                                                                                VCC               FORCEOFF

                                                                                    TO POWER               21               GND
                                                                                     CONTROL                      INVALID        25

                                                                                          LOGIC

                                    7                                                                                                                   FN4910.18

                                                                                                                                                   March 8, 2005
                     ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Absolute Maximum Ratings                                                                             Thermal Information

VCC to Ground. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -0.3V to 6V             Thermal Resistance (Typical, Note 3)                                JA (C/W)
V+ to Ground . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -0.3V to 7V
V- to Ground. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . +0.3V to -7V           18 Ld PDIP Package . . . . . . . . . . . . . . . . . . . . . . . .  80
V+ to V- . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14V
Input Voltages                                                                                       16 Ld Wide SOIC Package . . . . . . . . . . . . . . . . . . .       100

   TIN, FORCEOFF, FORCEON, EN, SHDN . . . . . . . . . -0.3V to 6V                                    16 Ld Narrow SOIC Package. . . . . . . . . . . . . . . . . .        115
   RIN . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25V
Output Voltages                                                                                      18 Ld SOIC Package . . . . . . . . . . . . . . . . . . . . . . . .  75
   TOUT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13.2V
   ROUT, INVALID. . . . . . . . . . . . . . . . . . . . . . . . -0.3V to VCC +0.3V                   28 Ld SOIC Package . . . . . . . . . . . . . . . . . . . . . . . .  75
Short Circuit Duration
   TOUT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Continuous         16 Ld SSOP Package . . . . . . . . . . . . . . . . . . . . . . .    135
ESD Rating . . . . . . . . . . . . . . . . . . . . . . . . . See Specification Table
                                                                                                     20 Ld SSOP Package . . . . . . . . . . . . . . . . . . . . . . .    122
Operating Conditions
                                                                                                     16 Ld TSSOP Package . . . . . . . . . . . . . . . . . . . . . .     145
Temperature Range
   ICL32XXECX . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 0C to 70C              20 Ld TSSOP Package . . . . . . . . . . . . . . . . . . . . . .     140
   ICL32XXEIX . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .-40C to 85C
                                                                                                     28 Ld SSOP and TSSOP Packages . . . . . . . . . . . .               100

                                                                                                     Maximum Junction Temperature (Plastic Package) . . . . . . . 150C

                                                                                                     Maximum Storage Temperature Range . . . . . . . . . . . -65C to 150C

                                                                                                     Maximum Lead Temperature (Soldering 10s) . . . . . . . . . . . . 300C

                                                                                                     (SOIC, SSOP, TSSOP - Lead Tips Only)

CAUTION: Stresses above those listed in "Absolute Maximum Ratings" may cause permanent damage to the device. This is a stress only rating and operation of the
device at these or any other conditions above those indicated in the operational sections of this specification is not implied.

NOTE:
3. JA is measured with the component mounted on a low effective thermal conductivity test board in free air. See Tech Brief TB379 for details.

Electrical Specifications Test Conditions: VCC = 3V to 5.5V, C1 - C4 = 0.1F; Unless Otherwise Specified.

                                               Typicals are at TA = 25C

                                                                                                     TEMP

PARAMETER                                       TEST CONDITIONS                                      (C)                 MIN              TYP    MAX                    UNITS

DC CHARACTERISTICS                                                                                                                                 10                      A
                                                                                                                                                   10                      A
Supply Current, Automatic        All RIN Open, FORCEON = GND, FORCEOFF = VCC                         25                   -                1.0     1.0                     mA
Powerdown                        (ICL3221E, ICL3223E, ICL3243E Only)                                                                               1.0                     mA

Supply Current, Powerdown        FORCEOFF = SHDN = GND (Except ICL3232E)                             25                   -                1.0     0.8                      V
                                                                                                                                                    -                       V
Supply Current,                  All Outputs Unloaded,  VCC = 3.0V, ICL3241,                         25                   -                0.3      -                       V
                                                                                                                                                                           A
Automatic Powerdown Disabled FORCEON = FORCEOFF = ICL3243                                                                                         1.0                     A
                                                                                                                                                  10                       V
                                 SHDN = VCC             VCC = 3.15V, ICL3221,                        25                   -                0.3     0.4                      V

                                                        ICL3222, ICL3223, ICL3232                                                                   -                       V
                                                                                                                                                                            V
LOGIC AND TRANSMITTER INPUTS AND RECEIVER OUTPUTS                                                                                                  2.7                      V
                                                                                                                                                   0.3                      V
Input Logic Threshold Low        TIN, FORCEON, FORCEOFF, EN, SHDN                                    Full                 -                -       0.4
Input Logic Threshold High
                                 TIN, FORCEON,          VCC = 3.3V                                   Full                 2.0              -        -
Input Leakage Current            FORCEOFF, EN, SHDN     VCC = 5.0V
Output Leakage Current                                                                               Full                 2.4              -
(Except ICL3232E)
                                 TIN, FORCEON, FORCEOFF, EN, SHDN                                    Full                 -                0.01

                                 FORCEOFF = GND or EN = VCC                                          Full                 -                0.05

Output Voltage Low               IOUT = 1.6mA                                                        Full                 -                -

Output Voltage High              IOUT = -1.0mA                                                       Full VCC -0.6 VCC -0.1

AUTOMATIC POWERDOWN (ICL3221E, ICL3223E, ICL3243E Only, FORCEON = GND, FORCEOFF = VCC)

Receiver Input Thresholds to     ICL32XXE Powers Up (See Figure 6)                                   Full                 -2.7             -
Enable Transmitters

Receiver Input Thresholds to     ICL32XXE Powers Down (See Figure 6)                                 Full                 -0.3             -
Disable Transmitters

INVALID Output Voltage Low       IOUT = 1.6mA                                                        Full                 -                -
INVALID Output Voltage High      IOUT = -1.0mA
                                                                                                     Full VCC-0.6                          -

                              8                                                                                                                                          FN4910.18

                                                                                                                                                                         March 8, 2005
                      ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Electrical Specifications Test Conditions: VCC = 3V to 5.5V, C1 - C4 = 0.1F; Unless Otherwise Specified.

                                               Typicals are at TA = 25C (Continued)

                                                                                      TEMP

PARAMETER                                        TEST CONDITIONS                      (C)    MIN          TYP   MAX UNITS

Receiver Threshold to Transmitters                                                    25      -            100   -    s
Enabled Delay (tWU)
                                                                                      25      -            1     -    s
Receiver Positive or Negative
Threshold to INVALID High Delay                                                       25      -            30    -    s
(tINVH)

Receiver Positive or Negative
Threshold to INVALID Low Delay
(tINVL)

RECEIVER INPUTS

Input Voltage Range                                                                   25      -25          -     25   V

Input Threshold Low                 VCC = 3.3V                                        25      0.6          1.2   -    V
Input Threshold High                VCC = 5.0V
Input Hysteresis                    VCC = 3.3V                                        25      0.8          1.5   -    V
                                    VCC = 5.0V
                                                                                      25      -            1.5   2.4  V

                                                                                      25      -            1.8   2.4  V

                                                                                      25      -            0.5   -    V

Input Resistance                                                                      25      3            5     7    k

TRANSMITTER OUTPUTS

Output Voltage Swing                All Transmitter Outputs Loaded with 3k to Ground  Full    5.0         5.4  -    V

Output Resistance                   VCC = V+ = V- = 0V, Transmitter Output = 2V      Full    300          10M   -   
Output Short-Circuit Current
                                                                                      Full    -            35   60  mA

Output Leakage Current              VOUT = 12V, VCC = 0V or 3V to 5.5V,              Full    -            -     25  A

                                    Automatic Powerdown or FORCEOFF = SHDN = GND

MOUSE DRIVEABILITY (ICL324XE Only)

Transmitter Output Voltage          T1IN = T2IN = GND, T3IN = VCC, T3OUT Loaded with 3k Full  5           -     -    V

(See Figure 9)                      to GND, T1OUT and T2OUT Loaded with 2.5mA Each

TIMING CHARACTERISTICS

Maximum Data Rate                   RL = 3k, CL = 1000pF, One Transmitter Switching   Full    250          500   -    kbps
Receiver Propagation Delay
                                    Receiver Input to Receiver tPHL                   25      -            0.15  -    s
Receiver Output Enable Time
                                    Output, CL = 150pF          tPLH                  25      -            0.15  -    s

                                    Normal Operation (Except ICL3232E)                25      -            200   -    ns

Receiver Output Disable Time Normal Operation (Except ICL3232E)                       25      -            200   -    ns

Transmitter Skew                    tPHL - tPLH (Note 4)                              25      -            100   -    ns
Receiver Skew
Transition Region Slew Rate         tPHL - tPLH                                       25      -            50    -    ns

                                    VCC = 3.3V,                 CL = 150pF to 2500pF  25      4            -     30   V/s
                                    RL = 3k to 7k,              CL = 150pF to 1000pF
                                    Measured from 3V to -3V or                        25      6            -     30   V/s

                                    -3V to 3V

ESD PERFORMANCE

RS-232 Pins (TOUT, RIN)             Human Body Model                                  25      -            15   -    kV
                                    IEC61000-4-2 Contact Discharge
                                                                                      25      -            8    -    kV

                                    IEC61000-4-2 Air Gap Discharge                    25      -            15   -    kV

All Other Pins                      Human Body Model                                  25      -            2    -    kV

NOTE:
4. Transmitter skew is measured at the transmitter zero crossing points.

                              9                                                                                       FN4910.18

                                                                                                                      March 8, 2005
ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Detailed Description                                             The ICL3221E, ICL3222E, ICL3223E, ICL3241E inverting
                                                                 receivers disable only when EN is driven high. ICL3243E
ICL32XXE interface ICs operate from a single +3V to +5.5V        receivers disable during forced (manual) powerdown, but not
supply, guarantee a 250kbps minimum data rate, require           during automatic powerdown (see Table 2).
only four small external 0.1F capacitors, feature low power
consumption, and meet all ElA RS-232C and V.28                   ICL3241E and ICL3243E monitor receivers remain active
specifications. The circuit is divided into three sections:      even during manual powerdown and forced receiver disable,
charge pump, transmitters and receivers.                         making them extremely useful for Ring Indicator monitoring.
                                                                 Standard receivers driving powered down peripherals must be
Charge-Pump                                                      disabled to prevent current flow through the peripheral's
                                                                 protection diodes (see Figures 2 and 3). This renders them
Intersil's new ICL32XXE family utilizes regulated on-chip        useless for wake up functions, but the corresponding monitor
dual charge pumps as voltage doublers, and voltage               receiver can be dedicated to this task as shown in Figure 3.
inverters to generate 5.5V transmitter supplies from a VCC
supply as low as 3.0V. This allows these devices to maintain                               VCC
RS-232 compliant output levels over the 10% tolerance
range of 3.3V powered systems. The efficient on-chip power       RXIN                        RXOUT
supplies require only four small, external 0.1F capacitors                            GND  VROUT  VCC
for the voltage doubler and inverter functions at VCC = 3.3V.    -25V  VRIN  +25V  5k
See the "Capacitor Selection" section, and Table 3 for
capacitor recommendations for other operating conditions.        GND
The charge pumps operate discontinuously (i.e., they turn off
as soon as the V+ and V- supplies are pumped up to the           FIGURE 1. INVERTING RECEIVER CONNECTIONS
nominal values), resulting in significant power savings.
                                                                 Low Power Operation
Transmitters
                                                                 These 3V devices require a nominal supply current of
The transmitters are proprietary, low dropout, inverting         0.3mA, even at VCC = 5.5V, during normal operation (not in
drivers that translate TTL/CMOS inputs to EIA/TIA-232            powerdown mode). This is considerably less than the 5mA
output levels. Coupled with the on-chip 5.5V supplies,          to 11mA current required by comparable 5V RS-232 devices,
these transmitters deliver true RS-232 levels over a wide        allowing users to reduce system power simply by switching
range of single supply system voltages.                          to this new family.

Except for the ICL3232E, all transmitter outputs disable and     Pin Compatible Replacements for 5V Devices
assume a high impedance state when the device enters the
powerdown mode (see Table 2). These outputs may be               The ICL3221E, ICL3222E, ICL3232E are pin compatible
driven to 12V when disabled.                                    with existing 5V RS-232 transceivers - see the Features
                                                                 section on the front page for details.
All devices guarantee a 250kbps data rate for full load
conditions (3k and 1000pF), VCC  3.0V, with one                  This pin compatibility coupled with the low ICC and wide
transmitter operating at full speed. Under more typical          operating supply range, make the ICL32XXE potential lower
conditions of VCC  3.3V, RL = 3k, and CL = 250pF, one            power, higher performance drop-in replacements for existing
transmitter easily operates at 900kbps.                          5V applications. As long as the 5V RS-232 output swings
                                                                 are acceptable, and transmitter input pull-up resistors aren't
Transmitter inputs float if left unconnected, and may cause      required, the IICL32XXE should work in most 5V
ICC increases. Connect unused inputs to GND for the best         applications.
performance.
                                                                 When replacing a device in an existing 5V application, it is
Receivers                                                        acceptable to terminate C3 to VCC as shown on the Typical
                                                                 Operating Circuit. Nevertheless, terminate C3 to GND if
All the ICL32XXE devices contain standard inverting              possible, as slightly better performance results from this
receivers that three-state (except for the ICL3232E) via the     configuration.
EN or FORCEOFF control lines. Additionally, the two
ICL324XE products include noninverting (monitor) receivers       Powerdown Functionality
(denoted by the ROUTB label) that are always active,             (Except ICL3232E)
regardless of the state of any control lines. All the receivers
convert RS-232 signals to CMOS output levels and accept          The already low current requirement drops significantly
inputs up to 25V while presenting the required 3k to 7k         when the device enters powerdown mode. In powerdown,
input impedance (see Figure 1) even if the power is off          supply current drops to 1A, because the on-chip charge
(VCC = 0V). The receivers' Schmitt trigger input stage uses      pump turns off (V+ collapses to VCC, V- collapses to GND),
hysteresis to increase noise immunity and decrease errors        and the transmitter outputs three-state. Inverting receiver
due to slow input signal transitions.                            outputs may or may not disable in powerdown; refer to
                                                                 Table 2 for details. This micro-power mode makes these
                                      10                         devices ideal for battery powered and portable applications.

                                                                                           FN4910.18
                                                                                       March 8, 2005
          ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Software Controlled (Manual) Powerdown                                The ICL3221E, ICL3223E, and ICL3243E utilize a two pin
                                                                      approach where the FORCEON and FORCEOFF inputs
Most devices in the ICL32XXE family provide pins that allow           determine the IC's mode. For always enabled operation,
the user to force the IC into the low power, standby state.           FORCEON and FORCEOFF are both strapped high. To
                                                                      switch between active and powerdown modes, under logic
On the ICL3222E and ICL3241E, the powerdown control is                or software control, only the FORCEOFF input need be
via a simple shutdown (SHDN) pin. Driving this pin high               driven. The FORCEON state isn't critical, as FORCEOFF
enables normal operation, while driving it low forces the IC          dominates over FORCEON. Nevertheless, if strictly manual
into its powerdown state. Connect SHDN to VCC if the                  control over powerdown is desired, the user must strap
powerdown function isn't needed. Note that all the receiver           FORCEON high to disable the automatic powerdown
outputs remain enabled during shutdown (see Table 2). For             circuitry. ICL3243E inverting (standard) receiver outputs also
the lowest power consumption during powerdown, the                    disable when the device is in manual powerdown, thereby
receivers should also be disabled by driving the EN input             eliminating the possible current path through a shutdown
high (see next section, and Figures 2 and 3).                         peripheral's input protection diode (see Figures 2 and 3).

                         TABLE 2. POWERDOWN AND ENABLE LOGIC TRUTH TABLE

  RS-232  FORCEOFF                                                    (NOTE 5)
  SIGNAL
PRESENT   OR SHDN FORCEON EN TRANSMITTER RECEIVER ROUTB                         INVALID
                                                                                OUTPUT
     AT   INPUT     INPUT INPUT OUTPUTS OUTPUTS OUTPUTS                                         MODE OF OPERATION
RECEIVER

  INPUT?

ICL3222E, ICL3241E

N/A       L         N/A  L                      High-Z        Active  Active    N/A Manual Powerdown

N/A       L         N/A  H                      High-Z        High-Z  Active    N/A Manual Powerdown w/Rcvr. Disabled

N/A       H         N/A  L                      Active        Active  Active    N/A Normal Operation

N/A       H         N/A  H                      Active        High-Z  Active    N/A Normal Operation w/Rcvr. Disabled

ICL3221E, ICL3223E

No        H         H    L                      Active        Active  N/A       L        Normal Operation

No        H         H    H                      Active        High-Z  N/A       L        (Auto Powerdown Disabled)

Yes       H         L    L                      Active        Active  N/A       H        Normal Operation

Yes       H         L    H                      Active        High-Z  N/A       H        (Auto Powerdown Enabled)

No        H         L    L                      High-Z        Active  N/A       L        Powerdown Due to Auto Powerdown

No        H         L    H                      High-Z        High-Z  N/A       L        Logic

Yes       L         X    L                      High-Z        Active  N/A       H        Manual Powerdown

Yes       L         X    H                      High-Z        High-Z  N/A       H        Manual Powerdown w/Rcvr. Disabled

No        L         X    L                      High-Z        Active  N/A       L        Manual Powerdown

No        L         X    H                      High-Z        High-Z  N/A       L        Manual Powerdown w/Rcvr. Disabled

ICL3243E

No        H         H    N/A                    Active        Active  Active    L        Normal Operation

                                                                                         (Auto Powerdown Disabled)

Yes       H         L    N/A                    Active        Active  Active    H        Normal Operation

                                                                                         (Auto Powerdown Enabled)

No        H         L    N/A                    High-Z        Active  Active    L        Powerdown Due to Auto Powerdown

                                                                                         Logic

Yes       L         X    N/A                    High-Z        High-Z  Active    H        Manual Powerdown

No        L         X    N/A                    High-Z        High-Z  Active    L        Manual Powerdown

NOTE:
5. Applies only to the ICL3241E and ICL3243E.

                    11                                                                                              FN4910.18

                                                                                                                   March 8, 2005
             ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

The INVALID output always indicates whether or not a valid      PWR                FORCEOFF
RS-232 signal is present at any of the receiver inputs (see     MGT                FORCEON
Table 2), giving the user an easy way to determine when the    LOGIC               INVALID
interface block should power down. In the case of a
disconnected interface cable where all the receiver inputs                                   ICL3221E,
are floating (but pulled to GND by the internal receiver pull                                ICL3223E,
down resistors), the INVALID logic detects the invalid levels                                ICL3243E
and drives the output low. The power management logic
then uses this indicator to power down the interface block.                   I/O
Reconnecting the cable restores valid levels at the receiver                UART
inputs, INVALID switches high, and the power management
logic wakes up the interface block. INVALID can also be        CPU
used to indicate the DTR or RING INDICATOR signal, as
long as the other receiver inputs are floating, or driven to       FIGURE 4. CONNECTIONS FOR MANUAL POWERDOWN
GND (as in the case of a powered down driver). Connecting                          WHEN NO VALID RECEIVER SIGNALS ARE
FORCEOFF and FORCEON together disables the                                         PRESENT
automatic powerdown feature, enabling them to function as
a manual SHUTDOWN input (see Figure 4).                        With any of the above control schemes, the time required to
                                                               exit powerdown, and resume transmission is only 100s. A
                     VCC            VCC                        mouse, or other application, may need more time to wake up
      VCC                                                      from shutdown. If automatic powerdown is being utilized, the
                                    CURRENT                    RS-232 device will reenter powerdown if valid receiver levels
                                    FLOW                       aren't reestablished within 30s of the ICL32XXE powering
                                                               up. Figure 5 illustrates a circuit that keeps the ICL32XXE
POWERED                 VOUT = VCC        OLD                  from initiating automatic powerdown for 100ms after
   DOWN      Rx                     RS-232 CHIP                powering up. This gives the slow-to-wake peripheral circuit
   UART                                                        time to reestablish valid RS-232 output levels.
             Tx
    GND             SHDN = GND

                                                                    POWER   MASTER POWERDOWN LINE
                                                               MANAGEMENT
FIGURE 2. POWER DRAIN THROUGH POWERED DOWN                                         0.1F           1M
                PERIPHERAL                                            UNIT

                          VCC                                                                                  FORCEOFF FORCEON

             TRANSITION             ICL324XE                                                               ICL3221E, ICL3223E, ICL3243E
              DETECTOR
                                                                   FIGURE 5. CIRCUIT TO PREVENT AUTO POWERDOWN FOR
     TO                                                                            100ms AFTER FORCED POWERUP
WAKE-UP
                                                               Automatic Powerdown
  LOGIC                                                        (ICL3221E, ICL3223E, ICL3243E Only)
                                                               Even greater power savings is available by using the
VCC                                                            devices which feature an automatic powerdown function.
                                                               When no valid RS-232 voltages (see Figure 6) are sensed
                          R2OUTB                               on any receiver input for 30s, the charge pump and
                                                               transmitters powerdown, thereby reducing supply current to
         RX  VOUT = HI-Z                                       1A. Invalid receiver levels occur whenever the driving
                    R2OUT                                      peripheral's outputs are shut off (powered down) or when the
POWERED                                          R2IN          RS-232 interface cable is disconnected. The ICL32XXE
                       T1IN                      T1OUT         powers back up whenever it detects a valid RS-232 voltage
DOWN                                                           level on any receiver input. This automatic powerdown

UART     TX

         FORCEOFF = GND
         OR SHDN = GND, EN = VCC

FIGURE 3. DISABLED RECEIVERS PREVENT POWER DRAIN

                          12                                                                            FN4910.18

                                                                                                   March 8, 2005
                    ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

feature provides additional system power savings without         Receiver ENABLE Control
changes to the existing operating system.                        (ICL3221E, ICL3222E, ICL3223E, ICL3241E Only)

2.7V   VALID RS-232 LEVEL - ICL32XXE IS ACTIVE                   Several devices also feature an EN input to control the
                                                                 receiver outputs. Driving EN high disables all the inverting
        INDETERMINATE - POWERDOWN MAY OR                         (standard) receiver outputs placing them in a high
                         MAY NOT OCCUR                           impedance state. This is useful to eliminate supply current,
                                                                 due to a receiver output forward biasing the protection diode,
0.3V  INVALID LEVEL - POWERDOWN OCCURS AFTER 30s               when driving the input of a powered down (VCC = GND)
-0.3V                                                            peripheral (see Figure 2). The enable input has no effect on
        INDETERMINATE - POWERDOWN MAY OR                         transmitter nor monitor (ROUTB) outputs.
                          MAY NOT OCCUR
                                                                 Capacitor Selection
-2.7V
                                                                 The charge pumps require 0.1F capacitors for 3.3V
       VALID RS-232 LEVEL - ICL32XXE IS ACTIVE                   operation. For other supply voltages refer to Table 3 for
                                                                 capacitor values. Do not use values smaller than those listed
FIGURE 6. DEFINITION OF VALID RS-232 RECEIVER LEVELS             in Table 3. Increasing the capacitor values (by a factor of 2)
                                                                 reduces ripple on the transmitter outputs and slightly
Automatic powerdown operates when the FORCEON input              reduces power consumption. C2, C3, and C4 can be
is low, and the FORCEOFF input is high. Tying FORCEON            increased without increasing C1's value, however, do not
high disables automatic powerdown, but manual powerdown          increase C1 without also increasing C2, C3, and C4 to
is always available via the overriding FORCEOFF input.           maintain the proper ratios (C1 to the other capacitors).
Table 2 summarizes the automatic powerdown functionality.
                                                                 When using minimum required capacitor values, make sure
Devices with the automatic powerdown feature include an          that capacitor values do not degrade excessively with
INVALID output signal, which switches low to indicate that       temperature. If in doubt, use capacitors with a larger nominal
invalid levels have persisted on all of the receiver inputs for  value. The capacitor's equivalent series resistance (ESR)
more than 30s (see Figure 7). INVALID switches high 1s         usually rises at low temperatures and it influences the
after detecting a valid RS-232 level on a receiver input.        amount of ripple on V+ and V-.
INVALID operates in all modes (forced or automatic
powerdown, or forced on), so it is also useful for systems       TABLE 3. REQUIRED CAPACITOR VALUES
employing manual powerdown circuitry. When automatic
powerdown is utilized, INVALID = 0 indicates that the            VCC         C1     C2, C3, C4
ICL32XXE is in powerdown mode.                                   (V)
                                                                             (F)   (F)

                                                                 3.0 to 3.6  0.1    0.1

                                                                 4.5 to 5.5  0.047  0.33

RECEIVER                                          INVALID        3.0 to 5.5  0.1    0.47
    INPUTS                                      } REGION

TRANSMITTER                                                      Power Supply Decoupling
       OUTPUTS
                                                                 In most circumstances a 0.1F bypass capacitor is
INVALID VCC                tINVL      tINVH                      adequate. In applications that are particularly sensitive to
OUTPUT 0            AUTOPWDN                                     power supply noise, decouple VCC to ground with a
                                                PWR UP           capacitor of the same value as the charge-pump capacitor C1.
                V+                                               Connect the bypass capacitor as close as possible to the IC.

       VCC                                                       Operation Down to 2.7V
           0
                                                                 ICL32XXE transmitter outputs meet RS-562 levels (3.7V),
       V-                                                        at full data rate, with VCC as low as 2.7V. RS-562 levels
                                                                 typically ensure interoperability with RS-232 devices.
FIGURE 7. AUTOMATIC POWERDOWN AND INVALID
                TIMING DIAGRAMS                                  Transmitter Outputs when Exiting
                                                                 Powerdown
The time to recover from automatic powerdown mode is
typically 100s.                                                 Figure 8 shows the response of two transmitter outputs
                                                                 when exiting powerdown mode. As they activate, the two
                                                                 transmitter outputs properly go to opposite RS-232 levels,
                                                                 with no glitching, ringing, nor undesirable transients. Each

                                  13                                                                 FN4910.18

                                                                                    March 8, 2005
                                                      ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

transmitter is loaded with 3k in parallel with 2500pF. Note                                loads in parallel with 1000pF, at 120kbps. Figure 12 shows
that the transmitters enable only when the magnitude of the                                the loopback results for a single transmitter driving 1000pF
supplies exceed approximately 3V.                                                          and an RS-232 load at 250kbps. The static transmitters were
                                                                                           also loaded with an RS-232 receiver.

5V/DIV                              FORCEOFF                                               VCC

                                                                                  T1                0.1F       +

                                                                                              +            C1+     VCC   V+
                                                                                           C1
2V/DIV                                                                                                     C1- ICL32XXE                              +
                                                                                               +                                                      C3
                                                                                           C2              C2+                 V-                    +C4

                                                                                                           C2-                                        1000pF

                                                                                       T2                  TIN           TOUT

                VCC = +3.3V                                                                                ROUT          RIN
                C1 - C4 = 0.1F
                                                                                                           EN            5K
                                              TIME (20s/DIV)
                                                                                           VCC             SHDN OR
    FIGURE 8. TRANSMITTER OUTPUTS WHEN EXITING                                                             FORCEOFF
                    POWERDOWN
                                                                                           FIGURE 10. TRANSMITTER LOOPBACK TEST CIRCUIT
Mouse Driveability
                                                                                           5V/DIV
The ICL3241E and ICL3243E have been specifically                                              T1IN
designed to power a serial mouse while operating from low
voltage supplies. Figure 9 shows the transmitter output                                    T1OUT
voltages under increasing load current. The on-chip
switching regulator ensures the transmitters will supply at
least 5V during worst case conditions (15mA for paralleled
V+ transmitters, 7.3mA for single V- transmitter). The
Automatic Powerdown feature does not work with a mouse,
so FORCEOFF and FORCEON should be connected to VCC.

                                6

TRANSMITTER OUTPUT VOLTAGE (V)  5

                                4                                         VOUT+            R1OUT
                                                                                                       VCC = +3.3V
                                3                                                                      C1 - C4 = 0.1F
                                                                                                                                            5s/DIV
                                2   VCC = 3.0V
                                                                                                       FIGURE 11. LOOPBACK TEST AT 120kbps
                                1   T1
                                                                                           5V/DIV
                                0                       VOUT+                                 T1IN

                                -1                    ICL3241E, ICL3243E                   T1OUT
                                                  T2    VOUT -

                                -2

                                -3                                        VOUT -
                                -4 VCC T3

                                -5

                                -6
                                   0 1 2 3 4 5 6 7 8 9 10

                                    LOAD CURRENT PER TRANSMITTER (mA)

FIGURE 9. TRANSMITTER OUTPUT VOLTAGE vs LOAD
                CURRENT (PER TRANSMITTER, i.e., DOUBLE
                CURRENT AXIS FOR TOTAL VOUT+ CURRENT)

High Data Rates                                                                            R1OUT

The ICL32XXE maintain the RS-232 5V minimum                                                            VCC = +3.3V
transmitter output voltages even at high data rates.                                                    C1 - C4 = 0.1F
Figure 10 details a transmitter loopback test circuit, and
Figure 11 illustrates the loopback test result at 120kbps. For                                                                              2s/DIV
this test, all transmitters were simultaneously driving RS-232
                                                                                                       FIGURE 12. LOOPBACK TEST AT 250kbps

                                                      14                                                                                             FN4910.18

                                                                                                                                   March 8, 2005
               ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Interconnection with 3V and 5V Logic                                                       delivers the charge through a 1.5k current limiting resistor,
                                                                                           making the test less severe than the IEC61000 test which
The ICL32XX directly interface with 5V CMOS and TTL logic                                  utilizes a 330 limiting resistor. The HBM method
families. Nevertheless, with the ICL32XX at 3.3V, and the logic                            determines an IC's ability to withstand the ESD transients
supply at 5V, AC, HC, and CD4000 outputs can drive ICL32XX                                 typically present during handling and manufacturing. Due to
inputs, but ICL32XX outputs do not reach the minimum VIH for                               the random nature of these events, each pin is tested with
these logic families. See Table 4 for more information.                                    respect to all other pins. The RS-232 pins on "E" family
                                                                                           devices can withstand HBM ESD events to 15kV.
TABLE 4. LOGIC FAMILY COMPATIBILITY WITH VARIOUS
              SUPPLY VOLTAGES                                                              IEC61000-4-2 Testing

SYSTEM POWER-                                                                              The IEC61000 test method applies to finished equipment,
                                                                                           rather than to an individual IC. Therefore, the pins most likely
SUPPLY VOLTAGE VCC SUPPLY                                                                  to suffer an ESD event are those that are exposed to the
                                                                                           outside world (the RS-232 pins in this case), and the IC is
    (V)        VOLTAGE (V)           COMPATIBILITY                                         tested in its typical application configuration (power applied)
                                                                                           rather than testing each pin-to-pin combination. The lower
    3.3        3.3          Compatible with all CMOS                                       current limiting resistor coupled with the larger charge
                                                                                           storage capacitor yields a test that is much more severe than
                            families.                                                      the HBM test. The extra ESD protection built into this
                                                                                           device's RS-232 pins allows the design of equipment
    5          5            Compatible with all TTL and                                    meeting level 4 criteria without the need for additional board
                                                                                           level protection on the RS-232 port.
                            CMOS logic families.
                                                                                           AIR-GAP DISCHARGE TEST METHOD
    5          3.3          Compatible with ACT and HCT
                                                                                           For this test method, a charged probe tip moves toward the
                            CMOS, and with TTL. ICL32XX                                    IC pin until the voltage arcs to it. The current waveform
                                                                                           delivered to the IC pin depends on approach speed,
                            outputs are incompatible with                                  humidity, temperature, etc., so it is difficult to obtain
                                                                                           repeatable results. The "E" device RS-232 pins withstand
                            AC, HC, and CD4000 CMOS                                        15kV air-gap discharges.

                            inputs.                                                        CONTACT DISCHARGE TEST METHOD

15kV ESD Protection                                                                       During the contact discharge test, the probe contacts the
                                                                                           tested pin before the probe tip is energized, thereby
All pins on ICL32XX devices include ESD protection                                         eliminating the variables associated with the air-gap
structures, but the ICL32XXE family incorporates advanced                                  discharge. The result is a more repeatable and predictable
structures which allow the RS-232 pins (transmitter outputs                                test, but equipment limits prevent testing devices at voltages
and receiver inputs) to survive ESD events up to 15kV. The                                higher than 8kV. All "E" family devices survive 8kV contact
RS-232 pins are particularly vulnerable to ESD damage                                      discharges on the RS-232 pins.
because they typically connect to an exposed port on the
exterior of the finished product. Simply touching the port
pins, or connecting a cable, can cause an ESD event that
might destroy unprotected ICs. These new ESD structures
protect the device whether or not it is powered up, protect
without allowing any latchup mechanism to activate, and
don't interfere with RS-232 signals as large as 25V.

Human Body Model (HBM) Testing
As the name implies, this test method emulates the ESD
event delivered to an IC during human handling. The tester

Typical Performance Curves VCC = 3.3V, TA = 25C                                                                                          25

           6
                                                                                    VOUT+

           4
TRANSMITTER OUTPUT VOLTAGE (V)
                                                                                                                        SLEW RATE (V/ms)  20

2                                                                                                                                         15
    1 TRANSMITTER AT 250kbps                                                                                                                                                            -SLEW
    1 OR 2 TRANSMITTERS AT 30kbps
                                                                                                                                                                 +SLEW
0                                                                                                                                         10

-2

-4                                     VOUT -

-6  0    1000     2000      3000       4000         5000                                                                                  5   0  1000  2000  3000                              4000  5000

               LOAD CAPACITANCE (pF)                                                                                                                   LOAD CAPACITANCE (pF)

FIGURE 13. TRANSMITTER OUTPUT VOLTAGE vs LOAD                                                                                             FIGURE 14. SLEW RATE vs LOAD CAPACITANCE
                 CAPACITANCE

                    15                                                                                                                                                                               FN4910.18

                                                                                                                                                                                                     March 8, 2005
                                     ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Typical Performance Curves VCC = 3.3V, TA = 25C (Continued)

                     45                                                                                                     45

                           ICL3221E                                                                                                   ICL3222E, ICL3223E, ICL3232E
                     40                                                                                                     40

SUPPLY CURRENT (mA)  35                    250kbps                                                     SUPPLY CURRENT (mA)                                                           250kbps
                                                                                                                            35

                     30                                                                                                     30

                     25                                                                                                     25                        120kbps

                     20                          120kbps                                                                    20

                     15                                                                                                     15                              20kbps

                     10                          20kbps                                                                     10

                     5                                                                                                      5

                     0                                                                                                      0

                         0  1000     2000  3000             4000                                 5000                            0  1000        2000  3000                                    4000  5000

                                     LOAD CAPACITANCE (pF)                                                                                 LOAD CAPACITANCE (pF)

FIGURE 15. SUPPLY CURRENT vs LOAD CAPACITANCE                                                          FIGURE 16. SUPPLY CURRENT vs LOAD CAPACITANCE
                 WHEN TRANSMITTING DATA                                                                                 WHEN TRANSMITTING DATA

                     45                    250kbps                                                                          3.5
                           ICL324XE                                                                                                                                                 NO LOAD
SUPPLY CURRENT (mA)                                                                                    SUPPLY CURRENT (mA)                                                          ALL OUTPUTS STATIC
                     40
                                                                                                                            3.0
                     35
                                                                                                                                               ICL3221E, ICL3222E, ICL3223E, ICL3232E

                                                                                                                            2.5

                     30                                                                                                     2.0
                                                                                       120kbps
                                                                                                                            1.5
                     25

                     20                                                                                                     1.0

                                                                                         20kbps                             0.5                                                               ICL324XE
                     15                                                                                                          ICL324XE

                     10                                                                                                     0
                         0
                            1000     2000  3000             4000                                 5000                       2.5     3.0    3.5  4.0   4.5           5.0                       5.5       6.0

                                     LOAD CAPACITANCE (pF)                                                                                      SUPPLY VOLTAGE (V)

FIGURE 17. SUPPLY CURRENT vs LOAD CAPACITANCE                                                                               FIGURE 18. SUPPLY CURRENT vs SUPPLY VOLTAGE
                 WHEN TRANSMITTING DATA

Die Characteristics

SUBSTRATE POTENTIAL (POWERED UP):
    GND

TRANSISTOR COUNT:
    ICL3221E: 286
    ICL3222E: 338
    ICL3223E: 357
    ICL3232E: 296
    ICL324XE: 464

PROCESS:
    Si Gate CMOS

                                     16                                                                                                                                                             FN4910.18

                                                                                                                                                                                                    March 8, 2005
                   ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Dual-In-Line Plastic Packages (PDIP)

            N                      E1                                      E18.3 (JEDEC MS-001-BC ISSUE D)
             12 3        N/2
                                                                           18 LEAD DUAL-IN-LINE PLASTIC PACKAGE

INDEX                                                                             INCHES          MILLIMETERS
AREA

                                                                           SYMBOL MIN      MAX    MIN       MAX NOTES

                             -B-                                           A   -           0.210  -         5.33    4

       -A-

                   D                           E                           A1  0.015       -      0.39           -  4

    BASE                     -C- A2 A                                      A2  0.115 0.195 2.93             4.95    -
  PLANE
                                                                           B   0.014 0.022 0.356 0.558              -
SEATING
  PLANE                                    L   CL                          B1  0.045 0.070 1.15             1.77    8, 10

D1                       D1            A1      eA                          C   0.008 0.014 0.204 0.355              -

B1                    e                    eC  C                           D   0.845 0.880 21.47 22.35              5

            B                                  eB                          D1  0.005       -      0.13           -  5

                   0.010 (0.25) M C A B S

                                                                           E   0.300 0.325 7.62             8.25    6

NOTES:                                                                     E1  0.240 0.280 6.10             7.11    5

1. Controlling Dimensions: INCH. In case of conflict between English and  e   0.100 BSC             2.54 BSC       -
     Metric dimensions, the inch dimensions control.
                                                                           eA  0.300 BSC             7.62 BSC       6
2. Dimensioning and tolerancing per ANSI Y14.5M-1982.
                                                                           eB  -           0.430  -         10.92   7
3. Symbols are defined in the "MO Series Symbol List" in Section 2.2 of
     Publication No. 95.                                                   L   0.115 0.150 2.93             3.81    4

4. Dimensions A, A1 and L are measured with the package seated in         N           18               18          9
     JEDEC seating plane gauge GS-3.
                                                                                                                    Rev. 2 11/03
5. D, D1, and E1 dimensions do not include mold flash or protrusions.
     Mold flash or protrusions shall not exceed 0.010 inch (0.25mm).

6. E and eA are measured with the leads constrained to be perpendic-
     ular to datum -C- .

7. eB and eC are measured at the lead tips with the leads unconstrained.
     eC must be zero or greater.

8. B1 maximum dimensions do not include dambar protrusions. Dambar
     protrusions shall not exceed 0.010 inch (0.25mm).

9. N is the maximum number of terminal positions.

10. Corner leads (1, N, N/2 and N/2 + 1) for E8.3, E16.3, E18.3, E28.3
     may have a B1 dimension of 0.030 - 0.045 inch (0.76 - 1.14mm).

                         17                                                                                         FN4910.18

                                                                                                                    March 8, 2005
                    ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Small Outline Plastic Packages (SOIC)                                    M16.15 (JEDEC MS-012-AC ISSUE C)

                                                                         16 LEAD NARROW BODY SMALL OUTLINE PLASTIC PACKAGE

N                                                                                INCHES         MILLIMETERS

         INDEX                   H  0.25(0.010) M B M                    SYMBOL MIN      MAX    MIN       MAX NOTES
         AREA       E

                     -B-                                                 A   0.053       0.069  1.35      1.75   -

                                                                         A1  0.004       0.010  0.10      0.25   -

123                                                                      B   0.014       0.019  0.35      0.49   9
      -A-
                 D                               L                       C   0.007       0.010  0.19      0.25   -
                                                   h x 45o
                    SEATING PLANE                                        D   0.386       0.394  9.80      10.00  3
                             A
                                                                         E   0.150       0.157  3.80      4.00   4

                                                                         e   0.050 BSC          1.27 BSC         -

                    -C-                                                  H   0.228       0.244  5.80      6.20   -

                                                                        h   0.010       0.020  0.25      0.50   5

e                        A1                                              L   0.016       0.050  0.40      1.27   6

                                                            C

B                                   0.10(0.004)                          N           16               16         7

0.25(0.010) M C A M B S                                                      0o          8o     0o        8o     -

                                                                                                                 Rev. 1 02/02

NOTES:

1. Symbols are defined in the "MO Series Symbol List" in Section
     2.2 of Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate
     burrs. Mold flash, protrusion and gate burrs shall not exceed
     0.15mm (0.006 inch) per side.

4. Dimension "E" does not include interlead flash or protrusions. In-
     terlead flash and protrusions shall not exceed 0.25mm (0.010
     inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual
     index feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. The lead width "B", as measured 0.36mm (0.014 inch) or greater
     above the seating plane, shall not exceed a maximum value of
     0.61mm (0.024 inch)

10. Controlling dimension: MILLIMETER. Converted inch dimen-
     sions are not necessarily exact.

                         18                                                                                      FN4910.18

                                                                                                                 March 8, 2005
                ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Thin Shrink Small Outline Plastic Packages (TSSOP)

N                                                                        M16.173

         INDEX                                                           16 LEAD THIN SHRINK SMALL OUTLINE PLASTIC PACKAGE
         AREA
                              E  0.25(0.010) M B M                               INCHES         MILLIMETERS
                E1
                                         GAUGE                           SYMBOL MIN      MAX    MIN       MAX NOTES
                   -B-                   PLANE

                                                                         A   -           0.043  -         1.10  -

123                                                                      A1  0.002 0.006        0.05      0.15  -

                                                             L           A2  0.033 0.037 0.85             0.95  -
                                              0.25
     0.05(0.002) SEATING PLANE                                           b   0.0075 0.012 0.19            0.30  9
                                              0.010

-A-                  A                                                   c   0.0035 0.008 0.09            0.20  -
          D

                                                                         D   0.193 0.201 4.90             5.10  3

                -C-                                                      E1  0.169 0.177 4.30             4.50  4

                                                                         e   0.026 BSC             0.65 BSC     -

     e                   A1                   A2

                                                                c        E   0.246 0.256 6.25             6.50  -

     b                           0.10(0.004)

                                                                         L   0.020 0.028 0.50             0.70  6

0.10(0.004) M C A M B S                                                  N           16               16        7

NOTES:                                                                       0o          8o     0o        8o    -

1. These package dimensions are within allowable dimensions of                                                 Rev. 1 2/02
     JEDEC MO-153-AB, Issue E.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate
     burrs. Mold flash, protrusion and gate burrs shall not exceed
     0.15mm (0.006 inch) per side.

4. Dimension "E1" does not include interlead flash or protrusions.
     Interlead flash and protrusions shall not exceed 0.15mm (0.006
     inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual
     index feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. Dimension "b" does not include dambar protrusion. Allowable
     dambar protrusion shall be 0.08mm (0.003 inch) total in excess
     of "b" dimension at maximum material condition. Minimum space
     between protrusion and adjacent lead is 0.07mm (0.0027 inch).

10. Controlling dimension: MILLIMETER. Converted inch dimen-
     sions are not necessarily exact. (Angles in degrees)

                         19                                                                                     FN4910.18

                                                                                                                March 8, 2005
                    ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Small Outline Plastic Packages (SSOP)

N                                                                              M16.209 (JEDEC MO-150-AC ISSUE B)

         INDEX                                                                 16 LEAD SHRINK SMALL OUTLINE PLASTIC PACKAGE
         AREA
                                 H  0.25(0.010) M B M                                 INCHES          MILLIMETERS
                    E
                                            GAUGE                              SYMBOL MIN      MAX    MIN       MAX NOTES
                      -B-                   PLANE

                                                                               A   -           0.078  -         2.00  -

123                                                                            A1  0.002       -      0.05         -  -
      -A-
                 D                                              L              A2  0.065 0.072 1.65             1.85  -
                                                 0.25
                    SEATING PLANE                                              B   0.009 0.014 0.22             0.38  9
                             A                   0.010

                                                                               C   0.004 0.009 0.09             0.25  -

                                                                               D   0.233 0.255 5.90             6.50  3

                    -C-                                                        E   0.197 0.220 5.00             5.60  4

                                                                              e   0.026 BSC             0.65 BSC     -

e                        A1                      A2

                                                                   C           H   0.292 0.322 7.40             8.20  -

B                                   0.10(0.004)

                                                                               L   0.022 0.037 0.55             0.95  6

0.25(0.010) M C A M B S                                                        N           16               16        7

                                                                                   0o          8o     0o        8o    -

NOTES:                                                                                                                Rev. 2 3/95
1. Symbols are defined in the "MO Series Symbol List" in Section 2.2 of
     Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate burrs.
     Mold flash, protrusion and gate burrs shall not exceed 0.20mm (0.0078
     inch) per side.

4. Dimension "E" does not include interlead flash or protrusions. Interlead
     flash and protrusions shall not exceed 0.20mm (0.0078 inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual index
     feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. Dimension "B" does not include dambar protrusion. Allowable dambar
     protrusion shall be 0.13mm (0.005 inch) total in excess of "B" dimen-
     sion at maximum material condition.

10. Controlling dimension: MILLIMETER. Converted inch dimensions are
     not necessarily exact.

                         20                                                                                           FN4910.18

                                                                                                                      March 8, 2005
                    ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Small Outline Plastic Packages (SOIC)

N                                                                              M16.3 (JEDEC MS-013-AA ISSUE C)

         INDEX                                                                 16 LEAD WIDE BODY SMALL OUTLINE PLASTIC PACKAGE
         AREA
                                H  0.25(0.010) M B M                               INCHES           MILLIMETERS
                    E
                                                                               SYMBOL MIN      MAX  MIN       MAX NOTES
                      -B-

                                                                               A   0.0926 0.1043 2.35         2.65  -

123                                             L                              A1  0.0040 0.0118 0.10         0.30  -
      -A-                                         h x 45o
                 D                                                             B   0.013 0.0200 0.33          0.51  9

                    SEATING PLANE                                              C   0.0091 0.0125 0.23         0.32  -
                             A
                                                                               D   0.3977 0.4133 10.10 10.50        3

                                                                               E   0.2914 0.2992 7.40         7.60  4

                    -C-                                                        e   0.050 BSC        1.27 BSC        -

                                                                              H   0.394 0.419 10.00 10.65          -

e                        A1

                                                           C                   h   0.010 0.029      0.25      0.75  5

B                                  0.10(0.004)

                                                                               L   0.016 0.050      0.40      1.27  6

0.25(0.010) M C A M B S                                                        N           16             16        7

NOTES:                                                                             0o          8o   0o        8o    -
1. Symbols are defined in the "MO Series Symbol List" in Section 2.2 of
     Publication Number 95.                                                                                         Rev. 0 12/93
2. Dimensioning and tolerancing per ANSI Y14.5M-1982.
3. Dimension "D" does not include mold flash, protrusions or gate burrs.
     Mold flash, protrusion and gate burrs shall not exceed 0.15mm (0.006
     inch) per side.
4. Dimension "E" does not include interlead flash or protrusions. Interlead
     flash and protrusions shall not exceed 0.25mm (0.010 inch) per side.
5. The chamfer on the body is optional. If it is not present, a visual index
     feature must be located within the crosshatched area.
6. "L" is the length of terminal for soldering to a substrate.
7. "N" is the number of terminal positions.
8. Terminal numbers are shown for reference only.
9. The lead width "B", as measured 0.36mm (0.014 inch) or greater above
     the seating plane, shall not exceed a maximum value of 0.61mm (0.024
     inch)

10. Controlling dimension: MILLIMETER. Converted inch dimensions are
     not necessarily exact.

                         21                                                                                         FN4910.18

                                                                                                                    March 8, 2005
                    ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Small Outline Plastic Packages (SOIC)

N                                                                              M18.3 (JEDEC MS-013-AB ISSUE C)

         INDEX                                                                 18 LEAD WIDE BODY SMALL OUTLINE PLASTIC PACKAGE
         AREA
                                H  0.25(0.010) M B M                               INCHES           MILLIMETERS
                    E
                                                                               SYMBOL MIN      MAX  MIN       MAX NOTES
                      -B-

                                                                               A   0.0926 0.1043 2.35         2.65  -

123                                             L                              A1  0.0040 0.0118 0.10         0.30  -
      -A-                                         h x 45o
                 D                                                             B   0.013 0.0200 0.33          0.51  9

                    SEATING PLANE                                              C   0.0091 0.0125 0.23         0.32  -
                             A
                                                                               D   0.4469 0.4625 11.35 11.75        3

                                                                               E   0.2914 0.2992 7.40         7.60  4

                    -C-                                                        e   0.050 BSC        1.27 BSC        -

                                                                              H   0.394 0.419 10.00 10.65          -

e                        A1

                                                           C                   h   0.010 0.029      0.25      0.75  5

B                                  0.10(0.004)

                                                                               L   0.016 0.050      0.40      1.27  6

0.25(0.010) M C A M B S                                                        N           18             18        7

NOTES:                                                                             0o          8o   0o        8o    -
1. Symbols are defined in the "MO Series Symbol List" in Section 2.2 of
     Publication Number 95.                                                                                         Rev. 0 12/93
2. Dimensioning and tolerancing per ANSI Y14.5M-1982.
3. Dimension "D" does not include mold flash, protrusions or gate burrs.
     Mold flash, protrusion and gate burrs shall not exceed 0.15mm (0.006
     inch) per side.
4. Dimension "E" does not include interlead flash or protrusions. Interlead
     flash and protrusions shall not exceed 0.25mm (0.010 inch) per side.
5. The chamfer on the body is optional. If it is not present, a visual index
     feature must be located within the crosshatched area.
6. "L" is the length of terminal for soldering to a substrate.
7. "N" is the number of terminal positions.
8. Terminal numbers are shown for reference only.
9. The lead width "B", as measured 0.36mm (0.014 inch) or greater above
     the seating plane, shall not exceed a maximum value of 0.61mm
     (0.024 inch)

10. Controlling dimension: MILLIMETER. Converted inch dimensions are
     not necessarily exact.

                         22                                                                                         FN4910.18

                                                                                                                    March 8, 2005
                ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Thin Shrink Small Outline Plastic Packages (TSSOP)

N                             E  0.25(0.010) M B M                             M20.173
                E1
         INDEX                           GAUGE                                 20 LEAD THIN SHRINK SMALL OUTLINE PLASTIC
         AREA      -B-                   PLANE                                 PACKAGE

                                                                                      INCHES          MILLIMETERS

                                                                               SYMBOL MIN      MAX    MIN       MAX NOTES

123                                                                            A   -           0.047  -         1.20      -

                                                             L                 A1  0.002 0.006        0.05      0.15      -
                                              0.25
     0.05(0.002) SEATING PLANE                                                 A2  0.031 0.051        0.80      1.05      -
                                              0.010

-A-                  A                                                         b   0.0075 0.0118 0.19           0.30      9
          D

                                                                               c   0.0035 0.0079 0.09           0.20      -

                -C-                                                            D   0.252 0.260        6.40      6.60      3

                                                                               E1  0.169 0.177        4.30      4.50      4

     e                   A1                   A2

                                                                c              e   0.026 BSC             0.65 BSC         -

     b                           0.10(0.004)

                                                                               E   0.246 0.256        6.25      6.50      -

0.10(0.004) M C A M B S                                                        L   0.0177 0.0295 0.45           0.75      6

NOTES:                                                                         N           20               20            7

1. These package dimensions are within allowable dimensions of                    0o          8o     0o        8o        -
     JEDEC MO-153-AC, Issue E.
                                                                                                                      Rev. 1 6/98
2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate burrs.
     Mold flash, protrusion and gate burrs shall not exceed 0.15mm
     (0.006 inch) per side.

4. Dimension "E1" does not include interlead flash or protrusions. Inter-
     lead flash and protrusions shall not exceed 0.15mm (0.006 inch) per
     side.

5. The chamfer on the body is optional. If it is not present, a visual index
     feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. Dimension "b" does not include dambar protrusion. Allowable dambar
     protrusion shall be 0.08mm (0.003 inch) total in excess of "b" dimen-
     sion at maximum material condition. Minimum space between protru-
     sion and adjacent lead is 0.07mm (0.0027 inch).

10. Controlling dimension: MILLIMETER. Converted inch dimensions
     are not necessarily exact. (Angles in degrees)

                        23                                                                                                FN4910.18

                                                                                                                      March 8, 2005
                    ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Shrink Small Outline Plastic Packages (SSOP)

N                                                                        M20.209 (JEDEC MO-150-AE ISSUE B)

         INDEX                                                           20 LEAD SHRINK SMALL OUTLINE PLASTIC PACKAGE
         AREA
                                 H  0.25(0.010) M B M                        INCHES             MILLIMETERS
                    E
                                            GAUGE                        SYMBOL MIN      MAX    MIN        MAX NOTES
                     -B-                     PLANE

                                                                         A   0.068       0.078  1.73       1.99

123                                                                      A1  0.002       0.008' 0.05       0.21
      -A-
                 D                                              L        A2  0.066       0.070' 1.68       1.78
                                                 0.25
                    SEATING PLANE                0.010                   B   0.010' 0.015       0.25       0.38        9
                             A
                                                                         C   0.004       0.008  0.09       0.20'

                                                                         D   0.278       0.289  7.07       7.33        3

                    -C-                                                  E   0.205       0.212  5.20'      5.38        4

                                                                         e   0.026 BSC          0.65 BSC

e                            A1                  A2

                                                                   C     H   0.301       0.311  7.65       7.90'

B                                   0.10(0.004)

                                                                         L   0.025       0.037  0.63       0.95        6

0.25(0.010) M C A M B S                                                  N           20                20              7

                                                                             0 deg. 8 deg. 0 deg. 8 deg.

NOTES:                                                                                                            Rev. 3 11/02

1. Symbols are defined in the "MO Series Symbol List" in Section
     2.2 of Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate
     burrs. Mold flash, protrusion and gate burrs shall not exceed
     0.20mm (0.0078 inch) per side.

4. Dimension "E" does not include interlead flash or protrusions. In-
     terlead flash and protrusions shall not exceed 0.20mm (0.0078
     inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual
     index feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. Dimension "B" does not include dambar protrusion. Allowable
     dambar protrusion shall be 0.13mm (0.005 inch) total in excess
     of "B" dimension at maximum material condition.

10. Controlling dimension: MILLIMETER. Converted inch dimen-
     sions are not necessarily exact.

                         24                                                                                       FN4910.18

                                                                                                                  March 8, 2005
                ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Thin Shrink Small Outline Plastic Packages (TSSOP)

N                             E  0.25(0.010) M B M                             M28.173
                E1
         INDEX                           GAUGE                                 28 LEAD THIN SHRINK SMALL OUTLINE PLASTIC
         AREA      -B-                   PLANE                                 PACKAGE

                                                                                      INCHES          MILLIMETERS

                                                                               SYMBOL MIN      MAX    MIN       MAX NOTES

123                                                                            A   -           0.047  -         1.20      -

                                                             L                 A1  0.002 0.006        0.05      0.15      -
                                              0.25
     0.05(0.002) SEATING PLANE                                                 A2  0.031 0.051        0.80      1.05      -
                                              0.010

-A-                  A                                                         b   0.0075 0.0118 0.19           0.30      9
          D

                                                                               c   0.0035 0.0079 0.09           0.20      -

                -C-                                                            D   0.378 0.386        9.60      9.80      3

                                                                               E1  0.169 0.177        4.30      4.50      4

     e                   A1                   A2

                                                                c              e   0.026 BSC             0.65 BSC         -

     b                           0.10(0.004)                                   E   0.246 0.256        6.25      6.50      -

0.10(0.004) M C A M B S                                                        L   0.0177 0.0295 0.45           0.75      6

                                                                               N           28               28            7

NOTES:                                                                             0o          8o     0o        8o        -

1. These package dimensions are within allowable dimensions of                                                       Rev. 0 6/98
     JEDEC MO-153-AE, Issue E.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate burrs.
     Mold flash, protrusion and gate burrs shall not exceed 0.15mm
     (0.006 inch) per side.

4. Dimension "E1" does not include interlead flash or protrusions. Inter-
     lead flash and protrusions shall not exceed 0.15mm (0.006 inch) per
     side.

5. The chamfer on the body is optional. If it is not present, a visual index
     feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. Dimension "b" does not include dambar protrusion. Allowable dambar
     protrusion shall be 0.08mm (0.003 inch) total in excess of "b" dimen-
     sion at maximum material condition. Minimum space between protru-
     sion and adjacent lead is 0.07mm (0.0027 inch).

10. Controlling dimension: MILLIMETER. Converted inch dimensions
     are not necessarily exact. (Angles in degrees)

                        25                                                                                                FN4910.18

                                                                                                                      March 8, 2005
                    ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Shrink Small Outline Plastic Packages (SSOP)

N                                                                            M28.209 (JEDEC MO-150-AH ISSUE B)

         INDEX                                                               28 LEAD SHRINK SMALL OUTLINE PLASTIC PACKAGE
         AREA
                                 H  0.25(0.010) M B M                               INCHES          MILLIMETERS
                    E
                                            GAUGE                            SYMBOL MIN      MAX    MIN       MAX NOTES
                      -B-                   PLANE

                                                                             A   -           0.078  -         2.00  -

123                                                                          A1  0.002       -      0.05         -  -
      -A-
                 D                                              L            A2  0.065 0.072 1.65             1.85  -
                                                 0.25
                    SEATING PLANE                                            B   0.009 0.014 0.22             0.38  9
                             A                   0.010

                                                                             C   0.004 0.009 0.09             0.25  -

                                                                             D   0.390 0.413 9.90 10.50             3

                    -C-                                                      E   0.197 0.220 5.00             5.60  4

                                                                            e   0.026 BSC             0.65 BSC     -

e                        A1                      A2

                                                                   C         H   0.292 0.322 7.40             8.20  -

B                                   0.10(0.004)

                                                                             L   0.022 0.037 0.55             0.95  6

0.25(0.010) M C A M B S                                                      N           28               28        7

NOTES:                                                                           0o          8o     0o        8o    -

1. Symbols are defined in the "MO Series Symbol List" in Section 2.2                                               Rev. 1 3/95
     of Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate
     burrs. Mold flash, protrusion and gate burrs shall not exceed
     0.20mm (0.0078 inch) per side.

4. Dimension "E" does not include interlead flash or protrusions. Inter-
     lead flash and protrusions shall not exceed 0.20mm (0.0078 inch)
     per side.

5. The chamfer on the body is optional. If it is not present, a visual in-
     dex feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. Dimension "B" does not include dambar protrusion. Allowable dam-
     bar protrusion shall be 0.13mm (0.005 inch) total in excess of "B"
     dimension at maximum material condition.

10. Controlling dimension: MILLIMETER. Converted inch dimensions
     are not necessarily exact.

                         26                                                                                         FN4910.18

                                                                                                                    March 8, 2005
                    ICL3221E, ICL3222E, ICL3223E, ICL3232E, ICL3241E, ICL3243E

Small Outline Plastic Packages (SOIC)

N                                                                        M28.3 (JEDEC MS-013-AE ISSUE C)

         INDEX                                                           28 LEAD WIDE BODY SMALL OUTLINE PLASTIC PACKAGE
         AREA
                                H  0.25(0.010) M B M                         INCHES             MILLIMETERS
                    E
                                                                         SYMBOL MIN      MAX    MIN       MAX NOTES
                      -B-
                                                                         A   0.0926 0.1043 2.35           2.65  -

123                                                                      A1  0.0040 0.0118 0.10           0.30  -
      -A-
                 D                              L                        B   0.013 0.0200 0.33            0.51  9
                                                  h x 45o
                    SEATING PLANE                                        C   0.0091 0.0125 0.23           0.32  -
                             A
                                                                         D   0.6969 0.7125 17.70 18.10          3

                                                                         E   0.2914 0.2992 7.40           7.60  4

                    -C-                                                  e   0.05 BSC           1.27 BSC        -

                                                                        H   0.394 0.419 10.00 10.65            -

e                        A1

                                                           C             h   0.01        0.029  0.25      0.75  5

B                                  0.10(0.004)                           L   0.016 0.050        0.40      1.27  6

0.25(0.010) M C A M B S                                                  N           28               28        7

NOTES:                                                                       0o          8o     0o        8o    -

1. Symbols are defined in the "MO Series Symbol List" in Section 2.2                                           Rev. 0 12/93
     of Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate
     burrs. Mold flash, protrusion and gate burrs shall not exceed
     0.15mm (0.006 inch) per side.

4. Dimension "E" does not include interlead flash or protrusions. In-
     terlead flash and protrusions shall not exceed 0.25mm (0.010
     inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual
     index feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. The lead width "B", as measured 0.36mm (0.014 inch) or greater
     above the seating plane, shall not exceed a maximum value of
     0.61mm (0.024 inch)

10. Controlling dimension: MILLIMETER. Converted inch dimen-
     sions are not necessarily exact.

                   All Intersil U.S. products are manufactured, assembled and tested utilizing ISO9000 quality systems.
                          Intersil Corporation's quality certifications can be viewed at www.intersil.com/design/quality

Intersil products are sold by description only. Intersil Corporation reserves the right to make changes in circuit design, software and/or specifications at any time without
notice. Accordingly, the reader is cautioned to verify that data sheets are current before placing orders. Information furnished by Intersil is believed to be accurate and
reliable. However, no responsibility is assumed by Intersil or its subsidiaries for its use; nor for any infringements of patents or other rights of third parties which may result
from its use. No license is granted by implication or otherwise under any patent or patent rights of Intersil or its subsidiaries.

                              For information regarding Intersil Corporation and its products, see www.intersil.com

                         27                                                                                     FN4910.18

                                                                                                                March 8, 2005
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

ICL3232EIBZ-T器件购买:

该厂商的其它器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved