电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索

ICL3232EIBNZ-T

器件型号:ICL3232EIBNZ-T
器件类别:半导体    接口IC   
文件大小:14583.33KB,共0页
厂商名称:Intersil [Intersil Corporation]
厂商官网:http://www.intersil.com/cda/home/
下载文档

器件描述

ESD Suppressors / TVS Diodes SOT-23 7V 600W Low

参数

产品属性属性值
产品种类:
Product Category:
RS-232 Interface IC
制造商:
Manufacturer:
Intersil
RoHS:Details
安装风格:
Mounting Style:
SMD/SMT
封装 / 箱体:
Package / Case:
SOIC-Narrow-16
系列:
Series:
ICL3232E
Function:Transceiver
数据速率:
Data Rate:
500 kb/s
激励器数量:
Number of Drivers:
1 Driver
接收机数量:
Number of Receivers:
2 Receiver
电源电压-最大:
Supply Voltage - Max:
5.5 V
工作电源电压:
Operating Supply Voltage:
3.3 V, 5 V
电源电压-最小:
Supply Voltage - Min:
3 V
工作电源电流:
Operating Supply Current:
1 mA
最小工作温度:
Minimum Operating Temperature:
- 40 C
最大工作温度:
Maximum Operating Temperature:
+ 85 C
封装:
Packaging:
Reel
封装:
Packaging:
MouseReel
封装:
Packaging:
Cut Tape
商标:
Brand:
Intersil
高度:
Height:
1.5 mm (Max)
长度:
Length:
10 mm (Max)
Moisture Sensitive:Yes
Number of Transceivers:1 Transceiver
Output Type:Single-Ended
产品:
Product:
RS-232 Transceivers
支持协议:
Protocol Supported:
RS-232
Receiver Signal Type:Single-Ended
工厂包装数量:
Factory Pack Quantity:
2500
Supply Type:Single Supply
宽度:
Width:
4 mm (Max)
单位重量:
Unit Weight:
0.005069 oz

ICL3232EIBNZ-T器件文档内容

                                                                                        DATASHEET

ICL3221E, ICL3222E, ICL3223E,                          ICL3232E, ICL3241E,                                 FN4910

ICL3243E                                                                                                 Rev 22.00

                                                                                                 December 9, 2015

The Intersil ICL32xxE devices are 3.0V to 5.5V            Features

powered RS-232 transmitters/receivers which meet          •  ESD Protection for RS-232 I/O Pins to ±15kV

ElA/TIA-232 and V.28/V.24 specifications, even at VCC        (IEC61000)
= 3.0V. Additionally, they provide ±15kV ESD

protection (IEC61000-4-2 Air Gap and Human Body           •  Drop in Replacements for MAX3221E, MAX3222E,

Model) on transmitter outputs and receiver inputs (RS-       MAX3223E, MAX3232E, MAX3241E, MAX3243E,

232 pins). Targeted applications are PDAs, Palmtops,         SP3243E

and notebook and laptop computers where the low           •  ICL3221E is a Low Power, Pin Compatible Upgrade

operational, and even lower standby, power                   for 5V MAX221E

consumption is critical. Efficient on-chip charge pumps,  •  ICL3222E is a Low Power, Pin Compatible Upgrade

coupled with manual and automatic power-down                 for 5V MAX242E, and SP312E

functions (except for the ICL3232E), reduce the

standby supply current to a 1µA trickle. Small footprint  •  ICL3232E is a Low Power Upgrade for HIN232E,

packaging, and the use of small, low value capacitors        ICL232 and Pin Compatible Competitor Devices

ensure board space savings as well. Data rates greater    •  RS-232 Compatible with VCC = 2.7V

than 250kbps are guaranteed at worst case load            •  Meets EIA/TIA-232 and V.28/V.24 Specifications at 3V

conditions. This family is fully compatible with 3.3V-

only systems, mixed 3.3V and 5.0V systems, and            •  Latch-Up Free

5.0V-only systems.                                        •  On-Chip Voltage Converters Require Only Four

The ICL324XE are 3-driver, 5-receiver devices that           External 0.1µF Capacitors

provide a complete serial port suitable for laptop or     •  Manual and Automatic Power-Down Features

notebook computers. Both devices also include             •  Guaranteed Mouse Driveability (ICL324xE Only)

noninverting always-active receivers for “wake-up”

capability.                                               •  Receiver Hysteresis For Improved Noise Immunity

The ICL3221E, ICL3223E and ICL3243E, feature              •  Guaranteed Minimum Data Rate 250kbps

an automatic power-down function which powers             •  Wide Power Supply Range Single +3V to +5.5V

down the on-chip power-supply and driver circuits.        •  Low Supply Current in Power-Down State1µA

This occurs when an attached peripheral device is shut

off or the RS-232 cable is removed, conserving system     •  Pb-Free Available (RoHS Compliant)

power automatically without changes to the hardware       Applications

or operating system. These devices power up again

when a valid RS-232 voltage is applied to any receiver    • Any System Requiring RS-232 Communication

input.                                                       Ports

Table 1 summarizes the features of the devices               - Battery Powered, Hand-Held, and Portable

represented by this data sheet, while Application Note       Equipment

AN9863 summarizes the features of each device                - Laptop Computers, Notebooks, Palmtops

comprising the ICL32xxE 3V family.                           - Modems, Printers and other Peripherals

                                                             - Digital Cameras

                                                             - Cellular/Mobile Phones

                                                          Related Literature

                                                          • Technical Brief TB363 “Guidelines for Handling and
                                                             Processing Moisture Sensitive Surface Mount
                                                             Devices (SMDs)”

FN4910 Rev 22.00                                                                                 Page 1 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,  ICL3232E, ICL3241E, ICL3243E

                                      TABLE   1. SUMMARY OF FEATURES

                               NUMBER OF                                                                       AUTOMATIC

                               MONITOR        DATA           RECEIVER                                          POWER-

PART      NUMBER  NUMBER       RECEIVERS      RATE           ENABLE               READY        MANUAL          DOWN

NUMBER    OF Tx   OF Rx        (ROUTB)        (kbps)     FUNCTION?                OUTPUT?      POWER-DOWN?     FUNCTION?

ICL3221E  1       1                0             250              Yes                No                 Yes    Yes

ICL3222E  2       2                0             250              Yes                No                 Yes    No

ICL3223E  2       2                0             250              Yes                No                 Yes    Yes

ICL3232E  2       2                0             250              No                 No                 No     No

ICL3241E  3       5                2             250              Yes                No                 Yes    No

ICL3243E  3       5                1             250              No                 No                 Yes    Yes

Typical   Operating Circuits

                                                        ICL3221E

                                                                              C3 (OPTIONAL CONNECTION,  NOTE)

                                      +3.3V   +

                                                 0.1µF                        +

                                                                 15

                                          C1   2    C1+      VCC              3   +  C3

                                      0.1µF   +4                       V+            0.1µF

                                                 5  C1-

                                          C2  +     C2+                       7

                                      0.1µF    6                       V-            C4

                                                    C2-                           +0.1µF

                                              11             T1               13

                                        T1IN                                         T1OUT

                         TTL/CMOS                                                           RS-232

                  LOGIC LEVELS                   9                            8      R1IN   LEVELS

                                      R1OUT                            5kΩ

                                                             R1

                                                 1  EN

                                                                 FORCEOFF     16     VCC

                                              12    FORCEON          INVALID  10     TO POWER

                                                             GND                     CONTROL LOGIC

                                                                 14

                  NOTE: THE NEGATIVE TERMINAL OF C3 CAN BE CONNECTED TO EITHER VCC OR GND

FN4910 Rev 22.00                                                                                               Page 2 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,  ICL3232E, ICL3241E, ICL3243E

Typical Operating Circuits                (Continued)

                                                     ICL3222E

                                                                          C3    (OPTIONAL     CONNECTION,  NOTE)

                                +3.3V  +

                                        0.1µF                                   +

                                                             17

                                C1     +   2    C1+      VCC                 3

                                0.1µF      4                     V+                + C0.31µF

                                           5    C1-

                                C2     +        C2+                          7

                                0.1µF      6                     V-                C4

                                                C2-                                + 0.1µF

                                          12             T1               15

                                T1IN                                               T1OUT

                                          11             T2               8

                                T2IN                                               T2OUT

                  TTL/CMOS                                                                    RS-232

                  LOGIC LEVELS  R1OUT     13                              14       R1IN       LEVELS

                                                         R1      5kΩ

                                          10                              9

                                R2OUT                            5kΩ               R2IN

                                             1  EN       R2

                                                                 SHDN     18       VCC

                                                         GND

                                                             16

                  NOTE: THE NEGATIVE TERMINAL OF C3 CAN BE CONNECTED TO EITHER VCC OR GND

                                                     ICL3223E

                                +3.3V  +

                                             0.1µF           19

                                C1        2     C1+      VCC              3

                                0.1µF     +4                     V+                + C3

                                                C1-                                0.1µF

                                C2        5     C2+

                                0.1µF     +6                     V-       7        C4

                                                C2-                                +0.1µF

                                          13             T1               17

                                T1IN                                               T1OUT

                                          12             T2               8

                                T2IN                                               T2OUT

                  TTL/CMOS                                                                    RS-232

                  LOGIC LEVELS  R1OUT     15                              16       R1IN       LEVELS

                                                         R1      5kΩ

                                R2OUT     10                              9        R2IN

                                                         R2      5kΩΩ

                                          1     EN

                                                             FORCEOFF     20       VCC

                                          14    FORCEON          INVALID  11       TO POWER

                                                                                   CONTROL LOGIC

                                                         GND

                                                             18

FN4910 Rev 22.00                                                                                                  Page  3  of  33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,  ICL3232E, ICL3241E, ICL3243E

Typical  Operating Circuits                     (Continued)

                                                       ICL3232E

                                +3.3V        +                                   C3 (OPTIONAL CONNECTION, NOTE)

                                                0.1µF                     +

                                                             16                        NOTE: THE NEGATIVE TERMINAL OF C3 CAN

                                C1              1   C1+  VCC              2      C3     BE CONNECTED TO EITHER VCC OR GND

                                0.1µF        +  3                    V+       +  0.1µF

                                                4   C1-

                                C2           +      C2+                   6

                                0.1µF           5                    V-          C4

                                                    C2-                       +0.1µF

                                                11           T1           14

                                       T1IN                                      T1OUT

                                                10           T2           7

                  TTL/CMOS             T2IN                                      T2OUT  RS-232

                  LOGIC LEVELS  R1OUT           12                        13     R1IN   LEVELS

                                                             R1      5kΩ

                                R2OUT           9                         8      R2IN

                                                         R2          5kΩ

                                                         GND

                                                                 15

FN4910 Rev 22.00                                                                                Page 4 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,               ICL3232E, ICL3241E, ICL3243E

Typical Operating Circuits                                     (Continued)

                                 ICL3241E                                                               ICL3243E

          +3.3V                                                             +3.3V             +

                       +  0.1µF                                                                  0.1µF        26

                                       26                                            C1          28  C1+  VCC               27

          C1           28    C1+   VCC          V+   27  +  C3                       0.1µF    +                        V+       +  C3

          0.1µF        +                                    0.1µF                                24  C1-                           0.1µF

                        24   C1-                                                     C2          1

          C2              1  C2+                     3                               0.1µF    +      C2+                    3      C4

          0.1µF        +                        V-          C4                                   2   C2-               V-       +0.1µF

                          2  C2-                         +0.1µF

                       14                   T1       9                                           14           T1            9

                 T1IN                                    T1OUT                       T1IN                                       T1OUT

                       13                   T2       10                                                       T2

                 T2IN                                              RS-232            T2IN        13                         10            RS-232

                       12                   T3       11  T2OUT     LEVELS                                                       T2OUT     LEVELS

                 T3IN                                                                            12           T3            11

                       21                                T3OUT                       T3IN                                       T3OUT

          R1OUTB                                                                                 20

                       20                                                            R2OUTB

          R2OUTB

          R1OUT        19                            4                                           19                         4

TTL/CMOS                                                 R1IN                        R1OUT                                      R1IN

LOGIC                              R1           5kΩ                        TTL/CMOS                       R1           5kΩ
LEVELS
                                                                            LOGIC
                       18                            5
                                                                            LEVELS
          R2OUT                                                                                  18                         5
                                                         R2IN                        R2OUT                                      R2IN
                                   R2           5kΩ
                                                                                                          R2
                                                                                                                       5kΩ
                       17                            6

          R3OUT                                          R3IN      RS-232                        17                         6             RS-232

                                   R3           5kΩ                LEVELS            R3OUT                                      R3IN      LEVELS

                       16                            7                                                    R3           5kΩ

          R4OUT                                          R4IN                                    16                         7

                                   R4           5kΩ                                  R4OUT                                      R4IN

                       15                            8                                                    R4           5kΩ

          R5OUT                                 5kΩ      R5IN                                    15                         8

                       23    EN    R5                                                R5OUT                                      R5IN

                                                                                                 23       R5           5kΩ

          VCC          22                                                                            FORCEON

                             SHDN  GND

                                        25                                           VCC         22

                                                                                                     FORCEOFF

                                                                            TO POWER             21               GND

                                                                                     CONTROL         INVALID

                                                                                     LOGIC                        25

FN4910 Rev 22.00                                                                                                            Page 5 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,   ICL3232E, ICL3241E,  ICL3243E

Pin  Configurations

                      ICL3221E                                             ICL3222E

           (16 LD SSOP, TSSOP)                                        (18  LD PDIP, SOIC)

                      TOP VIEW                                             TOP VIEW

     EN           1             16  FORCEOFF                   EN     1              18    SHDN

     C1+          2             15  VCC                        C1+    2              17    VCC

     V+           3             14  GND                        V+     3              16    GND

     C1-          4             13  T1OUT                      C1-    4              15    T1OUT

     C2+          5             12  FORCEON                    C2+    5              14    R1IN

     C2-          6             11  T1IN                       C2-    6              13    R1OUT

     V-           7             10  INVALID                    V-     7              12    T1IN

     R1IN         8             9   R1OUT                      T2OUT  8              11    T2IN

                                                               R2IN   9              10    R2OUT

                      ICL3222E                                             ICL3223E

           (20        LD SSOP, TSSOP)                          (20        LD SSOP, TSSOP)

                      TOP VIEW                                             TOP VIEW

     EN           1             20     SHDN                    EN     1              20    FORCEOFF

     C1+          2             19     VCC                     C1+    2              19    VCC

     V+           3             18     GND                     V+     3              18    GND

     C1-          4             17     T1OUT                   C1-    4              17    T1OUT

     C2+          5             16     R1IN                    C2+    5              16    R1IN

     C2-          6             15     R1OUT                   C2-    6              15    R1OUT

     V-           7             14     NC                      V-     7              14    FORCEON

     T2OUT        8             13     T1IN                    T2OUT  8              13    T1IN

     R2IN         9             12     T2IN                    R2IN   9              12    T2IN

     R2OUT        10            11     NC                      R2OUT  10             11    INVALID

                      ICL3232E                                             ICL3232E

     (16 LD SOIC, SSOP, TSSOP-16)                                     (20  LD TSSOP-20)

                      TOP VIEW                                             TOP VIEW

     C1+          1             16     VCC                     NC     1              20    NC

     V+           2             15     GND                     C1+    2              19    VCC

     C1-          3             14     T1OUT                   V+     3              18    GND

     C2+          4             13     R1IN                    C1-    4              17    T1OUT

     C2-          5             12     R1OUT                   C2+    5              16    R1IN

     V-           6             11     T1IN                    C2-    6              15    R1OUT

     T2OUT        7             10     T2IN                    V-     7              14    T1IN

     R2IN         8             9      R2OUT                   T2OUT  8              13    T2IN

                                                               R2IN   9              12    R2OUT

                                                               NC     10             11    NC

FN4910 Rev 22.00                                                                           Page 6 of  33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,     ICL3232E, ICL3241E,  ICL3243E

Pin  Configurations               (Continued)

                      ICL3241E                                                              ICL3243E

          (28 LD SOIC, SSOP,      TSSOP)                                      (28 LD        SOIC, SSOP,  TSSOP)

                      TOP VIEW                                                              TOP VIEW

          C2+     1               28  C1+                                     C2+       1                28  C1+

          C2-     2               27  V+                                      C2-       2                27  V+

          V-      3               26  VCC                                           V-  3                26  VCC

          R1IN    4               25  GND                                     R1IN      4                25  GND

          R2IN    5               24  C1-                                     R2IN      5                24  C1-

          R3IN    6               23  EN                                      R3IN      6                23  FORCEON

          R4IN    7               22  SHDN                                    R4IN      7                22  FORCEOFF

          R5IN    8               21  R1OUTB                                  R5IN      8                21  INVALID

          T1OUT   9               20  R2OUTB                                  T1OUT     9                20  R2OUTB

          T2OUT   10              19  R1OUT                                   T2OUT     10               19  R1OUT

          T3OUT   11              18  R2OUT                                   T3OUT     11               18  R2OUT

          T3IN    12              17  R3OUT                                   T3IN      12               17  R3OUT

          T2IN    13              16  R4OUT                                   T2IN      13               16  R4OUT

          T1IN    14              15  R5OUT                                   T1IN      14               15  R5OUT

Pin Descriptions

PIN                                                    FUNCTION

VCC       System power supply input (3.0V to 5.5V).

V+        Internally generated positive transmitter supply (+5.5V).

V-        Internally generated negative transmitter supply (-5.5V).

GND       Ground connection.

C1+       External capacitor (voltage doubler) is connected to this lead.

C1-       External capacitor (voltage doubler) is connected to this lead.

C2+       External capacitor (voltage inverter) is connected to this lead.

C2-       External capacitor (voltage inverter) is connected to this lead.

TIN       TTL/CMOS compatible transmitter Inputs.

TOUT      15kV ESD Protected, RS-232 level (nominally 5.5V) transmitter outputs.

RIN       15kV ESD Protected, RS-232 compatible receiver inputs.

ROUT      TTL/CMOS level receiver outputs.

ROUTB     TTL/CMOS level, noninverting, always enabled receiver outputs.

INVALID   Active low output that indicates if no valid RS-232 levels are present on any receiver input.

EN        Active low receiver enable control; doesn’t disable ROUTB outputs.

SHDN      Active low input to shut down transmitters and on-board power supply, to place device in low power mode.

FORCEOFF  Active low to shut down transmitters and on-chip power supply. This overrides any automatic circuitry and

          FORCEON (see Table 2).

FORCEON   Active high input to override automatic power-down circuitry thereby keeping transmitters active (FORCEOFF   must

          be high).

FN4910 Rev 22.00                                                                                             Page 7 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,    ICL3232E,  ICL3241E, ICL3243E

Ordering Information

                                                                TEMP

                  PART NUMBER               PART                RANGE                                PKG.

                       (Note 3)             MARKING             (°C)                PACKAGE          DWG. #

ICL3221ECA                                  ICL 3221ECA         0 to +70    16  Ld  SSOP             M16.209

ICL3221ECA-T (Note 1)                       ICL 3221ECA         0 to +70    16  Ld  SSOP             M16.209

ICL3221ECAZ (Note 2)                        ICL32 21ECAZ        0 to +70    16  Ld  SSOP (Pb-free)   M16.209

ICL3221ECAZ-T (Notes 1, 2)                  ICL32 21ECAZ        0 to +70    16  Ld  SSOP (Pb-free)   M16.209

ICL3221ECAZA (Note 2)                       ICL32 21ECAZ        0 to +70    16  Ld  SSOP (Pb-free)   M16.209

ICL3221ECAZA-T (Notes 1, 2)                 ICL32 21ECAZ        0 to +70    16  Ld  SSOP (Pb-free)   M16.209

ICL3221ECV                                  3221 ECV            0 to +70    16  Ld  TSSOP            M16.173

ICL3221ECVZ (Note 2)                        3221 ECVZ           0 to +70    16  Ld  TSSOP (Pb-free)  M16.173

ICL3221ECVZ-T (Notes 1, 2)                  3221 ECVZ           0 to +70    16  Ld  TSSOP (Pb-free)  M16.173

ICL3221EIA                                  ICL 3221EIA         -40 to +85  16  Ld  SSOP             M16.209

ICL3221EIA-T (Note 1)                       ICL 3221EIA         -40 to +85  16  Ld  SSOP             M16.209

ICL3221EIAZ (Note 2)                        ICL32 21EIAZ        -40 to +85  16  Ld  SSOP (Pb-free)   M16.209

ICL3221EIAZ-T (Notes 1, 2)                  ICL32 21EIAZ        -40 to +85  16  Ld  SSOP (Pb-free)   M16.209

ICL3221EIVZ (Note 2)                        3221 EIVZ           -40 to +85  16  Ld  TSSOP (Pb-free)  M16.173

ICL3221EIVZ-T (Notes 1, 2)                  3221 EIVZ           -40 to +85  16  Ld  TSSOP (Pb-free)  M16.173

ICL3222ECA-T (Note 1)                       ICL 3222ECA         0 to +70    20  Ld  SSOP             M20.209

ICL3222ECAZ (Note 2)                        ICL32 22ECAZ        0 to +70    20  Ld  SSOP (Pb-free)   M20.209

ICL3222ECAZ-T (Notes 1, 2)                  ICL32 22ECAZ        0 to +70    20  Ld  SSOP (Pb-free)   M20.209

ICL3222ECP                                  ICL3222ECP          0 to +70    18  Ld  PDIP             E18.3

ICL3222ECV-T (Note 1)                       ICL 3222ECV         0 to +70    20  Ld  TSSOP            M20.173

ICL3222ECVZ (Note 2)                        ICL32 22ECVZ        0 to +70    20  Ld  TSSOP (Pb-free)  M20.173

ICL3222ECVZ-T (Notes 1, 2)                  ICL32 22ECVZ        0 to +70    20  Ld  TSSOP (Pb-free)  M20.173

ICL3222EIAZ (Note 2)                        ICL32 22EIAZ        -40 to +85  20  Ld  SSOP (Pb-free)   M20.209

ICL3222EIAZ-T (Notes 1, 2)                  ICL32 22EIAZ        -40 to +85  20  Ld  SSOP (Pb-free)   M20.209

ICL3222EIB                                  ICL3222EIB          -40 to +85  18  Ld  SOIC             M18.3

ICL3222EIB-T (Note 1)                       ICL3222EIB          -40 to +85  18  Ld  SOIC             M18.3

ICL3222EIBZ (Note 2)                        3222EIBZ            -40 to +85  18  Ld  SOIC (Pb-free)   M18.3

ICL3222EIBZ-T (Notes 1, 2)                  3222EIBZ            -40 to +85  18  Ld  SOIC (Pb-free)   M18.3

ICL3222EIV                                  ICL 3222EIV         -40 to +85  20  Ld  TSSOP            M20.173

ICL3222EIV-T (Note 1)                       ICL 3222EIV         -40 to +85  20  Ld  TSSOP            M20.173

ICL3222EIVZ (Note 2)                        ICL32 22EIVZ        -40 to +85  20  Ld  TSSOP (Pb-free)  M20.173

ICL3222EIVZ-T (Notes 1, 2)                  ICL32 22EIVZ        -40 to +85  20  Ld  TSSOP (Pb-free)  M20.173

ICL3223ECA                                  ICL 3223ECA         0 to +70    20  Ld  SSOP             M20.209

ICL3223ECA-T (Note 1)                       ICL 3223ECA         0 to +70    20  Ld  SSOP             M20.209

ICL3223ECAZ (Note 2)                        ICL32 23ECAZ        0 to +70    20  Ld  SSOP (Pb-free)   M20.209

ICL3223ECAZ-T (Notes 1, 2)                  ICL32 23ECAZ        0 to +70    20  Ld  SSOP (Pb-free)   M20.209

ICL3223ECV                                  ICL 3223ECV         0 to +70    20  Ld  TSSOP            M20.173

ICL3223ECVZ (Note 2)                        ICL32 23ECVZ        0 to +70    20  Ld  TSSOP (Pb-free)  M20.173

ICL3223ECVZ-T (Notes 1, 2)                  ICL32 23ECVZ        0 to +70    20  Ld  TSSOP (Pb-free)  M20.173

FN4910 Rev 22.00                                                                             Page    8 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,    ICL3232E, ICL3241E, ICL3243E

Ordering Information                        (Continued)

                                                                   TEMP

                  PART NUMBER                            PART      RANGE                                 PKG.

                       (Note 3)                          MARKING   (°C)                 PACKAGE          DWG. #

ICL3223EIAZ (Note 2)                              ICL32 23EIAZ     -40 to +85   20  Ld  SSOP (Pb-free)   M20.209

ICL3223EIAZ-T (Notes 1, 2)                        ICL32 23EIAZ     -40 to +85   20  Ld  SSOP (Pb-free)   M20.209

ICL3223EIV                                        ICL 3223EIV      -40 to +85   20  Ld  TSSOP            M20.173

ICL3223EIVZ (Note 2)                              ICL32 23EIVZ     -40 to +85   20  Ld  TSSOP (Pb-free)  M20.173

ICL3223EIVZ-T (Notes 1, 2)                        ICL32 23EIVZ     -40 to +85   20  Ld  TSSOP (Pb-free)  M20.173

ICL3232ECAZ (Note 2)                              3232 ECAZ        0 to +70     16  Ld  SSOP (Pb-free)   M16.209

ICL3232ECAZ-T (Notes 1, 2)                        3232 ECAZ        0 to +70     16  Ld  SSOP (Pb-free)   M16.209

ICL3232ECBZ (Note 2)                              3232ECBZ         0 to +70     16  Ld  SOIC (Pb-free)   M16.3

ICL3232ECBZ-T (Notes 1, 2)                        3232ECBZ         0 to +70     16  Ld  SOIC (Pb-free)   M16.3

ICL3232ECBNZ (Note 2)                             3232ECBNZ        0 to +70     16  Ld  SOIC (Pb-free)   M16.15

ICL3232ECBNZ-T (Notes 1, 2)                       3232ECBNZ        0 to +70     16  Ld  SOIC (Pb-free)   M16.15

ICL3232ECV-16Z (Note 2)                           3232E CV-16Z     0 to +70     16  Ld  TSSOP (Pb-free)  M16.173

ICL3232ECV-16Z-T (Notes 1, 2)                     3232E CV-16Z     0 to +70     16  Ld  TSSOP (Pb-free)  M16.173

ICL3232ECV-20Z (Note 2)                           ICL3232 ECV-20Z  0 to +70     20  Ld  TSSOP (Pb-free)  M20.173

ICL3232ECV-20Z-T (Notes 1, 2)                     ICL3232 ECV-20Z  0 to +70     20  Ld  TSSOP (Pb-free)  M20.173

ICL3232EFV-16Z (Note 2)                           3232E FV-16Z     -40 to +125  16  Ld  TSSOP (Pb-free)  M16.173

ICL3232EFV-16Z-T (Notes 1, 2)                     3232E FV-16Z     -40 to +125  16  Ld  TSSOP (Pb-free)  M16.173

ICL3232EIAZ (Note 2)                              3232 EIAZ        -40 to +85   16  Ld  SSOP (Pb-free)   M16.209

ICL3232EIAZ-T (Notes 1, 2)                        3232 EIAZ        -40 to +85   16  Ld  SSOP (Pb-free)   M16.209

ICL3232EIBZ (Note 2)                              3232EIBZ         -40 to +85   16  Ld  SOIC (Pb-free)   M16.3

ICL3232EIBZ-T (Notes 1, 2)                        3232EIBZ         -40 to +85   16  Ld  SOIC (Pb-free)   M16.3

ICL3232EIBNZ (Note 2)                             3232EIBNZ        -40 to +85   16  Ld  SOIC (Pb-free)   M16.15

ICL3232EIBNZ-T (Notes 1, 2)                       3232EIBNZ        -40 to +85   16  Ld  SOIC (Pb-free)   M16.15

ICL3232EIV-16Z (Note 2)                           3232E IV-16Z     -40 to +85   16  Ld  TSSOP (Pb-free)  M16.173

ICL3232EIV-16Z-T (Notes 1, 2)                     3232E IV-16Z     -40 to +85   16  Ld  TSSOP (Pb-free)  M16.173

ICL3232EIV-20Z (Note 2)                           ICL3232 EIV-20Z  -40 to +85   20  Ld  TSSOP (Pb-free)  M20.173

ICL3232EIV-20Z-T (Notes 1, 2)                     ICL3232 EIV-20Z  -40 to +85   20  Ld  TSSOP (Pb-free)  M20.173

ICL3241ECAZ (Note 2)                              ICL3241 ECAZ     0 to +70     28  Ld  SSOP (Pb-free)   M28.209

ICL3241ECAZ-T (Notes 1, 2)                        ICL3241 ECAZ     0 to +70     28  Ld  SSOP (Pb-free)   M28.209

ICL3241ECBZ (Note 2) (No longer available,        ICL3241ECBZ      0 to +70     28  Ld  SOIC (Pb-free)   M28.3

recommended replacement: ICL3241EIVZ)

ICL3241ECBZ-T (Notes 1, 2) (No longer available,  ICL3241ECBZ      0 to +70     28  Ld  SOIC (Pb-free)   M28.3

recommended replacement: ICL3241EIVZ)

ICL3241ECVZ (Note 2)                              ICL3241 ECVZ     0 to +70     28  Ld  TSSOP (Pb-free)  M28.173

ICL3241EIAZ (Note 2)                              ICL3241 EIAZ     -40 to +85   28  Ld  SSOP (Pb-free)   M28.209

ICL3241EIAZ-T (Notes 1, 2)                        ICL3241 EIAZ     -40 to +85   28  Ld  SSOP (Pb-free)   M28.209

ICL3241EIBZ (Note 2) (No longer available,        ICL3241EIBZ      -40 to +85   28  Ld  SOIC (Pb-free)   M28.3

recommended replacement: ICL3241EIVZ)

ICL3241EIBZ-T (Notes 1, 2) (No longer available,  ICL3241EIBZ      -40 to +85   28  Ld  SOIC (Pb-free)   M28.3

recommended replacement: ICL3241EIVZ)

FN4910 Rev 22.00                                                                                 Page    9 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,   ICL3232E, ICL3241E, ICL3243E

Ordering Information            (Continued)

                                                                             TEMP

                  PART NUMBER                                 PART     RANGE                                             PKG.

                      (Note 3)                                MARKING        (°C)  PACKAGE                               DWG. #

ICL3241EIVZ (Note 2)            ICL3241 EIVZ                           -40 to +85  28 Ld TSSOP (Pb-free)                 M28.173

ICL3241EIVZ-T (Notes 1, 2)      ICL3241 EIVZ                           -40 to +85  28 Ld TSSOP (Pb-free)                 M28.173

ICL3243ECAZ (Note 2)            ICL32 43ECAZ                           0 to +70    28 Ld SSOP (Pb-free)                  M28.209

ICL3243ECAZ-T (Notes 1, 2)      ICL32 43ECAZ                           0 to +70    28 Ld SSOP (Pb-free)                  M28.209

ICL3243ECBZ (Note 2)            ICL3243ECBZ                            0 to +70    28 Ld SOIC (Pb-free)                  M28.3

ICL3243ECBZ-T (Notes 1, 2)      ICL3243ECBZ                            0 to +70    28 Ld SOIC (Pb-free)                  M28.3

ICL3243ECVZ (Note 2)            ICL3243 ECVZ                           0 to +70    28 Ld TSSOP (Pb-free)                 M28.173

ICL3243ECVZ-T (Notes 1, 2)      ICL3243 ECVZ                           0 to +70    28 Ld TSSOP (Pb-free)                 M28.173

ICL3243EIAZ (Note 2)            ICL32 43EIAZ                           -40 to +85  28 Ld SSOP (Pb-free)                  M28.209

ICL3243EIAZ-T (Notes 1, 2)      ICL32 43EIAZ                           -40 to +85  28 Ld SSOP (Pb-free)                  M28.209

ICL3243EIVZ (Note 2)            ICL3243 EIVZ                           -40 to +85  28 Ld TSSOP (Pb-free)                 M28.173

ICL3243EIVZ-T (Notes 1, 2)      ICL3243 EIVZ                           -40 to +85  28 Ld TSSOP (Pb-free)                 M28.173

NOTES:

1. Please refer to TB347 for details on reel specifications.

2. These Intersil Pb-free plastic packaged products employ special Pb-free material sets, molding compounds/die attach

materials, and 100% matte tin plate plus anneal (e3 termination finish, which is RoHS compliant and compatible with both

SnPb and Pb-free soldering operations). Intersil Pb-free products are MSL classified at Pb-free peak reflow temperatures that

meet or exceed the Pb-free requirements of IPC/JEDEC J STD-020.

3. For Moisture Sensitivity Level (MSL), please see device information page for ICL3221E, ICL3222E, ICL3223E, ICL3232E,

ICL3241E, ICL3243E. For more information on MSL please see techbrief TB363.

FN4910 Rev 22.00                                                                   Page 10 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,  ICL3232E, ICL3241E, ICL3243E

Table of Contents

Typical Operating Circuits  ...................................                                                       .  .  .  .  ...................    .  2

Pin Configurations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                  .  .  .  .  ...................    .  6

Pin Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                .  .  .  .  ...................    .  7

Ordering Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                    .  .  .  .  ...................    .  8

Absolute Maximum Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                          .  .  .  .  ...................    12

Thermal Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                     .  .  .  .  ...................    12

Recommended Operating Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . .                                .  .  .  .  ...................    12

Electrical Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                   .  .  .  .  ...................    12

Detailed Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                  .  .  .  .  ...................    14

Charge-Pump. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                    .  .  .  .  ..................     14

Transmitters  ................         ................                    ............                               .  .  .  .  ..................     14

Receivers  ..............................................                                                             .  .  .  .  ..................     14

Low Power Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                     .  .  .  .  ...................    15

Pin Compatible Replacements for 5V Devices . . . . . . . . . . . . . . . . . . . . . .                                .  .  .  .  ..................     15

Power-Down Functionality (Except ICL3232E) . . . . . . . . . . . . . . . . . . .                                      .  .  .  .  ...................    15

Software Controlled (Manual) Power-Down . . . . . . . . . . . . . . . . . . . . . . .                                 .  .  .  .  ..................     15

Automatic Power-Down (ICL3221E, ICL3223E, ICL3243E Only) . . . . . . . . .                                            .  .  .  .  ..................        17

Receiver ENABLE Control (ICL3221E, ICL3222E, ICL3223E, ICL3241E Only)                                                 .  .  .  .  ..................     18

Capacitor Selection   ........................................                                                        .  .  .  .  ...................    18

Power Supply Decoupling. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                        .  .  .  .  ...................    18

Operation Down to 2.7V . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                      .  .  .  .  ...................    18

Transmitter Outputs when Exiting Power-Down . . . . . . . . . . . . . . . . . .                                       .  .  .  .  ...................    18

Mouse Driveability . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                  .  .  .  .  ...................    18

High Data Rates . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                 .  .  .  .  ...................    19

Interconnection with 3V and 5V Logic . . . . . . . . . . . . . . . . . . . . . . . . . .                              .  .  .  .  ...................    19

±15kV ESD Protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                      .  .  .  .  ...................    20

Human Body Model (HBM) Testing . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                              .  .  .  .  ..................     20

IEC61000-4-2 Testing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                      .  .  .  .  ..................     20

Typical  Performance  Curves   VCC  =  3.3V,  TA  =  +25°C. .  .  .  .  .  .  .  .  .  .  .  .  .  .  .   .  .  .  .  .  .  .  .  .....................  . 20

Die Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                 .  .  .  .  ...................    21

Revision History . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                .  .  .  .  ...................    22

About Intersil . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .              .  .  .  .  ...................    22

Package Outline Drawing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                       .  .  .  .  ...................    23

FN4910 Rev 22.00                                                                                                                  Page 11 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,                                            ICL3232E, ICL3241E, ICL3243E

Absolute Maximum Ratings                                                                                            Thermal Information

VCC to GND . . . . . . . . . . . . . . . . . . . . . . . . . .                                      -0.3V to 6V     Thermal Resistance (Typical, Note 4)                          ΘJA (°C/W)

V+ to GND          ..........................                                                       -0.3V to 7V     18 Ld PDIP Package* . . . . . . . . . . . . . . . . .            80

V- to GND . . . . . . . . . . . . . . . . . . . . . . . . . .                                    +0.3V to -7V       16 Ld Wide SOIC Package . . . . . . . . . . . . . .              100

V+ to V- . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14V                                    16     Ld Narrow SOIC Package  .  ........      ...              115

Input Voltages                                                                                                      18 Ld SOIC Package . . . . . . . . . . . . . . . . . .           75

TIN,   FORCEOFF,               FORCEON,                EN,      SHDN           .  .  .  ...         -0.3V to 6V     28 Ld SOIC Package . . . . . . . . . . . . . . . . . .           75

RIN    .  .  .  .  .  .  .  .  ...      .  .  .  .  .  .  .  .  .  ..    .  .  .  .  .  .  .  .  .  .  ..  .  ±25V  16 Ld SSOP Package. . . . . . . . . . . . . . . . . .            135

Output Voltages                                                                                                     20 Ld SSOP Package. . . . . . . . . . . . . . . . . .            122

TOUT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                                       ±13.2V   16 Ld TSSOP Package . . . . . . . . . . . . . . . . .            145

ROUT, INVALID                  . . . . . . . . . . . . . . . . . -0.3V to VCC +0.3V                                 20 Ld TSSOP Package . . . . . . . . . . . . . . . . .            140
Short Circuit Duration
                                                                                                                    28 Ld SSOP and TSSOP Packages. . . . . . . . .                   100
TOUT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Continuous
ESD Rating . . . . . . . . . . . . . . . . . .                              See Specification Table                 Maximum Junction Temperature (Plastic Package)                .  +150°C

                                                                                                                    Maximum Storage Temperature Range          ...  -65°C to +150°C

Recommended Operating Conditions                                                                                    Pb-Free Reflow Profile . . . . . . . . . . . . . . . . . .see link below

                                                                                                                    http://www.intersil.com/pbfree/Pb-FreeReflow.asp

Temperature Range

ICL32xxECX               .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  0°C      to  +70°C

ICL32xxEFX               .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  . -40°C        to  +125°C

ICL32xxEIX. . . . . . . . . . . . . . . . . . . . . . . -40°C to +85°C

Supply Voltage (VCC)                    ....................                                        3.3V or 5V

Rx Input Voltage               .....................                                          -15V to +15V

CAUTION: Do not operate at or near the maximum ratings listed for extended periods of time. Exposure to such conditions may adversely impact

product reliability and result in failures not covered by warranty.

NOTE:

4. JA is measured with the component mounted on a low effective thermal conductivity test board in free air. See Tech Brief
TB379 for details.

Electrical Specifications                                          Test Conditions: VCC = 3V to 5.5V, C1 - C4 = 0.1µF; Unless Otherwise Specified.

                                                                   Typicals are at TA = +25°C. Boldface limits apply over the operating temperature
                                                                   range.

                                                                                                                               TEMP  MIN                            MAX

       PARAMETER                                                                     TEST CONDITIONS                           (°C)  (Note 6)         TYP        (Note 6)            UNITS

DC CHARACTERISTICS

Supply Current, Automatic                              All RIN Open, FORCEON = GND, FORCEOFF = VCC                             25    -                    1.0               10       µA

Power-Down                                             (ICL3221E, ICL3223E, ICL3243E Only)

Supply Current,                                        FORCEOFF = SHDN = GND (Except ICL3232E)                                 25    -                    1.0               10       µA

Power-Down

Supply Current,                                        All Outputs Unloaded,                            VCC = 3.0V, ICL3241,   25    -                    0.3               1.0      mA

Automatic Power-Down                                   FORCEON = FORCEOFF                               ICL3243

Disabled                                               = SHDN = VCC                                     VCC = 3.0V, ICL3223    25    -                    0.7               3.0      mA

                                                                                                        VCC = 3.15V, ICL3221,  25    -                    0.3               1.0      mA

                                                                                                        ICL3222, ICL3223,

                                                                                                        ICL3232

LOGIC AND TRANSMITTER INPUTS AND RECEIVER OUTPUTS

Input Logic Threshold Low                              TIN, FORCEON, FORCEOFF, EN, SHDN                                        Full  -                    -                 0.8      V

Input Logic Threshold High                             TIN, FORCEON,                                    VCC = 3.3V             Full  2.0                  -                 -        V

                                                       FORCEOFF, EN, SHDN                               VCC = 5.0V             Full  2.4                  -                 -        V

Input Leakage Current                                  TIN, FORCEON,                                    All but ICL3232EF      Full  -                0.01                 1.0     µA

                                                       FORCEOFF, EN, SHDN                               ICL3232EF              Full  -                0.01                 10      µA

Output Leakage Current                                 FORCEOFF = GND or EN = VCC                                              Full  -                0.05                 10      µA

(Except ICL3232E)

Output Voltage Low                                     IOUT = 1.6mA                                                            Full  -                    -                 0.4      V

Output Voltage High                                    IOUT = -1.0mA                                    All but ICL3232EF      Full  VCC - 0.6        VCC - 0.1             -        V

                                                                                                        ICL3232EF              Full  VCC - 0.9        VCC - 0.1             -        V

FN4910 Rev 22.00                                                                                                                                                 Page 12 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,     ICL3232E, ICL3241E, ICL3243E

Electrical Specifications         Test Conditions: VCC = 3V to 5.5V, C1 - C4 = 0.1µF; Unless Otherwise Specified.

                                  Typicals are at TA = +25°C. Boldface limits apply over the operating temperature
                                  range.   (Continued)

                                                                                                   TEMP  MIN              MAX

       PARAMETER                          TEST CONDITIONS                                          (°C)  (Note 6)   TYP   (Note 6)  UNITS

AUTOMATIC POWER-DOWN (ICL3221E, ICL3223E, ICL3243E Only, FORCEON = GND, FORCEOFF = VCC)

Receiver Input Thresholds   ICL32xxE Powers Up (see Figure 6)                                      Full  -2.7       -     2.7            V

to Enable Transmitters

Receiver Input Thresholds   ICL32xxE Powers Down (see Figure 6)                                    Full  -0.3       -     0.3            V

to Disable Transmitters

INVALID Output Voltage      IOUT = 1.6mA                                                           Full  -          -     0.4            V

Low

INVALID Output Voltage      IOUT = -1.0mA                                                          Full  VCC - 0.6  -     -              V

High

Receiver Threshold to                                                                              25    -          100   -         µs

Transmitters Enabled Delay

(tWU)

Receiver Positive or                                                                               25    -          1     -         µs

Negative Threshold to

INVALID High Delay

(tINVH)

Receiver Positive or                                                                               25    -          30    -         µs

Negative Threshold to

INVALID Low Delay (tINVL)

RECEIVER INPUTS

Input Voltage Range                                                                                25    -25        -     25             V

Input Threshold Low         VCC = 3.3V                                                             25    0.6        1.2   -              V

                            VCC = 5.0V                                                             25    0.8        1.5   -              V

Input Threshold High        VCC = 3.3V                                                             25    -          1.5   2.4            V

                            VCC = 5.0V                                                             25    -          1.8   2.4            V

Input Hysteresis                                                                                   25    -          0.5   -              V

Input Resistance                                                                                   25    3          5     7         kΩ

TRANSMITTER OUTPUTS

Output Voltage Swing        All Transmitter Outputs Loaded with 3kΩ to Ground                      Full  5.0       5.4  -              V

Output Resistance           VCC = V+ = V- = 0V, Transmitter Output = 2V                           Full  300        10M   -              Ω

Output Short-Circuit                                                                               Full  -          35   60       mA

Current

Output Leakage Current      VOUT =12V, VCC = 0V or 3V to 5.5V,                                   Full  -          -     25       µA

                            Automatic Power-Down or

                            FORCEOFF = SHDN = GND

MOUSE DRIVEABILITY (ICL324XE Only)

Transmitter Output Voltage  T1IN  3=kΩT2tIoNG=NGDN, TD1,OTU3TINan=dVTC2CO,UTT3LOoUaTdLeodawdietdh  Full  5         -     -              V

(see Figure 9)              with

                            2.5mA Each

TIMING CHARACTERISTICS

Maximum Data Rate           RL = 3kΩ, CL = 1000pF, One Transmitter                                 Full  250        500   -         kbps

                            Switching

Receiver Propagation Delay  Receiver Input to  tPHL                                                25    -          0.15  -         µs

                            Receiver Output,   tPLH                                                25    -          0.15  -         µs

                            CL = 150pF

Receiver Output Enable      Normal Operation (Except ICL3232E)                                     25    -          200   -              ns

Time

FN4910 Rev 22.00                                                                                                          Page 13 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,  ICL3232E, ICL3241E, ICL3243E

Electrical Specifications      Test Conditions: VCC = 3V to 5.5V, C1 - C4 = 0.1µF; Unless Otherwise Specified.

                               Typicals are at TA = +25°C. Boldface limits apply over the operating temperature
                               range.      (Continued)

                                                                             TEMP  MIN            MAX

      PARAMETER                            TEST CONDITIONS                   (°C)  (Note 6)  TYP  (Note 6)          UNITS

Receiver Output Disable      Normal Operation (Except ICL3232E)              25    -         200                -              ns

Time

Transmitter Skew             tPHL to tPLH (Note 5)                           25    -         100                -              ns

Receiver Skew                tPHL to tPLH                                    25    -         50                 -              ns

Transition Region Slew Rate  VCC = 3.3V,               CL = 150pF to 2500pF  25    4         -                  30             V/µs
                             RL = 3kΩto 7kΩ
                             Measured from 3V to       CL = 150pF to 1000pF  25    6         -                  30             V/µs

                             -3V or -3V to 3V

ESD PERFORMANCE

RS-232 Pins (TOUT, RIN)      Human Body Model                                25    -         15                -              kV

                             IEC61000-4-2 Contact Discharge                  25    -         8                 -              kV

                             IEC61000-4-2 Air Gap Discharge                  25    -         15                -              kV

All Other Pins               Human Body Model                                25    -         2                 -              kV

NOTES:

5. Transmitter skew is measured at the transmitter zero crossing points.

6. Parameters with MIN and/or MAX limits are 100% tested at +25°C, unless otherwise specified. Temperature limits established

by characterization and are not production tested.

Detailed Description                                             Except for the ICL3232E, all transmitter outputs

ICL32xxE interface ICs operate from a single +3V to              disable and assume a high impedance state when the

+5.5V supply, guarantee a 250kbps minimum data                   device enters the power-down mode (see Table 2).

rate, require only four small external 0.1µF capacitors,         These outputs may be driven to ±12V when disabled.

feature low power consumption, and meet all ElA                  All devices guarantee a 250kbps data rate for full load

RS-232C and V.28 specifications. The circuit is divided          conditions (3kΩ and 1000pF), VCC  3.0V, with one

into three sections: charge pump, transmitters and               transmitter operating at full speed. Under more typical

receivers.                                                       conditions of VCC  3.3V, RL = 3kΩ, and CL = 250pF,

Charge-Pump                                                      one transmitter easily operates at 900kbps.

Intersil’s new ICL32xxE family utilizes regulated on-            Transmitter inputs float if left unconnected, and may

chip dual charge pumps as voltage doublers, and                  cause ICC increases. Connect unused inputs to GND for
                                                                 the best performance.
voltage inverters to generate ±5.5V transmitter

supplies from a VCC supply as low as 3.0V. This allows           Receivers
these devices to maintain RS-232 compliant output
                                                                 All the ICL32xxE devices contain standard inverting
levels over the ±10% tolerance range of 3.3V powered
                                                                 receivers that three-state (except for the ICL3232E)
systems. The efficient on-chip power supplies require
                                                                 via the EN or FORCEOFF control lines. Additionally, the
only four small, external 0.1µF capacitors for the
                                                                 two ICL324XE products include noninverting
voltage doubler and inverter functions at VCC = 3.3V.
See “Capacitor Selection” on page 18 and Table 3 on              (monitor) receivers (denoted by the ROUTB label)

page 18 for capacitor recommendations for other                  that are always active, regardless of the state of any

operating conditions. The charge pumps operate                   control lines. All the receivers convert RS-232 signals

discontinuously (i.e., they turn off as soon as the V+           to CMOS output levels and accept inputs up to ±25V

and V- supplies are pumped up to the nominal values),            while presenting the required 3kΩ to 7kΩ input

resulting in significant power savings.                          impedance (see Figure 1) even if the power is off

                                                                 (VCC = 0V). The receivers’ Schmitt trigger input stage

Transmitters                                                     uses hysteresis to increase noise immunity and

The transmitters are proprietary, low dropout, inverting         decrease errors due to slow input signal transitions.

drivers that translate TTL/CMOS inputs to EIA/TIA-232            The ICL3221E, ICL3222E, ICL3223E, ICL3241E

output levels. Coupled with the on-chip ±5.5V                    inverting receivers disable only when EN is driven high.

supplies, these transmitters deliver true RS-232 levels          ICL3243E receivers disable during forced (manual)

over a wide range of single supply system voltages.              power-down, but not during automatic power-down

                                                                 (see Table 2).

FN4910 Rev 22.00                                                                                  Page 14 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,    ICL3232E, ICL3241E, ICL3243E

ICL3241E and ICL3243E monitor receivers remain              Power-Down Functionality

active even during manual power-down and forced             (Except ICL3232E)

receiver disable, making them extremely useful for

Ring Indicator monitoring. Standard receivers driving       The already low current requirement drops

powered down peripherals must be disabled to                significantly when the device enters power-down

prevent current flow through the peripheral’s               mode. In power-down, supply current drops to 1µA,

protection diodes (see Figures 2 and 3). This renders       because the on-chip charge pump turns off (V+

them useless for wake up functions, but the                 collapses to VCC, V- collapses to GND), and the

corresponding monitor receiver can be dedicated to          transmitter outputs three-state. Inverting receiver

this task as shown in Figure 3.                             outputs may or may not disable in power-down; refer

                VCC                                         to Table 2 for details. This micro-power mode makes

                                                            these devices ideal for battery powered and portable

          RXIN                   RXOUT                      applications.

-25V  VRIN  +25V     5k       GND  VROUT  VCC          Software Controlled (Manual) Power-Down

          GND                                               Most devices in the ICL32xxE family provide pins that

FIGURE 1. INVERTING RECEIVER CONNECTIONS                    allow the user to force the IC into the low power,

                                                            standby state.

Low Power Operation                                         On the ICL3222E and ICL3241E, the power-down

These 3V devices require a nominal supply current of        control is via a simple shutdown (SHDN) pin. Driving

0.3mA, even at VCC = 5.5V, during normal operation          this pin high enables normal operation, while driving it

(not in power-down mode). This is considerably less         low forces the IC into its power-down state. Connect

than the 5mA to 11mA current required by comparable         SHDN to VCC if the power-down function isn’t needed.
                                                            Note that all the receiver outputs remain enabled
5V RS-232 devices, allowing users to reduce system
                                                            during shutdown (see Table 2). For the lowest power
power simply by switching to this new family.
                                                            consumption during power-down, the receivers should
Pin Compatible Replacements for 5V
                                                            also be disabled by driving the EN input high (see next

Devices                                                     section, and Figures 2 and 3).

The ICL3221E, ICL3222E, ICL3232E are pin compatible         The ICL3221E, ICL3223E, and ICL3243E utilize a two

with existing 5V RS-232 transceivers - See the              pin approach where the FORCEON and FORCEOFF

“Features” section on page 1 for details.                   inputs determine the IC’s mode. For always enabled

This pin compatibility coupled with the low ICC and         operation, FORCEON and FORCEOFF are both strapped

wide operating supply range, make the ICL32xxE              high. To switch between active and power-down

potential lower power, higher performance drop-in           modes, under logic or software control, only the

replacements for existing 5V applications. As long as       FORCEOFF input need be driven. The FORCEON state

the 5V RS-232 output swings are acceptable, and            isn’t critical, as FORCEOFF dominates over FORCEON.

transmitter input pull-up resistors aren’t required, the    Nevertheless, if strictly manual control over power-

IICL32xxE should work in most 5V applications.              down is desired, the user must strap FORCEON high to

When replacing a device in an existing 5V application,      disable the automatic power-down circuitry. ICL3243E

it is acceptable to terminate C3 to VCC as shown on         inverting (standard) receiver outputs also disable when

the “Typical Operating Circuits” on page 2.                 the device is in manual power-down, thereby

Nevertheless, terminate C3 to GND if possible, as           eliminating the possible current path through a

slightly better performance results from this               shutdown peripheral’s input protection diode (see

configuration.                                              Figures 2 and 3).

                            TABLE 2. POWER-DOWN AND         ENABLE LOGIC TRUTH TABLE

RS-232

SIGNAL

PRESENT

AT        FORCEOFF                                                    ROUTB

RECEIVER  OR SHDN      FORCEON   EN            TRANSMITTER  RECEIVER  OUTPUTS   INVALID     MODE OF

INPUT?          INPUT  INPUT     INPUT          OUTPUTS     OUTPUTS   (NOTE 7)  OUTPUT      OPERATION

ICL3222E, ICL3241E

N/A             L      N/A       L              High-Z      Active    Active    N/A         Manual Power-Down

N/A             L      N/A       H              High-Z      High-Z    Active    N/A         Manual Power-Down with

                                                                                            Receiver Disabled

N/A             H      N/A       L              Active      Active    Active    N/A         Normal Operation

N/A             H      N/A       H              Active      High-Z    Active    N/A         Normal Operation with

                                                                                            Receiver Disabled

FN4910 Rev 22.00                                                                            Page 15 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,   ICL3232E, ICL3241E, ICL3243E

                    TABLE 2. POWER-DOWN AND ENABLE LOGIC TRUTH TABLE (Continued)

RS-232

SIGNAL

PRESENT

AT        FORCEOFF                                                     ROUTB

RECEIVER  OR SHDN   FORCEON     EN             TRANSMITTER   RECEIVER  OUTPUTS       INVALID          MODE OF

INPUT?    INPUT     INPUT       INPUT           OUTPUTS      OUTPUTS   (NOTE 7)      OUTPUT           OPERATION

ICL3221E, ICL3223E

No        H         H           L                    Active  Active    N/A                L   Normal Operation

No        H         H           H                    Active  High-Z    N/A                L   (Auto Power-Down Disabled)

Yes       H         L           L                    Active  Active    N/A                H   Normal Operation

Yes       H         L           H                    Active  High-Z    N/A                H   (Auto Power-Down Enabled)

No        H         L           L                    High-Z  Active    N/A                L   Power-Down Due to Auto

No        H         L           H                    High-Z  High-Z    N/A                L   Power-Down Logic

Yes       L         X           L                    High-Z  Active    N/A                H   Manual Power-Down

Yes       L         X           H                    High-Z  High-Z    N/A                H   Manual Power-Down

                                                                                              with Receiver Disabled

No        L         X           L                    High-Z  Active    N/A                L   Manual Power-Down

No        L         X           H                    High-Z  High-Z    N/A                L   Manual Power-Down

                                                                                              with Receiver Disabled

ICL3243E

No        H         H           N/A                  Active  Active    Active             L   Normal Operation

                                                                                              (Auto Power-Down Disabled)

Yes       H         L           N/A                  Active  Active    Active             H   Normal Operation

                                                                                              (Auto Power-Down Enabled)

No        H         L           N/A                  High-Z  Active    Active             L   Power-Down Due to Auto

                                                                                              Power-Down Logic

Yes       L         X           N/A                High-Z    High-Z    Active             H   Manual Power-Down

No        L         X           N/A                  High-Z  High-Z    Active             L   Manual Power-Down

NOTE:

7. Applies only to the ICL3241E and ICL3243E.

The INVALID output always indicates whether or not a                                 VCC

valid RS-232 signal is present at any of the receiver                                                 VCC

inputs (see Table 2), giving the user an easy way to

determine when the interface block should power                        VCC                            CURRENT

down. In the case of a disconnected interface cable                                                   FLOW

where all the receiver inputs are floating (but pulled to

GND by the internal receiver pull down resistors), the                                    VOUT = VCC

INVALID logic detects the invalid levels and drives the                          Rx

output low. The power management logic then uses                       POWERED

this indicator to power down the interface block.                      DOWN

Reconnecting the cable restores valid levels at the                    UART

receiver inputs, INVALID switches high, and the power                            Tx

management logic wakes up the interface block.                         GND           SHDN = GND       OLD

INVALID can also be used to indicate the DTR or RING                                                  RS-232 CHIP

INDICATOR signal, as long as the other receiver inputs

are floating, or driven to GND (as in the case of a

powered down driver). Connecting FORCEOFF and                FIGURE 2. POWER DRAIN THROUGH POWERED

FORCEON together disables the automatic power-down                           DOWN PERIPHERAL

feature, enabling them to function as a manual

SHUTDOWN input (see Figure 4).

FN4910 Rev 22.00                                                                                      Page 16 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,         ICL3232E, ICL3241E,    ICL3243E

                         VCC

                                                                       POWER         MASTER POWER-DOWN LINE

               TRANSITION                                    MANAGEMENT

               DETECTOR                                                UNIT                   0.1µF             1MΩ

         TO                           ICL324XE

WAKE-UP

      LOGIC                                                                              FORCEOFF    FORCEON

VCC                                                                                  ICL3221E, ICL3223E, ICL3243E

                  R2OUTB

           RX     VOUT = HI-Z                                FIGURE 5. CIRCUIT TO PREVENT AUTO

POWERED                R2OUT                          R2IN                   POWER-DOWN FOR 100ms AFTER

DOWN                                                                         FORCED POWER-UP

UART       TX              T1IN

                                                      T1OUT  Automatic Power-Down

             FORCEOFF = GND                                  (ICL3221E, ICL3223E, ICL3243E Only)

             OR SHDN = GND, EN = VCC                         Even greater power savings is available by using the

FIGURE 3.  DISABLED RECEIVERS PREVENT               POWER    devices which feature an automatic power-down

           DRAIN                                             function. When no valid RS-232 voltages (see Figure 6)

                                                             are sensed on any receiver input for 30µs, the charge

                                                             pump and transmitters power-down, thereby reducing

                                                             supply current to 1µA. Invalid receiver levels occur

                                                             whenever the driving peripheral’s outputs are shut off

                           FORCEOFF                          (powered down) or when the RS-232 interface cable is

      PWR                                                    disconnected. The ICL32xxE powers back up whenever it

      MGT                  FORCEON                           detects a valid RS-232 voltage level on any receiver

      LOGIC                                                  input. This automatic power-down feature provides

                           INVALID    ICL3221E,              additional system power savings without changes to the

                                      ICL3223E,              existing operating system.

                                      ICL3243E

                                                             2.7V      VALID RS-232 LEVEL - ICL32xxE IS ACTIVE

                  I/O                                                  INDETERMINATE - POWER-DOWN MAY OR

                  UART                                                               MAY NOT OCCUR

CPU                                                          0.3V

                                                                       INVALID LEVEL - POWER-DOWN OCCURS AFTER 30µs

                                                             -0.3V

                                                                       INDETERMINATE - POWER-DOWN MAY OR

                                                                                     MAY NOT OCCUR

FIGURE 4. CONNECTIONS FOR MANUAL                             -2.7V

           POWER-DOWN WHEN NO VALID                                    VALID RS-232 LEVEL - ICL32xxE IS ACTIVE

           RECEIVER SIGNALS ARE PRESENT

With any of the control schemes, the time required to        FIGURE    6. DEFINITION OF VALID RS-232 RECEIVER

exit power-down, and resume transmission is only                             LEVELS

100µs. A mouse, or other application, may need more

time to wake up from shutdown. If automatic                  Automatic power-down operates when the FORCEON

power-down is being utilized, the RS-232 device will         input is low, and the FORCEOFF input is high. Tying

reenter power-down if valid receiver levels aren’t           FORCEON high disables automatic power-down, but

reestablished within 30µs of the ICL32xxE powering up.       manual power-down is always available via the

Figure 5 illustrates a circuit that keeps the ICL32xxE from  overriding FORCEOFF input. Table 2 summarizes the

initiating automatic power-down for 100ms after              automatic power-down functionality.

powering up. This gives the slow-to-wake peripheral

circuit time to reestablish valid RS-232 output levels.

FN4910 Rev 22.00                                                                                     Page 17 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,  ICL3232E, ICL3241E,            ICL3243E

Devices with the automatic power-down feature include         larger nominal value. The capacitor’s equivalent series

an INVALID output signal, which switches low to indicate      resistance (ESR) usually rises at low temperatures and it

that invalid levels have persisted on all of the receiver     influences the amount of ripple on V+ and V-.

inputs for more than 30µs (see Figure 7). INVALID                       TABLE 3.  REQUIRED CAPACITOR      VALUES

switches high 1µs after detecting a valid RS-232 level on

a receiver input. INVALID operates in all modes (forced                 VCC              C1               C2, C3, C4

or automatic power-down, or forced on), so it is also                   (V)              (µF)                (µF)

useful for systems employing manual power-down                3.0 to 3.6                 0.1                 0.1

circuitry. When automatic power-down is utilized,             4.5 to 5.5                 0.047               0.33

INVALID = 0 indicates that the ICL32xxE is in

power-down mode.                                              3.0 to 5.5                 0.1                 0.47

The time to recover from automatic power-down mode is         Power Supply Decoupling

typically 100µs.

                                                              In most circumstances a 0.1µF bypass capacitor is

RECEIVER                                            INVALID   adequate. In applications that are particularly sensitive
                                                    } REGION
       INPUTS                                                 to power supply noise, decouple VCC to ground with a

                                                              capacitor of the same value as the charge-pump

TRANSMITTER                                                   capacitor C1. Connect the bypass capacitor as close as

OUTPUTS                                                       possible to the IC.

INVALID   VCC     tINVL        tINVH                          Operation Down to 2.7V

OUTPUT       0                                                ICL32xxE transmitter outputs meet RS-562 levels

                  AUTOPWDN                     PWR UP         (±3.7V), at full data rate, with VCC as low as 2.7V.

           V+                                                 RS-562 levels typically ensure interoperability with

          VCC                                                 RS-232 devices.

           0                                                  Transmitter Outputs when

           V-                                                 Exiting Power-Down

                                                              Figure 8 shows the response of two transmitter outputs

FIGURE 7.      AUTOMATIC POWER-DOWN AND                       when exiting power-down mode. As they activate, the

           INVALID TIMING DIAGRAMS                            two transmitter outputs properly go to opposite RS-232

Receiver ENABLE Control                                       levels, with no glitching, ringing, nor undesirable

(ICL3221E, ICL3222E, ICL3223E, ICL3241E                       transients. Each transmitter is loaded with 3kΩin parallel

Only)                                                         with 2500pF. Note that the transmitters enable only

                                                              when the magnitude of the supplies exceed

Several devices also feature an EN input to control the       approximately 3V..

receiver outputs. Driving EN high disables all the

inverting (standard) receiver outputs placing them in a       5V/DIV         FORCEOFF

high impedance state. This is useful to eliminate supply                                                           T1

current, due to a receiver output forward biasing the

protection diode, when driving the input of a powered

down (VCC = GND) peripheral (see Figure 2). The enable
input has no effect on transmitter nor monitor (ROUTB)
outputs.
                                                              2V/DIV

Capacitor Selection

The charge pumps require 0.1µF capacitors for 3.3V

operation. For other supply voltages refer to Table 3 for                                                          T2

capacitor values. Do not use values smaller than those                  VCC = +3.3V

listed in Table 3. Increasing the capacitor values (by a                C1 - C4 = 0.1µF

factor of 2) reduces ripple on the transmitter outputs and                               TIME (20µs/DIV)

slightly reduces power consumption. C2, C3, and C4 can        FIGURE 8.      TRANSMITTER OUTPUTS WHEN EXITING
be increased without increasing C1’s value, however, do
not increase C1 without also increasing C2, C3, and C4 to                    POWER-DOWN

maintain the proper ratios (C1 to the other capacitors).      Mouse Driveability

When using minimum required capacitor values, make            The ICL3241E and ICL3243E have been specifically

sure that capacitor values do not degrade excessively         designed to power a serial mouse while operating from

with temperature. If in doubt, use capacitors with a          low voltage supplies. Figure 9 shows the transmitter

FN4910 Rev 22.00                                                                                          Page 18 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,                                            ICL3232E, ICL3241E,            ICL3243E

output voltages under increasing load current. The

on-chip switching regulator ensures the transmitters will                                               5V/DIV

supply at least 5V during worst case conditions (15mA                                                  T1IN

for paralleled V+ transmitters, 7.3mA for single V-

transmitter). The Automatic Power-Down feature does

not work with a mouse, so FORCEOFF and FORCEON

should be connected to VCC.                                                                             T1OUT

                                6

TRANSMITTER OUTPUT VOLTAGE (V)  5

                                4                                                     VOUT+

                                3             VCC = 3.0V                                                R1OUT

                                2

                                1             T1                                                                  VCC = +3.3V
                                                                                                                  C1 - C4 = 0.1µF
                                0
                                                             VOUT+
                                -1                                                                                                         5µs/DIV

                                -2            T2                                                                  FIGURE  11.     LOOPBACK TEST     AT  120kbps

                                                          ICL3241E, ICL3243E

                                -3      VCC                  VOUT -

                                -4            T3                                      VOUT -

                                -5                                                                      5V/DIV

                                -6 0       1  2           3   4       5  6         7  8          9  10  T1IN

                                              LOAD CURRENT PER TRANSMITTER (mA)

FIGURE 9.                                     TRANSMITTER OUTPUT VOLTAGE vs LOAD

                                              CURRENT (PER TRANSMITTER, i.e.,

                                              DOUBLE CURRENT AXIS FOR TOTAL                             T1OUT

                                              VOUT+ CURRENT)

High Data Rates

The ICL32xxE maintain the RS-232 5V minimum                                                            R1OUT

transmitter output voltages even at high data rates.                                                                 VCC = +3.3V

Figure 10 details a transmitter loopback test circuit, and                                                           C1 - C4 = 0.1µF

Figure 11 illustrates the loopback test result at 120kbps.                                                                                 2µs/DIV

For this test, all transmitters were simultaneously driving                                                       FIGURE  12.     LOOPBACK TEST     AT  250kbps

RS-232 loads in parallel with 1000pF, at 120kbps.

Figure 12 shows the loopback results for a single

transmitter driving 1000pF and an RS-232 load at                                                        Interconnection with 3V and 5V

250kbps. The static transmitters were also loaded with                                                  Logic

an RS-232 receiver.

                                    VCC                   +                                             The ICL32XX directly interface with 5V CMOS and TTL

                                              0.1µF                                                     logic families. Nevertheless, with the ICL32XX at 3.3V,

                                                                                                        and the logic supply at 5V, AC, HC, and CD4000 outputs

                                                                                                        can drive ICL32XX inputs, but ICL32XX outputs do not

                                        +            C1+         VCC        V+                +         reach the minimum VIH for these logic families. See

                                    C1                                                         C3       Table 4 for more information.

                                                     C1-     ICL32xxE

                                        +                                      V-                       TABLE 4. LOGIC FAMILY COMPATIBILITY WITH

                                    C2               C2+                                      +C4                      VARIOUS SUPPLY VOLTAGES

                                                     C2-                                                SYSTEM                        VCC

                                                                                                        POWER-SUPPLY              SUPPLY

                                                     TIN                 TOUT                           VOLTAGE                   VOLTAGE

                                                                                               1000pF             (V)                 (V)           COMPATIBILITY

                                                     ROUT                RIN                                      3.3                 3.3  Compatible with all CMOS

                                                                                                                                           families.

                                                     EN                  5K                                       5                   5    Compatible with all TTL and

                                    VCC              SHDN OR                                                                               CMOS logic families.

                                                     FORCEOFF

FIGURE 10.                                    TRANSMITTER LOOPBACK                    TEST    CIRCUIT

FN4910 Rev 22.00                                                                                                                                      Page 19 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,                                        ICL3232E, ICL3241E, ICL3243E

TABLE 4. LOGIC FAMILY COMPATIBILITY WITH                                                    IEC61000-4-2 Testing

                                         VARIOUS SUPPLY VOLTAGES      (Continued)           The IEC61000 test method applies to finished

                                SYSTEM         VCC                                          equipment, rather than to an individual IC. Therefore,

POWER-SUPPLY                                   SUPPLY                                       the pins most likely to suffer an ESD event are those that

                                VOLTAGE        VOLTAGE                                      are exposed to the outside world (the RS-232 pins in this

                                    (V)        (V)                   COMPATIBILITY          case), and the IC is tested in its typical application

                                      5        3.3              Compatible with ACT and     configuration (power applied) rather than testing each

                                                                HCT CMOS, and with TTL.     pin-to-pin combination. The lower current limiting

                                                                ICL32XX outputs are         resistor coupled with the larger charge storage capacitor

                                                                incompatible with AC, HC,   yields a test that is much more severe than the HBM test.

                                                                and CD4000 CMOS inputs.     The extra ESD protection built into this device’s RS-232

±15kV ESD Protection                                                                        pins allows the design of equipment meeting level 4

All pins on ICL32XX devices include ESD protection                                          criteria without the need for additional board level

structures, but the ICL32xxE family incorporates                                            protection on the RS-232 port.

advanced structures which allow the RS-232 pins                                             AIR-GAP DISCHARGE TEST METHOD

(transmitter outputs and receiver inputs) to survive ESD                                    For this test method, a charged probe tip moves toward

events up to ±15kV. The RS-232 pins are particularly                                        the IC pin until the voltage arcs to it. The current

vulnerable to ESD damage because they typically                                             waveform delivered to the IC pin depends on approach

connect to an exposed port on the exterior of the finished                                  speed, humidity, temperature, etc., so it is difficult to

product. Simply touching the port pins, or connecting a                                     obtain repeatable results. The “E” device RS-232 pins

cable, can cause an ESD event that might destroy                                            withstand ±15kV air-gap discharges.

unprotected ICs. These new ESD structures protect the                                       CONTACT DISCHARGE TEST METHOD

device whether or not it is powered up, protect without

allowing any latch-up mechanism to activate, and don’t                                      During the contact discharge test, the probe contacts the

interfere with RS-232 signals as large as ±25V.                                             tested pin before the probe tip is energized, thereby

Human Body Model (HBM) Testing                                                              eliminating the variables associated with the air-gap

As the name implies, this test method emulates the ESD                                      discharge. The result is a more repeatable and

event delivered to an IC during human handling. The                                         predictable test, but equipment limits prevent testing

tester delivers the charge through a 1.5kΩ current                                          devices at voltages higher than ±8kV. All “E” family

limiting resistor, making the test less severe than the                                     devices survive ±8kV contact discharges on the RS-232

IEC61000 test which utilizes a 330Ω limiting resistor. The                                  pins.

HBM method determines an IC’s ability to withstand the

ESD transients typically present during handling and

manufacturing. Due to the random nature of these

events, each pin is tested with respect to all other pins.

The RS-232 pins on “E” family devices can withstand

HBM ESD events to ±15kV.

Typical                                  Performance                  Curves         VCC =  3.3V,  TA                = +25°C.

                                6                                                                                    25

TRANSMITTER OUTPUT VOLTAGE (V)  4                                     VOUT+

                                                                                                                     20

                                2     1 TRANSMITTER AT 250kbps                                     SLEW RATE (V/µs)

                                      1 OR 2 TRANSMITTERS AT 30kbps                                                  15

                                0

                                                                                                                                            -SLEW

                                -2                                                                                             +SLEW

                                                                                                                     10

                                -4                                    VOUT -

                                -6 0     1000  2000             3000  4000           5000                            5   0     1000   2000  3000            4000  5000

                                               LOAD CAPACITANCE (pF)                                                                 LOAD CAPACITANCE (pF)

FIGURE 13.                               TRANSMITTER OUTPUT VOLTAGE         vs                                       FIGURE 14. SLEW RATE vs LOAD CAPACITANCE

                                         LOAD CAPACITANCE

FN4910 Rev 22.00                                                                                                                                   Page 20 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,                ICL3232E, ICL3241E, ICL3243E

Typical                          Performance       Curves              VCC   =  3.3V,  TA = +25°C.                  (Continued)

                     45                                                                                     45

                     40     ICL3221E                                                                        40      ICL3222E, ICL3223E, ICL3232E

                                                                                                            35                                    250kbps

SUPPLY CURRENT (mA)  35                            250kbps                             SUPPLY CURRENT (mA)

                     30                                                                                     30

                     25                                                                                     25                                    120kbps

                     20                            120kbps                                                  20

                     15                                                                                     15                                    20kbps

                     10                            20kbps                                                   10

                     5                                                                                      5

                     0   0       1000  2000  3000             4000     5000                                 0    0  1000        2000  3000                 4000         5000

                                       LOAD CAPACITANCE (pF)                                                               LOAD CAPACITANCE (pF)

FIGURE 15.                       SUPPLY CURRENT vs LOAD                                FIGURE 16.                   SUPPLY CURRENT vs LOAD

                                 CAPACITANCE WHEN TRANSMITTING                                                      CAPACITANCE WHEN TRANSMITTING

                                 DATA                                                                               DATA

                     45                                                                                     3.5

                            ICL324XE                                                                                                              NO LOAD

                     40                                                                                     3.0                                   ALL OUTPUTS STATIC

                                             250kbps                                                                       ICL3221E, ICL3222E, ICL3223E, ICL3232E

SUPPLY CURRENT (mA)  35                                                                SUPPLY CURRENT (mA)  2.5

                     30                                                                                     2.0

                                                              120kbps

                     25                                                                                     1.5

                     20                                                                                     1.0

                                                              20kbps                                                                                       ICL324XE

                     15                                                                                     0.5

                                                                                                                 ICL324XE

                     10                                                                                     0

                         0       1000  2000  3000             4000     5000                                 2.5     3.0    3.5   4.0  4.5           5.0            5.5  6.0

                                       LOAD CAPACITANCE (pF)                                                                    SUPPLY VOLTAGE (V)

FIGURE                      17.  SUPPLY CURRENT vs LOAD                                FIGURE 18. SUPPLY CURRENT vs SUPPLY VOLTAGE

                                 CAPACITANCE WHEN TRANSMITTING

                                 DATA

Die Characteristics

SUBSTRATE POTENTIAL                          (POWERED         UP):

                     GND

TRANSISTOR COUNT:

                     ICL3221E: 286

                     ICL3222E: 338

                     ICL3223E: 357

                     ICL3232E: 296

                     ICL324XE: 464

PROCESS:

                     Si Gate CMOS

FN4910 Rev 22.00                                                                                                                                  Page 21 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,   ICL3232E, ICL3241E, ICL3243E

Revision History

The revision history provided is for informational purposes only and is  believed to  be  accurate,  but  not  warranted.  Please  go  to

web to make sure you have the latest Rev.

DATE     REVISION                                                        CHANGE

12/9/15  FN4910.22  Updated Ordering Information table starting          on page 8

                    Updated “Products” section to “About Intersil”

                    POD E18.3 updated from rev 2 to rev 3. Changes since rev 2:

                    1) Removed the dimension chart and replaced with new standard format values for each dimension letter.

                    2) Updated D dimension (in side view; length of package) from 0.845(min) : 0.880(max) to

                    0.880(33.27)(min) : 0.920(34.65)(max)

                    3) Change JEDEC reference from MS-001-BC issue D to MS-001-AC issue D

                    POD M16.173 updated from rev 1 to rev 2. Changes since rev 1: Converted to new POD format by

                    moving dimensions from table onto drawing and adding land pattern. No dimension changes.

                    POD M20.173 updated from rev 1 to rev 2. Changes since rev 1: Converted to new POD format by

                    moving dimensions from table onto drawing and adding land pattern. No dimension changes.

                    POD M28.173 udpated from rev 0 to rev 1. Changes since rev 1: Converted to new POD format by

                    moving dimensions from table onto drawing and adding land pattern. No dimension changes.

                    POD M28.3 updated from rev 0 to rev 1. Changes since rev 1: Added land pattern

2/22/10  FN4910.21  Revision history begins with this revision.

                    Converted to new Intersil template.

                    Added new temp grade (F = extended industrial) to ICL3232. Updated ordering info table, Operating

                    Conditions, and added 125°C specs for input lkg currents, and rcvr output high voltage.

                    Pages 8-10: Removed all withdrawn devices from Ordering Information table.

                    Pages 12-14: Added "Boldface limits apply over the operating temperature range." to common

                    conditions of Electrical Specs table. Replaced Note 6 "Parts are 100% tested at +25°C. Full temp limits

                    are guaranteed by bench and tester characterization." with "Parameters with MIN and/or MAX limits

                    are 100% tested at +25°C, unless otherwise specified. Temperature limits established by

                    characterization and are not production tested."

About Intersil

Intersil Corporation is a leading provider of innovative power management and precision analog solutions. The

company's products address some of the largest markets within the industrial and infrastructure, mobile computing

and high-end consumer markets.

For the most updated datasheet, application notes, related documentation and related parts, please see the respective

product information page found at www.intersil.com.

You may report errors or suggestions for improving this datasheet by visiting www.intersil.com/ask.

Reliability reports are also available from our website at www.intersil.com/support

FN4910 Rev 22.00                                                                                               Page 22 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,         ICL3232E, ICL3241E, ICL3243E

Package Outline Drawing

E18.3

18 LEAD DUAL-IN-LINE PLASTIC PACKAGE

Rev. 3, 11/11

                        18

                                                           0.280 (7.11)         5

       INDEX                                               0.240 (6.10)

       AREA             1     2  3

                                                                                                        0.325 (8.25)               6

                                    TOP VIEW                                                            0.300 (7.62)

                                                                                                        CL

                                                   5                                                                            6

                                    0.920 (34.65)                                                       0.300 (7.62) BSC

                                    0.880 (33.27)

                                                                                                        0.014 (0.355)

                                                      0.195 (4.95)                                      0.008 (0.204)

                                                      0.115 (2.93)                 0.210 (5.33) MAX  4  0.430 (10.92) MAX

                                                      -C-                                                                             7

       SEATING

       PLANE                                                                0.150 (3.81)     4

                     5                                                      0.115 (2.93)

2X 0.005 (0.13) MIN                                   0.015 (0.39) MIN      4

8  0.070 (1.77)                                       0.100 (2.54) BSC

   0.045 (1.15)

               0.022 (0.558)

               0.014 (0.356)

                                      SIDE VIEW

                                                                        NOTES:

                                                                        1.  Controlling Dimensions: INCH (Metric dimensions in parentheses).

                                                                        2.  Dimensioning and tolerancing per ANSI Y14.5M-1982.

                                                                        3.  Symbols are defined in the “MO Series Symbol List” in Section 2.2 of

                                                                            Publication No. 95.

                                                                        4.  Dimensions are measured with the package seated in JEDEC seating

                                                                            plane gauge GS-3.

                                                                        5.  Dimensions do not include mold flash or protrusions. Mold flash or

                                                                            protrusions shall not exceed 0.010 inch (0.25mm).

                                                                        6.  Dimensions are measured with the leads constrained to be perpendicular

                                                                            to datum  -C- .

                                                                        7.  Dimension measured at the lead tips with the leads unconstrained.

                                                                        8.  Maximum dimensions do not include dambar protrusions. Dambar

                                                                            protrusions shall not exceed 0.010 inch (0.25mm).

                                                                        9.  Package outline compliant to JEDEC MS-001-AC ISSUE D.

FN4910 Rev 22.00                                                                                                               Page 23 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,                 ICL3232E, ICL3241E, ICL3243E

Small Outline Plastic Packages (SOIC)

N                                                                             M16.15 (JEDEC MS-012-AC ISSUE C)

       INDEX                               0.25(0.010)  M       B  M          16 LEAD NARROW BODY SMALL OUTLINE PLASTIC PACKAGE

       AREA                            H                                                  INCHES          MILLIMETERS

                            E

                               -B-                                            SYMBOL  MIN         MAX     MIN       MAX       NOTES

                                                                              A       0.0532      0.0688  1.35      1.75       -

1   2    3                                              L                     A1      0.0040      0.0098  0.10      0.25       -

                                                                              B       0.013       0.020   0.33      0.51       9

                           SEATING PLANE                                      C       0.0075      0.0098  0.19      0.25       -

    -A-      D                      A                      h x 45°            D       0.3859      0.3937  9.80      10.00      3

                                                                              E       0.1497      0.1574  3.80      4.00       4

                            -C-                                               e       0.050 BSC                 1.27 BSC       -

                                                                             H       0.2284      0.2440  5.80      6.20       -

            e                          A1                             C

            B                              0.10(0.004)                        h       0.0099      0.0196  0.25      0.50       5

    0.25(0.010)  M   C  A  M   B    S                                         L       0.016       0.050   0.40      1.27       6

                                                                              N               16                16             7

NOTES:                                                                               0°          8°      0°              8°   -

1. Symbols are defined in the “MO Series Symbol List” in Section 2.2 of                                                       Rev. 1 6/05

    Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3.  Dimension “D” does not include mold flash, protrusions or gate burrs.

    Mold flash, protrusion and gate burrs shall not exceed 0.15mm (0.006

    inch) per side.

4. Dimension “E” does not include interlead flash or protrusions. Interlead

    flash and protrusions shall not exceed 0.25mm (0.010 inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual index

    feature must be located within the crosshatched area.

6. “L” is the length of terminal for soldering to a substrate.

7. “N” is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9.  The lead width “B”, as measured 0.36mm (0.014 inch) or greater above

    the seating plane, shall not exceed a maximum value of 0.61mm

    (0.024 inch).

10. Controlling dimension: MILLIMETER. Converted inch dimensions are

    not necessarily exact.

FN4910 Rev 22.00                                                                                                Page 24 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,      ICL3232E, ICL3241E,                    ICL3243E

Package Outline Drawing

M16.173

16 LEAD THIN SHRINK SMALL OUTLINE PACKAGE (TSSOP)

Rev 2, 5/10

                                                           A

                                         1        3

                                   5.00 ±0.10

                               16                    9                                         SEE  DETAIL "X"

6.40

             4.40 ±0.10                                       PIN #1

                                                           I.D. MARK

             2        3

             0.20  C  B  A     1                     8

                                         0.65                          B                                    0.09-0.20

                                   TOP VIEW                                                                                END  VIEW

                            H                  -     0.05                                                       1.00 REF

                C

                                                                   1.20 MAX  0.90 +0.15/-0.10

             SEATING

             PLANE                                                                                                                      GAUGE

                                                     0.25 +0.05/-0.06  5                                                                PLANE   0.25

                   0.10 C                            0.10 M C B A

                                                                                     0.05 MIN                                           0°-8°

                                   SIDE  VIEW                                        0.15 MAX                                           0.60 ±0.15

                                                                                                                           DETAIL  "X"

                                                              (1.45)

                                                                             NOTES:

             (5.65)                                                          1.  Dimension does not include mold flash, protrusions or gate burrs.

                                                                                 Mold flash, protrusions or gate burrs shall not exceed 0.15 per side.

                                                                             2.  Dimension does not include interlead flash or protrusion. Interlead

                                                                                 flash or protrusion shall not exceed 0.25 per side.

                                                                             3.  Dimensions are measured at datum plane H.

                                                                             4.  Dimensioning and tolerancing per ASME Y14.5M-1994.

                                                                             5.  Dimension does not include dambar protrusion. Allowable protrusion

                                                                                 shall be 0.08mm total in excess of dimension at maximum material

                                                                                 condition. Minimum space between protrusion and adjacent lead

             (0.65 TYP)                                    (0.35 TYP)            is 0.07mm.

                   TYPICAL RECOMMENDED LAND PATTERN                          6.  Dimension in ( ) are for reference only.

                                                                             7.  Conforms to JEDEC MO-153.

FN4910 Rev 22.00                                                                                                                   Page 25 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,                    ICL3232E, ICL3241E, ICL3243E

Small Outline           Plastic Packages (SSOP)

N                                                                             M16.209 (JEDEC MO-150-AC ISSUE B)

       INDEX                                                                  16 LEAD SHRINK SMALL OUTLINE PLASTIC PACKAGE

       AREA                            H      0.25(0.010)  M      B  M                    INCHES        MILLIMETERS

                            E

                                                 GAUGE                        SYMBOL  MIN        MAX    MIN          MAX    NOTES
                                                 PLANE
                               -B-                                             A      -          0.078  -            2.00          -

1   2    3                                                                     A1     0.002       -     0.05         -             -

                                                                        L      A2     0.065      0.072  1.65         1.85          -

                           SEATING     PLANE               0.25                B      0.009      0.014  0.22         0.38          9

                                                           0.010

    -A-      D                      A                                          C      0.004      0.009  0.09         0.25          -

                                                                               D      0.233      0.255  5.90         6.50          3

                            -C-                                                E      0.197      0.220  5.00         5.60          4

                                                                              e      0.026 BSC            0.65 BSC                -

            e                          A1                  A2

                                                                           C   H      0.292      0.322  7.40         8.20          -

            B                                 0.10(0.004)                      L      0.022      0.037  0.55         0.95          6

    0.25(0.010)  M   C  A  M   B    S                                          N             16                  16                7

                                                                                     0°          8°    0°           8°            -

NOTES:                                                                                                                     Rev. 3     6/05

1. Symbols are defined in the “MO Series Symbol List” in Section 2.2 of

    Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3.  Dimension “D” does not include mold flash, protrusions or gate burrs.

    Mold flash, protrusion and gate burrs shall not exceed 0.20mm (0.0078

    inch) per side.

4. Dimension “E” does not include interlead flash or protrusions. Interlead

    flash and protrusions shall not exceed 0.20mm (0.0078 inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual index

    feature must be located within the crosshatched area.

6. “L” is the length of terminal for soldering to a substrate.

7. “N” is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9.  Dimension “B” does not include dambar protrusion. Allowable dambar

    protrusion shall be 0.13mm (0.005 inch) total in excess of “B” dimen-

    sion at maximum material condition.

10. Controlling dimension: MILLIMETER. Converted inch dimensions are

    not necessarily exact.

FN4910 Rev 22.00                                                                                                 Page 26 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,                 ICL3232E, ICL3241E, ICL3243E

Small Outline Plastic Packages (SOIC)

N                                                                             M16.3 (JEDEC MS-013-AA ISSUE C)

       INDEX                                                                  16 LEAD WIDE BODY SMALL OUTLINE PLASTIC PACKAGE

       AREA                            H   0.25(0.010)  M       B  M                      INCHES          MILLIMETERS

                            E

                               -B-                                            SYMBOL  MIN         MAX     MIN          MAX    NOTES

                                                                              A       0.0926      0.1043  2.35         2.65       -

1   2    3                                              L                     A1      0.0040      0.0118  0.10         0.30       -

                                                                              B       0.013       0.0200  0.33         0.51       9

                           SEATING PLANE                                      C       0.0091      0.0125  0.23         0.32       -

    -A-      D                      A                      h x 45°            D       0.3977      0.4133  10.10        10.50      3

                                                                              E       0.2914      0.2992  7.40         7.60       4

                            -C-                                               e       0.050 BSC                1.27 BSC           -

                                                                             H       0.394       0.419   10.00        10.65      -

            e                          A1                             C

            B                                                                 h       0.010       0.029   0.25         0.75       5

                                           0.10(0.004)                        L       0.016       0.050   0.40         1.27       6

    0.25(0.010)  M   C  A  M   B    S                                         N               16                   16             7

NOTES:                                                                               0°          8°           0°        8°       -

1. Symbols are defined in the “MO Series Symbol List” in Section 2.2 of                                                       Rev. 1 6/05

    Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3.  Dimension “D” does not include mold flash, protrusions or gate burrs.

    Mold flash, protrusion and gate burrs shall not exceed 0.15mm (0.006

    inch) per side.

4. Dimension “E” does not include interlead flash or protrusions. Interlead

    flash and protrusions shall not exceed 0.25mm (0.010 inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual index

    feature must be located within the crosshatched area.

6. “L” is the length of terminal for soldering to a substrate.

7. “N” is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9.  The lead width “B”, as measured 0.36mm (0.014 inch) or greater above

    the seating plane, shall not exceed a maximum value of 0.61mm (0.024

    inch)

10. Controlling dimension: MILLIMETER. Converted inch dimensions are

    not necessarily exact.

FN4910 Rev 22.00                                                                                                   Page 27 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,                    ICL3232E, ICL3241E, ICL3243E

Small Outline Plastic Packages (SOIC)

N                                                                             M18.3 (JEDEC MS-013-AB ISSUE C)

       INDEX                                                                  18 LEAD WIDE BODY SMALL OUTLINE PLASTIC PACKAGE

       AREA                            H      0.25(0.010)  M    B  M                      INCHES          MILLIMETERS

                            E

                               -B-                                            SYMBOL  MIN         MAX     MIN          MAX    NOTES

                                                                               A      0.0926      0.1043  2.35         2.65       -

1   2    3                                                 L                   A1     0.0040      0.0118  0.10         0.30       -

                                                                               B      0.013       0.0200  0.33         0.51    9

                           SEATING     PLANE                                   C      0.0091      0.0125  0.23         0.32       -

    -A-      D                      A                         h x 45°          D      0.4469      0.4625  11.35        11.75   3

                                                                               E      0.2914      0.2992  7.40         7.60    4

                            -C-                                                e      0.050 BSC                1.27 BSC           -

                                                                              H      0.394       0.419   10.00        10.65      -

            e                          A1                              C

            B                                                                  h      0.010       0.029   0.25         0.75    5

                                              0.10(0.004)                      L      0.016       0.050   0.40         1.27    6

    0.25(0.010)  M   C  A  M   B    S                                          N              18                   18          7

NOTES:                                                                               0°          8°           0°        8°       -

1. Symbols are defined in the “MO Series Symbol List” in Section 2.2 of                                                       Rev. 1 6/05

    Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3.  Dimension “D” does not include mold flash, protrusions or gate burrs.

    Mold flash, protrusion and gate burrs shall not exceed 0.15mm (0.006

    inch) per side.

4. Dimension “E” does not include interlead flash or protrusions. Interlead

    flash and protrusions shall not exceed 0.25mm (0.010 inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual index

    feature must be located within the crosshatched area.

6. “L” is the length of terminal for soldering to a substrate.

7. “N” is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9.  The lead width “B”, as measured 0.36mm (0.014 inch) or greater above

    the seating plane, shall not exceed a maximum value of 0.61mm

    (0.024 inch)

10. Controlling dimension: MILLIMETER. Converted inch dimensions are

    not necessarily exact.

FN4910 Rev 22.00                                                                                                   Page 28 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,           ICL3232E, ICL3241E,                 ICL3243E

Package Outline Drawing

M20.173

20 LEAD THIN SHRINK SMALL OUTLINE PACKAGE (TSSOP)

Rev 2, 5/10

                                                               A

                                     1  3

                                     6.50 ±0.10

                                 20                   10                                           SEE   DETAIL "X"

6.40                                                               PIN #1

             4.40 ±0.10                                            I.D. MARK

             2          3

             0.20  C  B    A     1                    9

                                        0.65                          B                                  0.09-0.20

                                     TOP VIEW                                                                                    END VIEW

                                                                                                                                 1.00  REF

                              H         -     0.05

                   C

                                                                                       0.90 +0.15/-0.10

             SEATING                                                  1.20    MAX

             PLANE                                                                                                                          GAUGE

                                                                                                                                            PLANE             0.25

                                                 0.25 +0.05/-0.06  5

                   0.10 C               0.10 M C B A                                   0.05 MIN                                             0°-8°

                                                                                       0.15 MAX                                             0.60 ±0.15

                                     SIDE VIEW                                                           DETAIL      "X"

                                                                   (1.45)

                                                                              NOTES:

                (5.65)                                                             1.  Dimension does not include mold flash, protrusions or gate burrs.

                                                                                       Mold flash, protrusions or gate burrs shall not exceed 0.15 per side.

                                                                                   2.  Dimension does not include interlead flash or protrusion. Interlead

                                                                                       flash or protrusion shall not exceed 0.25 per side.

                                                                                   3.  Dimensions are measured at datum plane H.

                                                                                   4.  Dimensioning and tolerancing per ASME Y14.5M-1994.

                                                                                   5.  Dimension does not include dambar protrusion. Allowable protrusion

                                                                                       shall be 0.08mm total in excess of dimension at maximum material

                                                                                       condition. Minimum space between protrusion and adjacent lead

             (0.65 TYP)                             (0.35 TYP)                         is 0.07mm.

                         TYPICAL     RECOMMENDED LAND PATTERN                      6.  Dimension in ( ) are for reference only.

                                                                                   7.  Conforms to JEDEC MO-153.

FN4910 Rev 22.00                                                                                                                       Page 29 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,                   ICL3232E, ICL3241E, ICL3243E

Shrink Small Outline Plastic Packages (SSOP)

N                                                                           M20.209 (JEDEC MO-150-AE ISSUE B)

       INDEX                                                                20 LEAD SHRINK SMALL OUTLINE PLASTIC PACKAGE

       AREA                           H      0.25(0.010)  M     B  M                INCHES              MILLIMETERS

                           E                                                SYMBOL  MIN         MAX     MIN         MAX     NOTES

                                                GAUGE
                                                PLANE
                              -B-
                                                                              A     0.068       0.078   1.73        1.99

1   2    3                                                                    A1    0.002       0.008’  0.05        0.21

                                                                      L       A2    0.066       0.070’  1.68        1.78

                           SEATING    PLANE               0.25                B     0.010’      0.015   0.25        0.38       9

                                                          0.010

    -A-      D                     A                                          C     0.004       0.008   0.09        0.20’

                                                                              D     0.278       0.289   7.07        7.33       3

                           -C-                                                E     0.205       0.212   5.20’       5.38       4

                                                         A2                  e     0.026 BSC           0.65 BSC

            e                         A1

                                                                         C    H     0.301       0.311   7.65        7.90’

            B                                0.10(0.004)

                                                                              L     0.025       0.037   0.63        0.95       6

    0.25(0.010)  M   C  A  M  B    S                                          N             20                  20             7

                                                                                   0 deg.      8 deg.  0 deg.      8 deg.

NOTES:                                                                                                                     Rev. 3 11/02

1.  Symbols are defined in the “MO Series Symbol List” in Section

    2.2 of Publication Number 95.

2.  Dimensioning and tolerancing per ANSI Y14.5M-1982.

3.  Dimension “D” does not include mold flash, protrusions or gate

    burrs. Mold flash, protrusion and gate burrs shall not exceed

    0.20mm (0.0078 inch) per side.

4.  Dimension “E” does not include interlead flash or protrusions. In-

    terlead flash and protrusions shall not exceed 0.20mm (0.0078

    inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual

    index feature must be located within the crosshatched area.

6. “L” is the length of terminal for soldering to a substrate.

7. “N” is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9.  Dimension “B” does not include dambar protrusion. Allowable

    dambar protrusion shall be 0.13mm (0.005 inch) total in excess

    of “B” dimension at maximum material condition.

10. Controlling dimension: MILLIMETER. Converted inch dimen-

    sions are not necessarily exact.

FN4910 Rev 22.00                                                                                                Page 30 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,         ICL3232E, ICL3241E, ICL3243E

Package Outline Drawing

M28.173

28 LEAD THIN SHRINK SMALL OUTLINE PACKAGE (TSSOP)

Rev 1, 5/10

                                                                      A

                                      9.70± 0.10   1     3

                                                                                                  SEE DETAIL     "X"

                                28                                15

6.40

        4.40 ±   0.10                                                         PIN #1

                                                                      I.D. MARK

        2           3

           0.20  C     B  A     1                                 14

                                                                                                                 0.15  +0.05

                                                      0.65                            B                                -0.06

                                      TOP VIEW

                                                                                                                                END VIEW

                                                                                                                                1.00 REF

                             H                           -  0.05

                 C                                                                          0.90 +0.15
                                                                                                  -0.10

                                                                                  1.20 MAX                                                  GAUGE

                                                                                                                                            PLANE            0.25

SEATING PLANE                                                     0.25+-00..0065

                                                                                      5           0.05 MIN                                  0°-8°

                0.10 C                                            0.10 M C B A                    0.15 MAX                                  0.60 ±0.15

                                      SIDE VIEW

                                                                                                                                DETAIL "X"

                                                                  (1.45)

                                                                              NOTES:

                                                                                  1.  Dimension does not include mold flash, protrusions or gate burrs.

(5.65)                                                                                Mold flash, protrusions or gate burrs shall not exceed 0.15 per side.

                                                                                  2.  Dimension does not include interlead flash or protrusion. Interlead

                                                                                      flash or protrusion shall not exceed 0.25 per side.

                                                                                  3.  Dimensions are measured at datum plane H.

                                                                                  4.  Dimensioning and tolerancing per ASME Y14.5M-1994.

                                                                                  5.  Dimension does not include dambar protrusion. Allowable protrusion

                                                                                      shall be 0.08mm total in excess of dimension at maximum material

                                                                                      condition. Minimum space between protrusion and adjacent lead

                          (0.65 TYP)                              (0.35 TYP)          is 0.07mm.

                             TYPICAL  RECOMMENDED  LAND  PATTERN                  6.  Dimension in ( ) are for reference only.

                                                                                  7.  Conforms to JEDEC MO-153.

FN4910 Rev             22.00                                                                                                     Page 31 of 33

December 9,         2015
ICL3221E, ICL3222E, ICL3223E,                ICL3232E, ICL3241E, ICL3243E

Shrink Small Outline Plastic Packages (SSOP)

N                                                                            M28.209 (JEDEC MO-150-AH ISSUE B)

       INDEX                                                                 28 LEAD SHRINK SMALL OUTLINE PLASTIC PACKAGE

       AREA                           H      0.25(0.010)  M      B  M                    INCHES        MILLIMETERS

                           E

                                             GAUGE                           SYMBOL  MIN        MAX    MIN          MAX    NOTES
                                             PLANE
                              -B-                                            A       -          0.078  -            2.00       -

1   2    3                                                                   A1      0.002       -     0.05         -          -

                                                                       L     A2      0.065      0.072  1.65         1.85       -

                           SEATING PLANE                  0.25               B       0.009      0.014  0.22         0.38   9

                                                          0.010

    -A-      D                     A                                         C       0.004      0.009  0.09         0.25       -

                                                                             D       0.390      0.413  9.90         10.50  3

                           -C-                                               E       0.197      0.220  5.00         5.60   4

                                                                            e       0.026 BSC            0.65 BSC             -

            e                         A1                  A2

                                                                          C  H       0.292      0.322  7.40         8.20       -

            B                             0.10(0.004)                        L       0.022      0.037  0.55         0.95   6

    0.25(0.010)  M   C  A  M  B    S                                         N              28                  28         7

NOTES:                                                                              0°          8°    0°           8°         -

1. Symbols are defined in the “MO Series Symbol List” in Section 2.2                                                       Rev. 2 6/05

    of Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3.  Dimension “D” does not include mold flash, protrusions or gate

    burrs. Mold flash, protrusion and gate burrs shall not exceed

    0.20mm (0.0078 inch) per side.

4.  Dimension “E” does not include interlead flash or protrusions.

    Interlead flash and protrusions shall not exceed 0.20mm (0.0078

    inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual

    index feature must be located within the crosshatched area.

6. “L” is the length of terminal for soldering to a substrate.

7. “N” is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9.  Dimension “B” does not include dambar protrusion. Allowable

    dambar protrusion shall be 0.13mm (0.005 inch) total in excess of

    “B” dimension at maximum material condition.

10. Controlling dimension: MILLIMETER. Converted inch dimensions

    are not necessarily exact.

FN4910 Rev 22.00                                                                                                Page 32 of 33

December 9, 2015
ICL3221E, ICL3222E, ICL3223E,                 ICL3232E, ICL3241E,                ICL3243E

Small Outline Plastic Packages (SOIC)

N                                                                                    M28.3 (JEDEC MS-013-AE ISSUE C)

      INDEX                                                                          28 LEAD WIDE BODY SMALL OUTLINE PLASTIC PACKAGE

      AREA                          H      0.25(0.010)  M  B  M                                             INCHES                 MILLIMETERS

                         E                                                           SYMBOL           MIN          MAX             MIN       MAX                    NOTES

                            -B-                                                            A          0.0926       0.1043          2.35      2.65                            -

1  2    3                                                                                  A1         0.0040       0.0118          0.10      0.30                            -

                                                        L                                  B          0.013        0.0200          0.33      0.51                            9

                         SEATING    PLANE                                                  C          0.0091       0.0125          0.23      0.32                            -

   -A-      D                    A                         h x 45o                         D          0.6969       0.7125    17.70       18.10                               3

                                                                                           E          0.2914       0.2992          7.40      7.60                            4

                         -C-                                                               e                0.05 BSC                  1.27 BSC                               -

                                           a                                               H          0.394        0.419     10.00       10.65                               -

           e                        A1                                        C            h          0.01         0.029           0.25      0.75                            5

           B                               0.10(0.004)                                     L          0.016        0.050           0.40      1.27                            6

   0.25(0.010)  M  C  A  M  B    S                                                         N                  28                         28                                  7

                                                                                                     0o            8o             0o        8o                              -

                                                                                                                                                   Rev. 1, 1/13

                                                                                 NOTES:

                                                                                 1. Symbols are defined in the “MO Series Symbol List” in Section 2.2 of

                                                                                     Publication Number 95.

                                                                                 2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

                                                                                 3.  Dimension “D” does not include mold flash, protrusions or gate burrs.

                TYPICAL RECOMMENDED        LAND  PATTERN                             Mold flash, protrusion and gate burrs shall not exceed 0.15mm (0.006

                                                                                     inch) per side.

                                                              (1.50mm)           4. Dimension “E” does not include interlead flash or protrusions. Interlead

                                                                                     flash and protrusions shall not exceed 0.25mm (0.010 inch) per side.

                                                                                 5. The chamfer on the body is optional. If it is not present, a visual index

      (9.38mm)                                                                       feature must be located within the crosshatched area.

                                                                                 6. “L” is the length of terminal for soldering to a substrate.

                                                                                 7. “N” is the number of terminal positions.

                                                                                 8. Terminal numbers are shown for reference only.

                                                                                 9.  The lead width “B”, as measured 0.36mm (0.014 inch) or greater above

                                                                                     the   seating  plane,  shall  not     exceed  a  maximum    value                   of  0.61mm

                                                                                     (0.024 inch)

                   (1.27mm TYP)                         (0.51mm TYP)             10. Controlling dimension: MILLIMETER. Converted inch dimensions are

                                                                                     not necessarily exact.

                                       © Copyright Intersil Americas LLC 2000-2015. All Rights Reserved.

                            All trademarks and registered trademarks are the property of their respective owners.

                                              For additional products, see www.intersil.com/en/products.html

                         Intersil products are manufactured, assembled and tested utilizing ISO9001 quality systems as noted

                                 in the quality certifications found at www.intersil.com/en/support/qualandreliability.html

Intersil products are sold by description only. Intersil may modify the circuit design and/or specifications of products at any time without notice, provided that such

modification does not, in Intersil's sole judgment, affect the form, fit or function of the product. Accordingly, the reader is cautioned to verify that datasheets are

current before placing orders. Information furnished by Intersil is believed to be accurate and reliable. However, no responsibility is assumed by Intersil or its

subsidiaries for its use; nor for any infringements of patents or other rights of third parties which may result from its use. No license is granted by implication or

otherwise under any patent or patent rights of Intersil or its subsidiaries.

                                    For information regarding Intersil Corporation and its products, see www.intersil.com

FN4910 Rev 22.00                                                                                                                         Page 33 of 33

December 9, 2015
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory, Delivery & Lifecycle Information:

Intersil:

   ICL3221ECAZ  ICL3221ECAZ-T    ICL3221ECVZ   ICL3221ECVZ-T    ICL3221EIAZ  ICL3221EIAZ-T  ICL3223ECAZ

ICL3223ECAZ-T   ICL3232ECBNZ     ICL3232ECBNZ-T    ICL3232ECV-16Z  ICL3232ECV-16Z-T       ICL3232EIBNZ

ICL3232EIBNZ-T   ICL3232EIV-16Z  ICL3232EIV-16Z-T  ICL3243ECAZ     ICL3243ECAZ-T  ICL3243ECVZ

ICL3243ECVZ-T   ICL3243EIAZ     ICL3243EIAZ-T  ICL3243EIVZ    ICL3243EIVZ-T  ICL3221EIVZ  ICL3221EIVZ-T

ICL3222ECAZ     ICL3222ECAZ-T   ICL3222ECVZ    ICL3222ECVZ-T  ICL3222EIAZ    ICL3222EIAZ-T  ICL3222EIBZ

ICL3222EIBZ-T   ICL3222EIVZ    ICL3222EIVZ-T   ICL3223ECVZ    ICL3223ECVZ-T  ICL3223EIAZ    ICL3223EIAZ-T

ICL3223EIVZ    ICL3223EIVZ-T   ICL3232ECAZ     ICL3232ECAZ-T  ICL3232ECBZ    ICL3232ECBZ-T  ICL3232ECV-20Z

ICL3232ECV-20ZT  ICL3232EFV-16Z  ICL3232EFV-16Z-T  ICL3232EIAZ     ICL3232EIAZ-T  ICL3232EIBZ

ICL3232EIBZ-T   ICL3232EIV-20Z   ICL3232EIV-20ZT   ICL3241ECAZ  ICL3241ECAZ-T  ICL3241ECVZ  ICL3241ECVZ-

T  ICL3241EIAZ  ICL3241EIAZ-T    ICL3241EIVZ   ICL3241EIVZ-T  ICL3243ECBZ    ICL3243ECBZ-T  ICL3243EIVZ-T7A

ICL3232EIBNZ-T器件购买:

该厂商的其它器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved