电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

ICL3221CAZ-T

器件型号:ICL3221CAZ-T
器件类别:接口
文件大小:6786.93KB,共0页
厂商名称:INTERSIL [Intersil Corporation]
厂商官网:http://www.intersil.com/cda/home/
下载文档

ICL3221CAZ-T在线购买

供应商 器件名称 价格 最低购买 库存  
ICL3221CAZ-T ¥10 1 点击查看 点击购买

器件描述

LINE TRANSCEIVER,

线收发器,

参数

ICL3221CAZ-T功能数量 1
ICL3221CAZ-T端子数量 16
ICL3221CAZ-T最大工作温度 70 Cel
ICL3221CAZ-T最小工作温度 0.0 Cel
ICL3221CAZ-T最大供电电压1 5.5 V
ICL3221CAZ-T最小供电电压1 3 V
ICL3221CAZ-T额定供电电压1 3.3 V
ICL3221CAZ-T加工封装描述 绿色, 塑料, MO-150交流, SSOP-16
ICL3221CAZ-T无铅 Yes
ICL3221CAZ-T欧盟RoHS规范 Yes
ICL3221CAZ-T状态 ACTIVE
ICL3221CAZ-T工艺 CMOS
ICL3221CAZ-T包装形状 矩形的
ICL3221CAZ-T包装尺寸 SMALL OUTLINE, SHRINK PITCH
ICL3221CAZ-T表面贴装 Yes
ICL3221CAZ-T端子形式 GULL WING
ICL3221CAZ-T端子间距 0.6500 mm
ICL3221CAZ-T端子涂层 MATTE 锡
ICL3221CAZ-T端子位置
ICL3221CAZ-T包装材料 塑料/环氧树脂
ICL3221CAZ-T温度等级 COMMERCIAL
ICL3221CAZ-T接口类型 线收发器
ICL3221CAZ-T接口标准 EIA-232; TIA-232; V.24; V.28
ICL3221CAZ-T最大TPHL接收器 300 ns
ICL3221CAZ-T驱动位数 1
ICL3221CAZ-T输入特性 SCHMITT 触发器
ICL3221CAZ-T接收器位数 1

ICL3221CAZ-T器件文档内容

                                                              ICL3221, ICL3222, ICL3223,
                                                               ICL3232, ICL3241, ICL3243
                           Data Sheet
                                                                           March 1, 2006           FN4805.21

One Microamp Supply-Current, +3V to +5.5V,                     Features
250kbps, RS-232 Transmitters/Receivers
                                                                Pb-Free Plus Anneal Available as an Option
The Intersil ICL32XX devices are 3.0V to 5.5V powered             (RoHS Compliant) (See Ordering Info)
RS-232 transmitters/receivers which meet ElA/TIA-232 and
V.28/V.24 specifications, even at VCC = 3.0V. Targeted          15kV ESD Protected (Human Body Model)
applications are PDAs, Palmtops, and notebook and laptop       Drop in Replacements for MAX3221, MAX3222,
computers where the low operational, and even lower
standby, power consumption is critical. Efficient on-chip         MAX3223, MAX3232, MAX3241, MAX3243, SP3243
charge pumps, coupled with manual and automatic                ICL3221 is Low Power, Pin Compatible Upgrade for 5V
powerdown functions (except for the ICL3232), reduce the
standby supply current to a 1A trickle. Small footprint          MAX221
packaging, and the use of small, low value capacitors ensure    ICL3222 is Low Power, Pin Compatible Upgrade for 5V
board space savings as well. Data rates greater than
250kbps are guaranteed at worst case load conditions. This        MAX242, and SP312A
family is fully compatible with 3.3V only systems, mixed 3.3V   ICL3232 is Low Power Upgrade for HIN232/ICL232 and
and 5.0V systems, and 5.0V only systems.
                                                                  Pin Compatible Competitor Devices
The ICL324X are 3-driver, 5-receiver devices that provide a    RS-232 Compatible with VCC = 2.7V
complete serial port suitable for laptop or notebook            Meets EIA/TIA-232 and V.28/V.24 Specifications at 3V
computers. Both devices also include noninverting always-       Latch-Up Free
active receivers for "wake-up" capability.
                                                                On-Chip Voltage Converters Require Only Four External
The ICL3221, ICL3223 and ICL3243, feature an                      0.1F Capacitors
automatic powerdown function which powers down the
on-chip power-supply and driver circuits. This occurs when      Manual and Automatic Powerdown Features (Except
an attached peripheral device is shut off or the RS-232           ICL3232)
cable is removed, conserving system power automatically
without changes to the hardware or operating system.            Guaranteed Mouse Driveability (ICL324X Only)
These devices power up again when a valid RS-232
voltage is applied to any receiver input.                      Receiver Hysteresis For Improved Noise Immunity
                                                                Guaranteed Minimum Data Rate . . . . . . . . . . . . . 250kbps
Table 1 summarizes the features of the devices represented      Guaranteed Minimum Slew Rate . . . . . . . . . . . . . . . 6V/s
by this data sheet, while Application Note AN9863               Wide Power Supply Range . . . . . . . Single +3V to +5.5V
summarizes the features of each device comprising the          Low Supply Current in Powerdown State. . . . . . . . . . .1A
ICL32XX 3V family.
                                                               Applications

                                                                Any System Requiring RS-232 Communication Ports
                                                                  - Battery Powered, Hand-Held, and Portable Equipment
                                                                  - Laptop Computers, Notebooks, Palmtops
                                                                  - Modems, Printers and other Peripherals
                                                                  - Digital Cameras
                                                                  - Cellular/Mobile Phones

                        TABLE 1. SUMMARY OF FEATURES

         NO. OF NO. OF      NO. OF     DATA                    Rx. ENABLE   READY         MANUAL    AUTOMATIC
                        MONITOR Rx.    RATE                    FUNCTION?   OUTPUT?        POWER-   POWERDOWN
PART NUMBER Tx.  Rx.                   (kbps)                                             DOWN?
                           (ROUTB)                                   Yes        No                  FUNCTION?
ICL3221  1       1               0      250                          Yes        No            Yes
                                 0      250                          Yes        No            Yes          Yes
ICL3222  2       2               0      250                           No        No            Yes          No
                                 0      250                          Yes        No            No           Yes
ICL3223  2       2               2      250                           No        No            Yes          No
                                 1      250                                                   Yes          No
ICL3232  2       2                                                                                         Yes

ICL3241  3       5

ICL3243  3       5

                    1                  CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.

                                       1-888-INTERSIL or 1-888-468-3774 | Intersil (and design) is a registered trademark of Intersil Americas Inc.

                                                                           Copyright Intersil Americas Inc. 1999-2006. All Rights Reserved

                                                               All other trademarks mentioned are the property of their respective owners.
                      ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Ordering Information

PART NUMBER (NOTE 1)     PART MARKING  TEMP. RANGE (C)                PACKAGE         PKG. DWG. #
                                               0 to 70   16 Ld SSOP                M16.209
ICL3221CA             ICL3221CA                0 to 70   16 Ld SSOP (Pb-free)      M16.209
                                               0 to 70   16 Ld TSSOP               M16.173
ICL3221CAZ (Note 2)   ICL3221CAZ               0 to 70   16 Ld TSSOP (Pb-free)     M16.173
                                              -40 to 85  16 Ld SSOP                M16.209
ICL3221CV             ICL3221CV               -40 to 85  16 Ld SSOP (Pb-free)      M16.209
                                               0 to 70   20 Ld SSOP                M20.209
ICL3221CVZ (Note 2)   3221CVZ                  0 to 70   20 Ld SSOP (Pb-free)      M20.209
                                               0 to 70   18 Ld SOIC                M18.3
ICL3221IA             ICL3221IA                0 to 70   18 Ld SOIC (Pb-free)      M18.3
                                               0 to 70   18 Ld PDIP                E18.3
ICL3221IAZ (Note 2)   ICL3221IAZ               0 to 70   18 Ld PDIP* (Pb-free)     E18.3
                                               0 to 70   20 Ld TSSOP               M20.173
ICL3222CA             ICL3222CA                0 to 70   20 Ld TSSOP (Pb-free)     M20.173
                                              -40 to 85  20 Ld SSOP                M20.209
ICL3222CAZ (Note 2)   ICL3222CAZ              -40 to 85  20 Ld SSOP (Pb-free)      M20.209
                                              -40 to 85  18 Ld SOIC                M18.3
ICL3222CB             ICL3222CB               -40 to 85  20 Ld TSSOP               M20.173
                                              -40 to 85  20 Ld TSSOP (Pb-free)     M20.173
ICL3222CBZ (Note 2)   3222CBZ                  0 to 70   20 Ld SSOP                M20.209
                                               0 to 70   20 Ld SSOP (Pb-free)      M20.209
ICL3222CP             ICL3222CP                0 to 70   20 Ld PDIP                E20.3
                                               0 to 70   20 Ld PDIP* (Pb-free)     E20.3
ICL3222CPZ (Note 2)   ICL3222CPZ               0 to 70   20 Ld TSSOP               M20.173
                                              -40 to 85  20 Ld SSOP                M20.209
ICL3222CV             ICL3222CV               -40 to 85  20 Ld SSOP (Pb-free)      M20.209
                                              -40 to 85  20 Ld TSSOP               M20.173
ICL3222CVZ (Note 2)   ICL3222CVZ              -40 to 85  20 Ld TSSOP (Pb-free)     M20.173
                                               0 to 70   16 Ld SSOP                M16.209
ICL3222IA             ICL3222IA                0 to 70   16 Ld SSOP (Pb-free)      M16.209
                                               0 to 70   16 Ld SOIC                M16.3
ICL3222IAZ (Note 2)   ICL3222IAZ               0 to 70   16 Ld SOIC (Pb-free)      M16.3
                                               0 to 70   16 Ld SOIC (N)            M16.15
ICL3222IB             ICL3222IB                0 to 70   16 Ld SOIC (N) (Pb-free)  M16.15
                                               0 to 70   16 Ld PDIP                E16.3
ICL3222IV             ICL3222IV                0 to 70   16 Ld PDIP* (Pb-free)     E16.3
                                               0 to 70   16 Ld TSSOP               M16.173
ICL3222IVZ (Note 2)   ICL3222IVZ

ICL3223CA             ICL3223CA

ICL3223CAZ (Note 2)   ICL3223CAZ

ICL3223CP             ICL3223CP

ICL3223CPZ (Note 2)   ICL3223CPZ

ICL3223CV             ICL3223CV

ICL3223IA             ICL3223IA

ICL3223IAZ (Note 2)   ICL3223IAZ

ICL3223IV             ICL3223IV

ICL3223IVZ (Note 2)   ICL3223IVZ

ICL3232CA             ICL3232CA

ICL3232CAZ (Note 2)   3232CAZ

ICL3232CB             ICL3232CB

ICL3232CBZ (Note 2)   3232CBZ

ICL3232CBN            3232CBN

ICL3232CBNZ (Note 2)  3232CBNZ

ICL3232CP             ICL3232CP

ICL3232CPZ (Note 2)   ICL3232CPZ

ICL3232CV             ICL3232CV

                      2                                                            FN4805.21

                                                                                   March 1, 2006
                      ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Ordering Information (Continued)

PART NUMBER (NOTE 1)     PART MARKING  TEMP. RANGE (C)  PACKAGE                   PKG. DWG. #

ICL3232CVZ (Note 2)   3232CVZ          0 to 70           16 Ld TSSOP (Pb-free)     M16.173

ICL3232IA             ICL3232IA        -40 to 85         16 Ld SSOP                M16.209

ICL3232IAZ (Note 2)   3232IAZ          -40 to 85         16 Ld SSOP (Pb-free)      M16.209

ICL3232IB             ICL3232IB        -40 to 85         16 Ld SOIC                M16.3

ICL3232IBZ (Note 2)   3232IBZ          -40 to 85         16 Ld SOIC (Pb-free)      M16.3

ICL3232IBN            3232IBN          -40 to 85         16 Ld SOIC (N)            M16.15

ICL3232IBNZ (Note 2)  3232IBNZ         -40 to 85         16 Ld SOIC (N) (Pb-free)  M16.15

ICL3232IV             ICL3232IV        -40 to 85         16 Ld TSSOP               M16.173

ICL3232IVZ (Note 2)   3232IVZ          -40 to 85         16 Ld TSSOP (Pb-free)     M16.173

ICL3241CA             ICL3241CA        0 to 70           28 Ld SSOP                M28.209

ICL3241CAZ (Note 2)   ICL3241CAZ       0 to 70           28 Ld SSOP (Pb-free)      M28.209

ICL3241CB             ICL3241CB        0 to 70           28 Ld SOIC                M28.3

ICL3241CBZ (Note 2)   ICL3241CBZ       0 to 70           28 Ld SOIC (Pb-free)      M28.3

ICL3241CV             ICL3241CV        0 to 70           28 Ld TSSOP               M28.173

ICL3241CVZ (Note 2)   ICL3241CVZ       0 to 70           28 Ld TSSOP (Pb-free)     M28.173

ICL3241IA             ICL3241IA        -40 to 85         28 Ld SSOP                M28.209

ICL3241IAZ (Note 2)   ICL3241IAZ       -40 to 85         28 Ld SSOP (Pb-free)      M28.209

ICL3241IB             ICL3241IB        -40 to 85         28 Ld SOIC                M28.3

ICL3241IBZ (Note 2)   ICL3241IBZ       -40 to 85         28 Ld SOIC (Pb-free)      M28.3

ICL3241IV             ICL3241IV        -40 to 85         28 Ld TSSOP               M28.173

ICL3241IVZ (Note 2)   ICL3241IVZ       -40 to 85         28 Ld TSSOP (Pb-free)     M28.173

ICL3243CA             ICL3243CA        0 to 70           28 Ld SSOP                M28.209

ICL3243CAZ (Note 2)   ICL3243CAZ       0 to 70           28 Ld SSOP (Pb-free)      M28.209

ICL3243CB             ICL3243CB        0 to 70           28 Ld SOIC                M28.3

ICL3243CBZ (Note 2)   ICL3243CBZ       0 to 70           28 Ld SOIC (Pb-free)      M28.3

ICL3243CV             ICL3243CV        0 to 70           28 Ld TSSOP               M28.173

ICL3243CVZ (Note 2)   ICL3243CVZ       0 to 70           28 Ld TSSOP (Pb-free)     M28.173

ICL3243IA             ICL3243IA        -40 to 85         28 Ld SSOP                M28.209

ICL3243IAZ (Note 2)   ICL3243IAZ       -40 to 85         28 Ld SSOP (Pb-free)      M28.209

*Pb-free PDIPs can be used for through hole wave solder processing only. They are not intended for use in Reflow solder processing applications.

NOTES:

1. Most surface mount devices are available on tape and reel; add "-T" to suffix.

2. Intersil Pb-free plus anneal products employ special Pb-free material sets; molding compounds/die attach materials and 100% matte tin plate
     termination finish, which are RoHS compliant and compatible with both SnPb and Pb-free soldering operations. Intersil Pb-free products are MSL
     classified at Pb-free peak reflow temperatures that meet or exceed the Pb-free requirements of IPC/JEDEC J STD-020.

                      3                                                                     FN4805.21

                                                                                            March 1, 2006
                     ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Pinouts

                  ICL3221 (SSOP, TSSOP)                 ICL3222 (PDIP, SOIC)
                           TOP VIEW                            TOP VIEW

           EN 1         16 FORCEOFF              EN 1                      18 SHDN
         C1+ 2          15 VCC                 C1+ 2                       17 VCC
          V+ 3          14 GND                  V+ 3                       16 GND
          C1- 4         13 T1OUT                C1- 4                      15 T1OUT
         C2+ 5          12 FORCEON             C2+ 5                       14 R1IN
          C2- 6         11 T1IN                 C2- 6                      13 R1OUT
                        10 INVALID                                         12 T1IN
            V- 7        9 R1OUT                   V- 7                     11 T2IN
         R1IN 8                             T2OUT 8                        10 R2OUT

                                              R2IN 9

                  ICL3222 (SSOP, TSSOP)     ICL3223 (PDIP, SSOP, TSSOP)
                           TOP VIEW                       TOP VIEW

              EN 1      20 SHDN                  EN 1                      20 FORCEOFF
            C1+ 2       19 VCC                 C1+ 2                       19 VCC
             V+ 3       18 GND                  V+ 3                       18 GND
             C1- 4      17 T1OUT                C1- 4                      17 T1OUT
            C2+ 5       16 R1IN                C2+ 5                       16 R1IN
             C2- 6      15 R1OUT                C2- 6                      15 R1OUT
                        14 NC                                              14 FORCEON
               V- 7     13 T1IN                   V- 7                     13 T1IN
         T2OUT 8        12 T2IN             T2OUT 8                        12 T2IN
                        11 NC                                              11 INVALID
           R2IN 9                             R2IN 9
         R2OUT 10                           R2OUT 10

         ICL3232 (PDIP, SOIC, SSOP, TSSOP)  ICL3241 (SOIC, SSOP, TSSOP)
                           TOP VIEW                       TOP VIEW

            C1+ 1       16 VCC                 C2+ 1                       28 C1+
              V+ 2      15 GND                  C2- 2                      27 V+
                                                 V- 3                      26 VCC
            C1- 3       14 T1OUT              R1IN 4                       25 GND
            C2+ 4       13 R1IN               R2IN 5                       24 C1-
             C2- 5      12 R1OUT              R3IN 6                       23 EN
                        11 T1IN               R4IN 7                       22 SHDN
               V- 6     10 T2IN               R5IN 8                       21 R1OUTB
         T2OUT 7         9 R2OUT            T1OUT 9                        20 R2OUTB
                                            T2OUT 10                       19 R1OUT
           R2IN 8                           T3OUT 11                       18 R2OUT
                                               T3IN 12                     17 R3OUT
                                               T2IN 13                     16 R4OUT
                                               T1IN 14                     15 R5OUT

                     4                                                                  FN4805.21

                                                                                        March 1, 2006
                     ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Pinouts (Continued)

                        ICL3243 (SOIC, SSOP, TSSOP)
                                      TOP VIEW

                           C2+ 1                                           28 C1+
                            C2- 2                                          27 V+
                             V- 3                                          26 VCC
                          R1IN 4                                           25 GND
                          R2IN 5                                           24 C1-
                          R3IN 6                                           23 FORCEON
                          R4IN 7                                           22 FORCEOFF
                          R5IN 8                                           21 INVALID
                        T1OUT 9                                            20 R2OUTB
                        T2OUT 10                                           19 R1OUT
                        T3OUT 11                                           18 R2OUT
                           T3IN 12                                         17 R3OUT
                           T2IN 13                                         16 R4OUT
                           T1IN 14                                         15 R5OUT

Pin Descriptions

PIN                                                                 FUNCTION

VCC      System power supply input (3.0V to 5.5V).
V+      Internally generated positive transmitter supply (+5.5V).

V-       Internally generated negative transmitter supply (-5.5V).

GND Ground connection.

C1+      External capacitor (voltage doubler) is connected to this lead.

C1-      External capacitor (voltage doubler) is connected to this lead.

C2+      External capacitor (voltage inverter) is connected to this lead.

C2-      External capacitor (voltage inverter) is connected to this lead.

   TIN   TTL/CMOS compatible transmitter Inputs.
  TOUT   RS-232 level (nominally 5.5V) transmitter outputs.
   RIN   RS-232 compatible receiver inputs.
ROUT    TTL/CMOS level receiver outputs.
ROUTB    TTL/CMOS level, noninverting, always enabled receiver outputs.
INVALID  Active low output that indicates if no valid RS-232 levels are present on any receiver input.

  EN     Active low receiver enable control; doesn't disable ROUTB outputs.
SHDN     Active low input to shut down transmitters and on-board power supply, to place device in low power mode.

FORCEOFF Active low to shut down transmitters and on-chip power supply. This overrides any automatic circuitry and FORCEON (See Table 2).

FORCEON Active high input to override automatic powerdown circuitry thereby keeping transmitters active. (FORCEOFF must be high).

                     5                                                                                             FN4805.21

                                                                                                                   March 1, 2006
                          ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Typical Operating Circuits

                          ICL3221                                                                  ICL3222

                          C3 (OPTIONAL CONNECTION, NOTE)                                              C3 (OPTIONAL CONNECTION, NOTE)

+3.3V   +                                                               +3.3V +
         0.1F                                                                         0.1F
TTL/CMOS                          15                                                                   17
   LOGIC LEVELSC12   C1+      VCC           3            + C3           C1          2         C1+  VCC                     3     C3
0.1F   +                             V+                    0.1F               +                                                0.1F
                                                                          +T10.1F                    T1    V+                +
                                                                                                RS-232C24 C1-4T2
                                                                                                   LEVELS0.1FC1-
                                                                                                                 TTL/CMOS5
                                                                                                                     LOGIC LEVELS5C2+V- 7C2+C2+7 C4
        +                                  13                           0.1F
                                                                                                                                                                                               +6C46V-
                                                                                                                                                                                                                    RS-232C2-+0.1FC2-
                                                                                                                                                                                                                        LEVELS+ 0.1F
                                                           T1OUT
                 11                                                                12                           15
       T1IN                                                             T1IN                                             T1OUT

               9                               8         R1IN                      11                           8
R1OUT                                                                   T2IN                                             T2OUT
                                                         VCC
               1 EN           R1      5k                 TO POWER
                                                         CONTROL
                                                         LOGIC                         13                       14            R1IN
                                                                        R1OUT
                                                                                                            5k
                                                     16                                            R1
                                  FORCEOFF

                                                                                   10                           9
                                                                                    1 EN
        12           FORCEON          INVALID  10                       R2OUT                                                 R2IN

                          GND                                                                      R2       5k

                                  14

                                                                                                                       18     VCC
                                                                                                            SHDN

        NOTE: The negative terminal of C3 can be                                                   GND
        connected to either VCC or GND                                                                  16

                                                                               NOTE: The negative terminal of C3 can be
                                                                               connected to either VCC or GND

+3.3V   + 0.1F           ICL3223                                                                  ICL3232

                                 19                                                                  C3 (OPTIONAL CONNECTION, NOTE)
                            VCC
                                                                        +3.3V   +
                                T1                                                  0.1F
TTL/CMOSC12                     T2
   LOGIC LEVELS0.1F+ C1+                   3
        4                             V+                 + C3                      1                  16
                                                                                                  RS-232C20.1FC1VCC
                                                                                                      LEVELS0.1FC1-0.1F+C1+2+ C3
                                                                                                                   TTL/CMOS5T1V+0.1F
                                                                                                                       LOGIC LEVELS+C2+C23T2
                                      V- 7                              0.1F           C1-
                                                                                                                                                                                                +617C44
                                                                                                                                                                                                                       RS-232C2-0.1F+C2+
                                                                                                                                                                                                                          LEVELS+V- 6
          13                                                                       5          C2-                 14           C4
T1IN                                                       T1OUT                                                              +0.1F

          12                                   8                                  11                                          T1OUT
T2IN                                                     T2OUT          T1IN

                                                                                 10                             7
                                                                        T2IN                                            T2OUT

R1OUT   15                                     16          R1IN
R2OUT
                          R1          5k                   R2IN                      12                              13       R1IN
                                                                        R1OUT                               5k                R2IN
        10                                     9           VCC                                      R1
                                                         TO POWER                     9                              8
                          R2          5k                 CONTROL LOGIC  R2OUT                      R2       5k
                                                                                                   GND
        1 EN
                                                                                                        15
                                                 20
                              FORCEOFF

        14                                          11
              FORCEON                 INVALID

                          GND
                               18

                                                                               NOTE: The negative terminal of C3 can be
                                                                               connected to either VCC or GND

                          6                                                                                                            FN4805.21
                                                                                                                                   March 1, 2006
                                          ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Typical Operating Circuits (Continued)                                                                                                    ICL3243

                                          ICL3241

                 +3.3V   +                                                                              +3.3V                  +
                           0.1F                                                                                                 0.1F
                                              26                                                                C1                                   26
                          28              VCC                                                               0.1F                28              VCC              27          C3
                         +                                                                                                     + C1+                                          0.1F
                     C1              C1+     T1        27 + C3                                                  C2                                  T1        V+           +
                 0.1F                       T2                0.1F                                        0.1F                24 C1-             T2
                         24 C1-              T3    V+                                                                          + 1 C2+              T3
                     C2
                 0.1F      1        C2+           V- 3                                                                            2 C2-                      V- 3          C4
                         +                                9                                                                                                          9     +0.1F
                                                              C4
                         2 C2-                               +0.1F                                                                                                         T1OUT

                           14                                 T1OUT                                                                 14
                 T1IN                                                                                                     T1IN

                           13                          10              RS-232                                          13                                         10                 RS-232
                 T2IN                                           T2OUT     LEVELS                             T2IN                                                         T2OUT         LEVELS

                           12                          11                                                              12                                         11
                 T3IN                                           T3OUT                                        T3IN                                                         T3OUT

                                 21                                                                                    20
                 R1OUTB                                                                                 R2OUTB

TTL/CMOS                        20                     4               RS-232                                        19                                                 4     R1IN
   LOGIC LEVELS  R2OUTB                                         R1IN      LEVELS                        R1OUT                                                                 R2IN
                                                                                                                                                              5k              R3IN
                                19                                                    TTL/CMOS                                            R1                            5     R4IN
                  R1OUT                                                                   LOGIC LEVELS                                                                        R5IN
                                                                                                                                                              5k
                                          R1       5k                                                                                                                   6

                              18                       5                                                             18                                       5k
                 R2OUT                                          R2IN                                    R2OUT                                                           7

                                          R2       5k                                                                                     R2                  5k
                                                                                                                                                                        8
                               17                      6                                                             17                                                              RS-232
                 R3OUT                                          R3IN                                    R3OUT                                                 5k                        LEVELS

                              16          R3       5k                                                                                     R3
                 R4OUT
                                                       7                                                             16
                               15                                                                       R4OUT
                 R5OUT                                       R4IN
                                                                                                                                          R4
                               23 EN
                                          R4       5k

                                                                                                                               15

                                                       8                                                R5OUT

                                                   5k        R5IN                                                              23         R5

                                          R5                                                                                            FORCEON

                         22                                                                             TO POWER          VCC  22
                               SHDN                                                                        CONTROL LOGIC             FORCEOFF
                 VCC                      GND
                                               25                                                                              21
                                                                                                                                     INVALID GND

                                                                                                                                                          25

                                          7                                                                                                                                          FN4805.21

                                                                                                                                                                              March 1, 2006
                            ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Absolute Maximum Ratings                                                                             Thermal Information

VCC to Ground. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -0.3V to 6V             Thermal Resistance (Typical, Note 3)                                JA (C/W)
V+ to Ground . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -0.3V to 7V
V- to Ground. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . +0.3V to -7V           16 Ld PDIP Package* . . . . . . . . . . . . . . . . . . . . . . .   90
V+ to V- . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14V
Input Voltages                                                                                       18 Ld PDIP Package* . . . . . . . . . . . . . . . . . . . . . . .   80

   TIN, FORCEOFF, FORCEON, EN, SHDN . . . . . . . . . -0.3V to 6V                                    20 Ld PDIP Package* . . . . . . . . . . . . . . . . . . . . . . .   77
   RIN . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25V
Output Voltages                                                                                      16 Ld Wide SOIC Package . . . . . . . . . . . . . . . . . . .       100
   TOUT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13.2V
   ROUT, INVALID. . . . . . . . . . . . . . . . . . . . . . . . -0.3V to VCC +0.3V                   16 Ld Narrow SOIC Package. . . . . . . . . . . . . . . . . .        115
Short Circuit Duration
   TOUT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Continuous         18 Ld SOIC Package . . . . . . . . . . . . . . . . . . . . . . . .  75
ESD Rating . . . . . . . . . . . . . . . . . . . . . . . . . See Specification Table
                                                                                                     28 Ld SOIC Package . . . . . . . . . . . . . . . . . . . . . . . .  75
Operating Conditions
                                                                                                     16 Ld SSOP Package . . . . . . . . . . . . . . . . . . . . . . .    135
Temperature Range
   ICL32XXCX . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 0C to 70C             20 Ld SSOP Package . . . . . . . . . . . . . . . . . . . . . . .    122
   ICL32XXIX . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .-40C to 85C
                                                                                                     16 Ld TSSOP Package . . . . . . . . . . . . . . . . . . . . . .     145

                                                                                                     20 Ld TSSOP Package . . . . . . . . . . . . . . . . . . . . . .     140

                                                                                                     28 Ld SSOP and TSSOP Packages . . . . . . . . . . . .               100

                                                                                                     Maximum Junction Temperature (Plastic Package) . . . . . . . 150C

                                                                                                     Maximum Storage Temperature Range . . . . . . . . . . . -65C to 150C

                                                                                                     Maximum Lead Temperature (Soldering 10s) . . . . . . . . . . . . 300C

                                                                                                     (SOIC, SSOP, TSSOP - Lead Tips Only)

                                                                                                     *Pb-free PDIPs can be used for through hole wave solder processing

                                                                                                     only. They are not intended for use in Reflow solder processing

                                                                                                     applications.

CAUTION: Stresses above those listed in "Absolute Maximum Ratings" may cause permanent damage to the device. This is a stress only rating and operation of the
device at these or any other conditions above those indicated in the operational sections of this specification is not implied.

NOTE:
3. JA is measured with the component mounted on a low effective thermal conductivity test board in free air. See Tech Brief TB379 for details.

Electrical Specifications Test Conditions: VCC = 3V to 5.5V, C1 - C4 = 0.1F; Unless Otherwise Specified.

                                               Typicals are at TA = 25C

                                                                                                                    TEMP

PARAMETER                                       TEST CONDITIONS                                                     (C) MIN               TYP    MAX                    UNITS

DC CHARACTERISTICS                                                                                                                                 10                      A
                                                                                                                                                                           A
Supply Current, Automatic        All RIN Open, FORCEON = GND, FORCEOFF = VCC                                        25          -          1.0     10                      mA
Powerdown                        (ICL3221, ICL3223, ICL3243 Only)                                                                                  1.0
                                                                                                                                                                           mA
Supply Current, Powerdown        FORCEOFF = SHDN = GND (Except ICL3232)                                             25          -          1.0     1.0
                                                                                                                                                                            V
Supply Current,                  All Outputs Unloaded,                                               VCC = 3.15V,   25          -          0.3     0.8                      V
                                                                                                                                                    -                       V
Automatic Powerdown Disabled FORCEON = FORCEOFF =                                                    ICL3221-32                                     -                      A
                                                                                                                                                                           A
                                 SHDN = VCC                                                          VCC = 3.0V, ICL3241-43 25  -          0.3    1.0
                                                                                                                                                  10                       V
LOGIC AND TRANSMITTER INPUTS AND RECEIVER OUTPUTS                                                                                                                           V
                                                                                                                                                   0.4
Input Logic Threshold Low        TIN, FORCEON, FORCEOFF, EN, SHDN                                                   Full        -          -        -                       V
Input Logic Threshold High
                                 TIN, FORCEON, FORCEOFF, EN, VCC = 3.3V                                             Full        2.0        -       2.7                      V
Input Leakage Current
Output Leakage Current           SHDN                                                                VCC = 5.0V     Full        2.4        -       0.3                      V
(Except ICL3232)                                                                                                                                                            V
                                 TIN, FORCEON, FORCEOFF, EN, SHDN                                                   Full        -          0.01   0.4
                                                                                                                                                    -
                                 FORCEOFF = GND or EN = VCC                                                         Full        -          0.05

Output Voltage Low               IOUT = 1.6mA                                                                       Full        -          -

Output Voltage High              IOUT = -1.0mA                                                                      Full VCC -0.6 VCC -0.1

AUTOMATIC POWERDOWN (ICL3221, ICL3223, ICL3243 Only, FORCEON = GND, FORCEOFF = VCC)

Receiver Input Thresholds to     ICL32XX Powers Up (See Figure 6)                                                   Full        -2.7       -
Enable Transmitters

Receiver Input Thresholds to     ICL32XX Powers Down (See Figure 6)                                                 Full        -0.3       -
Disable Transmitters

INVALID Output Voltage Low       IOUT = 1.6mA                                                                       Full        -          -
INVALID Output Voltage High      IOUT = -1.0mA
                                                                                                                    Full VCC-0.6           -

                              8                                                                                                                                          FN4805.21

                                                                                                                                                                         March 1, 2006
                              ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Electrical Specifications Test Conditions: VCC = 3V to 5.5V, C1 - C4 = 0.1F; Unless Otherwise Specified.

                                               Typicals are at TA = 25C (Continued)

                                                                                                    TEMP

PARAMETER                                           TEST CONDITIONS                                 (C) MIN    TYP   MAX UNITS

Receiver Threshold to                                                                               25    -     100   -     s
Transmitters Enabled Delay (tWU)
                                                                                                    25    -     1     -     s
Receiver Positive or Negative
Threshold to INVALID High Delay                                                                     25    -     30    -     s
(tINVH)

Receiver Positive or Negative
Threshold to INVALID Low Delay
(tINVL)

RECEIVER INPUTS

Input Voltage Range                                                                                 Full  -25   -     25    V

Input Threshold Low               VCC = 3.3V                                                        25    0.6   1.2   -     V
Input Threshold High              VCC = 5.0V
Input Hysteresis                  VCC = 3.3V                                                        25    0.8   1.5   -     V
                                  VCC = 5.0V
                                                                                                    25    -     1.5   2.4   V

                                                                                                    25    -     1.8   2.4   V

                                                                                                    25    -     0.3   -     V

Input Resistance                                                                                    25    3     5     7     k

TRANSMITTER OUTPUTS

Output Voltage Swing              All Transmitter Outputs Loaded with 3k to Ground                  Full  5.0  5.4  -     V
Output Resistance                 VCC = V+ = V- = 0V, Transmitter Output = 2V
Output Short-Circuit Current                                                                        Full  300   10M   -     

                                                                                                    Full  -     35   60 mA

Output Leakage Current            VOUT = 12V, VCC = 0V or 3V to 5.5V                               Full  -     -     25   A

                                  Automatic Powerdown or FORCEOFF = SHDN = GND

MOUSE DRIVEABILITY (ICL324X Only)

Transmitter Output Voltage        T1IN = T2IN = GND, T3IN = VCC, T3OUT Loaded with 3k to Full             5    -     -     V

(See Figure 9)                    GND, T1OUT and T2OUT Loaded with 2.5mA Each

TIMING CHARACTERISTICS

Maximum Data Rate                 RL = 3k, CL = 1000pF, One Transmitter Switching                   Full  250   500     -   kbps
Receiver Propagation Delay                                                                                              -    s
                                  Receiver Input to Receiver      tPHL                              25    -     0.3     -    s
Receiver Output Enable Time       Output, CL = 150pF              tPLH                                                  -    ns
                                                                                                    25    -     0.3     -    ns
                                                                                                                      1000   ns
                                  Normal Operation (Except ICL3232)                                 25    -     200   500    ns
                                                                                                                       30   V/s
Receiver Output Disable Time Normal Operation (Except ICL3232)                                      25    -     200    30   V/s

Transmitter Skew                  tPHL - tPLH                                                       Full  -     200

Receiver Skew                     tPHL - tPLH                                                       Full  -     100

Transition Region Slew Rate       VCC = 3.3V,                     CL = 200pF to 2500pF              25    4     8.0

                                  RL = 3k to 7k,                  CL = 200pF to 1000pF              25    6     -
                                  Measured From 3V to -3V or -3V

                                  to 3V

ESD PERFORMANCE                   Human Body Model                ICL3221 - ICL3243                 25    -     15   -     kV
RS-232 Pins (TOUT, RIN)

                                  IEC61000-4-2 Contact Discharge ICL3221 - ICL3243                  25    -     8    -     kV

                                  IEC61000-4-2 Air Gap Discharge ICL3221 - ICL3232                  25    -     8    -     kV
                                                                                 ICL3241 - ICL3243
                                                                                                    25    -     6    -     kV

All Other Pins                    Human Body Model                ICL3221 - ICL3243                 25    -     2    -     kV

                              9                                                                                             FN4805.21

                                                                                                                           March 1, 2006
ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Detailed Description                                           The ICL3221/22/23/41 inverting receivers disable only when
                                                               EN is driven high. ICL3243 receivers disable during forced
ICL32XX interface ICs operate from a single +3V to +5.5V       (manual) powerdown, but not during automatic powerdown
supply, guarantee a 250kbps minimum data rate, require         (See Table 2).
only four small external 0.1F capacitors, feature low power
consumption, and meet all ElA RS-232C and V.28                 ICL324X monitor receivers remain active even during
specifications. The circuit is divided into three sections:    manual powerdown and forced receiver disable, making
charge pump, transmitters and receivers.                       them extremely useful for Ring Indicator monitoring.
                                                               Standard receivers driving powered down peripherals must
Charge-Pump                                                    be disabled to prevent current flow through the peripheral's
                                                               protection diodes (See Figures 2 and 3). This renders them
Intersil's new ICL32XX family utilizes regulated on-chip dual  useless for wake up functions, but the corresponding
charge pumps as voltage doublers, and voltage inverters to     monitor receiver can be dedicated to this task as shown in
generate 5.5V transmitter supplies from a VCC supply as       Figure 3.
low as 3.0V. This allows these devices to maintain RS-232
compliant output levels over the 10% tolerance range of                                 VCC
3.3V powered systems. The efficient on-chip power supplies
require only four small, external 0.1F capacitors for the     RXIN                        RXOUT
voltage doubler and inverter functions at VCC = 3.3V. See                            GND  VROUT  VCC
the Capacitor Selection section, and Table 3 for capacitor     -25V  VRIN  +25V  5k
recommendations for other operating conditions. The charge
pumps operate discontinuously (i.e., they turn off as soon as  GND
the V+ and V- supplies are pumped up to the nominal
values), resulting in significant power savings.               FIGURE 1. INVERTING RECEIVER CONNECTIONS

Transmitters                                                   Low Power Operation

The transmitters are proprietary, low dropout, inverting       These 3V devices require a nominal supply current of
drivers that translate TTL/CMOS inputs to EIA/TIA-232          0.3mA, even at VCC = 5.5V, during normal operation (not in
output levels. Coupled with the on-chip 5.5V supplies,        powerdown mode). This is considerably less than the 5mA
these transmitters deliver true RS-232 levels over a wide      to 11mA current required by comparable 5V RS-232 devices,
range of single supply system voltages.                        allowing users to reduce system power simply by switching
                                                               to this new family.
Except for the ICL3232, all transmitter outputs disable and
assume a high impedance state when the device enters the       Pin Compatible Replacements For 5V Devices
powerdown mode (See Table 2). These outputs may be
driven to 12V when disabled.                                  The ICL3221/22/32 are pin compatible with existing 5V
                                                               RS-232 transceivers - see the Features section on the front
All devices guarantee a 250kbps data rate for full load        page for details.
conditions (3k and 1000pF), VCC  3.0V, with one
transmitter operating at full speed. Under more typical        This pin compatibility coupled with the low Icc and wide
conditions of VCC  3.3V, RL = 3k, and CL = 250pF, one          operating supply range, make the ICL32XX potential lower
transmitter easily operates at 900kbps.                        power, higher performance drop-in replacements for existing
                                                               5V applications. As long as the 5V RS-232 output swings
Transmitter inputs float if left unconnected, and may cause    are acceptable, and transmitter input pull-up resistors aren't
ICC increases. Connect unused inputs to GND for the best       required, the ICL32XX should work in most 5V applications.
performance.
                                                               When replacing a device in an existing 5V application, it is
Receivers                                                      acceptable to terminate C3 to VCC as shown on the Typical
                                                               Operating Circuit. Nevertheless, terminate C3 to GND if
All the ICL32XX devices contain standard inverting receivers   possible, as slightly better performance results from this
that three-state (except for the ICL3232) via the EN or        configuration.
FORCEOFF control lines. Additionally, the two ICL324X
products include noninverting (monitor) receivers (denoted     Powerdown Functionality (Except ICL3232)
by the ROUTB label) that are always active, regardless of the
state of any control lines. All the receivers convert RS-232   The already low current requirement drops significantly
signals to CMOS output levels and accept inputs up to 25V     when the device enters powerdown mode. In powerdown,
while presenting the required 3k to 7k input impedance         supply current drops to 1A, because the on-chip charge
(See Figure 1) even if the power is off (VCC = 0V). The        pump turns off (V+ collapses to VCC, V- collapses to GND),
receivers' Schmitt trigger input stage uses hysteresis to      and the transmitter outputs three-state. Inverting receiver
increase noise immunity and decrease errors due to slow        outputs may or may not disable in powerdown; refer to
input signal transitions.                                      Table 2 for details. This micro-power mode makes these
                                                               devices ideal for battery powered and portable applications.

10                                                                                   FN4805.21

                                                                                     March 1, 2006
                     ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Software Controlled (Manual) Powerdown                                 The ICL3221, ICL3223, and ICL3243 utilize a two pin
                                                                       approach where the FORCEON and FORCEOFF inputs
Most devices in the ICL32XX family provide pins that allow             determine the IC's mode. For always enabled operation,
the user to force the IC into the low power, standby state.            FORCEON and FORCEOFF are both strapped high. To
                                                                       switch between active and powerdown modes, under logic
On the ICL3222 and ICL3241, the powerdown control is via               or software control, only the FORCEOFF input need be
a simple shutdown (SHDN) pin. Driving this pin high enables            driven. The FORCEON state isn't critical, as FORCEOFF
normal operation, while driving it low forces the IC into its          dominates over FORCEON. Nevertheless, if strictly manual
powerdown state. Connect SHDN to VCC if the powerdown                  control over powerdown is desired, the user must strap
function isn't needed. Note that all the receiver outputs              FORCEON high to disable the automatic powerdown
remain enabled during shutdown (See Table 2). For the                  circuitry. ICL3243 inverting (standard) receiver outputs also
lowest power consumption during powerdown, the receivers               disable when the device is in manual powerdown, thereby
should also be disabled by driving the EN input high (See              eliminating the possible current path through a shutdown
next section, and Figures 2 and 3).                                    peripheral's input protection diode (See Figures 2 and 3).

                           TABLE 2. POWERDOWN AND ENABLE LOGIC TRUTH TABLE

  RS-232  FORCEOFF                                                     (NOTE 4)
  SIGNAL
PRESENT   OR SHDN FORCEON EN TRANSMITTER RECEIVER ROUTB                          INVALID
                                                                                 OUTPUT
     AT   INPUT      INPUT INPUT OUTPUTS OUTPUTS OUTPUTS                                         MODE OF OPERATION
RECEIVER

  INPUT?

ICL3222, ICL3241

N.A.              L  N.A.  L                  High-Z           Active  Active    N.A. Manual Powerdown

N.A.              L  N.A.  H                  High-Z           High-Z  Active    N.A. Manual Powerdown w/Rcvr. Disabled

N.A.              H  N.A.  L                  Active           Active  Active    N.A. Normal Operation

N.A.              H  N.A.  H                  Active           High-Z  Active    N.A. Normal Operation w/Rcvr. Disabled

ICL3221, ICL3223

No                H  H     L                  Active           Active  N.A.      L        Normal Operation

No                H  H     H                  Active           High-Z  N.A.      L        (Auto Powerdown Disabled)

Yes               H  L     L                  Active           Active  N.A.      H        Normal Operation

Yes               H  L     H                  Active           High-Z  N.A.      H        (Auto Powerdown Enabled)

No                H  L     L                  High-Z           Active  N.A.      L        Powerdown Due to Auto Powerdown

No                H  L     H                  High-Z           High-Z  N.A.      L        Logic

Yes               L  X     L                  High-Z           Active  N.A.      H        Manual Powerdown

Yes               L  X     H                  High-Z           High-Z  N.A.      H        Manual Powerdown w/Rcvr. Disabled

No                L  X     L                  High-Z           Active  N.A.      L        Manual Powerdown

No                L  X     H                  High-Z           High-Z  N.A.      L        Manual Powerdown w/Rcvr. Disabled

ICL3243

No                H  H     N.A.               Active           Active  Active    L        Normal Operation

                                                                                          (Auto Powerdown Disabled)

Yes               H  L     N.A.               Active           Active  Active    H        Normal Operation

                                                                                          (Auto Powerdown Enabled)

No                H  L     N.A.               High-Z           Active  Active    L        Powerdown Due to Auto Powerdown

                                                                                          Logic

Yes               L  X     N.A.               High-Z           High-Z  Active    H        Manual Powerdown

No                L  X     N.A.               High-Z           High-Z  Active    L        Manual Powerdown

NOTE:
4. Applies only to the ICL3241 and ICL3243.

                     11                                                                                              FN4805.21

                                                                                                                    March 1, 2006
                          ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

The INVALID output always indicates whether or not a valid      PWR                FORCEOFF
RS-232 signal is present at any of the receiver inputs (See     MGT                FORCEON
Table 2), giving the user an easy way to determine when the    LOGIC
interface block should power down. In the case of a                                INVALID
disconnected interface cable where all the receiver inputs                                         ICL3221/23/43
are floating (but pulled to GND by the internal receiver pull
down resistors), the INVALID logic detects the invalid levels                 I/O
and drives the output low. The power management logic                       UART
then uses this indicator to power down the interface block.
Reconnecting the cable restores valid levels at the receiver   CPU
inputs, INVALID switches high, and the power management
logic wakes up the interface block. INVALID can also be            FIGURE 4. CONNECTIONS FOR MANUAL POWERDOWN
used to indicate the DTR or RING INDICATOR signal, as                              WHEN NO VALID RECEIVER SIGNALS ARE
long as the other receiver inputs are floating, or driven to                       PRESENT
GND (as in the case of a powered down driver). Connecting
FORCEOFF and FORCEON together disables the                     With any of the above control schemes, the time required to
automatic powerdown feature, enabling them to function as      exit powerdown, and resume transmission is only 100s. A
a manual SHUTDOWN input (See Figure 4).                        mouse, or other application, may need more time to wake up
                                                               from shutdown. If automatic powerdown is being utilized, the
                     VCC            VCC                        RS-232 device will reenter powerdown if valid receiver levels
      VCC                                                      aren't reestablished within 30s of the ICL32XX powering
                                    CURRENT                    up. Figure 5 illustrates a circuit that keeps the ICL32XX from
                                    FLOW                       initiating automatic powerdown for 100ms after powering up.
                                                               This gives the slow-to-wake peripheral circuit time to
POWERED                 VOUT = VCC                             reestablish valid RS-232 output levels.
   DOWN      Rx
   UART                                   OLD                       POWER   MASTER POWERDOWN LINE
             Tx                     RS-232 CHIP                MANAGEMENT
    GND             SHDN = GND
                                                                      UNIT
                                                                                   0.1F           1M

FIGURE 2. POWER DRAIN THROUGH POWERED DOWN                                                                     FORCEOFF FORCEON
                PERIPHERAL
                                                                                                                        ICL3221/23/43
                          VCC
                                                                   FIGURE 5. CIRCUIT TO PREVENT AUTO POWERDOWN FOR
             TRANSITION             ICL324X                                        100ms AFTER FORCED POWERUP
              DETECTOR
                                                               Automatic Powerdown (ICL3221/23/43 Only)
     TO                                                        Even greater power savings is available by using the
WAKE-UP                                                        devices which feature an automatic powerdown function.
                                                               When no valid RS-232 voltages (See Figure 6) are sensed
  LOGIC                                                        on any receiver input for 30s, the charge pump and
                                                               transmitters powerdown, thereby reducing supply current to
VCC                                                            1A. Invalid receiver levels occur whenever the driving
                                                               peripheral's outputs are shut off (powered down) or when the
                          R2OUTB                               RS-232 interface cable is disconnected. The ICL32XX
                                                               powers back up whenever it detects a valid RS-232 voltage
         RX  VOUT = HI-Z                                       level on any receiver input. This automatic powerdown
                    R2OUT                                      feature provides additional system power savings without
POWERED                                          R2IN          changes to the existing operating system.
                       T1IN                      T1OUT
DOWN

UART     TX

         FORCEOFF = GND
         OR SHDN = GND, EN = VCC

FIGURE 3. DISABLED RECEIVERS PREVENT POWER DRAIN

                          12                                                                                      FN4805.21

                                                                                                                  March 1, 2006
                    ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

2.7V   VALID RS-232 LEVEL - ICL32XX IS ACTIVE                   (standard) receiver outputs placing them in a high
0.3V   INDETERMINATE - POWERDOWN MAY OR                         impedance state. This is useful to eliminate supply current,
-0.3V                                                            due to a receiver output forward biasing the protection diode,
-2.7V                    MAY NOT OCCUR                           when driving the input of a powered down (VCC = GND)
                                                                 peripheral (See Figure 2). The enable input has no effect on
       INVALID LEVEL - POWERDOWN OCCURS AFTER 30ms               transmitter nor monitor (ROUTB) outputs.

        INDETERMINATE - POWERDOWN MAY OR                         Capacitor Selection
                          MAY NOT OCCUR
                                                                 The charge pumps require 0.1F capacitors for 3.3V
        VALID RS-232 LEVEL - ICL32XX IS ACTIVE                   operation. For other supply voltages refer to Table 3 for
                                                                 capacitor values. Do not use values smaller than those listed
FIGURE 6. DEFINITION OF VALID RS-232 RECEIVER LEVELS             in Table 3. Increasing the capacitor values (by a factor of 2)
                                                                 reduces ripple on the transmitter outputs and slightly
Automatic powerdown operates when the FORCEON input              reduces power consumption. C2, C3, and C4 can be
is low, and the FORCEOFF input is high. Tying FORCEON            increased without increasing C1's value, however, do not
high disables automatic powerdown, but manual powerdown          increase C1 without also increasing C2, C3, and C4 to
is always available via the overriding FORCEOFF input.           maintain the proper ratios (C1 to the other capacitors).
Table 2 summarizes the automatic powerdown functionality.
                                                                 When using minimum required capacitor values, make sure
Devices with the automatic powerdown feature include an          that capacitor values do not degrade excessively with
INVALID output signal, which switches low to indicate that       temperature. If in doubt, use capacitors with a larger nominal
invalid levels have persisted on all of the receiver inputs for  value. The capacitor's equivalent series resistance (ESR)
more than 30s (See Figure 7). INVALID switches high 1s         usually rises at low temperatures and it influences the
after detecting a valid RS-232 level on a receiver input.        amount of ripple on V+ and V-.
INVALID operates in all modes (forced or automatic
powerdown, or forced on), so it is also useful for systems       TABLE 3. REQUIRED CAPACITOR VALUES
employing manual powerdown circuitry. When automatic
powerdown is utilized, INVALID = 0 indicates that the            VCC         C1     C2, C3, C4
ICL32XX is in powerdown mode.                                    (V)
                                                                             (F)   (F)

                                                                 3.0 to 3.6  0.1    0.1

                                                                 4.5 to 5.5  0.047  0.33

                                                                 3.0 to 5.5  0.1    0.47

RECEIVER                                       INVALID           Power Supply Decoupling
    INPUTS                                   } REGION
                                                                 In most circumstances a 0.1F bypass capacitor is
TRANSMITTER                                                      adequate. In applications that are particularly sensitive to
       OUTPUTS                                                   power supply noise, decouple VCC to ground with a
                                                                 capacitor of the same value as the charge-pump capacitor C1.
INVALID VCC                tINVL      tINVH                      Connect the bypass capacitor as close as possible to the IC.
OUTPUT 0            AUTOPWDN
                                             PWR UP              Operation Down to 2.7V
                V+
                                                                 ICL32XX transmitter outputs meet RS-562 levels (3.7V), at
       VCC                                                       full data rate, with VCC as low as 2.7V. RS-562 levels
           0                                                     typically ensure interoperability with RS-232 devices.

       V-                                                        Transmitter Outputs when Exiting
                                                                 Powerdown
FIGURE 7. AUTOMATIC POWERDOWN AND INVALID
                TIMING DIAGRAMS                                  Figure 8 shows the response of two transmitter outputs
                                                                 when exiting powerdown mode. As they activate, the two
The time to recover from automatic powerdown mode is             transmitter outputs properly go to opposite RS-232 levels,
typically 100s.                                                 with no glitching, ringing, nor undesirable transients. Each
                                                                 transmitter is loaded with 3k in parallel with 2500pF. Note
Receiver ENABLE Control (ICL3221/22/23/41 Only)                  that the transmitters enable only when the magnitude of the
Several devices also feature an EN input to control the          supplies exceed approximately 3V.
receiver outputs. Driving EN high disables all the inverting

                                  13                                                                 FN4805.21

                                                                                    March 1, 2006
                                                      ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

5V/DIV                              FORCEOFF                                               for a single transmitter driving 1000pF and an RS-232 load
                                                                                           at 250kbps. The static transmitters were also loaded with an
                                                                          T1               RS-232 receiver.

                                                                                                    VCC              +

                                                                                                         0.1F

  2V/DIV                                                                                      +                 C1+     VCC      V+
                                                                                           C1
                                                                                       T2                       C1-                                   +
                                                                                               +                                                       C3
               VCC = +3.3V                                                                 C2                           ICL32XX                       +C4
               C1 - C4 = 0.1F
                                                                                                                C2+                    V-             1000pF
                                              TIME (20s/DIV)
                                                                                                                C2-
    FIGURE 8. TRANSMITTER OUTPUTS WHEN EXITING
                    POWERDOWN                                                                                   TIN              TOUT

Mouse Driveability                                                                                              ROUT             RIN

The ICL324X have been specifically designed to power a                                                          EN               5K
serial mouse while operating from low voltage supplies.
Figure 9 shows the transmitter output voltages under                                       VCC                  SHDN OR
increasing load current. The on-chip switching regulator                                                        FORCEOFF
ensures the transmitters will supply at least 5V during worst
case conditions (15mA for paralleled V+ transmitters, 7.3mA                                FIGURE 10. TRANSMITTER LOOPBACK TEST CIRCUIT
for single V- transmitter). The Automatic Powerdown feature
does not work with a mouse, so FORCEOFF and                                                5V/DIV
FORCEON should be connected to VCC.                                                           T1IN

                                6                                                          T1OUT

TRANSMITTER OUTPUT VOLTAGE (V)  5                                                          R1OUT
                                                                                                        VCC = +3.3V
                                4                                 VOUT+                                 C1 - C4 = 0.1F
                                                                                                                                             5s/DIV
                                3
                                                                                                       FIGURE 11. LOOPBACK TEST AT 120kbps
                                2   VCC = 3.0V
                                                                                           5V/DIV.
                                1   T1                                                        T1IN

                                0                     VOUT+                                T1OUT

                                -1                    ICL3241/43                           R1OUT
                                                  T2  VOUT -                                            VCC = +3.3V
                                                                                                        C1 - C4 = 0.1F
                                -2                                                                                                          2s/DIV.

                                -3                                VOUT -                               FIGURE 12. LOOPBACK TEST AT 250kbps
                                -4 VCC T3

                                -5

                                -6
                                   0 1 2 3 4 5 6 7 8 9 10

                                    LOAD CURRENT PER TRANSMITTER (mA)

FIGURE 9. TRANSMITTER OUTPUT VOLTAGE vs LOAD
                CURRENT (PER TRANSMITTER, i.e., DOUBLE
                CURRENT AXIS FOR TOTAL VOUT+ CURRENT)

High Data Rates

The ICL32XX maintain the RS-232 5V minimum transmitter
output voltages even at high data rates. Figure 10 details a
transmitter loopback test circuit, and Figure 11 illustrates the
loopback test result at 120kbps. For this test, all transmitters
were simultaneously driving RS-232 loads in parallel with
1000pF, at 120kbps. Figure 12 shows the loopback results

                                                      14                                                                                              FN4805.21

                                                                                                                                           March 1, 2006
                                                ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Interconnection with 3V and 5V Logic                                                                        TABLE 4. LOGIC FAMILY COMPATIBILITY WITH VARIOUS
                                                                                                                          SUPPLY VOLTAGES
The ICL32XX directly interface with 5V CMOS and TTL logic
families. Nevertheless, with the ICL32XX at 3.3V, and the                                                        SYSTEM                        VCC               COMPATIBILITY
logic supply at 5V, AC, HC, and CD4000 outputs can drive                                                    POWER-SUPPLY                    SUPPLY
ICL32XX inputs, but ICL32XX outputs do not reach the
minimum VIH for these logic families. See Table 4 for more                                                       VOLTAGE                   VOLTAGE
information.                                                                                                          (V)
                                                                                                                                                (V)

                                                                                                                                     3.3         3.3 Compatible with all CMOS

                                                                                                                                                                 families.

                                                                                                                                        5        5               Compatible with all TTL and

                                                                                                                                                                 CMOS logic families.

                                                                                                                                        5        3.3 Compatible with ACT and HCT

                                                                                                                                                                 CMOS, and with TTL. ICL32XX

                                                                                                                                                                 outputs are incompatible with AC,

                                                                                                                                                                 HC, and CD4000 CMOS inputs.

Typical Performance Curves VCC = 3.3V, TA = 25C

                                6                                                                                                25

TRANSMITTER OUTPUT VOLTAGE (V)                                                           VOUT+
                                4

                                                                                                                                 20

                                2                                                                           SLEW RATE (V/s)     15
                                     1 TRANSMITTER AT 250kbps                                                                                                                  -SLEW
                                     1 OR 2 TRANSMITTERS AT 30kbps
                                                                                                                                                        +SLEW
                                0                                                                                                10

                                -2

                                -4                                     VOUT -

                                -6                                                                                               5   0     1000            2000  3000                 4000           5000

                                    0  1000     2000  3000                                      4000  5000

                                                LOAD CAPACITANCE (pF)                                                                            LOAD CAPACITANCE (pF)

FIGURE 13. TRANSMITTER OUTPUT VOLTAGE vs LOAD                                                                                    FIGURE 14. SLEW RATE vs LOAD CAPACITANCE
                 CAPACITANCE

                                45                                                                                               45
                                                                                                                                        ICL3222 - ICL3232
                                       ICL3221
                                40                                                                                               40

                                                                                                                                 35                                                   250kbps

SUPPLY CURRENT (mA)             35                                  250kbps                                 SUPPLY CURRENT (mA)

                                30                                                                                               30

                                25                                                                                               25                                         120kbps

                                20                                  120kbps                                                      20

                                15                                                                                               15                                                   20kbps

                                10                                  20kbps                                                       10

                                5                                                                                                5

                                0                                                                                                0

                                    0  1000     2000  3000                                      4000  5000                           0     1000            2000  3000                          4000  5000

                                                LOAD CAPACITANCE (pF)                                                                            LOAD CAPACITANCE (pF)

FIGURE 15. SUPPLY CURRENT vs LOAD CAPACITANCE                                                               FIGURE 16. SUPPLY CURRENT vs LOAD CAPACITANCE
                 WHEN TRANSMITTING DATA                                                                                      WHEN TRANSMITTING DATA

                                                15                                                                                                                                                   FN4805.21

                                                                                                                                                                                                     March 1, 2006
                          ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243
Typical Performance Curves VCC = 3.3V, TA = 25C (Continued)

45                          250kbps                                                                                                          3.5                                     NO LOAD
                                                                                                                                                                                     ALL OUTPUTS STATIC
       ICL324X                                                                                                                               3.0
40                                                                                                                                                           ICL3221 - ICL3232

SUPPLY CURRENT (mA)35                                                                                                                        2.5
                                                                                                                        SUPPLY CURRENT (mA)
30                                                                                                                                           2.0
                                                          120kbps

25

20                                                                                                                                           1.5
                                                                  20kbps
                                                                                                                                             1.0
15

10                                                                                                                                           0.5                                          ICL324X
                                                                                                                                                   ICL324X
5

0                                                                                                                                            0

    0  1000     2000  3000             4000                               5000                                                               2.5  3.0       3.5  4.0            4.5  5.0  5.5      6.0

                                                                                                                                                                 SUPPLY VOLTAGE (V)

                LOAD CAPACITANCE (pF)

FIGURE 17. SUPPLY CURRENT vs LOAD CAPACITANCE                                                                                                FIGURE 18. SUPPLY CURRENT vs SUPPLY VOLTAGE
                 WHEN TRANSMITTING DATA

Die Characteristics

SUBSTRATE POTENTIAL (POWERED UP):
    GND

TRANSISTOR COUNT:
    ICL3221: 286
    ICL3222: 338
    ICL3223: 357
    ICL3232: 296
    ICL324X: 464

PROCESS:
    Si Gate CMOS

                16                                                                                                                                                                             FN4805.21

                                                                                                                                                                                          March 1, 2006
                      ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Dual-In-Line Plastic Packages (PDIP)

            N                                                               E16.3 (JEDEC MS-001-BB ISSUE D)
             12 3
                                                                            16 LEAD DUAL-IN-LINE PLASTIC PACKAGE

INDEX                              E1                                              INCHES          MILLIMETERS
AREA                     N/2

                                                                            SYMBOL MIN      MAX    MIN       MAX NOTES

                             -B-                                            A   -           0.210  -         5.33    4

       -A-                                                                  A1  0.015       -      0.39           -  4

                   D                           E

    BASE                                                                    A2  0.115 0.195 2.93             4.95    -
  PLANE
                             -C- A2 A                                       B   0.014 0.022 0.356 0.558              -
SEATING
  PLANE                                    L   CL                           B1  0.045 0.070 1.15             1.77    8, 10

D1                       D1            A1      eA                           C   0.008 0.014 0.204 0.355              -

B1                    e                    eC  C                            D   0.735 0.775 18.66 19.68              5

            B                                  eB                           D1  0.005       -      0.13           -  5

                   0.010 (0.25) M C A B S

                                                                            E   0.300 0.325 7.62             8.25    6

NOTES:                                                                      E1  0.240 0.280 6.10             7.11    5

1. Controlling Dimensions: INCH. In case of conflict between English and   e   0.100 BSC          2.54 BSC          -
     Metric dimensions, the inch dimensions control.
                                                                            eA  0.300 BSC          7.62 BSC          6
2. Dimensioning and tolerancing per ANSI Y14.5M-1982.
                                                                            eB  -           0.430  -         10.92   7
3. Symbols are defined in the "MO Series Symbol List" in Section 2.2 of
     Publication No. 95.                                                    L   0.115 0.150 2.93             3.81    4

4. Dimensions A, A1 and L are measured with the package seated in JE-      N           16               16          9
     DEC seating plane gauge GS-3.
                                                                                                                     Rev. 0 12/93
5. D, D1, and E1 dimensions do not include mold flash or protrusions.
     Mold flash or protrusions shall not exceed 0.010 inch (0.25mm).

6. E and eA are measured with the leads constrained to be perpendic-
     ular to datum -C- .

7. eB and eC are measured at the lead tips with the leads unconstrained.
     eC must be zero or greater.

8. B1 maximum dimensions do not include dambar protrusions. Dambar
     protrusions shall not exceed 0.010 inch (0.25mm).

9. N is the maximum number of terminal positions.

10. Corner leads (1, N, N/2 and N/2 + 1) for E8.3, E16.3, E18.3, E28.3,
     E42.6 will have a B1 dimension of 0.030 - 0.045 inch (0.76 - 1.14mm).

                         17                                                                                          FN4805.21

                                                                                                                     March 1, 2006
                          ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243
Dual-In-Line Plastic Packages (PDIP)

INDEX       N                      E1                                      E18.3 (JEDEC MS-001-BC ISSUE D)
AREA         12 3        N/2
                                                                           18 LEAD DUAL-IN-LINE PLASTIC PACKAGE

                                                                                  INCHES          MILLIMETERS

                             -B-                                           SYMBOL MIN      MAX    MIN       MAX NOTES

       -A-                                                                 A   -           0.210  -         5.33    4

                   D                           E

    BASE                                                                   A1  0.015       -      0.39           -  4
   PLANE
                             -C- A2 A                                      A2  0.115 0.195 2.93             4.95    -
SEATING
   PLANE                                   L   CL                          B   0.014 0.022 0.356 0.558              -

D1                                     A1      eA                          B1  0.045 0.070 1.15             1.77    8, 10

                      e  D1                                                C   0.008 0.014 0.204 0.355              -

B1                                         eC  C

            B                                  eB                          D   0.845 0.880 21.47 22.35              5

                   0.010 (0.25) M C A B S                                  D1  0.005       -      0.13           -  5

NOTES:                                                                     E   0.300 0.325 7.62             8.25    6

1. Controlling Dimensions: INCH. In case of conflict between English and  E1  0.240 0.280 6.10             7.11    5
     Metric dimensions, the inch dimensions control.
                                                                           e   0.100 BSC             2.54 BSC       -
2. Dimensioning and tolerancing per ANSI Y14.5M-1982.
                                                                           eA  0.300 BSC             7.62 BSC       6
3. Symbols are defined in the "MO Series Symbol List" in Section 2.2 of
     Publication No. 95.                                                   eB  -           0.430  -         10.92   7

4. Dimensions A, A1 and L are measured with the package seated in         L   0.115 0.150 2.93             3.81    4
     JEDEC seating plane gauge GS-3.
                                                                           N           18               18          9
5. D, D1, and E1 dimensions do not include mold flash or protrusions.
     Mold flash or protrusions shall not exceed 0.010 inch (0.25mm).                                                Rev. 2 11/03

6. E and eA are measured with the leads constrained to be perpendic-
     ular to datum -C- .

7. eB and eC are measured at the lead tips with the leads unconstrained.
     eC must be zero or greater.

8. B1 maximum dimensions do not include dambar protrusions. Dambar
     protrusions shall not exceed 0.010 inch (0.25mm).

9. N is the maximum number of terminal positions.

10. Corner leads (1, N, N/2 and N/2 + 1) for E8.3, E16.3, E18.3, E28.3
     may have a B1 dimension of 0.030 - 0.045 inch (0.76 - 1.14mm).

                         18                                                                                         FN4805.21

                                                                                                                    March 1, 2006
                         ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Small Outline Plastic Packages (SOIC)

N                                  0.25(0.010) M B M                           M16.15 (JEDEC MS-012-AC ISSUE C)

         INDEX                                                                 16 LEAD NARROW BODY SMALL OUTLINE PLASTIC PACKAGE
         AREA
                                H                                                      INCHES       MILLIMETERS
                    E
                                                                               SYMBOL MIN      MAX  MIN       MAX NOTES
                      -B-

                                                                               A   0.0532 0.0688 1.35         1.75  -

123                                             L                              A1  0.0040 0.0098 0.10         0.25  -
      -A-                                         h x 45
                 D                                                             B   0.013 0.020      0.33      0.51  9

                    SEATING PLANE                                              C   0.0075 0.0098 0.19         0.25  -
                             A
                                                                               D   0.3859 0.3937 9.80 10.00         3

                                                                               E   0.1497 0.1574 3.80         4.00  4

                    -C-                                                        e   0.050 BSC        1.27 BSC        -

                                   

e                        A1                                                    H   0.2284 0.2440 5.80         6.20  -

                                                           C                   h   0.0099 0.0196 0.25         0.50  5

B                                  0.10(0.004)

0.25(0.010) M C A M B S                                                        L   0.016 0.050      0.40      1.27  6

                                                                               N           16             16        7

NOTES:                                                                             0          8   0        8    -
1. Symbols are defined in the "MO Series Symbol List" in Section 2.2 of
     Publication Number 95.                                                                                         Rev. 1 6/05
2. Dimensioning and tolerancing per ANSI Y14.5M-1982.
3. Dimension "D" does not include mold flash, protrusions or gate burrs.
     Mold flash, protrusion and gate burrs shall not exceed 0.15mm (0.006
     inch) per side.
4. Dimension "E" does not include interlead flash or protrusions. Interlead
     flash and protrusions shall not exceed 0.25mm (0.010 inch) per side.
5. The chamfer on the body is optional. If it is not present, a visual index
     feature must be located within the crosshatched area.
6. "L" is the length of terminal for soldering to a substrate.
7. "N" is the number of terminal positions.
8. Terminal numbers are shown for reference only.
9. The lead width "B", as measured 0.36mm (0.014 inch) or greater above
     the seating plane, shall not exceed a maximum value of 0.61mm
     (0.024 inch).

10. Controlling dimension: MILLIMETER. Converted inch dimensions are
     not necessarily exact.

                         19                                                                                         FN4805.21

                                                                                                                    March 1, 2006
                     ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Thin Shrink Small Outline Plastic Packages (TSSOP)

N                                                                        M16.173

         INDEX                                                           16 LEAD THIN SHRINK SMALL OUTLINE PLASTIC PACKAGE
         AREA
                              E  0.25(0.010) M B M                               INCHES         MILLIMETERS
                E1
                                         GAUGE                           SYMBOL MIN      MAX    MIN       MAX NOTES
                   -B-                   PLANE

                                                                         A   -           0.043  -         1.10  -

123                                                                      A1  0.002 0.006        0.05      0.15  -

                                                             L           A2  0.033 0.037 0.85             0.95  -
                                              0.25
     0.05(0.002) SEATING PLANE                                           b   0.0075 0.012 0.19            0.30  9
                                              0.010

-A-                  A                                                   c   0.0035 0.008 0.09            0.20  -
          D

                                                                         D   0.193 0.201 4.90             5.10  3

                -C-                                                      E1  0.169 0.177 4.30             4.50  4

                                                                         e   0.026 BSC             0.65 BSC     -

     e                   A1                   A2

                                                                c        E   0.246 0.256 6.25             6.50  -

     b                           0.10(0.004)

                                                                         L   0.020 0.028 0.50             0.70  6

0.10(0.004) M C A M B S                                                  N           16               16        7

NOTES:                                                                       0o          8o     0o        8o    -

1. These package dimensions are within allowable dimensions of                                                 Rev. 1 2/02
     JEDEC MO-153-AB, Issue E.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate
     burrs. Mold flash, protrusion and gate burrs shall not exceed
     0.15mm (0.006 inch) per side.

4. Dimension "E1" does not include interlead flash or protrusions.
     Interlead flash and protrusions shall not exceed 0.15mm (0.006
     inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual
     index feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. Dimension "b" does not include dambar protrusion. Allowable
     dambar protrusion shall be 0.08mm (0.003 inch) total in excess
     of "b" dimension at maximum material condition. Minimum space
     between protrusion and adjacent lead is 0.07mm (0.0027 inch).

10. Controlling dimension: MILLIMETER. Converted inch dimen-
     sions are not necessarily exact. (Angles in degrees)

                         20                                                                                     FN4805.21

                                                                                                                March 1, 2006
                         ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Small Outline Plastic Packages (SSOP)

N                                                                              M16.209 (JEDEC MO-150-AC ISSUE B)

         INDEX                                                                 16 LEAD SHRINK SMALL OUTLINE PLASTIC PACKAGE
         AREA
                                 H  0.25(0.010) M B M                                  INCHES         MILLIMETERS
                    E
                                            GAUGE                              SYMBOL MIN      MAX    MIN       MAX NOTES
                      -B-                   PLANE

                                                                               A   -           0.078  -         2.00         -

123                                                                            A1  0.002       -      0.05         -         -
      -A-
                 D                                              L              A2  0.065 0.072 1.65             1.85         -
                                                 0.25
                    SEATING PLANE                                              B   0.009 0.014 0.22             0.38         9
                             A                   0.010

                                                                               C   0.004 0.009 0.09             0.25         -

                                                                               D   0.233 0.255 5.90             6.50         3

                    -C-                                                        E   0.197 0.220 5.00             5.60         4

                                                                               e   0.026 BSC             0.65 BSC            -

e                        A1                      A2

                                                                   C           H   0.292 0.322 7.40             8.20         -

B                                   0.10(0.004)

                                                                               L   0.022 0.037 0.55             0.95         6

0.25(0.010) M C A M B S                                                        N           16               16               7

                                                                                   0          8     0        8           -

NOTES:                                                                                                                Rev. 3 6/05
1. Symbols are defined in the "MO Series Symbol List" in Section 2.2 of
     Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate burrs.
     Mold flash, protrusion and gate burrs shall not exceed 0.20mm (0.0078
     inch) per side.

4. Dimension "E" does not include interlead flash or protrusions. Interlead
     flash and protrusions shall not exceed 0.20mm (0.0078 inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual index
     feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. Dimension "B" does not include dambar protrusion. Allowable dambar
     protrusion shall be 0.13mm (0.005 inch) total in excess of "B" dimen-
     sion at maximum material condition.

10. Controlling dimension: MILLIMETER. Converted inch dimensions are
     not necessarily exact.

                         21                                                                                           FN4805.21

                                                                                                                      March 1, 2006
                         ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Small Outline Plastic Packages (SOIC)

N                                                                              M16.3 (JEDEC MS-013-AA ISSUE C)

         INDEX                                                                 16 LEAD WIDE BODY SMALL OUTLINE PLASTIC PACKAGE
         AREA
                                H  0.25(0.010) M B M                                   INCHES       MILLIMETERS
                    E
                                                                               SYMBOL MIN      MAX  MIN       MAX NOTES
                      -B-

                                                                               A   0.0926 0.1043 2.35         2.65  -

123                                             L                              A1  0.0040 0.0118 0.10         0.30  -
      -A-                                         h x 45
                 D                                                             B   0.013 0.0200 0.33          0.51  9

                    SEATING PLANE                                              C   0.0091 0.0125 0.23         0.32  -
                             A
                                                                               D   0.3977 0.4133 10.10 10.50        3

                                                                               E   0.2914 0.2992 7.40         7.60  4

                    -C-                                                        e   0.050 BSC        1.27 BSC        -

                                                                               H   0.394 0.419 10.00 10.65          -

e                        A1

                                                           C                   h   0.010 0.029      0.25      0.75  5

B                                  0.10(0.004)

                                                                               L   0.016 0.050      0.40      1.27  6

0.25(0.010) M C A M B S                                                        N           16             16        7

NOTES:                                                                             0          8   0        8    -
1. Symbols are defined in the "MO Series Symbol List" in Section 2.2 of
     Publication Number 95.                                                                                         Rev. 1 6/05
2. Dimensioning and tolerancing per ANSI Y14.5M-1982.
3. Dimension "D" does not include mold flash, protrusions or gate burrs.
     Mold flash, protrusion and gate burrs shall not exceed 0.15mm (0.006
     inch) per side.
4. Dimension "E" does not include interlead flash or protrusions. Interlead
     flash and protrusions shall not exceed 0.25mm (0.010 inch) per side.
5. The chamfer on the body is optional. If it is not present, a visual index
     feature must be located within the crosshatched area.
6. "L" is the length of terminal for soldering to a substrate.
7. "N" is the number of terminal positions.
8. Terminal numbers are shown for reference only.
9. The lead width "B", as measured 0.36mm (0.014 inch) or greater above
     the seating plane, shall not exceed a maximum value of 0.61mm (0.024
     inch)

10. Controlling dimension: MILLIMETER. Converted inch dimensions are
     not necessarily exact.

                         22                                                                                         FN4805.21

                                                                                                                    March 1, 2006
                         ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Small Outline Plastic Packages (SOIC)

N                                                                              M18.3 (JEDEC MS-013-AB ISSUE C)

         INDEX                                                                 18 LEAD WIDE BODY SMALL OUTLINE PLASTIC PACKAGE
         AREA
                                H  0.25(0.010) M B M                                   INCHES       MILLIMETERS
                    E
                                                                               SYMBOL MIN      MAX  MIN       MAX NOTES
                      -B-

                                                                               A   0.0926 0.1043 2.35         2.65  -

123                                             L                              A1  0.0040 0.0118 0.10         0.30  -
      -A-                                         h x 45
                 D                                                             B   0.013 0.0200 0.33          0.51  9

                    SEATING PLANE                                              C   0.0091 0.0125 0.23         0.32  -
                             A
                                                                               D   0.4469 0.4625 11.35 11.75        3

                                                                               E   0.2914 0.2992 7.40         7.60  4

                    -C-                                                        e   0.050 BSC        1.27 BSC        -

                                                                               H   0.394 0.419 10.00 10.65          -

e                        A1

                                                           C                   h   0.010 0.029      0.25      0.75  5

B                                  0.10(0.004)

                                                                               L   0.016 0.050      0.40      1.27  6

0.25(0.010) M C A M B S                                                        N           18             18        7

NOTES:                                                                             0          8   0        8    -
1. Symbols are defined in the "MO Series Symbol List" in Section 2.2 of
     Publication Number 95.                                                                                         Rev. 1 6/05
2. Dimensioning and tolerancing per ANSI Y14.5M-1982.
3. Dimension "D" does not include mold flash, protrusions or gate burrs.
     Mold flash, protrusion and gate burrs shall not exceed 0.15mm (0.006
     inch) per side.
4. Dimension "E" does not include interlead flash or protrusions. Interlead
     flash and protrusions shall not exceed 0.25mm (0.010 inch) per side.
5. The chamfer on the body is optional. If it is not present, a visual index
     feature must be located within the crosshatched area.
6. "L" is the length of terminal for soldering to a substrate.
7. "N" is the number of terminal positions.
8. Terminal numbers are shown for reference only.
9. The lead width "B", as measured 0.36mm (0.014 inch) or greater above
     the seating plane, shall not exceed a maximum value of 0.61mm
     (0.024 inch)

10. Controlling dimension: MILLIMETER. Converted inch dimensions are
     not necessarily exact.

                         23                                                                                         FN4805.21

                                                                                                                    March 1, 2006
                     ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Thin Shrink Small Outline Plastic Packages (TSSOP)

N                             E  0.25(0.010) M B M                             M20.173
                E1
         INDEX                           GAUGE                                 20 LEAD THIN SHRINK SMALL OUTLINE PLASTIC
         AREA      -B-                   PLANE                                 PACKAGE

                                                                                      INCHES          MILLIMETERS

                                                                               SYMBOL MIN      MAX    MIN       MAX NOTES

123                                                                            A   -           0.047  -         1.20      -

                                                             L                 A1  0.002 0.006        0.05      0.15      -
                                              0.25
     0.05(0.002) SEATING PLANE                                                 A2  0.031 0.051        0.80      1.05      -
                                              0.010
                                                                               b   0.0075 0.0118 0.19           0.30      9
-A-
          D          A

                                                                               c   0.0035 0.0079 0.09           0.20      -

                -C-                                                            D   0.252 0.260        6.40      6.60      3

                                                                               E1  0.169 0.177        4.30      4.50      4

     e                   A1                   A2

                                                                c              e   0.026 BSC             0.65 BSC         -

     b                           0.10(0.004)                                   E   0.246 0.256        6.25      6.50      -

0.10(0.004) M C A M B S                                                        L   0.0177 0.0295 0.45           0.75      6

                                                                               N           20               20            7

NOTES:                                                                             0o          8o     0o        8o        -

1. These package dimensions are within allowable dimensions of                                                       Rev. 1 6/98
     JEDEC MO-153-AC, Issue E.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate burrs.
     Mold flash, protrusion and gate burrs shall not exceed 0.15mm
     (0.006 inch) per side.

4. Dimension "E1" does not include interlead flash or protrusions. Inter-
     lead flash and protrusions shall not exceed 0.15mm (0.006 inch) per
     side.

5. The chamfer on the body is optional. If it is not present, a visual index
     feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. Dimension "b" does not include dambar protrusion. Allowable dambar
     protrusion shall be 0.08mm (0.003 inch) total in excess of "b" dimen-
     sion at maximum material condition. Minimum space between protru-
     sion and adjacent lead is 0.07mm (0.0027 inch).

10. Controlling dimension: MILLIMETER. Converted inch dimensions
     are not necessarily exact. (Angles in degrees)

                        24                                                                                                FN4805.21

                                                                                                                      March 1, 2006
                         ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Shrink Small Outline Plastic Packages (SSOP)

N                                                                        M20.209 (JEDEC MO-150-AE ISSUE B)

         INDEX                                                           20 LEAD SHRINK SMALL OUTLINE PLASTIC PACKAGE
         AREA
                                 H  0.25(0.010) M B M                        INCHES             MILLIMETERS
                    E
                                            GAUGE                        SYMBOL MIN      MAX    MIN        MAX NOTES
                     -B-                     PLANE

                                                                         A   0.068       0.078  1.73       1.99

123                                                                      A1  0.002       0.008' 0.05       0.21
      -A-
                 D                                              L        A2  0.066       0.070' 1.68       1.78
                                                 0.25
                    SEATING PLANE                0.010                   B   0.010' 0.015       0.25       0.38        9
                             A
                                                                         C   0.004       0.008  0.09       0.20'

                                                                         D   0.278       0.289  7.07       7.33        3

                    -C-                                                  E   0.205       0.212  5.20'      5.38        4

                                                                         e   0.026 BSC          0.65 BSC

e                            A1                  A2

                                                                   C     H   0.301       0.311  7.65       7.90'

B                                   0.10(0.004)

                                                                         L   0.025       0.037  0.63       0.95        6

0.25(0.010) M C A M B S                                                  N           20                20              7

                                                                             0 deg. 8 deg. 0 deg. 8 deg.

NOTES:                                                                                                            Rev. 3 11/02

1. Symbols are defined in the "MO Series Symbol List" in Section
     2.2 of Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate
     burrs. Mold flash, protrusion and gate burrs shall not exceed
     0.20mm (0.0078 inch) per side.

4. Dimension "E" does not include interlead flash or protrusions. In-
     terlead flash and protrusions shall not exceed 0.20mm (0.0078
     inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual
     index feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. Dimension "B" does not include dambar protrusion. Allowable
     dambar protrusion shall be 0.13mm (0.005 inch) total in excess
     of "B" dimension at maximum material condition.

10. Controlling dimension: MILLIMETER. Converted inch dimen-
     sions are not necessarily exact.

                         25                                                                                       FN4805.21

                                                                                                                  March 1, 2006
                     ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Thin Shrink Small Outline Plastic Packages (TSSOP)

N                             E  0.25(0.010) M B M                             M28.173
                E1
         INDEX                           GAUGE                                 28 LEAD THIN SHRINK SMALL OUTLINE PLASTIC
         AREA      -B-                   PLANE                                 PACKAGE

                                                                                      INCHES          MILLIMETERS

                                                                               SYMBOL MIN      MAX    MIN       MAX NOTES

123                                                                            A   -           0.047  -         1.20      -

                                                             L                 A1  0.002 0.006        0.05      0.15      -
                                              0.25
     0.05(0.002) SEATING PLANE                                                 A2  0.031 0.051        0.80      1.05      -
                                              0.010

-A-                  A                                                         b   0.0075 0.0118 0.19           0.30      9
          D

                                                                               c   0.0035 0.0079 0.09           0.20      -

                -C-                                                            D   0.378 0.386        9.60      9.80      3

                                                                               E1  0.169 0.177        4.30      4.50      4

     e                   A1                   A2

                                                                c              e   0.026 BSC             0.65 BSC         -

     b                           0.10(0.004)                                   E   0.246 0.256        6.25      6.50      -

0.10(0.004) M C A M B S                                                        L   0.0177 0.0295 0.45           0.75      6

                                                                               N           28               28            7

NOTES:                                                                             0o          8o     0o        8o        -

1. These package dimensions are within allowable dimensions of                                                       Rev. 0 6/98
     JEDEC MO-153-AE, Issue E.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate burrs.
     Mold flash, protrusion and gate burrs shall not exceed 0.15mm
     (0.006 inch) per side.

4. Dimension "E1" does not include interlead flash or protrusions. Inter-
     lead flash and protrusions shall not exceed 0.15mm (0.006 inch) per
     side.

5. The chamfer on the body is optional. If it is not present, a visual index
     feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. Dimension "b" does not include dambar protrusion. Allowable dambar
     protrusion shall be 0.08mm (0.003 inch) total in excess of "b" dimen-
     sion at maximum material condition. Minimum space between protru-
     sion and adjacent lead is 0.07mm (0.0027 inch).

10. Controlling dimension: MILLIMETER. Converted inch dimensions
     are not necessarily exact. (Angles in degrees)

                        26                                                                                                FN4805.21

                                                                                                                      March 1, 2006
                         ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Shrink Small Outline Plastic Packages (SSOP)

N                                                                        M28.209 (JEDEC MO-150-AH ISSUE B)

         INDEX                                                           28 LEAD SHRINK SMALL OUTLINE PLASTIC PACKAGE
         AREA
                                 H  0.25(0.010) M B M                            INCHES         MILLIMETERS
                    E
                                            GAUGE                        SYMBOL MIN      MAX    MIN       MAX NOTES
                      -B-                   PLANE

                                                                         A   -           0.078  -         2.00         -

123                                                                      A1  0.002       -      0.05         -         -
      -A-
                 D                                              L        A2  0.065 0.072        1.65      1.85         -
                                                 0.25
                    SEATING PLANE                                        B   0.009 0.014        0.22      0.38         9
                             A                   0.010

                                                                         C   0.004 0.009        0.09      0.25         -

                                                                         D   0.390 0.413        9.90 10.50             3

                    -C-                                                  E   0.197 0.220        5.00      5.60         4

                                                                         e   0.026 BSC             0.65 BSC            -

e                        A1                      A2

                                                                   C     H   0.292 0.322        7.40      8.20         -

B                                   0.10(0.004)

                                                                         L   0.022 0.037        0.55      0.95         6

0.25(0.010) M C A M B S                                                  N           28               28               7

NOTES:                                                                       0          8     0        8           -

1. Symbols are defined in the "MO Series Symbol List" in Section 2.2                                           Rev. 2 6/05
     of Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate
     burrs. Mold flash, protrusion and gate burrs shall not exceed
     0.20mm (0.0078 inch) per side.

4. Dimension "E" does not include interlead flash or protrusions.
     Interlead flash and protrusions shall not exceed 0.20mm (0.0078
     inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual
     index feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. Dimension "B" does not include dambar protrusion. Allowable
     dambar protrusion shall be 0.13mm (0.005 inch) total in excess of
     "B" dimension at maximum material condition.

10. Controlling dimension: MILLIMETER. Converted inch dimensions
     are not necessarily exact.

                         27                                                                                     FN4805.21

                                                                                                                March 1, 2006
                         ICL3221, ICL3222, ICL3223, ICL3232, ICL3241, ICL3243

Small Outline Plastic Packages (SOIC)

N                                                                        M28.3 (JEDEC MS-013-AE ISSUE C)

         INDEX                                                           28 LEAD WIDE BODY SMALL OUTLINE PLASTIC PACKAGE
         AREA
                                H  0.25(0.010) M B M                         INCHES             MILLIMETERS
                    E
                                                                         SYMBOL MIN      MAX    MIN       MAX NOTES
                      -B-
                                                                         A   0.0926 0.1043 2.35           2.65  -

123                                                                      A1  0.0040 0.0118 0.10           0.30  -
      -A-
                 D                              L                        B   0.013 0.0200 0.33            0.51  9
                                                  h x 45o
                    SEATING PLANE                                        C   0.0091 0.0125 0.23           0.32  -
                             A
                                                                         D   0.6969 0.7125 17.70 18.10          3

                                                                         E   0.2914 0.2992 7.40           7.60  4

                    -C-                                                  e   0.05 BSC           1.27 BSC        -

                                                                         H   0.394 0.419 10.00 10.65            -

e                        A1

                                                           C             h   0.01        0.029  0.25      0.75  5

B                                  0.10(0.004)                           L   0.016 0.050        0.40      1.27  6

0.25(0.010) M C A M B S                                                  N           28               28        7

NOTES:                                                                       0o          8o     0o        8o    -

1. Symbols are defined in the "MO Series Symbol List" in Section 2.2                                           Rev. 0 12/93
     of Publication Number 95.

2. Dimensioning and tolerancing per ANSI Y14.5M-1982.

3. Dimension "D" does not include mold flash, protrusions or gate
     burrs. Mold flash, protrusion and gate burrs shall not exceed
     0.15mm (0.006 inch) per side.

4. Dimension "E" does not include interlead flash or protrusions. In-
     terlead flash and protrusions shall not exceed 0.25mm (0.010
     inch) per side.

5. The chamfer on the body is optional. If it is not present, a visual
     index feature must be located within the crosshatched area.

6. "L" is the length of terminal for soldering to a substrate.

7. "N" is the number of terminal positions.

8. Terminal numbers are shown for reference only.

9. The lead width "B", as measured 0.36mm (0.014 inch) or greater
     above the seating plane, shall not exceed a maximum value of
     0.61mm (0.024 inch)

10. Controlling dimension: MILLIMETER. Converted inch dimen-
     sions are not necessarily exact.

                   All Intersil U.S. products are manufactured, assembled and tested utilizing ISO9000 quality systems.
                          Intersil Corporation's quality certifications can be viewed at www.intersil.com/design/quality

Intersil products are sold by description only. Intersil Corporation reserves the right to make changes in circuit design, software and/or specifications at any time without
notice. Accordingly, the reader is cautioned to verify that data sheets are current before placing orders. Information furnished by Intersil is believed to be accurate and
reliable. However, no responsibility is assumed by Intersil or its subsidiaries for its use; nor for any infringements of patents or other rights of third parties which may result
from its use. No license is granted by implication or otherwise under any patent or patent rights of Intersil or its subsidiaries.

                              For information regarding Intersil Corporation and its products, see www.intersil.com

                         28                                                                                     FN4805.21

                                                                                                                March 1, 2006
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

ICL3221CAZ-T器件购买:

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved