电子工程世界电子工程世界电子工程世界

产品描述

搜索

HCPL-261N-500E

器件型号:HCPL-261N-500E
器件类别:光电子/LED   
厂商名称:Broadcom
下载文档

器件描述

High Speed Optocouplers 10MBd 1Ch 3mA

参数
产品属性属性值
Product AttributeAttribute Value
制造商:
Manufacturer:
Broadcom Limited
产品种类:
Product Category:
High Speed Optocouplers
RoHS:YES
封装 / 箱体:
Package / Case:
PDIP-8 Gull Wing
数据速率:
Data Rate:
10 Mbps
Number of Channels:1 Channel
输出类型:
Output Type:
Open Collector
Isolation Voltage:3750 Vrms
Vf - Forward Voltage:1.5 V
If - Forward Current:10 mA
Vr - Reverse Voltage:3 V
Pd-功率耗散:
Pd - Power Dissipation:
60 mW
最小工作温度:
Minimum Operating Temperature:
- 40 C
最大工作温度:
Maximum Operating Temperature:
+ 85 C
系列:
Series:
HCPL-261N
封装:
Packaging:
Reel
高度:
Height:
3.56 mm
长度:
Length:
9.65 mm
Output Current:50 mA
宽度:
Width:
6.35 mm
商标:
Brand:
Broadcom / Avago
Fall Time:12 ns
Maximum Collector Current:50 mA
NumOfPackaging:1
Rise Time:42 ns
工厂包装数量:
Factory Pack Quantity:
1000

HCPL-261N-500E器件文档内容

HCPL-261A, HCPL-061A, HCPL-263A, HCPL-063A

HCPL-261N, HCPL-061N, HCPL-263N, HCPL-063N

HCMOS Compatible, High CMR, 10 MBd Optocouplers

Data Sheet

            Lead (Pb) Free

            RoHS 6 fully

            compliant

RoHS 6 fully compliant options available;

-xxxE denotes a lead-free product

Description                                                                        Features

The HCPL-261A family of optically coupled gates shown                              •  HCMOS/LSTTL/TTL performance compatible

on this data        sheet provide all the benefits of the in-                      •  1000 V/µs minimum Common Mode Rejection (CMR)

dustry standard 6N137 family with the added benefit                                   at VCM = 50 V (HCPL-261A family) and 15 kV/µs

of HCMOS compatible input cur­rent. This allows direct                                minimum CMR at VCM = 1000 V (HCPL-261N family)

interface   to      all  common             circuit    topologies  without         •  High speed: 10 MBd typical

additional      LED      buffer         or  drive  components.     The     Al-

GaAs LED used allows lower drive currents and reduc-                               •  AC and DC performance specified over industrial

es degradation by using the latest LED tech­nolo­ gy. On                              temperature range -40°C to +85°C

the single channel parts, an enable output allows the de-                          •  Available in 8 pin DIP, SOIC-8 packages

tector to be strobed. The output of the detector IC is an                          •  Safety approval:

open collector schottky-clamped transistor. The internal

shield provides a mini­mum common mode transient im-                                  –  UL recognized per UL1577 3750 Vrms for 1 minute

munity of 1000 V/µs for the HCPL-261A family and 15000                                   and 5000 Vrms for 1 minute (Option 020)

V/µs for the HCPL-261N family.                                                        –  CSA Approved

Functional Diagram                                                                    –  IEC/EN/DIN EN 60747-5-5 approved

            HCPL-261A/261N                                HCPL-263A/263N           Applications

            HCPL-061A/061N                                HCPL-063A/063N           •  Low input current (3.0 mA) HCMOS compatible

NC       1                  8      VCC      ANODE 1    1                   8  VCC     version of 6N137 optocoupler

ANODE    2                  7      VE       CATHODE 1  2                   7  VO1  •  Isolated line receiver

CATHODE  3                  6      VO       CATHODE 2  3                   6  VO2  •  Simplex/multiplex data transmission

NC       4  SHIELD          5      GND      ANODE 2    4      SHIELD       5  GND  •  Computer-peripheral interface

                                                                                   •  Digital isolation for A/D, D/A conversion

            TRUTH TABLE                                   TRUTH TABLE              •  Switching power supplies

         (POSITIVE LOGIC)                              (POSITIVE LOGIC)

LED         ENABLE   OUTPUT                               LED  OUTPUT              •  Instrumentation input/output isolation

ON          H               L                             ON       L

OFF         H               H                             OFF      H               •  Ground loop elimination

ON          L               H

OFF         L               H                                                      •  Pulse transformer replacement

ON          NC              L

OFF         NC              H

The connection of a 0.1 µF         bypass   capacitor  between pins 5 and  8  is

required.

                     CAUTION: It is advised that normal static precautions be taken in handling and assembly

                     of this component to prevent damage and/or degradation which may be induced by ESD.
Selection Guide

                                                                                                                                                                                       Widebody

  Minimum CMR                         Inp  ut                                      8-Pin DIP (300 Mil)                       Small-Outline SO-8 (400 Mil)  Hermetic

                        On-                Single                                                      Dual                     Single   Dual              Single      Single and

    dV/dt     VCM  Current  Output             Channel              Channel                  Channel  Channel           Channel     Dual Channel

    (V/µs)    (V)  (mA)     Enable             Package              Package             Package       Package           Package     Packages

    NA        NA   5        YES                6N137[1]                HCPL-0600[1]                                                                 HCNW137[1]

                                                        NO                                                 HCPL-2630[1]                HCPL-0630[1]

    5,000     50                          YES            HCPL-2601[1]                HCPL-0601[1]                 HCNW2601[1]

                                                        NO                                                 HCPL-2631[1]                HCPL-0631[1]

    10,000    1,000                       YES            HCPL-2611[1]                HCPL-0611[1]                 HCNW2611[1]

                                                        NO                                                 HCPL-4661[1]                HCPL-0661[1]

    1,000     50                          YES            HCPL-2602[1]

    3,500     300                         YES            HCPL-2612[1]

    1,000     50   3        YES            HCPL-261A                                                  HCPL-061A

                                NO                 HCPL-263A                HCPL-063A

    1,000[2]  1,000                       YES            HCPL-261N                                                  HCPL-061N

                                NO                 HCPL-263N                HCPL-063N

    1,000     50   12.5     [3]                                                 HCPL-193x[1]

                                                                                 HCPL-56xx[1]

                                                                                 HCPL-66xx[1]

Notes:

1. Technical data are on separate Avago publications.

2. 15 kV/µs with VCM = 1 kV can be achieved using Avago application circuit.

3. Enable is available for single channel products only, except for HCPL-193x devices.

Schematic

                   HCPL-261A/261N                                                                     HCPL-263A/263N

                   HCPL-061A/061N                                                                     HCPL-063A/063N

    IF                                                  ICC                                                                         ICC     VCC

    2+                                                           8  VCC                 1    IF1                                         8

                                                             IO                         +                                           IO1     VO1

                                                                 6  VO                                                                   7

                                                                                        VF1

                                                                                        –

VF                                                                                      2

    –                                                                                                 SHIELD

    3              SHIELD                                        5  GND

                            IE          7                                               3    IF2

                                    VE                                                  –                                           IO2     VO2

                                                                                                                                         6

   USE OF A 0.1 µF BYPASS CAPACITOR CONNECTED                                           VF2

   BETWEEN PINS 5 AND 8 IS RECOMMENDED (SEE NOTE       16).

                                                                                        +

                                                                                        4                                                   GND

                                                                                                      SHIELD                             5

2
Ordering Information

HCPL-xxxx is UL Recognized with 3750 Vrms for    1 minute  per UL1577.

                    Option                                                      UL 5000

             RoHS       Non RoHS                 Surface   Gull         Tape    Vrms/1         IEC/EN/DIN EN

Part number  Compliant  Compliant  Package       Mount     Wing         & Reel  Minute rating  60747-5-5      Quantity

             -000E      No option                                                                             50 per tube

             -300E          #300                 X         X                                                  50 per tube

             -500E          #500                 X         X            X                                     1000 per reel

HCPL-261A    -020E          #020         300mil                                 X                             50 per tube

             -320E          -320         DIP-8   X         X                    X                             50 per tube

             -520E          -520                 X         X            X       X                             1000 per reel

             -060E          #060                                                               X              50 per tube

             -560E          #560                 X         X            X                      X              1000 per reel

             -000E      No option                                                                             50 per tube

             -300E          #300                 X         X                                                  50 per tube

             -500E          #500                 X         X            X                                     1000 per reel

HCPL-        -020E          #020         300mil                                 X                             50 per tube

261N         -320E          #320         DIP-8   X         X                    X                             50 per tube

             -520E          -520                 X         X            X       X                             1000 per reel

             -060E          #060                                                               X              50 per tube

             -360E          #360                 X         X                                   X              50 per tube

             -560E          -                    X         X            X                      X              1000 per reel

             -000E      No option                                                                             50 per tube

             -300E          #300                 X         X                                                  50 per tube

HCPL-263A    -500E          #500         300mil  X         X            X                                     1000 per reel

             -020E          #020         DIP-8                                  X                             50 per tube

             -320E          #320                 X         X                    X                             50 per tube

             -520E          -520                 X         X            X       X                             1000 per reel

             -000E      No option                                                                             50 per tube

             -300E          #300                 X         X                                                  50 per tube

HCPL-        -500E          #500         300mil  X         X            X                                     1000 per reel

263N         -020E          #020         DIP-8                                  X                             50 per tube

             -320E          #320                 X         X                    X                             50 per tube

             -520E          #520                 X         X            X       X                             1000 per reel

             -000E      No option                X                                                            100 per tube

HCPL-061A    -500E          #500                 X                      X                                     1500 per reel

HCPL-        -060E          #060         SO-8    X                                             X              100 per tube

061N

             -560E          #560                 X                      X                      X              1500 per reel

HCPL-063A    -000E      No option                X                                                            100 per tube

HCPL-        -500E          #500         SO-8    X                      X                                     1500 per reel

063N

To order, choose a part number from the part number column and combine with the desired option from the option

column to form an order entry. Combination of Option 020 and Option 060 is not available.

Example 1:

   HCPL-261A-560E to order product of 300mil DIP Gull Wing Surface Mount package in Tape and Reel packaging

   with IEC/EN/DIN EN 60747-5-5 Safety Approval in RoHS compliant.

Example 2:

   HCPL-263N to order product of 300mil DIP package in tube packaging and non RoHS compliant.

Option datasheets are available. Contact your Avago sales representative or authorized distributor for information.

Remarks: The notation ‘#XXX’ is used for existing products, while (new) products launched since 15th July 2001 and

RoHS compliant option will use ‘-XXXE‘.

3
HCPL-261A/261N/263A/263N Outline Drawing

Pin Location (for reference only)

                              9.40 (0.370)

                              9.90 (0.390)

   TYPE NUMBER         8       7      6         5

                                                     OPTION CODE*                                                     0.20 (0.008)

                               A XXXXZ                                                6.10 (0.240)                    0.33 (0.013)

                                                     DATE CODE                        6.60 (0.260)

                                  YYWW                                          7.36  (0.290)                         5   TYP.

                                                                                7.88  (0.310)

   PIN ONE             1       2      3         4

                                                1.78 (0.070) MAX.

                                  1.19 (0.047) MAX.

                                                                                      DIMENSIONS IN MILLIMETERS AND (INCHES).

   3.56 ± 0.13                                           4.70 (0.185) MAX.
   (0.140 ± 0.005)
                                                                                      * MARKING CODE LETTER FOR OPTION NUMBERS.

                                                                                      "L" = OPTION 020

                                                                                      "V" = OPTION 060

                                                             0.51 (0.020) MIN.        OPTION NUMBERS 300 AND 500 NOT MARKED.

                                                   2.92 (0.115) MIN.                  NOTE: FLOATING LEAD PROTRUSION IS 0.25 mm (10  mils)  MAX.

   0.76 (0.030)                                 0.65 (0.025) MAX.

   1.40 (0.056)                                2.28 (0.090)

                                               2.80 (0.110)

Figure 1. 8-Pin dual in-line package device outline drawing.

                                                                      LAND      PATTERN RECOMMENDATION

                          9.65 ± 0.25                                                 1.02 (0.040)

                       (0.380 ± 0.010)

                    8       7      6        5

                                                   6.350 ± 0.25                                             10.9 (0.430)

                                                   (0.250 ± 0.010)

                    1       2      3        4

                                                                                1.27 (0.050)                2.0 (0.080)

                                                1.780                                 9.65 ± 0.25

                                                (0.070)                               (0.380 ± 0.010)

   1.19                                         MAX.                                  7.62 ± 0.25

   (0.047)                                                                            (0.300 ± 0.010)

   MAX.

                                                   3.56 ± 0.13                                          0.20 (0.008)

                                                   (0.140 ± 0.005)                                      0.33 (0.013)

   1.080 ± 0.320                                                                      0.635 ± 0.25

   (0.043 ± 0.013)                                                                    (0.025 ± 0.010)

                       2.540                                  0.635 ± 0.130                             12  NOM.

                    (0.100)                                   (0.025 ± 0.005)

                       BSC

                    DIMENSIONS IN MILLIMETERS (INCHES).

                    TOLERANCES (UNLESS OTHERWISE SPECIFIED):                    xx.xx = 0.01

                                                                                xx.xxx = 0.005

                    LEAD COPLANARITY

                    MAXIMUM: 0.102 (0.004)

                    NOTE: FLOATING LEAD PROTRUSION IS 0.25 mm (10 mils) MAX.

Figure 2. Gull wing surface mount option #300.

4
HCPL-061A/061N/063A/063N Outline Drawing

                                                                     LAND PATTERN RECOMMENDATION

                    8  7  6             5  5.994 ± 0.203

                          XXX              (0.236 ± 0.008)

   3.937 ± 0.127          YWW                       TYPE NUMBER                                         7.49 (0.295)

   (0.155 ± 0.005)                                  (LAST 3 DIGITS)

                                                    DATE CODE

                    1  2  3             4                                                      1.9 (0.075)

   0.406 ± 0.076                           1.270

   (0.016 ± 0.003)                         (0.050)  BSC                          0.64 (0.025)

                       * 5.080 ± 0.127                               7           45    X  0.432

                       (0.200 ± 0.005)                                                    (0.017)

    3.175 ± 0.127

   (0.125 ± 0.005)                         1.524                                                        0.228 ± 0.025

                                           (0.060)                                                      (0.009 ± 0.001)

                                                                                       0.203 ± 0.102

                                                                                       (0.008 ± 0.004)

    *  TOTAL PACKAGE LENGTH (INCLUSIVE OF MOLD FLASH)                   0.305    MIN.

       5.207 ± 0.254 (0.205 ± 0.010)                                    (0.012)

    DIMENSIONS IN MILLIMETERS (INCHES).

    LEAD COPLANARITY = 0.10 mm (0.004 INCHES) MAX.                   NOTE: FLOATING LEAD PROTRUSION IS 0.15 mm           (6  mils)  MAX.

Figure 3. 8-Pin Small Outline Package Device Drawing.

Solder Reflow Profile

Recommended reflow condition as per JEDEC Standard, J-STD-020 (latest revision). Non-Halide Flux should                                   be  used.

Regulatory Information

The HCPL-261A and HCPL-261N families have been approved by the following organizations:

UL

Recognized under UL 1577, Component Recognition Program, File E55361.

CSA

Approved under CSA Component Acceptance Notice #5, File CA 88324.

IEC/EN/DIN EN 60747-5-5

5
Insulation and Safety Related Specifications

                                                                             8-Pin DIP

                                                                             (300 Mil)  SO-8

   Parameter                              Symbol          Value    Value               Units  Conditions

   Minimum External Air                   L(101)          7.1             4.9            mm   Measured from input terminals to

   Gap (External                                                                                                                 output terminals, shortest distance

   Clearance)                                                                                                                    through air.

   Minimum External                       L(102)          7.4             4.8            mm   Measured from input terminals to

   Tracking (External                                                                                                            output terminals, shortest distance

   Creepage)                                                                                                                     path along body.

   Minimum Internal Plastic                                             0.08     0.08                  mm   Through insulation distance, conductor

   Gap (Internal Clearance)                                                                                                      to conductor, usually the direct

                                                                                                                                        distance between the photoemitter and

                                                                                                                                        photodetector inside the optocoupler

                                                                                                                                        cavity.

   Tracking Resistance                       CTI          200      200                 Volts  DIN IEC 112/ VDE 0303 Part 1

   (Comparative Tracking

   Index)

   Isolation Group                                                      IIIa            IIIa                              Material Group (DIN VDE 0110, 1/89,

                                                                                                                                        Table 1)

Option 300 – surface mount classification is Class A in accordance with CECC 00802.

IEC/EN/DIN EN 60747-5-5 Insulation Characteristics*

   Description                                                                    Symbol      PDIP Option 060   SO-8 Option 060       Unit

   Installation classification per DIN VDE 0110, Table 1

   for rated mains voltage ≤ 150 Vrms                                                         I – IV            I – IV

   for rated mains voltage ≤ 300 Vrms                                                         I – IV            I – IV

   for rated mains voltage ≤ 600 Vrms                                                         I – III           I – III

   Climatic Classification                                                                    40/85/21          40/85/21

   Pollution Degree (DIN VDE 0110/39)                                                         2                 2

   Maximum Working Insulation Voltage                                             VIORM       630               567                   Vpeak

   Input to Output Test Voltage, Method b*                                        VPR         1181              1063                  Vpeak

   VIORM x 1.875 = VPR, 100% Production Test with tm=1 sec,

   Partial discharge < 5 pC

   Input to Output Test Voltage, Method a*                                        VPR         1008              907                   Vpeak

   VIORM x 1.6 = VPR, Type and Sample Test, tm=10 sec,

   Partial discharge < 5 pC

   Highest Allowable Overvoltage                                                  VIOTM       6000              6000                  Vpeak

   (Transient Overvoltage tini = 60 sec)

   Safety-limiting values – maximum values allowed in the          event  of   a  failure

   Case Temperature                                                               TS          175               150                   °C

   Input Current                                                                  IS, INPUT   230               150                   mA

   Output Power                                                                   PS, OUTPUT  600               600                   mW

   Insulation Resistance at TS, VIO = 500 V                                       RS          ≥109              ≥109                  W

*  Refer to the front of the optocoupler section of the current catalog, under Product Safety Regulations section IEC/EN/DIN EN 60747-5-5, for a

   detailed description.

6
Absolute Maximum Ratings

   Parameter                                        Symbol        Min.    Max.                  Units         Note

   Storage Temperature                              TS            -55     125                   °C

   Operating Temperature                            TA            - 40    +85                   °C

   Average Input Current                            IF(AVG)                10                                 mA                1

   Reverse Input Voltage                            VR                 3                                      Volts

   Supply Voltage                                   VCC           - 0 .5  7                     Volts             2

   Enable Input Voltage                             VE            - 0.5   5.5                   Volts

   Output Collector Current (Each Channel)          IO                 50                                     mA

   Output Power Dissipation (Each Channel)          PO                 60                                     mW                3

   Output Voltage (Each channel)                    VO            - 0.5   7                     Volts

   Lead Solder Temperature                          260°C for 10 s, 1.6 mm Below Seating Plane

   (Through Hole Parts Only)

   Solder Reflow Temperature Profile                See Package Outline Drawings section

   (Surface Mount Parts Only)

Recommended Operating Conditions

   Parameter                                Symbol          Min.          Max.                         Units

   Input Voltage, Low Level                 VFL             -3            0.8                          V

   Input Current, High Level                IFH             3.0           10                           mA

   Power Supply Voltage                     VCC             4.5           5.5                          Volts

   High Level Enable Voltage                VEH             2.0           VCC                          Volts

   Low Level Enable Voltage                 VEL             0             0.8                          Volts

   Fan Out (at RL = 1 kΩ)                   N                 5                                                      TTL Loads

   Output Pull-up Resistor                  RL              330           4k                           Ω

   Operating Temperature                    TA              - 40          85                           °C

7
Electrical Specifications

Over recommended operating temperature (TA = - 40°C to +85°C) unless otherwise specified.

   Parameter               Symbol            Min.  Typ.*   Max.  Units       Test Conditions                   Fig.  Note

   High Level Output       IOH                 3.1                       100   µA     VCC = 5.5 V, VO = 5.5 V,               4     18

   Current                                                                            VF = 0.8 V, VE = 2.0 V

   Low Level Output        VOL                 0.4                       0.6   V      VCC = 5.5 V, IOL = 13 mA               5, 8  4, 18

   Voltage                                                                                                 (sinking), IF = 3.0 mA,

                                                         VE = 2.0 V

   High Level Supply       ICCH                7                         10    mA     VE = 0.5 V**              VCC = 5.5 V                 4

         Current                                                               9       15                         Dual Channel              IF = 0 mA

                                                         Products***

   Low Level Supply        ICCL                8                         13    mA     VE = 0.5 V**              VCC = 5.5 V

            Current                  12                                         21                 Dual Channel                      IF = 3.0 mA

                                                         Products***

   High Level Enable       IEH                 - 0.6                     -1.6  mA     VCC = 5.5 V, VE = 2.0 V

   Current**

   Low Level Enable        IEL                 - 0.9                     -1.6  mA     VCC = 5.5 V, VE = 0.5 V

   Current**

   Input Forward           VF                1.0   1.3     1.6   V      IF = 4 mA                              6     4

   Voltage

   Temperature Co-         ∆VF /∆TA                -1.25                mV/ °C                      IF = 4 mA                                                  4

   efficient of Forward

   Voltage

   Input Reverse           BVR               3     5                V                 IR = 100 µA                                                4

   Breakdown Voltage

   Input Capacitance       CIN                 60                pF                                 f = 1 MHz, VF = 0 V

*All typical values at TA = 25°C, VCC = 5 V

**Single Channel Products only (HCPL-261A/261N/061A/061N)

***Dual Channel Products only (HCPL-263A/263N/063A/063N)

8
Switching Specifications

Over recommended operating temperature (TA = -40°C to +85°C) unless otherwise specified.

   Parameter                                  Symbol         Min.  Typ.*  Max.  Units         Test Conditions             Fig.    Note

   Input Current Threshold                    ITHL                 1.5                  3.0   mA         VCC = 5.5 V, VO = 0.6 V,       7, 10   18

   High to Low                                                 IO >13 mA (Sinking)

   Propagation Delay                          tPLH                 52                   100          ns  IF = 3.5 mA                    9, 11,  4, 9,

   Time to High Output                                                                                                               VCC = 5.0 V,                   12      18

   Level                                                 VE = Open,

   Propagation  ODueltapyut                 tPHL                                   53          100          ns                          CRLL == 1355 0pFΩ,                                             9, 11,  4, 10,

   Time to Low                                                                                                            12      18

   Level

   Pulse Width Distortion                     PWD                11                     45           ns                                               9, 13   17, 18

                                                            |tPHL - tPLH|

   Propagation Delay Skew                     tPSK                        60                                ns                                               24      11, 18

   Output Rise Time                           tR                 42                ns                                                                               9, 14   4, 18

   Output Fall Time                           tF                 12                ns                                                                               9, 14   4, 18

   Propagation Delay                          tEHL                 19                ns                                IF = 3.5 mA                    15,     12

   Time of Enable                                                 VCC = 5.0 V,                                                                                      16

   from VEH to VEL                                                                                                            VEL = 0 V, VEH = 3 V,

   Propagation Delay                          tELH                 30                ns                                CL = 15 pF,                    15,     12

   Time of Enable                                                         RL = 350 Ω                                                                                       16

   from VEL to VEH

*All typical values at TA = 25°C, VCC = 5 V.

Common Mode Transient Immunity Specifications, All values at TA = 25°C

   Parameter               Device             Symbol         Min.  Typ.   Max.  Units                Test Conditions             Fig.    Note

   Output High            HCPL-261A           |CMH|          1     5                          kV/µs  VCM = 50 V        VCC = 5.0 V,     17      4, 13,

   Level Common           HCPL-061A                                                                                                                       RL = 350 Ω,                            15, 18

   Mode Transient         HCPL-263A                                                                                                                       IF = 0 mA,

   Immunity               HCPL-063A                                                                                                                TA = 25°C

                                        HCPL-261N                                        1     5                          kV/µs  VCM = 1000 V      VO(MIN) = 2 V

                                        HCPL-061N

                                        HCPL-263N                                        15    25                         kV/µs                                  Using Avago      20      4, 13,

                                        HCPL-063N                                                                                                                       App Circuit                15

   Output Low             HCPL-261A           |CML|          1     5                          kV/µs  VCM = 50 V        VCC = 5.0 V,     17      4, 14,

   Level Common           HCPL-061A                                                                                                                       RL = 350 Ω,                            15, 18

   Mode Transient         HCPL-263A                                                                                                                       IF = 3.5 mA,

   Immunity               HCPL-063A                                                                                                                VO(MAX) = 0.8 V

                                        HCPL-261N                                        1     5                          kV/µs  VCM = 1000 V      TA = 25°C

                                        HCPL-061N

                                        HCPL-263N                                        15    25                         kV/µs                                  Using Avago      20      4, 14,

                                        HCPL-063N                                                                                                                       App Circuit                15

9
Package Characteristics

All Typicals at TA = 25°C

Parameter                      Sym.          Package*                   Min.  Typ.  Max.  Units              Test Conditions   Fig.                       Note

Input-Output                   VISO                                                  3750                                    V rms              RH ≤ 50%,                                                  5, 6

Momentary With-                                                                                                                                               t = 1 min.,

stand Voltage**                    OPT         020†             5000                          TA = 25°C                                                                                                    5, 7

Input-Output                   RI-O                        1012                                                              Ω                  VI-O = 500 Vdc                                             4, 8

Resistance

Input-Output                   CI-O                                                                0.6                       pF                 f = 1 MHz,                                                 4, 8

Capacitance                                                         TA = 25°C

Input-Input                            II-I  Dual Channel                                   0.005                     µA                 RH ≤ 45%,                                                  19

Insulation                                                                                                                                                    t = 5 s,

Leakage Current                                                         VI-I = 500 V

Resistance                     RI-I          Dual Channel                                   1011                      Ω                                                                                    19

(Input-Input)

Capacitance                    CI-I          Dual 8-pin DIP                                 0.03                      pF                 f = 1 MHz                                                  19

         (Input-Inp         ut)         Dual SO-8                0.25

*Ratings apply to all devices except otherwise noted in the Package column.

**The Input-Output Momentary Withstand Voltage is a dielectric voltage rating that should not be interpreted as an input-output continuous

voltage rating. For the continuous voltage rating refer to the IEC/EN/DIN EN 60747-5-5 Insulation Characteristics Table (if applicable), your equip-

ment level safety specification or Avago Application Note 1074 entitled “Optocoupler Input-Output Endurance Voltage.”

†For 8-pin DIP package devices (HCPL-261A/261N/263A/263N) only.

Notes:

  1.  Peaking circuits may be used which produce transient input currents up to 30 mA, 50 ns maximum pulse width, provided the average cur-

      rent does not exceed 10 mA.

  2.  1 minute maximum.

  3.  Derate linearly above 80 °C free-air temperature at a rate of 2.7 mW/°C for the SOIC-8 package.

  4.  Each channel.

  5.  Device considered a two-terminal device: Pins 1, 2, 3, and 4 shorted together and Pins 5, 6, 7, and 8 shorted together.

  6.  In accordance with UL1577, each optocoupler is proof tested by applying an insulation test voltage ≥ 4500 VRMS for 1 second (leakage detec-

      tion current limit, II-O ≤ 5 µA). This test is performed before the 100% production test for partial discharge (method b) shown in the IEC/EN/

      DIN EN 60747-5-5 Insulation Characteristics Table, if applicable.

  7.  In accordance with UL1577, each optocoupler is proof tested by applying an insulation test voltage ≥ 6000 VRMS for 1 second (leakage detec-

      tion current limit, II-O ≤ 5 µA).

  8.  Measured between the LED anode and cathode shorted together and pins 5 through 8 shorted together.

  9.  The tPLH propagation delay is measured from the 1.75 mA point on the falling edge of the input pulse to the 1.5 V point on the rising edge of

      the output pulse.

10.   The tPHL propagation delay is measured from the 1.75 mA point on the rising edge of the input pulse to the 1.5 V point on the falling edge of

      the output pulse.

11.   Propagation delay skew (tPSK) is equal to the worst case difference in tPLH and/or tPHL that will be seen between any two units under the same

      test conditions and operating temperature.

12.   Single channel products only (HCPL-261A/261N/061A/061N).

13.   Common mode transient immunity in a Logic High level is the maximum tolerable |dVCM/dt| of the common mode pulse, VCM, to assure that

      the output will remain in a Logic High state (i.e., Vo > 2.0 V).

14.   Common mode transient immunity in a Logic Low level is the maximum tolerable |dVCM/dt| of the common mode pulse, VCM, to assure that

      the output will remain in a Logic Low state (i.e., VO < 0.8 V).

15.   For sinusoidal voltages

      (|dVCM/dt|)max = πfCM VCM(P-P).

16.   Bypassing of the power supply line is required with a 0.1 µF ceramic disc capacitor adjacent to each optocoup­ler as shown in Figure 19. Total

      lead length between both ends of the capacitor and the isolator pins should not exceed 10 mm.

17.   Pulse Width Distortion (PWD) is defined as the difference between tPLH and tPHL for any given device.

18.   No external pull up is required for a high logic state on the enable input of a single channel product. If the VE pin is not used, tying VE to VCC

      will result in improved CMR performance.

19.   Measured between pins 1 and 2 shorted together, and pins 3 and 4 shorted together. For dual channel parts only.

10
IOH – HIGH LEVEL OUTPUT CURRENT – µA  15                                                          IOL – LOW LEVEL OUTPUT CURRENT – mA  80                                                              IF – INPUT FORWARD CURRENT – mA100.0

                                                                           VCC = 5.5 V                                                                                        VCC = 5 V
                                                                           VO = 5.5 V                                                                                         VE = 2 V
                                                                           VE = 2 V                                                                                           VOL = 0.6 V
                                                                           VF = 0.8 V                                                  60                                     IF = 3.5 mA                                               10.0

                                      10

                                                                                                                                                                                                                                                 TA = 85     C            TA = 40   C

                                                                                                                                       40                                                                                               1.0

                                                                                                                                                                                                                                                                          TA = 25   C

                                      5

                                                                                                                                       20                                                                                               0.1                               IF

                                                                                                                                                                                                                                                                          +

                                      0                                                                                                0                                                                                                0.01                              V–F

                                       -60    -40      -20   0  20     40  60      80  100                                                -60  -40     -20      0    20   40  60      80   100                                              1.0         1.1     1.2  1.3       1.4  1.5

                                                   TA – TEMPERATURE –           C                                                                      TA – TEMPERATURE –          C                                                             VF – FORWARD VOLTAGE – V

Figure 4. Typical high level output current vs.                                                   Figure 5. Low level output current vs. temper-                                                Figure 6. Typical diode input forward current

temperature.                                                                                      ature.                                                                                        characteristic.

                                      5.0                                                         V                                    0.6

                                                                                                  –

                                                                                                  LEVEL OUTPUT VOLTAGE                                                        VCC = 5.5 V
                                                                                                                                                                              VE = 2 V
OUTPUT VOLTAGE – V                                                                                                                                                            IF = 3.0 mA
                                      4.0                              RL = 350 Ω                                                      0.5

                                                                                                                                                         IO = 16 mA

                                      3.0                                  RL = 1 kΩ                                                                     IO = 12.8 mA

                                                                                                                                       0.4

                                      2.0

                                                RL = 4 kW                                                                              0.3

VO –                                  1.0                                                         LOW                                                    IO = 9.6 mA

                                                                                                  –                                                      IO = 6.4 mA

                                      0    0           0.5      1.0        1.5          2.0       VOL                                  0.2-60  -40     -20      0    20   40  60      80   100

                                           IF – FORWARD INPUT CURRENT – mA                                                                          TA – TEMPERATURE –             C

Figure 7. Typical output voltage vs. forward                                                      Figure 8. Typical low level output voltage vs.

input current.                                                                                    temperature.

                                                                       HCPL-261A/261N                                                              +5 V

                    PULSE GEN.                         IF       1                       VCC    8

                                      ZO= 50 Ω

                    tf = tr = 5 ns                                                                                                     0.1 µF

                                                                2                              7                                       BYPASS            RL

                                              INPUT                                                                                                            OUTPUT VO

                                      MONITORING                3                              6                                                               MONITORING

                                              NODE                                                                                             *CL             NODE

                                                       RM       4                              5

                                                                                       GND

                                                       *C L  IS APPROXIMATELY 15 pF WHICH INCLUDES

                                                             PROBE AND STRAY WIRING CAPACITANCE.

                                                                                                                                               IF   =  3.5 mA                              90%                                                   90%            VOH

                                              INPUT                                                                                            IF   =  1.75 mA

                                                   IF

                                                                t PHL                   t PLH                                                                                 10%                                                                               10%

                                                                                                                                                                                                                                                                          VOL

                                           OUTPUT

                                                VO                                                                                             1.5 V                                            trise                                            tfall

Figure 9. Test circuit for tPHL and tPLH.

11
mA                           2.0                                                                   120                                                                 120

– INPUT THRESHOLD CURRENT –                                                       ns                         TPLH                                         ns                TPLH

                                                                                  –                100       RL = 4 kΩ                                    –            100  RL = 4 kΩ

                             1.5       RL = 350 Ω                                 DELAY                                                                   DELAY

                                                                                                   80                                                                  80

                                       RL = 1 kΩ                                  PROPAGATION                                                             PROPAGATION                                         TPLH

                             1.0                                                                   60        TPLH                                                      60                                     RL = 1 kΩ

                                                                                                             RL = 1 kΩ

                                                                                                                             TPHL                                                                             TPLH

                                       RL = 4 kΩ                                                   40                        RL = 350 Ω, 1 kΩ, 4 kΩ                    40             TPHL                    RL = 350 Ω

                             0.5                                                                                                                                                      RL = 350 Ω, 1 kΩ, 4 kΩ

                                                                VCC = 5 V                          20        TPLH                                                      20

                                                                                  –                          RL = 350 kΩ           VCC = 5 V              –                                    VCC = 5 V

                                                                VO = 0.6 V        tp                                               IF = 3.5 mA            tp                                   TA = 25  C

ITH                          0-60      -40  -20  0  20      40  60     80   100                    0-60      -40  -20     0  20     40  60       80  100               0    0         2     4  6           8  10    12

                                            TA – TEMPERATURE –      C                                             TA – TEMPERATURE –          C                                IF  –  PULSE INPUT CURRENT – mA

Figure 10. Typical input threshold current vs.                                    Figure 11. Typical propagation delay vs. tem-                           Figure 12. Typical propagation delay vs. pulse

temperature.                                                                      perature.                                                               input current.

                             60                                                                    160       VCC = 5 V                        trise

                             50                  RL = 4 kΩ                        ns               140       IF = 3.5 mA                      tfall

                                                                                  –

                             40                                 VCC = 5 V         RISE, FALL TIME  120                  RL = 4 kΩ
                                                                IF = 3.5 mA
PWD – ns
                             30                                                                    60

                                                                                                                        RL = 1 kΩ

                             20                                                                    40

                                       RL = 1 kΩ                                  –                                     RL = 350 Ω

                             10                             RL = 350 Ω            tr, tf           20

                             0                                                                     0                    RL = 350 Ω, 1 kΩ, 4 kΩ

                                  -60  -40  -20  0  20      40  60     80    100                        -60  -40  -20     0  20     40  60       80  100

                                            TA – TEMPERATURE –      C                                             TA – TEMPERATURE –          C

Figure 13. Typical pulse width distortion vs.                                     Figure 14. Typical rise and fall time vs. temperature.

temperature.

12
        PULSE GEN.

        Z O = 50 Ω
        tf = tr = 5 ns
                               INPUT  VE

                               MONITORING NODE

                               HCPL-261A/261N                          +5      V

                        1                    VCC  8

        3.5 mA          2                         7            0.1 µF             RL

        IF                                                     BYPASS

                                                                                      OUTPUT VO

                        3                         6                                   MONITORING  tE – ENABLE PROPAGATION DELAY – ns

                                                                       *C L           NODE                                               120     VCC = 5 V

                        4                    GND  5                                                                                              VEH = 3 V

                                                                                                                                                 VEL = 0 V
                                                                                                                                                 IF = 3.5 mA
                                                                                                                                         90

                                                                                                                                                         tELH, RL = 4 kΩ

            *C L    IS APPROXIMATELY         15 pF WHICH INCLUDES

                    PROBE AND STRAY       WIRING CAPACITANCE.                                                                            60

                                                                               3.0 V                                                                     tELH, RL = 1 kΩ

        INPUT                                                                  1.5 V

                VE                                                                                                                       30                            tELH, RL = 350 Ω

                               t EHL                    t ELH                                                                                            tEHL, RL = 350 Ω, 1k Ω, 4 kΩ

        OUTPUT                                                                                                                           0

                VO                                                             1.5 V                                                      -60       -40  -20  0   20   40   60     80  100

                                                                                                                                                         TA – TEMPERATURE –     C

Figure  15. Test circuit for tEHL and tELH.                                                       Figure 16. Typical enable propaga­tion delay vs. temperature.

                                                                                                  HCPL-261A/-261N/-061A/-061N Only.

                                      HCPL-261A/261N

                               1                  VCC     8                           +5 V

            VCM                2                          7            0.1 µF         350 Ω

                IF                                                     BYPASS                     OUTPUT POWER – PS, INPUT CURRENT – IS

                                                                                      OUTPUT VO                                          800     HCPL-261A/261N OPTION 060         ONLY

A       B                      3                          6                           MONITORING                                                              PS (mW)

                                                                                      NODE                                               700                  IS (mA)

            VFF                4                  GND     5                                                                              600

                                                                                                                                         500

                        PULSE GEN.        +    _                                                                                         400

                            O  Z  = 50 Ω

                                                                                                                                         300

                                                          VCM (PEAK)                                                                     200

            VCM         0V

                        5V     SWITCH AT A:  IF = 0 mA                                                                                   100

                VO                                                                    CM H

                                                          VO   (min.)                                                                         0  0  25   50   75  100  125   150   175    200

                               SWITCH AT B:  IF = 3.5 mA

                VO                                        VO   (max.)                                                                               TS – CASE TEMPERATURE          –   C

                    0.5 V                                                             CM L

Figure 17. Test circuit for common mode transient immunity and typical waveforms.                 Figure 18. Thermal derating curve, dependence of safety limiting

                                                                                                  value with case temperature per IEC/EN/DIN EN 60747-5-5.

13
                                        SINGLE CHANNEL PRODUCTS                                            Application Information

                                                      GND BUS (BACK)                                       Common-Mode Rejection for HCPL-

    VCC  BUS (FRONT)                                                                                       261A/HCPL-261N Families:

                                                                                                           Figure 20 shows the recomm­ ended

         N.C.                                                                                              drive    circuit   for   the    HCPL-261N/-

                                                                                ENABLE                     261A     for  optimal    common-mode

                                        0.1µF                                   (IF USED)                  rejection     performance.      Two      main

                                                                                                           points to note are:

         N.C.                                                                   OUTPUT 1                   1.  The enable pin is tied to VCC rather

         N.C.                                                                                                  than     floating    (this  applies  to

                                                                                ENABLE                         single-channel parts only).

                                        0.1µF                                   (IF USED)                  2.  Two LED-current setting resistors

                                                                                                               are used instead of one. This is

         N.C.                                                                   OUTPUT 2                       to   balance   ILED  variation    during

                                                                                                               common-mode transients.

                                                                                                           If the enable pin is left floating, it is

                                                      10 mm MAX. (SEE NOTE 16)                             possible      for  common-mode           tran-

                                                                                                           sients to couple to the enable pin,

                                                                                                           resulting in common-mode failure.

                                        DUAL CHANNEL PRODUCTS                                              This failure mechanism only occurs

                                                                                                           when the LED is on and the output

                                                      GND BUS (BACK)                                       is in the Low State. It is identified as

    VCC BUS (FRONT)                                                                                        occurring when the transient output

                                                                                                           voltage rises above 0.8 V. Therefore,

                                                                                                           the enable pin should be connected

                                                                                                           to either VCC or logic-level high for

                                                                                           OUTPUT 1        best     common-mode            performance

                                        0.1µF                                                              with    the   output     low    (CMRL).  This

                                                                                           OUTPUT 2

                                                                                                           failure   mechanism      is     only  present

                                                                                                           in single-channel parts (HCPL-261N,

                                                                                                           -261A, ‑061N, -061A) which have the

                                                      10 mm MAX. (SEE NOTE 16)                             enable function.

Figure 19. Recommended printed circuit board layout.                                                       Also, common-mode transients can

                                                                                                           capacitively couple from the LED an-

                                                                                                           ode (or cathode) to the output-side

                                                                                                           ground causing current to be shunt-

                                        *      HCPL-261A/261N                                              ed away from the LED (which can be

         VCC                            1                             8                              VCC+  bad if the LED is on) or conversely

                                357 Ω                                           0.01 µF                    cause current to be injected into the

                                (MAX.)  2                             7                    350 Ω           LED (bad if the LED is meant to be

                                357 Ω                                                                      off ). Figure 21 shows the parasitic

                                (MAX.)  3                             6                              VO    capacitances which exists between

         74LS04                                                                                            LED      anode/cathode          and   output

OR ANY TOTEM-POLE                       4      SHIELD                 5                              GND   ground (CLA and CLC). Also shown in

OUTPUT LOGIC GATE                                                                                          Figure 21 on the input side is an AC-

                                        *                                                                  equivalent circuit.

                     GND1                                                                  GND2

    * HIGHER CMR      MAY BE OBTAINABLE    BY  CONNECTING PINS   1,   4 TO      INPUT GROUND (GND1).

    *Higher CMR may be obtainable by connecting pins 1, 4 to input ground (Gnd1).

Figure 20. Recommended drive circuit for HCPL-261A/-261N families for high-CMR

(similar for HCPL-263A/-263N).

14
Table 1 indicates the directions of ILP and ILN flow depend-            CMR with Other Drive Circuits

ing on the direction of the common-mode transient.                      CMR performance with drive circuits other than that

For transients occurring when the LED is on, common-                    shown in Figure 20 may be enhanced by following these

mode rejec­tion (CMRL, since the output is in the “low”                 guidelines:

state) depends upon the amount of LED current drive (IF).               1. Use of drive circuits where current is shunted from

For conditions where IF is close to the switching thresh-                 the LED in the LED “off” state (as shown in Figures 22

old (ITH), CMRL also depends on the extent which ILP and ILN              and 23). This is beneficial for good CMRH.

balance each other. In other words, any condition where

common-mode transients cause a momentary decrease                       2. Use of IFH > 3.5 mA. This is good for high CMRL.

in IF (i.e. when dVCM/dt>0 and |IFP| > |IFN|, referring to Table        Using any one of the drive circuits in Figures 22-24 with

1) will cause common-mode failure for transients which                  IF = 10 mA will result in a typical CMR of 8 kV/µs for the

are fast enough.                                                        HCPL-261N family, as long as the PC board layout prac-

Likewise  for  common-mode        transients        which    occur      tices are followed. Figure 22 shows a circuit which can

when the LED is off (i.e. CMRH, since the output is “high”),            be used with any totem-pole-output TTL/LSTTL/HCMOS

if an imbalance between ILP and ILN results in a transient              logic gate. The buffer PNP transistor allows the circuit to

IF equal to or greater than the switching threshold of the              be used with logic devices which have low current-sink-

optocoupler, the transient “signal” may cause the output                ing capability. It also helps maintain the driving-gate

to spike below 2 V (which consti­tutes a CMRH failure).                 power-supply current at a constant level to minimize

By using the recommended circuit in Figure 20, good                     ground shifting for other devices connected to the in-

CMR can be achieved. (In the case of the -261N families,                put-supply ground.

a minimum CMR of 15 kV/µs is guaranteed using this cir-                 When using an open-collector TTL or open-drain CMOS

cuit.) The balanced ILED-setting resistors help equalize ILP            logic gate, the circuit in Figure 23 may be used. When

and ILN to reduce the amount by which ILED is modulated                 using a CMOS gate to drive the optocoupler, the circuit

from transient coupling through CLA and CLC.                            shown in Figure 24 may be used. The diode in parallel

                                                                        with the RLED speeds the turn-off of the optocoupler

                                                                        LED.

                                                                                               VCC

          1                                      8                  VCC+                                                     HCPL-261X

                                                                                                               420 Ω  1

1/2 RLED                                            0.01 µF                                                    (MAX)

          2                                      7           350 Ω

                       ILP                                                                             2N3906         2

1/2 RLED          ILN       CLA                                                      74L504            (ANY PNP)             LED

          3                                      6                  VO               (ANY

                                                    15 pF                            TTL/CMOS                         3

                       CLC                                                           GATE)

          4       SHIELD                         5                  GND

                                                                                                                      4

                       +       –

                          VCM

Figure 21. AC equivalent circuit for HCPL-261X.                               Figure 22. TTL interface circuit for the HCPL-261A/-261N families.

15
    VCC                                                          HCPL-261X                        VCC                          HCPL-261A/261N

                                            820 Ω  1                                                         1N4148         1

                                                   2                                                                        2

    74HC00                                                                               74HC04                      750 Ω

    (OR ANY                                                        LED                   (OR ANY                                                   LED

OPEN-COLLECTOR/                                    3                             TOTEM-POLE                                 3

    OPEN-DRAIN                                                                   OUTPUT LOGIC

    LOGIC GATE)                                                                          GATE)

                                                   4                                                                        4

Figure 23. TTL open-collector/open drain gate drive circuit for                  Figure 24. CMOS gate drive circuit for HCPL-261A/-261N families.

HCPL-261A/-261N families.

Table 1. Effects of Common Mode Pulse Direction on Transient ILED

                                                                                                                              If |ILP| < |ILN|,            If |ILP| > |ILN|,               

                                                                                                                              LED IF Current            LED IF Current

    If dVCM/dt Is:         then ILP Flows:                       and ILN Flows:                   Is Momentarily:           Is Momentarily:

    positive (>0)          away from LED                         away from LED                    increased                 decreased

                                         anode through CLA                     cathode through CLC

    negative (<0)          toward LED                            toward LED                       decreased                    increased

                                         anode through CLA                     cathode through CLC

Propagation Delay, Pulse-Width Distortion and Propagation Delay Skew

Propagation delay is a figure of merit which describes                           coup­lers, differences in propaga­tion delays will cause

how quickly a logic signal propagates through a sys-                             the data to arrive at the outputs of the opto­couplers at

tem. The propaga­tion delay from low to high (tPLH) is the                       different times. If this difference in propagation delay

amount of time required for an input signal to propa-                            is large enough it will determine the maximum rate at

gate to the output, causing the output to change from                            which parallel data can be sent through the optocou-

low to high. Similarly, the propagation delay from high                          plers.

to low (tPHL) is the amount of time required for the input                       Propagation delay skew is defined as the difference be-

signal to propagate to the output, causing the output to                         tween the minimum and maximum propaga­tion delays,

change from high to low (see Figure 9).                                          either tPLH or tPHL, for any given group of optocouplers

Pulse-width distortion (PWD) results when tPLH and tPHL                          which are operating under the same conditions (i.e., the

differ in value. PWD is defined as the difference between                        same drive current, supply voltage, output load, and op-

tPLH and tPHL and often determines the maximum data                              erating temperature). As illustrated in Figure 25, if the in-

rate capability of a transmission system. PWD can be ex-                         puts of a group of optocouplers are switched either ON

pressed in percent by dividing the PWD (in ns) by the                            or OFF at the same time, tPSK is the differ­ence between

minimum pulse width (in ns) being transmitted. Typical-                          the shortest propagation delay, either tPLH or tPHL, and the

ly, PWD on the order of 20-30% of the minimum pulse                              longest propagation delay, either tPLH or tPHL.

width is tolerable; the exact figure depends on the par-                         As mentioned earlier, tPSK can determine the maximum

ticular applic­ ation (RS232, RS422, T-1, etc.).                                 parallel data transmission rate. Figure 26 is the timing

Propagation delay skew, tPSK, is an important parameter                          diagram of a typical parallel data application with both

to con­sider in parallel data applications where synchro-                        the clock and the data lines being sent through opto-

nization of signals on parallel data lines is a con­cern. If                     couplers.

the parallel data is being sent through a group of opto­

16
The figure shows data and clock signals at the inputs and                               to change before the clock signal has arrived. From these

outputs of the optocouplers. To obtain the maximum                                      considera­tions, the absolute minimum pulse width that

data transmission rate, both edges of the clock signal are                              can be sent through optocouplers in a parallel applica-

being used to clock the data; if only one edge were used,                               tion is twice tPSK. A cautious design should use a slightly

the clock signal would need to be twice as fast.                                        longer pulse width to ensure that any additional uncer-

Propagation delay skew repre­sents the uncertainty of                                   tainty in the rest of the circuit does not cause a prob-

where an edge might be after being sent through an op-                                  lem.

tocoupler. Figure 26 shows that there will be uncertainty                               The tPSK specified optocouplers offer the advantages of

in both the data and the clock lines. It is important that                              guaran­teed specifications for propaga­tion delays, pulse-

these two areas of uncer­tainty not overlap, otherwise                                  width distortion, and propagation delay skew over the

the clock signal might arrive before all of the data out-                               recommended temperature, input current, and power

puts have settled, or some of the data outputs may start                                supply ranges.

IF         50%

VO                                              1.5 V

                                                           TPHL

IF         50%

VO                                                         TPLH

           1.5 V

                              t PSK

Figure 25. Illustration of propagation delay skew – tPSK.

    DATA

INPUTS

    CLOCK

    DATA

OUTPUTS         t PSK

    CLOCK

                              t PSK

Figure 26. Parallel data transmission example.

For product information and a complete list of distributors, please go to our website:  www.avagotech.com

Avago, Avago Technologies, and the A logo are trademarks of Avago Technologies in the United States and other countries.

Data subject to change. Copyright © 2005-2013 Avago Technologies. All rights reserved. Obsoletes AV01-0561EN

AV02-0391EN - April 30, 2013
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory, Delivery & Lifecycle Information:

Broadcom Limited:

HCPL-063A-500E  HCPL-261A  HCPL-261A#020   HCPL-261A#060   HCPL-261A#300   HCPL-261A#500   HCPL-

261A#560   HCPL-261A-000E  HCPL-261A-020E  HCPL-261A-060E  HCPL-261A-300E  HCPL-261A-320E  HCPL-

261A-500E  HCPL-261A-520   HCPL-261A-520E  HCPL-261A-560E  HCPL-261N  HCPL-261N#020  HCPL-261N#060

HCPL-261N#300   HCPL-261N#320   HCPL-261N#360  HCPL-261N#500  HCPL-261N-000E  HCPL-261N-020E  HCPL-

261N-060E  HCPL-261N-300E  HCPL-261N-320E  HCPL-261N-360E  HCPL-261N-500E  HCPL-261N-520E  HCPL-

263A#300   HCPL-263A#320   HCPL-263A#500   HCPL-263A-300E  HCPL-263A-320E  HCPL-263A-500E  HCPL-263A-

520  HCPL-263A-520E     HCPL-263N#300  HCPL-263N#320  HCPL-263N#500  HCPL-263N#520  HCPL-263N-300E

HCPL-263N-320E  HCPL-263N-500E  HCPL-263N-520E  HCPL-261N-520  HCPL-261A-320
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved