电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索

GS72116AGU-7I

器件型号:GS72116AGU-7I
器件类别:存储   
厂商名称:GSI Technology
厂商官网:http://www.gsitechnology.com/
标准:
下载文档

器件描述

SRAM 3.3V 128K x 16 2M I Temp

参数

产品属性属性值
Product AttributeAttribute Value
制造商:
Manufacturer:
GSI Technology
产品种类:
Product Category:
SRAM
RoHS:YES
Memory Size:2 Mbit
Organization:128 k x 16
Access Time:7 ns
接口类型:
Interface Type:
Parallel
电源电压-最大:
Supply Voltage - Max:
3.6 V
电源电压-最小:
Supply Voltage - Min:
3 V
Supply Current - Max:150 mA
最小工作温度:
Minimum Operating Temperature:
- 40 C
最大工作温度:
Maximum Operating Temperature:
+ 85 C
安装风格:
Mounting Style:
SMD/SMT
封装 / 箱体:
Package / Case:
BGA-48
Memory Type:SDR
系列:
Series:
GS72116AGU
类型:
Type:
Asynchronous SRAM
商标:
Brand:
GSI Technology
产品类型:
Product Type:
SRAM
工厂包装数量:
Factory Pack Quantity:
120
子类别:
Subcategory:
Memory & Data Storage

GS72116AGU-7I器件文档内容

                                                                                                                                           GS72116AGP/U

TSOP, FP-BGA                                                  128K x 16                                                                         7, 8, 10, 12 ns

Commercial Temp                      2Mb Asynchronous SRAM                                                                                           3.3 V VDD

Industrial Temp                                                                                                                            Center VDD and VSS

Features                                                            Fine Pitch BGA 128K x 16-Bump Configuration

• Fast access time: 7, 8, 10, 12 ns                                              1                                     2    3         4    5    6

• CMOS low power operation: 145/125/100/85 mA at

minimum cycle time

• Single 3.3 V power supply                                                   A  LB                                    OE   A0        A1   A2   NC

• All inputs and outputs are TTL-compatible

• Byte control                                                                B  DQ16                                  UB   A3        A4   CE   DQ1

• Fully static operation

• Industrial Temperature Option: –40° to 85°C                                 C  DQ14  DQ15                                 A5        A6   DQ2  DQ3

• Package line up                                                             D  VSS   DQ13                                 NC        A7   DQ4  VDD

     GP:  RoHS-compliant 400 mil, 44-pin TSOP Type II

          package                                                             E  VDD   DQ12                                 NC        A16  DQ5  VSS

     U:   6 mm x 8 mm Fine Pitch Ball Grid Array package

     GU: RoHS-compliant 6 mm x 8 mm Fine Pitch Ball Grid                      F  DQ11  DQ10                                 A8        A9   DQ7  DQ6

          Array package

                                                                              G  DQ9                                   NC   A10       A11  WE   DQ8

Description                                                                   H  NC                                    A12  A13       A14  A15  NC

The GS72116A is a high speed CMOS Static RAM organized

as 131,072 words by 16 bits. Static design eliminates the need

for external clocks or timing strobes. The GS operates on a                      6 mm x 8 mm, 0.75 mm Bump Pitch

single 3.3 V power supply and all inputs and outputs are TTL-                                                               Top View

compatible. The GS72116A is available in a 6 mm x 8 mm                                                                    Package U

Fine Pitch BGA and 400 mil TSOP Type-II packages.                        TSOP-II 128K x 16-Pin Configuration

Pin  Descriptions                                                        A4      1                                                         44   A5

                                                                         A3      2                                                         43   A6

          Symbol                     Description                         A2      3                                                         42   A7

                                                                         A1      4                                          Top view       41   OE

          A0–A16                     Address input                       A0      5                                                         40   UB

          DQ1–DQ16                   Data input/output                   CE      6                                                         39   LB

                                                                         DQ1     7                                                         38   DQ16

          CE                         Chip enable input                   DQ2     8                                                         37   DQ15

                                     Lower byte enable input             DQ3     9                                                         36   DQ14

          LB                         (DQ1 to DQ8)                        DQ4     10                                         44-pin         35   DQ13

                                                                         VDD     11                                                        34   VSS

          UB                         Upper byte enable input             VSS     12                                         TSOP II        33   VDD

                                     (DQ9 to DQ16)                       DQ5     13                                                        32   DQ12

          WE                         Write enable input                  DQ6     14                                                        31   DQ11

                                                                         DQ7     15                                                        30   DQ10

          OE                         Output enable input                 DQ8     16                                                        29   DQ9

          VDD                        +3.3 V power supply                 WE      17                                                        28   NC

                                                                         A15     18                                                        27   A8

          VSS                        Ground                              A14     19                                                        26   A9

          NC                         No connect                          A13     20                                                        25   A10

                                                                         A12     21                                                        24   A11

                                                                         A16     22                                                        23   NC

                                                                                                                          Package TP

Rev: 1.11 1/2013                                              1/13                                                                         © 2001, GSI Technology

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                               GS72116AGP/U

                                            Block Diagram

                         A0                 Row              Memory Array

                                   Address  Decoder

                                   Input
                                   Buffer

                                                                Column
                         A16                                    Decoder

                         CE
                         WE
                         OE        Control                      I/O Buffer

                         UB _____

                                                             DQ1        DQ16

Truth Table

CE             OE    WE      LB    UB             DQ1 to DQ8                  DQ9 to DQ16                                         VDD Current

H                 X  X        X    X              Not Selected                Not Selected                                        ISB1, ISB2

                              L    L                 Read                                                              Read

       L          L  H        L    H                 Read                                                              High Z

                              H    L                 High Z                                                            Read

                              L    L                 Write                                                             Write      IDD

       L          X  L        L    H                 Write                    Not Write, High Z

                              H    L              Not Write, High Z                                                    Write

       L          H  H        X    X                 High Z                                                            High Z

       L          X  X        H    H                 High Z                                                            High Z

Note:

X: “H” or “L”

Rev: 1.11 1/2013                            2/13                                                                               ©  2001, GSI Technology

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                                 GS72116AGP/U

Absolute Maximum Ratings

                  Parameter                                Symbol                           Rating                                Unit

                  Supply Voltage                           VDD                              –0.5 to +4.6                          V

                  Input Voltage                            VIN                              –0.5 to VDD +0.5                      V

                                                                                            (≤ 4.6 V max.)

                  Output Voltage                           VOUT                             –0.5 to VDD +0.5                      V

                                                                                            (≤ 4.6 V max.)

        Allowable power dissipation                        PD                                    0.7                              W

             Storage temperature                           TSTG                             –55 to 150                            oC

Note:

Permanent device damage may occur if Absolute Maximum Ratings are exceeded. Functional operation shall be restricted to Recommended

Operating Conditions. Exposure to higher than recommended voltages for extended periods of time could affect device reliability.

Recommended Operating Conditions

                  Parameter              Symbol                    Min                      Typ                        Max        Unit

        Supply Voltage for -7/-8/-10/12  VDD                       3.0                      3.3                        3.6        V

        Input High Voltage                    VIH                  2.0                      —                          VDD +0.3   V

        Input Low Voltage                     VIL                  –0.3                     —                          0.8        V

        Ambient Temperature,                  TAc                  0                        —                             70      oC

        Commercial Range

        Ambient Temperature,                  TAI                  –40                      —                             85      oC

             Industrial Range

Notes:

1.  Input overshoot voltage should be less than VDD +2 V and not exceed 20 ns.

2.  Input undershoot voltage should be greater than –2 V and not exceed 20 ns.

Capacitance

        Parameter                        Symbol                    Test Condition                                      Max        Unit

        Input Capacitance                CIN                                    VIN = 0 V                              5          pF

        Output Capacitance               COUT                                   VOUT = 0 V                             7          pF

Notes:

1.  Tested at TA = 25°C, f = 1 MHz

2.  These parameters are sampled and are not 100% tested.

Rev: 1.11 1/2013                                           3/13                                                               © 2001, GSI Technology

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                                       GS72116AGP/U

DC I/O Pin Characteristics

Parameter                     Symbol                  Test Conditions                   Min                                                  Max

Input Leakage Current         IIL                       VIN = 0 to VDD                  – 1 uA                                               1 uA

Output Leakage Current        ILO                       Output High Z                   –1 uA                                                1 uA

                                                        VOUT = 0 to VDD

Output High Voltage           VOH                       IOH = –4mA                      2.4                                                  —

Output Low Voltage            VOL                           ILO = +4mA                  —                                                    0.4 V

Power Supply Currents

Parameter         Symbol      Test Conditions               0 to 70°C                                                          –40 to 85°C

                                                7 ns        8 ns          10 ns  12 ns                                 7 ns    8 ns          10 ns  12 ns

                              CE ≤ VIL

Operating                     All other inputs

Supply            IDD (max)   ≥ VIH or ≤ VIL    145 mA      125 mA      100 mA   85 mA                                 150 mA  130 mA  105 mA       90 mA

Current                       Min. cycle time

                              IOUT = 0 mA

                              CE ≥ VIH

Standby           ISB1 (max)  All other inputs  25 mA       20 mA         20 mA  15 mA                                 30 mA   25 mA   25 mA        20 mA

Current                       ≥ VIH or ≤VIL

                              Min. cycle time

                              CE ≥ VDD – 0.2 V

Standby           ISB2 (max)  All other inputs                      5 mA                                                              10 mA

Current                       ≥ VDD – 0.2 V or

                              ≤ 0.2 V

Rev: 1.11 1/2013                                      4/13                                                                             © 2001, GSI Technology

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                                 GS72116AGP/U

AC Test Conditions

        Parameter                              Conditions                                                              Output Load 1

                                                                             DQ

        Input high level                       VIH = 2.4 V

        Input low level                        VIL = 0.4 V                                                                       50Ω        30pF1

        Input rise time                        tr = 1 V/ns                                                                 VT = 1.4 V

        Input fall time                        tf = 1 V/ns

        Input reference level                  1.4 V                                                                   Output Load 2

        Output reference level                 1.4 V                                                                             3.3 V

        Output load                            Fig. 1& 2                                                               DQ        589Ω

Notes:                                                                                                                     5pF1

1.  Include scope and jig capacitance.                                                                                                434Ω

2.  Test conditions as specified with output   loading as shown in  Fig.  1

    unless otherwise noted.

3.  Output load 2 for tLZ, tHZ, tOLZ and tOHZ

Rev: 1.11 1/2013                                            5/13                                                                 © 2001, GSI Technology

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                                      GS72116AGP/U

AC Characteristics

Read Cycle

                  Parameter                 Symbol              -7                      -8                                  -10            -12       Unit

                                                          Min        Max           Min      Max                        Min       Max  Min       Max

            Read cycle time                 tRC           7          —             8        —                          10        —    12        —    ns

Address access time                         tAA           —          7             —        8                          —         10   —         12   ns

Chip enable access time (CE)                tAC           —          7             —        8                          —         10   —         12   ns

Byte enable access time (UB, LB)            tAB           —          3             —        3.5                        —         4    —         5    ns

Output enable to output valid (OE)          tOE           —          3             —        3.5                        —         4    —         5    ns

Output hold from address change             tOH           3          —             3        —                          3         —    3         —    ns

Chip enable to output in low Z (CE)         tLZ*          3          —             3        —                          3         —    3         —    ns

Output enable to output in low Z (OE)       tOLZ*         0          —             0        —                          0         —    0         —    ns

Byte enable to output in low Z (UB, LB)     tBLZ*         0          —             0        —                          0         —    0         —    ns

Chip disable to output in High Z (CE)       tHZ*          —          3.5           —        4                          —         5    —         6    ns

Output disable to output in High Z (OE)     tOHZ*         —          3             —        3.5                        —         4    —         5    ns

Byte disable to output in High Z (UB, LB)   tBHZ*         —          3             —        3.5                        —         4    —         5    ns

* These parameters are sampled and are not  100% tested.

                             Read Cycle 1: CE =           OE =       VIL, WE  = VIH,    UB  and,  or  LB =                  VIL

                                                                              tRC

                             Address

                                                                     tAA

                                                          tOH

                             Data Out       Previous Data                                         Data valid

Rev: 1.11 1/2013                                               6/13                                                                   © 2001, GSI Technology

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                                      GS72116AGP/U

                                                      Read Cycle 2: WE = VIH

                                                                                      tRC

                                   Address

                                                                        tAA

                                   CE

                                                                              tAC

                                                                      tLZ                                              tHZ

                                   UB, LB                                          tAB

                                                                        tBLZ                                           tBHZ

                                   OE

                                                                                      tOE                              tOHZ

                                   Data Out                           tOLZ                       Data valid

                                                      High impedance

Write Cycle

   Parameter                                Symbol             -7                       -8                             -10            -12       Unit

                                                      Min          Max        Min           Max  Min                        Max  Min       Max

   Write cycle time                          tWC      7            —               8        —    10                          —   12        —    ns

   Address valid to end of write             tAW      5            —          5.5           —    7                           —   8         —    ns

   Chip enable to end of write               tCW      5            —          5.5           —    7                           —   8         —    ns

   Byte enable to end of write               tBW      5            —          5.5           —    7                           —   8         —    ns

   Data set up time                          tDW      3.5          —               4        —    5                           —   6         —    ns

   Data hold time                            tDH      0            —               0        —    0                           —   0         —    ns

   Write pulse width                         tWP      5            —          5.5           —    7                           —   8         —    ns

   Address set up time                       tAS      0            —               0        —    0                           —   0         —    ns

   Write recovery time (WE)                  tWR      0            —               0        —    0                           —   0         —    ns

   Write recovery time (CE)                  tWR1     0            —               0        —    0                           —   0         —    ns

   Output Low Z from end of write            tWLZ*    3            —               3        —    3                           —   3         —    ns

   Write to output in High Z                 tWHZ*    —              3        —             3.5  —                           4   —         5    ns

*  These parameters are sampled and    are  not 100%  tested.

Rev: 1.11 1/2013                                               7/13                                                                  © 2001, GSI Technology

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                                 GS72116AGP/U

                            Write Cycle 1: WE control

                                               tWC

                  Address

                                         tAW                                                                                tWR

                  OE

                                              tCW

                  CE

                                              tBW

                  UB, LB

                            tAS                     tWP

                  WE

                                                         tDW                                                           tDH

                  Data In                                Data valid

                                         tWHZ                 tWLZ

                  Data Out                          High impedance

                            Write Cycle  2: CE control

                                         tWC

                  Address

                                         tAW                                                                           tWR1

                  OE

                            tAS                tCW

                  CE

                                               tBW

                  UB, LB

                                         tWP

                  WE

                                                         tDW  tDH

                  Data In                                Data valid

                  Data Out                          High impedance

Rev: 1.11 1/2013                 8/13                                                                                            © 2001, GSI Technology

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                                  GS72116AGP/U

                            Write Cycle  3:  UB, LB control

                                             tWC

                  Address

                                             tAW                                                                            tWR1

                  OE

                            tAS                   tCW

                  CE

                                                  tBW

                  UB, LB

                                             tWP

                  WE

                                                             tDW                                                       tDH

                  Data In                                    Data valid

                  Data Out                        High impedance

Rev: 1.11 1/2013            9/13                                                                                                  © 2001, GSI Technology

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                                     GS72116AGP/U

                                          44-Pin,   400 mil  TSOP-II

       44               D     23          c                              Dimension in                                         inch   Dimension in  mm

                                                                 Symbol  min                                           nom    max    min    nom    max

                                                                 A       —                                             —      0.047  —      —      1.20

                                                       A         A1      0.002                                         —      —      0.05   —      —

                                  E   HE                         A2      0.037                                         0.039  0.041  0.95   1.00   1.05

                                                                 B       0.01                                          0.014  0.018  0.25   0.35   0.45

       1                      22                                 c       —                                             0.006  —      —      0.15   —

                  e        B                                     D       0.721                                         0.725  0.729  18.31  18.41  18.51

                                                                 E       0.396                                         0.400  0.404  10.06  10.16  10.26

   A2                                                            e       —                                             0.031  —      —      0.80   —

A

                     y                                           HE      0.455                                         0.463  0.471  11.56  11.76  11.96

   A1                                                            L       0.016                                         0.020  0.024  0.40   0.50   0.60

                                  L1                L            L1                                                    0.031                0.80

                                                                         —                                                    —      —             —

                                                    Q            y       —                                             —      0.004  —      —      0.10

                                          Detail A               Q       0o                                            —      5o     0o     —      5o

                                                             Notes:

                                                             1.  Dimension D& E do not include interlead flash.

                                                             2.  Dimension B does not include dambar protrusion/intrusion.

                                                             3.  Controlling dimension: mm

Rev: 1.11 1/2013                          10/13                                                                                      © 2001, GSI Technology

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                                                       GS72116AGP/U

                                                   6 mm x 8 mm Fine Pitch BG

                                                         8.00 ± 0.10

                  Top View                                                                                                6.00 ± 0.10

                  pin A1 index                                                                                                         units: mm

                  1.20(max)

                                   0.22 ± 0.05                                                                         D  0.10         0.36(typ)

                                                A  B  C  D      E     F  G    H

                  pin A1 index  1

                                2

                  Bottom View   3                                                                                                      3.75

                                4                                                                                         0.75(typ).

                                5

                                6

                                                         5.25                                                                          Ball Dia. 0.35Pitch 0.75

Rev: 1.11 1/2013                                         11/13                                                                                         © 2001, GSI Technology

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                              GS72116AGP/U

Ordering Information

        Part Number*    Package                                    Access Time                                                Temp. Range

        GS72116AGP-7    RoHS-compliant 400 mil TSOP-II                                                                 7 ns   Commercial

        GS72116AGP-8    RoHS-compliant 400 mil TSOP-II                                                                 8 ns   Commercial

        GS72116AGP-10   RoHS-compliant 400 mil TSOP-II                                                                 10 ns  Commercial

        GS72116AGP-12   RoHS-compliant 400 mil TSOP-II                                                                 12 ns  Commercial

        GS72116AGP-7I   RoHS-compliant 400 mil TSOP-II                                                                 7 ns   Industrial

        GS72116AGP-8I   RoHS-compliant 400 mil TSOP-II                                                                 8 ns   Industrial

        GS72116AGP-10I  RoHS-compliant 400 mil TSOP-II                                                                 10 ns  Industrial

        GS72116AGP-12I  RoHS-compliant 400 mil TSOP-II                                                                 12 ns  Industrial

        GS72116AU-7     6 mm x 8 mm Fine Pitch BGA                                                                     7 ns   Commercial

        GS72116AU-8     6 mm x 8 mm Fine Pitch BGA                                                                     8 ns   Commercial

        GS72116AU-10    6 mm x 8 mm Fine Pitch BGA                                                                     10 ns  Commercial

        GS72116AU-12    6 mm x 8 mm Fine Pitch BGA                                                                     12 ns  Commercial

        GS72116AU-7I    6 mm x 8 mm Fine Pitch BGA                                                                     7 ns   Industrial

        GS72116AU-8I    6 mm x 8 mm Fine Pitch BGA                                                                     8 ns   Industrial

        GS72116AU-10I   6 mm x 8 mm Fine Pitch BGA                                                                     10 ns  Industrial

        GS72116AU-12I   6 mm x 8 mm Fine Pitch BGA                                                                     12 ns  Industrial

        GS72116AGU-7    RoHS-compliant 6 mm x 8 mm Fine Pitch BGA                                                      7 ns   Commercial

        GS72116AGU-8    RoHS-compliant 6 mm x 8 mm Fine Pitch BGA                                                      8 ns   Commercial

        GS72116AGU-10   RoHS-compliant 6 mm x 8 mm Fine Pitch BGA                                                      10 ns  Commercial

        GS72116AGU-12   RoHS-compliant 6 mm x 8 mm Fine Pitch BGA                                                      12 ns  Commercial

        GS72116AGU-7I   RoHS-compliant 6 mm x 8 mm Fine Pitch BGA                                                      7 ns   Industrial

        GS72116AGU-8I   RoHS-compliant 6 mm x 8 mm Fine Pitch BGA                                                      8 ns   Industrial

        GS72116AGU-10I  RoHS-compliant 6 mm x 8 mm Fine Pitch BGA                                                      10 ns  Industrial

        GS72116AGU-12I  RoHS-compliant 6 mm x 8 mm Fine Pitch BGA                                                      12 ns  Industrial

Notes:

1.  Customers requiring delivery in Tape and Reel should add the character “T” to the end of the part number. For example: GS72116GP-8T.

Rev: 1.11 1/2013        12/13                                                                                                 © 2001, GSI Technology

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                       GS72116AGP/U

2Mb Asynchronous Datasheet Revision History

Rev. Code: Old;             Types of Changes                                Revisions

           New              Format or Content

72116A_r1                                      • Creation of new datasheet

72116A_r1; 72116A_r1_01     Content            • Added 6 ns speed bin to entire document

72116A_r1_01; 72116A_r1_02  Content            • Updated all power numbers

                                               • Changed 6 mm x 10 mm FP_BGA package designator from U to X

                                               • Updated Recommended Operating Conditions table on page 5

72116A_r1_02; 72116A_r1_03  Content            • Removed 15 ns bin

                                               • Changed FPBGA package from 6 x 10 to 6 x 8 (package U)

72116A_r1_03; 72116A_r1_04  Content            • Removed 6 ns speed bin from entire document

                                               • Added 7 ns speed bin to entire document

72116A_r1_04; 72116A_r1_05  Content            • Corrected title of 6 x 8 FPBGA mechanical drawing

72116A_r1_05; 72116A_r1_06  Content/Format     • Updated format

                                               • Added RoHS-compliant information for TSOP-II package

72116A_r1_06; 72116A_r1_07  Content            • Added RoHS-compliant information for TQFP and FP-BGA packages

72116A_r1_07; 72116A_r1_08  Content            • Added RoHS-compliant 400 mil SOJ

                                               • Updated to MP in ordering information table

72116A_r1_08; 72116A_r1_09  Content            • Removed Status Column from Ordering Information table, removed

                                                    references to SOJ

72116A_r1_09; 72116A_r1_10  Content            • Removed TQFP refereneces (part is EOL)

72116A_r1_10; 72116A_r1_11  Content            • Removed 5/6-RoHS TSOP-II refereneces (part is EOL)

Rev: 1.11 1/2013                             13/13                                                                     © 2001, GSI Technology

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory, Delivery & Lifecycle Information:

GSI Technology:

GS72116AU-7    GS72116AU-12    GS72116AGP-8  GS72116AGP-10    GS72116AGP-12   GS72116AGU-12I

GS72116AGP-8I  GS72116AGU-8    GS72116AU-7I  GS72116AU-8I   GS72116AU-10I  GS72116AGP-10I  GS72116AU-

12I  GS72116AGP-7  GS72116AU-8  GS72116AGU-7   GS72116AGU-10I  GS72116AGU-8I  GS72116AGU-12

GS72116AU-10   GS72116AGP-12I   GS72116AGU-7I  GS72116AGP-7I   GS72116AGU-10

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved