电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

GS72108TP-10I

器件型号:GS72108TP-10I
厂商名称:GSI Technology
厂商官网:http://www.gsitechnology.com/
下载文档

器件描述

256K x 8 2Mb Asynchronous SRAM

文档预览

GS72108TP-10I器件文档内容

                                                                                                                               GS72108TP/J

SOJ, TSOP                     256K x 8                                                                                              8, 10, 12, 15 ns
Commercial Temp     2Mb Asynchronous SRAM                                                                                                  3.3 V VDD
Industrial Temp
                                                                                                                               Center VDD and VSS

Features                                                        SOJ 256K x 8-Pin Configuration

Fast access time: 8, 10, 12, 15 ns                            A4   1                                                         36  NC
CMOS low power operation: 150/125/110/90 mA at
                                                                A3   2                                                         35  A5
  minimum cycle time.
Single 3.3 V 0.3 V power supply                             A2   3                                                         34  A6
All inputs and outputs are TTL-compatible
Fully static operation                                        A1   4                                                         33  A7
Industrial Temperature Option: 40 to 85C
Package line up                                               A0   5                                                         32  A8

   J: 400 mil, 36-pin SOJ package                               CE   6                                                         31  OE
   TP: 400 mil, 44-pin TSOP Type II package
                                                                DQ1  7                                                         30  DQ8
Description
                                                                DQ2  8                                                 36-pin  29  DQ7
The GS72108 is a high speed CMOS Static RAM organized as
262,144 words by 8 bits. Static design eliminates the need for  VDD  9                             28                              VSS
external clocks or timing strobes. The GS operates on a single
3.3 V power supply and all inputs and outputs are TTL-com-               400 mil SOJ
patible. The GS72108 is available in 400 mil SOJ and 400 mil    VSS  10                                                        27  VDD
TSOP Type-II packages.
                                                                DQ3  11                                                        26  DQ6

                                                                DQ4  12                                                        25  DQ5

                                                                WE   13                                                        24  A9

                                                                A17  14                                                        23  A10

                                                                A16  15                                                        22  A11

                                                                A15  16                                                        21  A12

                                                                A14  17                                                        20  NC

                                                                A13  18                                                        19  NC

Pin Descriptions      Description
         Symbol
                       Address input
            A0A17   Data input/output
          DQ1DQ8    Chip enable input
                     Write enable input
              CE    Output enable input
              WE    +3.3 V power supply
              OE
              VDD          Ground
              VSS        No connect
              NC

Rev: 1.08 7/2002                         1/12                                                                           1999, Giga Semiconductor, Inc.

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                       GS72108TP/J

TSOP-II 256K x 8-Pin Configuration

NC                1                    44       NC

NC                2                    43       NC

A4                3                    42       NC

A3                4                    41       A5

A2                5                    40       A6

A1                6                    39       A7

A0                7                    38       A8

CE                8                    37       OE

DQ1               9                    36       DQ8

DQ2               10                   35       DQ7

VDD               11  44-pin           34       VSS

VSS               12  400 mil TSOP II  33       VDD

DQ3               13                   32       DQ6

DQ4               14                   31       DQ5

WE                15                   30       A9

A17               16                   29       A10

A16               17                   28       A11

A15               18                   27       A12

A14               19                   26       NC

A13               20                   25       NC

NC                21                   24       NC

NC                22                   23       NC

Block Diagram

                      A0                                Memory Array
                                                  Row
                                                           Column
                                               Decoder     Decoder
                                Address                   I/O Buffer
                                                        DQ1 DQ8
                                  Input
                                  Buffer

                      A17

                      CE

                      WE               Control

                      OE

Rev: 1.08 7/2002                                2/12                                                                   1999, Giga Semiconductor, Inc.

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
Truth Table                                                                                                                   GS72108TP/J

CE                OE         WE                DQ1 to DQ8                                                              VDD Current

H                    X       X                 Not Selected                                                              ISB1, ISB2
                                                    Read                                                                     IDD
L                    L       H                      Write
                                                   High Z
L                    X       L

L                    H       H

Note: X: "H" or "L"

Absolute Maximum Ratings

    Parameter                    Symbol        Rating         Unit

    Supply Voltage               VDD           0.5 to +4.6   V

    Input Voltage                VIN     0.5 to VDD +0.5     V

                                               ( 4.6 V max.)

    Output Voltage               VOUT    0.5 to VDD +0.5     V
                                          ( 4.6 V max.)

Allowable power dissipation      PD            0.7            W

   Storage temperature           TSTG          55 to 150     oC

Note:
Permanent device damage may occur if Absolute Maximum Ratings are exceeded. Functional operation shall be restricted to Rec-
ommended Operating Conditions. Exposure to higher than recommended voltages for extended periods of time could affect device
reliability.

Rev: 1.08 7/2002                         3/12                                                                           1999, Giga Semiconductor, Inc.

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                             GS72108TP/J

Recommended Operating Conditions

      Parameter                    Symbol  Min                  Typ            Max                                     Unit

Supply Voltage for -10/12/15          VDD   3.0                 3.3            3.6                                     V
                                      VDD  3.135
    Supply Voltage for -8             VIH   2.0                 3.3            3.6                                     V
                                      VIL  0.3
     Input High Voltage               TAc                       --             VDD +0.3                                V
     Input Low Voltage                       0
   Ambient Temperature,               TAI                       --             0.8                                     V
     Commercial Range                      40
   Ambient Temperature,                                         --             70                                      oC
      Industrial Range
                                                                --             85                                      oC

Note:
1. Input overshoot voltage should be less than VDD +2 V and not exceed 20 ns.
2. Input undershoot voltage should be greater than 2 V and not exceed 20 ns.

Capacitance

   Parameter                  Symbol       Test Condition               Max              Unit

Input Capacitance                CIN            VIN = 0 V                 5               pF
Output Capacitance              COUT           VOUT = 0 V                 7               pF

Notes:                                                               Min                      Max
1. Tested at TA = 25C, f = 1 MHz
2. These parameters are sampled and are not 100% tested.             1 uA                    1 uA
                                                                     1 uA                     1 uA
DC I/O Pin Characteristics                                                                      --
                                                                       2.4                     0.4 V
Parameter            Symbol           Test Conditions                  --

Input Leakage                 IIL        VIN = 0 to VDD
   Current
                                         Output High Z
Output Leakage                ILO       VOUT = 0 to VDD
    Current
                                           IOH = 4mA
Output High Voltage  VOH                   ILO = +4mA

Output Low Voltage            VOL

Rev: 1.08 7/2002                                          4/12                                                          1999, Giga Semiconductor, Inc.

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                       GS72108TP/J

Power Supply Currents

Parameter         Symbol      Test Conditions                    0 to 70C    15 ns                                           40 to 85C
                                                    8 ns 10 ns 12 ns                                                   10 ns 12 ns 15 ns
Operating        IDD (max)         CE  VIL                                   90 mA
   Supply         ISB1 (max)     All other inputs  150 mA 125 mA 110 mA       40 mA                                    135 mA 120 mA 100 mA
   Current        ISB2 (max)      VIH or  VIL
                                 Min. cycle time   55 mA 50 mA 45 mA                                                   60 mA 55 mA 50 mA
  Standby
   Current                        IOUT = 0 mA                          15 mA                                                         25 mA

  Standby                           CE  VIH
   Current                       All other inputs
                                   VIH or VIL
                                 Min. cycle time

                               CE  VDD - 0.2 V
                                 All other inputs
                                VDD 0.2 V or

                                      0.2 V

AC Test Conditions

Parameter                     Conditions                                                 Output Load 1

   Input high level           VIH = 2.4 V                                     DQ
    Input low level           VIL = 0.4 V
    Input rise time           tr = 1 V/ns                                                                  50 30pF1
    Input fall time           tf = 1 V/ns                                                            VT = 1.4 V
Input reference level
Output reference level           1.4 V                                                                                 Output Load 2
     Output load                 1.4 V
                              Fig. 1& 2                                                                                             3.3 V

                                                                              DQ                                       589

Note:                                                                                                                  5pF1 434
1. Include scope and jig capacitance.
2. Test conditions as specified with output loading as shown in Fig. 1

     unless otherwise noted.
3. Output load 2 for tLZ, tHZ, tOLZ and tOHZ

Rev: 1.08 7/2002                                   5/12                                                                1999, Giga Semiconductor, Inc.

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                            GS72108TP/J

AC Characteristics

Read Cycle

           Parameter                     Symbol          -8       -10                                                  -12  -15     Unit

            Read cycle time                              Min Max Min Max Min Max Min Max
          Address access time
     Chip enable access time (CE)        tRC             8 -- 10 -- 12 -- 15 -- ns
  Output enable to output valid (OE)
   Output hold from address change       tAA             -- 8 -- 10 -- 12 -- 15 ns
  Chip enable to output in low Z (CE)
Output enable to output in low Z (OE)    tAC             -- 8 -- 10 -- 12 -- 15 ns
Chip disable to output in High Z (CE)
Output disable to output in High Z (OE)  tOE             -- 3.5 -- 4 -- 5 --                                                     6  ns

                                         tOH             3 -- 3 -- 3 -- 3 -- ns

                                         tLZ*            3 -- 3 -- 3 -- 3 -- ns

                                         tOLZ*           0 -- 0 -- 0 -- 0 -- ns

                                         tHZ*            --4--5--6--                                                             7  ns

                                         tOHZ*           -- 3.5 -- 4 -- 5 -- 6                                                      ns

* These parameters are sampled and are not 100% tested.

Read Cycle 1: CE = OE = VIL, WE = VIH

                    Address                                  tRC
                    Data Out                             tAA

                                                    tOH                Data valid
                                         Previous Data

Rev: 1.08 7/2002                                6/12                                                                   1999, Giga Semiconductor, Inc.

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                                   GS72108TP/J

Read Cycle 2: WE = VIH                                                    tRC               tHZ

                                  Address                       tAA                        tOHZ
                                  CE
                                                                   tAC            DATA VALID
                                  OE                         tLZ
                                  Data Out
                                                                          tOE
                                                               tOLZ
                                            High impedance

Write Cycle

        Parameter                           Symbol       -8                       -10                                  -12         -15     Unit

        Write cycle time                                 Min Max Min Max Min Max Min Max
Address valid to end of write
  Chip enable to end of write               tWC          8 -- 10 -- 12 -- 15 -- ns

        Data set up time                    tAW          5.5 -- 7                      -- 8 -- 10 -- ns
         Data hold time
       Write pulse width                    tCW          5.5 -- 7                      -- 8 -- 10 -- ns
      Address set up time
   Write recovery time (WE)                 tDW          4 -- 5 -- 6 -- 7 -- ns
   Write recovery time (CE)
Output Low Z from end of write              tDH          0 -- 0 -- 0 -- 0 -- ns
   Write to output in High Z
                                            tWP          5.5 -- 7                      -- 8 -- 10 -- ns

                                            tAS          0 -- 0 -- 0 -- 0 -- ns

                                            tWR          0 -- 0 -- 0 -- 0 -- ns

                                            tWR1         0 -- 0 -- 0 -- 0 -- ns

                                            tWLZ*        3--                   3       --        3                          -- 3 -- ns

                                            tWHZ* -- 3.5 --                            4   --                               5  --       6  ns

* These parameters are sampled and are not 100% tested.

Rev: 1.08 7/2002                                  7/12                                                                  1999, Giga Semiconductor, Inc.

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                       GS72108TP/J

Write Cycle 1: WE control                                    tWC

                                 Address               tAW                                    tWR
                                 OE
                                 CE         tAS              tCW
                                WE        tAS                      tWP
                                Data In
                                Data Out                                tDW              tDH

Write Cycle 2: CE control                                                    DATA VALID

                              Address                  tWHZ                             tWLZ
                              OE
                              CE                                        HIGH IMPEDANCE
                              WE
                              Data In                  tWC
                              Data Out
                                                       tAW                                   tWR1

                                                             tCW

                                                       tWP

                                                                        tDW             tDH

                                                                        DATA VALID

                                                                  HIGH IMPEDANCE

Rev: 1.08 7/2002                                 8/12                                                                   1999, Giga Semiconductor, Inc.

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                                GS72108TP/J

36-Pin SOJ, 400 mil

                     D         L                                      Symbol    Dimension in inch                             Dimension in mm
                           c                                             A    min nom max                                   min nom max
                                                                        A1     -- -- 0.146                                  -- -- 3.70
                                                                        A2    0.026 -- --                                   0.66 -- --
                                                                              0.105 0.110 0.115                             2.67 2.80 2.92

A                                                                     B 0.013 0.017 0.021 0.33 0.43 0.53
     A1 A2
                                                                      B1 0.024 0.028 0.032 0.61 0.71 0.81
                                            E
                                                HE1                   c       0.006 0.008 0.012 0.15 0.20 0.30
                                                                  GE
                  e     A                                             D 0.920 0.924 0.929 23.37 23.47 23.60

                                                                      E 0.395 0.400 0.405 10.04 10.16 10.28

                                                                      e       -- 0.05 -- -- 1.27 --

                        B                                             HE 0.430 0.435 0.440 10.93 11.05 11.17
                        B1
                     y                                                GE 0.354 0.366 0.378 9.00 9.30 9.60
                                     Detail A Q
                                                                      L       0.082 -- -- 2.08 -- --

                                                                      y       -- -- 0.004 -- -- 0.10

                                                                      Q       0o  --                                   10o  0o  --  10o

                                                                      Note:
                                                                      1. Dimension D& E do not include interlead flash.
                                                                      2. Dimension B1 does not include dambar protrusion/intrusion.
                                                                      3. Controlling dimension: inches

Rev: 1.08 7/2002                  9/12                                                                                  1999, Giga Semiconductor, Inc.

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                               GS72108TP/J

44-Pin, 400 mil TSOP-II

                                                                         Dimension in inch Dimension in mm

            44               D  23               c                   Symbol min nom max min nom max

                                                                     A   -- -- 0.047 -- -- 1.20

                                                                     A1 0.002 -- -- 0.05 -- --

                                                                     A2 0.037 0.039 0.041 0.95 1.00 1.05

                                         E   HE                   A  B   0.01 0.014 0.018 0.25 0.35 0.45

                                                                     c   -- 0.006 -- -- 0.15 --

                                                                     D 0.721 0.725 0.729 18.31 18.41 18.51

            1                        22                              E 0.396 0.400 0.404 10.06 10.16 10.26
                      e         B
                                                                         -- 0.031 -- -- 0.80 --
                          y                                          e

A                                                                    HE 0.455 0.463 0.471 11.56 11.76 11.96
     A1 A2
                                                                     L 0.016 0.020 0.024 0.40 0.50 0.60

                                         L1                          L1  -- 0.031 -- -- 0.80 --

                                                        L            y   -- -- 0.004 -- -- 0.10

                                                               Q     Q   0o  --                                        5o  0o  --  5o
                                                 Detail A
                                                                     Note:
                                                                     1. Dimension D& E do not include interlead flash.
                                                                     2. Dimension B does not include dambar protrusion/intrusion.
                                                                     3. Controlling dimension: mm

Rev: 1.08 7/2002                                 10/12                                                                  1999, Giga Semiconductor, Inc.

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                       GS72108TP/J

Ordering Information    Package        Access Time  Temp. Range                                                        Status
     Part Number*
                      400 mil TSOP-II        8 ns     Commercial
        GS72108TP-8   400 mil TSOP-II        10 ns    Commercial
       GS72108TP-10   400 mil TSOP-II        12 ns    Commercial
       GS72108TP-12   400 mil TSOP-II        15 ns    Commercial
       GS72108TP-15   400 mil TSOP-II        8 ns
        GS72108TP-8I  400 mil TSOP-II        10 ns      Industrial
       GS72108TP-10I  400 mil TSOP-II        12 ns      Industrial
       GS72108TP-12I  400 mil TSOP-II        15 ns      Industrial
       GS72108TP-15I                         8 ns       Industrial
                        400 mil SOJ          10 ns    Commercial
         GS72108J-8     400 mil SOJ          12 ns    Commercial
        GS72108J-10     400 mil SOJ          15 ns    Commercial
        GS72108J-12     400 mil SOJ          8 ns     Commercial
        GS72108J-15     400 mil SOJ          10 ns      Industrial
         GS72108J-8I    400 mil SOJ          12 ns      Industrial
        GS72108J-10I    400 mil SOJ          15 ns      Industrial
        GS72108J-12I    400 mil SOJ                     Industrial
        GS72108J-15I

* Customers requiring delivery in Tape and Reel should add the character "T" to the end of the part number. For example:
GS72108TP-8T

Rev: 1.08 7/2002                       11/12                                                                            1999, Giga Semiconductor, Inc.

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
                                                                                                                       GS72108TP/J

Revision History

       Rev. Code: Old;           Types of Changes       Page #/Revisions/Reason
             New                 Format or Content

72108 1.04d 5/1999/721081.05 1/  Content             Page 2/Pins 1620 and 2630 on 44-pin TSOP II Pin Configuration/
2000                                                  Correction

GS72108Rev1.05 10/19991/         Format/Content      GSI Logo
2000K;Rev 5 2/2000L                  Content
721081.05 1/2000                     Format          Corrected TSOP-II pin configuration diagram (A17A13 in lower left
                                     Content          quadrant; A9A12, A18 in lower right quadrant)
72108_r1_07; 72108_r1_08
                                                    Updated format to comply with Technical Publications standard
                                                    Specifically noted that numbers in Power Supply Currents table are worst

                                                      case scenario
                                                    Removed all references to "U" package

Rev: 1.08 7/2002                                 12/12                                                                  1999, Giga Semiconductor, Inc.

Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved