电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 

EVB7122-868-ASK-C

器件型号:EVB7122-868-ASK-C
厂商名称:Melexis(迈来芯)
厂商官网:https://www.melexis.com/zh
下载文档

器件描述

27 to 930MHz Transceiver Evaluation Board Description

EVB7122-868-ASK-C器件文档内容

Features                                                           EVB7122

! Single chip solution with only a few external                 27 to 930MHz Transceiver
     components                                           Evaluation Board Description

! Stand-alone fixed-frequency user mode            ! FSK/ASK mode selection
! Programmable multi-channel user mode             ! RSSI output for signal strength indication and
! Low current consumption in active mode and
                                                        ASK reception
     very low standby current                      ! ASK detection normal or with peak detector
! PLL-stabilized RF VCO (LO) with internal         ! Switchable LNA gain for improved dynamic

     varactor diode                                     range
! Lock detect output in programmable               ! Automatic PA turn-on after PLL lock
                                                   ! ASK modulation achieved by PA on/off keying
     user mode                                     ! 3wire bus serial control interface
! On-chip AFC for extended input frequency         ! EVB comes with a cable to connect to a PC's

     acceptance range                                   LPT port
! FSK for digital data or FM for analog signal     ! EVB programming software is available on

     reception                                          Melexis web site

Ordering Information

Part No. (see paragraph 6)                                       EVB7122-868-FSK-C
                                                                 EVB7122-915-FSK-C
EVB7122-315-FSK-C
EVB7122-433-FSK-C

Note 1: EVB default population is FSK, ASK modifications according to section 4.2 and 4.3.
Note 2: EVB7122 is applicable for devices TH7122 and TH71221.

Application Examples                                             Evaluation Board Example

! General bi-directional half duplex digital data

     RF signaling or analog signal communication
! Tire Pressure Monitoring Systems (TPMS)
! Remote Keyless Entry (RKE)
! Low-power telemetry systems
! Alarm and security systems
! Wireless access control
! Garage door openers
! Networking solutions
! Active RFID tags
! Remote controls
! Home and building automation

General Description

The TH7122 is a single chip FSK/FM/ASK transceiver IC. It is designed to operate in low-power multi-
channel programmable or single-channel stand-alone, half-duplex data transmission systems. It can be used
for applications in automotive, industrial-scientific-medical (ISM), short range devices (SRD) or similar
applications operating in the frequency range of 300 MHz to 930 MHz. In programmable user mode, the
transceiver can operate down to 27 MHz by employing an external VCO varactor diode.

39012 07122 02                                     Page 1 of 24                             EVB Description
Rev. 005                                                                                              June/07
                                               EVB7122

                                                                   27 to 930MHz Transceiver
                                                             Evaluation Board Description

Document Content

1 Theory of Operation ...................................................................................................3

   1.1 General............................................................................................................................. 3
   1.2 Technical Data Overview.................................................................................................. 3
   1.3 Note on ASK Operation .................................................................................................... 3
   1.4 Block Diagram .................................................................................................................. 4
   1.5 User Mode Features ......................................................................................................... 4

2 Description of User Modes........................................................................................5

   2.1 Stand-alone User Mode Operation ................................................................................... 5
       2.1.1 Frequency Selection .................................................................................................................... 5
       2.1.2 Operation Mode ........................................................................................................................... 5
       2.1.3 Modulation Type .......................................................................................................................... 6
       2.1.4 LNA Gain Mode ........................................................................................................................... 6

   2.2 Programmable User Mode Operation............................................................................... 6
       2.2.1 Serial Control Interface Description ............................................................................................. 6

3 Register Description ..................................................................................................7

   3.1 Register Overview ............................................................................................................ 8
       3.1.1 Default Register Settings for FS0, FS1........................................................................................ 8
       3.1.2 A word ....................................................................................................................................... 9
       3.1.3 B word ..................................................................................................................................... 10
       3.1.4 C word..................................................................................................................................... 11
       3.1.5 D word..................................................................................................................................... 12

4 Application Circuits .................................................................................................13

   4.1 FSK Application Circuit Programmable User Mode (internal AFC option)...................... 13
       4.1.1 Board Component Values for FSK Reception ........................................................................... 14
       4.1.2 Component Arrangement Top Side for FSK Reception ............................................................ 15

   4.2 ASK Application Circuit Programmable User Mode (normal data slicer option) ............. 16
       4.2.1 Board Component Values for ASK (normal data slicer option) ................................................. 17
       4.2.2 Component Arrangement Top Side for ASK Reception (normal data slicer option) ................. 18

   4.3 ASK Application Circuit with Peak Detector Option ........................................................ 19
       4.3.1 Board Component Values for ASK (peak detector option)........................................................ 20
       4.3.2 Component Arrangement Top Side for ASK Reception (peak detector option)........................ 21

5 Evaluation Board Layouts .......................................................................................22

6 Board Variants..........................................................................................................22

7 Package Description ................................................................................................23

   7.1 Soldering Information ..................................................................................................... 23

8 Disclaimer .................................................................................................................24

39012 07122 02  Page 2 of 24  EVB Description
Rev. 005                                June/07
                                                               EVB7122

                                                         27 to 930MHz Transceiver
                                                    Evaluation Board Description

1 Theory of Operation

1.1 General

The main building block of the transceiver is a programmable PLL frequency synthesizer that is based on an
integer-N topology. The PLL is used for generating the carrier frequency during transmission and for
generating the LO signal during reception. The carrier frequency can be FSK-modulated by pulling the
crystal and ASK-modulated by on/off keying of the power amplifier. The receiver is based on the principle of
a single conversion superhet. Therefore the VCO frequency has to be changed between transmit and
receive mode. In receive mode, the preferred LO injection type is low-side injection.

The TH7122 transceiver IC consists of the following building blocks:

" Low-noise amplifier (LNA) for high-sensitivity    " Control logic with 3wire bus serial control

     RF signal reception with switchable gain            interface (SCI)
" Mixer (MIX) for RF-to-IF down-conversion          " Reference oscillator (RO) with external crystal
" IF amplifier (IFA) to amplify and limit the IF    " Reference divider (R counter)
                                                    " Programmable divider (N/A counter)
     signal and for RSSI generation                 " Phase-frequency detector (PFD)
" Phase-coincidence demodulator with external       " Charge pump (CP)
                                                    " Voltage controlled oscillator (VCO) with internal
     ceramic discriminator (FSK Demodulator)
" Operational amplifier (OA1), connected to              varactor
                                                    " Power amplifier (PA) with adjustable output
     demodulator output
" Operational amplifier (OA2), for geral use             power
" Peak detector (PKDET) for ASK detection

1.2 Technical Data Overview                         ! Sensitivity: -107 dBm at ASK with 180 kHz

! Frequency range: 300 MHz to 930 MHz in                 IF filter BW
                                                    ! Max. data rate with crystal pulling: 20 kbps NRZ
     programmable user mode                         ! Max. data rate with direct VCO modulation:
! Extended frequency range with external VCO
                                                         115 kbps NRZ
     varactor diode: 27 MHz to 930 MHz              ! Max. input level: -10 dBm at FSK
! 315 MHz, 433 MHz, 868 MHz or 915 MHz fixed-
                                                         and -20 dBm at ASK
     frequency settings in stand-alone mode         ! Input frequency acceptance: 10 to 150 kHz
! Power supply range: 2.2 V to 5.5 V
! Temperature range: -40 C to +85 C                    (depending on FSK deviation)
! Standby current: 50 nA                            ! FM/FSK deviation range: 2.5 to 80 kHz
! Operating current in receive: 6.5 mA (low gain)   ! Analog modulation frequency: max. 10 kHz
! Operating current in transmit: 12 mA (at -2 dBm)  ! Crystal reference frequency: 3 MHz to 12 MHz
! Adjustable RF power range: -20 dBm to             ! External reference frequency: 1 MHz to 16 MHz

     +10dBm
! Sensitivity: -105 dBm at FSK with 180 kHz

     IF filter BW

1.3 Note on ASK Operation

Optimum ASK performance can be achieved by using an 8-MHz crystal for operation at 315 MHz, 434 MHz
and 915 MHz. For details please refer to the software settings shown in sections 4.2 and 4.3. FSK operation
is the preferred choice for applications in the European 868MHz band.

For more detailed information, please refer to the latest TH7122 data sheet revision

39012 07122 02         Page 3 of 24                                   EVB Description
Rev. 005                                                                        June/07
                                                                                                                     EVB7122

                                                                                                               27 to 930MHz Transceiver
                                                                                                          Evaluation Board Description

1.4 Block Diagram

    VEE_LNA      28 30                                                                                    3 IN_DEM                   6 OUT_DEM
              GAIN_LNA
                         OUT_LNA

                                 IN_MIX
                                                        OUT_MIX

                                                                VEE_IF
                                                                        IN_IFA
                                                                                  VCC_IF

                                                                                             RSSI
27      29                   32 31 1                2       7

                                                                                                                    PKDET

                                                                                                                                SW1                bias OA2                                       4

                                                                                                          FSK Demodulator                                    INT2/PDO

                                                                                                   1.5pF        MIX                                                    5
                                                                                                                                                                   INT1
IN_LNA                  MIX

26      LNA                  IF                        IFA                                                                           SW2                                                          8
                                                                                                                                             200k
                                                                                                                                                   OA1

                                                                                                                                                             OUT_DTA

                        LO

            ASK                    N                       R                                                               Control Logic            SCI      SCLK
                               counter                 counter                                                                                          SDTA
                                                                                                                 FSK                               18 14SDEN
                        VCO
                                                       RO                                          RO

OUT_PA  PA                                                                                                FSK_SW
25                                                                                                               FS1/LD
                                                                                                                           VEE_RO
        24 PS_PA        21 TNK_LO 20 VCC_PLL 23 LF     22 VEE_PLL 10 RO                                                             IN_DTA
                                                                                                                                           ASK/FSK
                                                                                                                                                   RE/SCLK
                                                                                                                                                          TE/SDTA
                                                                                                                                                                  FS0/SDEN
                                                                                                                                                                               VEE_DIG
                                                                                                                                                                                         VCC_DIG
                                                                                                          11 19  9 12 13 15 16 17

                                        Fig. 1: TH7122 block diagram

1.5 User Mode Features

The transceiver can operate in two different user modes. It can be used either as a 3wire-bus-controlled
programmable or as a stand-alone fixed-frequency device. After power up, the transceiver is set to Stand-
alone User Mode (SUM). In this mode, pins FS0/SDEN and FS1/LD must be connected to VEE or VCC in
order to set the desired frequency of operation. There are 4 pre-defined frequency settings: 315MHz,
433.92MHz, 868.3MHz and 915MHz. The logic level at pin FS0/SDEN must not be changed after power up
in order to remain in fixed-frequency mode.

After the first logic level change at pin FS0/SDEN, the transceiver enters into Programmable User Mode
(PUM). In this mode, the user can set any PLL frequency or mode of operation by the SCI. In SUM pins
FS0/SDEN and FS1/LD are used to set the desired frequency, while in PUM pin FS0/SDEN is part of the
3-wire serial control interface (SCI) and pin FS1/LD is the look detector output signal of the PLL synthesizer.

A mode control logic allows several operating modes. In addition to standby, transmit and receive mode, two
idle modes can be selected to run either the reference oscillator only or the whole PLL synthesizer. The PLL
settings for the PLL idle mode are taken over from the last operating mode which can be either receive or
transmit mode.

The different operating modes can be set in SUM and PUM as well. In SUM the user can program the
transceiver via control pins RE/SCLK and TE/SDTA. In PUM the register bits OPMODE are used to select
the modes of operation while pins RE/SCLK and TE/SDTA are part of the SCI.

39012 07122 02                                                 Page 4 of 24                                                                        EVB Description
Rev. 005                                                                                                                                                     June/07
                                               EVB7122

                                                                   27 to 930MHz Transceiver
                                                             Evaluation Board Description

2 Description of User Modes

2.1 Stand-alone User Mode Operation

After power up the transceiver is set to stand-alone user mode. In this mode, pins FS0/SDEN and FS1/LD
must be connected to VEE or VCC to set the desired frequency of operation. The logic level at pin FS0/SDEN
must not be changed after power up in order to remain in stand-alone user mode. The default settings of the
control word bits in stand-alone user mode are described in the frequency selection table. Detailed
information about the default settings can be found in the tables of section 5.

2.1.1 Frequency Selection           433.92 MHz  868.3 MHz  315 MHz            915 MHz
                                           1          0         1                  0
             Channel frequency             0          0         1                  1
FS0/SDEN
FS1/LD                                   32               7.1505 MHz             32
                                    223.45 kHz                              223.45 kHz
Reference oscillator frequency                      16                18
R counter ratio in RX mode (RR)        1894                                    4047
PFD frequency in RX mode           423.22 MHz  446.91 kHz 397.25 kHz       904.30 MHz
N counter ratio in RX mode (NR)    433.92 MHz                              915.00 MHz
VCO frequency in RX mode                            1919              766
RX frequency                             32                                      32
R counter ratio in TX mode (RT)    223.45 kHz  857.60 MHz 304.30 MHz       223.45 kHz
PFD frequency in TX mode
N counter ratio in TX mode (NT)        1942    868.30 MHz 315.00 MHz           4095
VCO frequency in TX mode           433.92 MHz                              915.00 MHz
TX frequency                       433.92 MHz       16                18   915.00 MHz
IF in RX mode
                                     10.7 MHz   446.91 kHz 397.25 kHz        10.7 MHz

                                                     1943              793

                                                868.30 MHz 315.00 MHz

                                                868.30 MHz 315.00 MHz

                                                10.7 MHz   10.7 MHz

In stand-alone user mode, the transceiver can be set to Standby, Receive, Transmit or Idle mode (only PLL
synthesizer active) via control pins RE/SCLK and TE/SDTA. The modulation scheme and the LNA gain are
set by pins ASK/FSK and GAIN_LNA, respectively.

2.1.2 Operation Mode

Operation mode                      Standby     Receive    Transmit         Idle

RE/SCLK                             0                1                 0    1

TE/SDTA                             0                0                 1    1

Note: Pins with internal pull-down

39012 07122 02                         Page 5 of 24                         EVB Description
Rev. 005                                                                              June/07
                                                                             EVB7122

                                                                       27 to 930MHz Transceiver
                                                                  Evaluation Board Description

2.1.3 Modulation Type                                      ASK                  FSK
               Modulation type                               0                    1
                   ASK / FSK
                                                           high                 low
2.1.4 LNA Gain Mode
                    LNA gain                               0                    1
                   GAIN_LNA

2.2 Programmable User Mode Operation

The transceiver can also be used in programmable user mode. After power-up the first logic change at pin
FS0/SDEN enters into this mode. Now full programmability can be achieved via the Serial Control Interface
(SCI).

2.2.1 Serial Control Interface Description

A 3-wire (SCLK, SDTA, SDEN) Serial Control Interface (SCI) is used to program the transceiver in program-
mable user mode. At each rising edge of the SCLK signal, the logic value on the SDTA pin is written into a
24-bit shift register. The data stored in the shift register are loaded into one of the 4 appropriate latches on
the rising edge of SDEN. The control words are 24 bits lengths: 2 address bits and 22 data bits. The first two
bits (bit 23 and 22) are latch address bits. As additional leading bits are ignored, only the least significant 24
bits are serial-clocked into the shift register. The first incoming bit is the most significant bit (MSB). To
program the transceiver in multi-channel application, four 24-bit words may be sent: A-word, B-word, C-word
and D-word. If individual bits within a word have to be changed, then it is sufficient to program only the
appropriate 24-bit word. The serial data input timing and the structure of the control words are illustrated in
Fig. 2 and 3.

SDTA                                            22            22  A - LATCH 22
SCLK                    24-BIT
                SHIFT REGISTER                                                  A-word
SDEN
                           2                                  22  B - LATCH 22

                                                     `00'                       B-word
                                                     `01'
                                                              22  C - LATCH 22
                ADDR DECODER `10'
                                                                                C-word
                                                     `11'
                                                              22  D - LATCH 22

                                                                                D-word

                                Fig. 2: SCI Block Diagram

39012 07122 02                  Page 6 of 24                                    EVB Description
Rev. 005                                                                                  June/07
                                                         EVB7122

                                                   27 to 930MHz Transceiver
                                              Evaluation Board Description

Due to the static CMOS design, the SCI consumes virtually no current and it can be programmed in active
as well as in standby mode.
If the transceiver is set from standby mode to any of the active modes (idle, receive, transmit), the SCI
settings remain the same as previously set in one of the active modes, unless new settings are done on the
SCI while entering into an active mode.

Invalid                                                                       Invalid
data MSB
                                              LSB                             data

SDTA            bit 23  bit 22  bit 1         bit 0

SCLK                    tCH     tCWL tCWH

              tCS
SDEN

                                                                         tES  tEW tEH
                        Fig. 3: Serial Data Input Timing

3 Register Description

As shown in the previous section there are four control words which stipulate the operation of the whole chip.
In Stand-alone User Mode SUM the intrinsic default values with respect to the applied levels at pins FS0 and
FS1 lay down the configuration of the transceiver. In Programmable User Mode (PUM) the register settings
can be changed via 3-wire interface SCI. The default settings which vary with the desired operating
frequency depend on the voltage levels at the frequency selection pins FS0 and FS1 before entering the
PUM. Table 5.1.1 shows the default register settings of different frequency selections. It should be noted that
the channel frequency listed below will be achieved with a crystal frequency of 7.1505 MHz. The following
table depicts an overview of the register configuration of the TH7122.

39012 07122 02                  Page 7 of 24                                           EVB Description
Rev. 005                                                                                         June/07
                                                                                            EVB7122

                                                                                      27 to 930MHz Transceiver
                                                                                 Evaluation Board Description

3.1 Register Overview

WORD                                          DATA

MSB                                                                                                                  LSB

23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0 Bit No.

0 0 0 0 0 0 0 1 1 1 1 1 0 0 Depends on FS0/FS1 voltage level after power up default

A      IDLE                                                                                     RR
             DATAPOL                                                                               [9:0]
                   MODSEL

                         CPCUR
                               LOCKMODE

                                      PACTRL
                                             TXPOWER

                                                 [ 1 :0 ]
                                                        Set to 1
                                                               LNAGAIN
                                                                      OPMODE
                                                                          [1:0]

23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0 Bit No.
0 1 0 1 1 1 0 0 1 1 1 0 1 0 Depends on FS0/FS1 voltage level after power up default

B      PKDET                                                                                    RT
             Set to 1                                                                              [9:0]
                   DELPLL
                         LNAHYST

                               AFC
                                      OA2
                                                ROMAX
                                                    [2:0]
                                                                   ROMIN
                                                                       [2:0]

23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0 Bit No.

1000                                    Depends on FS0/FS1 voltage level after power up                                   default

C      LNACTRL                                                                   NR
             PFDPOL                                                                 [ 16 : 0 ]
                    VCOCUR

                        [ 1 :0 ]
                               BAND

23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0 Bit No.

1100100                                       Depends on FS0/FS1 voltage level after power up                             default

D      MODCTRL                                                                   NT
              LDTM                                                                  [ 16 : 0 ]
                  [ 1 :0 ]
                           ERTM
                              [ 1 :0 ]

3.1.1 Default Register Settings for FS0, FS1

  FS1  FS0       Channel                BAND  VCOCUR                               RR              NR        RT         NT
                frequency                      [1:0]                             [9:0]          [ 16 :0 ]  [ 9 :0 ]  [ 16 : 0 ]
    0                                      1
    0  0        868.30 MHz                 0      11                               16d           1919d      16d       1943d
    1                                      1      01                               32d           1894d      32d       1942d
    1  1        433.92 MHz                 0      11                               32d           4047d      32d       4095d
Note:                                             00                               18d           766d       18d        793d
       0        915.00 MHz

       1        315.00 MHz

       d decimal code

A detailed description of the registers function and their configuration can be found in the following sections.

39012 07122 02                                Page 8 of 24                                                 EVB Description
Rev. 005                                                                                                             June/07
                                                               EVB7122

                                                         27 to 930MHz Transceiver
                                                    Evaluation Board Description

3.1.2 A word

     Name        Bits                             Description
      RR         [9:0]
                [11:10]               Reference divider ratio in RX operation mode
  OPMODE          [12]
LNAGAIN          [13]   4d .. 1023d
  not used      [15:14]
TXPOWER          [16]                            Operation mode
  PACTRL          [17]
LOCKMODE                 00 Standby mode                                                          #default
                  [18]   01 Receive mode
   CPCUR          [19]   10 Transmit mode
  MODSEL                 11 Idle mode
                  [20]
  DTAPOL          [21]                              LNA gain
  IDLESEL
                         0 low LNA gain                                                           #default
                         1 high LNA gain

                         This selection is valid if bit LNACTR (bit 21 in C-word) is set to internal LNA gain control.

                                             set to `1' for correct function

                                                  Output power steps

                         00 P1                                                                    #default
                         01 P2
                         10 P3
                         11 P4

                                             Set the PA-on condition

                         0 PA is switched on if the PLL locks                                     #default
                         1 PA is always on in TX mode

                                      Set the PLL locked state observation mode

                         0 before lock only                                                       #default

                         Locked state condition will be ascertained only one time afterwards the LD signal remains in
                         high state.

                         1 before and after lock

                         locked state will be observed permanently

                                             Charge Pump output current

                         0 260 A                                                                 #default
                         1 1300 A

                                                  Modulation mode

                         0 ASK                                                                    #default
                         1 FSK

                         This selection is valid if bit MODCTRL (bit 21 in D-word) is set to internal modulation
                         control.

                                                  Input data polarity

                         0 normal                                                                 #default

                         `0' for space at ASK or fmin at FSK, `1' for mark at ASK or fmax at FSK

                         1 inverse

                         `1' for space at ASK or fmin at FSK, `0' for mark at ASK or fmax at FSK

                                             Active blocks in IDLE mode

                         0 only RO active                                                         #default
                         1 whole PLL active

39012 07122 02                        Page 9 of 24                                                EVB Description
Rev. 005                                                                                                    June/07
                                                                EVB7122

                                                          27 to 930MHz Transceiver
                                                     Evaluation Board Description

3.1.3 B word

  Name          Bits                             Description
   RT
                 [9:0]                Reference divider ratio in TX operation mode
ROMIN           [12:10]
                         4d .. 1023d
ROMAX
                                 Set the desired steady state current of the reference oscillator
  OA2
  AFC                    000        0 A          The control circuitry regulates the current of the oscillator core
                         001      75 A           between the values ROMAX and ROMIN. As the regulation input
                         010     150 A #default  signal the amplitude on pin RO is used. If the ROMIN value is
                         011     225 A           sufficient to achieve an amplitude of about 400mV on pin RO the
                         100     300 A           current of the reference oscillator core will be set to ROMIN.
                         101     375 A           Otherwise the current will be permanently regulated between
                         110     450 A           ROMAX and ROMIN. If ROMIN and ROMAX are equal no
                         111     525 A           regulation of the oscillator current occurs. Please also note the
                                                 block description of the reference oscillator in para. 3.1.1

                                      Set the start-up current of the reference oscillator

                            000     0 A          Set the start-up current of the reference oscillator core. Please
                            001   75 A           also note the description of the ROMIN register and the block
                            010  150 A           description of the reference oscillator which can be seen above.
                [15:13] 011      225 A
                            100  300 A
                            101  375 A
                            110  450 A
                            111  525 A #default

                                                 OA2 operation

                [16]     0 disabled                                                                            #default

                         1 enabled

                                 OA2 can be enabled in FSK receive mode. OA2 is disabled in ASK mode receive.

                                                 Internal AFC feature

                [17]     0 disabled                                                                            #default

                         1 enabled

                                                                    Hysteresis on pin GAIN_LNA                 #default
LNAHYST [18] 0 disabled

                                   1 enabled - typical 340 mV (V01 = 1.56V, V10 = 1.22V)

                                                 Delayed start of the PLL

                         0 undelayed start       PLL starts at the reference oscillator start-up

DELPLL          [19]                                                                                           #default
                            1 starts after 8 valid RO-cycles

                                 PLL starts after 8 valid RO-cycles before entering an active mode to ensure reliable oscillation
                                 of the reference oscillator.

not used        [20]                             set to `1' for correct function

                                                 RSSI Peak Detector

                         0 disabled                                                                            #default

PKDET           [21]             The RSSI output signal directly feeds the data slicer setup by means of OA1.

                         1 enabled

                                 In ASK receive mode the RSSI Peak Detector output is multiplexed to pin INT2/PDO.

39012 07122 02                        Page 10 of 24                                             EVB Description
Rev. 005                                                                                                  June/07
                                                                 EVB7122

                                                           27 to 930MHz Transceiver
                                                      Evaluation Board Description

3.1.4 C word

   Name          Bits                                                Description
    NR          [16:0]
                  [17]                         Feedback divider ratio in RX operation mode
  BAND
                [19:18]  64d .. 131071d
VCOCUR
                                                        Set the desired frequency range
                          0 recommended at fRF < 500 MHz
                          1 recommended at fRF > 500MHz

                                  Some tail current sources are linked to this bit in order to save current for low frequency
                                  operations.

                                                                VCO active current
                         00 low current (300 A)
                         01 standard current (500 A)
                         10 high1 current (700 A)
                         11 high2 current (900 A)

                                                             Phase Detector polarity

                         0 negative

PFDPOL         [20]     #default    VCO                         pos
LNACTRL
                                     OUTPUT

                                     FREQUENCY

                                                                 neg

                         1 positive             VCO INPUT VOLTAGE

                                     LNA gain control mode

                         0 external LNA gain control                  #default

                [21]     LNA gain will be set via pin GAIN_LNA.

                         1 internal LNA gain control

                         LNA gain will be set via bit LNAGAIN (bit 12 in A-word). Nevertheless pin GAIN_LNA must
                         be connected to either VCC or VEE.

39012 07122 02                       Page 11 of 24                    EVB Description
Rev. 005                                                                        June/07
                                                                   EVB7122

                                                             27 to 930MHz Transceiver
                                                        Evaluation Board Description

3.1.5 D word

    Name         Bits                           Description
     NT         [16:0]
                [18:17]                  Feedback divider ratio in TX operation mode
   ERTM
                [20:19]  64d .. 131071d
   LDTM
                  [21]                   Set the unlock condition of the PLL
MODCTRL
                         00 2 clocks #default   Set the maximum allowed number of reference clocks
                                                (1/fRO) during the phase detector output signals (UP & DOWN)
                         01 4 clocks            can be in-consecutive.
                         10 8 clocks

                         11 16 clocks

                                         Set the lock condition of the PLL

                         00 4 clocks            Set the minimum number of consecutive edges of phase
                         01 16 clocks #default  detector output cycles, without appearance of any unlock
                         10 64 clocks           condition.
                         11 256 clocks

                                         Set mode of modulation control:

                         0 external modulation control                                #default

                         Modulation will be set via pin ASK/FSK.

                         1 internal modulation control

                         Modulation will be set via bit MODSEL (bit 19 in A-word). Nevertheless pin ASK/FSK must be
                         connected to either VCC or VEE.

39012 07122 02                           Page 12 of 24                                EVB Description
Rev. 005                                                                                        June/07
                                               EVB7122

                                                                   27 to 930MHz Transceiver
                                                             Evaluation Board Description

4 Application Circuits

4.1 FSK Application Circuit Programmable User Mode (internal AFC option)

                                VCC
                                   GND
                                                   GND
                                                       SDTA
                                                          SDEN
                                                              SCLK
                                                                              IN_DTA
                                                                                 GND
                                                                                     OUT_DTA
                                                                                         GND
                                                                                                         RSSI
                                                                                                             GND
                                                                                                                OUT_DEM
                                                                                                                    GND

                                21                       4 3 21                 4 3 21                                                       4 3 21

                      CB0                                RS2                                                                                CX1
                                                                                                                                             XTAL
                                           RS1                    RS3

FS1/LD          12 3  FS0/SDEN  12 3       TE/SDTA       RE/SCLK  12 3       ASK/FSK
                                                   12 3                              12 3

                                                                              CB7                                      CX2

                                                                             16                        ASK/FSK 13  IN_DTA 12         RO 10  9
                                                                                    RE/SCLK 15                            FSK_SW 11              VEE_RO
                                                                                           VCC_DIG 14
                                                         FS0/SDEN                                                                           OUT_DTA 8
                                                                 17
                                                                                                                                                                  C5
                                                                  18 VEE_DIG
                                                                                                                                                 RSSI 7

                                      CB6                         19 FS1/LD                                                                 OUT_DEM 6              C4
                                       C0
                                                                                                                                                          C3
                                                                  20 VCC_PLL                                                                INT1 5
                                                                  21 TNK_LO        TH7122
                                                  L0              22 VEE_PLL                                                                INT2/PDO 4
                                                RF                                                                                                                     RP
                      CF1
                        CF2                                       23 LF                                                                     IN_DEM 3     CB5
                                                                                                                                            VCC_IF 2

                                                                 24          25 OUT_PA                                                      IN_IFA 1                  CERDIS
                                                                                    26 IN_LNA
                                           RPS                                             27 VEE_LNA
                                                                                                   28 OUT_LNA
                                                         CTX4                                             29 GAIN_LNA                                         RL0
                                                                                                                  30 IN_MIX
                                                                                                                          31 VEE_IF
                                                                                                                                32 OUT_MIX

                                      CB2                LTX0        CTX0                                          C2                                                            CB4
                                                                                                                                                         CERFIL
                                                                               CRX0
                                                                         LRX2                                          C1

                                      VCC                CTX1                                                                                     RB1         VCC
                                                                                                                                            CB1
                                                                     LTX1                                              L1

                                                         CTX2

                                                                        TX_OUT

                                                         50              RX_IN

39012 07122 02                                                           Page 13 of 24                                                                                 EVB Description
Rev. 005                                                                                                                                                                         June/07
                                                                    EVB7122

                                                              27 to 930MHz Transceiver
                                                         Evaluation Board Description

4.1.1 Board Component Values for FSK Reception

Part       Size      Value @  Value @   Value @          Value @  Tol.  Description
                     315 MHz   433.92  868.3 MHz         915 MHz
                                MHz

     C0    0603      0.47 pF    NIP    1.8 pF            1.5 pF   5% VCO tank capacitor
     C1    0603      3.9 pF   4.7 pF   1.8 pF             1 pF    5% LNA output tank capacitor
     C2    0603      1.5 pF   1.5 pF   1.5 pF            1.5 pF   5% MIX input matching capacitor
     C3    0603       10 nF   10 nF    10 nF             10 nF    10% data slicer capacitor
                                                                  5% demodulator output low-pass
     C4    0603      330 pF   330 pF   330 pF            330 pF
                                                                            capacitor, depending on data rate
     C5    0603      1.5 nF   1.5 nF   1.5 nF            1.5 nF   10% RSSI output low pass capacitor
    CB0    1210       10 F    10 F     10 F              10 F     20% de-coupling capacitor
    CB1    0603       10 nF   10 nF    10 nF             10 nF    10% de-coupling capacitor
    CB2    0603      330 pF   330 pF   330 pF            330 pF   10% de-coupling capacitor
    CB4    0603       10 nF   10 nF    10 nF             10 nF    10% de-coupling capacitor
    CB5    0603      100 nF   100 nF   100 nF            100 nF   10% de-coupling capacitor
    CB6    0603      100 pF   100 pF   100 pF            100 pF   10% de-coupling capacitor
    CB7    0603      100 nF   100 nF   100 nF            100 nF   10% de-coupling capacitor
    CF1    0603        1 nF    1 nF     1 nF              1 nF    10% loop filter capacitor
    CF2    0603      100 pF   68 pF    150 pF            82 pF    5% loop filter capacitor
    CX1    0805      8.2 pF   10 pF    12 pF             12 pF    5% RO capacitor for FSK (f = 20 kHz)
    CX2    0805      150 pF   56 pF    18 pF             15 pF    5% RO capacitor for FSK (f = 20 kHz)
   CRX0    0603      100 pF   100 pF   100 pF            100 pF   5% RX coupling capacitor
   CTX0    0603       10 pF   10 pF    10 pF             10 pF    5% TX coupling capacitor
   CTX1    0603       10 pF   6.8 pF   5.6 pF            4.7 pF   5% TX impedance matching capacitor
   CTX2    0603       10 pF   6.8 pF   3.9 pF            3.9 pF   5% TX impedance matching capacitor
   CTX4    0603       12 pF   4.7 pF   2.2 pF            1.8 pF   5% TX impedance matching capacitor
    RB1    0603       100     100      100               100      5% protection resistor
     RF    0603       33 k    33 k     33 k              33 k     5% loop filter resistor
     RP    0603      3.3 K    3.3 K    3.3 K             3.3 K    5% CERDIS loading resistor
    RL0    0603       390     390      390               390      5% CERFIL loading, optionally
    RPS    0603       18 k    33 k     43 k              43 k     5% power-select resistor
RS1...RS3  0603       10 k    10 k     10 k              10 k     5% protection resistor

L0         0603       56 nH   33 nH    4.7 nH            3.9 nH             VCO tank inductor
                                                                  5% from Wrth-Elektronik (WE-KI series)
L1         0603      33 nH    15 nH    4.7 nH            4.7 nH
                                                                            or equivalent part
LRX2        0603    82 nH    56 nH    15 nH             15 nH              LNA output tank inductor
  LTX0               15 nH    15 nH    3.9 nH            3.9 nH   5% from Wrth-Elektronik (WE-KI series)
  LTX1       0603    33 nH    33 nH    10 nH             10 nH              or equivalent part
XTAL
             0603                       7.1505 MHz                5% impedance matching inductor
CERFIL                        20ppm cal., 20ppm temp.           5% from Wrth-Elektronik (WE-KI series)
CERDIS      HC49                                                  5% or equivalent part
             SMD                     SFECF10M7HA00
              7x5                       B3dB = 180 kHz                      fundamental-mode crystal from:
                                                                            Telcona/Hong Kong X'tals
             SMD              CDSCB10M7GA136                                C5L7150500D10F3EHK02
           3.45x3.1                                                         ceramic filter from Murata,
                                                                            or equivalent part
             SMD                                                            ceramic Discriminator from Murata,
             4.5x2                                                          or equivalent part

Note: - NIP not in place, may be used optionally

39012 07122 02                         Page 14 of 24                    EVB Description
Rev. 005                                                                          June/07
                                               EVB7122

                                                                   27 to 930MHz Transceiver
                                                             Evaluation Board Description

4.1.2 Component Arrangement Top Side for FSK Reception

                VCC
                      GND
                                GND
                                      SDTA
                                             SDEN
                                                   SCLK
                                                             IN DTA
                                                                   GND
                                                                          OUT DTA
                                                                                GND
                                                                                       RSSI
                                                                                             GND
                                                                                                    OUT DEM
                                                                                                          GND

                             1                               1                                     1               1

                CB0                                                   ASK/FSK

                                     RS1    RS2   RS3                                                      C5  C4

                GND LD VCC           FS0 1  1       RE 1        1                   CX1                        C3
                      FS1 1
                                            TE                      CB7              3

                                                                               CX2      XTAL

                                                                                             1

                                            CB6

                                CF1  CF2          L0                                                           CERDIS

                                RF                                                                    CB5          RP
                                                        RPS

                                                                                                      RL0          CB4

                                            CTX4      CTX0      CRX0           C2                                   Melexis
                                            LTX0                                C1
                                     CB2                                        L1

                EVB7122_003                               CTX1                                RB1
                                                      LTX1      LRX2           CB1

                                                          CTX2

                                            TX_output
                                                              RX_input

39012 07122 02                                                  Page 15 of 24                                                EVB Description
Rev. 005                                                                                                                               June/07
                                               EVB7122

                                                                   27 to 930MHz Transceiver
                                                             Evaluation Board Description

4.2 ASK Application Circuit Programmable User Mode (normal data slicer option)

                         VCC
                            GND
                                            GND
                                                SDTA
                                                   SDEN
                                                       SCLK
                                                                       IN_DTA
                                                                          GND
                                                                              OUT_DTA
                                                                                 GND
                                                                                                  RSSI
                                                                                                      GND
                                                                                                         OUT_DEM
                                                                                                             GND

                         21        4 3 21                         4 3 21                                   4 3 21

                CB0                            RS2                                                        CX1
                                                                                                           XTAL
                              RS1                     RS3

           FS1/LD
                   12 3
                          FS0/SDEN
                                     12 3
                                          TE/SDTA
                                                      12 3
                                                          RE/SCLK
                                                                       12 3
                                                                          ASK/FSK
                                                                                        12 3

                                                                 CB7

                                               FS0/SDEN    16
                                                       17         RE/SCLK 15
                                                                         VCC_DIG 14
                                                                                 ASK/FSK 13

                                                                                        IN_DTA 12
                                                                                                FSK_SW 11

                                                                                                       RO 10
                                                                                                               9
                                                                                                                    VEE_RO
                                                                                                          OUT_DTA 8
                                                   18 VEE_DIG
                                                   19 FS1/LD                                                                    C5
                                                   20 VCC_PLL
                                                   21 TNK_LO                                                   RSSI 7
                                                   22 VEE_PLL
                             CB6                                      TH7122                              OUT_DEM 6
                              C0
                                                                                                                        C3
                                           L0
                                                                                                                 INT1 5

                                                                                                          INT2/PDO 4

                    CF1            RF                                                                     IN_DEM 3
                                                                                                          VCC_IF 2
                                                   23 LF                                                                          CB5
                                                   24
                    CF2            RPS                     25 OUT_PA
                                                                  26 IN_LNA
                                                                         27 VEE_LNA                                     IN_IFA 1
                                                                                 28 OUT_LNA
                              CPS              CTX4                                     29 GAIN_LNA                               RL0
                                                                                                30 IN_MIX
                                                                                                        31 VEE_IF
                                                                                                              32 OUT_MIX

                             CB2   LTX0                    CTX0                               C2                            CERFIL

                                                           LRX2  CRX0                             C1

                         VCC                   CTX1                                                                         RB1        VCC

                                                          LTX1                                    L1      CB1
                                               CTX2

                                                           TX_OUT

                                               50          RX_IN

Software Settings for ASK

Channel                      fRO = 8.0000MHz                                                          CPCUR                                 VCOCUR

frequency       RR            NR                   RT             NT                                  RX                    TX              RX  TX

315.00 MHz      80           3043                  8              315                             260A 1300A 300A 900A

434.00 MHz      80           4233                  8              434                             260A 1300A 300A 900A

915.00 MHz      80           9043                  8              915                             260A 1300A 300A 900A

39012 07122 02                                             Page 16 of 24                                                                    EVB Description
Rev. 005                                                                                                                                              June/07
                                                                      EVB7122

                                                                27 to 930MHz Transceiver
                                                           Evaluation Board Description

4.2.1 Board Component Values for ASK (normal data slicer option)

  Part     Size      Value @    Value @    Value @         Tol.              Description
                     315 MHz    434 MHz    915 MHz
     C0    0603                                            5%   VCO tank capacitor
     C1    0603         1.8 pF     2.2 pF     1.8 pF       5%   LNA output tank capacitor
     C2    0603         3.9 pF     4.7 pF      1 pF        5%   MIX input matching capacitor
     C3    0603         1.5 pF     1.0 pF     1.5 pF       10%  data slicer capacitor
     C5    0603         10 nF      10 nF      10 nF        10%  RSSI output low pass capacitor
    CB0    1210         1.5 nF     1.5 nF     1.5 nF       20%  de-coupling capacitor
    CB1    0603         10 F       10 F       10 F         10%  de-coupling capacitor
    CB2    0603         10 nF      10 nF      10 nF        10%  de-coupling capacitor
    CB5    0603        330 pF     330 pF     330 pF        10%  de-coupling capacitor
    CB6    0603        100 nF     100 nF     100 nF        10%  de-coupling capacitor
    CB7    0603        100 pF     100 pF     100 pF        10%  de-coupling capacitor
    CF1    0603        100 nF     100 nF     100 nF        10%  loop filter capacitor
    CF2    0603        100 pF     100 pF     100 pF        5%   loop filter capacitor
    CPS    0603         39 pF      39 pF      39 pF        10%  power-select capacitor
    CX1    0805          1 nF       1 nF       1 nF        5%   RO capacitor
   CRX0    0603         18 pF      18 pF      18 pF        5%   RX coupling capacitor
   CTX0    0603        100 pF     100 pF      10 pF        5%   TX coupling capacitor
   CTX1    0603         10 pF      10 pF      10 pF        5%   TX impedance matching capacitor
   CTX2    0603         10 pF      6.8 pF     4.7 pF       5%   TX impedance matching capacitor
   CTX4    0603         10 pF      6.8 pF     3.9 pF       5%   TX impedance matching capacitor
    RB1    0603         12 pF      4.7 pF     1.8 pF       5%   protection resistor
     RF    0603         100        100        100          5%   loop filter resistor
     RP    0603         33 k       33 k       33 k         5%   CERDIS loading resistor
    RL0    0603        3.3 K      3.3 K      3.3 K         5%   CERFIL loading, optionally
    RPS    0603         390        390        390          5%   power-select resistor
RS1...RS3  0603         18 k       33 k       43 k         5%   protection resistor
                        10 k       10 k       10 k               VCO tank inductor
     L0    0603                                            5%   from Wrth-Elektronik (WE-KI series)
                        47 nH      27 nH      3.9 nH             or equivalent part
                                                           5%   LNA output tank inductor
   L1        0603    33 nH      15 nH      4.7 nH                from Wrth-Elektronik (WE-KI series)
LRX2                                                      5%   or equivalent part
LTX0        0603    82 nH      56 nH      15 nH           5%
LTX1        0603    15 nH      15 nH      3.9 nH          5%   impedance matching inductor
XTAL        0603    33 nH      33 nH      10 nH                 from Wrth-Elektronik (WE-KI series)
            HC49                                                 or equivalent part
CERFIL       SMD                          8.0000 MHz
              7x5               20ppm cal., 20ppm temp.        fundamental-mode crystal from:
             SMD                                                 Telcona/Hong Kong X'tals
           3.45x3.1             SFECF10M7HA00                    C5L8000000D10F3EHK01
                                   B3dB = 180 kHz                ceramic filter from Murata,
                                                                 or equivalent part

39012 07122 02                             Page 17 of 24          EVB Description
Rev. 005                                                                    June/07
                                               EVB7122

                                                                   27 to 930MHz Transceiver
                                                             Evaluation Board Description

4.2.2 Component Arrangement Top Side for ASK Reception (normal data slicer option)

                VCC
                      GND
                                GND
                                      SDTA
                                             SDEN
                                                   SCLK
                                                             IN DTA
                                                                   GND
                                                                          OUT DTA
                                                                                GND
                                                                                       RSSI
                                                                                             GND
                                                                                                    OUT DEM
                                                                                                          GND

                             1                               1                      1                                       1

                CB0                                                   ASK/FSK

                                     RS1    RS2   RS3                                                               C5

                GND LD VCC           FS0 1  1       RE 1        1                   CX1                                 C3
                      FS1 1
                                            TE                      CB7              3

                                                                                        XTAL

                                                                                             1

                                            CB6

                                CF1  CF2    C0    L0

                                RF                                                                             CB5RL0
                                                        RPS
                                                       CPS                     C2
                                                                                C1
                                            CTX4      CTX0      CRX0            L1
                                            LTX0
                                     CB2                                                      RB1

                EVB7122_003                           LTX1CTX1                 CB1
                                                                LRX2

                                                          CTX2                                                                 Melexis

                                            TX_output                          Board size is 39.5mm x 56.5mm
                                                              RX_input

39012 07122 02                                                  Page 18 of 24                                                           EVB Description
Rev. 005                                                                                                                                          June/07
                                               EVB7122

                                                                   27 to 930MHz Transceiver
                                                             Evaluation Board Description

4.3 ASK Application Circuit with Peak Detector Option

                         VCC
                            GND
                                            GND
                                                SDTA
                                                   SDEN
                                                       SCLK
                                                                       IN_DTA
                                                                          GND
                                                                              OUT_DTA
                                                                                  GND
                                                                                                  RSSI
                                                                                                      GND
                                                                                                         OUT_DEM
                                                                                                             GND

                         21        4 3 21                         4 3 21                                    4321

                CB0                            RS2                                                         CX1
                                                                                                            XTAL
                              RS1                     RS3

           FS1/LD
                   12 3
                          FS0/SDEN
                                     12 3
                                          TE/SDTA
                                                      12 3
                                                          RE/SCLK
                                                                       12 3
                                                                          ASK/FSK
                                                                                         12 3

                                                                 CB7

                                               FS0/SDEN    16
                                                       17         RE/SCLK 15
                                                                          VCC_DIG 14
                                                                                 ASK/FSK 13

                                                                                        IN_DTA 12
                                                                                                FSK_SW 11

                                                                                                       RO 10
                                                                                                               9
                                                                                                                    VEE_RO
                                                                                                           OUT_DTA 8
                                                   18 VEE_DIG
                                                   19 FS1/LD                                                                     C5
                                                   20 VCC_PLL
                                                   21 TNK_LO                                                    RSSI 7
                                                   22 VEE_PLL
                             CB6                                      TH7122                               OUT_DEM 6
                              C0
                                                                                                                           R2
                                           L0
                                                                                                                  INT1 5

                    CF1            RF                                                                      INT2/PDO 4

                                                                                                                           R1

                                                                                                           IN_DEM 3                      C6

                                                   23 LF                                                               CB5
                                                   24                                                      VCC_IF 2
                    CF2            RPS
                                                           25 OUT_PA
                                                                  26 IN_LNA                                             IN_IFA 1
                                                                          27 VEE_LNA
                              CPS              CTX4                              28 OUT_LNA                                       RL0
                                                                                        29 GAIN_LNA
                                                                                                30 IN_MIX
                                                                                                        31 VEE_IF
                                                                                                              32 OUT_MIX

                             CB2   LTX0                    CTX0                                C2                           CERFIL

                                                           LRX2  CRX0                              C1

                         VCC                   CTX1                                                                         RB1     VCC

                                                          LTX1                                     L1      CB1
                                               CTX2

                                                           TX_OUT

                                               50          RX_IN

Software Settings for ASK

Channel                      fRO = 8.0000MHz                                                           CPCUR                             VCOCUR

frequency       RR            NR                   RT             NT                                   RX                   TX           RX  TX

315.00 MHz      80           3043                  8              315                              260A 1300A 300 A 900A

434.00 MHz      80           4233                  8              434                              260A 1300A 300 A 900A

915.00 MHz      80           9043                  8              915                              260A 1300A 300 A 900A

39012 07122 02                                             Page 19 of 24                                                                 EVB Description
Rev. 005                                                                                                                                           June/07
                                                                      EVB7122

                                                                27 to 930MHz Transceiver
                                                           Evaluation Board Description

4.3.1 Board Component Values for ASK (peak detector option)

  Part     Size      Value @    Value @    Value @         Tol.              Description
                     315 MHz    434 MHz    915 MHz
     C0    0603                                            5%   VCO tank capacitor
     C1    0603         1.8 pF     2.2 pF     1.8 pF       5%   LNA output tank capacitor
     C2    0603         3.9 pF     4.7 pF      1 pF        5%   MIX input matching capacitor
     C5    0603         1.5 pF     1.0 pF     1.5 pF       10%  RSSI output low pass capacitor
     C6    0603         1.5 nF     1.5 nF     1.5 nF       10%  PKDET capacitor
    CB0    1210        100 nF     100 nF     100 nF        20%  de-coupling capacitor
    CB1    0603         10 F       10 F       10 F         10%  de-coupling capacitor
    CB2    0603         10 nF      10 nF      10 nF        10%  de-coupling capacitor
    CB5    0603        330 pF     330 pF     330 pF        10%  de-coupling capacitor
    CB6    0603        100 nF     100 nF     100 nF        10%  de-coupling capacitor
    CB7    0603        100 pF     100 pF     100 pF        10%  de-coupling capacitor
    CF1    0603        100 nF     100 nF     100 nF        10%  loop filter capacitor
    CF2    0603        100 pF     100 pF     100 pF        5%   loop filter capacitor
    CPS    0603         39 pF      39 pF      39 pF        10%  power-select capacitor
    CX1    0805          1 nF       1 nF       1 nF        5%   RO capacitor
   CRX0    0603         18 pF      18 pF      18 pF        5%   RX coupling capacitor
   CTX0    0603        100 pF     100 pF      10 pF        5%   TX coupling capacitor
   CTX1    0603         10 pF      10 pF      10 pF        5%   TX impedance matching capacitor
   CTX2    0603         10 pF      6.8 pF     4.7 pF       5%   TX impedance matching capacitor
   CTX4    0603         10 pF      6.8 pF     3.9 pF       5%   TX impedance matching capacitor
     R1    0603         12 pF      4.7 pF     1.8 pF       5%   PKDET resistor
     R2    0603        100 k      100 k      100 k         5%   PKDET resistor
    RB1    0603        680 k      680 k      680 k         5%   protection resistor
     RF    0603         100        100        100          5%   loop filter resistor
     RP    0603         33 k       33 k       33 k         5%   CERDIS loading resistor
    RL0    0603        3.3 K      3.3 K      3.3 K         5%   CERFIL loading, optionally
    RPS    0603         390        390        390          5%   power-select resistor
RS1...RS3  0603         18 k       33 k       43 k         5%   protection resistor
                        10 k       10 k       10 k               VCO tank inductor
     L0    0603                                            5%   from Wrth-Elektronik (WE-KI series)
                        47 nH      27 nH      3.9 nH             or equivalent part
                                                           5%   LNA output tank inductor
   L1        0603    33 nH      15 nH      4.7 nH                from Wrth-Elektronik (WE-KI series)
LRX2                                                      5%   or equivalent part
LTX0        0603    82 nH      56 nH      15 nH           5%
LTX1        0603    15 nH      15 nH      3.9 nH          5%   impedance matching inductor
XTAL        0603    33 nH      33 nH      10 nH                 from Wrth-Elektronik (WE-KI series)
            HC49                                                 or equivalent part
CERFIL       SMD                          8.0000 MHz
              7x5               20ppm cal., 20ppm temp.        fundamental-mode crystal from:
             SMD                                                 Telcona/Hong Kong X'tals
           3.45x3.1             SFECF10M7HA00                    C5L8000000D10F3EHK01
                                   B3dB = 180 kHz                ceramic filter from Murata,
                                                                 or equivalent part

39012 07122 02                             Page 20 of 24         EVB Description
Rev. 005                                                                   June/07
                                               EVB7122

                                                                   27 to 930MHz Transceiver
                                                             Evaluation Board Description

4.3.2 Component Arrangement Top Side for ASK Reception (peak detector option)

                VCC
                      GND
                                GND
                                      SDTA
                                             SDEN
                                                   SCLK
                                                             IN DTA
                                                                   GND
                                                                          OUT DTA
                                                                                GND
                                                                                       RSSI
                                                                                             GND
                                                                                                    OUT DEM
                                                                                                          GND

                             1                               1                      1                                            1

                CB0                                                   ASK/FSK

                                     RS1    RS2   RS3                                                               C5

                GND LD VCC           FS0 1  1       RE 1        1                   CX1                                      R2
                      FS1 1
                                            TE                      CB7              3

                                                                                        XTAL                                 C6

                                                                                             1

                                                                                                                           R1

                                            CB6

                                CF1  CF2    C0    L0

                                RF                                                                             CB5RL0
                                                        RPS
                                                       CPS                     C2
                                                                                C1
                                            CTX4      CTX0      CRX0            L1
                                            LTX0
                                     CB2                                                      RB1

                EVB7122_003                           LTX1CTX1                 CB1
                                                                LRX2

                                                          CTX2                                                                      Melexis

                                            TX_output                          Board size is 39.5mm x 56.5mm
                                                              RX_input

39012 07122 02                                                  Page 21 of 24                                                                EVB Description
Rev. 005                                                                                                                                               June/07
                                               EVB7122

                                                                   27 to 930MHz Transceiver
                                                             Evaluation Board Description

5 Evaluation Board Layouts

                   Board layout data in Gerber format is available, board size is 39.5mm x 56.5mm.

VCC
      GND
                GND
                       SDTA
                             SDEN
                                    SCLK
                                              IN DTA
                                                    GND
                                                           OUT DTA
                                                                  GND
                                                                        RSSI
                                                                               GND
                                                                                     OUT DEM
                                                                                            GND

GND LD VCC
      FS1
              FS0

                       TE
                               RE

                                         ASK/FSK

EVB7122_003

                                              Melexis

PCB top view                                                                                     PCB bottom view

6 Board Variants

  Type          Frequency/MHz                           Modulation                                                Board Execution
EVB7122
                315                              FSK                                           A               antenna version

                433                              ASK  according to section 4.2 / 4.3 C                         connector version

                868                              FM

                915

Note:           available EVB setups

39012 07122 02                                          Page 22 of 24                                             EVB Description
Rev. 005                                                                                                                    June/07
                                               EVB7122

                                                                   27 to 930MHz Transceiver
                                                             Evaluation Board Description

7 Package Description

                         The device TH7122 is RoHS compliant.

                                            D

                                            D1                                  A

                                    24                17
                            25
                                                            16
                                                                          b

                E E1                                               e

                           32                               9                          A2
                                    1                 8                                  A1

                      c                                   12 +1              0.25
                         12 +1                                             (0.0098)
                                                               L
                                                                                 .10 (.004)

                      Fig. 4: LQFP32 (Low profile Quad Flat Package)

All Dimension in mm, coplanarty < 0.1mm

     E1, D1 E, D            A           A1      A2    e            b         c               L     

min             7.00  9.00  1.40        0.05    1.35  0.8          0.30 0.09 0.45                  0

max                         1.60 0.15 1.45                         0.45 0.20                 0.75  7

All Dimension in inch, coplanarty < 0.004"

min 0.276 0.354 0.055 0.002 0.053 0.031 0.012 0.0035 0.018                                         0

max                         0.063 0.006 0.057                      0.018 0.0079 0.030 7

7.1 Soldering Information

                   The device TH7122 is qualified for MSL3 with soldering peak temperature 260 deg C
                       according to JEDEC J-STD-20

39012 07122 02                                 Page 23 of 24                                    EVB Description
Rev. 005                                                                                                  June/07
                                               EVB7122

                                                                   27 to 930MHz Transceiver
                                                              Evaluation Board Description

8 Disclaimer

1) The information included in this documentation is subject to Melexis intellectual and other property
     rights. Reproduction of information is permissible only if the information will not be altered and is accom-
     panied by all associated conditions, limitations and notices.

2) Any use of the documentation without the prior written consent of Melexis other than the one set forth in
     clause 1 is an unfair and deceptive business practice. Melexis is not responsible or liable for such al-
     tered documentation.

3) The information furnished by Melexis in this documentation is provided 'as is'. Except as expressly war-
     ranted in any other applicable license agreement, Melexis disclaims all warranties either express, im-
     plied, statutory or otherwise including but not limited to the merchantability, fitness for a particular pur-
     pose, title and non-infringement with regard to the content of this documentation.

4) Notwithstanding the fact that Melexis endeavors to take care of the concept and content of this docu-
     mentation, it may include technical or factual inaccuracies or typographical errors. Melexis disclaims any
     responsibility in connection herewith.

5) Melexis reserves the right to change the documentation, the specifications and prices at any time and
     without notice. Therefore, prior to designing this product into a system, it is necessary to check with
     Melexis for current information.

6) Melexis shall not be liable to recipient or any third party for any damages, including but not limited to
     personal injury, property damage, loss of profits, loss of use, interrupt of business or indirect, special in-
     cidental or consequential damages, of any kind, in connection with or arising out of the furnishing, per-
     formance or use of the information in this documentation.

7) The product described in this documentation is intended for use in normal commercial applications. Ap-
     plications requiring operation beyond ranges specified in this documentation, unusual environmental re-
     quirements, or high reliability applications, such as military, medical life-support or life-sustaining equip-
     ment are specifically not recommended without additional processing by Melexis for each application.

8) Any supply of products by Melexis will be governed by the Melexis Terms of Sale, published on
     www.melexis.com.

Melexis NV. All rights reserved.

                For the latest version of this document, go to our website at:

                                     www.melexis.com

                Or for additional information contact Melexis Direct:

           Europe, Africa:                    Americas:                          Asia:

        Phone: +32 1367 0495           Phone: +1 603 223 2362          Phone: +32 1367 0495
E-mail: sales_europe@melexis.com  E-mail: sales_usa@melexis.com  E-mail: sales_asia@melexis.com

39012 07122 02                    Page 24 of 24                  ISO/TS 16949 and ISO14001 Certified
Rev. 005
                                                                                             EVB Description
                                                                                                        June/07
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

热门文章

技术资料推荐

论坛推荐

技术视频推荐

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
搜索索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
器件入口   0J 0S A9 AL BC CQ DL GJ OJ UN VZ WH WJ Z6

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved