电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

EL5123CY-T13

器件型号:EL5123CY-T13
厂商名称:Intersil ( Renesas )
厂商官网:http://www.intersil.com/cda/home/
下载文档

器件描述

Product Brief 12MHz 4-, 8-, 10- & 12-Channel Rail-to-Rail Input-Output Buffers

文档预览

EL5123CY-T13器件文档内容

                                                              EL5123, EL5223, EL5323, EL5423

          Data Sheet                                           November 19, 2004                          FN7176.1

12MHz 4, 8, 10 & 12 Channel Rail-to-Rail                       Features
Input-Output Buffers
                                                                12MHz -3dB bandwidth
The EL5123, EL5223, EL5323, and EL5423 are low power,          Supply voltage = 4.5V to 16.5V
high voltage rail-to-rail input/output buffers designed         Low supply current (per buffer) = 600A
primarily for use in reference voltage buffering applications   High slew rate = 15V/s
for TFT-LCDs. They are available in quad (EL5123), octal       Rail-to-rail input/output swing
(EL5223), 10-channel (EL5323), and 12-channel (EL5423)          Ultra-small packages
topologies. All buffers feature a -3dB bandwidth of 12MHz       Pb-free available (RoHS compliant)
and operate from just 600A per buffer. This family also
features fast slewing and settling times, as well as a         Applications
continuous output drive capability of 30mA (sink and
source).                                                       TFT-LCD drive circuits
                                                                Electronics notebooks
The quad channel EL5123 is available in the 10-pin MSOP         Electronic games
package. The 8-channel EL5223 is available in both the 20-      Touch-screen displays
pin TSSOP and 24-pin QFN packages, the 10-channel               Personal communication devices
EL5323 in the 24-pin TSSOP and 24-pin QFN packages,             Personal digital assistants (PDA)
and the 12-channel EL5423 in the 28-pin TSSOP and 32-pin       Portable instrumentation
QFN packages. All buffers are specified for operation over      Sampling ADC amplifiers
the full -40C to +85C temperature range.                      Wireless LANs
                                                                Office automation
                                                                Active filters
                                                                ADC/DAC buffers

1                     CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.

                      1-888-INTERSIL or 321-724-7143 | Intersil (and design) is a registered trademark of Intersil Americas Inc.

   Copyright Intersil Americas Inc. 2002-2004. All Rights Reserved. Elantec is a registered trademark of Elantec Semiconductor, Inc.

                                                               All other trademarks mentioned are the property of their respective owners.
                                                                   EL5123, EL5223, EL5323, EL5423

Pinouts

         EL5223 & EL5323                                                           EL5123                   EL5223
            (24-PIN QFN)                                                      (10-PIN MSOP)            (20-PIN TSSOP)
              TOP VIEW
                                                                                 TOP VIEW                 TOP VIEW

         24 VIN2                                                              VIN1 1         10 VOUT1  VIN1 1    20 VOUT1
                23 VIN1*                                                      VIN2 2         9 VOUT2   VIN2 2    19 VOUT2
                        22 NC                                                 VS+ 3          8 VS-     VIN3 3    18 VOUT3
                                21 VOUT1*                                     VIN3 4         7 VOUT3   VIN4 4    17 VOUT4
                                        20 VOUT2                              VIN4 5         6 VOUT4   VS+ 5     16 VS-
                                                                                                       VS+ 6     15 VS-
VIN3 1   THERMAL                                  19 VOUT3                                             VIN5 7    14 VOUT5
VIN4 2       PAD                                  18 VOUT4                                             VIN6 8    13 VOUT6
VIN5 3                                            17 VOUT5                                             VIN7 9    12 VOUT7
VS+ 4                                             16 VS-                                               VIN8 10   11 VOUT8
VIN6 5                                            15 VOUT6
VIN7 6                                            14 VOUT7
VIN8 7                                            13 VOUT8

         VIN9 8
                CVIN10* 9

                        NC 10
                                VOUT10* 11

                                        VOUT9 12

* NOT AVAILABLE IN EL5223                                                          EL5423                   EL5323
                                                                              (28-PIN TSSOP)           (24-PIN TSSOP)
                    EL5423
                (32-PIN QFN)                                                     TOP VIEW                 TOP VIEW

                  TOP VIEW

         32 VIN2                                                               VIN1 1   28 VOUT1        VIN1 1   24 VOUT1
                31 VIN1                                                        VIN2 2   27 VOUT2        VIN2 2   23 VOUT2
                        30 NC                                                  VIN3 3   26 VOUT3        VIN3 3   22 VOUT3
                                29 NC                                          VIN4 4   25 VOUT4        VIN4 4   21 VOUT4
                                        28 NC                                  VIN5 5   24 VOUT5        VIN5 5   20 VOUT5
                                                27 VOUT1                       VIN6 6   23 VOUT6         VS+ 6   19 VS-
                                                        26 VOUT2                VS+ 7   22 VS-           VS+ 7   18 VS-
                                                                                VS+ 8   21 VS-          VIN6 8   17 VOUT6
VIN3 1  THERMAL                                                   25 VOUT3    VIN7 9   20 VOUT7        VIN7 9   16 VOUT7
VIN4 2      PAD                                                   24 VOUT4    VIN8 10  19 VOUT8        VIN8 10  15 VOUT8
VIN5 3                                                            23 VOUT5    VIN9 11  18 VOUT9        VIN9 11  14 VOUT9
VIN6 4                                                            22 VOUT6   VIN10 12  17 VOUT10      VIN10 12  13 VOUT10
  VS+ 5                                                            21 VS-     VIN11 13  16 VOUT11
VIN7 6                                                            20 VOUT7   VIN12 14  15 VOUT12
VIN8 7                                                            19 VOUT8
VIN9 8                                                            18 VOUT9
VIN10 9                                                            17 VOUT10

         VIN11 10
                VIN12 11

                        NC 12
                                NC 13
                                        NC 14
                                                VOUT12 15
                                                        VOUT11 16

                              2                                                                                        FN7176.1

                                                                                                                 November 19, 2004
                                 EL5123, EL5223, EL5323, EL5423

Ordering Information

PART NO.      PACKAGE       TAPE &             PART NO.          PACKAGE     TAPE &
                             REEL PKG. DWG. #                                 REEL PKG. DWG. #

EL5123CY      10-Pin MSOP   -    MDP0043       EL5323CLZ         24-Pin QFN  -    MDP0046
                                               (See Note)
                                                                 (Pb-Free)

EL5123CY-T7   10-Pin MSOP   7"   MDP0043       EL5323CLZ-T7      24-Pin QFN  7"   MDP0046

                                               (See Note)        (Pb-Free)

EL5123CY-T13 10-Pin MSOP    13"  MDP0043       EL5323CLZ-T13 24-Pin QFN      13"  MDP0046

                                               (See Note)        (Pb-Free)

EL5123CYZ     10-Pin MSOP   -    MDP0043       EL5323CR      24-Pin TSSOP    -    MDP0044
(See Note)
              (Pb-Free)

EL5123CYZ-T7 10-Pin MSOP    7"   MDP0043       EL5323CR-T7   24-Pin TSSOP    7"   MDP0044

(See Note)    (Pb-Free)

EL5123CYZ-T13 10-Pin MSOP   13"  MDP0043       EL5323CR-T13 24-Pin TSSOP     13"  MDP0044

(See Note)    (Pb-Free)

EL5223CL      24-Pin QFN    -    MDP0046       EL5323CRZ     24-Pin TSSOP    -    MDP0044

                                               (See Note)        (Pb-Free)

EL5223CL-T7   24-Pin QFN    7"   MDP0046       EL5323CRZ-T7 24-Pin TSSOP     7"   MDP0044

                                               (See Note)        (Pb-Free)

EL5223CL-T13  24-Pin QFN    13"  MDP0046       EL5323CRZ-T13 24-Pin TSSOP    13"  MDP0044

                                               (See Note)        (Pb-Free)

EL5223CLZ     24-Pin QFN    -    MDP0046       EL5423CL          32-Pin QFN  -    MDP0046
(See Note)
              (Pb-Free)

EL5223CLZ-T7  24-Pin QFN    7"   MDP0046       EL5423CL-T7       32-Pin QFN  7"   MDP0046

(See Note)    (Pb-Free)

EL5223CLZ-T13 24-Pin QFN    13"  MDP0046       EL5423CL-T13      32-Pin QFN  13"  MDP0046

(See Note)    (Pb-Free)

EL5223CR      20-Pin TSSOP  -    MDP0044       EL5423CLZ         32-Pin QFN  -    MDP0046
                                               (See Note)
                                                                 (Pb-Free)

EL5223CR-T7   20-Pin TSSOP  7"   MDP0044       EL5423CLZ-T7      32-Pin QFN  7"   MDP0046

                                               (See Note)        (Pb-Free)

EL5223CR-T13 20-Pin TSSOP   13"  MDP0044       EL5423CLZ-T13 32-Pin QFN      13"  MDP0046

                                               (See Note)        (Pb-Free)

EL5223CRZ     20-Pin TSSOP  -    MDP0044       EL5423CR      28-Pin TSSOP    -    MDP0044

(See Note)    (Pb-Free)

EL5223CRZ-T7 20-Pin TSSOP   7"   MDP0044       EL5423CR-T7   28-Pin TSSOP    7"   MDP0044

(See Note)    (Pb-Free)

EL5223CRZ-T13 20-Pin TSSOP  13"  MDP0044       EL5423CR-T13 28-Pin TSSOP     13"  MDP0044

(See Note)    (Pb-Free)

EL5323CL      24-Pin QFN    -    MDP0046       EL5423CRZ     28-Pin TSSOP    -    MDP0044

                                               (See Note)        (Pb-Free)

EL5323CL-T7   24-Pin QFN    7"   MDP0046       EL5423CRZ-T7 28-Pin TSSOP     7"   MDP0044

                                               (See Note)        (Pb-Free)

EL5323CL-T13  24-Pin QFN    13"  MDP0046       EL5423CRZ-T13 28-Pin TSSOP    13"  MDP0044

                                               (See Note)        (Pb-Free)

NOTE: Intersil Pb-free products employ special Pb-free material sets; molding compounds/die attach materials and 100% matte tin plate termination
finish, which are RoHS compliant and compatible with both SnPb and Pb-free soldering operations. Intersil Pb-free products are MSL classified at Pb-
free peak reflow temperatures that meet or exceed the Pb-free requirements of IPC/JEDEC J STD-020C.

                         3                                                        FN7176.1

                                                                                  November 19, 2004
                                         EL5123, EL5223, EL5323, EL5423

Absolute Maximum Ratings (TA = 25C)                                                     Storage Temperature . . . . . . . . . . . . . . . . . . . . . . . .-65C to +150C
                                                                                         Operating Temperature . . . . . . . . . . . . . . . . . . . . . . .-40C to +85C
Supply Voltage between VS+ and VS- . . . . . . . . . . . . . . . . . . . .+18V           Power Dissipation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . See Curves
Input Voltage . . . . . . . . . . . . . . . . . . . . . . . . . . . VS- -0.5V, VS +0.5V  ESD Voltage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2kV
Maximum Continuous Output Current . . . . . . . . . . . . . . . . . . . 30mA
Maximum Die Temperature . . . . . . . . . . . . . . . . . . . . . . . . . . +125C

CAUTION: Stresses above those listed in "Absolute Maximum Ratings" may cause permanent damage to the device. This is a stress only rating and operation of the
device at these or any other conditions above those indicated in the operational sections of this specification is not implied.

IMPORTANT NOTE: All parameters having Min/Max specifications are guaranteed. Typical values are for information purposes only. Unless otherwise noted, all tests
are at the specified temperature and are pulsed tests, therefore: TJ = TC = TA

Electrical Specifications VS+ = +5V, VS- = -5V, RL = 10k and CL = 10pF to 0V, TA = 25C unless otherwise specified.

PARAMETER              DESCRIPTION                                                       CONDITION  MIN TYP MAX              UNIT

INPUT CHARACTERISTICS                                                                                                         mV
                                                                                                                             V/C
VOS         Input Offset Voltage                        VCM = 0V                                          0.5        12
                                                        (Note 1)                                                               nA
TCVOS       Average Offset Voltage Drift                VCM = 0V                                          5                   G
                                                                                                                               pF
IB          Input Bias Current                          -4.5V  VOUT  4.5V                                 2          50       V/V

RIN         Input Impedance                                                                               1                     V
                                                                                                                                V
CIN         Input Capacitance                                                                             1.35                mA

AV          Voltage Gain                                                                            0.99        1.01           dB
                                                                                                                              mA
OUTPUT CHARACTERISTICS                                                                                                        mA
                                                                                                                              mA
VOL         Output Swing Low                            IL = -5mA                                               -4.95 -4.85   mA
                                                        IL = +5mA                                   4.85 4.95
VOH         Output Swing High                           RL = 10                                                              V/s
                                                                                                                120           ns
IOUT (max)  Output Current (Note 2)                                                                                          MHz
                                                                                                                               dB
POWER SUPPLY PERFORMANCE

PSRR        Power Supply Rejection Ratio                VS is moved from 2.25V to 7.75V           55    80
IS          Supply Current                              No load (EL5123)
                                                        No load (EL5223)                                  2.4        3.4

                                                                                                          5.5        6.8

                                                        No load (EL5323)                                  6          8.5

                                                        No load (EL5423)                                  7.45 10.1

DYNAMIC PERFORMANCE

SR          Slew Rate (Note 3)                          -4.0V  VOUT  4.0V, 20% to 80%               7     15
                                                        (AV = +1), VO = 2V step
tS          Settling to +0.1% (AV = +1)                 RL = 10k, CL = 10pF                               250
                                                        f = 5MHz
BW          -3dB Bandwidth                                                                                12

CS          Channel Separation                                                                            75

NOTES:
1. Measured over operating temperature range.
2. Instantaneous peak current.
3. Slew rate is measured on rising and falling edges.

                          4                                                                                                  FN7176.1

                                                                                                                     November 19, 2004
                                         EL5123, EL5223, EL5323, EL5423

Electrical Specifications VS+ =+5V, VS- = 0V, RL = 10k and CL = 10pF to 2.5V, TA = 25C unless otherwise specified.

PARAMETER              DESCRIPTION                                  CONDITION          MIN TYP MAX                       UNIT

INPUT CHARACTERISTICS                                                                                                     mV
                                                                                                                         V/C
VOS         Input Offset Voltage                       VCM = 2.5V                            0.5                     12
                                                       (Note 1)                                                            nA
TCVOS       Average Offset Voltage Drift               VCM = 2.5V                            5                            G
                                                                                                                           pF
IB          Input Bias Current                         0.5V  VOUT  4.5V                      2                       50   V/V

RIN         Input Impedance                                                                  1                            mV
                                                                                                                            V
CIN         Input Capacitance                                                                1.35                         mA

AV          Voltage Gain                                                               0.99        1.01                    dB
                                                                                                                          mA
OUTPUT CHARACTERISTICS                                                                                                    mA
                                                                                                                          mA
VOL         Output Swing Low                           IL = -2.5mA                           80    150                    mA
                                                       IL = +2.5mA
VOH         Output Swing High                          RL = 10                         4.85 4.92                         V/s
                                                                                                                           ns
IOUT (max)  Output Current (Note 2)                                                          120                        MHz
                                                                                                                           dB
POWER SUPPLY PERFORMANCE

PSRR        Power Supply Rejection Ratio               VS is moved from 4.5V to 15.5V  55    80
IS          Supply Current                             No load (EL5123)
                                                       No load (EL5223)                      2.4   3.2

                                                                                             5.2   6.5

                                                       No load (EL5323)                      5.8                     8

                                                       No load (EL5423)                      7.2   9.7

DYNAMIC PERFORMANCE

SR          Slew Rate (Note 3)                         1V  VOUT  4V, 20% to 80%              12

tS          Settling to +0.1% (AV = +1)                (AV = +1), VO = 2V step               250

BW          -3dB Bandwidth                             RL = 10k, CL = 10pF                   12

CS          Channel Separation                         f = 5MHz                              75

NOTES:
1. Measured over operating temperature range.
2. Instantaneous peak current.
3. Slew rate is measured on rising and falling edges

                          5                                                                                              FN7176.1

                                                                                                                     November 19, 2004
                                         EL5123, EL5223, EL5323, EL5423

Electrical Specifications VS+ = +15V, VS- = 0V, RL = 10k and CL = 10pF to 7.5V, TA = 25C unless otherwise specified.

PARAMETER              DESCRIPTION                                   CONDITION          MIN TYP MAX                    UNIT

INPUT CHARACTERISTICS                                                                                                   mV
                                                                                                                       V/C
VOS         Input Offset Voltage                        VCM = 7.5V                            0.5    14
                                                        (Note 1)                                                         nA
TCVOS       Average Offset Voltage Drift                VCM = 7.5V                            5                         G
                                                                                                                         pF
IB          Input Bias Current                          0.5V  VOUT  14.5V                     2      50                 V/V

RIN         Input Impedance                                                                   1                         mV
                                                                                                                          V
CIN         Input Capacitance                                                                 1.35                      mA

AV          Voltage Gain                                                                0.99         1.01                dB
                                                                                                                        mA
OUTPUT CHARACTERISTICS                                                                                                  mA
                                                                                                                        mA
VOL         Output Swing Low                            IL = -7.5mA                           80     150                mA
                                                        IL = +7.5mA
VOH         Output Swing High                           RL = 10                         14.85 14.95                    V/s
                                                                                                                         ns
IOUT (max)  Output Current (Note 2)                                                     120   200                      MHz
                                                                                                                         dB
POWER SUPPLY PERFORMANCE

PSRR        Power Supply Rejection Ratio                VS is moved from 4.5V to 15.5V  55    80
IS          Supply Current                              No load (EL5123)
                                                        No load (EL5223)                      2.4    3.7

                                                                                              5.7    7.1

                                                        No load (EL5323)                      6.2    8.7

                                                        No load (EL5423)                      7.8    10.4

DYNAMIC PERFORMANCE

SR          Slew Rate (Note 3)                          1V  VOUT  14V, 20% to 80%             18

tS          Settling to +0.1% (AV = +1)                 (AV = +1), VO = 2V step               250

BW          -3dB Bandwidth                              RL = 10k, CL = 10pF                   12

CS          Channel Separation                          f = 5MHz                              75

NOTES:
1. Measured over operating temperature range.
2. Instantaneous peak current.
3. Slew rate is measured on rising and falling edges.

                          6                                                                                            FN7176.1

                                                                                                     November 19, 2004
                                                                 EL5123, EL5223, EL5323, EL5423

Typical Performance Curves

                           12                                                                            0.018
                                                                                                         0.016
                           10                                                                                      VS=5V
                                                                                                                   RL=10k
                                                                                                                   VIN=2VP-P

                           8                                                  THD + NOISE (%)            0.014

VOP-P (V)                  6                                                                             0.012

                           4                                                                             0.01

                           2    VS=5V                                                                   0.008

                           0    RL=10k                                                                   0.006
                                                                                                               1K
                           10K              100K             1M         10M                                                             10K            100K
                                                                                                                              FREQUENCY (Hz)
                                            FREQUENCY (Hz)

                           FIGURE 1. OUTPUT SWING vs FREQUENCY                FIGURE 2. TOTAL HARMONIC DISTORTION + NOISE vs
                                                                                              FREQUENCY

OVERSHOOT (%)              80                                                                             10
                                 VS=5V                                                                         VS=5V
                                                                                                                RL=10k
                           70 RL=10k
                                 VIN=100mV                                                                 6 CL=12pF

                           60                                                                              2

                           50                                                 STEP SIZE (V)               -2

                           40                                                                             -6

                           30                                                                            -10
                                                                                                           200 250 300 350 400 450 500 550 600 650
                           20                                                                                                     SETTLING TIME (ns)

                           10                                                                             FIGURE 4. SETTLING TIME vs STEP SIZE

                           0

                           10                        100                1K

                                            CAPACITANCE (pF)

                           FIGURE 3. OVERSHOOT vs LOAD CAPACITANCE

NORMALIZED MAGNITUDE (dB)  20                        1000pF                   NORMALIZED MAGNITUDE (dB)   20
                                 VS=5V                                                                         VS=5V
                                 RL=10k                          100pF                                          CL=10pF

                           10                                                                             10

                           0                                                                               0                             1k       10k
                                                                                                                              562
                                            47pF                  12pF                                   -10

                           -10

                           -20                                                                           -20                                 150

                           -30              1M               10M        100M                             -30                  1M             10M       100M
                            100K                                                                          100K

                                            FREQUENCY (Hz)                                                                    FREQUENCY (Hz)

FIGURE 5. FREQUENCY RESPONSE FOR VARIOUS CL                                   FIGURE 6. FREQUENCY RESPONSE FOR VARIOUS RL

                                                  7                                                                                                    FN7176.1

                                                                                                                                                       November 19, 2004
                                                              EL5123, EL5223, EL5323, EL5423

Typical Performance Curves

                         100                                             OUTPUT IMPEDANCE ()      600
                                PSRR+                                                                     VS=5V
                                                                                                          TA=25C
                          80
                                                                                                  480
                                 PSRR-
PSRR (dB)                 60                                                                      360

                         40                                                                       240

                         20                                                                       120

                             VS=5V                                                               0
                         0                                                                        100K

                         1K             10K   100K             1M  10M                                             1M  10M           100M

                                              FREQUENCY (Hz)                                                       FREQUENCY (Hz)

                               FIGURE 7. PSRR vs FREQUENCY                                        FIGURE 8. OUTPUT IMPEDANCE vs FREQUENCY

VOLTAGE NOISE (nV/Hz)    100                                                        25
                                                                                    20
                                                                                    15
                                                                                    10

                                                                                      5
                                                                                      0

                                                                                                     INPUT OFFSET VOLTAGE (mV)

                                                                         FIGURE 10. INPUT OFFSET VOLTAGE DISTRIBUTION
                         10                                              % OF BUFFERS
                                                                                        -6
                         1                                                                         -4
                                                                                                              -2
                         10K            100K     1M           10M  100M                                                  0
                                                                                                                                   2
                                                                                                                                              4
                                                                                                                                                          6

                                              FREQUENCY (Hz)

FIGURE 9. INPUT NOISE SPECTRAL DENSITY vs FREQUENCY

                         2.5                                                                      4.955
                               VS=5V
INPUT BIAS CURRENT (nA)                                                  OUTPUT HIGH VOLTAGE (V)  4.95
                         1.5

                                                                                                  4.945

                         0.5

                                                                                                  4.94

                         -0.5

                                                                                                  4.935

                         -1.5                                                                     4.93
                                                                                                          VS=5V
                                                                                                         IOUT=5mA
                         -2.5                                                                     4.925
                                  -35 -15 5
                                                 25 45 65 85                                             -35 -15 5     25 45 65 85

                                             TEMPERATURE (C)                                                      TEMPERATURE (C)

FIGURE 11. INPUT BIAS CURRENT vs TEMPERATURE                             FIGURE 12. OUTPUT HIGH VOLTAGE vs TEMPERATURE

                                              8                                                                                      FN7176.1

                                                                                                                                     November 19, 2004
                                               EL5123, EL5223, EL5323, EL5423

Typical Performance Curves

                     15.1                                    OUTPUT LOW VOLTAGE (V)  -4.934  VS=5V
                             VS=5V                                                  -4.938  IOUT=-5mA

                     14.9

SLEW RATE (V/s)     14.7                                                            -4.942

                     14.5                                                            -4.946

                     14.3                                                            -4.95

                     14.1                                                            -4.954
                               -35 -15 5
                                               25 45 65 85                                   -35 -15    5  25 45 65 85

                                         TEMPERATURE (C)                                               TEMPERATURE (C)

                     FIGURE 13. SLEW RATE vs TEMPERATURE     FIGURE 14. OUTPUT LOW VOLTAGE vs TEMPERATURE

VOLTAGE GAIN (V/V)   1.0014                                  SUPPLY CURRENT (mA)     0.66
                                 VS=5V                                                      VS=5V

                      1.001                                                          0.65

                     1.0006                                                          0.64

                     1                                                               0.63

                     0.9998                                                          0.62
                                                                                               -35 -15 5
                              -35 -15    5     25 45 65 85                                                 25 45 65 85

                                         TEMPERATURE (C)                                               TEMPERATURE (C)

                     FIGURE 15. VOLTAGE GAIN vs TEMPERATURE  FIGURE 16. SUPPLY CURRENT PER CHANNEL vs
                                                                               TEMPERATURE

SUPPLY CURRENT (mA)  0.71                                                                    VS=5V
                             TA=25C                                                         RL=10k
                                                                                             CL=12pF
                     0.69

                     0.67                                    50mV/DIV

                     0.65

                     0.63

                           4  6          8 10 12 14 16 18                                            200ns/DIV

                                         SUPPLY VOLTAGE (V)  FIGURE 18. SMALL SIGNAL TRANSIENT RESPONSE

FIGURE 17. SUPPLY CURRENT PER CHANNEL vs SUPPLY
                 VOLTAGE

                                            9                                                                             FN7176.1

                                                                                                                          November 19, 2004
                                                                      EL5123, EL5223, EL5323, EL5423

Typical Performance Curves                                                        POWER DISSIPATION (W)       JEDEC JESD51-7 HIGH EFFECTIVE THERMAL
                                                                                                              CONDUCTIVITY TEST BOARD, QFN EXPOSED
          1V/DIV                                                                                              DIEPAD SOLDERED TO PCB PER JESD51-5
                                                    1s/DIV                                                3

       FIGURE 19. LARGE SIGNAL TRANSIENT RESPONSE                                                                                2.857W

                                                                                                         2.5 2.703W

                                                                                                         2                         QFN32

                                                                                                                 QFN24         JA=35C/W

                                                                                                                 JA=37C/W

                                                                                                         1.5

                                                                                                         1

                                                                                                         0.5

                                                                                                         0

                                                                                                              0  25       50       75 85 100 125 150

                                                                                                                       AMBIENT TEMPERATURE (C)

                                                                                  FIGURE 20. PACKAGE POWER DISSIPATION vs AMBIENT
                                                                                                   TEMPERATURE

                            JEDEC JESD51-3 AND SEMI G42-88                                                    JEDEC JESD51-7 HIGH EFFECTIVE THERMAL
                            (SINGLE LAYER) TEST BOARD                                                         CONDUCTIVITY TEST BOARD
                       0.8                                                                               1.4

POWER DISSIPATION (W)                            758mW                            POWER DISSIPATION (W)        1.333W       1.176W
                                                                                                         1.2
                       0.7 714mW

                       0.6                                                                               1 1.111W                   TSSOP24
                                                               QFN32                                                               JA=85C/W

                       0.5     QFN24          JA=132C/W

                                  JA=140C/W                                                             0.8 870mW                         TSSOP28
                       0.4                                                                                                                JA=75C/W

                       0.3                                                                               0.6 TSSOP20

                       0.2                                                                                     JA=95C/W
                                                                                                         0.4

                                                                                                                       MSOP10

                       0.1                                                                               0.2           JA=115C/W

                       0                                                                                 0

                            0  25     50          75 85 100 125 150                                           0  25       50       75 85 100 125 150

                                    AMBIENT TEMPERATURE (C)                                                           AMBIENT TEMPERATURE (C)

FIGURE 21. PACKAGE POWER DISSIPATION vs AMBIENT                                   FIGURE 22. PACKAGE POWER DISSIPATION vs AMBIENT
                 TEMPERATURE                                                                       TEMPERATURE

                            JEDEC JESD51-3 LOW EFFECTIVE THERMAL

                            CONDUCTIVITY TEST BOARD
                       0.9

                                                   833mW

                       0.8            781mW

POWER DISSIPATION (W)  0.7 714mW                    TSSOP24
                       0.6                        JA=128C/W

                       0.5                                              TSSOP28
                             486mW                                    JA=120C/W

                       0.4

                                     MSOP10
                       0.3 JA=206C/W

                       0.2

                       0.1          TSSOP20

                                    JA=140C/W

                       0

                            0  25     50          75 85 100 125 150

                                    AMBIENT TEMPERATURE (C)

FIGURE 23. PACKAGE POWER DISSIPATION vs AMBIENT
                 TEMPERATURE

                                              10                                                                                                     FN7176.1

                                                                                                                                                 November 19, 2004
        EL5123, EL5223, EL5323, EL5423

Applications Information                                          exceeds 30mA. This limit is set by the design of the internal
                                                                  metal interconnects.
Product Description
                                                                  Output Phase Reversal
The EL5123, EL5223, EL5323, and EL5423 unity gain
buffers are fabricated using a high voltage CMOS process. It      The EL5123, EL5223, EL5323, and EL5423 are immune to
exhibits rail-to-rail input and output capability and has low     phase reversal as long as the input voltage is limited from
power consumption (600A per buffer). These features              VS- -0.5V to VS+ +0.5V. Figure 25 shows a photo of the
make the EL5123, EL5223, EL5323, and EL5423 ideal for a           output of the device with the input voltage driven beyond the
wide range of general-purpose applications. When driving a        supply rails. Although the device's output will not change
load of 10k and 12pF, the EL5123, EL5223, EL5323, and             phase, the input's over-voltage should be avoided. If an input
EL5423 have a -3dB bandwidth of 12MHz and exhibits                voltage exceeds supply voltage by more than 0.6V,
15V/s slew rate.                                                 electrostatic protection diodes placed in the input stage of
                                                                  the device begin to conduct and over-voltage damage could
Operating Voltage, Input, and Output                              occur.

The EL5123, EL5223, EL5323, and EL5423 are specified                        1V                                                       10s
with a single nominal supply voltage from 5V to 15V or a split
supply with its total range from 5V to 15V. Correct operation                                                                              VS=2.5V
is guaranteed for a supply range of 4.5V to 16.5V. Most                                                                                    TA=25C
EL5123, EL5223, EL5323, and EL5423 specifications are                                                                                      VIN=6VP-P
stable over both the full supply range and operating                        1V
temperatures of -40C to +85C. Parameter variations with
operating voltage and/or temperature are shown in the             FIGURE 25. OPERATION WITH BEYOND-THE-RAILS INPUT
typical performance curves.
                                                                  Power Dissipation
The output swings of the EL5123, EL5223, EL5323, and
EL5423 typically extend to within 50mV of positive and            With the high-output drive capability of the EL5123, EL5223,
negative supply rails with load currents of 5mA. Decreasing       EL5323, and EL5423 buffer, it is possible to exceed the
load currents will extend the output voltage range even           125C "absolute-maximum junction temperature" under
closer to the supply rails. Figure 24shows the input and          certain load current conditions. Therefore, it is important to
output waveforms for the device. Operation is from 5V            calculate the maximum junction temperature for the
supply with a 10k load connected to GND. The input is a           application to determine if load conditions need to be
10VP-P sinusoid. The output voltage is approximately              modified for the buffer to remain in the safe operating area.
9.985VP-P.

5V      10s VS=5V

        TA=25C
        VIN=10VP-P

                     INPUT                                        The maximum power dissipation allowed in a package is
                                                                  determined according to:

                     OUTPUT                                       PDMAX  =  T----J---M-----A----X----------T----A---M-----A----X--
                                                                                   dJA

                      5V                                          where:

  FIGURE 24. OPERATION WITH RAIL-TO-RAIL INPUT AND                   TJMAX = Maximum junction temperature
                    OUTPUT                                           TAMAX = Maximum ambient temperature
                                                                     JA = Thermal resistance of the package
Short Circuit Current Limit                                          PDMAX = Maximum power dissipation in the package
The EL5123, EL5223, EL5323, and EL5423 will limit the             The maximum power dissipation actually produced by an IC
short circuit current to 120mA if the output is directly         is the total quiescent supply current times the total power
shorted to the positive or the negative supply. If an output is   supply voltage, plus the power in the IC due to the loads, or:
shorted indefinitely, the power dissipation could easily
increase such that the device may be damaged. Maximum             PDMAX = i[VS ISMAX + (VS+ VOUTi ) ILOADi ]
reliability is maintained if the output continuous current never

    11                                                                                                                                                FN7176.1

                                                                                                                                           November 19, 2004
    EL5123, EL5223, EL5323, EL5423

when sourcing, and                                             Power Supply Bypassing and Printed Circuit
                                                               Board Layout
PDMAX = i[VS ISMAX + (VOUTi VS- ) ILOADi ]
                                                               As with any high frequency device, good printed circuit
when sinking.                                                  board layout is necessary for optimum performance. Ground
                                                               plane construction is highly recommended, lead lengths
where:                                                         should be as short as possible, and the power supply pins
                                                               must be well bypassed to reduce the risk of oscillation. For
   i = 1 to Total number of buffers                            normal single supply operation, where the VS- pin is
                                                               connected to ground, a 0.1F ceramic capacitor should be
   VS = Total supply voltage                                   placed from VS+ pin to ground. A 4.7F tantalum capacitor
                                                               should then be connected from VS+ pin to ground. One
   ISMAX = Maximum quiescent current per channel               4.7F capacitor may be used for multiple devices. This same
                                                               capacitor combination should be placed at each supply pin
   VOUTi = Maximum output voltage of the application           to ground if split supplies are to be used.

   ILOADi = Load current

If we set the two PDMAX equations equal to each other, we
can solve for RLOADi to avoid device overheat. The package
power dissipation curves provide a convenient way to see if
the device will overheat. The maximum safe power
dissipation can be found graphically, based on the package
type and the ambient temperature. By using the previous
equation, it is a simple matter to see if PDMAX exceeds the
device's power derating curves.

Unused Buffers
It is recommended that any unused buffer have the input tied
to the ground plane.

Driving Capacitive Loads
The EL5123, EL5223, EL5323, and EL5423 can drive a wide
range of capacitive loads. As load capacitance increases,
however, the -3dB bandwidth of the device will decrease and
the peaking increase. The buffers drive 10pF loads in
parallel with 10k with just 1.5dB of peaking, and 100pF
with 6.4dB of peaking. If less peaking is desired in these
applications, a small series resistor (usually between 5 and
50) can be placed in series with the output. However, this
will obviously reduce the gain slightly. Another method of
reducing peaking is to add a "snubber" circuit at the output.
A snubber is a shunt load consisting of a resistor in series
with a capacitor. Values of 150 and 10nF are typical. The
advantage of a snubber is that it does not draw any DC load
current or reduce the gain.

                   All Intersil U.S. products are manufactured, assembled and tested utilizing ISO9000 quality systems.
                          Intersil Corporation's quality certifications can be viewed at www.intersil.com/design/quality

Intersil products are sold by description only. Intersil Corporation reserves the right to make changes in circuit design, software and/or specifications at any time without
notice. Accordingly, the reader is cautioned to verify that data sheets are current before placing orders. Information furnished by Intersil is believed to be accurate and
reliable. However, no responsibility is assumed by Intersil or its subsidiaries for its use; nor for any infringements of patents or other rights of third parties which may result
from its use. No license is granted by implication or otherwise under any patent or patent rights of Intersil or its subsidiaries.

                              For information regarding Intersil Corporation and its products, see www.intersil.com

12                                                             FN7176.1

                                                               November 19, 2004
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved