datasheet

电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索

EFR32MG1P132F256GM32-C0

器件型号:EFR32MG1P132F256GM32-C0
器件类别:半导体    无线和射频集成电路   
厂商名称:Silicon-Laboratories
下载文档

器件描述

RF System on a Chip - SoC 256kB FM/32kB RAM 2.4GHz/16.5dBm/M/BLE

参数

产品属性属性值
Product AttributeAttribute Value
制造商:
Manufacturer:
Silicon Laboratories
产品种类:
Product Category:
RF System on a Chip - SoC
RoHS:YES
封装 / 箱体:
Package / Case:
QFN-32
封装:
Packaging:
Tray
商标:
Brand:
Silicon Labs
Moisture Sensitive:Yes
工厂包装数量:
Factory Pack Quantity:
490

EFR32MG1P132F256GM32-C0器件文档内容

EFR32BG1 Blue Gecko Bluetooth® Low

Energy SoC Family Data Sheet

The Blue Gecko Bluetooth Low Energy family of SoCs is part of

the Wireless Gecko portfolio. Blue Gecko SoCs are ideal for ena-                                                               KEY FEATURES

bling energy-friendly Bluetooth networking for IoT devices.                                                                    •          32-bit ARM® Cortex®-M4 core with 40

The single-die solution provides industry-leading energy efficiency, ultra-fast wakeup                                                    MHz maximum operating frequency

times, a scalable power amplifier, an integrated balun and no-compromise MCU fea-                                              •          Up to 256 kB of flash and 32 kB of RAM

tures.                                                                                                                         •          12-channel Peripheral Reflex System

                                                                                                                                          enabling autonomous interaction of MCU

Blue Gecko applications include:                                                                                                          peripherals

                                                                                                                               •          Autonomous Hardware Crypto Accelerator

•  IoT Sensors and End Devices                                                                                                            and Random Number Generator

•  Health and Wellness                                                                                                         •          Integrated PA with up to 19 dBm (2.4

•  Home and Building Automation                                                                                                           GHz) or 20 dBm (Sub-GHz) TX power

•  Accessories                                                                                                                 •          Integrated balun for 2.4 GHz

•  Human Interface Devices                                                                                                     •          Robust peripheral set and up to 31 GPIO

•  Metering

•  Commercial and Retail Lighting and Sensing

                                       Core /  Memory                                           Clock Management               Energy     Management               Other

                                                                                         High Frequency     High Frequency     Voltage

                                                                                                Crystal     RC Oscillator      Regulator      Voltage Monitor      CRYPTO

             ARM CortexTM M4 processor              Memory                               Oscillator

             with DSP extensions and FPU            Protection Unit                      Low Frequency      Auxiliary High     DC-DC

                                                                                         RC Oscillator      Frequency RC       Converter      Power-On Reset       CRC

                                                                                                            Oscillator

             Flash Program                                                               Low Frequency      Ultra Low          Brown-Out

             Memory         RAM Memory              Debug Interface  DMA  Controller            Crystal     Frequency RC       Detector

                                                                                         Oscillator         Oscillator

                                                                                                32-bit bus

                                                                                         Peripheral Reflex System

                            Radio Transceiver                                            Serial             I/O Ports          Timers         and  Triggers        Analog I/F

                                                                                         Interfaces

                            Sub-GHz RF                      DEMOD                        USART                     External    Timer/Counter       Protocol Timer       ADC

                            Frontend:                                     FRC  BUFC                                Interrupts

                            LNA, PA,

                            I/Q Mixer     PGA               IFADC                        Low Energy                General     Low Energy          Watchdog Timer  Analog

                                                                                         UARTTM             Purpose I/O        Timer                               Comparator

                            RFSENSE                                                                                                                Real Time

                            2.4 GHz RF         Frequency             AGC                        I2C                Pin Reset   Pulse Counter       Counter and          IDAC

                            Frontend:          Synthesizer                CRC  RAC                                                                 Calendar

             BALUN          LNA, PA,

                            I/Q Mixer     To RF                      MOD                                    Pin Wakeup                             Cryotimer

                                          Frontend

                                          Circuits

        Lowest power     mode with peripheral operational:

             EM0—Active                        EM1—Sleep                       EM2—Deep  Sleep                     EM3—Stop               EM4—Hibernate            EM4—Shutoff

silabs.com | Building a more connected world.                                                                                                                                   Rev. 1.2
                                                                        EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                             Feature List

1.  Feature List

The EFR32BG1 highlighted features are listed below.

•   Low Power Wireless System-on-Chip                                •  Wide selection of MCU peripherals

    •  High Performance 32-bit 40 MHz ARM Cortex®-M4 with               •  12-bit 1 Msps SAR Analog to Digital Converter (ADC)

       DSP instruction and floating-point unit for efficient signal     •  2 × Analog Comparator (ACMP)

       processing                                                       •  Digital to Analog Current Converter (IDAC)

    •  Up to 256 kB flash program memory                                •  Up to 31 pins connected to analog channels (APORT)

    •  Up to 32 kB RAM data memory                                         shared between analog peripherals

    •  2.4 GHz and Sub-GHz radio operation                              •  Up to 31 General Purpose I/O pins with output state reten-

    •  Transmit power:                                                     tion and asynchronous interrupts

       •  2.4 GHz radio: Up to 19.5 dBm                                 •  8 Channel DMA Controller

       •  Sub-GHz radio: Up to 20 dBm                                   •  12 Channel Peripheral Reflex System (PRS)

•   Low Energy Consumption                                              •  2 × 16-bit Timer/Counter

    •  8.7 mA RX current at 1 Mbps, GFSK, 2.4 GHz                          •  3 or 4 Compare/Capture/PWM channels

    •  7.6 mA RX current at 38.4 kbps, GFSK, 169 MHz                    •  32-bit Real Time Counter and Calendar

    •  8.2 mA TX current at 0 dBm output power at 2.4 GHz               •  16-bit Low Energy Timer for waveform generation

    •  34.5 mA TX current at 14 dBm output power at 868 MHz             •  32-bit Ultra Low Energy Timer/Counter for periodic wake-up

    •  63 μA/MHz in Active Mode (EM0)                                      from any Energy Mode

    •  1.4 μA EM2 DeepSleep current (4 kB RAM retention and             •  16-bit Pulse Counter with asynchronous operation

       RTCC running from LFRCO)                                         •  Watchdog Timer with dedicated RC oscillator

    •  Wake on Radio with signal strength detection, preamble           •  2 × Universal Synchronous/Asynchronous Receiver/Trans-

       pattern detection, frame detection and timeout                      mitter (UART/SPI/SmartCard (ISO 7816)/IrDA/I2S)

•   High Receiver Performance                                           •  Low Energy UART (LEUART™)

    •  -94 dBm sensitivity at 1 Mbit/s GFSK, 2.4 GHz                    •  I2C interface with SMBus support and address recognition

    •  -101 dBm sensitivity at 250 kbps DSSS-OQPSK, 2.4 GHz                in EM3 Stop

    •  -126.4 dBm sensitivity at 600 bps, GFSK, 915 MHz              •  Wide Operating Range

    •  -121.4 dBm sensitivity at 2.4 kbps, GFSK, 868 MHz                •  1.85 V to 3.8 V single power supply

    •  -107 dBm sensitivity at 4.8 kbps, OOK, 433 MHz                   •  Integrated DC-DC, down to 1.8 V output with up to 200 mA

    •  -111.9 dBm sensitivity at 38.4 kbps, GFSK, 169 MHz                  load current for system

•   Supported Modulation Formats                                        •  Standard (-40 °C to 85 °C) and Extended (-40 °C to 125 °C)

    •  2/4 (G)FSK with fully configurable shaping                          temperature grades available

    •  BPSK / DBPSK TX                                               •  Support for Internet Security

    •  OOK / ASK                                                        •  General Purpose CRC

    •  Shaped OQPSK / (G)MSK                                            •  Random Number Generator

    •  Configurable DSSS and FEC                                        •  Hardware Cryptographic Acceleration for AES 128/256,

•   Supported Protocols                                                    SHA-1, SHA-2 (SHA-224 and SHA-256) and ECC

    •  Bluetooth® Low Energy                                         •  QFN32 5x5 mm Package

    •  Proprietary Protocols                                         •  QFN48 7x7 mm Package

    •  Wireless M-Bus

    •  Selected IEEE 802.15.4g SUN-FSK PHYs

    •  Low Power Wide Area Networks

•   Suitable for Systems Targeting Compliance With:

    •  FCC Part 90.210 Mask D, FCC part 15.247, 15.231, 15.249

    •  ETSI Category I Operation, EN 300 220, EN 300 328

    •  ARIB T-108, T-96

    •  China regulatory

silabs.com | Building a more connected world.                                                                                Rev. 1.2    |  2
                                                                    EFR32BG1 Blue Gecko Bluetooth® Low  Energy SoC Family Data Sheet

                                                                                                        Ordering Information

2.  Ordering Information

                                                        Table 2.1.  Ordering Information

                                        Protocol              Frequency Band      Flash   RAM

Ordering Code                           Stack                 @ Max TX Power      (kB)    (kB)  GPIO    Package  Temp Range

EFR32BG1P333F256IM48-C0                 •  Bluetooth       •  2.4 GHz @ 19 dBm    256     32    28      QFN48    -40 to +125°C

                                           Low Energy      •  Sub-GHz @ 20 dBm

                                        •  Proprietary

EFR32BG1P333F256GM48-C0                 •  Bluetooth       •  2.4 GHz @ 19 dBm    256     32    28      QFN48    -40 to +85°C

                                           Low Energy      •  Sub-GHz @ 20 dBm

                                        •  Proprietary

EFR32BG1P332F256GM48-C0                 •  Bluetooth          2.4 GHz @ 19 dBm    256     32    31      QFN48    -40 to +85°C

                                           Low Energy

                                        •  Proprietary

EFR32BG1P332F256GM32-C0                 •  Bluetooth          2.4 GHz @ 19 dBm    256     32    16      QFN32    -40 to +85°C

                                           Low Energy

                                        •  Proprietary

EFR32BG1P233F256GM48-C0                 •  Bluetooth    •     2.4 GHz @ 10.5 dBm  256     32    28      QFN48    -40 to +85°C

                                           Low Energy   •     Sub-GHz @ 10.5 dBm

                                        •  Proprietary

EFR32BG1P232F256GM48-C0                 •  Bluetooth       2.4 GHz @ 10.5 dBm     256     32    31      QFN48    -40 to +85°C

                                           Low Energy

                                        •  Proprietary

EFR32BG1P232F256IM48-C0                 •  Bluetooth       2.4 GHz @ 10.5 dBm     256     32    31      QFN48    -40 to +125°C

                                           Low Energy

                                        •  Proprietary

EFR32BG1P232F256GM32-C0                 •  Bluetooth       2.4 GHz @ 10.5 dBm     256     32    16      QFN32    -40 to +85°C

                                           Low Energy

                                        •  Proprietary

EFR32BG1P232F256IM32-C0                 •  Bluetooth       2.4 GHz @ 10.5 dBm     256     32    16      QFN32    -40 to +125°C

                                           Low Energy

                                        •  Proprietary

EFR32BG1B232F256GM48-C0                 Bluetooth Low      2.4 GHz @ 10.5 dBm     256     32    31      QFN48    -40 to +85°C

                                        Energy

EFR32BG1B232F128GM48-C0                 Bluetooth Low      2.4 GHz @ 10.5 dBm     128     32    31      QFN48    -40 to +85°C

                                        Energy

EFR32BG1B232F256GM32-C0                 Bluetooth Low      2.4 GHz @ 10.5 dBm     256     32    16      QFN32    -40 to +85°C

                                        Energy

EFR32BG1B232F256IM32-C0                 Bluetooth Low      2.4 GHz @ 10.5 dBm     256     32    16      QFN32    -40 to +125°C

                                        Energy

EFR32BG1B232F128GM32-C0                 Bluetooth Low      2.4 GHz @ 10.5 dBm     128     32    16      QFN32    -40 to +85°C

                                        Energy

EFR32BG1B132F256GM48-C0                 Bluetooth Low         2.4 GHz @ 3 dBm     256     32    31      QFN48    -40 to +85°C

                                        Energy

EFR32BG1B132F128GM48-C0                 Bluetooth Low         2.4 GHz @ 3 dBm     128     32    31      QFN48    -40 to +85°C

                                        Energy

silabs.com | Building a more connected  world.                                                                   Rev. 1.2      |      3
                                                                             EFR32BG1    Blue Gecko Bluetooth® Low  Energy SoC Family Data Sheet

                                                                                                                          Ordering Information

                                   Protocol                     Frequency Band           Flash  RAM

Ordering Code                      Stack                        @ Max TX Power           (kB)   (kB)      GPIO      Package     Temp Range

EFR32BG1B132F256GM32-C0            Bluetooth Low                2.4 GHz @ 3 dBm          256          32  16        QFN32       -40 to +85°C

                                   Energy

EFR32BG1B132F256IM32-C0            Bluetooth Low                2.4 GHz @ 3 dBm          256          32  16        QFN32       -40 to +125°C

                                   Energy

EFR32BG1B132F128GM32-C0            Bluetooth Low                2.4 GHz @ 3 dBm          128          32  16        QFN32       -40 to +85°C

                                   Energy

EFR32BG1V132F256GM48-C0            Bluetooth Low                2.4 GHz @ 0 dBm          256          16  31        QFN48       -40 to +85°C

                                   Energy

EFR32BG1V132F128GM48-C0            Bluetooth Low                2.4 GHz @ 0 dBm          128          16  31        QFN48       -40 to +85°C

                                   Energy

EFR32BG1V132F256IM32-C0            Bluetooth Low                2.4 GHz @ 0 dBm          256          16  16        QFN32       -40 to +125°C

                                   Energy

EFR32BG1V132F256GM32-C0            Bluetooth Low                2.4 GHz @ 0 dBm          256          16  16        QFN32       -40 to +85°C

                                   Energy

EFR32BG1V132F128GM32-C0            Bluetooth Low                2.4 GHz @ 0 dBm          128          16  16        QFN32       -40 to +85°C

                                   Energy

EFR32          X  G      1  P  132             F  256  GM         32 – C0                R

                                                                                                Tape and Reel (Optional)

                                                                                            Revision

                                                                             Pin Count

                                                                             Package – M (QFN), J (CSP)

                                                                  Temperature Grade – G (-40 to +85 °C), -I (-40 to +125   °C)

                                                                Flash Memory Size in kB

                                                  Memory Type (Flash)

                                                  Feature Set Code – r2r1r0

                                                  r2: Reserved

                                                  r1: RF Type – 3 (TRX), 2 (RX), 1 (TX)

                                                  r0: Frequency Band – 1 (Sub-GHz), 2 (2.4 GHz), 3 (Dual-Band)

                                       Performance Grade – P (Performance), B (Basic), V (Value)

                               Series

                            Gecko

                         Family – M (Mighty), B (Blue), F (Flex)

               Wireless  Gecko 32-bit

                                                  Figure 2.1.     Ordering Code Key

silabs.com | Building a more connected world.                                                                                   Rev. 1.2      |   4
Table of Contents

1.  Feature List .     .  .  .     .  .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .2

2.  Ordering Information           .  .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .3

3.  System Overview .        .     .  .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .8

    3.1  Introduction.    .  .     .  .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .     8

    3.2  Radio .    .  .  .  .     .  .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .     8

         3.2.1   Antenna Interface             .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .     9

         3.2.2   Fractional-N Frequency Synthesizer              .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .     9

         3.2.3   Receiver Architecture            .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .     9

         3.2.4   Transmitter Architecture            .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .     9

         3.2.5   Wake on Radio        .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .10

         3.2.6   RFSENSE     .     .  .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .10

         3.2.7   Flexible Frame Handling             .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .10

         3.2.8   Packet and State Trace              .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .10

         3.2.9   Data Buffering .     .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .10

         3.2.10   Radio Controller (RAC)             .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .11

         3.2.11   Random Number Generator                  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .11

    3.3  Power      .  .  .  .     .  .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .12

         3.3.1   Energy Management Unit (EMU)                 .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .12

         3.3.2   DC-DC Converter               .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .12

    3.4  General Purpose Input/Output (GPIO).                 .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .12

    3.5  Clocking .    .  .  .     .  .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .12

         3.5.1   Clock Management Unit (CMU) .                .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .12

         3.5.2   Internal and External Oscillators.           .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .12

    3.6  Counters/Timers and PWM                  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .13

         3.6.1   Timer/Counter (TIMER)               .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .13

         3.6.2   Real Time Counter and Calendar (RTCC)                 .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .13

         3.6.3   Low Energy Timer (LETIMER)                .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .13

         3.6.4   Ultra Low Power Wake-up Timer (CRYOTIMER)                   .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .13

         3.6.5   Pulse Counter (PCNT)             .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .13

         3.6.6   Watchdog Timer (WDOG) .                .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .13

    3.7  Communications and Other Digital Peripherals .                .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .13

         3.7.1   Universal Synchronous/Asynchronous Receiver/Transmitter (USART) .                   .  .  .  .  .  .  .  .13

         3.7.2   Low Energy Universal Asynchronous Receiver/Transmitter (LEUART) .                   .  .  .  .  .  .  .  .14

         3.7.3   Inter-Integrated Circuit Interface (I2C) .         .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .14

         3.7.4   Peripheral Reflex System (PRS)               .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .14

    3.8  Security Features.        .  .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .14

         3.8.1   GPCRC (General Purpose Cyclic Redundancy Check)                   .  .  .  .  .  .  .  .  .  .  .  .  .  .14

         3.8.2   Crypto Accelerator (CRYPTO)               .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .14

    3.9  Analog     .  .  .  .     .  .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .14

         3.9.1   Analog Port (APORT)              .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .14

         3.9.2   Analog Comparator (ACMP)               .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .14

         3.9.3   Analog to Digital Converter (ADC)            .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .15

silabs.com | Building a more connected world.                                                                       Rev. 1.2 |  5
         3.9.4   Digital to Analog Current Converter (IDAC)                                                                    .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .15

    3.10  Reset Management Unit (RMU)                                             .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .15

    3.11  Core and Memory            .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .15

         3.11.1  Processor Core .                      .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .15

         3.11.2  Memory System Controller (MSC)                                                              .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .15

         3.11.3  Linked Direct Memory Access Controller (LDMA)                                                                                            .        .        .        .        .        .        .        .        .        .        .        .        .        .     .15

    3.12  Memory Map .         .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .16

    3.13  Configuration Summary                        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .17

4.  Electrical Specifications                       .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .  18

    4.1   Electrical Characteristics                   .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .18

         4.1.1   Absolute Maximum Ratings                                         .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .19

         4.1.2   Operating Conditions                           .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .21

         4.1.3   Thermal Characteristics                                 .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .23

         4.1.4   DC-DC Converter                       .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .24

         4.1.5   Current Consumption                            .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .26

         4.1.6   Wake Up Times                .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .32

         4.1.7   Brown Out Detector (BOD)                                         .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .33

         4.1.8   Frequency Synthesizer .                                 .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .34

         4.1.9   2.4 GHz RF Transceiver Characteristics                                                               .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .35

         4.1.10  Sub-GHz RF Transceiver Characteristics                                                                        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .44

         4.1.11  Modem.        .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .68

         4.1.12  Oscillators         .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .69

         4.1.13  Flash Memory Characteristics                                              .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .73

         4.1.14  General-Purpose I/O (GPIO)                                                .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .74

         4.1.15  Voltage Monitor (VMON) .                                         .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .76

         4.1.16  Analog to Digital Converter (ADC)                                                           .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .77

         4.1.17  Analog Comparator (ACMP)                                                  .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .79

         4.1.18  Current Digital to Analog Converter (IDAC)                                                                             .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .81

         4.1.19  Pulse Counter (PCNT)                                    .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .83

         4.1.20  I2C  .  .     .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .83

         4.1.21  USART SPI           .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .86

    4.2   Typical Performance Curves                            .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .87

         4.2.1   Supply Current               .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .88

         4.2.2   DC-DC Converter                       .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .90

         4.2.3   Internal Oscillators                  .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .92

         4.2.4   2.4 GHz Radio                .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .98

5.  Typical Connection Diagrams                                       .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .100

    5.1   Power       .  .     .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     1. 00

    5.2   RF Matching Networks                   .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        . 102

    5.3   Other Connections                .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .103

6.  Pin Definitions .       .     .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        . 104

    6.1   QFN48 2.4 GHz and Sub-GHz Device Pinout                                                                           .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     .104

    6.2   QFN48 2.4 GHz Device Pinout                                          .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     . 106

silabs.com | Building a more connected world.                                                                                                                                                                                                                         Rev. 1.2 |     6
    6.3  QFN32 2.4 GHz Device Pinout                          .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .     . 108

    6.4  GPIO Functionality Table                 .     .     .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        . 110

    6.5  Alternate Functionality Overview                                 .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .  1. 20

    6.6  Analog Port (APORT) Client Maps                            .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        . 127

7.  QFN48 Package Specifications.                          .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .  131

    7.1  QFN48 Package Dimensions .                        .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .  131

    7.2  QFN48 PCB Land Pattern .                    .     .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .  133

    7.3  QFN48 Package Marking                    .     .     .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        . 135

8.  QFN32 Package Specifications.                          .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .  136

    8.1  QFN32 Package Dimensions .                        .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .  136

    8.2  QFN32 PCB Land Pattern .                    .     .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .  138

    8.3  QFN32 Package Marking                    .     .     .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        . 140

9.  Revision History  .  .  .                  .  .     .     .     .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .        .141

silabs.com | Building a more connected world.                                                                                                                                                                                                        Rev. 1.2 |  7
                                                                                              EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                                                  System Overview

3.    System Overview

3.1   Introduction

The EFR32 product family combines an energy-friendly MCU with a highly integrated radio transceiver. The devices are well suited for

any battery operated application as well as other systems requiring high performance and low energy consumption. This section gives a

short introduction to the full radio and MCU system. The detailed functional description can be found in the EFR32xG1 Reference Man-

ual.

A block diagram of the EFR32BG1 family is shown in Figure 3.1 Detailed EFR32BG1 Block Diagram on page 8. The diagram shows

a superset of features available on the family, which vary by OPN. For more information about specific device features, consult Order-

ing Information.

                                        Radio       Transciever                                          Port I/O Configuration

                                   Sub-GHz RF

      SUBGRF_IP                    LNA           I                 DEMOD                                 Digital Peripherals

      SUBGRF_IN                                                                FRC      BUFC

     SUBGRF_OP                     PA                              IFADC                            LETIMER

     SUBGRF_ON                                   Q    PGA                                                                                         IOVDD

                    RFSENSE        2.4 GHz RF                                                            TIMER

                                                 I    Frequency           AGC                       CRYOTIMER

                                   LNA                Synthesizer              CRC      RAC

      2G4RF_IOP     BALUN          PA                To RF                MOD                            PCNT                                     Port A

      2G4RF_ION                                  Q   Frontend                                                                                     Drivers  PAn

                                                     Circuits                                       RTC / RTCC

                                                                                                                                     Port

                    Energy Management                          ARM Cortex-M4 Core                        USART                 Mapper

      PAVDD                                                                                         LEUART                                        Port B   PBn

                                                               Up to 256 KB ISP Flash                                                             Drivers

      RFVDD                                                        Program Memory                        I2C

      IOVDD                                                        Up to 32 KB RAM                  CRYPTO

      AVDD                              Voltage                Memory Protection Unit         A  A                                                Port C   PCn

                                        Monitor                                               H  P       CRC                                      Drivers

      DVDD                                                         Floating Point Unit        B  B

                           bypass

                                                                   DMA Controller                                                                 Port D

      VREGVDD       DC-DC               Voltage                  Serial Wire Debug /                     Analog Peripherals                       Drivers  PDn

      VREGSW        Converter      Regulator                       Programming                      Internal

      DECOUPLE                                                                                      Reference                  IDAC

                                                               Watchdog                             VDD       VREF                                Port F

                                                                   Timer                                                                          Drivers  PFn

      VSS

      VREGVSS                           Brown Out /            Clock Management                                     Input MUX  VDD

      RFVSS                             Power-On                                                                                           APORT

      PAVSS                             Reset                      ULFRCO                           12-bit ADC

                                        Reset                    AUXHFRCO

      RESETn                            Management                 LFRCO                                                       Temp

                                        Unit                                                                                   Sensor

                                                                   HFRCO

      HFXTAL_P                          LFXTAL_P / N               LFXO                                             +

                                                                   HFXO                                             -

      HFXTAL_N                                                                                           Analog Comparator

                                                      Figure 3.1.  Detailed EFR32BG1 Block Diagram

3.2   Radio

The Blue Gecko family features a radio transceiver supporting Bluetooth® Low Energy and proprietary short range wireless protocols.

silabs.com | Building a more connected world.                                                                                                              Rev. 1.2  |  8
                                                                           EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                 System Overview

3.2.1  Antenna Interface

The EFR32BG1 family includes devices which support both single-band and dual-band RF communication over separate physical RF

interfaces.

The 2.4 GHz antenna interface consists of two pins (2G4RF_IOP and 2G4RF_ION) that interface directly to the on-chip BALUN. The

2G4RF_ION pin should be grounded externally.

The sub-GHz antenna interface consists of a differential transmit interface (pins SUBGRF_OP and SUBGRF_ON) and a differential re-

ceive interface (pinsSUBGRF_IP and SUBGRF_IN).

The external components and power supply connections for the antenna interface typical applications are shown in the RF Matching

Networks section.

3.2.2  Fractional-N Frequency Synthesizer

The EFR32BG1 contains a high performance, low phase noise, fully integrated fractional-N frequency synthesizer. The synthesizer is

used in receive mode to generate the LO frequency used by the down-conversion mixer. It is also used in transmit mode to directly

generate the modulated RF carrier.

The fractional-N architecture provides excellent phase noise performance combined with frequency resolution better than 100 Hz, with

low energy consumption. The synthesizer has fast frequency settling which allows very short receiver and transmitter wake up times to

optimize system energy consumption.

3.2.3  Receiver Architecture

The EFR32BG1 uses a low-IF receiver architecture, consisting of a Low-Noise Amplifier (LNA) followed by an I/Q down-conversion mix-

er, employing a crystal reference. The I/Q signals are further filtered and amplified before being sampled by the IF analog-to-digital

converter (IFADC).

The IF frequency is configurable from 150 kHz to 1371 kHz. The IF can further be configured for high-side or low-side injection, provid-

ing flexibility with respect to known interferers at the image frequency.

The Automatic Gain Control (AGC) module adjusts the receiver gain to optimize performance and avoid saturation for excellent selec-

tivity and blocking performance. The 2.4 GHz radio is calibrated at production to improve image rejection performance. The sub-GHz

radio can be calibrated on-demand by the user for the desired frequency band.

Demodulation is performed in the digital domain. The demodulator performs configurable decimation and channel filtering to allow re-

ceive bandwidths ranging from 0.1 to 2530 kHz. High carrier frequency and baud rate offsets are tolerated by active estimation and

compensation. Advanced features supporting high quality communication under adverse conditions include forward error correction by

block and convolutional coding as well as Direct Sequence Spread Spectrum (DSSS) for 2.4 GHz and sub-GHz bands.

A Received Signal Strength Indicator (RSSI) is available for signal quality metrics, for level-based proximity detection, and for RF chan-

nel access by Collision Avoidance (CA) or Listen Before Talk (LBT) algorithms. An RSSI capture value is associated with each received

frame and the dynamic RSSI measurement can be monitored throughout reception.

The EFR32BG1 features integrated support for antenna diversity to mitigate the problem of frequency-selective fading due to multipath

propagation and improve link budget. Support for antenna diversity is available for specific PHY configurations in 2.4 GHz and sub-GHz

bands. Internal configurable hardware controls an external switch for automatic switching between antennae during RF receive detec-

tion operations.

Note: Due to the shorter preamble of 802.15.4 and BLE packets, RX diversity is not supported.

3.2.4  Transmitter Architecture

The EFR32BG1 uses a direct-conversion transmitter architecture. For constant envelope modulation formats, the modulator controls

phase and frequency modulation in the frequency synthesizer. Transmit symbols or chips are optionally shaped by a digital shaping

filter. The shaping filter is fully configurable, including the BT product, and can be used to implement Gaussian or Raised Cosine shap-

ing.

Carrier Sense Multiple Access - Collision Avoidance (CSMA-CA) or Listen Before Talk (LBT) algorithms can be automatically timed by

the EFR32BG1. These algorithms are typically defined by regulatory standards to improve inter-operability in a given bandwidth be-

tween devices that otherwise lack synchronized RF channel access.

silabs.com | Building a more connected world.                                                                    Rev. 1.2                   |  9
                                                                              EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                       System Overview

3.2.5    Wake on Radio

The Wake on Radio feature allows flexible, autonomous RF sensing, qualification, and demodulation without required MCU activity, us-

ing a subsystem of the EFR32BG1 including the Radio Controller (RAC), Peripheral Reflex System (PRS), and Low Energy peripherals.

3.2.6    RFSENSE

The RFSENSE module generates a system wakeup interrupt upon detection of wideband RF energy at the antenna interface, providing

true RF wakeup capabilities from low energy modes including EM2, EM3 and EM4.

RFSENSE triggers on a relatively strong RF signal and is available in the lowest energy modes, allowing exceptionally low energy con-

sumption. RFSENSE does not demodulate or otherwise qualify the received signal, but software may respond to the wakeup event by

enabling normal RF reception.

Various strategies for optimizing power consumption and system response time in presence of false alarms may be employed using

available timer peripherals.

3.2.7    Flexible Frame Handling

EFR32BG1 has an extensive and flexible frame handling support for easy implementation of even complex communication protocols.

The Frame Controller (FRC) supports all low level and timing critical tasks together with the Radio Controller and Modulator/Demodula-

tor:

•  Highly adjustable preamble length

•  Up to 2 simultaneous synchronization words, each up to 32 bits and providing separate interrupts

•  Frame disassembly and address matching (filtering) to accept or reject frames

•  Automatic ACK frame assembly and transmission

•  Fully flexible CRC generation and verification:

      •  Multiple CRC values can be embedded in a single frame

      •  8, 16, 24 or 32-bit CRC value

      •  Configurable CRC bit and byte ordering

•  Selectable bit-ordering (least significant or most significant bit first)

•  Optional data whitening

•  Optional Forward Error Correction (FEC), including convolutional encoding / decoding and block encoding / decoding

•  Half rate convolutional encoder and decoder with constraint lengths from 2 to 7 and optional puncturing

•  Optional symbol interleaving, typically used in combination with FEC

•  Symbol coding, such as Manchester or DSSS, or biphase space encoding using FEC hardware

•  UART encoding over air, with start and stop bit insertion / removal

•  Test mode support, such as modulated or unmodulated carrier output

•  Received frame timestamping

3.2.8    Packet and State Trace

The EFR32BG1 Frame Controller has a packet and state trace unit that provides valuable information during the development phase. It

features:

•  Non-intrusive trace of transmit data, receive data and state information

•  Data observability on a single-pin UART data output, or on a two-pin SPI data output

•  Configurable data output bitrate / baudrate

•  Multiplexed transmitted data, received data and state / meta information in a single serial data stream

3.2.9    Data Buffering

The EFR32BG1 features an advanced Radio Buffer Controller (BUFC) capable of handling up to 4 buffers of adjustable size from 64

bytes to 4096 bytes. Each buffer can be used for RX, TX or both. The buffer data is located in RAM, enabling zero-copy operations.

silabs.com | Building a more connected world.                                                                          Rev. 1.2         |      10
                                                                            EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                            System Overview

3.2.10  Radio Controller (RAC)

The Radio Controller controls the top level state of the radio subsystem in the EFR32BG1. It performs the following tasks:

•  Precisely-timed control of enabling and disabling of the receiver and transmitter circuitry

•  Run-time calibration of receiver, transmitter and frequency synthesizer

•  Detailed frame transmission timing, including optional LBT or CSMA-CA

3.2.11  Random Number Generator

The Frame Controller (FRC) implements a random number generator that uses entropy gathered from noise in the RF receive chain.

The data is suitable for use in cryptographic applications.

Output from the random number generator can be used either directly or as a seed or entropy source for software-based random num-

ber generator algorithms such as Fortuna.

silabs.com | Building a more connected world.                                                                               Rev. 1.2  |      11
                                                                   EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                         System Overview

3.3  Power

The EFR32BG1 has an Energy Management Unit (EMU) and efficient integrated regulators to generate internal supply voltages. Only a

single external supply voltage is required, from which all internal voltages are created. An optional integrated DC-DC buck regulator can

be utilized to further reduce the current consumption. The DC-DC regulator requires one external inductor and one external capacitor.

AVDD and VREGVDD need to be 1.85 V or higher for the MCU to operate across all conditions; however the rest of the system will

operate down to 1.62 V, including the digital supply and I/O. This means that the device is fully compatible with 1.8 V components.

Running from a sufficiently high supply, the device can use the DC-DC to regulate voltage not only for itself, but also for other PCB

components, supplying up to a total of 200 mA.

3.3.1    Energy Management Unit (EMU)

The Energy Management Unit manages transitions of energy modes in the device. Each energy mode defines which peripherals and

features are available and the amount of current the device consumes. The EMU can also be used to turn off the power to unused RAM

blocks, and it contains control registers for the DC-DC regulator and the Voltage Monitor (VMON). The VMON is used to monitor multi-

ple supply voltages. It has multiple channels which can be programmed individually by the user to determine if a sensed supply has

fallen below a chosen threshold.

3.3.2    DC-DC Converter

The DC-DC buck converter covers a wide range of load currents and provides up to 90% efficiency in energy modes EM0, EM1, EM2

and EM3, and can supply up to 200 mA to the device and surrounding PCB components. Patented RF noise mitigation allows operation

of the DC-DC converter without degrading sensitivity of radio components. Protection features include programmable current limiting,

short-circuit protection, and dead-time protection. The DC-DC converter may also enter bypass mode when the input voltage is too low

for efficient operation. In bypass mode, the DC-DC input supply is internally connected directly to its output through a low resistance

switch. Bypass mode also supports in-rush current limiting to prevent input supply voltage droops due to excessive output current tran-

sients.

3.4  General Purpose Input/Output (GPIO)

EFR32BG1 has up to 31 General Purpose Input/Output pins. Each GPIO pin can be individually configured as either an output or input.

More advanced configurations including open-drain, open-source, and glitch-filtering can be configured for each individual GPIO pin.

The GPIO pins can be overridden by peripheral connections, like SPI communication. Each peripheral connection can be routed to sev-

eral GPIO pins on the device. The input value of a GPIO pin can be routed through the Peripheral Reflex System to other peripherals.

The GPIO subsystem supports asynchronous external pin interrupts.

3.5  Clocking

3.5.1    Clock Management Unit (CMU)

The Clock Management Unit controls oscillators and clocks in the EFR32BG1. Individual enabling and disabling of clocks to all periph-

eral modules is performed by the CMU. The CMU also controls enabling and configuration of the oscillators. A high degree of flexibility

allows software to optimize energy consumption in any specific application by minimizing power dissipation in unused peripherals and

oscillators.

3.5.2    Internal and External Oscillators

The EFR32BG1 supports two crystal oscillators and fully integrates four RC oscillators, listed below.

•    A high frequency crystal oscillator (HFXO) with integrated load capacitors, tunable in small steps, provides a precise timing refer-

     ence for the MCU. Crystal frequencies in the range from 38 to 40 MHz are supported. An external clock source such as a TCXO can

     also be applied to the HFXO input for improved accuracy over temperature.

•    A 32.768 kHz crystal oscillator (LFXO) provides an accurate timing reference for low energy modes.

•    An integrated high frequency RC oscillator (HFRCO) is available for the MCU system, when crystal accuracy is not required. The

     HFRCO employs fast startup at minimal energy consumption combined with a wide frequency range.

•    An integrated auxilliary high frequency RC oscillator (AUXHFRCO) is available for timing the general-purpose ADC and the Serial

     Wire Viewer port with a wide frequency range.

•    An integrated low frequency 32.768 kHz RC oscillator (LFRCO) can be used as a timing reference in low energy modes, when crys-

     tal accuracy is not required.

•    An integrated ultra-low frequency 1 kHz RC oscillator (ULFRCO) is available to provide a timing reference at the lowest energy con-

     sumption in low energy modes.

silabs.com | Building a more connected world.                                                            Rev. 1.2                          |  12
                                                                 EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                           System Overview

3.6  Counters/Timers and PWM

3.6.1     Timer/Counter (TIMER)

TIMER peripherals keep track of timing, count events, generate PWM outputs and trigger timed actions in other peripherals through the

PRS system. The core of each TIMER is a 16-bit counter with up to 4 compare/capture channels. Each channel is configurable in one

of three modes. In capture mode, the counter state is stored in a buffer at a selected input event. In compare mode, the channel output

reflects the comparison of the counter to a programmed threshold value. In PWM mode, the TIMER supports generation of pulse-width

modulation (PWM) outputs of arbitrary waveforms defined by the sequence of values written to the compare registers, with optional

dead-time insertion available in timer unit TIMER_0 only.

3.6.2     Real Time Counter and Calendar (RTCC)

The Real Time Counter and Calendar (RTCC) is a 32-bit counter providing timekeeping in all energy modes. The RTCC includes a

Binary Coded Decimal (BCD) calendar mode for easy time and date keeping. The RTCC can be clocked by any of the on-board oscilla-

tors with the exception of the AUXHFRCO, and it is capable of providing system wake-up at user defined instances. When receiving

frames, the RTCC value can be used for timestamping. The RTCC includes 128 bytes of general purpose data retention, allowing easy

and convenient data storage in all energy modes down to EM4H.

3.6.3     Low Energy Timer (LETIMER)

The unique LETIMER is a 16-bit timer that is available in energy mode EM2 Deep Sleep in addition to EM1 Sleep and EM0 Active. This

allows it to be used for timing and output generation when most of the device is powered down, allowing simple tasks to be performed

while the power consumption of the system is kept at an absolute minimum. The LETIMER can be used to output a variety of wave-

forms with minimal software intervention. The LETIMER is connected to the Real Time Counter and Calendar (RTCC), and can be con-

figured to start counting on compare matches from the RTCC.

3.6.4     Ultra Low Power Wake-up Timer (CRYOTIMER)

The CRYOTIMER is a 32-bit counter that is capable of running in all energy modes. It can be clocked by either the 32.768 kHz crystal

oscillator (LFXO), the 32.768 kHz RC oscillator (LFRCO), or the 1 kHz RC oscillator (ULFRCO). It can provide periodic Wakeup events

and PRS signals which can be used to wake up peripherals from any energy mode. The CRYOTIMER provides a wide range of inter-

rupt periods, facilitating flexible ultra-low energy operation.

3.6.5     Pulse Counter (PCNT)

The Pulse Counter (PCNT) peripheral can be used for counting pulses on a single input or to decode quadrature encoded inputs. The

clock for PCNT is selectable from either an external source on pin PCTNn_S0IN or from an internal timing reference, selectable from

among any of the internal oscillators, except the AUXHFRCO. The module may operate in energy mode EM0 Active, EM1 Sleep, EM2

Deep Sleep, and EM3 Stop.

3.6.6     Watchdog Timer (WDOG)

The watchdog timer can act both as an independent watchdog or as a watchdog synchronous with the CPU clock. It has windowed

monitoring capabilities, and can generate a reset or different interrupts depending on the failure mode of the system. The watchdog can

also monitor autonomous systems driven by PRS.

3.7  Communications and Other Digital Peripherals

3.7.1     Universal Synchronous/Asynchronous Receiver/Transmitter (USART)

The Universal Synchronous/Asynchronous Receiver/Transmitter is a flexible serial I/O module. It supports full duplex asynchronous

UART communication with hardware flow control as well as RS-485, SPI, MicroWire and 3-wire. It can also interface with devices sup-

porting:

•    ISO7816 SmartCards

•    IrDA

•    I2S

silabs.com | Building a more connected world.                              Rev. 1.2                                                      |  13
                                                                          EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                        System Overview

3.7.2  Low Energy Universal Asynchronous Receiver/Transmitter (LEUART)

The unique LEUARTTM provides two-way UART communication on a strict power budget. Only a 32.768 kHz clock is needed to allow

UART communication up to 9600 baud. The LEUART includes all necessary hardware to make asynchronous serial communication

possible with a minimum of software intervention and energy consumption.

3.7.3  Inter-Integrated Circuit Interface (I2C)

The I2C module provides an interface between the MCU and a serial I2C bus. It is capable of acting as both a master and a slave and

supports multi-master buses. Standard-mode, fast-mode and fast-mode plus speeds are supported, allowing transmission rates from 10

kbit/s up to 1 Mbit/s. Slave arbitration and timeouts are also available, allowing implementation of an SMBus-compliant system. The

interface provided to software by the I2C module allows precise timing control of the transmission process and highly automated trans-

fers. Automatic recognition of slave addresses is provided in active and low energy modes.

3.7.4  Peripheral Reflex System (PRS)

The Peripheral Reflex System provides a communication network between different peripheral modules without software involvement.

Peripheral modules producing Reflex signals are called producers. The PRS routes Reflex signals from producers to consumer periph-

erals which in turn perform actions in response. Edge triggers and other functionality such as simple logic operations (AND, OR, NOT)

can be applied by the PRS to the signals. The PRS allows peripheral to act autonomously without waking the MCU core, saving power.

3.8  Security Features

3.8.1  GPCRC (General Purpose Cyclic Redundancy Check)

The GPCRC module implements a Cyclic Redundancy Check (CRC) function. It supports both 32-bit and 16-bit polynomials. The sup-

ported 32-bit polynomial is 0x04C11DB7 (IEEE 802.3), while the 16-bit polynomial can be programmed to any value, depending on the

needs of the application.

3.8.2  Crypto Accelerator (CRYPTO)

The Crypto Accelerator is a fast and energy-efficient autonomous hardware encryption and decryption accelerator. EFR32 devices sup-

port AES encryption and decryption with 128- or 256-bit keys, ECC over both GF(P) and GF(2m), SHA-1 and SHA-2 (SHA-224 and

SHA-256).

Supported block cipher modes of operation for AES include: ECB, CTR, CBC, PCBC, CFB, OFB, GCM, CBC-MAC, GMAC and CCM.

Supported ECC NIST recommended curves include P-192, P-224, P-256, K-163, K-233, B-163 and B-233.

The CRYPTO block is tightly linked to the Radio Buffer Controller (BUFC) enabling fast and efficient autonomous cipher operations on

data buffer content. It allows fast processing of GCM (AES), ECC and SHA with little CPU intervention.

CRYPTO also provides trigger signals for DMA read and write operations.

3.9  Analog

3.9.1  Analog Port (APORT)

The Analog Port (APORT) is an analog interconnect matrix allowing access to many analog modules on a flexible selection of pins.

Each APORT bus consists of analog switches connected to a common wire. Since many clients can operate differentially, buses are

grouped by X/Y pairs.

3.9.2  Analog Comparator (ACMP)

The Analog Comparator is used to compare the voltage of two analog inputs, with a digital output indicating which input voltage is high-

er. Inputs are selected from among internal references and external pins. The tradeoff between response time and current consumption

is configurable by software. Two 6-bit reference dividers allow for a wide range of internally-programmable reference sources. The

ACMP can also be used to monitor the supply voltage. An interrupt can be generated when the supply falls below or rises above the

programmable threshold.

silabs.com | Building a more connected world.                                                           Rev. 1.2                          |  14
                                                                              EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                         System Overview

3.9.3   Analog to Digital Converter (ADC)

The ADC is a Successive Approximation Register (SAR) architecture, with a resolution of up to 12 bits at up to 1 Msps. The output

sample resolution is configurable and additional resolution is possible using integrated hardware for averaging over multiple samples.

The ADC includes integrated voltage references and an integrated temperature sensor. Inputs are selectable from a wide range of

sources, including pins configurable as either single-ended or differential.

3.9.4   Digital to Analog Current Converter (IDAC)

The Digital to Analog Current Converter can source or sink a configurable constant current. This current can be driven on an output pin

or routed to the selected ADC input pin for capacitive sensing. The full-scale current is programmable between 0.05 µA and 64 µA with

several ranges consisting of various step sizes.

3.10   Reset Management Unit (RMU)

The RMU is responsible for handling reset of the EFR32BG1. A wide range of reset sources are available, including several power

supply monitors, pin reset, software controlled reset, core lockup reset, and watchdog reset.

3.11   Core and Memory

3.11.1  Processor Core

The ARM Cortex-M processor includes a 32-bit RISC processor integrating the following features and tasks in the system:

•  ARM Cortex-M4 RISC processor achieving 1.25 Dhrystone MIPS/MHz

•  Memory Protection Unit (MPU) supporting up to 8 memory segments

•  Up to 256 kB flash program memory

•  Up to 32 kB RAM data memory

•  Configuration and event handling of all modules

•  2-pin Serial-Wire debug interface

3.11.2  Memory System Controller (MSC)

The Memory System Controller (MSC) is the program memory unit of the microcontroller. The flash memory is readable and writable

from both the Cortex-M and DMA. The flash memory is divided into two blocks; the main block and the information block. Program code

is normally written to the main block, whereas the information block is available for special user data and flash lock bits. There is also a

read-only page in the information block containing system and device calibration data. Read and write operations are supported in en-

ergy modes EM0 Active and EM1 Sleep.

3.11.3  Linked Direct Memory Access Controller (LDMA)

The Linked Direct Memory Access (LDMA) controller allows the system to perform memory operations independently of software. This

reduces both energy consumption and software workload. The LDMA allows operations to be linked together and staged, enabling so-

phisticated operations to be implemented.

silabs.com | Building a more connected world.                                                                            Rev. 1.2             |  15
                                                                             EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                              System Overview

3.12  Memory Map

The EFR32BG1 memory map is shown in the figures              below. RAM and  flash sizes are for the largest memory configuration.

                                  Figure     3.2.  EFR32BG1  Memory Map —    Core Peripherals and Code Space

silabs.com  |  Building  a  more  connected  world.                                                                                 Rev. 1.2  |  16
                                                                   EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                System Overview

                                               Figure 3.3.  EFR32BG1 Memory Map — Peripherals

3.13  Configuration Summary

The features of the EFR32BG1 are a subset of the feature set described in the device reference manual. The table below describes

device specific implementation of the features. Remaining modules support full configuration.

                                               Table 3.1.     Configuration Summary

Module                                         Configuration                                   Pin Connections

USART0                                         IrDA SmartCard                                  US0_TX, US0_RX, US0_CLK, US0_CS

USART1                                         IrDA I2S SmartCard                              US1_TX, US1_RX, US1_CLK, US1_CS

TIMER0                                         with DTI.                                       TIM0_CC[2:0], TIM0_CDTI[2:0]

TIMER1                                                                                         TIM1_CC[3:0]

silabs.com | Building a more connected world.                                                                                Rev. 1.2  |  17
                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                 Electrical Specifications

4.   Electrical Specifications

4.1  Electrical Characteristics

All electrical parameters in all tables are specified under the following conditions, unless stated otherwise:

•    Typical values are based on TAMB=25 °C and VDD= 3.3 V, by production test and/or technology characterization.

•    Radio performance numbers are measured in conducted mode, based on Silicon Laboratories reference designs using output pow-

     er-specific external RF impedance-matching networks for interfacing to a 50 Ω antenna.

•    Minimum and maximum values represent the worst conditions across supply voltage, process variation, and operating temperature,

     unless stated otherwise.

Refer to 4.1.2.1 General Operating Conditions for more details about operational supply and temperature limits.

silabs.com | Building a more connected world.                                                                       Rev. 1.2         |  18
                                                                   EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                Electrical Specifications

4.1.1  Absolute Maximum Ratings

Stresses above those listed below may cause permanent damage to the device. This is a stress rating only and functional operation of

the devices at those or any other conditions above those indicated in the operation listings of this specification is not implied. Exposure

to maximum rating conditions for extended periods may affect device reliability. For more information on the available quality and relia-

bility data, see the Quality and Reliability Monitor Report at http://www.silabs.com/support/quality/pages/default.aspx.

                                               Table 4.1.  Absolute Maximum Ratings

Parameter                     Symbol           Test Condition                        Min   Typ                            Max          Unit

Storage temperature range     TSTG                                                   -50   —                              150                °C

Voltage on any supply pin     VDDMAX                                                 -0.3  —                              3.8                V

Voltage ramp rate on any      VDDRAMPMAX                                             —     —                              1            V / µs

supply pin

DC voltage on any GPIO pin    VDIGPIN          5V tolerant GPIO pins1  2  3          -0.3  —                              Min of 5.25        V

                                                                                                                          and IOVDD

                                                                                                                          +2

                                               Standard GPIO pins                    -0.3  —                              IOVDD+0.3          V

Voltage on HFXO pins          VHFXOPIN                                               -0.3  —                              1.4                V

Input RF level on pins        PRFMAX2G4                                              —     —                              10           dBm

2G4RF_IOP and

2G4RF_ION

Voltage differential between  VMAXDIFF2G4                                            -50   —                              50           mV

RF pins (2G4RF_IOP -

2G4RF_ION)

Absolute voltage on RF pins   VMAX2G4                                                -0.3  —                              3.3                V

2G4RF_IOP and

2G4RF_ION

Absolute voltage on Sub-      VMAXSUBG         Pins SUBGRF_OP and                    -0.3  —                              3.3                V

GHz RF pins                                    SUBGRF_ON

                                               Pins SUBGRF_IP and                    -0.3  —                              0.3                V

                                               SUBGRF_IN,

Total current into VDD power  IVDDMAX          Source                                —     —                              200          mA

lines

Total current into VSS        IVSSMAX          Sink                                  —     —                              200          mA

ground lines

Current per I/O pin           IIOMAX           Sink                                  —     —                              50           mA

                                               Source                                —     —                              50           mA

Current for all I/O pins      IIOALLMAX        Sink                                  —     —                              200          mA

                                               Source                                —     —                              200          mA

Junction temperature          TJ               -G grade devices                      -40   —                              105                °C

                                               -I grade devices                      -40   —                              125                °C

silabs.com | Building a more connected world.                                                                                  Rev. 1.2          |  19
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                        Electrical Specifications

Parameter  Symbol                              Test Condition                     Min              Typ  Max                      Unit

Note:

1. When a GPIO pin is routed to the analog module through the APORT, the maximum voltage = IOVDD.

2. Valid for IOVDD in valid operating range or when IOVDD is undriven (high-Z). If IOVDD is connected to a low-impedance source

below the valid operating range (e.g. IOVDD shorted to VSS), the pin voltage maximum is IOVDD + 0.3 V, to avoid exceeding the

maximum IO current specifications.

3. To operate above the IOVDD supply rail, over-voltage tolerance must be enabled according to the GPIO_Px_OVTDIS register.

Pins with over-voltage tolerance disabled have the same limits as Standard GPIO.

silabs.com | Building a more connected world.                                                                Rev. 1.2            |     20
                                                EFR32BG1 Blue Gecko Bluetooth® Low                    Energy SoC Family Data Sheet

                                                                                                      Electrical Specifications

4.1.2  Operating Conditions

When assigning supply sources, the      following requirements must be observed:

•  VREGVDD must be greater than         or equal to AVDD, DVDD, RFVDD, PAVDD and all IOVDD supplies.

•  VREGVDD = AVDD

•  DVDD ≤ AVDD

•  IOVDD ≤ AVDD

•  RFVDD ≤ AVDD

•  PAVDD ≤ AVDD

silabs.com | Building a more connected  world.                                                        Rev. 1.2  |  21
                                                                      EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                     Electrical Specifications

4.1.2.1  General Operating Conditions

                                                Table 4.2.  General Operating Conditions

Parameter                     Symbol            Test Condition                            Min   Typ  Max                            Unit

Operating ambient tempera-    TA                -G temperature grade                      -40   25   85                             °C

ture range5                                     -I temperature grade                      -40   25   125                            °C

AVDD supply voltage2          VAVDD                                                       1.85  3.3  3.8                            V

VREGVDD operating supply      VVREGVDD          DCDC in regulation                        2.4   3.3  3.8                            V

voltage2 1                                      DCDC in bypass, 50mA load                 1.85  3.3  3.8                            V

                                                DCDC not in use. DVDD external-           1.85  3.3  3.8                            V

                                                ly shorted to VREGVDD

VREGVDD current               IVREGVDD          DCDC in bypass, T ≤ 85 °C                 —     —    200                            mA

                                                DCDC in bypass, T > 85 °C                 —     —    100                            mA

RFVDD operating supply        VRFVDD                                                      1.62  —    VVREGVDD                       V

voltage

DVDD operating supply volt-   VDVDD                                                       1.62  —    VVREGVDD                       V

age

PAVDD operating supply        VPAVDD                                                      1.62  —    VVREGVDD                       V

voltage

IOVDD operating supply volt-  VIOVDD            All IOVDD pins                            1.62  —    VVREGVDD                       V

age

DECOUPLE output capaci-       CDECOUPLE                                                   0.75  1.0  2.75                           µF

tor3 4

Difference between AVDD       dVDD                                                        —     —    0.1                            V

and VREGVDD, ABS(AVDD-

VREGVDD)2

HFCORECLK frequency           fCORE             MODE = WS0                                —     —    26                             MHz

                                                MODE = WS1                                —     —    40                             MHz

HFCLK frequency               fHFCLK            MODE = WS0                                —     —    26                             MHz

                                                MODE = WS1                                —     —    40                             MHz

Note:

1. The minimum voltage required in bypass mode is calculated using RBYP from the DCDC specification table. Requirements for

     other loads can be calculated as VDVDD_min+ILOAD * RBYP_max.

2. VREGVDD must be tied to AVDD. Both VREGVDD and AVDD minimum voltages must be satisfied for the part to operate.

3. The system designer should consult the characteristic specs of the capacitor used on DECOUPLE to ensure its capacitance val-

     ue stays within the specified bounds across temperature and DC bias.

4. VSCALE0 to VSCALE2 voltage change transitions occur at a rate of 10 mV / usec for approximately 20 usec. During this transi-

     tion, peak currents will be dependent on the value of the DECOUPLE output capacitor, from 35 mA (with a 1 µF capacitor) to 70

     mA (with a 2.7 µF capacitor).

5. The maximum limit on TA may be lower due to device self-heating, which depends on the power dissipation of the specific appli-

     cation. TA (max) = TJ (max) - (THETAJA x PowerDissipation). Refer to the Absolute Maximum Ratings table and the Thermal

     Characteristics table for TJ and THETAJA.

silabs.com | Building a more connected world.                                                                       Rev. 1.2            |  22
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                               Electrical Specifications

4.1.3  Thermal Characteristics

                                               Table 4.3.  Thermal Characteristics

Parameter                       Symbol         Test Condition                       Min  Typ   Max  Unit

Thermal resistance              THETAJA        QFN48 Package, 2-Layer  PCB,         —    64.5  —    °C/W

                                               Air velocity = 0 m/s

                                               QFN48 Package, 2-Layer  PCB,         —    51.6  —    °C/W

                                               Air velocity = 1 m/s

                                               QFN48 Package, 2-Layer  PCB,         —    47.7  —    °C/W

                                               Air velocity = 2 m/s

                                               QFN48 Package, 4-Layer  PCB,         —    26.2  —    °C/W

                                               Air velocity = 0 m/s

                                               QFN48 Package, 4-Layer  PCB,         —    23.1  —    °C/W

                                               Air velocity = 1 m/s

                                               QFN48 Package, 4-Layer  PCB,         —    22.1  —    °C/W

                                               Air velocity = 2 m/s

                                               QFN32 Package, 2-Layer  PCB,         —    79    —    °C/W

                                               Air velocity = 0 m/s

                                               QFN32 Package, 2-Layer  PCB,         —    62.2  —    °C/W

                                               Air velocity = 1 m/s

                                               QFN32 Package, 2-Layer  PCB,         —    54.1  —    °C/W

                                               Air velocity = 2 m/s

                                               QFN32 Package, 4-Layer  PCB,         —    32    —    °C/W

                                               Air velocity = 0 m/s

                                               QFN32 Package, 4-Layer  PCB,         —    28.1  —    °C/W

                                               Air velocity = 1 m/s

                                               QFN32 Package, 4-Layer  PCB,         —    26.9  —    °C/W

                                               Air velocity = 2 m/s

silabs.com | Building a more connected world.                                                       Rev. 1.2  |                       23
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                            Electrical Specifications

4.1.4  DC-DC Converter

Test conditions: L_DCDC=4.7 µH (Murata LQH3NPN4R7MM0L), C_DCDC=1.0 µF (Murata GRM188R71A105KA61D), V_DCDC_I=3.3

V, V_DCDC_O=1.8 V, I_DCDC_LOAD=50 mA, Heavy Drive configuration, F_DCDC_LN=7 MHz, unless otherwise indicated.

                                               Table 4.4.      DC-DC Converter

Parameter                   Symbol             Test Condition                    Min   Typ  Max                Unit

Input voltage range         VDCDC_I            Bypass mode, IDCDC_LOAD = 50      1.85  —    VVREGVDD_            V

                                               mA                                           MAX

                                               Low noise (LN) mode, 1.8 V out-   2.4   —    VVREGVDD_            V

                                               put, IDCDC_LOAD = 100 mA, or                 MAX

                                               Low power (LP) mode, 1.8 V out-

                                               put, IDCDC_LOAD = 10 mA

                                               Low noise (LN) mode, 1.8 V out-   2.6   —    VVREGVDD_            V

                                               put, IDCDC_LOAD = 200 mA                     MAX

Output voltage programma-   VDCDC_O                                              1.8   —    VVREGVDD             V

ble range1

Regulation DC accuracy      ACCDC              Low Noise (LN) mode, 1.8 V tar-   1.7   —    1.9                  V

                                               get output

Regulation window4          WINREG             Low Power (LP) mode,              1.63  —    2.2                  V

                                               LPCMPBIAS3 = 0, 1.8 V target

                                               output, IDCDC_LOAD ≤ 75 µA

                                               Low Power (LP) mode,              1.63  —    2.1                  V

                                               LPCMPBIAS3 = 3, 1.8 V target

                                               output, IDCDC_LOAD ≤ 10 mA

Steady-state output ripple  VR                 Radio disabled                    —     3    —                  mVpp

Output voltage under/over-  VOV                CCM Mode (LNFORCECCM3 =           —     —    150                mV

shoot                                          1), Load changes between 0 mA

                                               and 100 mA

                                               DCM Mode (LNFORCECCM3 =           —     —    150                mV

                                               0), Load changes between 0 mA

                                               and 10 mA

                                               Overshoot during LP to LN         —     200  —                  mV

                                               CCM/DCM mode transitions com-

                                               pared to DC level in LN mode

                                               Undershoot during BYP/LP to LN    —     50   —                  mV

                                               CCM (LNFORCECCM3 = 1) mode

                                               transitions compared to DC level

                                               in LN mode

                                               Undershoot during BYP/LP to LN    —     125  —                  mV

                                               DCM (LNFORCECCM3 = 0) mode

                                               transitions compared to DC level

                                               in LN mode

DC line regulation          VREG               Input changes between             —     0.1  —                    %

                                               VVREGVDD_MAX and 2.4 V

DC load regulation          IREG               Load changes between 0 mA and     —     0.1  —                    %

                                               100 mA in CCM mode

silabs.com | Building a more connected world.                                                                  Rev. 1.2  |      24
                                                                  EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                      Electrical Specifications

Parameter                   Symbol             Test Condition               Min                                  Typ  Max  Unit

Max load current            ILOAD_MAX          Low noise (LN) mode, Heavy   —                                    —    200  mA

                                               Drive2, T ≤ 85 °C

                                               Low noise (LN) mode, Heavy   —                                    —    100  mA

                                               Drive2, T > 85 °C

                                               Low noise (LN) mode, Medium  —                                    —    100  mA

                                               Drive2

                                               Low noise (LN) mode, Light   —                                    —    50   mA

                                               Drive2

                                               Low power (LP) mode,         —                                    —    75   µA

                                               LPCMPBIAS3 = 0

                                               Low power (LP) mode,         —                                    —    10   mA

                                               LPCMPBIAS3 = 3

DCDC nominal output ca-     CDCDC              25% tolerance                1                                    1    4.7  µF

pacitor

DCDC nominal output induc-  LDCDC              20% tolerance                4.7                                  4.7  4.7  µH

tor

Resistance in Bypass mode   RBYP                                            —                                    1.2  2.5  Ω

Note:

1. Due to internal dropout, the DC-DC output will never be able to reach its input voltage, VVREGVDD.

2. Drive levels are defined by configuration of the PFETCNT and NFETCNT registers. Light Drive: PFETCNT=NFETCNT=3;         Medi-

     um Drive: PFETCNT=NFETCNT=7; Heavy Drive: PFETCNT=NFETCNT=15.

3. In the EMU_DCDCMISCCTRL register.

4. LP mode controller is a hysteretic controller that maintains the output voltage within the specified limits.

silabs.com | Building a more connected world.                                                                              Rev. 1.2  |  25
                                                                             EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                              Electrical Specifications

4.1.5  Current Consumption

4.1.5.1  Current Consumption 3.3 V without DC-DC Converter

Unless   otherwise  indicated,  typical  conditions  are:  VREGVDD      =   AVDD  =  DVDD  =  RFVDD  =  PAVDD  =  3.3     V.  T  =  25        °C.

EMU_PWRCFG_PWRCFG=NODCDC. EMU_DCDCCTRL_DCDCMODE=BYPASS. Minimum and maximum values in this table repre-

sent the worst conditions across supply voltage and process variation at T = 25 °C.

                                Table 4.5.     Current Consumption 3.3 V without DC-DC Converter

Parameter                       Symbol               Test Condition                           Min       Typ       Max               Unit

Current consumption in EM0      IACTIVE              38.4 MHz crystal, CPU running            —         130       —              µA/MHz

mode with all peripherals dis-                       while loop from flash1

abled                                                38 MHz HFRCO, CPU running                —         88        —              µA/MHz

                                                     Prime from flash

                                                     38 MHz HFRCO, CPU running                —         100       105            µA/MHz

                                                     while loop from flash

                                                     38 MHz HFRCO, CPU running                —         112       —              µA/MHz

                                                     CoreMark from flash

                                                     26 MHz HFRCO, CPU running                —         102       106            µA/MHz

                                                     while loop from flash

                                                     1 MHz HFRCO, CPU running                 —         222       350            µA/MHz

                                                     while loop from flash

Current consumption in EM1      IEM1                 38.4 MHz crystal1                        —         65        —              µA/MHz

mode with all peripherals dis-                       38 MHz HFRCO                             —         35        38             µA/MHz

abled

                                                     26 MHz HFRCO                             —         37        41             µA/MHz

                                                     1 MHz HFRCO                              —         157       275            µA/MHz

Current consumption in EM2      IEM2                 Full 32 kB RAM retention and             —         3.3       —                 µA

mode                                                 RTCC running from LFXO

                                                     1 bank (4 kB) RAM retention and          —         3         6.3               µA

                                                     RTCC running from LFRCO

Current consumption in EM3      IEM3                 Full 32 kB RAM retention and             —         2.8            6            µA

mode                                                 CRYOTIMER running from ULFR-

                                                     CO

Current consumption in          IEM4H                128 byte RAM retention, RTCC             —         1.1       —                 µA

EM4H mode                                            running from LFXO

                                                     128 byte RAM retention, CRYO-            —         0.65      —                 µA

                                                     TIMER running from ULFRCO

                                                     128 byte RAM retention, no RTCC          —         0.65      1.3               µA

Current consumption in          IEM4S                No RAM retention, no RTCC                —         0.04      0.11              µA

EM4S mode

Note:

1. CMU_HFXOCTRL_LOWPOWER=0.

silabs.com | Building a more connected world.                                                                                 Rev. 1.2  |     26
                                                                       EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                      Electrical Specifications

4.1.5.2  Current Consumption 3.3 V using DC-DC Converter

Unless otherwise indicated, typical conditions are: VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD = 1.8 V DC-DC

output. T = 25 °C. Minimum and maximum values in this table represent the worst conditions across supply voltage and process varia-

tion at T = 25 °C.

                                Table 4.6.     Current Consumption 3.3 V using DC-DC Converter

Parameter                       Symbol         Test Condition                   Min             Typ   Max  Unit

Current consumption in EM0      IACTIVE_DCM    38.4 MHz crystal, CPU running    —               88    —    µA/MHz

mode with all peripherals dis-                 while loop from flash4

abled, DCDC in Low Noise                       38 MHz HFRCO, CPU running        —               63    —    µA/MHz

DCM mode2                                      Prime from flash

                                               38 MHz HFRCO, CPU running        —               71    —    µA/MHz

                                               while loop from flash

                                               38 MHz HFRCO, CPU running        —               78    —    µA/MHz

                                               CoreMark from flash

                                               26 MHz HFRCO, CPU running        —               76    —    µA/MHz

                                               while loop from flash

Current consumption in EM0      IACTIVE_CCM    38.4 MHz crystal, CPU running    —               98    —    µA/MHz

mode with all peripherals dis-                 while loop from flash4

abled, DCDC in Low Noise                       38 MHz HFRCO, CPU running        —               75    —    µA/MHz

CCM mode1                                      Prime from flash

                                               38 MHz HFRCO, CPU running        —               81    —    µA/MHz

                                               while loop from flash

                                               38 MHz HFRCO, CPU running        —               88    —    µA/MHz

                                               CoreMark from flash

                                               26 MHz HFRCO, CPU running        —               94    —    µA/MHz

                                               while loop from flash

Current consumption in EM1      IEM1_DCM       38.4 MHz crystal4                —               49    —    µA/MHz

mode with all peripherals dis-                 38 MHz HFRCO                     —               32    —    µA/MHz

abled, DCDC in Low Noise

DCM mode2                                      26 MHz HFRCO                     —               38    —    µA/MHz

Current consumption in EM2      IEM2           Full RAM retention and RTCC      —               1.4   —                              µA

mode, DCDC in LP mode3                         running from LFXO

                                               1 bank (4 kB) RAM retention and  —               1.4   —                              µA

                                               RTCC running from LFRCO

Current consumption in EM3      IEM3           Full 32 kB RAM retention and     —               1.1   —                              µA

mode                                           CRYOTIMER running from ULFR-

                                               CO

Current consumption in          IEM4H          128 byte RAM retention, RTCC     —               0.86  —                              µA

EM4H mode                                      running from LFXO

                                               128 byte RAM retention, CRYO-    —               0.58  —                              µA

                                               TIMER running from ULFRCO

                                               128 byte RAM retention, no RTCC  —               0.58  —                              µA

Current consumption in          IEM4S          No RAM retention, no RTCC        —               0.04  —                              µA

EM4S mode

silabs.com | Building a more connected world.                                                              Rev. 1.2                      |  27
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                         Electrical Specifications

Parameter    Symbol                            Test Condition  Min  Typ                           Max  Unit

Note:

1. DCDC Low Noise CCM Mode = Light Drive (PFETCNT=NFETCNT=3), F=6.4 MHz (RCOBAND=4), ANASW=DVDD.

2. DCDC Low Noise DCM Mode = Light Drive (PFETCNT=NFETCNT=3), F=3.0 MHz (RCOBAND=0), ANASW=DVDD.

3. DCDC Low Power Mode = Medium Drive (PFETCNT=NFETCNT=7), LPOSCDIV=1, LPCMPBIAS=0, LPCLIMILIMSEL=1,

ANASW=DVDD.

4. CMU_HFXOCTRL_LOWPOWER=0.

silabs.com | Building a more connected world.                                                          Rev. 1.2  |              28
                                                                             EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                              Electrical Specifications

4.1.5.3  Current Consumption 1.85 V without DC-DC Converter

Unless   otherwise  indicated,  typical  conditions  are:  VREGVDD      =   AVDD  =  DVDD  =  RFVDD  =  PAVDD  =  1.85  V.  T  =  25          °C.

EMU_PWRCFG_PWRCFG=NODCDC. EMU_DCDCCTRL_DCDCMODE=BYPASS. Minimum and maximum values in this table repre-

sent the worst conditions across supply voltage and process variation at T = 25 °C.

                                Table 4.7.     Current Consumption 1.85 V without DC-DC Converter

Parameter                       Symbol               Test Condition                           Min       Typ       Max             Unit

Current consumption in EM0      IACTIVE              38.4 MHz crystal, CPU running            —         131       —            µA/MHz

mode with all peripherals dis-                       while loop from flash1

abled                                                38 MHz HFRCO, CPU running                —         88        —            µA/MHz

                                                     Prime from flash

                                                     38 MHz HFRCO, CPU running                —         100       —            µA/MHz

                                                     while loop from flash

                                                     38 MHz HFRCO, CPU running                —         112       —            µA/MHz

                                                     CoreMark from flash

                                                     26 MHz HFRCO, CPU running                —         102       —            µA/MHz

                                                     while loop from flash

                                                     1 MHz HFRCO, CPU running                 —         220       —            µA/MHz

                                                     while loop from flash

Current consumption in EM1      IEM1                 38.4 MHz crystal1                        —         65        —            µA/MHz

mode with all peripherals dis-                       38 MHz HFRCO                             —         35        —            µA/MHz

abled

                                                     26 MHz HFRCO                             —         37        —            µA/MHz

                                                     1 MHz HFRCO                              —         154       —            µA/MHz

Current consumption in EM2      IEM2                 Full 32 kB RAM retention and             —         3.2       —               µA

mode                                                 RTCC running from LFXO

                                                     1 bank (4 kB) RAM retention and          —         2.8       —               µA

                                                     RTCC running from LFRCO

Current consumption in EM3      IEM3                 Full 32 kB RAM retention and             —         2.7       —               µA

mode                                                 CRYOTIMER running from ULFR-

                                                     CO

Current consumption in          IEM4H                128 byte RAM retention, RTCC             —         1         —               µA

EM4H mode                                            running from LFXO

                                                     128 byte RAM retention, RTCC             —         0.62      —               µA

                                                     running from LFXO, serial flash in

                                                     deep power down

                                                     128 byte RAM retention, CRYO-            —         0.62      —               µA

                                                     TIMER running from ULFRCO

Current consumption in          IEM4S                no RAM retention, no RTCC                —         0.02      —               µA

EM4S mode

Note:

1. CMU_HFXOCTRL_LOWPOWER=0.

silabs.com | Building a more connected world.                                                                               Rev. 1.2  |       29
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                      Electrical Specifications

4.1.5.4  Current Consumption Using Radio 3.3 V with DC-DC

Unless otherwise indicated, typical conditions are: VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD. T = 25 °C. Mini-

mum and maximum values in this table represent the worst conditions across supply voltage and process variation at T = 25 °C.

                             Table 4.8.        Current Consumption Using Radio 3.3 V with DC-DC

Parameter                    Symbol            Test Condition                     Min            Typ  Max                      Unit

Current consumption in re-   IRX_ACTIVE        500 kbit/s, 2GFSK, F = 915 MHz,    —              8.4  10                       mA

ceive mode, active packet                      Radio clock prescaled by 4

reception (MCU in EM1 @                        38.4 kbit/s, 2GFSK, F = 868 MHz,   —              8.1  10                       mA

38.4 MHz, peripheral clocks                    Radio clock prescaled by 4

disabled), T ≤ 85 °C

                                               38.4 kbit/s, 2GFSK, F = 490 MHz,   —              7.9  10                       mA

                                               Radio clock prescaled by 4

                                               50 kbit/s, 2GFSK, F = 433 MHz,     —              7.7  10                       mA

                                               Radio clock prescaled by 4

                                               38.4 kbit/s, 2GFSK, F = 315 MHz,   —              7.9  10                       mA

                                               Radio clock prescaled by 4

                                               38.4 kbit/s, 2GFSK, F = 169 MHz,   —              7.6  10                       mA

                                               Radio clock prescaled by 4

                                               1 Mbit/s, 2GFSK, F = 2.4 GHz,      —              8.7  —                        mA

                                               Radio clock prescaled by 4

                                               802.15.4 receiving frame, F = 2.4  —              9.8  —                        mA

                                               GHz, Radio clock prescaled by 3

Current consumption in re-   IRX_ACTIVE_HT     500 kbit/s, 2GFSK, F = 915 MHz,    —              —    10.8                     mA

ceive mode, active packet                      Radio clock prescaled by 4

reception (MCU in EM1 @                        38.4 kbit/s, 2GFSK, F = 868 MHz,   —              —    10.5                     mA

38.4 MHz, peripheral clocks                    Radio clock prescaled by 4

disabled), T > 85 °C

                                               38.4 kbit/s, 2GFSK, F = 490 MHz,   —              —    10.8                     mA

                                               Radio clock prescaled by 4

                                               50 kbit/s, 2GFSK, F = 433 MHz,     —              —    10.5                     mA

                                               Radio clock prescaled by 4

                                               38.4 kbit/s, 2GFSK, F = 315 MHz,   —              —    10.9                     mA

                                               Radio clock prescaled by 4

                                               38.4 kbit/s, 2GFSK, F = 169 MHz,   —              —    10.2                     mA

                                               Radio clock prescaled by 4

silabs.com | Building a more connected world.                                                                                  Rev. 1.2  |  30
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                              Electrical Specifications

Parameter                    Symbol            Test Condition                     Min  Typ    Max    Unit

Current consumption in       ITX               F = 915 MHz, CW, 20 dBm            —    80.2   104    mA

transmit mode (MCU in EM1                      match, PAVDD connected directly

@ 38.4 MHz, peripheral                         to external 3.3V supply

clocks disabled), T ≤ 85 °C                    F = 915 MHz, CW, 14 dBm            —    35.5   40.9   mA

                                               match, PAVDD connected to

                                               DCDC output

                                               F = 868 MHz, CW, 20 dBm            —    84.9   114    mA

                                               match, PAVDD connected directly

                                               to external 3.3V supply

                                               F = 868 MHz, CW, 14 dBm            —    34.5   42     mA

                                               match, PAVDD connected to

                                               DCDC output

                                               F = 490 MHz, CW, 20 dBm            —    82.8   112    mA

                                               match, PAVDD connected directly

                                               to external 3.3V supply

                                               F = 433 MHz, CW, 10 dBm            —    19.5   22.1   mA

                                               match, PAVDD connected to

                                               DCDC output

                                               F = 433 MHz, CW, 14 dBm            —    32.3   37.8   mA

                                               match, PAVDD connected to

                                               DCDC output

                                               F = 315 MHz, CW, 14 dBm            —    32.5   39.4   mA

                                               match, PAVDD connected to

                                               DCDC output

                                               F = 169 MHz, CW, 20 dBm            —    80.2   106.9  mA

                                               match, PAVDD connected directly

                                               to external 3.3V supply

                                               F = 2.4 GHz, CW, 0 dBm output      —    8.2    —      mA

                                               power, Radio clock prescaled by 3

                                               F = 2.4 GHz, CW, 3 dBm output      —    16.5   —      mA

                                               power

                                               F = 2.4 GHz, CW, 8 dBm output      —    23.3   —      mA

                                               power

                                               F = 2.4 GHz, CW, 10.5 dBm out-     —    32.7   —      mA

                                               put power

                                               F = 2.4 GHz, CW, 16.5 dBm out-     —    83.9   —      mA

                                               put power, PAVDD connected di-

                                               rectly to external 3.3V supply

                                               F = 2.4 GHz, CW, 19.5 dBm out-     —    126.7  —      mA

                                               put power, PAVDD connected di-

                                               rectly to external 3.3V supply

silabs.com | Building a more connected world.                                                        Rev. 1.2  |                31
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                 Electrical Specifications

Parameter                    Symbol            Test Condition                               Min            Typ   Max    Unit

Current consumption in       ITX_HT            F = 915 MHz, CW, 20 dBm                      —              —     108.5  mA

transmit mode (MCU in EM1                      match, PAVDD connected directly

@ 38.4 MHz, peripheral                         to external 3.3V supply

clocks disabled), T > 85 °C                    F = 915 MHz, CW, 14 dBm                      —              —     42.9   mA

                                               match, PAVDD connected to

                                               DCDC output

                                               F = 868 MHz, CW, 20 dBm                      —              —     118.2  mA

                                               match, PAVDD connected directly

                                               to external 3.3V supply

                                               F = 868 MHz, CW, 14 dBm                      —              —     42     mA

                                               match, PAVDD connected to

                                               DCDC output

                                               F = 490 MHz, CW, 20 dBm                      —              —     117    mA

                                               match, PAVDD connected directly

                                               to external 3.3V supply

                                               F = 433 MHz, CW, 10 dBm                      —              —     23     mA

                                               match, PAVDD connected to

                                               DCDC output

                                               F = 433 MHz, CW, 14 dBm                      —              —     37.8   mA

                                               match, PAVDD connected to

                                               DCDC output

                                               F = 315 MHz, CW, 14 dBm                      —              —     39.4   mA

                                               match, PAVDD connected to

                                               DCDC output

                                               F = 169 MHz, CW, 20 dBm                      —              —     110.7  mA

                                               match, PAVDD connected directly

                                               to external 3.3V supply

RFSENSE current consump-     IRFSENSE                                                       —              51    —      nA

tion

4.1.6  Wake Up Times

                                               Table 4.9.      Wake Up Times

Parameter                    Symbol            Test Condition                               Min            Typ   Max    Unit

Wakeup time from EM1         tEM1_WU                                                        —              3     —      AHB

                                                                                                                        Clocks

Wake up from EM2             tEM2_WU           Code execution from flash                    —              10.7  —      µs

                                               Code execution from RAM                      —              3     —      µs

Wake up from EM3             tEM3_WU           Code execution from flash                    —              10.7  —      µs

                                               Code execution from RAM                      —              3     —      µs

Wake up from EM4H1           tEM4H_WU          Executing from flash                         —              60    —      µs

Wake up from EM4S1           tEM4S_WU          Executing from flash                         —              290   —      µs

Note:

1. Time from wakeup request until first        instruction is executed. Wakeup results  in  device reset.

silabs.com | Building a more connected world.                                                                           Rev. 1.2  |   32
                                                                EFR32BG1        Blue Gecko Bluetooth®  Low  Energy SoC Family Data Sheet

                                                                                                            Electrical Specifications

4.1.7  Brown Out Detector  (BOD)

                                               Table 4.10.  Brown Out Detector  (BOD)

Parameter                  Symbol              Test Condition                          Min             Typ  Max   Unit

DVDD BOD threshold         VDVDDBOD            DVDD rising                             —               —    1.62  V

                                               DVDD falling                            1.35            —    —     V

DVDD BOD hysteresis        VDVDDBOD_HYST                                               —               24   —     mV

DVDD BOD response time     tDVDDBOD_DELAY      Supply drops at  0.1V/µs  rate          —               2.4  —     µs

AVDD BOD threshold         VAVDDBOD            AVDD rising                             —               —    1.85  V

                                               AVDD falling                            1.62            —    —     V

AVDD BOD hysteresis        VAVDDBOD_HYST                                               —               21   —     mV

AVDD BOD response time     tAVDDBOD_DELAY      Supply drops at  0.1V/µs  rate          —               2.4  —     µs

EM4 BOD threshold          VEM4DBOD            AVDD rising                             —               —    1.7   V

                                               AVDD falling                            1.45            —    —     V

EM4 BOD hysteresis         VEM4BOD_HYST                                                —               46   —     mV

EM4 BOD response time      tEM4BOD_DELAY       Supply drops at  0.1V/µs  rate          —               300  —     µs

silabs.com | Building a more connected world.                                                                     Rev. 1.2  |  33
                                                                  EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                              Electrical Specifications

4.1.8  Frequency Synthesizer

                                               Table 4.11.  Frequency Synthesizer

Parameter                     Symbol           Test Condition                      Min   Typ  Max     Unit

RF synthesizer frequency      fRANGE           2400 - 2483.5 MHz                   2400  —    2483.5  MHz

range                                          779 - 956 MHz                       779   —    956     MHz

                                               390 - 574 MHz                       390   —    574     MHz

                                               195 - 358 MHz                       195   —    358     MHz

                                               110 - 191 MHz                       110   —    191     MHz

LO tuning frequency resolu-   fRES             2400 - 2483.5 MHz                   —     —    73      Hz

tion with 38.4 MHz crystal                     779 - 956 MHz                       —     —    24      Hz

                                               390 - 574 MHz                       —     —    12.2    Hz

                                               195 - 358 MHz                       —     —    7.3     Hz

                                               110 - 191 MHz                       —     —    4.6     Hz

Frequency deviation resolu-   dfRES            2400 - 2483.5 MHz                   —     —    73      Hz

tion with 38.4 MHz crystal                     779 - 956 MHz                       —     —    24      Hz

                                               390 - 574 MHz                       —     —    12.2    Hz

                                               195 - 358 MHz                       —     —    7.3     Hz

                                               110 - 191 MHz                       —     —    4.6     Hz

Maximum frequency devia-      dfMAX            2400 - 2483.5 MHz                   —     —    1677    kHz

tion with 38.4 MHz crystal                     779 - 956 MHz                       —     —    559     kHz

                                               390 - 574 MHz                       —     —    280     kHz

                                               195 - 358 MHz                       —     —    167     kHz

                                               110 - 191 MHz                       —     —    105     kHz

silabs.com | Building a more connected world.                                                         Rev. 1.2  |                  34
                                                                    EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                Electrical Specifications

4.1.9  2.4 GHz RF Transceiver Characteristics

4.1.9.1  RF Transmitter General Characteristics for 2.4 GHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD             =  RFVDD     =  PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 2.45 GHz.

                              Table 4.12.      RF Transmitter General Characteristics for 2.4 GHz Band

Parameter                     Symbol           Test Condition                     Min                     Typ      Max          Unit

Maximum TX power1             POUTMAX          19 dBm-rated part numbers.         —                       19.5     —            dBm

                                               PAVDD connected directly to ex-

                                               ternal 3.3V supply2

                                               10 dBm-rated part numbers          —                       10.5     —            dBm

                                               3 dBm-rated part numbers           —                       3        —            dBm

                                               0 dBm-rated part numbers           —                       0        —            dBm

Minimum active TX Power       POUTMIN          CW                                                         -30      —            dBm

Output power step size        POUTSTEP         -5 dBm< Output power < 0 dBm       —                       1        —            dB

                                               0 dBm < output power <             —                       0.5      —            dB

                                               POUTMAX

Output power variation vs     POUTVAR_V        1.85 V < VVREGVDD < 3.3 V,         —                       4.5      —            dB

supply at POUTMAX                              PAVDD connected directly to ex-

                                               ternal supply, for output power >

                                               10.5 dBm.

                                               1.85 V < VVREGVDD < 3.3 V,         —                       3.8      —            dB

                                               PAVDD connected directly to ex-

                                               ternal supply, for output power =

                                               10.5 dBm.

                                               1.85 V < VVREGVDD < 3.3 V using    —                       2.2      —            dB

                                               DC-DC converter

Output power variation vs     POUTVAR_T        From -40 to +85 °C, PAVDD con-     —                       1.5      —            dB

temperature at POUTMAX                         nected to DC-DC output

                                               From -40 to +125 °C, PAVDD         —                       2.2      —            dB

                                               connected to DC-DC output

                                               From -40 to +85 °C, PAVDD con-     —                       1.5      —            dB

                                               nected to external supply

                                               From -40 to +125 °C, PAVDD         —                       3.4      —            dB

                                               connected to external supply

Output power variation vs RF  POUTVAR_F        Over RF tuning frequency range     —                       0.4      —            dB

frequency at POUTMAX

RF tuning frequency range     FRANGE                                              2400                    —        2483.5       MHz

Note:

1. Supported transmit power levels are determined by the ordering part number (OPN). Transmit power ratings for all devices     cov-

       ered in this datasheet can be found in the Max TX Power column of the Ordering Information Table.

2. For Bluetooth, the Maximum TX power on Channel 2456 is limited to +15 dBm to comply with In-band Spurious emissions.

silabs.com | Building a more connected world.                                                                                Rev. 1.2  |  35
                                                                EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                             Electrical Specifications

4.1.9.2  RF Receiver General Characteristics for 2.4 GHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 2.45 GHz.

                              Table 4.13.      RF Receiver General Characteristics for 2.4 GHz Band

Parameter                     Symbol           Test Condition                           Min           Typ            Max     Unit

RF tuning frequency range     FRANGE                                                    2400          —              2483.5  MHz

Receive mode maximum          SPURRX           30 MHz to 1 GHz                          —             -57            —       dBm

spurious emission                              1 GHz to 12 GHz                          —             -47            —       dBm

Max spurious emissions dur-   SPURRX_FCC       216 MHz to 960 MHz, Conducted            —             -55.2          —       dBm

ing active receive mode, per                   Measurement

FCC Part 15.109(a)                             Above 960 MHz, Conducted                 —             -47.2          —       dBm

                                               Measurement

Level above which             RFSENSETRIG      CW at 2.45 GHz                           —             -24            —       dBm

RFSENSE will trigger2

Level below which             RFSENSETHRES     CW at 2.45 GHz                           —             -50            —       dBm

RFSENSE will not trigger2

1% PER sensitivity            SENS2GFSK        2 Mbps 2GFSK signal1                     —             -89.2          —       dBm

                                               250 kbps 2GFSK signal                    —             -99.1          —       dBm

Note:

1. Channel at 2420 MHz will have degraded sensitivity. Sensitivity could be as high as  -83 dBm on    this channel.

2. RFSENSE performance is only valid from 0 to 85 °C. RFSENSE should be disabled        outside this  temperature range.

silabs.com | Building a more connected world.                                                                                Rev. 1.2  |  36
                                                                    EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                          Electrical Specifications

4.1.9.3  RF Transmitter Characteristics for Bluetooth Low Energy in the 2.4GHz Band, 1 Mbps Data Rate

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4MHz. RF center frequency 2.45 GHz. Maximum duty cycle of

85%.

         Table 4.14.   RF Transmitter Characteristics for Bluetooth Low Energy in the 2.4GHz Band, 1 Mbps Data Rate

Parameter                     Symbol           Test Condition                     Min              Typ    Max                      Unit

Transmit 6dB bandwidth        TXBW             10 dBm                                           —  740    —                        kHz

Power spectral density limit  PSDLIMIT         Per FCC part 15.247 at 10 dBm                    —  -6.5   —                        dBm/

                                                                                                                                   3kHz

                                               Per FCC part 15.247 at 20 dBm                    —  -2.6   —                        dBm/

                                                                                                                                   3kHz

                                               Per ETSI 300.328 at 10 dBm/1                     —  10     —                        dBm

                                               MHz

Occupied channel bandwidth    OCPETSI328       99% BW at highest and lowest                     —  1.1    —                        MHz

per ETSI EN300.328                             channels in band, 10 dBm

In-band spurious emissions,   SPURINB          At ± 2 MHz, 10 dBm                               —  -39.8  —                        dBm

with allowed exceptions3                       At ± 3 MHz, 10 dBm                               —  -42.1  —                        dBm

                                               At ± 2 MHz, 20 dBm1                              —  —      -20                      dBm

                                               At ± 3 MHz, 20 dBm1                              —  —      -30                      dBm

Emissions of harmonics out-   SPURHRM_FCC      2nd,3rd, 5, 6, 8, 9,10 harmonics;                —  -47    —                        dBm

of-band, per FCC part                          continuous transmission of modu-

15.247                                         lated carrier

Spurious emissions out-of-    SPUROOB_FCC      Per FCC part 15.205/15.209,                      —  -47    —                        dBm

band, excluding harmonics                      Above 2.483 GHz or below 2.4

captured in SPURHARM,FCC.                      GHz; continuous transmission of

Emissions taken at                             CW carrier, Restricted Bands2

POUTMAX, PAVDD connec-                         Per FCC part 15.247, Above                       —  -26    —                        dBc

ted to external 3.3 V supply                   2.483 GHz or below 2.4 GHz;

                                               continuous transmission of CW

                                               carrier, Non-Restricted Bands

Spurious emissions out-of-    SPURETSI328      [2400-BW to 2400] MHz, [2483.5                   —  -16    —                        dBm

band; per ETSI 300.328                         to 2483.5+BW] MHz

                                               [2400-2BW to 2400-BW] MHz,                       —  -26    —                        dBm

                                               [2483.5+BW to 2483.5+2BW]

                                               MHz per ETSI 300.328

Spurious emissions per ETSI   SPURETSI440      47-74 MHz,87.5-108 MHz,                          —  -60    —                        dBm

EN300.440                                      174-230 MHz, 470-862 MHz

                                               25-1000 MHz                                      —  -42    —                        dBm

                                               1-12 GHz                                         —  -36    —                        dBm

Note:

1. For 2456 MHz, a maximum output power of 15 dBm is used to achieve this value.

2. For 2480 MHz, a maximum duty cycle of 20% is used to achieve this value.

3. Per Bluetooth Core_5.0, Vol.6 Part A, Section 3.2.2, exceptions are allowed in up to three      bands of 1 MHz width, centered  on a

      frequency which is an integer multiple of 1 MHz. These exceptions shall have an absolute     value of -20 dBm or less.

silabs.com | Building a more connected world.                                                                                 Rev. 1.2  |  37
                                                                    EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                           Electrical Specifications

4.1.9.4  RF Receiver Characteristics for Bluetooth Low Energy in the 2.4GHz Band, 1 Mbps Data Rate

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4MHz. RF center frequency 2.45 GHz.

           Table 4.15.    RF Receiver Characteristics for Bluetooth Low Energy in the 2.4GHz Band, 1 Mbps Data Rate

Parameter                       Symbol         Test Condition                         Min           Typ    Max       Unit

Max usable receiver input       SAT            Signal is reference signal3. Packet    —             10     —         dBm

level, 0.1% BER                                length is 20 bytes.

Sensitivity, 0.1% BER1          SENS           Signal is reference signal3. Using     —             -94    —         dBm

                                               DC-DC converter.

                                               With non-ideal signals as speci-       —             -92    —         dBm

                                               fied in RF-PHY.TS.4.2.2, section

                                               4.6.1.

Signal to co-channel interfer-  C/ICC          Desired signal 3 dB above refer-       —             8.3    —          dB

er, 0.1% BER                                   ence sensitivity.

N+1 adjacent channel selec-     C/I1+          Interferer is reference signal at +1   —             -3     —          dB

tivity, 0.1% BER, with allowa-                 MHz offset. Desired frequency

ble exceptions. Desired is                     2402 MHz ≤ Fc ≤ 2480 MHz

reference signal at -67 dBm

N-1 adjacent channel selec-     C/I1-          Interferer is reference signal at -1   —             -0.5   —          dB

tivity, 0.1% BER, with allowa-                 MHz offset. Desired frequency

ble exceptions. Desired is                     2402 MHz ≤ Fc ≤ 2480 MHz

reference signal at -67 dBm

Alternate selectivity, 0.1%     C/I2           Interferer is reference signal at ± 2  —             -43    —          dB

BER, with allowable excep-                     MHz offset. Desired frequency

tions. Desired is reference                    2402 MHz ≤ Fc ≤ 2480 MHz

signal at -67 dBm

Alternate selectivity, 0.1%     C/I3           Interferer is reference signal at ± 3  —    -46.7           —          dB

BER, with allowable excep-                     MHz offset. Desired frequency

tions. Desired is reference                    2404 MHz ≤ Fc ≤ 2480 MHz

signal at -67 dBm

Selectivity to image frequen-   C/IIM          Interferer is reference signal at im-  —    -38.7           —          dB

cy, 0.1% BER. Desired is ref-                  age frequency with 1 MHz preci-

erence signal at -67 dBm                       sion

Selectivity to image frequen-   C/IIM+1        Interferer is reference signal at im-  —    -48.2           —          dB

cy ± 1 MHz, 0.1% BER. De-                      age frequency ± 1 MHz with 1

sired is reference signal at                   MHz precision

-67 dBm

Blocking, less than 0.1%        BLOCKOOB       Interferer frequency 30 MHz ≤ f ≤      -5            —      —         dBm

BER. Desired is -67dBm                         2000 MHz

BLE reference signal at                        Interferer frequency 2003 MHz ≤ f      -10           —      —         dBm

2426MHz. Interferer is CW in                   ≤ 2399 MHz4

OOB range2

                                               Interferer frequency 2484 MHz ≤ f      -10           —      —         dBm

                                               ≤ 2997 MHz

                                               Interferer frequency 3 GHz ≤ f ≤ 6     -10           —      —         dBm

                                               GHz

                                               Interferer frequency 6 GHz ≤ f ≤       -17           —      —         dBm

                                               12.75 GHz

Intermodulation performance     IM             Per Core_4.1, Vol 6, Part A, Sec-      —    -25.8           —         dBm

                                               tion 4.4 with n = 3

silabs.com | Building a more connected world.                                                                        Rev. 1.2  |     38
                                                                       EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                           Electrical Specifications

Parameter  Symbol                              Test Condition          Min                            Typ  Max               Unit

Note:

1. Receive sensitivity on Bluetooth Low Energy channel 26 is -86 dBm.

2. Interferer max power limited by equipment capabilities and path loss. Minimum specified at 25 °C.

3. Reference signal is defined 2GFSK at -67 dBm, Modulation index = 0.5, BT = 0.5, Bit rate = 1 Mbps, desired data = PRBS9;

interferer data = PRBS15; frequency accuracy better than 1 ppm.

4. Except -13 dBm at Desired Frequency - Crystal Frequency.

silabs.com | Building a more connected world.                                                                                Rev. 1.2  |  39
                                                                 EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                 Electrical Specifications

4.1.9.5  RF Transmitter Characteristics for 802.15.4 DSSS-OQPSK in the 2.4 GHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 2.45 GHz. Maximum duty cycle of

66%.

                    Table 4.16.  RF Transmitter Characteristics for 802.15.4 DSSS-OQPSK in the 2.4 GHz Band

Parameter                        Symbol        Test Condition                        Min  Typ                Max  Unit

Error vector magnitude (off-     EVM           Average across frequency. Signal      —    5.5                —    % rms

set EVM), per                                  is DSSS-OQPSK reference pack-

802.15.4-2011, not including                   et1

2415 MHz channel5

Power spectral density limit     PSDLIMIT      Relative, at carrier ± 3.5 MHz, out-  —    -26                —    dBc/

                                               put power at POUTMAX                                               100kHz

                                               Absolute, at carrier ± 3.5 MHz,       —    -36                —    dBm/

                                               output power at POUTMAX3                                           100kHz

                                               Per FCC part 15.247, output pow-      —    -4.2               —    dBm/

                                               er at POUTMAX                                                      3kHz

                                               ETSI                                  —    12                 —    dBm

Occupied channel bandwidth       OCPETSI328    99% BW at highest and lowest          —    2.25               —    MHz

per ETSI EN300.328                             channels in band

Spurious emissions of har-       SPURHRM_FCC_  Continuous transmission of modu-      —    -45.8              —    dBm

monics in restricted bands       R             lated carrier

per FCC Part 15.205/15.209,

Emissions taken at

POUTMAX, PAVDD connec-

ted to external 3.3 V supply,

Test Frequency is 2450 MHz

Spurious emissions of har-       SPURHRM_FCC_  Continuous transmission of modu-      —    -26                —    dBc

monics in non-restricted         NRR           lated carrier

bands per FCC Part

15.247/15.35, Emissions tak-

en at POUTMAX, PAVDD

connected to external 3.3 V

supply, Test Frequency is

2450 MHz

Spurious emissions out-of-       SPUROOB_FCC_  Restricted bands 30-88 MHz; con-      —    -52                —    dBm

band (above 2.483 GHz or         R             tinuous transmission of modulated

below 2.4 GHz) in restricted                   carrier

bands, per FCC part                            Restricted bands 88-216 MHz;          —    -62                —    dBm

15.205/15.209, Emissions                       continuous transmission of modu-

taken at POUTMAX, PAVDD                        lated carrier

connected to external 3.3 V

supply, Test Frequency =                       Restricted bands 216-960 MHz;         —    -57                —    dBm

2450 MHz                                       continuous transmission of modu-

                                               lated carrier

                                               Restricted bands >960 MHz; con-       —    -48                —    dBm

                                               tinuous transmission of modulated

                                               carrier4

silabs.com | Building a more connected world.                                                                     Rev. 1.2        |  40
                                                                  EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                       Electrical Specifications

Parameter                     Symbol           Test Condition                   Min               Typ           Max     Unit

Spurious emissions out-of-    SPUROOB_FCC_     Above 2.483 GHz or below 2.4     —                 -26           —       dBc

band in non-restricted bands  NR               GHz; continuous transmission of

per FCC Part 15.247, Emis-                     modulated carrier

sions taken at POUTMAX,

PAVDD connected to exter-

nal 3.3 V supply, Test Fre-

quency = 2450 MHz

Spurious emissions out-of-    SPURETSI328      [2400-BW to 2400], [2483.5 to    —                 -16           —       dBm

band; per ETSI 300.3282                        2483.5+BW];

                                               [2400-2BW to 2400-BW],           —                 -26           —       dBm

                                               [2483.5+BW to 2483.5+2BW]; per

                                               ETSI 300.328

Spurious emissions per ETSI   SPURETSI440      47-74 MHz,87.5-108 MHz,          —                 -60           —       dBm

EN300.4402                                     174-230 MHz, 470-862 MHz

                                               25-1000 MHz, excluding above     —                 -42           —       dBm

                                               frequencies

                                               1G-14G                           —                 -36           —       dBm

Note:

1. Reference packet is defined as 20 octet PSDU, modulated according to 802.15.4-2011 DSSS-OQPSK       in  the  2.4GHz  band, with

pseudo-random packet data content.

2. Specified at maximum power output level of 10 dBm.

3. For 2415 MHz, a maximum duty cycle of 50% is used to achieve this value.

4. For 2480 MHz, a maximum duty cycle of 20% is used to achieve this value.

5. Typical EVM for the 2415 MHz channel is 7.9%.

silabs.com | Building a more connected world.                                                                           Rev. 1.2  |  41
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                            Electrical Specifications

4.1.9.6  RF Receiver Characteristics for 802.15.4 DSSS-OQPSK in the 2.4 GHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 2.45 GHz.

                      Table 4.17.    RF Receiver Characteristics for 802.15.4 DSSS-OQPSK in the 2.4 GHz Band

Parameter                        Symbol        Test Condition                         Min  Typ                Max  Unit

Max usable receiver input        SAT           Signal is reference signal5. Packet    —    10                 —    dBm

level, 1% PER                                  length is 20 octets.

Sensitivity, 1% PER2             SENS          Signal is reference signal. Packet     —    -101               —    dBm

                                               length is 20 octets. Using DC-DC

                                               converter.

                                               Signal is reference signal. Packet     —    -101               —    dBm

                                               length is 20 octets. Without DC-

                                               DC converter.

Co-channel interferer rejec-     CCR           Desired signal 3 dB above sensi-       —    -2.6               —       dB

tion, 1% PER                                   tivity limit

High-side adjacent channel       ACRP1         Interferer is reference signal at +1   —    33.75              —       dB

rejection, 1% PER. Desired                     channel-spacing.

is reference signal at 3dB                     Interferer is filtered reference sig-  —    52.2               —       dB

above reference sensitivity                    nal3 at +1 channel-spacing.

level6

                                               Interferer is CW at +1 channel-        —    58.6               —       dB

                                               spacing4.

Low-side adjacent channel        ACRM1         Interferer is reference signal at -1   —    35                 —       dB

rejection, 1% PER. Desired                     channel-spacing.

is reference signal at 3dB                     Interferer is filtered reference sig-  —    54.7               —       dB

above reference sensitivity                    nal3 at -1 channel-spacing.

level6

                                               Interferer is CW at -1 channel-        —    60.1               —       dB

                                               spacing.

Alternate channel rejection,     ACR2          Interferer is reference signal at ± 2  —    45.9               —       dB

1% PER. Desired is refer-                      channel-spacing

ence signal at 3dB above                       Interferer is filtered reference sig-  —    56.8               —       dB

reference sensitivity level6                   nal3 at ± 2 channel-spacing

                                               Interferer is CW at ± 2 channel-       —    65.5               —       dB

                                               spacing

Image rejection , 1% PER,        IR            Interferer is CW in image band4        —    49.3               —       dB

Desired is reference signal at

3dB above reference sensi-

tivity level6

Blocking rejection of all other  BLOCK         Interferer frequency < Desired fre-    —    57.2               —       dB

channels. 1% PER, Desired                      quency - 3 channel-spacing

is reference signal at 3dB                     Interferer frequency > Desired fre-    —    57.9               —       dB

above reference sensitivity                    quency + 3 channel-spacing

level6. Interferer is reference

signal

Blocking rejection of 802.11g    BLOCK80211G   Desired is reference signal at 6dB     —    51.6               —       dB

signal centered at +12MHz                      above reference sensitivity level6

or -13MHz1

silabs.com | Building a more connected world.                                                                      Rev. 1.2  |        42
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                        Electrical Specifications

Parameter                    Symbol            Test Condition                Min  Typ                                    Max     Unit

Upper limit of input power   RSSIMAX                                         —    —                                      5       dBm

range over which RSSI reso-

lution is maintained

Lower limit of input power   RSSIMIN                                         -98  —                                      —       dBm

range over which RSSI reso-

lution is maintained

RSSI resolution              RSSIRES           over RSSIMIN to RSSIMAX       —    0.25                                   —       dB

RSSI accuracy in the linear  RSSILIN                                         —    +/-1                                   —       dB

region as defined by

802.15.4-2003

Note:

1. This is an IEEE 802.11b/g ERP-PBCC 22 MBit/s signal as defined by the IEEE 802.11 specification and IEEE 802.11g adden-

dum.

2. Receive sensitivity on 802.15.4 channel 14 is -98 dBm

3. Filter is characterized as a symmetric bandpass centered on the adjacent channel having a 3dB bandwidth of 4.6 MHz and stop-

band rejection better than 26 dB beyond 3.15 MHz from the adjacent carrier.

4. Due to low-IF frequency, there is some overlap of adjacent channel and image channel bands. Adjacent channel CW blocker

tests place the Interferer center frequency at the Desired frequency ± 5 MHz on the channel raster, whereas the image rejection

test places the CW interferer near the image frequency of the Desired signal carrier, regardless of the channel raster.

5. Reference signal is defined as O-QPSK DSSS per 802.15.4, Frequency range = 2400-2483.5 MHz, Symbol rate = 62.5 ksym-

bols/s.

6. Reference sensitivity level is -85 dBm.

silabs.com | Building a more connected world.                                                                                 Rev. 1.2  |  43
                                                EFR32BG1  Blue  Gecko  Bluetooth®  Low  Energy SoC Family Data Sheet

                                                                                        Electrical Specifications

4.1.10  Sub-GHz RF Transceiver Characteristics

silabs.com | Building a more connected world.                                           Rev. 1.2  |  44
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                               Electrical Specifications

4.1.10.1  Sub-GHz RF Transmitter characteristics for 915 MHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 915 MHz.

                              Table 4.18.      Sub-GHz RF Transmitter characteristics for 915 MHz Band

Parameter                     Symbol           Test Condition                     Min                   Typ    Max   Unit

RF tuning frequency range     FRANGE                                              902                   —      930   MHz

Maximum TX Power1             POUTMAX          PAVDD connected directly to ex-    17.7                  20.3   24.5  dBm

                                               ternal 3.3V supply, 20 dBm output

                                               power setting

                                               PAVDD connected to DC-DC out-      10.4                  13.8   17.6  dBm

                                               put, 14 dBm output power setting

Minimum active TX Power       POUTMIN                                             —                     -45.5  —     dBm

Output power step size        POUTSTEP         output power > 0 dBm               —                     0.5    —      dB

Output power variation vs     POUTVAR_V        1.8 V < VVREGVDD < 3.3 V,          —                     4.8    —      dB

supply at POUTMAX                              PAVDD connected to external

                                               supply, T = 25 °C

                                               1.8 V < VVREGVDD < 3.3 V,          —                     1.9    —      dB

                                               PAVDD connected to DC-DC out-

                                               put, T = 25 °C

Output power variation vs     POUTVAR_T        -40 to +85 °C with PAVDD con-      —                     0.6    1.3    dB

temperature, peak to peak                      nected to external supply

                                               -40 to +125 °C with PAVDD con-     —                     0.8    1.6    dB

                                               nected to external supply

                                               -40 to +85 °C with PAVDD con-      —                     0.7    1.4    dB

                                               nected to DC-DC output

                                               -40 to +125 °C with PAVDD con-     —                     1.0    1.9    dB

                                               nected to DC-DC output

Output power variation vs RF  POUTVAR_F        PAVDD connected to external        —                     0.2    0.6    dB

frequency                                      supply, T = 25 °C

                                               PAVDD connected to DC-DC out-      —                     0.3    0.6    dB

                                               put, T = 25 °C

Spurious emissions of har-    SPURHARM_FCC     In restricted bands, per FCC Part  —                     -64.6  -47   dBm

monics at 20 dBm output       _20              15.205 / 15.209

power, Conducted measure-                      In non-restricted bands, per FCC   —                     -64.2  -42   dBc

ment, 20dBm match, PAVDD                       Part 15.231

= 3.3V, Test Frequency =

915 MHz

silabs.com | Building a more connected world.                                                                        Rev. 1.2  |      45
                                                                EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                  Electrical Specifications

Parameter                        Symbol        Test Condition                     Min                    Typ      Max              Unit

Spurious emissions out-of-       SPUROOB_FCC_  In non-restricted bands, per FCC   —                      -76.2    -66              dBc

band at 20 dBm output pow-       20            Part 15.231

er, Conducted measurement,                     In restricted bands (30-88 MHz),   —                      -68.8    -52              dBm

20dBm match, PAVDD =                           per FCC Part 15.205 / 15.209

3.3V, Test Frequency = 915

MHz                                            In restricted bands (88-216 MHz),  —                      -67.7    -62              dBm

                                               per FCC Part 15.205 / 15.209

                                               In restricted bands (216-960       —                      -69.1    -58              dBm

                                               MHz), per FCC Part 15.205 /

                                               15.209

                                               In restricted bands (>960 MHz),    —                      -54.6    -42.4            dBm

                                               per FCC Part 15.205 / 15.209

Spurious emissions of har-       SPURHARM_FCC  In restricted bands, per FCC Part  —                      -75.2    -60              dBm

monics at 14 dBm output          _14           15.205 / 15.209

power, Conducted measure-                      In non-restricted bands, per FCC   —                      -69      -49              dBc

ment, 14dBm match, PAVDD                       Part 15.231

connected to DC-DC output,

Test Frequency = 915 MHz

Spurious emissions out-of-       SPUROOB_FCC_  In non-restricted bands, per FCC   —                      -87.5    -66              dBc

band at 14 dBm output pow-       14            Part 15.231

er, Conducted measurement,                     In restricted bands (30-88 MHz),   —                      -74.2    -52              dBm

14dBm match, PAVDD con-                        per FCC Part 15.205 / 15.209

nected to DC-DC output,

Test Frequency = 915 MHz                       In restricted bands (88-216 MHz),  —                      -73.1    -67              dBm

                                               per FCC Part 15.205 / 15.209

                                               In restricted bands (216-960       —                      -74.3    -58              dBm

                                               MHz), per FCC Part 15.205 /

                                               15.209

                                               In restricted bands (>960 MHz),    —                      -60.2    -49              dBm

                                               per FCC Part 15.205 / 15.209

Note:

1. Supported transmit power      levels are determined by the ordering part number (OPN). Transmit power ratings  for all devices  cov-

     ered in this datasheet can  be found in the Max TX Power column of the Ordering Information Table.

silabs.com | Building a more connected world.                                                                            Rev. 1.2  |     46
                                                                EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                             Electrical Specifications

4.1.10.2  Sub-GHz RF Receiver Characteristics for 915 MHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 915 MHz.

                              Table 4.19.      Sub-GHz RF Receiver Characteristics for 915 MHz Band

Parameter                     Symbol           Test Condition                   Min                  Typ     Max     Unit

Tuning frequency range        FRANGE                                            902                  —       930     MHz

Max usable input level, 0.1%  SAT500K          Desired is reference 500 kbps    —                    —       10      dBm

BER                                            GFSK signal4

Sensitivity                   SENS             Desired is reference 4.8 kbps    —                    -104.7  -100.7  dBm

                                               OOK signal3, 20% PER, T ≤ 85 °C

                                               Desired is reference 4.8 kbps    —                    —       -99.5   dBm

                                               OOK signal3, 20% PER, T > 85

                                               °C

                                               Desired is reference 600 bps     —                    -126.4  —       dBm

                                               GFSK signal6, 0.1% BER

                                               Desired is reference 50 kbps     —                    -107.5  -104.2  dBm

                                               GFSK signal5, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 50 kbps     —                    —       -103    dBm

                                               GFSK signal5, 0.1% BER, T > 85

                                               °C

                                               Desired is reference 100 kbps    —                    -105.1  -101.5  dBm

                                               GFSK signal1, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 100 kbps    —                    —       -101.3  dBm

                                               GFSK signal1, 0.1% BER, T > 85

                                               °C

                                               Desired is reference 500 kbps    —                    -97.7   -93.2   dBm

                                               GFSK signal4, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 500 kbps    —                    —       -93     dBm

                                               GFSK signal4, 0.1% BER, T > 85

                                               °C

                                               Desired is reference 400 kbps    —                    -90.9   -87.5   dBm

                                               GFSK signal2, 1% PER, T ≤ 85 °C

                                               Desired is reference 400 kbps    —                    —       -86.9   dBm

                                               GFSK signal2, 1% PER, T > 85 °C

Level above which             RFSENSETRIG      CW at 915 MHz                    —                    -25.8   —       dBm

RFSENSE will trigger7

Level below which             RFSENSETHRES     CW at 915 MHz                    —                    -50     —       dBm

RFSENSE will not trigger7

silabs.com | Building a more connected world.                                                                        Rev. 1.2  |  47
                                                               EFR32BG1 Blue         Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                 Electrical Specifications

Parameter                       Symbol         Test Condition                        Min  Typ    Max  Unit

Adjacent channel selectivity,   C/I1           Desired is 4.8 kbps OOK signal3       —    43.7   —    dB

Interferer is CW at ± 1 ×                      at 3dB above sensitivity level,

channel-spacing                                20% PER

                                               Desired is 600 bps GFSK signal6       —    65.76  —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 50 kbps GFSK signal5       —    48.24  —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 100 kbps GFSK signal1      —    51.1   —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 500 kbps GFSK signal4      —    47     —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 400 kbps 4GFSK sig-        —    35.9   —    dB

                                               nal2 at 3dB above sensitivity level,

                                               0.1% BER

Alternate channel selectivity,  C/I2           Desired is 4.8 kbps OOK signal3       —    57.2   —    dB

Interferer is CW at ± 2 ×                      at 3dB above sensitivity level,

channel-spacing                                20% PER

                                               Desired is 600 bps GFSK signal6       —    71.76  —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 50 kbps GFSK signal5       —    53.6   —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 100 kbps GFSK signal1      —    56.9   —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 500 kbps GFSK signal4      —    53.6   —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 400 kbps 4GFSK sig-        —    44     —    dB

                                               nal2 at 3dB above sensitivity level,

                                               0.1% BER

silabs.com | Building a more connected world.                                                         Rev. 1.2  |                       48
                                                               EFR32BG1 Blue         Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                 Electrical Specifications

Parameter                       Symbol         Test Condition                        Min  Typ    Max    Unit

Image rejection, Interferer is  C/IIMAGE       Desired is 4.8 kbps OOK signal3       —    41.2   —      dB

CW at image frequency                          at 3dB above sensitivity level,

                                               20% PER

                                               Desired is 50 kbps GFSK signal5       —    52.4   —      dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 100 kbps GFSK signal1      —    50.35  —      dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 500 kbps GFSK signal4      —    46.2   —      dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 400 kbps 4GFSK sig-        —    35.9   —      dB

                                               nal2 at 3dB above sensitivity level,

                                               0.1% BER

Blocking selectivity, 0.1%      C/IBLOCKER     Interferer CW at Desired ± 1 MHz      —    58.7   —      dB

BER. Desired is 100 kbps                       Interferer CW at Desired ± 2 MHz      —    60.9   —      dB

GFSK signal at 3dB above

sensitivity level                              Interferer CW at Desired ± 10         —    76.4   —      dB

                                               MHz

Intermod selectivity, 0.1%      C/IIM          Desired is 100 kbps GFSK signal1      —    46.1   —      dB

BER. CW interferers at 400                     at 3dB above sensitivity level

kHz and 800 kHz offsets

Upper limit of input power      RSSIMAX                                              —    —      5      dBm

range over which RSSI reso-

lution is maintained

Lower limit of input power      RSSIMIN                                              -98  —      —      dBm

range over which RSSI reso-

lution is maintained

RSSI resolution                 RSSIRES        Over RSSIMIN to RSSIMAX range         —    0.25   —      dBm

Max spurious emissions dur-     SPURRX_FCC     216-960 MHz                           —    -77.7  -49.2  dBm

ing active receive mode, per                   Above 960 MHz                         —    -62.7  -51.7  dBm

FCC Part 15.109(a)

Max spurious emissions dur-     SPURRX_ARIB    Below 710 MHz, RBW=100kHz             —    -77.7  -60    dBm

ing active receive mode,per                    710-900 MHz, RBW=1MHz                 —    -75.8  -61    dBm

ARIB STD-T108 Section 3.3

                                               900-915 MHz, RBW=100kHz               —    -85.4  -61    dBm

                                               915-930 MHz, RBW=100kHz               —    -85.6  -55    dBm

                                               930-1000 MHz, RBW=100kHz              —    -85.1  -60    dBm

                                               Above 1000 MHz, RBW=1MHz              —    -57.9  -47    dBm

silabs.com | Building a more connected world.                                                           Rev. 1.2  |                     49
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                          Electrical Specifications

Parameter           Symbol                     Test Condition  Min  Typ                                           Max            Unit

Note:

1. Definition of reference signal is 100 kbps 2GFSK, BT=0.5, Δf = 50 kHz, RX channel BW = 210.4 kHz, channel spacing = 400 kHz.

2. Definition of reference signal is 400 kbps 4GFSK, BT=0.5, inner deviation = 33.3 kHz, RX channel BW = 336.64 kHz, channel

spacing = 600 kHz.

3. Definition of reference signal is 4.8 kbps OOK, RX channel BW = 315.6 kHz, channel spacing = 500 kHz.

4. Definition of reference signal is 500 kbps 2GFSK, BT=0.5, Δf = 175 kHz, RX channel BW = 2524.8 kHz, channel spacing = 1

MHz.

5. Definition of reference signal is 50 kbps 2GFSK, BT=0.5, Δf = 25 kHz, RX channel BW = 120.229 kHz, channel spacing = 200

kHz.

6. Definition of reference signal is 600 bps 2GFSK, BT=0.5, Δf = 0.3 kHz, RX channel BW = 1262 Hz, channel spacing = 300 kHz.

7. RFSENSE performance is only valid from 0 to 85 °C. RFSENSE should be disabled outside this temperature range.

silabs.com | Building a more connected world.                                                                          Rev. 1.2  |     50
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                               Electrical Specifications

4.1.10.3  Sub-GHz RF Transmitter characteristics for 868 MHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 868 MHz.

                              Table 4.20.      Sub-GHz RF Transmitter characteristics for 868 MHz Band

Parameter                     Symbol           Test Condition                     Min                   Typ    Max   Unit

RF tuning frequency range     FRANGE                                              863                   —      876   MHz

Maximum TX Power1             POUTMAX          PAVDD connected directly to ex-    16.6                  19.6   23    dBm

                                               ternal 3.3V supply, 20 dBm output

                                               power setting, T ≤ 85 °C

                                               PAVDD connected directly to ex-    —                     —      23.7  dBm

                                               ternal 3.3V supply, 20 dBm output

                                               power setting, T > 85 °C

                                               PAVDD connected to DC-DC out-      10                    14.7   17.5  dBm

                                               put, 14 dBm output power setting

Minimum active TX Power       POUTMIN                                             —                     -43.5  —     dBm

Output power step size        POUTSTEP         output power > 0 dBm               —                     0.5    —      dB

Output power variation vs     POUTVAR_V        1.8 V < VVREGVDD < 3.3 V,          —                     5      —      dB

supply at POUTMAX                              PAVDD connected to external

                                               supply, T = 25 °C

                                               1.8 V < VVREGVDD < 3.3 V,          —                     2      —      dB

                                               PAVDD connected to DC-DC out-

                                               put, T = 25 °C

Output power variation vs     POUTVAR_T        -40 to +85 °C with PAVDD con-      —                     0.6    0.9    dB

temperature, peak to peak                      nected to external supply

                                               -40 to +125 °C with PAVDD con-     —                     0.8    1.3    dB

                                               nected to external supply

                                               -40 to +85 °C with PAVDD con-      —                     0.5    1.2    dB

                                               nected to DC-DC output

                                               -40 to +125 °C with PAVDD con-     —                     0.7    1.5    dB

                                               nected to DC-DC output

Output power variation vs RF  POUTVAR_F        PAVDD connected to external        —                     0.2    0.6    dB

frequency                                      supply, T = 25 °C

                                               PAVDD connected to DC-DC out-      —                     0.2    0.8    dB

                                               put, T = 25 °C

Spurious emissions of har-    SPURHARM_ETSI    Per ETSI EN 300-220, Section       —                     -44    -30   dBm

monics, Conducted meas-                        7.8.2.1

urement, PAVDD connected

to DC-DC output, Test Fre-

quency = 868 MHz

silabs.com | Building a more connected world.                                                                        Rev. 1.2  |      51
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                              Electrical Specifications

Parameter                    Symbol            Test Condition                      Min               Typ      Max              Unit

Spurious emissions out-of-   SPUROOB_ETSI      Per ETSI EN 300-220, Section        —                 -61.7    -55.7            dBm

band, Conducted measure-                       7.8.2.1 (47-74 MHz, 87.5-118

ment, PAVDD connected to                       MHz, 174-230 MHz, and 470-862

DC-DC output, Test Fre-                        MHz)

quency = 868 MHz                               Per ETSI EN 300-220, Section        —                 -64.2    -43.5            dBm

                                               7.8.2.1 (other frequencies below 1

                                               GHz)

                                               Per ETSI EN 300-220, Section        —                 -59.9    -30              dBm

                                               7.8.2.1 (frequencies above 1

                                               GHz)

Note:

1. Supported transmit power  levels are determined by the ordering part number (OPN). Transmit power ratings  for all devices  cov-

ered in this datasheet can   be found in the Max TX Power column of the Ordering Information Table.

silabs.com | Building a more connected world.                                                                        Rev. 1.2  |     52
                                                                EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                             Electrical Specifications

4.1.10.4  Sub-GHz RF Receiver Characteristics for 868 MHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 868 MHz.

                                Table 4.21.    Sub-GHz RF Receiver Characteristics for 868 MHz Band

Parameter                       Symbol         Test Condition                    Min                 Typ     Max     Unit

Tuning frequency range          FRANGE                                           863                 —       876     MHz

Max usable input level, 0.1%    SAT2k4         Desired is reference 2.4 kbps     —                   —       10      dBm

BER                                            GFSK signal1

Max usable input level, 0.1%    SAT38k4        Desired is reference 38.4 kbps    —                   —       10      dBm

BER                                            GFSK signal2

Sensitivity                     SENS           Desired is reference 2.4 kbps     —                   -121.4  -116.5  dBm

                                               GFSK signal1, 0.1% BER

                                               Desired is reference 38.4 kbps    —                   -109.2  -105.4  dBm

                                               GFSK signal2, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 38.4 kbps    —                   —       -105.2  dBm

                                               GFSK signal2, 0.1% BER, T > 85

                                               °C

                                               Desired is reference 500 kbps     —                   -95.1   —       dBm

                                               GFSK signal3, 0.1% BER

Level above which               RFSENSETRIG    CW at 868 MHz                     —                   -25.8   —       dBm

RFSENSE will trigger4

Level below which               RFSENSETHRES   CW at 868 MHz                     —                   -50     —       dBm

RFSENSE will not trigger4

Adjacent channel selectivity,   C/I1           Desired is 2.4 kbps GFSK signal1  48.5                57.7    —        dB

Interferer is CW at ± 1 ×                      at 3dB above sensitivity level,

channel-spacing                                0.1% BER

                                               Desired is 38.4kbps GFSK signal2  36.4                44.9    —        dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

Alternate channel selectivity,  C/I2           Desired is 2.4kbps GFSK signal1   —                   59.1    —        dB

Interferer is CW at ± 2 ×                      at 3dB above sensitivity level,

channel-spacing                                0.1% BER

                                               Desired is 38.4kbps GFSK signal2  —                   47.7    —        dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

Image rejection, Interferer is  C/IIMAGE       Desired is 2.4kbps GFSK signal1   —                   47.5    —        dB

CW at image frequency                          at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 38.4kbps GFSK signal2  —                   47.2    —        dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

Blocking selectivity, 0.1%      C/IBLOCKER     Interferer CW at Desired ± 1 MHz  —                   71.9    —        dB

BER. Desired is 2.4 kbps                       Interferer CW at Desired ± 2 MHz  —                   77.9    —        dB

GFSK signal1 at 3 dB above

sensitivity level                              Interferer CW at Desired ± 10     —                   90.9    —        dB

                                               MHz

silabs.com | Building a more connected world.                                                                        Rev. 1.2  |  53
                                                                EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                              Electrical Specifications

Parameter                    Symbol            Test Condition                 Min                      Typ        Max      Unit

Upper limit of input power   RSSIMAX                                          —                        —                5  dBm

range over which RSSI reso-

lution is maintained

Lower limit of input power   RSSIMIN                                          -98                      —          —        dBm

range over which RSSI reso-

lution is maintained

RSSI resolution              RSSIRES           Over RSSIMIN to RSSIMAX range  —                        0.25       —        dBm

Max spurious emissions dur-  SPURRX            30 MHz to 1 GHz                —                        -77.1      -69      dBm

ing active receive mode                        1 GHz to 12 GHz                —                        -59.9      -50      dBm

Note:

1. Definition of reference signal is 2.4 kbps 2GFSK, BT=0.5, Δf = 1.2 kHz, RX channel BW = 5.05 kHz, channel spacing =     12.5 kHz.

2. Definition of reference signal is 38.4 kbps 2GFSK, BT=0.5, Δf = 20 kHz, RX channel BW = 84.16 kHz, channel spacing      = 100

kHz.

3. Definition of reference signal is 500 kbps 2GFSK, BT=0.5, Δf = 125 kHz, RX channel BW = 841.6 kHz.

4. RFSENSE performance is only valid from 0 to 85 °C. RFSENSE should be disabled outside this temperature range.

silabs.com | Building a more connected world.                                                                              Rev. 1.2  |  54
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                  Electrical Specifications

4.1.10.5  Sub-GHz RF Transmitter characteristics for 490 MHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 490 MHz.

                                 Table 4.22.   Sub-GHz RF Transmitter characteristics for 490 MHz Band

Parameter                        Symbol        Test Condition                      Min                   Typ      Max              Unit

RF tuning frequency range        FRANGE                                            470                   —        510              MHz

Maximum TX Power1                POUTMAX       PAVDD connected directly to ex-     18.5                  21.1     23               dBm

                                               ternal 3.3V supply

Minimum active TX Power          POUTMIN                                                                 -44.9    —                dBm

Output power step size           POUTSTEP      output power > 0 dBm                —                     0.5      —                dB

Output power variation vs        POUTVAR_V     at 20 dBm;1.8 V < VVREGVDD <        —                     4.3      —                dB

supply, peak to peak                           3.3 V, PAVDD connected directly

                                               to external supply, T = 25 °C

Output power variation vs        POUTVAR_T     -40 to +85 °C at 20 dBm             —                     0.2      0.9              dB

temperature, peak to peak                      -40 to +125 °C at 20 dBm            —                     0.3      1.3              dB

Output power variation vs RF     POUTVAR_F     T = 25 °C                           —                     0.2      0.4              dB

frequency

Harmonic emissions, 20           SPURHARM_CN   Per China SRW Requirement,          —                     -41.3    -34.9            dBm

dBm output power setting,                      Section 2.1, frequencies below

490 MHz                                        1GHz

                                               Per China SRW Requirement,          —                     -47.2    -36              dBm

                                               Section 2.1, frequencies above

                                               1GHz

Spurious emissions, 20 dBm       SPUROOB_CN    Per China SRW Requirement,          —                     -57.5    —                dBm

output power setting, 490                      Section 3 (48.5-72.5MHz,

MHz                                            76-108MHz, 167-223MHz,

                                               470-556MHz, and 606-798MHz)

                                               Per China SRW Requirement,          —                     -58.5    —                dBm

                                               Section 2.1 (other frequencies be-

                                               low 1GHz)

                                               Per China SRW Requirement,          —                     -47.9    —                dBm

                                               Section 2.1 (frequencies above

                                               1GHz)

Note:

1. Supported transmit power      levels are determined by the ordering part number (OPN). Transmit power ratings  for all devices  cov-

     ered in this datasheet can  be found in the Max TX Power column of the Ordering Information Table.

silabs.com | Building a more connected world.                                                                            Rev. 1.2      |  55
                                                                EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                             Electrical Specifications

4.1.10.6  Sub-GHz RF Receiver Characteristics for 490 MHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 490 MHz.

                                Table 4.23.    Sub-GHz RF Receiver Characteristics for 490 MHz Band

Parameter                       Symbol         Test Condition                    Min                 Typ     Max     Unit

Tuning frequency range          FRANGE                                           470                 —       510     dBm

Max usable input level, 0.1%    SAT2k4         Desired is reference 2.4 kbps     —                   —       10      dBm

BER                                            GFSK signal3

Max usable input level, 0.1%    SAT38k4        Desired is reference 38.4 kbps    —                   —       10      dBm

BER                                            GFSK signal4

Sensitivity                     SENS           Desired is reference 2.4 kbps     —                   -122.2  —       dBm

                                               GFSK signal3, 0.1% BER

                                               Desired is reference 38.4 kbps    —                   -111.7  -108.9  dBm

                                               GFSK signal4, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 38.4 kbps    —                   —       -107.9  dBm

                                               GFSK signal4, 0.1% BER, T > 85

                                               °C

                                               Desired is reference 10 kbps      —                   -117.5  -114.8  dBm

                                               GFSK signal2, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 10 kbps      —                   —       -113.9  dBm

                                               GFSK signal2, 0.1% BER, T > 85

                                               °C

                                               Desired is reference 100 kbps     —                   -107.6  -104.7  dBm

                                               GFSK signal1, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 100 kbps     —                   —       -104    dBm

                                               GFSK signal1, 0.1% BER, T > 85

                                               °C

Level above which               RFSENSETRIG    Desired is reference 100 kbps     —                   -25.8   —       dBm

RFSENSE will trigger5                          GFSK signal1, 0.1% BER

Level below which               RFSENSETHRES   CW at 490 MHz                     —                   -50     —       dBm

RFSENSE will not trigger5

Adjacent channel selectivity,   C/I1           Desired is 2.4 kbps GFSK signal3  48                  58.4    —        dB

Interferer is CW at ± 1 ×                      at 3dB above sensitivity level,

channel-spacing                                0.1% BER

                                               Desired is 38.4kbps GFSK signal4  38.3                47.5    —        dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

Alternate channel selectivity,  C/I2           Desired is 2.4kbps GFSK signal3   —                   60.8    —        dB

Interferer is CW at ± 2 ×                      at 3dB above sensitivity level,

channel-spacing                                0.1% BER

                                               Desired is 38.4kbps GFSK signal4  —                   51.7    —        dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

silabs.com | Building a more connected world.                                                                        Rev. 1.2  |  56
                                                                EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                             Electrical Specifications

Parameter                       Symbol         Test Condition                    Min                  Typ         Max      Unit

Image rejection, Interferer is  C/IIMAGE       Desired is 2.4kbps GFSK signal3   —                    60.9        —        dB

CW at image frequency                          at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 38.4kbps GFSK signal4  —                    53          —        dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

Blocking selectivity, 0.1%      C/IBLOCKER     Interferer CW at Desired ± 1 MHz  —                    71.9        —        dB

BER. Desired is 2.4 kbps                       Interferer CW at Desired ± 2 MHz  —                    74.1        —        dB

GFSK signal3 at 3 dB above

sensitivity level                              Interferer CW at Desired ± 10     —                    87.9        —        dB

                                               MHz

Upper limit of input power      RSSIMAX                                          —                    —                 5  dBm

range over which RSSI reso-

lution is maintained

Lower limit of input power      RSSIMIN                                          -98                  —           —        dBm

range over which RSSI reso-

lution is maintained

RSSI resolution                 RSSIRES        Over RSSIMIN to RSSIMAX range     —                    0.25        —        dBm

Max spurious emissions dur-     SPURRX         30 MHz to 1 GHz                   —                    -84.7       -54      dBm

ing active receive mode                        1 GHz to 12 GHz                   —                    -66.8       -54      dBm

Note:

1. Definition of reference signal is 100 kbps 2GFSK, BT=0.5, Δf = 50 kHz, RX channel BW = 210.4 kHz.

2. Definition of reference signal is 10 kbps 2GFSK, BT=0.5, Δf = 5 kHz, RX channel BW = 21.04 kHz.

3. Definition of reference signal is 2.4 kbps 2GFSK, BT=0.5, Δf = 1.2 kHz, RX channel BW = 5.05 kHz, channel spacing =     12.5 kHz.

4. Definition of reference signal is 38.4 kbps 2GFSK, BT=0.5, Δf = 20 kHz, RX channel BW = 84.16 kHz, channel spacing      = 100

kHz.

5. RFSENSE performance is only valid from 0 to 85 °C. RFSENSE should be disabled outside this temperature range.

silabs.com | Building a more connected world.                                                                              Rev. 1.2  |  57
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                               Electrical Specifications

4.1.10.7  Sub-GHz RF Transmitter characteristics for 433 MHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 433 MHz.

                              Table 4.24.      Sub-GHz RF Transmitter characteristics for 433 MHz Band

Parameter                     Symbol           Test Condition                     Min                   Typ    Max    Unit

RF tuning frequency range     FRANGE                                              426                   —      445    MHz

Maximum TX Power1             POUTMAX          PAVDD connected to DCDC out-       11                    14.3   18     dBm

                                               put, 14dBm output power

                                               PAVDD connected to DCDC out-       7                     10.7   14     dBm

                                               put, 10dBm output power

Minimum active TX Power       POUTMIN                                             —                     -42    —      dBm

Output power step size        POUTSTEP         output power > 0 dBm               —                     0.5    —      dB

Output power variation vs     POUTVAR_V        At 10 dBm;1.8 V < VVREGVDD <       —                     1.7    —      dB

supply, peak to peak, Pout =                   3.3 V, PAVDD = DC-DC output, T

10dBm                                          = 25 °C

Output power variation vs     POUTVAR_T        -40 to +85C at 10dBm               —                     0.5    1.2    dB

temperature, peak to peak,                     -40 to +125C at 10dBm              —                     0.7    1.7    dB

Pout= 10dBm

Output power variation vs RF  POUTVAR_F        T = 25 °C                          —                     0.2    0.6    dB

frequency, Pout = 10dBm

Spurious emissions of har-    SPURHARM_FCC     In restricted bands, per FCC Part  —                     -61.2  -47    dBm

monics FCC, Conducted                          15.205 / 15.209

measurement, 14dBm                             In non-restricted bands, per FCC   —                     -68.5  -26    dBc

match, PAVDD connected to                      Part 15.231

DCDC output, Test Frequen-

cy = 434 MHz

Spurious emissions out-of-    SPUROOB_FCC      In non-restricted bands, per FCC   —                     -86.2  -26    dBc

band FCC, Conducted                            Part 15.231

measurement, 14dBm                             In restricted bands (30-88 MHz),   —                     -71.9  -52    dBm

match, PAVDD connected to                      per FCC Part 15.205 / 15.209

DCDC output, Test Frequen-

cy = 434 MHz                                   In restricted bands (88-216 MHz),  —                     -70.2  -62    dBm

                                               per FCC Part 15.205 / 15.209

                                               In restricted bands (216-960       —                     -60.5  -54.5  dBm

                                               MHz), per FCC Part 15.205 /

                                               15.209

                                               In restricted bands (>960 MHz),    —                     -57.7  -46    dBm

                                               per FCC Part 15.205 / 15.209

Spurious emissions of har-    SPURHARM_ETSI    Per ETSI EN 300-220, Section       —                     -57.3  -36    dBm

monics ETSI, Conducted                         7.8.2.1 (frequencies below 1Ghz)

measurement, 14dBm                             Per ETSI EN 300-220, Section       —                     -84.5  -36    dBm

match, PAVDD connected to                      7.8.2.1 (frequencies above 1Ghz)

DCDC output, Test Frequen-

cy = 434 MHz

silabs.com | Building a more connected world.                                                                         Rev. 1.2  |     58
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                              Electrical Specifications

Parameter                    Symbol            Test Condition                      Min               Typ      Max              Unit

Spurious emissions out-of-   SPUROOB_ETSI      Per ETSI EN 300-220, Section        —                 -65.1    -60              dBm

band ETSI, Conducted                           7.8.2.1 (47-74 MHz, 87.5-118

measurement, 14dBm                             MHz, 174-230 MHz, and 470-862

match, PAVDD connected to                      MHz)

DCDC output, Test Frequen-                     Per ETSI EN 300-220, Section        —                 -63.9    -42              dBm

cy = 434 MHz                                   7.8.2.1 (other frequencies below 1

                                               GHz)

                                               Per ETSI EN 300-220, Section        —                 -56.8    -36              dBm

                                               7.8.2.1 (frequencies above 1

                                               GHz)

Note:

1. Supported transmit power  levels are determined by the ordering part number (OPN). Transmit power ratings  for all devices  cov-

ered in this datasheet can   be found in the Max TX Power column of the Ordering Information Table.

silabs.com | Building a more connected world.                                                                      Rev. 1.2    |     59
                                                                EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                             Electrical Specifications

4.1.10.8  Sub-GHz RF Receiver Characteristics for 433 MHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 433 MHz.

                              Table 4.25.      Sub-GHz RF Receiver Characteristics for 433 MHz Band

Parameter                     Symbol           Test Condition                   Min                  Typ     Max     Unit

Tuning frequency range        FRANGE                                            426                  —       445     MHz

Max usable input level, 0.1%  SAT2k4           Desired is reference 2.4 kbps    —                    —       10      dBm

BER                                            GFSK signal2

Max usable input level, 0.1%  SAT50k           Desired is reference 50 kbps     —                    —       10      dBm

BER                                            GFSK signal4

Sensitivity                   SENS             Desired is reference 4.8 kbps    —                    -107    —       dBm

                                               OOK signal3, 20% PER

                                               Desired is reference 100 kbps    —                    -107.5  -105    dBm

                                               GFSK signal1, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 100 kbps    —                    —       -104    dBm

                                               GFSK signal1, 0.1% BER, T > 85

                                               °C

                                               Desired is reference 50 kbps     —                    -110    -107.2  dBm

                                               GFSK signal4, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 50 kbps     —                    —       -106.6  dBm

                                               GFSK signal4, 0.1% BER, T > 85

                                               °C

                                               Desired is reference 2.4 kbps    —                    -122.3  —       dBm

                                               GFSK signal2, 0.1% BER

                                               Desired is reference 9.6 kbps    —                    -109.4  -106.2  dBm

                                               GFSK signal5, 1% PER, T ≤ 85 °C

                                               Desired is reference 9.6 kbps    —                    —       -105.7  dBm

                                               GFSK signal5, 1% PER, T > 85 °C

Level above which             RFSENSETRIG      CW at 433 MHz                    —                    -25.8   —       dBm

RFSENSE will trigger6

Level below which             RFSENSETHRES     CW at 433 MHz                    —                    -50     —       dBm

RFSENSE will not trigger6

silabs.com | Building a more connected world.                                                                        Rev. 1.2  |  60
                                                               EFR32BG1 Blue         Gecko Bluetooth®  Low   Energy SoC Family Data Sheet

                                                                                                             Electrical Specifications

Parameter                       Symbol         Test Condition                        Min               Typ   Max  Unit

Adjacent channel selectivity,   C/I1           Desired is 4.8 kbps OOK signal3       —                 46    —    dB

Interferer is CW at ± 1 ×                      at 3dB above sensitivity level,

channel-spacing                                20% PER

                                               Desired is 100 kbps GFSK signal1      24.8              33.4  —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 2.4 kbps GFSK signal2      47                59.1  —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 50 kbps GFSK signal4       45.6              50.7  —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 9.6 kbps 4GFSK sig-        —                 31.2  —    dB

                                               nal5 at 3dB above sensitivity level,

                                               1% PER

Alternate channel selectivity,  C/I2           Desired is 4.8 kbps OOK signal3       —                 56.8  —    dB

Interferer is CW at ± 2 ×                      at 3dB above sensitivity level,

channel-spacing                                20% PER

                                               Desired is 100 kbps GFSK signal1      —                 56.2  —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 2.4 kbps GFSK signal2      —                 62.2  —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 50 kbps GFSK signal4       —                 57.4  —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 9.6 kbps 4GFSK sig-        —                 47.8  —    dB

                                               nal5 at 3dB above sensitivity level,

                                               1% PER

Image rejection, Interferer is  C/IIMAGE       Desired is 4.8 kbps OOK signal3       —                 42.2  —    dB

CW at image frequency                          at 3dB above sensitivity level,

                                               20% PER

                                               Desired is 100 kbps GFSK signal1      —                 50    —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 2.4 kbps GFSK signal2      —                 52.3  —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 50 kbps GFSK signal4       —                 53    —    dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 9.6 kbps 4GFSK sig-        —                 45    —    dB

                                               nal5 at 3dB above sensitivity level,

                                               1% PER

Blocking selectivity, 0.1%      C/IBLOCKER     Interferer CW at Desired ± 1 MHz      —                 73.8  —    dB

BER. Desired is 2.4 kbps                       Interferer CW at Desired ± 2 MHz      —                 75.7  —    dB

GFSK signal2 at 3dB above

sensitivity level                              Interferer CW at Desired ± 10         —                 89.9  —    dB

                                               MHz

silabs.com | Building a more connected world.                                                                     Rev. 1.2  |  61
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                          Electrical Specifications

Parameter                     Symbol           Test Condition                    Min  Typ                         Max             Unit

Intermod selectivity, 0.1%    C/IIM            Desired is 2.4 kbps GFSK signal2  —    59.1                        —               dB

BER. CW interferers at 12.5                    at 3dB above sensitivity level

kHz and 25 kHz offsets

Upper limit of input power    RSSIMAX                                            —    —                           5               dBm

range over which RSSI reso-

lution is maintained

Lower limit of input power    RSSIMIN                                            -98  —                           —               dBm

range over which RSSI reso-

lution is maintained

RSSI resolution               RSSIRES          Over RSSIMIN to RSSIMAX range     —    0.25                        —               dBm

Max spurious emissions dur-   SPURRX_FCC       216-960 MHz                       —    -83.5                       -57             dBm

ing active receive mode, per                   Above 960 MHz                     —    -62.5                       -52             dBm

FCC Part 15.109(a)

Max spurious emissions dur-   SPURRX_ETSI      Below 1000 MHz                    —    -84.6                       -57             dBm

ing active receive mode, per                   Above 1000 MHz                    —    -59.7                       -52             dBm

ETSI 300-220 Section 8.6

Max spurious emissions dur-   SPURRX_ARIB      Below 710 MHz, RBW=100kHz         —    -83.6                       -57             dBm

ing active receive mode, per

ARIB STD T67 Section

3.3(5)

Note:

1. Definition of reference signal is 100 kbps 2GFSK, BT=0.5, Δf = 50 kHz, RX channel BW = 210.4 kHz, channel spacing = 200 kHz.

2. Definition of reference signal is 2.4 kbps 2GFSK, BT=0.5, Δf = 1.2 kHz, RX channel BW = 5.05 kHz, channel spacing = 12.5 kHz.

3. Definition of reference signal is 4.8 kbps OOK, RX channel BW = 315.6 kHz, channel spacing = 500 kHz.

4. Definition of reference signal is 50 kbps 2GFSK, BT=0.5, Δf = 25 kHz, RX channel BW = 120.229 kHz, channel spacing = 200

kHz.

5. Definition of reference signal is 9.6 kbps 4GFSK, BT=0.5, inner deviation = 0.8 kHz, RX channel BW = 9.989 kHz, channel spac-

ing = 12.5 kHz.

6. RFSENSE performance is only valid from 0 to 85 °C. RFSENSE should be disabled outside this temperature range.

silabs.com | Building a more connected world.                                                                          Rev. 1.2       |  62
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                               Electrical Specifications

4.1.10.9  Sub-GHz RF Transmitter characteristics for 315 MHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 315 MHz.

                              Table 4.26.      Sub-GHz RF Transmitter characteristics for 315 MHz Band

Parameter                     Symbol           Test Condition                     Min                   Typ    Max              Unit

RF tuning frequency range     FRANGE                                              195                   —      358              MHz

Maximum TX Power1             POUTMAX          PAVDD connected to DC-DC out-      10.8                  15.3   17               dBm

                                               put, T ≤ 85 °C

                                               PAVDD connected to DC-DC out-      10.5                  —      —                dBm

                                               put, T > 85 °C

Minimum active TX Power       POUTMIN                                                                   -43.9  —                dBm

Output power step size        POUTSTEP         output power > 0 dBm               —                     0.5    —                dB

Output power variation vs     POUTVAR_V        1.8 V < VVREGVDD < 3.3 V,          —                     1.8    —                dB

supply                                         PAVDD = DC-DC output, T = 25

                                               °C

Output power variation vs     POUTVAR_T        -40 to +85C                        —                     0.5    1.2              dB

temperature                                    -40 to +125C                       —                     0.7    1.5              dB

Output power variation vs RF  POUTVAR_F        T = 25 °C                          —                     0.1    0.7              dB

frequency

Spurious emissions of har-    SPURHARM_FCC     In restricted bands, per FCC Part  —                     -53.8  -47              dBm

monics at 14 dBm output                        15.205 / 15.209

power, Conducted measure-                      In non-restricted bands, per FCC   —                     -63.4  -26              dBc

ment, 14dBm match, PAVDD                       Part 15.231

connected to DC-DC output,

Test Frequency = 303 MHz

Spurious emissions out-of-    SPUROOB_FCC      In non-restricted bands, per FCC   —                     -76.6  -26              dBc

band at 14 dBm output pow-                     Part 15.231

er, Conducted measurement,                     In restricted bands (30-88 MHz),   —                     -71.8  -51              dBm

14dBm match, PAVDD con-                        per FCC Part 15.205 / 15.209

nected to DC-DC output,

Test Frequency = 303 MHz                       In restricted bands (88-216 MHz),  —                     -70.2  -61              dBm

                                               per FCC Part 15.205 / 15.209

                                               In restricted bands (216-960       —                     -68.2  -57              dBm

                                               MHz), per FCC Part 15.205 /

                                               15.209

                                               In restricted bands (>960 MHz),    —                     -57.5  -46              dBm

                                               per FCC Part 15.205 / 15.209

Note:

1. Supported transmit power   levels are determined by the ordering part number (OPN). Transmit power ratings  for all devices  cov-

ered in this datasheet can    be found in the Max TX Power column of the Ordering Information Table.

silabs.com | Building a more connected world.                                                                       Rev. 1.2        |  63
                                                                   EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                             Electrical Specifications

4.1.10.10    Sub-GHz RF Receiver Characteristics for 315 MHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 315 MHz.

                                Table 4.27.    Sub-GHz RF Receiver Characteristics for 315 MHz Band

Parameter                       Symbol         Test Condition                    Min                 Typ     Max     Unit

Tuning frequency range          FRANGE                                           195                 —       358     dBm

Max usable input level, 0.1%    SAT2k4         Desired is reference 2.4 kbps     —                   —       10      dBm

BER                                            GFSK signal1

Max usable input level, 0.1%    SAT38k4        Desired is reference 38.4 kbps    —                   —       10      dBm

BER                                            GFSK signal2

Sensitivity                     SENS           Desired is reference 2.4 kbps     —                   -123.5  -120.7  dBm

                                               GFSK signal1, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 2.4 kbps     —                   —       -120    dBm

                                               GFSK signal1, 0.1% BER, T > 85

                                               °C

                                               Desired is reference 38.4 kbps    —                   -111.4  -108.6  dBm

                                               GFSK signal2, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 38.4 kbps    —                   —       -107.9  dBm

                                               GFSK signal2, 0.1% BER, T > 85

                                               °C

                                               Desired is reference 500 kbps     —                   -97.2   -94.6   dBm

                                               GFSK signal3, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 500 kbps     —                   —       -93.9   dBm

                                               GFSK signal3, 0.1% BER, T > 85

                                               °C

Level above which               RFSENSETRIG    CW at 315 MHz                     —                   -25.8   —       dBm

RFSENSE will trigger4

Level below which               RFSENSETHRES   CW at 315 MHz                     —                   -50     —       dBm

RFSENSE will not trigger4

Adjacent channel selectivity,   C/I1           Desired is 2.4 kbps GFSK signal1  54.1                64.2    —        dB

Interferer is CW at ± 1 ×                      at 3dB above sensitivity level,

channel-spacing                                0.1% BER

                                               Desired is 38.4kbps GFSK signal2  46                  50      —        dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

Alternate channel selectivity,  C/I2           Desired is 2.4kbps GFSK signal1   —                   66      —        dB

Interferer is CW at ± 2 ×                      at 3dB above sensitivity level,

channel-spacing                                0.1% BER

                                               Desired is 38.4kbps GFSK signal2  —                   54      —        dB

                                               at 3dB above sensitivity level2,

                                               0.1% BER

silabs.com | Building a more connected world.                                                                        Rev. 1.2  |    64
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                              Electrical Specifications

Parameter                       Symbol         Test Condition                    Min                   Typ        Max      Unit

Image rejection, Interferer is  C/IIMAGE       Desired is 2.4kbps GFSK signal1   —                     54.4       —        dB

CW at image frequency                          at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 38.4kbps GFSK signal2  —                     51.9       —        dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

Blocking selectivity, 0.1%      C/IBLOCKER     Interferer CW at Desired ± 1 MHz  —                     74.9       —        dB

BER. Desired is 2.4 kbps                       Interferer CW at Desired ± 2 MHz  —                     76.7       —        dB

GFSK signal1 at 3 dB above

sensitivity level                              Interferer CW at Desired ± 10     72.6                  93.1       —        dB

                                               MHz

Upper limit of input power      RSSIMAX                                          —                     —                5  dBm

range over which RSSI reso-

lution is maintained

Lower limit of input power      RSSIMIN                                          -98                   —          —        dBm

range over which RSSI reso-

lution is maintained

RSSI resolution                 RSSIRES        Over RSSIMIN to RSSIMAX range     —                     0.25       —        dBm

Max spurious emissions dur-     SPURRX_FCC     216-960 MHz                       —                     -87.4      -55      dBm

ing active receive mode, per                   Above 960MHz                      —                     -76.7      -47      dBm

FCC Part 15.109(a)

Note:

1. Definition of reference signal is 2.4 kbps 2GFSK, BT=0.5, Δf = 1.2 kHz, RX channel BW = 5.05 kHz, channel spacing =     12.5 kHz.

2. Definition of reference signal is 38.4 kbps 2GFSK, BT=0.5, Δf = 20 kHz, RX channel BW = 84.16 kHz, channel spacing      = 100

kHz.

3. Definition of reference signal is 500 kbps 2GFSK, BT=0.5, Δf = 125 kHz, RX channel BW = 841.6 kHz.

4. RFSENSE performance is only valid from 0 to 85 °C. RFSENSE should be disabled outside this temperature range.

silabs.com | Building a more connected world.                                                                              Rev. 1.2  |  65
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                               Electrical Specifications

4.1.10.11  Sub-GHz RF Transmitter Characteristics for 169 MHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 169 MHz.

                             Table 4.28.       Sub-GHz RF Transmitter Characteristics for 169 MHz Band

Parameter                    Symbol            Test Condition                      Min                  Typ    Max              Unit

RF tuning frequency range    FRANGE                                                169                  —      170              MHz

Maximum TX Power1            POUTMAX           PAVDD connected to external 3.3     18.4                 20.4   23.3             dBm

                                               V supply

Minimum active TX Power      POUTMIN                                                                    -42.6  —                dBm

Output power step size       POUTSTEP          output power > 0 dBm                —                    0.5    —                dB

Output power variation vs    POUTVAR_V         1.8 V < VVREGVDD < 3.3 V,           —                    4.8    —                dB

supply, peak to peak                           PAVDD connected to external

                                               supply, T = 25 °C

Output power variation vs    POUTVAR_T         -40 to +85 °C at 20 dBm             —                    0.6    1.2              dB

temperature, peak to peak                      -40 to +125 °C at 20 dBm            —                    0.8    1.5              dB

Spurious emissions of har-   SPURHARM_ETSI     Per ETSI EN 300-220, Section        —                    -49.3  -36              dBm

monics, Conducted meas-                        7.8.2.1 (47-74 MHz, 87.5-118

urement, PAVDD = 3.3V,                         MHz, 174-230 MHz, and 470-862

Test Frequency = 169 MHz                       MHz)

                                               Per ETSI EN 300-220, Section        —                    -58.2  -53              dBm

                                               7.8.2.1 (other frequencies below 1

                                               GHz)

                                               Per ETSI EN 300-220, Section        —                    -38.9  25.4             dBm

                                               7.8.2.1 (frequencies above 1

                                               GHz)

Spurious emissions out-of-   SPUROOB_ETSI      Per ETSI EN 300-220, Section        —                    -61.8  -36              dBm

band, Conducted measure-                       7.8.2.1 (47-74 MHz, 87.5-118

ment, PAVDD = 3.3V, Test                       MHz, 174-230 MHz, and 470-862

Frequency = 169 MHz                            MHz)

                                               Per ETSI EN 300-220, Section        —                    -62    -54              dBm

                                               7.8.2.1 (other frequencies below 1

                                               GHz)

                                               Per ETSI EN 300-220, Section        —                    -47.6  -41.1            dBm

                                               7.8.2.1 (frequencies above 1

                                               GHz)

Note:

1. Supported transmit power  levels are determined by the ordering part number (OPN). Transmit power ratings   for all devices  cov-

ered in this datasheet can   be found in the Max TX Power column of the Ordering Information Table.

silabs.com | Building a more connected world.                                                                         Rev. 1.2      |  66
                                                                   EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                             Electrical Specifications

4.1.10.12    Sub-GHz RF Receiver Characteristics for 169 MHz Band

Unless otherwise indicated, typical conditions are: T = 25 °C, VREGVDD = AVDD = IOVDD = 3.3 V, DVDD = RFVDD = PAVDD.

RFVDD and PAVDD path is filtered using ferrites. Crystal frequency=38.4 MHz. RF center frequency 169 MHz.

                                Table 4.29.    Sub-GHz RF Receiver Characteristics for 169 MHz Band

Parameter                       Symbol         Test Condition                    Min                 Typ     Max     Unit

Tuning frequency range          FRANGE                                           169                 —       170     dBm

Max usable input level, 0.1%    SAT2k4         Desired is reference 2.4 kbps     —                   —       10      dBm

BER                                            GFSK signal1

Max usable input level, 0.1%    SAT38k4        Desired is reference 38.4 kbps    —                   —       10      dBm

BER                                            GFSK signal2

Sensitivity                     SENS           Desired is reference 2.4 kbps     —                   -124    —       dBm

                                               GFSK signal1, 0.1% BER

                                               Desired is reference 38.4 kbps    —                   -111.9  -108    dBm

                                               GFSK signal2, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 38.4 kbps    —                   —       -108.5  dBm

                                               GFSK signal2, 0.1% BER, T > 85

                                               °C

                                               Desired is reference 500 kbps     —                   -97.7   -94.6   dBm

                                               GFSK signal3, 0.1% BER, T ≤ 85

                                               °C

                                               Desired is reference 500 kbps     —                   —       -94     dBm

                                               GFSK signal3, 0.1% BER, T > 85

                                               °C

Level above which               RFSENSETRIG    CW at 169 MHz                     —                   -25.8   —       dBm

RFSENSE will trigger4

Level below which               RFSENSETHRES   CW at 169 MHz                     —                   -50     —       dBm

RFSENSE will not trigger4

Adjacent channel selectivity,   C/I1           Desired is 2.4 kbps GFSK signal1  —                   65      —        dB

Interferer is CW at ± 1 x                      at 3dB above sensitivity level,

channel-spacing                                0.1% BER

                                               Desired is 38.4kbps GFSK signal1  43.3                50.4    —        dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

Alternate channel selectivity,  C/I2           Desired is 2.4kbps GFSK signal1   —                   67.9    —        dB

Interferer is CW at ± 2 x                      at 3dB above sensitivity level,

channel-spacing                                0.1% BER

                                               Desired is 38.4kbps GFSK signal2  —                   55.5    —        dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

Image rejection, Interferer is  C/IIMAGE       Desired is 2.4kbps GFSK signal1   —                   54.6    —        dB

CW at image frequency                          at 3dB above sensitivity level,

                                               0.1% BER

                                               Desired is 38.4kbps GFSK signal2  —                   51      —        dB

                                               at 3dB above sensitivity level,

                                               0.1% BER

silabs.com | Building a more connected world.                                                                        Rev. 1.2  |    67
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                              Electrical Specifications

Parameter                    Symbol            Test Condition                      Min                 Typ        Max      Unit

Blocking selectivity, 0.1%   C/IBLOCKER        Interferer CW at Desired ± 1 MHz    —                   74.2       —        dB

BER. Desired is 2.4 kbps                       Interferer CW at Desired ± 2 MHz    68.7                76         —        dB

GFSK signal1 at 3 dB above

sensitivity level                              Interferer CW at Desired ± 10       80                  90.6       —        dB

                                               MHz

Upper limit of input power   RSSIMAX                                               —                   —                5  dBm

range over which RSSI reso-

lution is maintained

Lower limit of input power   RSSIMIN                                               -98                 —          —        dBm

range over which RSSI reso-

lution is maintained

RSSI resolution              RSSIRES           Over RSSIMIN to RSSIMAX range       —                   0.25       —        dBm

Max spurious emissions dur-  SPURRX            30 MHz to 1 GHz                     —                   -83.7      -63      dBm

ing active receive mode                        1 GHz to 12 GHz                     —                   -58.8      -50      dBm

Note:

1. Definition of reference signal is 2.4 kbps 2GFSK, BT=0.5, Δf = 1.2 kHz, RX channel BW = 5.05 kHz, channel spacing =     12.5 kHz.

2. Definition of reference signal is 38.4 kbps 2GFSK, BT=0.5, Δf = 20 kHz, RX channel BW = 84.16 kHz, channel spacing      = 100

kHz.

3. Definition of reference signal is 500 kbps 2GFSK, BT=0.5, Δf = 125 kHz, RX channel BW = 841.6 kHz.

4. RFSENSE performance is only valid from 0 to 85 °C. RFSENSE should be disabled outside this temperature range.

4.1.11  Modem

                                                        Table 4.30.  Modem

Parameter                    Symbol            Test Condition                      Min                 Typ        Max      Unit

Receive bandwidth            BWRX              Configurable range with 38.4 MHz    0.1                 —          2530     kHz

                                               crystal

IF frequency                 fIF               Configurable range with 38.4 MHz    150                 —          1371     kHz

                                               crystal. Selected steps available.

DSSS symbol length           SLDSSS            Configurable in steps of 1 chip     2                   —          32       chips

DSSS bits per symbol         BPSDSSS           Configurable                        1                   —                4  bits/

                                                                                                                           symbol

silabs.com | Building a more connected world.                                                                              Rev. 1.2  |  68
                                                                        EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                             Electrical Specifications

4.1.12  Oscillators

4.1.12.1   Low-Frequency Crystal Oscillator (LFXO)

                                      Table 4.31.   Low-Frequency Crystal Oscillator (LFXO)

Parameter                     Symbol               Test Condition             Min            Typ                Max              Unit

Crystal frequency             fLFXO                                           —              32.768             —                kHz

Supported crystal equivalent  ESRLFXO                                         —              —                  70               kΩ

series resistance (ESR)

Supported range of crystal    CLFXO_CL                                        6              —                  18               pF

load capacitance 1

On-chip tuning cap range 2    CLFXO_T              On each of LFXTAL_N and    8              —                  40               pF

                                                   LFXTAL_P pins

On-chip tuning cap step size  SSLFXO                                          —              0.25               —                pF

Current consumption after     ILFXO                ESR = 70 kOhm, CL = 7 pF,  —              273                —                nA

startup 3                                          GAIN4 = 2, AGC4 = 1

Start- up time                tLFXO                ESR = 70 kOhm, CL = 7 pF,  —              308                —                ms

                                                   GAIN4 = 2

Note:

1. Total load capacitance as seen by the crystal.

2. The effective load capacitance seen by the crystal will be CLFXO_T /2. This is because each XTAL pin has  a  tuning cap  and  the

two caps will be seen in series by the crystal.

3. Block is supplied by AVDD if ANASW = 0, or DVDD if ANASW=1 in EMU_PWRCTRL register.

4. In CMU_LFXOCTRL register.

silabs.com | Building a more connected world.                                                                               Rev. 1.2  |  69
                                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                  Electrical Specifications

4.1.12.2  High-Frequency Crystal Oscillator (HFXO)

                                      Table 4.32.           High-Frequency Crystal Oscillator (HFXO)

Parameter                     Symbol                      Test Condition                      Min           Typ         Max         Unit

Crystal frequency             fHFXO                       38.4 MHz required for radio trans-  38            38.4        40          MHz

                                                          ciever operation

Supported crystal equivalent  ESRHFXO_38M4                Crystal frequency 38.4 MHz          —             —           60          Ω

series resistance (ESR)

Supported range of crystal    CHFXO_CL                                                        6             —           12          pF

load capacitance 1

On-chip tuning cap range 2    CHFXO_T                     On each of HFXTAL_N and             9             20          25          pF

                                                          HFXTAL_P pins

On-chip tuning capacitance    SSHFXO                                                          —             0.04        —           pF

step

Startup time                  tHFXO                       38.4 MHz, ESR = 50 Ohm, CL =        —             300         —           µs

                                                          10 pF

Frequency tolerance for the   FTHFXO                      38.4 MHz, ESR = 50 Ohm, CL =        -40           —           40          ppm

crystal                                                   10 pF

Note:

1. Total load capacitance as seen by the crystal.

2. The effective load capacitance seen by the crystal will be CHFXO_T /2. This is because each        XTAL  pin has  a  tuning cap  and the

      two caps will be seen in series by the crystal.

4.1.12.3  Low-Frequency RC Oscillator (LFRCO)

                                               Table 4.33.  Low-Frequency RC Oscillator (LFRCO)

Parameter                     Symbol                      Test Condition                      Min           Typ         Max         Unit

Oscillation frequency         fLFRCO                      ENVREF2 = 1                         30.474  32.768            34.243      kHz

                                                          ENVREF2 = 1, T > 85  °C             30.474        —           39.7        kHz

                                                          ENVREF2 = 0                         30.474  32.768            33.915      kHz

Startup time                  tLFRCO                                                          —             500         —           µs

Current consumption 1         ILFRCO                      ENVREF = 1 in                       —             342         —           nA

                                                          CMU_LFRCOCTRL

                                                          ENVREF = 0 in                       —             494         —           nA

                                                          CMU_LFRCOCTRL

Note:

1. Block is supplied by AVDD if ANASW          =  0,  or  DVDD if ANASW=1 in EMU_PWRCTRL register.

2. In CMU_LFRCOCTRL register.

silabs.com | Building a more connected world.                                                                                   Rev. 1.2     |  70
                                                                    EFR32BG1 Blue Gecko Bluetooth®  Low  Energy SoC Family Data Sheet

                                                                                                         Electrical Specifications

4.1.12.4  High-Frequency RC    Oscillator (HFRCO)

                                               Table 4.34.  High-Frequency RC Oscillator  (HFRCO)

Parameter                      Symbol          Test Condition                             Min       Typ  Max  Unit

Frequency accuracy             fHFRCO_ACC      At production calibrated frequen-          -2.5      —    2.5  %

                                               cies, across supply voltage and

                                               temperature

Start-up time                  tHFRCO          fHFRCO ≥ 19 MHz                            —         300  —    ns

                                               4 < fHFRCO < 19 MHz                        —         1    —    µs

                                               fHFRCO ≤ 4 MHz                             —         2.5  —    µs

Current consumption  on  all   IHFRCO          fHFRCO = 38 MHz                            —         204  228  µA

supplies                                       fHFRCO = 32 MHz                            —         171  190  µA

                                               fHFRCO = 26 MHz                            —         147  164  µA

                                               fHFRCO = 19 MHz                            —         126  138  µA

                                               fHFRCO = 16 MHz                            —         110  120  µA

                                               fHFRCO = 13 MHz                            —         100  110  µA

                                               fHFRCO = 7 MHz                             —         81   91   µA

                                               fHFRCO = 4 MHz                             —         33   35   µA

                                               fHFRCO = 2 MHz                             —         31   35   µA

                                               fHFRCO = 1 MHz                             —         30   35   µA

Coarse trim step size (% of    SSHFRCO_COARS                                              —         0.8  —    %

period)                        E

Fine trim step size (% of pe-  SSHFRCO_FINE                                               —         0.1  —    %

riod)

Period jitter                  PJHFRCO                                                    —         0.2  —    % RMS

silabs.com | Building a more connected world.                                                                 Rev. 1.2  |  71
                                                                   EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                        Electrical Specifications

4.1.12.5  Auxiliary High-Frequency RC Oscillator (AUXHFRCO)

                               Table 4.35.     Auxiliary High-Frequency RC Oscillator  (AUXHFRCO)

Parameter                      Symbol          Test Condition                          Min         Typ  Max   Unit

Frequency accuracy             fAUXHFRCO_ACC   At production calibrated frequen-       -2.5        —    2.5   %

                                               cies, across supply voltage and

                                               temperature

Start-up time                  tAUXHFRCO       fAUXHFRCO ≥ 19 MHz                      —           300  —     ns

                                               4 < fAUXHFRCO < 19 MHz                  —           1    —     µs

                                               fAUXHFRCO ≤ 4 MHz                       —           2.5  —     µs

Current consumption on all     IAUXHFRCO       fAUXHFRCO = 38 MHz                      —           204  —     µA

supplies                                       fAUXHFRCO = 32 MHz                      —           171  —     µA

                                               fAUXHFRCO = 26 MHz                      —           147  —     µA

                                               fAUXHFRCO = 19 MHz                      —           126  —     µA

                                               fAUXHFRCO = 16 MHz                      —           110  —     µA

                                               fAUXHFRCO = 13 MHz                      —           100  —     µA

                                               fAUXHFRCO = 7 MHz                       —           81   —     µA

                                               fAUXHFRCO = 4 MHz                       —           33   —     µA

                                               fAUXHFRCO = 2 MHz                       —           31   —     µA

                                               fAUXHFRCO = 1 MHz                       —           30   —     µA

Coarse trim step size (% of    SSAUXHFR-                                               —           0.8  —     %

period)                        CO_COARSE

Fine trim step size (% of pe-  SSAUXHFR-                                               —           0.1  —     %

riod)                          CO_FINE

Period jitter                  PJAUXHFRCO                                              —           0.2  —     % RMS

4.1.12.6  Ultra-low Frequency  RC Oscillator (ULFRCO)

                               Table 4.36.     Ultra-low Frequency RC Oscillator (ULFRCO)

Parameter                      Symbol          Test Condition                          Min         Typ  Max   Unit

Oscillation frequency          fULFRCO                                                 0.95        1    1.07  kHz

silabs.com | Building a more connected world.                                                                 Rev. 1.2  |           72
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                        Electrical Specifications

4.1.13   Flash Memory Characteristics5

                                               Table 4.37.    Flash Memory Characteristics5

Parameter                  Symbol              Test Condition                                Min   Typ  Max                       Unit

Flash erase cycles before  ECFLASH                                              10000              —    —                         cycles

failure

Flash data retention       RETFLASH            T ≤ 85 °C                                     10    —    —                         years

                                               T ≤ 125 °C                                    10    —    —                         years

Word (32-bit) programming  tW_PROG             Burst write, 128 words, average               20    26   40                        µs

time                                           time per word

                                               Single word                                   57    68   82                        µs

Page erase time4           tPERASE                                                           20    27   40                        ms

Mass erase time1           tMERASE                                                           20    27   40                        ms

Device erase time2 3       tDERASE             T ≤ 85 °C                                     —     60   74                        ms

                                               T ≤ 125 °C                                    —     60   78                        ms

Erase current6             IERASE              Page Erase                                    —     —    3                         mA

                                               Mass or Device Erase                          —     —    5                         mA

Write current6             IWRITE                                                            —     —    3                         mA

Note:

1. Mass erase is issued by the CPU and erases all flash.

2. Device erase is issued over the AAP interface and erases all flash, SRAM, the Lock Bit (LB) page, and the User data page Lock

      Word (ULW).

3. From setting the DEVICEERASE bit in AAP_CMD to 1 until the ERASEBUSY bit in AAP_STATUS is cleared to 0. Internal setup

      and hold times for flash control signals are included.

4. From setting the ERASEPAGE bit in MSC_WRITECMD to 1 until the BUSY bit in MSC_STATUS is cleared to 0. Internal setup

      and hold times for flash control signals are included.

5. Flash data retention information is published in the Quarterly Quality and Reliability Report.

6. Measured at 25 °C.

silabs.com | Building a more connected world.                                                                Rev. 1.2                 |   73
                                                                   EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                  Electrical Specifications

4.1.14  General-Purpose I/O     (GPIO)

                                               Table 4.38.  General-Purpose I/O (GPIO)

Parameter                       Symbol         Test Condition                           Min  Typ  Max        Unit

Input low voltage               VIL            GPIO pins                                —    —    IOVDD*0.3  V

Input high voltage              VIH            GPIO pins                        IOVDD*0.7    —    —          V

Output high voltage relative    VOH            Sourcing 3 mA, IOVDD ≥ 3 V,      IOVDD*0.8    —    —          V

to IOVDD                                       DRIVESTRENGTH1 = WEAK

                                               Sourcing 1.2 mA, IOVDD ≥ 1.62    IOVDD*0.6    —    —          V

                                               V,

                                               DRIVESTRENGTH1 = WEAK

                                               Sourcing 20 mA, IOVDD ≥ 3 V,     IOVDD*0.8    —    —          V

                                               DRIVESTRENGTH1 = STRONG

                                               Sourcing 8 mA, IOVDD ≥ 1.62 V,   IOVDD*0.6    —    —          V

                                               DRIVESTRENGTH1 = STRONG

Output low voltage relative to  VOL            Sinking 3 mA, IOVDD ≥ 3 V,               —    —    IOVDD*0.2  V

IOVDD                                          DRIVESTRENGTH1 = WEAK

                                               Sinking 1.2 mA, IOVDD ≥ 1.62 V,          —    —    IOVDD*0.4  V

                                               DRIVESTRENGTH1 = WEAK

                                               Sinking 20 mA, IOVDD ≥ 3 V,              —    —    IOVDD*0.2  V

                                               DRIVESTRENGTH1 = STRONG

                                               Sinking 8 mA, IOVDD ≥ 1.62 V,            —    —    IOVDD*0.4  V

                                               DRIVESTRENGTH1 = STRONG

Input leakage current           IIOLEAK        All GPIO except LFXO pins, GPIO          —    0.1  30         nA

                                               ≤ IOVDD, T ≤ 85 °C

                                               LFXO Pins, GPIO ≤ IOVDD, T ≤             —    0.1  50         nA

                                               85 °C

                                               All GPIO except LFXO pins, GPIO          —    —    110        nA

                                               ≤ IOVDD, T > 85 °C

                                               LFXO Pins, GPIO ≤ IOVDD, T >             —    —    250        nA

                                               85 °C

Input leakage current on        I5VTOLLEAK     IOVDD < GPIO ≤ IOVDD + 2 V               —    3.3  15         µA

5VTOL pads above IOVDD

I/O pin pull-up/pull-down re-   RPUD                                                    30   43   65         kΩ

sistor

Pulse width of pulses re-       tIOGLITCH                                               20   25   35         ns

moved by the glitch suppres-

sion filter

silabs.com | Building a more connected world.                                                          Rev. 1.2  |                  74
                                                                EFR32BG1 Blue  Gecko Bluetooth®  Low  Energy SoC Family Data Sheet

                                                                                                      Electrical Specifications

Parameter                   Symbol             Test Condition                  Min               Typ  Max  Unit

Output fall time, From 70%  tIOOF              CL = 50 pF,                     —                 1.8  —    ns

to 30% of VIO                                  DRIVESTRENGTH1   = STRONG,

                                               SLEWRATE1 = 0x6

                                               CL = 50 pF,                     —                 4.5  —    ns

                                               DRIVESTRENGTH1   = WEAK,

                                               SLEWRATE1 = 0x6

Output rise time, From 30%  tIOOR              CL = 50 pF,                     —                 2.2  —    ns

to 70% of VIO                                  DRIVESTRENGTH1   = STRONG,

                                               SLEWRATE = 0x61

                                               CL = 50 pF,                     —                 7.4  —    ns

                                               DRIVESTRENGTH1   = WEAK,

                                               SLEWRATE1 = 0x6

Note:

1. In GPIO_Pn_CTRL register.

silabs.com | Building a more connected world.                                                              Rev. 1.2  |  75
                                                                   EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                Electrical Specifications

4.1.15  Voltage Monitor (VMON)

                                               Table 4.39.  Voltage Monitor (VMON)

Parameter                      Symbol          Test Condition                       Min   Typ   Max   Unit

Supply current (including      IVMON           In EM0 or EM1, 1 supply moni-        —     5.8   8.26  µA

I_SENSE)                                       tored

                                               In EM0 or EM1, 4 supplies moni-      —     11.8  16.8  µA

                                               tored

                                               In EM2, EM3 or EM4, 1 supply         —     62    —     nA

                                               monitored and above threshold

                                               In EM2, EM3 or EM4, 1 supply         —     62    —     nA

                                               monitored and below threshold

                                               In EM2, EM3 or EM4, 4 supplies       —     99    —     nA

                                               monitored and all above threshold

                                               In EM2, EM3 or EM4, 4 supplies       —     99    —     nA

                                               monitored and all below threshold

Loading of  monitored  supply  ISENSE          In EM0 or EM1                        —     2     —     µA

                                               In EM2, EM3 or EM4                   —     2     —     nA

Threshold   range              VVMON_RANGE                                          1.62  —     3.4   V

Threshold   step size          NVMON_STESP     Coarse                               —     200   —     mV

                                               Fine                                 —     20    —     mV

Response    time               tVMON_RES       Supply drops at 1V/µs rate           —     460   —     ns

Hysteresis                     VVMON_HYST                                           —     26    —     mV

silabs.com | Building a more connected world.                                                         Rev. 1.2  |                   76
                                                                EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                       Electrical Specifications

4.1.16  Analog to Digital Converter (ADC)

Specified at 1 Msps, ADCCLK = 16 MHz, BIASPROG = 0, GPBIASACC = 0, unless otherwise indicated.

                                               Table 4.40.  Analog to Digital Converter (ADC)

Parameter                       Symbol          Test Condition                  Min               Typ  Max          Unit

Resolution                      VRESOLUTION                                                    6  —    12           Bits

Input voltage range5            VADCIN          Single ended                                   —  —    VFS          V

                                                Differential                    -VFS/2            —    VFS/2        V

Input range of external refer-  VADCREFIN_P                                                    1  —    VAVDD        V

ence voltage, single ended

and differential

Power supply rejection2         PSRRADC         At DC                                          —  80   —            dB

Analog input common mode        CMRRADC         At DC                                          —  80   —            dB

rejection ratio

Current from all supplies, us-  IADC_CONTI-     1 Msps / 16 MHz ADCCLK, BIA-                   —  301  350          µA

ing internal reference buffer.  NOUS_LP         SPROG = 0, GPBIASACC = 1 3

Continous operation. WAR-                       250 ksps / 4 MHz ADCCLK, BIA-                  —  149  —            µA

MUPMODE4 = KEEPADC-                             SPROG = 6, GPBIASACC = 1 3

WARM

                                                62.5 ksps / 1 MHz ADCCLK, BIA-                 —  91   —            µA

                                                SPROG = 15, GPBIASACC = 1 3

Current from all supplies, us-  IADC_NORMAL_LP  35 ksps / 16 MHz ADCCLK, BIA-                  —  51   —            µA

ing internal reference buffer.                  SPROG = 0, GPBIASACC = 1 3

Duty-cycled operation. WAR-                     5 ksps / 16 MHz ADCCLK BIA-                    —  9    —            µA

MUPMODE4 = NORMAL                               SPROG = 0, GPBIASACC = 1 3

Current from all supplies, us-  IADC_STAND-     125 ksps / 16 MHz ADCCLK, BIA-                 —  117  —            µA

ing internal reference buffer.  BY_LP           SPROG = 0, GPBIASACC = 1 3

Duty-cycled operation.                          35 ksps / 16 MHz ADCCLK, BIA-                  —  79   —            µA

AWARMUPMODE4 = KEEP-                            SPROG = 0, GPBIASACC = 1 3

INSTANDBY or KEEPIN-

SLOWACC

Current from all supplies, us-  IADC_CONTI-     1 Msps / 16 MHz ADCCLK, BIA-                   —  345  —            µA

ing internal reference buffer.  NOUS_HP         SPROG = 0, GPBIASACC = 0 3

Continous operation. WAR-                       250 ksps / 4 MHz ADCCLK, BIA-                  —  191  —            µA

MUPMODE4 = KEEPADC-                             SPROG = 6, GPBIASACC = 0 3

WARM

                                                62.5 ksps / 1 MHz ADCCLK, BIA-                 —  132  —            µA

                                                SPROG = 15, GPBIASACC = 0 3

Current from all supplies, us-  IADC_NORMAL_HP  35 ksps / 16 MHz ADCCLK, BIA-                  —  102  —            µA

ing internal reference buffer.                  SPROG = 0, GPBIASACC = 0 3

Duty-cycled operation. WAR-                     5 ksps / 16 MHz ADCCLK BIA-                    —  17   —            µA

MUPMODE4 = NORMAL                               SPROG = 0, GPBIASACC = 0 3

Current from all supplies, us-  IADC_STAND-     125 ksps / 16 MHz ADCCLK, BIA-                 —  162  —            µA

ing internal reference buffer.  BY_HP           SPROG = 0, GPBIASACC = 0 3

Duty-cycled operation.                          35 ksps / 16 MHz ADCCLK, BIA-                  —  123  —            µA

AWARMUPMODE4 = KEEP-                            SPROG = 0, GPBIASACC = 0 3

INSTANDBY or KEEPIN-

SLOWACC

Current from HFPERCLK           IADC_CLK        HFPERCLK = 16 MHz                              —  140  —            µA

silabs.com | Building a more connected world.                                                                 Rev.  1.2  |       77
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                           Electrical Specifications

Parameter                      Symbol             Test Condition                     Min  Typ              Max                          Unit

ADC clock frequency            fADCCLK                                               —    —                16                           MHz

Throughput rate                fADCRATE                                              —    —                1                         Msps

Conversion time1               tADCCONV           6 bit                              —    7                —                         cycles

                                                  8 bit                              —    9                —                         cycles

                                                  12 bit                             —    13               —                         cycles

Startup time of reference      tADCSTART          WARMUPMODE4 = NORMAL               —    —                5                            µs

generator and ADC core                            WARMUPMODE4 = KEEPIN-              —    —                2                            µs

                                                  STANDBY

                                                  WARMUPMODE4 = KEEPINSLO-           —    —                1                            µs

                                                  WACC

SNDR at 1Msps and fIN =        SNDRADC            Internal reference7, differential  58   67               —                            dB

10kHz                                             measurement

                                                  External reference6, differential  —    68               —                            dB

                                                  measurement

Spurious-free dynamic range    SFDRADC            1 MSamples/s, 10 kHz full-scale    —    75               —                            dB

(SFDR)                                            sine wave

Differential non-linearity     DNLADC             12 bit resolution, No missing co-  -1   —                2                            LSB

(DNL)                                             des

Integral non-linearity (INL),  INLADC             12 bit resolution                  -6   —                6                            LSB

End point method

Offset error                   VADCOFFSETERR                                         -3   0.25             3                            LSB

Gain error in ADC              VADCGAIN           Using internal reference           —    -0.2             3.5                          %

                                                  Using external reference           —    -1               —                            %

Temperature sensor slope       VTS_SLOPE                                             —    -1.84            —                         mV/°C

Note:

1. Derived from ADCCLK.

2. PSRR is referenced to AVDD when ANASW=0 and to DVDD when ANASW=1 in EMU_PWRCTRL.

3. In ADCn_BIASPROG register.

4. In ADCn_CNTL register.

5. The absolute voltage allowed at any ADC input is dictated by the power rail supplied to on-chip circuitry, and may be lower than

the effective full scale voltage. All ADC inputs are limited to the ADC supply (AVDD or DVDD depending on

EMU_PWRCTRL_ANASW). Any ADC input routed through the APORT will further be limited by the IOVDD supply to the pin.

6. External reference is 1.25 V applied externally to ADCnEXTREFP, with the selection CONF in the SINGLECTRL_REF or

SCANCTRL_REF register field and VREFP in the SINGLECTRLX_VREFSEL or SCANCTRLX_VREFSEL field. The differential

input range with this configuration is ± 1.25 V.

7. Internal reference option used corresponds to selection 2V5 in the SINGLECTRL_REF or SCANCTRL_REF register field. The

differential input range with this configuration is ± 1.25 V. Typical value is characterized using full-scale sine wave input. Minimum

value is production-tested using sine wave input at 1.5 dB lower than full scale.

silabs.com | Building a more connected world.                                                                        Rev. 1.2               |  78
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                  Electrical Specifications

4.1.17  Analog Comparator (ACMP)

                                               Table 4.41.  Analog Comparator (ACMP)

Parameter                      Symbol          Test Condition                         Min    Typ  Max         Unit

Input voltage range            VACMPIN         ACMPVDD =                              0      —    VACMPVDD    V

                                               ACMPn_CTRL_PWRSEL 1

Supply voltage                 VACMPVDD        BIASPROG4 ≤ 0x10 or FULL-              1.85   —    VVREGVDD_   V

                                               BIAS4 = 0                                          MAX

                                               0x10 < BIASPROG4 ≤ 0x20 and            2.1    —    VVREGVDD_   V

                                               FULLBIAS4 = 1                                      MAX

Active current not including   IACMP           BIASPROG4 = 1, FULLBIAS4 = 0           —      50   —           nA

voltage reference2                             BIASPROG4 = 0x10, FULLBIAS4            —      306  —           nA

                                               =0

                                               BIASPROG4 = 0x20, FULLBIAS4            —      74   95          µA

                                               =1

Current consumption of inter-  IACMPREF        VLP selected as input using 2.5 V      —      50   —           nA

nal voltage reference2                         Reference / 4 (0.625 V)

                                               VLP selected as input using VDD        —      20   —           nA

                                               VBDIV selected as input using          —      4.1  —           µA

                                               1.25 V reference / 1

                                               VADIV selected as input using          —      2.4  —           µA

                                               VDD/1

Hysteresis (VCM = 1.25 V,      VACMPHYST       HYSTSEL5 = HYST0                       -1.75  0    1.75        mV

BIASPROG4 = 0x10, FULL-                        HYSTSEL5 = HYST1                       10     18   26          mV

BIAS4 = 1)

                                               HYSTSEL5 = HYST2                       21     32   46          mV

                                               HYSTSEL5 = HYST3                       27     44   63          mV

                                               HYSTSEL5 = HYST4                       32     55   80          mV

                                               HYSTSEL5 = HYST5                       38     65   100         mV

                                               HYSTSEL5 = HYST6                       43     77   121         mV

                                               HYSTSEL5 = HYST7                       47     86   148         mV

                                               HYSTSEL5 = HYST8                       -4     0    4           mV

                                               HYSTSEL5 = HYST9                       -27    -18  -10         mV

                                               HYSTSEL5 = HYST10                      -47    -32  -18         mV

                                               HYSTSEL5 = HYST11                      -64    -43  -27         mV

                                               HYSTSEL5 = HYST12                      -78    -54  -32         mV

                                               HYSTSEL5 = HYST13                      -93    -64  -37         mV

                                               HYSTSEL5 = HYST14                      -113   -74  -42         mV

                                               HYSTSEL5 = HYST15                      -135   -85  -47         mV

silabs.com | Building a more connected world.                                                           Rev.  1.2  |                  79
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                            Electrical Specifications

Parameter                        Symbol        Test Condition                Min  Typ                                   Max      Unit

Comparator delay3                tACMPDELAY    BIASPROG4 = 1, FULLBIAS4 = 0  —    30                                    —        µs

                                               BIASPROG4 = 0x10, FULLBIAS4   —    3.7                                   —        µs

                                               =0

                                               BIASPROG4 = 0x20, FULLBIAS4   —    35                                    —        ns

                                               =1

Offset voltage                   VACMPOFFSET   BIASPROG4 =0x10, FULLBIAS4    -35  —                                     35       mV

                                               =1

Reference voltage                VACMPREF      Internal 1.25 V reference     1    1.25                                  1.47     V

                                               Internal 2.5 V reference      2    2.5                                   2.8      V

Capacitive sense internal re-    RCSRES        CSRESSEL6 = 0                 —    infinite                              —        kΩ

sistance                                       CSRESSEL6 = 1                 —    15                                    —        kΩ

                                               CSRESSEL6 = 2                 —    27                                    —        kΩ

                                               CSRESSEL6 = 3                 —    39                                    —        kΩ

                                               CSRESSEL6 = 4                 —    51                                    —        kΩ

                                               CSRESSEL6 = 5                 —    102                                   —        kΩ

                                               CSRESSEL6 = 6                 —    164                                   —        kΩ

                                               CSRESSEL6 = 7                 —    239                                   —        kΩ

Note:

1. ACMPVDD is a supply chosen by the setting in ACMPn_CTRL_PWRSEL and may be IOVDD, AVDD or DVDD.

2. The total ACMP current is the sum of the contributions from the ACMP and its internal voltage reference. IACMPTOTAL        =  IACMP +

IACMPREF.

3. ± 100 mV differential drive.

4. In ACMPn_CTRL register.

5. In ACMPn_HYSTERESIS registers.

6. In ACMPn_INPUTSEL register.

silabs.com | Building a more connected world.                                                                                 Rev. 1.2  |  80
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                      Electrical Specifications

4.1.18  Current Digital to Analog Converter (IDAC)

                                     Table 4.42.    Current Digital to Analog Converter (IDAC)

Parameter                    Symbol               Test Condition                    Min         Typ   Max  Unit

Number of ranges             NIDAC_RANGES                                           —           4     —    ranges

Output current               IIDAC_OUT            RANGSEL1 = RANGE0                 0.05        —     1.6  µA

                                                  RANGSEL1 = RANGE1                 1.6         —     4.7  µA

                                                  RANGSEL1 = RANGE2                 0.5         —     16   µA

                                                  RANGSEL1 = RANGE3                 2           —     64   µA

Linear steps within each     NIDAC_STEPS                                            —           32    —    steps

range

Step size                    SSIDAC               RANGSEL1 = RANGE0                 —           50    —    nA

                                                  RANGSEL1 = RANGE1                 —           100   —    nA

                                                  RANGSEL1 = RANGE2                 —           500   —    nA

                                                  RANGSEL1 = RANGE3                 —           2     —    µA

Total accuracy, STEPSEL1  =  ACCIDAC              EM0 or EM1, AVDD=3.3 V, T = 25    -2          —     2    %

0x10                                              °C

                                                  EM0 or EM1, Across operating      -18         —     22   %

                                                  temperature range

                                                  EM2 or EM3, Source mode,          —           -2    —    %

                                                  RANGSEL1 = RANGE0,

                                                  AVDD=3.3 V, T = 25 °C

                                                  EM2 or EM3, Source mode,          —           -1.7  —    %

                                                  RANGSEL1 = RANGE1,

                                                  AVDD=3.3 V, T = 25 °C

                                                  EM2 or EM3, Source mode,          —           -0.8  —    %

                                                  RANGSEL1 = RANGE2,

                                                  AVDD=3.3 V, T = 25 °C

                                                  EM2 or EM3, Source mode,          —           -0.5  —    %

                                                  RANGSEL1 = RANGE3,

                                                  AVDD=3.3 V, T = 25 °C

                                                  EM2 or EM3, Sink mode, RANG-      —           -0.7  —    %

                                                  SEL1 = RANGE0, AVDD=3.3 V, T

                                                  = 25 °C

                                                  EM2 or EM3, Sink mode, RANG-      —           -0.6  —    %

                                                  SEL1 = RANGE1, AVDD=3.3 V, T

                                                  = 25 °C

                                                  EM2 or EM3, Sink mode, RANG-      —           -0.5  —    %

                                                  SEL1 = RANGE2, AVDD=3.3 V, T

                                                  = 25 °C

                                                  EM2 or EM3, Sink mode, RANG-      —           -0.5  —    %

                                                  SEL1 = RANGE3, AVDD=3.3 V, T

                                                  = 25 °C

Start up time                tIDAC_SU             Output within 1% of steady state  —           5     —    µs

                                                  value

silabs.com | Building a more connected world.                                                              Rev. 1.2  |                81
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                               Electrical Specifications

Parameter                       Symbol         Test Condition                      Min   Typ   Max                    Unit

Settling time, (output settled  tIDAC_SETTLE   Range setting is changed            —     5     —                      µs

within 1% of steady state val-                 Step value is changed               —     1     —                      µs

ue),

Current consumption2            IIDAC          EM0 or EM1 Source mode, ex-         —     8.9   13                     µA

                                               cluding output current, Across op-

                                               erating temperature range

                                               EM0 or EM1 Sink mode, exclud-       —     12    16                     µA

                                               ing output current, Across operat-

                                               ing temperature range

                                               EM2 or EM3 Source mode, ex-         —     1.04  —                      µA

                                               cluding output current, T = 25 °C

                                               EM2 or EM3 Sink mode, exclud-       —     1.08  —                      µA

                                               ing output current, T = 25 °C

                                               EM2 or EM3 Source mode, ex-         —     8.9   —                      µA

                                               cluding output current, T ≥ 85 °C

                                               EM2 or EM3 Sink mode, exclud-       —     12    —                      µA

                                               ing output current, T ≥ 85 °C

Output voltage compliance in    ICOMP_SRC      RANGESEL1=0, output voltage =       —     0.04  —                      %

source mode, source current                    min(VIOVDD, VAVDD2-100 mv)

change relative to current

sourced at 0 V                                 RANGESEL1=1, output voltage =       —     0.02  —                      %

                                               min(VIOVDD, VAVDD2-100 mV)

                                               RANGESEL1=2, output voltage =       —     0.02  —                      %

                                               min(VIOVDD, VAVDD2-150 mV)

                                               RANGESEL1=3, output voltage =       —     0.02  —                      %

                                               min(VIOVDD, VAVDD2-250 mV)

Output voltage compliance in    ICOMP_SINK     RANGESEL1=0, output voltage =       —     0.18  —                      %

sink mode, sink current                        100 mV

change relative to current                     RANGESEL1=1, output voltage =       —     0.12  —                      %

sunk at IOVDD                                  100 mV

                                               RANGESEL1=2, output voltage =       —     0.08  —                      %

                                               150 mV

                                               RANGESEL1=3, output voltage =       —     0.02  —                      %

                                               250 mV

Note:

1. In IDAC_CURPROG register.

2. The IDAC is supplied by either AVDD, DVDD, or IOVDD based on the setting of ANASW in  the EMU_PWRCTRL register     and

      PWRSEL in the IDAC_CTRL register. Setting PWRSEL to 1 selects IOVDD. With PWRSEL   cleared to 0, ANASW selects  be-

      tween AVDD (0) and DVDD (1).

silabs.com | Building a more connected world.                                                       Rev. 1.2               |    82
                                                                   EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                   Electrical Specifications

4.1.19  Pulse Counter (PCNT)

                                                 Table 4.43.       Pulse Counter (PCNT)

Parameter                     Symbol             Test Condition                          Min  Typ  Max                     Unit

Input frequency               FIN                Asynchronous Single and Quad-           —    —    10                      MHz

                                                 rature Modes

                                                 Sampled Modes with Debounce             —    —    8                       kHz

                                                 filter set to 0.

4.1.20  I2C

4.1.20.1  I2C Standard-mode   (Sm)1

                                               Table 4.44.  I2C Standard-mode (Sm)1

Parameter                     Symbol             Test Condition                          Min  Typ  Max                     Unit

SCL clock frequency2          fSCL                                                       0    —    100                     kHz

SCL clock low time            tLOW                                                       4.7  —    —                       µs

SCL clock high time           tHIGH                                                      4    —    —                       µs

SDA set-up time               tSU_DAT                                                    250  —    —                       ns

SDA hold time3                tHD_DAT                                                    100  —    3450                    ns

Repeated START condition      tSU_STA                                                    4.7  —    —                       µs

set-up time

(Repeated) START condition    tHD_STA                                                    4    —    —                       µs

hold time

STOP condition set-up time    tSU_STO                                                    4    —    —                       µs

Bus free time between a       tBUF                                                       4.7  —    —                       µs

STOP and START condition

Note:

1. For CLHR set to 0 in the I2Cn_CTRL register.

2. For the minimum HFPERCLK frequency required in Standard-mode, refer to the I2C chapter in  the reference manual.

3. The maximum SDA hold time (tHD_DAT) needs to be met only when the device does not stretch  the low time of SCL (tLOW).

silabs.com | Building a more connected world.                                                                        Rev. 1.2  |    83
                                                                 EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                             Electrical Specifications

4.1.20.2  I2C Fast-mode (Fm)1

                                                 Table 4.45.  I2C Fast-mode (Fm)1

Parameter                      Symbol            Test Condition                    Min  Typ                     Max       Unit

SCL clock frequency2           fSCL                                                0    —                       400       kHz

SCL clock low time             tLOW                                                1.3  —                       —         µs

SCL clock high time            tHIGH                                               0.6  —                       —         µs

SDA set-up time                tSU_DAT                                             100  —                       —         ns

SDA hold time3                 tHD_DAT                                             100  —                       900       ns

Repeated START condition       tSU_STA                                             0.6  —                       —         µs

set-up time

(Repeated) START condition     tHD_STA                                             0.6  —                       —         µs

hold time

STOP condition set-up time     tSU_STO                                             0.6  —                       —         µs

Bus free time between a        tBUF                                                1.3  —                       —         µs

STOP and START condition

Note:

1. For CLHR set to 1 in the I2Cn_CTRL register.

2. For the minimum HFPERCLK frequency required in Fast-mode, refer to the I2C chapter in the reference manual.

3. The maximum SDA hold time (tHD,DAT) needs to be met only when the device does not stretch the low time of SCL (tLOW).

silabs.com | Building a more connected world.                                                                             Rev. 1.2  |  84
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                            Electrical Specifications

4.1.20.3  I2C Fast-mode Plus (Fm+)1

                                               Table 4.46.  I2C Fast-mode Plus (Fm+)1

Parameter                   Symbol             Test Condition                          Min             Typ            Max      Unit

SCL clock frequency2        fSCL                                                       0               —              1000     kHz

SCL clock low time          tLOW                                                       0.5             —              —        µs

SCL clock high time         tHIGH                                                      0.26            —              —        µs

SDA set-up time             tSU_DAT                                                    50              —              —        ns

SDA hold time               tHD_DAT                                                    100             —              —        ns

Repeated START condition    tSU_STA                                                    0.26            —              —        µs

set-up time

(Repeated) START condition  tHD_STA                                                    0.26            —              —        µs

hold time

STOP condition set-up time  tSU_STO                                                    0.26            —              —        µs

Bus free time between a     tBUF                                                       0.5             —              —        µs

STOP and START condition

Note:

1. For CLHR set to 0 or 1 in the I2Cn_CTRL register.

2. For the minimum HFPERCLK frequency required in Fast-mode    Plus,  refer  to  the  I2C chapter  in  the reference  manual.

silabs.com | Building a more connected world.                                                                                  Rev. 1.2  |  85
                                                                    EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                            Electrical Specifications

4.1.21  USART SPI

SPI Master Timing

                                                       Table 4.47.  SPI Master Timing

Parameter                Symbol                Test Condition                               Min        Typ  Max  Unit

SCLK period 1 3 2        tSCLK                                                              2*         —    —    ns

                                                                                          tHFPERCLK

CS to MOSI 1 3           tCS_MO                                                             -9         —    10   ns

SCLK to MOSI 1 3         tSCLK_MO                                                           -6         —    6.5  ns

MISO setup time 1 3      tSU_MI                IOVDD = 1.62 V                               60         —    —    ns

                                               IOVDD = 3.0 V                                40         —    —    ns

MISO hold time 1 3       tH_MI                                                              -13        —    —    ns

Note:

1. Applies for both CLKPHA = 0 and CLKPHA = 1 (figure only shows CLKPHA            = 0).

2. tHFPERCLK is one period of the selected HFPERCLK.

3. Measurement done with 8 pF output loading at 10% and 90% of VDD (figure         shows 50% of VDD).

                     CS                        tCS_MO

                                                                    tSCKL_MO

                     SCLK

                     CLKPOL = 0

                     SCLK                                           tSCLK

                     CLKPOL = 1

                     MOSI

                                                       tSU_MI       tH_MI

                     MISO

                                               Figure  4.1.    SPI  Master Timing  Diagram

silabs.com | Building a more connected world.                                                                    Rev. 1.2  |         86
                                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                        Electrical Specifications

SPI Slave Timing

                                                           Table 4.48.     SPI Slave Timing

Parameter                       Symbol                     Test Condition                             Min          Typ         Max         Unit

SCLK period 1 3 2               tSCLK                                                                 6*           —           —           ns

                                                                                                      tHFPERCLK

SCLK high time1 3 2             tSCLK_HI                                                              2.5 *        —           —           ns

                                                                                                      tHFPERCLK

SCLK low time1 3 2              tSCLK_LO                                                              2.5 *        —           —           ns

                                                                                                      tHFPERCLK

CS active to MISO 1 3           tCS_ACT_MI                                                            4            —           70          ns

CS disable to MISO 1 3          tCS_DIS_MI                                                            4            —           50          ns

MOSI setup time 1 3             tSU_MO                                                                8            —           —           ns

MOSI hold time 1 3 2            tH_MO                                                                 7            —           —           ns

SCLK to MISO 1 3 2              tSCLK_MI                                                              10 + 1.5 *   —           65 + 2.5 *  ns

                                                                                                      tHFPERCLK                tHFPERCLK

Note:

     1. Applies for both CLKPHA = 0 and CLKPHA = 1 (figure only shows CLKPHA                = 0).

     2. tHFPERCLK is one period of the selected HFPERCLK.

     3. Measurement done with 8 pF output loading at 10% and 90% of VDD (figure             shows 50% of VDD).

                       CS                      tCS_ACT_MI

                                                                                                                   tCS_DIS_MI

                      SCLK

                    CLKPOL = 0                                             tSCLK_HI         tSCLK_LO

                      SCLK                     tSU_MO

                    CLKPOL = 1                             tH_MO                     tSCLK

                      MOSI

                                                                           tSCLK_MI

                      MISO

                                                           Figure 4.2.  SPI Slave Timing Diagram

4.2  Typical Performance Curves

Typical performance curves indicate    typical characterized performance under the stated             conditions.

silabs.com | Building a more connected world.                                                                                              Rev. 1.2  |  87
                                                                             EFR32BG1 Blue Gecko Bluetooth® Low     Energy SoC Family Data Sheet

                                                                                                                    Electrical Specifications

4.2.1  Supply Current

                       Figure 4.3.               EM0  Active  Mode  Typical  Supply Current vs. Temperature

                       Figure 4.4.               EM1 Sleep    Mode Typical Supply Current   vs. Temperature

               Typical supply current for EM2, EM3 and        EM4H using standard software  libraries from Silicon  Laboratories.

silabs.com  |  Building a more connected world.                                                                                    Rev. 1.2  |  88
                                                                          EFR32BG1 Blue Gecko     Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                  Electrical Specifications

                            Figure 4.5.  EM2,      EM3,  EM4H  and  EM4S  Typical Supply Current  vs. Temperature

silabs.com  |  Building  a  more connected world.                                                                  Rev. 1.2  |  89
                                                    EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                         Electrical Specifications

4.2.2  DC-DC Converter

Default test conditions: CCM mode, LDCDC            = 4.7 μH, CDCDC = 1.0 μF, VDCDC_I = 3.3 V, VDCDC_O = 1.8 V, FDCDC_LN = 7 MHz

                                  Figure 4.6.       DC-DC Converter Typical Performance Characteristics

silabs.com  |  Building  a  more  connected world.                                                       Rev. 1.2                 |  90
                                                                              EFR32BG1     Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                      Electrical Specifications

                                                                                           Load Step Response in LN (CCM) mode

             LN  (CCM)  and  LP  mode          transition   (load:  5mA)                              (Heavy Drive)

DVDD                                                                          DVDD

60mV/div

offset:1.8V                                                                   50mV/div

                                                                              offset:1.8V

VSW                                                                           100mA

2V/div                                                                        ILOAD

offset:1.8V                                                                   1mA

                             100μs/div                                                                10μs/div

                                               Figure 4.7.  DC-DC  Converter  Transition   Waveforms

silabs.com | Building a more connected world.                                                                        Rev. 1.2   |                  91
                                                                          EFR32BG1 Blue Gecko Bluetooth® Low  Energy SoC Family Data Sheet

                                                                                                              Electrical Specifications

4.2.3  Internal Oscillators

                                  Figure 4.8.       HFRCO  and  AUXHFRCO  Typical  Performance  at  38  MHz

                                  Figure 4.9.       HFRCO  and  AUXHFRCO  Typical  Performance  at  32  MHz

silabs.com  |  Building  a  more  connected world.                                                            Rev. 1.2  |  92
                                                                          EFR32BG1 Blue Gecko Bluetooth® Low  Energy SoC Family Data Sheet

                                                                                                              Electrical Specifications

                                  Figure 4.10.      HFRCO  and  AUXHFRCO  Typical  Performance  at  26  MHz

                                  Figure 4.11.      HFRCO  and  AUXHFRCO  Typical  Performance  at  19  MHz

silabs.com  |  Building  a  more  connected world.                                                            Rev. 1.2  |  93
                                                                          EFR32BG1 Blue Gecko Bluetooth® Low  Energy SoC Family Data Sheet

                                                                                                              Electrical Specifications

                                  Figure 4.12.      HFRCO  and  AUXHFRCO  Typical  Performance  at  16  MHz

                                  Figure 4.13.      HFRCO  and  AUXHFRCO  Typical  Performance  at  13  MHz

silabs.com  |  Building  a  more  connected world.                                                            Rev. 1.2  |  94
                                                                          EFR32BG1 Blue Gecko Bluetooth® Low  Energy SoC Family Data Sheet

                                                                                                              Electrical Specifications

                                  Figure 4.14.      HFRCO  and  AUXHFRCO  Typical  Performance  at  7  MHz

                                  Figure 4.15.      HFRCO  and  AUXHFRCO  Typical  Performance  at  4  MHz

silabs.com  |  Building  a  more  connected world.                                                            Rev. 1.2  |  95
                                                                          EFR32BG1 Blue Gecko Bluetooth® Low  Energy SoC Family Data Sheet

                                                                                                              Electrical Specifications

                                  Figure 4.16.      HFRCO  and  AUXHFRCO  Typical  Performance  at  2  MHz

                                  Figure 4.17.      HFRCO  and  AUXHFRCO  Typical  Performance  at  1  MHz

silabs.com  |  Building  a  more  connected world.                                                            Rev. 1.2  |  96
                                                            EFR32BG1 Blue Gecko Bluetooth®          Low  Energy SoC Family Data Sheet

                                                                                                         Electrical Specifications

                                             Figure 4.18.  LFRCO Typical Performance at 32.768 kHz

                                             Figure  4.19.  ULFRCO Typical Performance at 1 kHz

silabs.com  |  Building  a  more  connected  world.                                                      Rev. 1.2  |  97
                                                                      EFR32BG1 Blue Gecko Bluetooth®  Low  Energy SoC Family Data Sheet

                                                                                                           Electrical Specifications

4.2.4  2.4 GHz Radio

                                         Figure  4.20.  2.4  GHz  RF  Transmitter Output Power

silabs.com | Building a more  connected  world.                                                            Rev. 1.2  |  98
                                                                           EFR32BG1 Blue Gecko   Bluetooth®  Low  Energy SoC Family Data Sheet

                                                                                                                  Electrical Specifications

                                               Figure 4.21.  2.4  GHz  RF  Receiver Sensitivity

silabs.com | Building a more connected world.                                                                     Rev. 1.2  |  99
                                                                              EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                     Typical Connection Diagrams

5.   Typical Connection Diagrams

5.1  Power

Typical power supply connections for direct supply,          without using the internal  DC-DC converter,       are  shown  in  the  following  figure.

                                               VDD

                         Main                  +

                         Supply                –

                                                             VREGVDD               AVDD        IOVDD

                                                             VREGSW                      HFXTAL_N

                                                             VREGVSS                           HFXTAL_P

                                                             DVDD                              LFXTAL_N

                                                                                               LFXTAL_P

                                                             DECOUPLE

                                                                       RFVDD                   PAVDD

            Figure 5.1.  EFR32BG1 Typical Application Circuit: Direct Supply Configuration without DC-DC converter

Typical power supply circuits using the internal DC-DC converter are shown below. The MCU operates from the DC-DC converter sup-

ply. For low RF transmit power applications less than 13dBm, the RF PA may be supplied by the DC-DC converter. For OPNs support-

ing high power RF transmission, the RF PA must be directly supplied by VDD for RF transmit power greater than 13 dBm.

                                                        VDD

                                                  Main  +

                                               Supply   –

                                                                   VREGVDD               AVDD            IOVDD

                         VDCDC                               VREGSW

                                                                                                      HFXTAL_N

                                                             VREGVSS                                  HFXTAL_P

                                                             DVDD                                     LFXTAL_N

                                                                                                      LFXTAL_P

                                                             DECOUPLE

                                                                            RFVDD                     PAVDD

     Figure 5.2.  EFR32BG1 Typical Application Circuit: Configuration with DC-DC converter (PAVDD from VDCDC)

silabs.com | Building a more connected world.                                                                                                   Rev. 1.2  |  100
                                                                             EFR32BG1 Blue Gecko  Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                  Typical Connection Diagrams

                                                       VDD

                                               Main    +

                                               Supply  –

                                                            VREGVDD          AVDD  IOVDD

                       VDCDC                                VREGSW

                                                                                   HFXTAL_N

                                                            VREGVSS                HFXTAL_P

                                                            DVDD                   LFXTAL_N

                                                                                   LFXTAL_P

                                                            DECOUPLE

                                                                      RFVDD        PAVDD

Figure 5.3.  EFR32BG1  Typical Application Circuit: Configuration with DC-DC converter (PAVDD from VDD)

silabs.com | Building a more connected world.                                                            Rev. 1.2  |  101
                                                                                 EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                               Typical Connection Diagrams

5.2  RF Matching Networks

Typical RF matching network circuit diagrams are shown in Figure 5.4 Typical 2.4 GHz RF impedance-matching network circuits on

page 102 for applications in the 2.4GHz band, and in Figure 5.5 Typical Sub-GHz RF impedance-matching network circuits on page

102 for applications in the sub-GHz band. Application-specific component values can be found in the EFR32xG1 Reference Manual.

For low RF transmit power applications less than 13dBm, the two-element match is recommended. For OPNs supporting high power

RF transmission, the four-element match is recommended for high RF transmit power (> 13dBm).

     2-Element Match for 2.4GHz                            Band                             4-Element Match for 2.4GHz   Band

                                   PAVDD                                                        PAVDD

     PAVDD                                     L0                                PAVDD                 L0            L1

     2G4RF_IOP                                             50Ω          2G4RF_IOP                                              50Ω

     2G4RF_ION                     C0                                   2G4RF_ION               C0             C1

                           Figure 5.4.         Typical     2.4 GHz  RF  impedance-matching network circuits

                                               Sub-GHz Match Topology         I  (169-500 MHz)

                                   PAVDD

                           L1                  L2

                               C0                      L3        C5                     L5      L6         L7

     SUBGRF_IN                                                                                                                 50Ω

                                                   C2

                           L0                           C4                              C7      C8         C9            C10

                                                   C3

     SUBGRF_IP

                               C1                      L4        C6     BAL1

     SUBGRF_ON

     SUBGRF_OP

                                               Sub-GHz Match     Topology 2 (500-915 MHz)

                                   C0                  L3               PAVDD               L5         L6

     SUBGRF_IN                                                                                                           50Ω

                                   L0                      C4                           C7          C8         C9

     SUBGRF_IP

                                   C1                  L4               BAL1

     SUBGRF_ON

     SUBGRF_OP

                           Figure  5.5.        Typical Sub-GHz RF impedance-matching            network    circuits

silabs.com | Building a more connected world.                                                                                       Rev. 1.2  |  102
                                                    EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                    Typical Connection Diagrams

5.3  Other Connections

Other components or connections may be required     to meet the system-level requirements. Application Note AN0002: "Hardware De-

sign Considerations" contains detailed information  on these connections. Application Notes can be accessed on the Silicon Labs

website (www.silabs.com/32bit-appnotes).

silabs.com | Building a more connected world.       Rev. 1.2  |                                                                    103
                                                                      EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                          Pin Definitions

6.   Pin Definitions

6.1  QFN48 2.4 GHz and Sub-GHz Device Pinout

                                         Figure 6.1.     QFN48 2.4 GHz and Sub-GHz Device Pinout

The following table provides package pin connections and general descriptions of pin functionality. For detailed information on the sup-

ported features for each GPIO pin, see 6.4 GPIO Functionality Table or 6.5 Alternate Functionality Overview.

                                           Table 6.1.    QFN48 2.4 GHz and Sub-GHz Device Pinout

Pin Name  Pin(s)              Description                             Pin Name  Pin(s)            Description

     VSS  0                   Ground                                  PF0       1                 GPIO (5V)

     PF1  2                   GPIO (5V)                               PF2       3                 GPIO (5V)

     PF3  4                   GPIO (5V)                               PF4       5                 GPIO (5V)

     PF5  6                   GPIO (5V)                               PF6       7                 GPIO (5V)

     PF7  8                   GPIO (5V)                               RFVDD     9                 Radio power supply

HFXTAL_N  10                  High Frequency    Crystal  input  pin.  HFXTAL_P  11                High Frequency Crystal  output pin.

silabs.com | Building a more  connected world.                                                                            Rev. 1.2        |  104
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                         Pin Definitions

Pin Name   Pin(s)  Description                                 Pin Name   Pin(s)  Description

                   Reset input, active low. To apply an ex-

                   ternal reset source to this pin, it is re-                     Sub GHz Differential RF output, positive

RESETn     12      quired to only drive this pin low during    SUBGRF_OP  13      path.

                   reset, and let the internal pull-up ensure

                   that reset is released.

SUBGRF_ON  14      Sub GHz Differential RF output, nega-       SUBGRF_IP  15      Sub GHz Differential RF input, positive

                   tive path.                                                     path.

SUBGRF_IN  16      Sub GHz Differential RF input, negative     RFVSS      17      Radio Ground

                   path.

                   Power Amplifier (PA) voltage regulator                         2.4 GHz Differential RF input/output,

PAVSS      18      VSS                                         2G4RF_ION  19      negative path. This pin should be exter-

                                                                                  nally grounded.

2G4RF_IOP  20      2.4 GHz Differential RF input/output,       PAVDD      21      Power Amplifier (PA) voltage regulator

                   positive path.                                                 VDD input

PD13       22      GPIO (5V)                                   PD14       23      GPIO (5V)

PD15       24      GPIO (5V)                                   PA0        25      GPIO

PA1        26      GPIO                                        PA2        27      GPIO (5V)

PA3        28      GPIO (5V)                                   PA4        29      GPIO (5V)

PA5        30      GPIO (5V)                                   PB11       31      GPIO (5V)

PB12       32      GPIO (5V)                                   PB13       33      GPIO (5V)

AVDD       34      Analog power supply.                        PB14       35      GPIO

PB15       36      GPIO                                        VREGVSS    37      Voltage regulator VSS

VREGSW     38      DCDC regulator switching node               VREGVDD    39      Voltage regulator VDD input

                                                                                  Decouple output for on-chip voltage

DVDD       40      Digital power supply.                       DECOUPLE   41      regulator. An external decoupling ca-

                                                                                  pacitor is required at this pin.

IOVDD      42      Digital IO power supply.                    PC6        43      GPIO (5V)

PC7        44      GPIO (5V)                                   PC8        45      GPIO (5V)

PC9        46      GPIO (5V)                                   PC10       47      GPIO (5V)

PC11       48      GPIO (5V)

Note:

1. GPIO with 5V tolerance are indicated by (5V).

2. The pins PA2, PA3, PA4, PB11, PB12, PB13, PD13, PD14, and PD15 will not be 5V tolerant on all future devices. In order to

preserve upgrade options with full hardware compatibility, do not use these pins with 5V domains.

silabs.com | Building a more connected world.                                                                  Rev. 1.2       |  105
                                                                     EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                       Pin Definitions

6.2  QFN48 2.4 GHz Device Pinout

                                               Figure 6.2.     QFN48 2.4 GHz Device Pinout

The following table provides package pin connections and general descriptions of pin functionality. For detailed information on the           sup-

ported features for each GPIO pin, see 6.4 GPIO Functionality Table or 6.5 Alternate Functionality Overview.

                                               Table 6.2.      QFN48 2.4 GHz Device Pinout

Pin Name  Pin(s)  Description                                        Pin Name  Pin(s)          Description

     VSS  0       Ground                                             PF0                    1  GPIO (5V)

     PF1  2       GPIO (5V)                                          PF2                    3  GPIO (5V)

     PF3  4       GPIO (5V)                                          PF4                    5  GPIO (5V)

     PF5  6       GPIO (5V)                                          PF6                    7  GPIO (5V)

     PF7  8       GPIO (5V)                                          RFVDD                  9  Radio power supply

HFXTAL_N  10      High Frequency               Crystal  input  pin.  HFXTAL_P  11              High Frequency Crystal  output        pin.

silabs.com | Building a more connected world.                                                                          Rev. 1.2            |  106
                                                               EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                         Pin Definitions

Pin Name   Pin(s)  Description                                 Pin Name   Pin(s)  Description

                   Reset input, active low. To apply an ex-

                   ternal reset source to this pin, it is re-

RESETn     12      quired to only drive this pin low during    NC         13      No Connect.

                   reset, and let the internal pull-up ensure

                   that reset is released.

RFVSS      14      Radio Ground                                PAVSS      15      Power Amplifier (PA) voltage regulator

                                                                                  VSS

                   2.4 GHz Differential RF input/output,                          2.4 GHz Differential RF input/output,

2G4RF_ION  16      negative path. This pin should be exter-    2G4RF_IOP  17      positive path.

                   nally grounded.

PAVDD      18      Power Amplifier (PA) voltage regulator      PD10       19      GPIO (5V)

                   VDD input

PD11       20      GPIO (5V)                                   PD12       21      GPIO (5V)

PD13       22      GPIO (5V)                                   PD14       23      GPIO (5V)

PD15       24      GPIO (5V)                                   PA0        25      GPIO

PA1        26      GPIO                                        PA2        27      GPIO (5V)

PA3        28      GPIO (5V)                                   PA4        29      GPIO (5V)

PA5        30      GPIO (5V)                                   PB11       31      GPIO (5V)

PB12       32      GPIO (5V)                                   PB13       33      GPIO (5V)

AVDD       34      Analog power supply.                        PB14       35      GPIO

PB15       36      GPIO                                        VREGVSS    37      Voltage regulator VSS

VREGSW     38      DCDC regulator switching node               VREGVDD    39      Voltage regulator VDD input

                                                                                  Decouple output for on-chip voltage

DVDD       40      Digital power supply.                       DECOUPLE   41      regulator. An external decoupling ca-

                                                                                  pacitor is required at this pin.

IOVDD      42      Digital IO power supply.                    PC6        43      GPIO (5V)

PC7        44      GPIO (5V)                                   PC8        45      GPIO (5V)

PC9        46      GPIO (5V)                                   PC10       47      GPIO (5V)

PC11       48      GPIO (5V)

Note:

1. GPIO with 5V tolerance are indicated by (5V).

2. The pins PA2, PA3, PA4, PB11, PB12, PB13, PD13, PD14, and PD15 will not be 5V tolerant on all future devices. In order to

preserve upgrade options with full hardware compatibility, do not use these pins with 5V domains.

silabs.com | Building a more connected world.                                                                  Rev. 1.2       |  107
                                                                 EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                    Pin Definitions

6.3  QFN32 2.4 GHz Device Pinout

                                               Figure 6.3.  QFN32 2.4 GHz Device Pinout

The following table provides package pin connections and general descriptions of pin functionality. For detailed information on the sup-

ported features for each GPIO pin, see 6.4 GPIO Functionality Table or 6.5 Alternate Functionality Overview.

                                               Table 6.3.   QFN32 2.4 GHz Device Pinout

Pin Name     Pin(s)  Description                                 Pin Name  Pin(s)           Description

     VSS     0       Ground                                      PF0                     1  GPIO (5V)

     PF1     2       GPIO (5V)                                   PF2                     3  GPIO (5V)

     PF3     4       GPIO (5V)                                   RFVDD                   5  Radio power supply

HFXTAL_N     6       High Frequency Crystal input pin.           HFXTAL_P                7  High Frequency Crystal  output  pin.

                     Reset input, active low. To apply an ex-

                     ternal reset source to this pin, it is re-

     RESETn  8       quired to only drive this pin low during    RFVSS                   9  Radio Ground

                     reset, and let the internal pull-up ensure

                     that reset is released.

silabs.com | Building a more connected world.                                                                       Rev. 1.2              |  108
                                                                 EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                                       Pin Definitions

Pin Name   Pin(s)  Description                                   Pin Name           Pin(s)      Description

                   Power Amplifier (PA) voltage regulator                                       2.4 GHz Differential RF input/output,

PAVSS      10      VSS                                           2G4RF_ION          11          negative path. This pin should be exter-

                                                                                                nally grounded.

2G4RF_IOP  12      2.4 GHz Differential RF input/output,         PAVDD              13          Power Amplifier (PA) voltage regulator

                   positive path.                                                               VDD input

PD13       14      GPIO (5V)                                     PD14               15          GPIO (5V)

PD15       16      GPIO (5V)                                     PA0                17          GPIO

PA1        18      GPIO                                          PB11               19          GPIO (5V)

PB12       20      GPIO (5V)                                     PB13               21          GPIO (5V)

AVDD       22      Analog power supply.                          PB14               23          GPIO

PB15       24      GPIO                                          VREGVSS            25          Voltage regulator VSS

VREGSW     26      DCDC regulator switching node                 VREGVDD            27          Voltage regulator VDD input

                                                                                                Decouple output for on-chip voltage

DVDD       28      Digital power supply.                         DECOUPLE           29          regulator. An external decoupling ca-

                                                                                                pacitor is required at this pin.

IOVDD      30      Digital IO power supply.                      PC10               31          GPIO (5V)

PC11       32      GPIO (5V)

Note:

1. GPIO with 5V tolerance are indicated by (5V).

2. The pins PB11, PB12, PB13, PD13, PD14, and PD15 will not      be 5V tolerant on  all future  devices. In order to preserve upgrade

options with full hardware compatibility, do not use these pins  with 5V domains.

silabs.com | Building a more connected world.                                                                                Rev. 1.2  |  109
                                                                  EFR32BG1 Blue Gecko Bluetooth® Low Energy SoC Family Data Sheet

                                                                                                     Pin Definitions

6.4  GPIO Functionality Table

A wide selection of alternate functionality is available for multiplexing to various pins. The following table shows the name of each GPIO

pin, followed by the functionality available on that pin. Refer to 6.5 Alternate Functionality Overview for a list of GPIO locations available

for each function.

                                               Table 6.4.  GPIO Functionality Table

     GPIO Name                                 Pin Alternate Functionality / Description

                    Analog                     Timers             Communication           Radio      Other

                                                                  US0_TX #24

                                               TIM0_CC0 #24       US0_RX #23

                                               TIM0_CC1 #23       US0_CLK #22

                                               TIM0_CC2 #22       US0_CS #21

                                               TIM0_CDTI0 #21     US0_CTS #20        FRC_DCLK #24    PRS_CH0 #0

                                               TIM0_CDTI1 #20     US0_RTS #19        FRC_DOUT #23    PRS_CH1 #7

                                               TIM0_CDTI2 #19     US1_TX #24         FRC_DFRAME #22  PRS_CH2 #6

     PF0            BUSBY BUSAX                TIM1_CC0 #24       US1_RX #23         MODEM_DCLK #24  PRS_CH3 #5

                                               TIM1_CC1 #23       US1_CLK #22        MODEM_DIN #23   ACMP0_O #24

                                               TIM1_CC2 #22       US1_CS #21         MODEM_DOUT #22  ACMP1_O #24

                                               TIM1_CC3 #21 LE-   US1_CTS #20        MODEM_ANT0 #21  DBG_SWCLKTCK

                                               TIM0_OUT0 #24 LE-  US1_RTS #19        MODEM_ANT1 #20

                                               TIM0_OUT1 #23      LEU0_TX #24

                                               PCNT0_S0IN #24     LEU0_RX #23

                                               PCNT0_S1IN #23     I2C0_SDA #24

                                                                  I2C0_SCL #23

                                                                  US0_TX #25

                                               TIM0_CC0 #25       US0_RX #24

                                               TIM0_CC1 #24       US0_CLK #23

                                               TIM0_CC2 #23       US0_CS #22

                                               TIM0_CDTI0 #22     US0_CTS #21        FRC_DCLK #25    PRS_CH0 #1

                                               TIM0_CDTI1 #21     US0_RTS #20        FRC_DOUT #24    PRS_CH1 #0

                                               TIM0_CDTI2 #20     US1_TX #25         FRC_DFRAME #23  PRS_CH2 #7

     PF1            BUSAY BUSBX                TIM1_CC0 #25       US1_RX #24         MODEM_DCLK #25  PRS_CH3 #6

                                               TIM1_CC1 #24       US1_CLK #23        MODEM_DIN #24   ACMP0_O #25

                                               TIM1_CC2 #23       US1_CS #22         MODEM_DOUT #23  ACMP1_O #25

                                               TIM1_CC3 #22 LE-   US1_CTS #21        MODEM_ANT0 #22  DBG_SWDIOTMS

                                               TIM0_OUT0 #25 LE-  US1_RTS #20        MODEM_ANT1 #21

                                               TIM0_OUT1 #24      LEU0_TX #25

                                               PCNT0_S0IN #25     LEU0_RX #24

                                               PCNT0_S1IN #24     I2C0_SDA #25

                                                                  I2C0_SCL #24

                                                                  US0_TX #26

                                               TIM0_CC0 #26       US0_RX #25

                                               TIM0_CC1 #25       US0_CLK #24

                                               TIM0_CC2 #24       US0_CS #23                         CMU_CLK0 #6

                                               TIM0_CDTI0 #23     US0_CTS #22        FRC_DCLK #26    PRS_CH0 #2

                                               TIM0_CDTI1 #22     US0_RTS #21        FRC_DOUT #25    PRS_CH1 #1

                                               TIM0_CDTI2 #21     US1_TX #26         FRC_DFRAME #24  PRS_CH2 #0

     PF2            BUSBY BUSAX                TIM1_CC0 #26       US1_RX #25         MODEM_DCLK #26  PRS_CH3 #7

                                               TIM1_CC1 #25       US1_CLK #24        MODEM_DIN #25   ACMP0_O #26

                                               TIM1_CC2 #24       US1_CS #23         MODEM_DOUT #24  ACMP1_O #26

                                               TIM1_CC3 #23 LE-   US1_CTS #22        MODEM_ANT0 #23  DBG_TDO

                                               TIM0_OUT0 #26 LE-  US1_RTS #21        MODEM_ANT1 #22  DBG_SWO #0

                                               TIM0_OUT1 #25      LEU0_TX #26                        GPIO_EM4WU0

                                               PCNT0_S0IN #26     LEU0_RX #25

                                               PCNT0_S1IN #25     I2C0_SDA #26

                                                                  I2C0_SCL #25

silabs.com | Building a more connected world.                                                        Rev. 1.2                                   |  110
                                                                    EFR32BG1 Blue  Gecko Bluetooth® Low Energy  SoC Family Data Sheet

                                                                                                                Pin Definitions

GPIO Name                                        Pin Alternate Functionality /     Description

                          Analog                 Timers             Communication  Radio                        Other

                                                                    US0_TX #27

                                                 TIM0_CC0 #27       US0_RX #26

                                                 TIM0_CC1 #26       US0_CLK #25

                                                 TIM0_CC2 #25       US0_CS #24

                                                 TIM0_CDTI0 #24     US0_CTS #23    FRC_DCLK #27                 CMU_CLK1 #6