电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

EFM32GG295F1024-BGA120

器件型号:EFM32GG295F1024-BGA120
器件类别:半导体    嵌入式处理器和控制器   
厂商名称:SILABS
厂商官网:http://www.silabs.com
下载文档

器件描述

RISC MICROCONTROLLER

精简指令集微控制器

参数
EFM32GG295F1024-BGA120状态 ACTIVE
EFM32GG295F1024-BGA120微处理器类型 RISC MICROCONTROLLER

EFM32GG295F1024-BGA120器件文档内容

                                                                          ...the world's most energy friendly microcontrollers

EFM32GG295 DATASHEET

F1024/F512

ARM Cortex-M3 CPU platform                                                 External Bus Interface for up to 4x256 MB of external
    High Performance 32-bit processor @ up to 48 MHz                          memory mapped space
    Memory Protection Unit                                                    TFT Controller with Direct Drive

Flexible Energy Management System                                          Communication interfaces
    20 nA @ 3 V Shutoff Mode                                                   3 Universal Synchronous/Asynchronous Receiv-
    0.4 A @ 3 V Shutoff Mode with RTC                                           er/Transmitter
    0.8 A @ 3 V Stop Mode, including Power-on Reset, Brown-out                   UART/SPI/SmartCard (ISO 7816)/IrDA/I2S
      Detector, RAM and CPU retention                                           2 Universal Asynchronous Receiver/Transmitter
    1.1 A @ 3 V Deep Sleep Mode, including RTC with 32.768 kHz                2 Low Energy UART
      oscillator, Power-on Reset, Brown-out Detector, RAM and CPU                  Autonomous operation with DMA in Deep Sleep
      retention                                                                      Mode
    80 A/MHz @ 3 V Sleep Mode                                                 2 I2C Interface with SMBus support
    219 A/MHz @ 3 V Run Mode, with code executed from flash                      Address recognition in Stop Mode

1024/512 KB Flash                                                          Ultra low power precision analog peripherals
    Read-while-write support                                                   12-bit 1 Msamples/s Analog to Digital Converter
                                                                                  8 single ended channels/4 differential channels
128 KB RAM                                                                      On-chip temperature sensor
93 General Purpose I/O pins                                                   12-bit 500 ksamples/s Digital to Analog Converter
                                                                               2 Analog Comparator
    Configurable push-pull, open-drain, pull-up/down, input filter, drive         Capacitive sensing with up to 16 inputs
      strength                                                                  3 Operational Amplifier
                                                                                  6.1 MHz GBW, Rail-to-rail, Programmable Gain
    Configurable peripheral I/O locations                                     Supply Voltage Comparator
    16 asynchronous external interrupts
    Output state retention and wake-up from Shutoff Mode                   Low Energy Sensor Interface (LESENSE)
12 Channel DMA Controller                                                    Autonomous sensor monitoring in Deep Sleep Mode
12 Channel Peripheral Reflex System (PRS) for autonomous in-                  Wide range of sensors supported, including LC sen-
   ter-peripheral signaling                                                       sors and capacitive buttons
Hardware AES with 128/256-bit keys in 54/75 cycles
Timers/Counters                                                            Ultra efficient Power-on Reset and Brown-Out Detec-
    4 16-bit Timer/Counter                                                   tor

       43 Compare/Capture/PWM channels                                     Debug Interface
       Dead-Time Insertion on TIMER0                                           2-pin Serial Wire Debug interface
    16-bit Low Energy Timer                                                       1-pin Serial Wire Viewer
    1 24-bit Real-Time Counter and 1 32-bit Real-Time Counter                Embedded Trace Module v3.5 (ETM)
    3 16/8-bit Pulse Counter with asynchronous operation
    Watchdog Timer with dedicated RC oscillator @ 50 nA                     Pre-Programmed UART Bootloader
Backup Power Domain                                                       Temperature range -40 to 85 C
    RTC and retention registers in a separate power domain, avail-          Single power supply 1.98 to 3.8 V
      able in all energy modes                                              BGA120 package
    Operation from backup battery when main power drains out

32-bit ARM Cortex-M0+, Cortex-M3 and Cortex-M4 microcontrollers for:

Energy, gas, water and smart metering   Alarm and security systems
Health and fitness applications         Industrial and home automation
Smart accessories
                                            ...the world's most energy friendly microcontrollers

1 Ordering Information

Table 1.1 (p. 2) shows the available EFM32GG295 devices.

Table 1.1. Ordering Information

Ordering Code                    Flash (kB) RAM (kB)  Max    Supply      Temperature  Package
                                                      Speed  Voltage     (C)
EFM32GG295F512-BGA120            512        128       (MHz)  (V)                      BGA120
EFM32GG295F1024-BGA120                                                   -40 - 85     BGA120
                                 1024       128       48     1.98 - 3.8  -40 - 85

                                                      48     1.98 - 3.8

Visit www.silabs.com for information on global distributors and representatives.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30       2                                www.silabs.com
                                                               ...the world's most energy friendly microcontrollers

2 System Summary

2.1 System Introduction

   The EFM32 MCUs are the world's most energy friendly microcontrollers. With a unique combination of
   the powerful 32-bit ARM Cortex-M3, innovative low energy techniques, short wake-up time from energy
   saving modes, and a wide selection of peripherals, the EFM32GG microcontroller is well suited for
   any battery operated application as well as other systems requiring high performance and low-energy
   consumption. This section gives a short introduction to each of the modules in general terms and also
   shows a summary of the configuration for the EFM32GG295 devices. For a complete feature set and
   in-depth information on the modules, the reader is referred to the EFM32GG Reference Manual.

   A block diagram of the EFM32GG295 is shown in Figure 2.1 (p. 3) .

   Figure 2.1. Block Diagram

                        GG295F512/ 1024

             Core and Mem ory                                           Clock Managem ent                 Energy Managem ent

                                            Mem o r y                   High Freq.       High Freq        Vo l t ag e        Vo l t ag e
                                            Pr o t ect i o n            Cr yst al        RC               Reg u l at o r     Com parator
                                            Unit                        Osci l l at o r  Osci l l at o r
     ARM CortexTM- M3 processor

                                                                        Aux High Freq.   Low Freq.        Brown- out         Power- on
                                                                        RC               RC               Det ect o r        Reset
                                                                        Osci l l at o r  Osci l l at o r
                                                                                                          Back- up
Flash        RAM        Deb u g             DMA                         Low Freq.        Ultra Low Freq.  Power
Pr o g r am  Mem o r y  In t er f ace       Co n t r o l l er           Cr yst al        RC               Dom ain
Mem o r y               w/ ETM                                          Osci l l at o r  Osci l l at o r

                                                     32- bit bus

                                            Peripheral Reflex System

Serial Interfaces       I/ O Ports                             Tim ers and Triggers       Analog Interfaces                  Secu r i t y

USART        UART       Ex t. Bus          TFT                 Ti m er /    LESENSE         ADC                               Har d w ar e
                        In t er f ace      Dr i ver            Co u n t er                                                    AES

                                                               Low Energy Real Tim e

Low                     Ex ternal          Gen er al           Ti m er      Co u n t er                   Op er at i o n al
                        In t er r u p t s  Pu r p o se                                                    Am p l i f i er
En er g y    I 2C                          I/ O                                            DAC

UART                                                           Pulse        Wat ch d o g
                                                               Co u n t er  Ti m er

                        Pin                Pin                 Back- up                    Analog
                        Reset              Wak eu p            RTC                         Com parator

2.1.1 ARM Cortex-M3 Core

   The ARM Cortex-M3 includes a 32-bit RISC processor which can achieve as much as 1.25 Dhrystone
   MIPS/MHz. A Memory Protection Unit with support for up to 8 memory segments is included, as well
   as a Wake-up Interrupt Controller handling interrupts triggered while the CPU is asleep. The EFM32
   implementation of the Cortex-M3 is described in detail in EFM32 Cortex-M3 Reference Manual.

2.1.2 Debug Interface (DBG)

   This device includes hardware debug support through a 2-pin serial-wire debug interface and an Embed-
   ded Trace Module (ETM) for data/instruction tracing. In addition there is also a 1-wire Serial Wire Viewer
   pin which can be used to output profiling information, data trace and software-generated messages.

2.1.3 Memory System Controller (MSC)

   The Memory System Controller (MSC) is the program memory unit of the EFM32GG microcontroller.
   The flash memory is readable and writable from both the Cortex-M3 and DMA. The flash memory is

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                     3                                          www.silabs.com
                                                                  ...the world's most energy friendly microcontrollers

   divided into two blocks; the main block and the information block. Program code is normally written to
   the main block. Additionally, the information block is available for special user data and flash lock bits.
   There is also a read-only page in the information block containing system and device calibration data.
   Read and write operations are supported in the energy modes EM0 and EM1.

2.1.4 Direct Memory Access Controller (DMA)

   The Direct Memory Access (DMA) controller performs memory operations independently of the CPU.
   This has the benefit of reducing the energy consumption and the workload of the CPU, and enables
   the system to stay in low energy modes when moving for instance data from the USART to RAM or
   from the External Bus Interface to a PWM-generating timer. The DMA controller uses the PL230 DMA
   controller licensed from ARM.

2.1.5 Reset Management Unit (RMU)

   The RMU is responsible for handling the reset functionality of the EFM32GG.

2.1.6 Energy Management Unit (EMU)

   The Energy Management Unit (EMU) manage all the low energy modes (EM) in EFM32GG microcon-
   trollers. Each energy mode manages if the CPU and the various peripherals are available. The EMU
   can also be used to turn off the power to unused SRAM blocks.

2.1.7 Clock Management Unit (CMU)

   The Clock Management Unit (CMU) is responsible for controlling the oscillators and clocks on-board the
   EFM32GG. The CMU provides the capability to turn on and off the clock on an individual basis to all
   peripheral modules in addition to enable/disable and configure the available oscillators. The high degree
   of flexibility enables software to minimize energy consumption in any specific application by not wasting
   power on peripherals and oscillators that are inactive.

2.1.8 Watchdog (WDOG)

   The purpose of the watchdog timer is to generate a reset in case of a system failure, to increase appli-
   cation reliability. The failure may e.g. be caused by an external event, such as an ESD pulse, or by a
   software failure.

2.1.9 Peripheral Reflex System (PRS)

   The Peripheral Reflex System (PRS) system is a network which lets the different peripheral module
   communicate directly with each other without involving the CPU. Peripheral modules which send out
   Reflex signals are called producers. The PRS routes these reflex signals to consumer peripherals which
   apply actions depending on the data received. The format for the Reflex signals is not given, but edge
   triggers and other functionality can be applied by the PRS.

2.1.10 External Bus Interface (EBI)

   The External Bus Interface provides access to external parallel interface devices such as SRAM, FLASH,
   ADCs and LCDs. The interface is memory mapped into the address bus of the Cortex-M3. This enables
   seamless access from software without manually manipulating the IO settings each time a read or write
   is performed. The data and address lines are multiplexed in order to reduce the number of pins required
   to interface the external devices. The timing is adjustable to meet specifications of the external devices.
   The interface is limited to asynchronous devices.

2.1.11 TFT Direct Drive

   The EBI contains a TFT controller which can drive a TFT via a 565 RGB interface. The TFT controller
   supports programmable display and port sizes and offers accurate control of frequency and setup and
   hold timing. Direct Drive is supported for TFT displays which do not have their own frame buffer. In

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  4  www.silabs.com
                                                                  ...the world's most energy friendly microcontrollers

   that case TFT Direct Drive can transfer data from either on-chip memory or from an external memory
   device to the TFT at low CPU load. Automatic alpha-blending and masking is also supported for transfers
   through the EBI interface.

2.1.12 Inter-Integrated Circuit Interface (I2C)

   The I2C module provides an interface between the MCU and a serial I2C-bus. It is capable of acting as
   both a master and a slave, and supports multi-master buses. Both standard-mode, fast-mode and fast-
   mode plus speeds are supported, allowing transmission rates all the way from 10 kbit/s up to 1 Mbit/s.
   Slave arbitration and timeouts are also provided to allow implementation of an SMBus compliant system.
   The interface provided to software by the I2C module, allows both fine-grained control of the transmission
   process and close to automatic transfers. Automatic recognition of slave addresses is provided in all
   energy modes.

2.1.13 Universal Synchronous/Asynchronous Receiver/Transmitter (US-
ART)

   The Universal Synchronous Asynchronous serial Receiver and Transmitter (USART) is a very flexible
   serial I/O module. It supports full duplex asynchronous UART communication as well as RS-485, SPI,
   MicroWire and 3-wire. It can also interface with ISO7816 SmartCards, IrDA and I2S devices.

2.1.14 Pre-Programmed UART Bootloader

   The bootloader presented in application note AN0003 is pre-programmed in the device at factory. Auto-
   baud and destructive write are supported. The autobaud feature, interface and commands are described
   further in the application note.

2.1.15 Universal Asynchronous Receiver/Transmitter (UART)

   The Universal Asynchronous serial Receiver and Transmitter (UART) is a very flexible serial I/O module.
   It supports full- and half-duplex asynchronous UART communication.

2.1.16 Low Energy Universal Asynchronous Receiver/Transmitter
(LEUART)

   The unique LEUARTTM, the Low Energy UART, is a UART that allows two-way UART communication on
   a strict power budget. Only a 32.768 kHz clock is needed to allow UART communication up to 9600 baud/
   s. The LEUART includes all necessary hardware support to make asynchronous serial communication
   possible with minimum of software intervention and energy consumption.

2.1.17 Timer/Counter (TIMER)

   The 16-bit general purpose Timer has 3 compare/capture channels for input capture and compare/Pulse-
   Width Modulation (PWM) output. TIMER0 also includes a Dead-Time Insertion module suitable for motor
   control applications.

2.1.18 Real Time Counter (RTC)

   The Real Time Counter (RTC) contains a 24-bit counter and is clocked either by a 32.768 kHz crystal
   oscillator, or a 32.768 kHz RC oscillator. In addition to energy modes EM0 and EM1, the RTC is also
   available in EM2. This makes it ideal for keeping track of time since the RTC is enabled in EM2 where
   most of the device is powered down.

2.1.19 Backup Real Time Counter (BURTC)

   The Backup Real Time Counter (BURTC) contains a 32-bit counter and is clocked either by a 32.768 kHz
   crystal oscillator, a 32.768 kHz RC oscillator or a 1 kHz ULFRCO. The BURTC is available in all Energy
   Modes and it can also run in backup mode, making it operational even if the main power should drain out.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  5  www.silabs.com
                                                                  ...the world's most energy friendly microcontrollers

2.1.20 Low Energy Timer (LETIMER)

   The unique LETIMERTM, the Low Energy Timer, is a 16-bit timer that is available in energy mode EM2
   in addition to EM1 and EM0. Because of this, it can be used for timing and output generation when most
   of the device is powered down, allowing simple tasks to be performed while the power consumption of
   the system is kept at an absolute minimum. The LETIMER can be used to output a variety of waveforms
   with minimal software intervention. It is also connected to the Real Time Counter (RTC), and can be
   configured to start counting on compare matches from the RTC.

2.1.21 Pulse Counter (PCNT)

   The Pulse Counter (PCNT) can be used for counting pulses on a single input or to decode quadrature
   encoded inputs. It runs off either the internal LFACLK or the PCNTn_S0IN pin as external clock source.
   The module may operate in energy mode EM0 EM3.

2.1.22 Analog Comparator (ACMP)

   The Analog Comparator is used to compare the voltage of two analog inputs, with a digital output indi-
   cating which input voltage is higher. Inputs can either be one of the selectable internal references or from
   external pins. Response time and thereby also the current consumption can be configured by altering
   the current supply to the comparator.

2.1.23 Voltage Comparator (VCMP)

   The Voltage Supply Comparator is used to monitor the supply voltage from software. An interrupt can
   be generated when the supply falls below or rises above a programmable threshold. Response time and
   thereby also the current consumption can be configured by altering the current supply to the comparator.

2.1.24 Analog to Digital Converter (ADC)

   The ADC is a Successive Approximation Register (SAR) architecture, with a resolution of up to 12 bits
   at up to one million samples per second. The integrated input mux can select inputs from 8 external
   pins and 6 internal signals.

2.1.25 Digital to Analog Converter (DAC)

   The Digital to Analog Converter (DAC) can convert a digital value to an analog output voltage. The DAC
   is fully differential rail-to-rail, with 12-bit resolution. It has two single ended output buffers which can be
   combined into one differential output. The DAC may be used for a number of different applications such
   as sensor interfaces or sound output.

2.1.26 Operational Amplifier (OPAMP)

   The EFM32GG295 features 3 Operational Amplifiers. The Operational Amplifier is a versatile general
   purpose amplifier with rail-to-rail differential input and rail-to-rail single ended output. The input can be set
   to pin, DAC or OPAMP, whereas the output can be pin, OPAMP or ADC. The current is programmable
   and the OPAMP has various internal configurations such as unity gain, programmable gain using internal
   resistors etc.

2.1.27 Low Energy Sensor Interface (LESENSE)

   The Low Energy Sensor Interface (LESENSETM), is a highly configurable sensor interface with support
   for up to 16 individually configurable sensors. By controlling the analog comparators and DAC, LESENSE
   is capable of supporting a wide range of sensors and measurement schemes, and can for instance mea-
   sure LC sensors, resistive sensors and capacitive sensors. LESENSE also includes a programmable

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  6  www.silabs.com
                                                                  ...the world's most energy friendly microcontrollers

   FSM which enables simple processing of measurement results without CPU intervention. LESENSE is
   available in energy mode EM2, in addition to EM0 and EM1, making it ideal for sensor monitoring in
   applications with a strict energy budget.

2.1.28 Backup Power Domain

   The backup power domain is a separate power domain containing a Backup Real Time Counter, BURTC,
   and a set of retention registers, available in all energy modes. This power domain can be configured to
   automatically change power source to a backup battery when the main power drains out. The backup
   power domain enables the EFM32GG295 to keep track of time and retain data, even if the main power
   source should drain out.

2.1.29 Advanced Encryption Standard Accelerator (AES)

   The AES accelerator performs AES encryption and decryption with 128-bit or 256-bit keys. Encrypting or
   decrypting one 128-bit data block takes 52 HFCORECLK cycles with 128-bit keys and 75 HFCORECLK
   cycles with 256-bit keys. The AES module is an AHB slave which enables efficient access to the data
   and key registers. All write accesses to the AES module must be 32-bit operations, i.e. 8- or 16-bit
   operations are not supported.

2.1.30 General Purpose Input/Output (GPIO)

   In the EFM32GG295, there are 93 General Purpose Input/Output (GPIO) pins, which are divided into
   ports with up to 16 pins each. These pins can individually be configured as either an output or input. More
   advanced configurations like open-drain, filtering and drive strength can also be configured individually
   for the pins. The GPIO pins can also be overridden by peripheral pin connections, like Timer PWM
   outputs or USART communication, which can be routed to several locations on the device. The GPIO
   supports up to 16 asynchronous external pin interrupts, which enables interrupts from any pin on the
   device. Also, the input value of a pin can be routed through the Peripheral Reflex System to other
   peripherals.

2.2 Configuration Summary

   The features of the EFM32GG295 is a subset of the feature set described in the EFM32GG Reference
   Manual. Table 2.1 (p. 7) describes device specific implementation of the features.

   Table 2.1. Configuration Summary

Module     Configuration                       Pin Connections
Cortex-M3  Full configuration                  NA
DBG        Full configuration                  DBG_SWCLK, DBG_SWDIO,
                                               DBG_SWO
MSC        Full configuration                  NA
DMA        Full configuration                  NA
RMU        Full configuration                  NA
EMU        Full configuration                  NA
CMU        Full configuration                  CMU_OUT0, CMU_OUT1
WDOG       Full configuration                  NA
PRS        Full configuration                  NA
EBI        Full configuration                  EBI_A[27:0], EBI_AD[15:0], EBI_ARDY,
                                               EBI_ALE, EBI_BL[1:0], EBI_CS[3:0],

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  7  www.silabs.com
                                            ...the world's most energy friendly microcontrollers

Module          Configuration                  Pin Connections

I2C0                                           EBI_CSTFT, EBI_DCLK, EBI_DTEN,
I2C1                                           EBI_HSNC, EBI_NANDREn,
USART0                                         EBI_NANDWEn, EBI_REn, EBI_VSNC,
USART1                                         EBI_WEn
USART2
UART0           Full configuration             I2C0_SDA, I2C0_SCL
UART1
LEUART0         Full configuration             I2C1_SDA, I2C1_SCL
LEUART1
TIMER0          Full configuration with IrDA   US0_TX, US0_RX. US0_CLK, US0_CS
TIMER1
TIMER2          Full configuration with I2S    US1_TX, US1_RX, US1_CLK, US1_CS
TIMER3
RTC             Full configuration with I2S    US2_TX, US2_RX, US2_CLK, US2_CS
BURTC
LETIMER0        Full configuration             U0_TX, U0_RX
PCNT0
PCNT1           Full configuration             U1_TX, U1_RX
PCNT2
ACMP0           Full configuration             LEU0_TX, LEU0_RX
ACMP1
VCMP            Full configuration             LEU1_TX, LEU1_RX
ADC0
DAC0            Full configuration with DTI    TIM0_CC[2:0], TIM0_CDTI[2:0]
OPAMP
                Full configuration             TIM1_CC[2:0]
AES
GPIO            Full configuration             TIM2_CC[2:0]

                Full configuration             TIM3_CC[2:0]

                Full configuration             NA

                Full configuration             NA

                Full configuration             LET0_O[1:0]

                Full configuration, 16-bit count register PCNT0_S[1:0]

                Full configuration, 8-bit count register PCNT1_S[1:0]

                Full configuration, 8-bit count register PCNT2_S[1:0]

                Full configuration             ACMP0_CH[7:0], ACMP0_O

                Full configuration             ACMP1_CH[7:0], ACMP1_O

                Full configuration             NA

                Full configuration             ADC0_CH[7:0]

                Full configuration             DAC0_OUT[1:0], DAC0_OUTxALT

                Full configuration             Outputs: OPAMP_OUTx,
                                               OPAMP_OUTxALT, Inputs:
                                               OPAMP_Px, OPAMP_Nx

                Full configuration             NA

                93 pins                        Available pins are shown in
                                               Table 4.3 (p. 62)

2.3 Memory Map

The EFM32GG295 memory map is shown in Figure 2.2 (p. 9) , with RAM and Flash sizes for the
largest memory configuration.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  8                           www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 2.2. EFM32GG295 Memory Map with largest RAM and Flash sizes

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  9  www.silabs.com
                                                                  ...the world's most energy friendly microcontrollers

3 Electrical Characteristics

3.1 Test Conditions

3.1.1 Typical Values

   The typical data are based on TAMB=25C and VDD=3.0 V, as defined in Table 3.2 (p. 10) , by simu-
   lation and/or technology characterisation unless otherwise specified.

3.1.2 Minimum and Maximum Values

   The minimum and maximum values represent the worst conditions of ambient temperature, supply volt-
   age and frequencies, as defined in Table 3.2 (p. 10) , by simulation and/or technology characterisa-
   tion unless otherwise specified.

3.2 Absolute Maximum Ratings

   The absolute maximum ratings are stress ratings, and functional operation under such conditions are
   not guaranteed. Stress beyond the limits specified in Table 3.1 (p. 10) may affect the device reliability
   or cause permanent damage to the device. Functional operating conditions are given in Table 3.2 (p.
   10) .

   Table 3.1. Absolute Maximum Ratings

Symbol  Parameter           Condition                 Min        Typ  Max  Unit
TSTG
        Storage tempera-                                   -40             1501 C
        ture range

TS      Maximum soldering Latest IPC/JEDEC J-STD-020                       260 C

        temperature         Standard

VDDMAX  External main sup-                                 0               3.8 V
        ply voltage

VIOPIN  Voltage on any I/O                                 -0.3       VDD+0.3 V
        pin

1Based on programmed devices tested for 10000 hours at 150C. Storage temperature affects retention of preprogrammed cal-
ibration values stored in flash. Please refer to the Flash section in the Electrical Characteristics for information on flash data re-
tention for different temperatures.

3.3 General Operating Conditions

3.3.1 General Operating Conditions

Table 3.2. General Operating Conditions

Symbol  Parameter                                     Min        Typ  Max  Unit
TAMB    Ambient temperature range
VDDOP   Operating supply voltage                           -40             85 C
fAPB    Internal APB clock frequency
fAHB    Internal AHB clock frequency                       1.98            3.8 V

                                                                           48 MHz

                                                                           48 MHz

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  10                        www.silabs.com
                                            ...the world's most energy friendly microcontrollers

3.3.2 Environmental

   Table 3.3. Environmental

Symbol   Parameter           Condition          Min  Typ  Max  Unit
VESDHBM
         ESD (Human Body TAMB=25C                             500 V
VESDCDM  Model HBM)

         ESD (Charged De- TAMB=25C                            500 V
         vice Model, CDM)

Latch-up sensitivity passed: 100 mA/1.5 VSUPPLY(max) according to JEDEC JESD 78 method Class
II, 85C, except pin PD14: +100 mA/-65 mA.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  11            www.silabs.com
                                            ...the world's most energy friendly microcontrollers

3.4 Current Consumption

Table 3.4. Current Consumption

Symbol  Parameter             Condition                      Min  Typ        Max        Unit

                              48 MHz HFXO, all peripheral              219              240 A/
                              clocks disabled, VDD= 3.0 V
                                                                                        MHz

                              28 MHz HFRCO, all peripheral             214              261 A/
                              clocks disabled, VDD= 3.0 V
                                                                                        MHz

        EM0 current. No       21 MHz HFRCO, all peripheral             220              263 A/
        prescaling. Run-      clocks disabled, VDD= 3.0 V
                                                                                        MHz

IEM0    ning prime num-       14 MHz HFRCO, all peripheral             223              270 A/
        ber calculation code  clocks disabled, VDD= 3.0 V
        from flash. (Produc-                                                            MHz

        tion test condition = 11 MHz HFRCO, all peripheral             225              273 A/
        14MHz)
                              clocks disabled, VDD= 3.0 V                               MHz

                              6.6 MHz HFRCO, all peripheral            230              282 A/
                              clocks disabled, VDD= 3.0 V
                                                                                        MHz

                              1.2 MHz HFRCO, all peripheral            283              338 A/
                              clocks disabled, VDD= 3.0 V
                                                                                        MHz

                              48 MHz HFXO, all peripheral              80               90 A/
                              clocks disabled, VDD= 3.0 V
                                                                                        MHz

                              28 MHz HFRCO, all peripheral             80               90 A/
                              clocks disabled, VDD= 3.0 V
                                                                                        MHz

                              21 MHz HFRCO, all peripheral             81               91 A/

                              clocks disabled, VDD= 3.0 V                               MHz

IEM1    EM1 current (Pro-     14 MHz HFRCO, all peripheral             83               99 A/
        duction test condi-   clocks disabled, VDD= 3.0 V
        tion = 14MHz)                                                                   MHz

                              11 MHz HFRCO, all peripheral             85               100 A/
                              clocks disabled, VDD= 3.0 V
                                                                                        MHz

                              6.6 MHz HFRCO, all peripheral            90               102 A/
                              clocks disabled, VDD= 3.0 V
                                                                                        MHz

                              1.2 MHz HFRCO. all peripheral            122              152 A/
                              clocks disabled, VDD= 3.0 V
                                                                                        MHz

                              EM2 current with RTC                     1.11             1.81 A

                              prescaled to 1 Hz, 32.768

                              kHz LFRCO, VDD= 3.0 V,

                              TAMB=25C

IEM2    EM2 current                                                    6.01             10.01 A

                              EM2 current with RTC

                              prescaled to 1 Hz, 32.768

                              kHz LFRCO, VDD= 3.0 V,
                              TAMB=85C

                              VDD= 3.0 V, TAMB=25C                    0.81               1.31 A
                                                                       5.81               9.81 A
IEM3    EM3 current                                                    0.02             0.055 A
                                                                        0.5                0.9 A
                              VDD= 3.0 V, TAMB=85C

IEM4    EM4 current           VDD= 3.0 V, TAMB=25C
                              VDD= 3.0 V, TAMB=85C

1Only one RAM block enabled.

3.5 Transition between Energy Modes

The transition times are measured from the trigger to the first clock edge in the CPU.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  12                               www.silabs.com
                                                 ...the world's most energy friendly microcontrollers

Table 3.5. Energy Modes Transitions

Symbol       Parameter                                                Min        Typ        Max  Unit
tEM10        Transition time from EM1 to EM0
                                                                                      0          HF-

                                                                                                 CORE-

                                                                                                 CLK

                                                                                                 cycles

tEM20        Transition time from EM2 to EM0                                          2          s
tEM30        Transition time from EM3 to EM0
tEM40        Transition time from EM4 to EM0                                          2          s

                                                                                      163        s

3.6 Power Management

The EFM32GG requires the AVDD_x, VDD_DREG and IOVDD_x pins to be connected together (with
optional filter) at the PCB level. For practical schematic recommendations, please see the application
note, "AN0002 EFM32 Hardware Design Considerations".

Table 3.6. Power Management

Symbol       Parameter                Condition                       Min        Typ        Max  Unit
VBODextthr-
VBODintthr-  BOD threshold on                                              1.74                  1.96 V

VBODextthr+  falling external sup-
VPORthr+
             ply voltage
tRESET
             BOD threshold on                                              1.57                  1.70 V
CDECOUPLE
             falling internally reg-

             ulated supply volt-

             age

             BOD threshold on                                                         1.85       1.98 V
             rising external sup-
             ply voltage

             Power-on Reset                                                                      1.98 V
             (POR) threshold on
             rising external sup-
             ply voltage

             Delay from reset         Applies to Power-on Reset,                      163        s
             is released until        Brown-out Reset and pin reset.
             program execution
             starts

             Voltage regulator        X5R capacitor recommended.                      1          F
             decoupling capaci-       Apply between DECOUPLE pin
             tor.                     and GROUND

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30       13                                         www.silabs.com
                                                     ...the world's most energy friendly microcontrollers

3.7 Flash

Table 3.7. Flash

Symbol     Parameter             Condition                     Min           Typ           Max  Unit

ECFLASH    Flash erase cycles                                       20000                       cycles
           before failure

RETFLASH                                 TAMB<150C                 10000                       h
tW_PROG    Flash data retention TAMB<85C                                10                     years
                                                                         20                     years
                                         TAMB<70C                       20                     s
           Word (32-bit) pro-
           gramming time

                                 LPERASE == 0                       20            20.4          20.8 ms
                                 LPERASE == 1
tPERASE    Page erase time

                                                                    40            40.4          40.8 ms

tDERASE    Device erase time     LPERASE == 0                                                   161.6 ms
IERASE     Erase current         LPERASE == 1                                                     141 mA
                                                                                                    71 mA
IWRITE     Write current         LPWRITE == 0                                                     141 mA
                                 LPWRITE == 1                                                       71 mA

VFLASH     Supply voltage dur-                                      1.98                        3.8 V
           ing flash erase and
           write

1Measured at 25C

3.8 General Purpose Input Output

Table 3.8. GPIO

Symbol     Parameter             Condition                     Min           Typ           Max  Unit
VIOIL
VIOIH      Input low voltage                                   0.70VDD                     0.30VDD V
           Input high voltage                                                                            V
VIOOH                                                                                                    V
                                 Sourcing 0.1 mA, VDD=1.98 V,                     0.80VDD
                                 GPIO_Px_CTRL DRIVEMODE

                                 = LOWEST

                                 Sourcing 0.1 mA, VDD=3.0 V,                      0.90VDD       V
                                 GPIO_Px_CTRL DRIVEMODE

                                 = LOWEST

                                 Sourcing 1 mA, VDD=1.98 V,                       0.85VDD       V
                                 GPIO_Px_CTRL DRIVEMODE
           Output high volt-     = LOW                                            0.90VDD       V
           age (Production test
           condition = 3.0V,     Sourcing 1 mA, VDD=3.0 V,
           DRIVEMODE =           GPIO_Px_CTRL DRIVEMODE
           STANDARD)             = LOW

                                 Sourcing 6 mA, VDD=1.98 V,    0.75VDD                          V

                                 GPIO_Px_CTRL DRIVEMODE

                                 = STANDARD

                                 Sourcing 6 mA, VDD=3.0 V,     0.85VDD                          V

                                 GPIO_Px_CTRL DRIVEMODE

                                 = STANDARD

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30           14                                    www.silabs.com
                                              ...the world's most energy friendly microcontrollers

Symbol     Parameter               Condition                    Min       Typ           Max  Unit

VIOOL                              Sourcing 20 mA, VDD=1.98 V,  0.60VDD                      V

IIOLEAK                            GPIO_Px_CTRL DRIVEMODE
RPU
RPD                                = HIGH
RIOESD
tIOGLITCH                          Sourcing 20 mA, VDD=3.0 V,   0.80VDD                      V
tIOOF
VIOHYST                            GPIO_Px_CTRL DRIVEMODE

                                   = HIGH

                                   Sinking 0.1 mA, VDD=1.98 V,                 0.20VDD       V
                                   GPIO_Px_CTRL DRIVEMODE

                                   = LOWEST

                                   Sinking 0.1 mA, VDD=3.0 V,                  0.10VDD       V
                                   GPIO_Px_CTRL DRIVEMODE

                                   = LOWEST

                                   Sinking 1 mA, VDD=1.98 V,                   0.10VDD       V
                                   GPIO_Px_CTRL DRIVEMODE

                                   = LOW

                                   Sinking 1 mA, VDD=3.0 V,                    0.05VDD       V
                                   GPIO_Px_CTRL DRIVEMODE
           Output low voltage      = LOW                                                0.30VDD V
           (Production test
           condition = 3.0V,       Sinking 6 mA, VDD=1.98 V,
           DRIVEMODE =             GPIO_Px_CTRL DRIVEMODE
           STANDARD)               = STANDARD

                                   Sinking 6 mA, VDD=3.0 V,                             0.20VDD V
                                   GPIO_Px_CTRL DRIVEMODE

                                   = STANDARD

                                   Sinking 20 mA, VDD=1.98 V,                           0.35VDD V
                                   GPIO_Px_CTRL DRIVEMODE

                                   = HIGH

                                   Sinking 20 mA, VDD=3.0 V,                            0.20VDD V
                                   GPIO_Px_CTRL DRIVEMODE

                                   = HIGH

           Input leakage cur-      High Impedance IO connected                 0.1          100 nA
           rent                    to GROUND or VDD

           I/O pin pull-up resis-                                              40            kOhm
           tor

           I/O pin pull-down re-                                               40            kOhm
           sistor

           Internal ESD series                                                 200           Ohm
           resistor

           Pulse width of puls-                                      10                      50 ns
           es to be removed
           by the glitch sup-
           pression filter

           Output fall time        GPIO_Px_CTRL DRIVEMODE       20+0.1CL                     250 ns
                                   = LOWEST and load capaci-    20+0.1CL                     250 ns
           I/O pin hysteresis      tance CL=12.5-25pF.
           (VIOTHR+ - VIOTHR-)                                   0.10VDD                            V
                                   GPIO_Px_CTRL DRIVEMODE
                                   = LOW and load capacitance
                                   CL=350-600pF

                                   VDD = 1.98 - 3.8 V

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30    15                                        www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.1. Typical Low-Level Output Current, 2V Supply Voltage

                                 0.20                                                                                                                             5

                                                                                                                                                                  4

                                 0.15

Low- Level Output Current [m A]                                                                                                  Low- Level Output Current [m A]  3

                                 0.10

                                                                                                                                                                  2

                                 0.05

                                                                                                                                                                  1

                                                                                                                - 40C                                                                                          - 40C
                                                                                                                25C
                                                                                                                85C                                                                                            25C

                                                                                                                        2.0                                                                                     85C

                                 0.00                                  0.5  1.0                            1.5                                                    0                                        1.5
                                      0.0                                                                                                                         0.0  0.5  1.0                                       2.0

                                                                            Low- Level Output Voltage [V]                                                                   Low- Level Output Voltage [V]

                                 GPIO_Px_CTRL DRIVEMODE = LOWEST                                                                                                  GPIO_Px_CTRL DRIVEMODE = LOW

                                                                  20                                                                                              45

                                                                                                                                                                  40

                                                                                                                                                                  35

                                                                  15

                                 Low- Level Output Current [m A]                                                                 Low- Level Output Current [m A]  30

                                                                                                                                                                  25

                                                                  10

                                                                                                                                                                  20

                                                                                                                                                                  15

                                                                  5

                                                                                                                                                                  10

                                                                                                                - 40C                                            5                                             - 40C

                                                                                                                25C                                                                                            25C

                                                                                                                85C                                                                                            85C

                                                                  0                                        1.5                                                    0                                        1.5
                                                                  0.0  0.5  1.0                                       2.0                                         0.0  0.5  1.0                                       2.0

                                                                            Low- Level Output Voltage [V]                                                                   Low- Level Output Voltage [V]

GPIO_Px_CTRL DRIVEMODE = STANDARD                                                                                                                                 GPIO_Px_CTRL DRIVEMODE = HIGH

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                                                                                   16                                                  www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.2. Typical High-Level Output Current, 2V Supply Voltage

                                                                    0.00                                                                                                      0.0
                                                                                                                                                                            0 . 5
                                                                          - 40C                                                                                                       - 40C
                                                                          25C                                                                                                         25C
                                                                          85C                                                                                                         85C

                                  0 . 0 5

High- Level Output Current [m A]                                                                                                          High- Level Output Current [m A]  1 . 0

                                  0 . 1 0

                                                                                                                                                                            1 . 5

                                  0 . 1 5

                                                                                                                                                                            2 . 0

                                  0 . 2 0                          0.0                     0.5  1.0                        1.5  2.0                                        2 . 50.0          0.5  1.0                        1.5  2.0

                                                                                            High- Level Output Voltage [V]                                                                     High- Level Output Voltage [V]

                                  GPIO_Px_CTRL DRIVEMODE = LOWEST                                                                                                                 GPIO_Px_CTRL DRIVEMODE = LOW

                                                                      0                                                                                                         0      - 40C
                                                                                    - 40C                                                                                  1 0       25C
                                                                                    25C                                                                                               85C
                                                                                    85C

                                                                    5

                                  High- Level Output Current [m A]                                                                        High- Level Output Current [m A]  2 0

                                                                    1 0

                                                                                                                                                                            3 0

                                                                    1 5

                                                                                                                                                                            4 0

                                                                    2 0

                                                                    0.0                     0.5  1.0                        1.5  2.0                                        5 0  0.0          0.5  1.0                        1.5  2.0

                                                                                            High- Level Output Voltage [V]                                                                     High- Level Output Voltage [V]

GPIO_Px_CTRL DRIVEMODE = STANDARD                                                                                                                                           GPIO_Px_CTRL DRIVEMODE = HIGH

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                                                                                            17                                                                 www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.3. Typical Low-Level Output Current, 3V Supply Voltage

                                 0.5                                                                                              10

                                 0.4                                                                                              8

Low- Level Output Current [m A]  0.3                                                             Low- Level Output Current [m A]  6

                                 0.2                                                                                              4

                                 0.1                                                                                              2
                                 0.0
                                                                                  - 40C                                                                                          - 40C
                                    0.0                                           25C
                                                                                  85C                                                                                            25C

                                                                                                                                                                                  85C

                                         0.5  1.0  1.5  2.0                  2.5        3.0                                       0                1.5
                                                                                                                                  0.0    0.5  1.0       2.0                  2.5        3.0

                                              Low- Level Output Voltage [V]                                                                   Low- Level Output Voltage [V]

GPIO_Px_CTRL DRIVEMODE = LOWEST                                                                                                   GPIO_Px_CTRL DRIVEMODE = LOW

                                 40                                                                                               50

                                 35

                                                                                                                                  40

                                 30

Low- Level Output Current [m A]  25                                                              Low- Level Output Current [m A]

                                                                                                                                  30

                                 20

                                                                                                                                  20

                                 15

                                 10

                                 5                                                - 40C                                          10                                              - 40C
                                                                                                                                   0                                              25C
                                                                                  25C                                              0.0                                           85C

                                                                                  85C

                                 0                 1.5                                                                                             1.5
                                 0.0     0.5  1.0       2.0                  2.5        3.0                                              0.5  1.0       2.0                  2.5        3.0

                                              Low- Level Output Voltage [V]                                                                   Low- Level Output Voltage [V]

GPIO_Px_CTRL DRIVEMODE = STANDARD                                                                                                 GPIO_Px_CTRL DRIVEMODE = HIGH

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                                                   18                                                         www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.4. Typical High-Level Output Current, 3V Supply Voltage

                                    0.0      - 40C                                                                                    0
                                  0 . 1     25C                                                                                                    - 40C
                                             85C                                                                                                    25C
                                                                                                                                                     85C

                                                                                                                                     1

High- Level Output Current [m A]                                                                   High- Level Output Current [m A]  2

                                  0 . 2

                                                                                                                                     3

                                  0 . 3

                                                                                                                                     4

                                  0 . 4

                                                                                                                                     5

                                  0 . 50.0  0.5     1.0  1.5  2.0                   2.5  3.0                                        60.0    0.5            1.0  1.5  2.0                   2.5  3.0

                                                     High- Level Output Voltage [V]                                                                          High- Level Output Voltage [V]

                                  GPIO_Px_CTRL DRIVEMODE = LOWEST                                                                        GPIO_Px_CTRL DRIVEMODE = LOW

                                      0      - 40C                                                                                      0    - 40C
                                  1 0       25C                                                                                    1 0     25C
                                             85C                                                                                             85C

High- Level Output Current [m A]  2 0                                                             High- Level Output Current [m A]  2 0

                                  3 0                                                                                               3 0

                                  4 0                                                                                               4 0

                                  5 0  0.0  0.5     1.0  1.5  2.0                   2.5  3.0                                        5 00.0  0.5            1.0  1.5  2.0                   2.5  3.0

                                                     High- Level Output Voltage [V]                                                                          High- Level Output Voltage [V]

GPIO_Px_CTRL DRIVEMODE = STANDARD                                                                                                    GPIO_Px_CTRL DRIVEMODE = HIGH

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                                                     19                                                                      www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.5. Typical Low-Level Output Current, 3.8V Supply Voltage

                                 0.8                                                                                        14

                                 0.7                                                                                        12

                                 0.6

Low- Level Output Current [m A]                                                            Low- Level Output Current [m A]  10

                                 0.5

                                                                                                                            8

                                 0.4

                                                                                                                            6

                                 0.3

                                                                                                                            4

                                 0.2

                                 0.1                                           - 40C                                       2
                                                                                                                                                                                                                      - 40C

                                                                               25C                                                                                       25C

                                                                               85C                                                                                       85C

                                 0.0            1.5                                                                         0              1.5
                                 0.0  0.5  1.0       2.0  2.5             3.0  3.5                                          0.0  0.5  1.0       2.0  2.5             3.0  3.5

                                           Low- Level Output Voltage [V]                                                              Low- Level Output Voltage [V]

GPIO_Px_CTRL DRIVEMODE = LOWEST                                                                                             GPIO_Px_CTRL DRIVEMODE = LOW

                                 50                                                                                         50

                                 40                                                                                         40

Low- Level Output Current [m A]  30                                                        Low- Level Output Current [m A]  30

                                 20                                                                                         20

                                 10                                                                                         10

                                                                               - 40C                                                                                     - 40C

                                                                               25C                                                                                       25C

                                                                               85C                                                                                       85C

                                 0              1.5                                                                         0              1.5
                                 0.0  0.5  1.0       2.0  2.5             3.0  3.5                                          0.0  0.5  1.0       2.0  2.5             3.0  3.5

                                           Low- Level Output Voltage [V]                                                              Low- Level Output Voltage [V]

GPIO_Px_CTRL DRIVEMODE = STANDARD                                                                                           GPIO_Px_CTRL DRIVEMODE = HIGH

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                                             20                                                            www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.6. Typical High-Level Output Current, 3.8V Supply Voltage

                                    0.0      - 40C                                                                                  0
                                  0 . 1     25C                                                                                                 - 40C
                                             85C
                                                                                                                                              25C

                                                                                                                                     1       85C

                                                                                                                                     2

                                  0 . 2

High- Level Output Current [m A]                                                                   High- Level Output Current [m A]  3

                                  0 . 3

                                                                                                                                     4

                                  0 . 4

                                                                                                                                     5

                                  0 . 5

                                                                                                                                     6

                                  0 . 6

                                                                                                                                     7

                                  0 . 7                                                                                             8

                                  0 . 80.0  0.5     1.0  1.5  2.0  2.5              3.0  3.5                                        90.0    0.5         1.0  1.5  2.0  2.5              3.0  3.5

                                                     High- Level Output Voltage [V]                                                                       High- Level Output Voltage [V]

                                  GPIO_Px_CTRL DRIVEMODE = LOWEST                                                                        GPIO_Px_CTRL DRIVEMODE = LOW

                                      0      - 40C                                                                                      0    - 40C
                                  1 0       25C                                                                                    1 0     25C
                                             85C                                                                                             85C

High- Level Output Current [m A]  2 0                                                             High- Level Output Current [m A]  2 0

                                  3 0                                                                                               3 0

                                  4 0                                                                                               4 0

                                  5 0  0.0  0.5     1.0  1.5  2.0  2.5              3.0  3.5                                        5 00.0  0.5         1.0  1.5  2.0  2.5              3.0  3.5

                                                     High- Level Output Voltage [V]                                                                       High- Level Output Voltage [V]

GPIO_Px_CTRL DRIVEMODE = STANDARD                                                                                                    GPIO_Px_CTRL DRIVEMODE = HIGH

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                                                     21                                                                        www.silabs.com
                                            ...the world's most energy friendly microcontrollers

3.9 Oscillators

3.9.1 LFXO

   Table 3.9. LFXO

Symbol   Parameter              Condition                   Min      Typ          Max  Unit

fLFXO    Supported nominal                                                32.768       kHz
         crystal frequency

ESRLFXO  Supported crystal                                                30           120 kOhm
CLFXOL   equivalent series re-
         sistance (ESR)                                          X1                    25 pF

         Supported crystal
         external load range

DCLFXO   Duty cycle                                              48       50           53.5 %

ILFXO    Current consump-       ESR=30 kOhm, CL=10 pF,                    190          nA
         tion for core and      LFXOBOOST in CMU_CTRL is
         buffer after startup.
                                1

tLFXO    Start- up time.        ESR=30 kOhm, CL=10 pF,                    400          ms
                                40% - 60% duty cycle has
                                been reached, LFXOBOOST in
                                CMU_CTRL is 1

1See Minimum Load Capacitance (CLFXOL) Requirement For Safe Crystal Startup in energyAware Designer in Simplicity Studio

For safe startup of a given crystal, the energyAware Designer in Simplicity Studio contains a tool to help
users configure both load capacitance and software settings for using the LFXO. For details regarding
the crystal configuration, the reader is referred to application note "AN0016 EFM32 Oscillator Design
Consideration".

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  22                                    www.silabs.com
                                            ...the world's most energy friendly microcontrollers

3.9.2 HFXO

   Table 3.10. HFXO

Symbol   Parameter              Condition                 Min        Typ           Max  Unit
fHFXO                                                           4
ESRHFXO  Supported nominal                                                              48 MHz
gmHFXO   crystal Frequency                                     20
                                                                5
CHFXOL                          Crystal frequency 48 MHz                                50 Ohm
DCHFXO                          Crystal frequency 32 MHz       46
         Supported crystal      Crystal frequency 4 MHz                    30           60 Ohm
IHFXO    equivalent series re-
         sistance (ESR)
tHFXO
                                                                           400          1500 Ohm

         The transconduc-       HFXOBOOST in CMU_CTRL                                   mS
         tance of the HFXO      equals 0b11
         input transistor at
         crystal startup

         Supported crystal                                                              25 pF
         external load range

         Duty cycle                                                        50           54 %

                                4 MHz: ESR=400 Ohm,                        85           A
                                CL=20 pF, HFXOBOOST in
         Current consump-       CMU_CTRL equals 0b11                       165          A
         tion for HFXO after
         startup                32 MHz: ESR=30 Ohm,
                                CL=10 pF, HFXOBOOST in
                                CMU_CTRL equals 0b11

         Startup time           32 MHz: ESR=30 Ohm,                        400          s

                                CL=10 pF, HFXOBOOST in
                                CMU_CTRL equals 0b11

3.9.3 LFRCO

   Table 3.11. LFRCO

Symbol   Parameter              Condition                 Min         Typ          Max  Unit

fLFRCO   Oscillation frequen-                                  31.29       32.768       34.28 kHz
tLFRCO   cy , VDD= 3.0 V,
         TAMB=25C                                                         150          s

         Startup time not in-
         cluding software
         calibration

ILFRCO   Current consump-                                                  300          nA
         tion

TUNESTEPL- Frequency step                                                  1.5          %

FRCO     for LSB change in

         TUNING value

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  23                                     www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.7. Calibrated LFRCO Frequency vs Temperature and Supply Voltage

      42                                                                                                                                            42
                                                                                                  - 40C                                            40
                                                                                                                                                    38
                                                 25C                                                                                               36
                                                                                                                                                    34
      40                                         85C                                                                                               32
                                                                                                                                                    30
      38
                                                                                                                                                     4 0
Frequency [kHz]36                                                                                                                                                                                  1.8 V
                                                                                                                                   Frequency [kHz]                                                 3V
                                                                                                                                                                                                   3.8 V

      34

      32

      30                                                                                                                                                        1 5   5                  45
      1.8  2.2        2.6            3.0    3.4        3.8                                                                                                                  25                 65         85

                           Vdd [V]                                                                                                                                     Tem perature [C]

3.9.4 HFRCO

   Table 3.12. HFRCO

Symbol     Parameter                      Condition                                                                                                        Min         Typ                Max      Unit

                                          28 MHz frequency band                                                                                                 27.5        28.0               28.5 MHz

                                          21 MHz frequency band                                                                                                 20.6        21.0               21.4 MHz

fHFRCO     Oscillation frequen-           14 MHz frequency band                                                                                                  13.7        14.0               14.3 MHz
                                          11 MHz frequency band                                                                                                  10.8        11.0               11.2 MHz
           cy, VDD= 3.0 V,                7 MHz frequency band                                                                                                  6.481       6.601              6.721 MHz
           TAMB=25C                                                                                                                                            1.152       1.202              1.252 MHz

                                          1 MHz frequency band

tHFRCO_settling Settling time after       fHFRCO = 14 MHz                                                                                                                       0.6                Cycles
                     start-up

                                          fHFRCO = 28 MHz                                                                                                                       165            190 A

                                          fHFRCO = 21 MHz                                                                                                                       134            155 A

           Current consump- fHFRCO = 14 MHz                                                                                                                                     106            120 A
           tion (Production test
IHFRCO
           condition = 14MHz) fHFRCO = 11 MHz
                                                                                                                                                                                94             110 A

                                          fHFRCO = 6.6 MHz                                                                                                                      77                 90 A

                                          fHFRCO = 1.2 MHz                                                                                                                      25                 32 A

DCHFRCO    Duty cycle                     fHFRCO = 14 MHz                                                                                                       48.5            50                 51 %

TUNESTEPH- Frequency step                                                                                                                                                   0.33                   %

FRCO       for LSB change in

           TUNING value

1For devices with prod. rev. < 19, Typ = 7MHz and Min/Max values not applicable.
2For devices with prod. rev. < 19, Typ = 1MHz and Min/Max values not applicable.
3The TUNING field in the CMU_HFRCOCTRL register may be used to adjust the HFRCO frequency. There is enough adjustment
range to ensure that the frequency bands above 7 MHz will always have some overlap across supply voltage and temperature. By
using a stable frequency reference such as the LFXO or HFXO, a firmware calibration routine can vary the TUNING bits and the
frequency band to maintain the HFRCO frequency at any arbitrary value between 7 MHz and 28 MHz across operating conditions.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                                                                24                                                                              www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.8. Calibrated HFRCO 1 MHz Band Frequency vs Supply Voltage and Temperature

                 1.45                                                                                                                     1.45
                                                                                                                                          1.40
                 1.40                                                                                                                     1.35
                                                                                                                                          1.30
                 1.35                                                                                                                     1.25
                                                                                                                                          1.20
Frequency [MHz]  1.30                       - 40C                                                                       Frequency [MHz]  1.15
                 1.25                       25C                                                                                          1.10
                 1.20                       85C                                                                                          1.05

                 1.15                                                                                                                         4 0

                 1.10                                                                                                                                                                2.0 V
                                                                                                                                                                                     3.0 V
                                                                                                                                                                                     3.8 V

                 1.05                                                                                                                               1 5  5  25              45  65         85
                     2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8
                                                                   Vdd [V]                                                                                Tem perature [C]

Figure 3.9. Calibrated HFRCO 7 MHz Band Frequency vs Supply Voltage and Temperature

                 6.70                                                                                                                     6.70
                                                                                                                                          6.65
                 6.65                                                                                                                     6.60
                                                                                                                                          6.55
                 6.60                                                                                                                     6.50
                                                                                                                                          6.45
Frequency [MHz]  6.55                                                                                                    Frequency [MHz]  6.40
                                                                                                                                          6.35
                 6.50                                                                                                                     6.30

                 6.45                                                                                                                         4 0

                 6.40

                 6.35                       - 40C                                                                                                                                   2.0 V
                                            25C                                                                                                                                     3.0 V
                                                                                                                                                                                     3.8 V
                                                                                                               85C
                 6.30                                                                                                                               1 5  5  25              45  65         85

                      2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8                                                                                             Tem perature [C]
                                                                    Vdd [V]

Figure 3.10. Calibrated HFRCO 11 MHz Band Frequency vs Supply Voltage and Temperature

                 11.2                                                                                                                     11.2
                                                                                                                                          11.1
                 11.1                                                                                                                     11.0
                                                                                                                                          10.9
                 11.0                                                                                                                     10.8
                                                                                                                                          10.7
Frequency [MHz]  10.9                                                                                                    Frequency [MHz]  10.6

                 10.8                                                                                                                         4 0

                 10.7                       - 40C                                                                                                                                   2.0 V
                                                                                                                                                                                     3.0 V
                                            25C                                                                                                                                     3.8 V

                                                                                                               85C                                 1 5  5  25              45  65         85
                 10.6
                                                                                                                                                          Tem perature [C]
                      2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8
                                                                    Vdd [V]

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                                                                           25                                                      www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.11. Calibrated HFRCO 14 MHz Band Frequency vs Supply Voltage and Temperature

                 14.2                                                                                                                     14.2
                                                                                                                                          14.1
                 14.1                                                                                                                     14.0
                                                                                                                                          13.9
                 14.0                                                                                                                     13.8
                                                                                                                                          13.7
Frequency [MHz]  13.9                                                                                                    Frequency [MHz]  13.6
                                                                                                                                          13.5
                 13.8
                                                                                                                                              4 0
                 13.7

                 13.6                       - 40C                                                                                                                                   2.0 V
                                                                                                                                                                                     3.0 V
                                            25C                                                                                                                                     3.8 V

                                            85C

                 13.5                                                                                                                               1 5  5  25              45  65         85
                     2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8
                                                                   Vdd [V]                                                                                Tem perature [C]

Figure 3.12. Calibrated HFRCO 21 MHz Band Frequency vs Supply Voltage and Temperature

                 21.2                                                                                                                     21.2
                                                                                                                                          21.1
                 21.1                                                                                                                     21.0
                                                                                                                                          20.9
                 21.0                                                                                                                     20.8
                                                                                                                                          20.7
                 20.9                                                                                                                     20.6
                                                                                                                                          20.5
Frequency [MHz]  20.8                                                                                                    Frequency [MHz]  20.4
                                                                                                                                          20.3
                 20.7
                                                                                                                                              4 0
                 20.6

                 20.5

                 20.4                       - 40C                                                                                                                                   2.0 V
                                            25C                                                                                                                                     3.0 V
                                                                                                                                                                                     3.8 V
                                                                                                               85C
                 20.3                                                                                                                               1 5  5  25              45  65         85

                      2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8                                                                                             Tem perature [C]
                                                                    Vdd [V]

Figure 3.13. Calibrated HFRCO 28 MHz Band Frequency vs Supply Voltage and Temperature

                 28.2                                                                                                                     28.4
                                                                                                                                          28.2
                 28.0                                                                                                                     28.0
                                                                                                                                          27.8
                 27.8                                                                                                                     27.6
                                                                                                                                          27.4
Frequency [MHz]  27.6                                                                                                    Frequency [MHz]  27.2
                                                                                                                                          27.0
                 27.4
                                                                                                                                              4 0
                 27.2                       - 40C                                                                                                                                   2.0 V
                                                                                                                                                                                     3.0 V
                                            25C                                                                                                                                     3.8 V

                                                                                                               85C                                 1 5  5  25              45  65         85
                 27.0
                                                                                                                                                          Tem perature [C]
                      2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8
                                                                    Vdd [V]

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                                                                           26                                                      www.silabs.com
                                                          ...the world's most energy friendly microcontrollers

3.9.5 AUXHFRCO

Table 3.13. AUXHFRCO

Symbol     Parameter                       Condition              Min            Typ         Max  Unit

                                           28 MHz frequency band       27.5           28.0        28.5 MHz

                                           21 MHz frequency band       20.6           21.0        21.4 MHz

fAUXHFRCO  Oscillation frequen-            14 MHz frequency band        13.7           14.0        14.3 MHz
                                           11 MHz frequency band        10.8           11.0        11.2 MHz
           cy, VDD= 3.0 V,                 7 MHz frequency band        6.481          6.601       6.721 MHz
           TAMB=25C                                                   1.152          1.202       1.252 MHz

                                           1 MHz frequency band

tAUXHFRCO_settlingSettling time after      fAUXHFRCO = 14 MHz                         0.6         Cycles
                     start-up

DCAUXHFRCO Duty cycle                      fAUXHFRCO = 14 MHz          48.5           50          51 %

TUNESTEPAUX-Frequency step                                                            0.33        %

HFRCO      for LSB change in

           TUNING value

1For devices with prod. rev. < 19, Typ = 7MHz and Min/Max values not applicable.
2For devices with prod. rev. < 19, Typ = 1MHz and Min/Max values not applicable.
3The TUNING field in the CMU_AUXHFRCOCTRL register may be used to adjust the AUXHFRCO frequency. There is enough
adjustment range to ensure that the frequency bands above 7 MHz will always have some overlap across supply voltage and
temperature. By using a stable frequency reference such as the LFXO or HFXO, a firmware calibration routine can vary the
TUNING bits and the frequency band to maintain the AUXHFRCO frequency at any arbitrary value between 7 MHz and 28 MHz
across operating conditions.

3.9.6 ULFRCO

Table 3.14. ULFRCO

Symbol     Parameter                       Condition              Min            Typ         Max  Unit
fULFRCO
TCULFRCO   Oscillation frequen- 25C, 3V                               0.70                       1.75 kHz
VCULFRCO   cy

           Temperature coeffi-                                                        0.05        %/C
           cient

           Supply voltage co-                                                         -18.2       %/V
           efficient

3.10 Analog Digital Converter (ADC)

Table 3.15. ADC

Symbol     Parameter                       Condition              Min            Typ         Max  Unit

                                         Single ended                  0                            VREF V
           Input voltage range                                                                    VREF/2 V
VADCIN
                                         Differential                                                VDD V
                                                                       -VREF/2
VADCREFIN  Input range of exter-                                           1.25
           nal reference volt-
           age, single ended
           and differential

VADCREFIN_CH7 Input range of ex-           See VADCREFIN               0                     VDD - 1.1 V
                     ternal negative ref-
                     erence voltage on
                     channel 7

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                27                                 www.silabs.com
                                                          ...the world's most energy friendly microcontrollers

Symbol       Parameter                     Condition                       Min         Typ           Max          Unit
                                                                                                          VDD V
VADCREFIN_CH6 Input range of ex-           See VADCREFIN                        0.625       <100
                     ternal positive ref-                                                      65         VDD V
                     erence voltage on                                                                            nA
                     channel 6                                                               351                  dB
                                                                                               67
VADCCMIN     Common mode in-                                                    0              63                 A
             put range                                                                         64
                                                                                               65                 A
IADCIN       Input current                 2pF sampling capacitors                               2
CMRRADC                                                                                        10                 A
             Analog input com-
             mon mode rejection                                                              250                  A
             ratio
                                                                                                                  A
                                           1 MSamples/s, 12 bit, external
                                           reference                                                              pF
                                                                                                                  MOhm
                                           10 kSamples/s 12 bit, internal                                         kOhm
                                           1.25 V reference, WARMUP-
                                           MODE in ADCn_CTRL set to                                               fF
                                           0b00
                                                                                                           13 MHz
IADC         Average active cur- 10 kSamples/s 12 bit, internal
             rent                                                                                                 ADC-
                                           1.25 V reference, WARMUP-                                              CLK
                                                                                                                  Cycles
                                           MODE in ADCn_CTRL set to                                               ADC-
                                                                                                                  CLK
                                           0b01                                                                   Cycles
                                                                                                                  ADC-
                                           10 kSamples/s 12 bit, internal                                         CLK
                                           1.25 V reference, WARMUP-                                              Cycles
                                           MODE in ADCn_CTRL set to                                       256 ADC-
                                           0b10                                                                   CLK
                                                                                                                  Cycles
IADCREF      Current consump-              Internal voltage reference                                             s
             tion of internal volt-
             age reference

CADCIN       Input capacitance                                                   1
RADCIN
RADCFILT     Input ON resistance                                                 7
                                                                                11
             Input RC filter resis-                                             13
             tance
                                                                                 1
CADCFILT     Input RC filter/de-                                                 2
             coupling capaci-
             tance

fADCCLK      ADC Clock Fre-
             quency

                                           6 bit

tADCCONV                                   8 bit
             Conversion time

                                           12 bit

tADCACQ      Acquisition time              Programmable

tADCACQVDD3  Required acquisi-
             tion time for VDD/3
             reference

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                28                                www.silabs.com
                                            ...the world's most energy friendly microcontrollers

Symbol     Parameter             Condition                         Min      Typ      Max  Unit
tADCSTART
           Startup time of ref-                                                  5        s
SNRADC     erence generator
           and ADC core in
SINADADC   NORMAL mode

           Startup time of ref-                                                  1        s
           erence generator
           and ADC core in
           KEEPADCWARM
           mode

                                 1 MSamples/s, 12 bit, single                    59       dB
                                 ended, internal 1.25V refer-
                                 ence

                                 1 MSamples/s, 12 bit, single                    63       dB
                                 ended, internal 2.5V reference

                                 1 MSamples/s, 12 bit, single                    65       dB
                                 ended, VDD reference
                                                                                 60       dB
                                 1 MSamples/s, 12 bit, differen-
                                 tial, internal 1.25V reference

                                 1 MSamples/s, 12 bit, differen-                 65       dB
                                 tial, internal 2.5V reference

                                 1 MSamples/s, 12 bit, differen-                 54       dB
                                 tial, 5V reference

                                 1 MSamples/s, 12 bit, differen-                 67       dB
                                 tial, VDD reference
                                                                                 69       dB
                                 1 MSamples/s, 12 bit, differen-
           Signal to Noise Ra-   tial, 2xVDD reference                           62       dB
           tio (SNR)
                                 200 kSamples/s, 12 bit, sin-
                                 gle ended, internal 1.25V refer-
                                 ence

                                 200 kSamples/s, 12 bit, single                  63       dB
                                 ended, internal 2.5V reference

                                 200 kSamples/s, 12 bit, single                  67       dB
                                 ended, VDD reference
                                                                                 63       dB
                                 200 kSamples/s, 12 bit, differ-
                                 ential, internal 1.25V reference

                                 200 kSamples/s, 12 bit, differ-                 66       dB
                                 ential, internal 2.5V reference

                                 200 kSamples/s, 12 bit, differ-                 66       dB
                                 ential, 5V reference

                                 200 kSamples/s, 12 bit, differ-        63       66       dB

                                 ential, VDD reference

                                 200 kSamples/s, 12 bit, differ-                 70       dB
                                 ential, 2xVDD reference

                                 1 MSamples/s, 12 bit, single                    58       dB
                                 ended, internal 1.25V refer-
           SIgnal-to-Noise       ence                                            62       dB
           And Distortion-ratio
           (SINAD)               1 MSamples/s, 12 bit, single
                                 ended, internal 2.5V reference

                                 1 MSamples/s, 12 bit, single                    64       dB
                                 ended, VDD reference

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  29                                       www.silabs.com
                                            ...the world's most energy friendly microcontrollers

Symbol   Parameter          Condition                         Min      Typ      Max  Unit
SFDRADC
                            1 MSamples/s, 12 bit, differen-                 60       dB
                            tial, internal 1.25V reference

                            1 MSamples/s, 12 bit, differen-                 64       dB
                            tial, internal 2.5V reference

                            1 MSamples/s, 12 bit, differen-                 54       dB
                            tial, 5V reference

                            1 MSamples/s, 12 bit, differen-                 66       dB
                            tial, VDD reference
                                                                            68       dB
                            1 MSamples/s, 12 bit, differen-
                            tial, 2xVDD reference                           61       dB

                            200 kSamples/s, 12 bit, sin-
                            gle ended, internal 1.25V refer-
                            ence

                            200 kSamples/s, 12 bit, single                  65       dB
                            ended, internal 2.5V reference

                            200 kSamples/s, 12 bit, single                  66       dB
                            ended, VDD reference
                                                                            63       dB
                            200 kSamples/s, 12 bit, differ-
                            ential, internal 1.25V reference

                            200 kSamples/s, 12 bit, differ-                 66       dB
                            ential, internal 2.5V reference

                            200 kSamples/s, 12 bit, differ-                 66       dB
                            ential, 5V reference

                            200 kSamples/s, 12 bit, differ-        62       65       dB

                            ential, VDD reference

                            200 kSamples/s, 12 bit, differ-                 69       dB
                            ential, 2xVDD reference

                            1 MSamples/s, 12 bit, single                    64       dBc
                            ended, internal 1.25V refer-
                            ence

                            1 MSamples/s, 12 bit, single                    76       dBc
                            ended, internal 2.5V reference

                            1 MSamples/s, 12 bit, single                    73       dBc
                            ended, VDD reference
                                                                            66       dBc
                            1 MSamples/s, 12 bit, differen-
                            tial, internal 1.25V reference

                            1 MSamples/s, 12 bit, differen-                 77       dBc
                            tial, internal 2.5V reference
         Spurious-Free Dy-                                                  76       dBc
         namic Range (SF-   1 MSamples/s, 12 bit, differen-
         DR)                tial, VDD reference

                            1 MSamples/s, 12 bit, differen-                 75       dBc
                            tial, 2xVDD reference
                                                                            69       dBc
                            1 MSamples/s, 12 bit, differen-
                            tial, 5V reference

                            200 kSamples/s, 12 bit, sin-                    75       dBc
                            gle ended, internal 1.25V refer-
                            ence

                            200 kSamples/s, 12 bit, single                  75       dBc
                            ended, internal 2.5V reference

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  30                                  www.silabs.com
                                                    ...the world's most energy friendly microcontrollers

Symbol      Parameter              Condition                         Min      Typ         Max  Unit

                                   200 kSamples/s, 12 bit, single                  76          dBc
                                   ended, VDD reference
                                                                                   79          dBc
                                   200 kSamples/s, 12 bit, differ-
                                   ential, internal 1.25V reference

                                   200 kSamples/s, 12 bit, differ-                 79          dBc
                                   ential, internal 2.5V reference

                                   200 kSamples/s, 12 bit, differ-                 78          dBc
                                   ential, 5V reference

                                   200 kSamples/s, 12 bit, differ-        68       79              dBc
                                   ential, VDD reference                                           dBc
                                                                                   79              mV
                                   200 kSamples/s, 12 bit, differ-                             3 mV
                                   ential, 2xVDD reference                         0.3

VADCOFFSET Offset voltage          After calibration, single ended

                                   After calibration, differential        -3       0.3

TGRADADCTH  Thermometer out-                                                       -1.92       mV/C
            put gradient                                                            -6.3
                                                                                               ADC
                                                                                               Codes/
                                                                                               C

DNLADC      Differential non-lin-                                         -1       0.7        4 LSB
            earity (DNL)

INLADC      Integral non-linear-                                                   1.2        3.0 LSB
            ity (INL), End point
            method

MCADC       No missing codes                                         11.9991          12                  bits
GAINED      Gain error drift                                                       0.012       0.0333 %/C
                                   1.25V reference                                 0.012
                                   2.5V reference                                               0.033 %/C

                                   1.25V reference                                 0.22        0.73 LSB/C
                                   2.5V reference
OFFSETED Offset error drift                                                        0.22        0.623 LSB/C

1On the average every ADC will have one missing code, most likely to appear around 2048 +/- n*512 where n can be a value in
the set {-3, -2, -1, 1, 2, 3}. There will be no missing code around 2048, and in spite of the missing code the ADC will be monotonic
at all times so that a response to a slowly increasing input will always be a slowly increasing output. Around the one code that is
missing, the neighbour codes will look wider in the DNL plot. The spectra will show spurs on the level of -78dBc for a full scale
input for chips that have the missing code issue.
2Typical numbers given by abs(Mean) / (85 - 25).
3Max number given by (abs(Mean) + 3x stddev) / (85 - 25).

The integral non-linearity (INL) and differential non-linearity parameters are explained in Figure 3.14 (p.
32) and Figure 3.15 (p. 32) , respectively.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30          31                                    www.silabs.com
                                                   ...the world's most energy friendly microcontrollers

Figure 3.14. Integral Non-Linearity (INL)

Digital ouput code

                    INL= | [(VD- VSS)/ VLSBIDEAL] - D| where 0 < D < 2N - 1

4095         Actual ADC                                                                        Actual ADC
4094         tranfer function                                                                  tranfer function
4093         before offset and                                                                 after offset and
4092         gain correction                                                                   gain correction

                                                                        INL Error
                                                                        (End Point INL)

3                                           Ideal transfer

                                            curve

2

1                                                  VOFFSET

0

                                                                                               Analog Input

Figure 3.15. Differential Non-Linearity (DNL)

Di g i t al                                 DNL= | [(VD+ 1 - VD)/ VLSBIDEAL] - 1| where 0 < D < 2N - 2
ouput
code                                                           Full Scale Range

  4095                                                                Example: Adjacent        Actual transfer
  4094                                                                input value VD+ 1        function with one
  4093                                                                corrresponds to digital  missing code.
  4092                                                                output code D+ 1

      5                                     Example: Input value
      4                                     VD corrresponds to
      3                                     digital output code D
      2
      1             Ideal transfer                                                             Code width = 2 LSB
      0             curve                                                                      DNL= 1 LSB

                    0.5

                    LSB                                Ideal spacing

                                                       between two

                                                       adjacent codes

                                                       VLSBIDEAL= 1 LSB

                                                      Ideal 50%
                                                      Transition Point

                                            Ideal Code Center

                                                                                               Analog Input

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30         32                                                              www.silabs.com
                                                                  ...the world's most energy friendly microcontrollers

3.10.1 Typical performance

   Figure 3.16. ADC Frequency Spectrum, Vdd = 3V, Temp = 25C

1.25V Reference                                 2.5V Reference

2XVDDVSS Reference                              5VDIFF Reference

VDD Reference

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  33  www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.17. ADC Integral Linearity Error vs Code, Vdd = 3V, Temp = 25C

1.25V Reference                                 2.5V Reference

2XVDDVSS Reference                              5VDIFF Reference

VDD Reference

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  34  www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.18. ADC Differential Linearity Error vs Code, Vdd = 3V, Temp = 25C

1.25V Reference                                 2.5V Reference

2XVDDVSS Reference                              5VDIFF Reference

VDD Reference

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  35  www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.19. ADC Absolute Offset, Common Mode = Vdd /2

5                                                                                                                                                    2.0
                                                                         Vref= 1V25                                                                                                                                             VRef= 1V25

4                                   Vref= 2V5                                                                                                                                               VRef= 2V5

                                    Vref= 2XVDDVSS                                                                                                   1.5                                    VRef= 2XVDDVSS

                                                                         Vref= 5VDIFF                                                                                                       VRef= 5VDIFF
3
                                                                                                                                                                                            VRef= VDD
                                                                         Vref= VDD

2                                                                                                                                                    1.0
Actual Offset [LSB]
                                                                                                                                Actual Offset [LSB]1

                                                                                                                                                     0.5

0

1                                                                                                                                                   0.0

2

                                                                                                                                                     0 . 5

3

4                                                                                                                                                   1 . 0    1 5  5  25              45  65                                              85
  2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8                                                                                                                4 0
                                                Vdd (V)
                                                                                                                                                                        Tem p (C)
Offset vs Supply Voltage, Temp = 25C
                                                                                                                                                               Offset vs Temperature, Vdd = 3V

Figure 3.20. ADC Dynamic Performance vs Temperature for all ADC References, Vdd = 3V

71                                                                                                                                                   79.4
                                                                                                                                                     79.2
70                                                                                     2 XVDDVSS                                                     79.0                                                                                   1 V2 5
                                                                                       Vd d                                                                                                                                                 Vd d
                                                                                                                                                                                                                                            2 V5
69

68

SNR [dB]                                                                                                                                             78.8
                                                                                                                                SFDR [dB]
67

66                                                                                     5 VDIFF                                                       78.6                                                                                   2 XVDDVSS
                                                                                       2 V5                                                          78.4

65

64                                                                                                                                                   78.2
                                                                                                                                                     78.0
                                                                                         1 V2 5                                                                                                                                             5 VDIFF
                                                                                       85                                                                4 0
63     1 5  5  25              45          65                                                                                                                 1 5  5  25              45  65                                              85
4 0

             Tem perature [C]                                                                                                                                       Tem perature [C]

       Signal to Noise Ratio (SNR)                                                                                                                   Spurious-Free Dynamic Range (SFDR)

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                                                       36                                                                                     www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.21. ADC Temperature sensor readout

                2600                            Vdd= 1.8
                2500                            Vdd= 3
                                                Vdd= 3.8

Sensor readout  2400

                2300

                2200

                2100       25 15 5 5 15 25 35 45 55 65 75 85
                     4 0                             Tem perature [C]

3.11 Digital Analog Converter (DAC)

   Table 3.16. DAC

Symbol                     Parameter            Condition                         Min        Typ         Max  Unit
VDACOUT
VDACCM                                          VDD voltage reference, single          0                      VDD V
IDAC                                            ended
SRDAC                      Output voltage                                              -VDD                   VDD V
                           range                VDD voltage reference, differ-
                                                ential

                           Output common                                               0                       VDD V
                           mode voltage range
                                                                                                                       A
                           Active current in-   500 kSamples/s, 12 bit                            4001                 A
                           cluding references   100 kSamples/s, 12 bit                            2001                 A
                           for 2 channels       1 kSamples/s 12 bit NORMAL                                     500 ksam-
                                                                                                   171                 ples/s
                           Sample rate                                                                        1000 kHz
                                                                                                      2        250 kHz
                                                Continuous Mode                                                250 kHz

fDAC                       DAC clock frequen-   Sample/Hold Mode
                           cy

                                                Sample/Off Mode

CYCDACCONV Clock cyckles per
                     conversion

tDACCONV                   Conversion time                                             2                      s

tDACSETTLE                 Settling time                                                          5           s

                                                500 kSamples/s, 12 bit, sin-                      58          dB
                                                gle ended, internal 1.25V refer-
SNRDAC                     Signal to Noise Ra-  ence                                              59          dB
                           tio (SNR)
                                                500 kSamples/s, 12 bit, single
                                                ended, internal 2.5V reference

                                                500 kSamples/s, 12 bit, differ-                   58          dB
                                                ential, internal 1.25V reference

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                               37                              www.silabs.com
                                            ...the world's most energy friendly microcontrollers

Symbol   Parameter              Condition                         Min  Typ       Max     Unit

                                500 kSamples/s, 12 bit, differ-             58           dB
                                ential, internal 2.5V reference

                                500 kSamples/s, 12 bit, differ-             59           dB
                                ential, VDD reference
                                                                            57           dB
                                500 kSamples/s, 12 bit, sin-
                                gle ended, internal 1.25V refer-
                                ence

                                500 kSamples/s, 12 bit, single              54           dB
                                ended, internal 2.5V reference
SNDRDAC  Signal to Noise-                                                   56           dB
         pulse Distortion Ra-   500 kSamples/s, 12 bit, differ-
         tio (SNDR)             ential, internal 1.25V reference

                                500 kSamples/s, 12 bit, differ-             53           dB
                                ential, internal 2.5V reference

                                500 kSamples/s, 12 bit, differ-             55           dB
                                ential, VDD reference
                                                                            62           dBc
                                500 kSamples/s, 12 bit, sin-
                                gle ended, internal 1.25V refer-
                                ence

                                500 kSamples/s, 12 bit, single              56           dBc
                                ended, internal 2.5V reference
SFDRDAC  Spurious-Free                                                      61           dBc
         Dynamic                500 kSamples/s, 12 bit, differ-
         Range(SFDR)            ential, internal 1.25V reference

                                500 kSamples/s, 12 bit, differ-             55           dBc
                                ential, internal 2.5V reference

                                500 kSamples/s, 12 bit, differ-             60           dBc
                                ential, VDD reference
                                                                            2            9 mV
                                After calibration, single ended
VDACOFFSET Offset voltage
                                After calibration, differential
                                                                            2            mV

DNLDAC   Differential non-lin-                                              1           LSB
         earity

INLDAC   Integral non-lineari-                                              5           LSB
         ty

MCDAC    No missing codes                                                   12           bits

1Measured with a static input code and no loading on the output.

3.12 Operational Amplifier (OPAMP)

The electrical characteristics for the Operational Amplifiers are based on simulations.
Table 3.17. OPAMP

Symbol   Parameter              Condition                         Min  Typ       Max     Unit
IOPAMP   Active Current
                                (OPA2)BIASPROG=0xF,                         350          405 A
                                (OPA2)HALFBIAS=0x0, Unity
                                Gain

                                (OPA2)BIASPROG=0x7,                         95           115 A
                                (OPA2)HALFBIAS=0x1, Unity
                                Gain

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  38                                   www.silabs.com
                                                  ...the world's most energy friendly microcontrollers

Symbol    Parameter                 Condition                     Min         Typ        Max        Unit
                                                                                   13         17 A
                                    (OPA2)BIASPROG=0x0,                200
                                    (OPA2)HALFBIAS=0x1, Unity          VSS
                                    Gain                               VSS
                                                                       VSS
                                    (OPA2)BIASPROG=0xF,                -13         101        dB
                                    (OPA2)HALFBIAS=0x0

GOL       Open Loop Gain            (OPA2)BIASPROG=0x7,                            98         dB
                                    (OPA2)HALFBIAS=0x1

                                    (OPA2)BIASPROG=0x0,                            91         dB
                                    (OPA2)HALFBIAS=0x1

                                    (OPA2)BIASPROG=0xF,                            6.1        MHz
                                    (OPA2)HALFBIAS=0x0

GBWOPAMP  Gain Bandwidth            (OPA2)BIASPROG=0x7,                            1.8        MHz
          Product                   (OPA2)HALFBIAS=0x1

                                    (OPA2)BIASPROG=0x0,                            0.25       MHz
                                    (OPA2)HALFBIAS=0x1

                                    (OPA2)BIASPROG=0xF,                            64         

                                    (OPA2)HALFBIAS=0x0, CL=75
                                    pF

                                    (OPA2)BIASPROG=0x7,                            58         

PMOPAMP   Phase Margin              (OPA2)HALFBIAS=0x1, CL=75
                                    pF

                                    (OPA2)BIASPROG=0x0,                            58         

                                    (OPA2)HALFBIAS=0x1, CL=75
                                    pF

RINPUT    Input Resistance                                                         100        Mohm
RLOAD     Load Resistance
ILOAD_DC  DC Load Current                                                                     Ohm

VINPUT    Input Voltage                                                                       11 mA

                                    OPAxHCMDIS=0                                              VDD V
                                    OPAxHCMDIS=1                                         VDD-1.2 V

VOUTPUT   Output Voltage                                                                      VDD V
VOFFSET
                                    Unity Gain, VSS                                     OPAxHCMDIS=0
          Input Offset Voltage
                                    Unity Gain, VSS                                     OPAxHCMDIS=1                                   1          mV

VOFFSET_DRIFT Input Offset Voltage                                                            0.02 mV/C
                     Drift

                                    (OPA2)BIASPROG=0xF,                            3.2        V/s
                                    (OPA2)HALFBIAS=0x0

SROPAMP   Slew Rate                 (OPA2)BIASPROG=0x7,                            0.8        V/s
                                    (OPA2)HALFBIAS=0x1

                                    (OPA2)BIASPROG=0x0,                            0.1        V/s
                                    (OPA2)HALFBIAS=0x1

                                    Vout=1V, RESSEL=0,                             101        VRMS
                                    0.1 Hz NOPAMP    Voltage Noise             HCMDIS=0                                       141        VRMS

                                    Vout=1V, RESSEL=0,
                                    0.1 Hz                                     HCMDIS=1

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30        39                                     www.silabs.com
                                            ...the world's most energy friendly microcontrollers

Symbol  Parameter  Condition                    Min       Typ        Max  Unit
                                                                          VRMS
                   Vout=1V, RESSEL=0, 0.1                      196        VRMS
                   Hz                                                                           VRMS
                   Vout=1V, RESSEL=0, 0.1                      229        VRMS
                   Hz
                   RESSEL=7, 0.1 Hz                    OPAxHCMDIS=0

                   RESSEL=7, 0.1 Hz                    OPAxHCMDIS=1

                   RESSEL=7, 0.1 Hz                    OPAxHCMDIS=0

                   RESSEL=7, 0.1 Hz                    OPAxHCMDIS=1

Figure 3.22. OPAMP Common Mode Rejection Ratio

Figure 3.23. OPAMP Positive Power Supply Rejection Ratio

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  40                       www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.24. OPAMP Negative Power Supply Rejection Ratio

Figure 3.25. OPAMP Voltage Noise Spectral Density (Unity Gain) Vout=1V

Figure 3.26. OPAMP Voltage Noise Spectral Density (Non-Unity Gain)

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  41  www.silabs.com
                                                                  ...the world's most energy friendly microcontrollers

3.13 Analog Comparator (ACMP)

   Table 3.18. ACMP

Symbol      Parameter               Condition                        Min       Typ        Max  Unit

VACMPIN     Input voltage range                                           0                    VDD V
VACMPCM
            ACMP Common                                                   0                    VDD V
            Mode voltage range

                                    BIASPROG=0b0000, FULL-                          0.1        0.6 A
                                    BIAS=0 and HALFBIAS=1 in
                                    ACMPn_CTRL register

                                    BIASPROG=0b1111, FULL-                          2.87       12 A
                                    BIAS=0 and HALFBIAS=0 in
IACMP       Active current          ACMPn_CTRL register

                                    BIASPROG=0b1111, FULL-                          195        520 A
                                    BIAS=1 and HALFBIAS=0 in
                                    ACMPn_CTRL register

                                    Internal voltage reference off.                 0          A
                                    Using external voltage refer-
IACMPREF    Current consump-        ence
            tion of internal volt-
            age reference           Internal voltage reference

                                                                                    5          A

VACMPOFFSET Offset voltage          BIASPROG= 0b1010, FULL-               -12       0          12 mV

                                    BIAS=0 and HALFBIAS=0 in

                                    ACMPn_CTRL register

VACMPHYST   ACMP hysteresis         Programmable                                    17         mV

                                    CSRESSEL=0b00 in                                39         kOhm
                                    ACMPn_INPUTSEL

                                    CSRESSEL=0b01 in                                71         kOhm
                                    ACMPn_INPUTSEL
RCSRES      Capacitive Sense
            Internal Resistance     CSRESSEL=0b10 in
                                    ACMPn_INPUTSEL                                  104        kOhm

                                    CSRESSEL=0b11 in                                136        kOhm
                                    ACMPn_INPUTSEL

tACMPSTART  Startup time                                                                       10 s

The total ACMP current is the sum of the contributions from the ACMP and its internal voltage reference
as given in Equation 3.1 (p. 42) . IACMPREF is zero if an external voltage reference is used.

Total ACMP Active Current                                                                             (3.1)
                                        IACMPTOTAL = IACMP + IACMPREF

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30     42                                         www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.27. ACMP Characteristics, Vdd = 3V, Temp = 25C, FULLBIAS = 0, HALFBIAS = 1

                  2.5                                                                                      4.5
                                                                                                                                                                                            HYSTSEL= 0.0

                                                                                                           4.0                               HYSTSEL= 2.0

                                                                                                                                             HYSTSEL= 4.0

                  2.0                                                                                                                                                                      HYSTSEL= 6.0
                                                                                                           3.5

                                                                                      Response Tim e [us]  3.0

Current [uA]      1.5

                                                                                                           2.5

                                                                                                           2.0

                  1.0

                                                                                                           1.5

                  0.5                                                                                      1.0

                                                                                                           0.5

                  0.0           4                                    8        12                           0.0  0  2  4  6  8  10            12  14
                      0

                                ACMP_CTRL_BIASPROG                                                                       ACMP_CTRL_BIASPROG

                          Current consumption, HYSTSEL = 4                                                               Response time

                  100
                                   BIASPROG= 0.0

                          BIASPROG= 4.0

                          BIASPROG= 8.0

                  80      BIASPROG= 12.0

Hysteresis [m V]  60

                  40

                  20

                  0    0  1  2                    3  4                  5  6  7

                                                  ACMP_CTRL_HYSTSEL

                                                  Hysteresis

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                                        43                                                         www.silabs.com
                                                                  ...the world's most energy friendly microcontrollers

3.14 Voltage Comparator (VCMP)

Table 3.19. VCMP

Symbol      Parameter            Condition                 Min             Typ                 Max   Unit
                                                                                                     V
VVCMPIN     Input voltage range                                                           VDD        V
VVCMPCM                                                                                   VDD
            VCMP Common
            Mode voltage range

                                 BIASPROG=0b0000 and                                      0.3        0.6 A
                                 HALFBIAS=1 in VCMPn_CTRL
IVCMP       Active current       register

                                 BIASPROG=0b1111 and                                      22         30 A
                                 HALFBIAS=0 in VCMPn_CTRL
                                 register. LPREF=0.

tVCMPREF    Startup time refer- NORMAL                                                    10         s
            ence generator

                                 Single ended                                             10         mV
                                 Differential
VVCMPOFFSET Offset voltage

                                                                                          10         mV

VVCMPHYST   VCMP hysteresis                                                               61         210 mV
tVCMPSTART  Startup time
                                                                                                     10 s

The VDD trigger level can be configured by setting the TRIGLEVEL field of the VCMP_CTRL register in
accordance with the following equation:

VCMP Trigger Level as a Function of Level Setting                                                           (3.2)
                                VDD Trigger Level=1.667V+0.034 TRIGLEVEL

3.15 EBI

Figure 3.28. EBI Write Enable Timing

                                            WRSETUP        WRSTRB       WRHOLD

                                            (0, 1, 2, ...) (1, 2, 3, ...) (0, 1, 2, ...)

            EBI_BL[N- 1:0]                    EBI_BL                                              Z
             EBI_A[N- 1:0]                   t OSU_WEn                     t OH_WEn
            EBI_AD[ 1 5 : 0 ]
                  EBI_CSn                      EBI_A                                              Z
                  EBI_WEn                    t OSU_WEn                     t OH_WEn

                                            DATA[15:0]                                            Z
                                             t OSU_WEn                     t OH_WEn

                                            t OSU_WEn                      t OH_WEn

                                                           t WIDTH_WEn

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30             44                                      www.silabs.com
                                                                 ...the world's most energy friendly microcontrollers

Table 3.20. EBI Write Enable Timing

Symbol              Parameter                                                        Min                        Typ Max Unit

tOH_WEn 1 2 3 4     Output hold time, from trailing EBI_WEn/                         -6.00 + (WRHOLD *          ns

                    EBI_NANDWEn edge to EBI_AD, EBI_A,                                    tHFCORECLK)

                    EBI_CSn, EBI_BLn invalid

tOSU_WEn 1 2 3 4 5  Output setup time, from EBI_AD, EBI_A,                           -14.00 + (WRSETUP          ns

                    EBI_CSn, EBI_BLn valid to leading EBI_WEn/                            * tHFCORECLK)

                    EBI_NANDWEn edge

tWIDTH_WEn 1 2 3 4 5 EBI_WEn/EBI_NANDWEn pulse width                                 -7.00 + ((WRSTRB           ns

                                                                                          +1) * tHFCORECLK)

1Applies for all addressing modes (figure only shows D16 addressing mode)

2Applies for both EBI_WEn and EBI_NANWEn (figure only shows EBI_WEn)

3Applies for all polarities (figure only shows active low signals)

4Measurement done at 10% and 90% of VDD (figure shows 50% of VDD)
5 The figure shows the timing for the case that the half strobe length functionality is not used, i.e. HALFWE=0. The leading edge

of EBI_WEn can be moved to the right by setting HALFWE=1. This decreases the length of tWIDTH_WEn and increases the length
of tOSU_WEn by 1/2 * tHFCLKNODIV.

Figure 3.29. EBI Address Latch Enable Related Output Timing

                        ADDRSETUP               ADDRHOLD             WRSETUP              WRSTRB                WRHOLD
                          (1, 2, 3, ...)         (0, 1, 2, ...)      (0, 1, 2, ...)       (1, 2, 3, ...)        (0, 1, 2, ...)

EBI_AD[ 1 5 : 0 ]              ADDR[ 1 6 : 1 ]     t WIDTH_ALEn                           DATA[15:0]                                          Z
   EBI_ALE
  EBI_CSn                        t WIDTH_ALEn
  EBI_WEn           t OSU_ALEn

Table 3.21. EBI Address Latch Enable Related Output Timing

Symbol              Parameter                                                        Min                        Typ Max Unit

tOH_ALEn 1 2 3 4    Output hold time, from trailing EBI_ALE edge to                             -6.00 + (AD-    ns
                    EBI_AD invalid                                                   DRHOLD5 * tHFCORE-

                                                                                                          CLK)

tOSU_ALEn 1 2 4     Output setup time, from EBI_AD valid to leading                  -13.00 + (0 * tHFCORE-     ns

                    EBI_ALE edge                                                                          CLK)

tWIDTH_ALEn 1 2 3 4 EBI_ALEn pulse width                                             -7.00 + (ADDRSET-          ns

                                                                                     UP+1) * tHFCORECLK)

1Applies to addressing modes D8A24ALE and D16A16ALE (figure only shows D16A16ALE)
2Applies for all polarities (figure only shows active low signals)
3 The figure shows the timing for the case that the half strobe length functionality is not used, i.e. HALFALE=0. The trailing edge

of EBI_ALE can be moved to the left by setting HALFALE=1. This decreases the length of tWIDTH_ALEn and increases the length

of tOH_ALEn by tHFCORECLK - 1/2 * tHFCLKNODIV.
4Measurement done at 10% and 90% of VDD (figure shows 50% of VDD)
5Figure only shows a write operation. For a multiplexed read operation the address hold time is controlled via the RDSETUP state

instead of via the ADDRHOLD state.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                       45                                             www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.30. EBI Read Enable Related Output Timing

                                            RDSETUP              RDSTRB           RDHOLD
                                            (0, 1, 2, ...)      (1, 2, 3, ...)    (0, 1, 2, ...)

                      EBI_BL[ 1 : 0 ]       EBI_BL                                                     Z
                      EBI_A[ 2 7 : 0 ]      t SU_REn                              t H_REn
                    EBI_AD[ 1 5 : 8 ]
                                            EBI_A                                                      Z
                         EBI_CSn            t SU_REn                              t H_REn
                     EBI_AD[ 7 : 0 ]
                                            ADDR[ 7 : 0 ]                                              Z
                         EBI_REn              t SU_REn                            t H_REn

                                            t SU_REn              DATA[7:0]       t H_REn
                                               Z                                          Z

                                                                t WIDTH_REn

Table 3.22. EBI Read Enable Related Output Timing

Symbol              Parameter                                                Min                           Typ Max Unit

tOH_REn 1 2 3 4     Output hold time, from trailing EBI_REn/                    -10.00 + (RDHOLD *         ns

                    EBI_NANDREn edge to EBI_AD, EBI_A, EBI_CSn,                   tHFCORECLK)

                    EBI_BLn invalid

tOSU_REn 1 2 3 4 5  Output setup time, from EBI_AD, EBI_A, EBI_CSn, -10.00 + (RDSETUP                      ns

                    EBI_BLn valid to leading EBI_REn/EBI_NANDREn                  * tHFCORECLK)

                    edge

tWIDTH_REn 1 2 3 4 5 6 EBI_REn pulse width                                        -9.00 + ((RD-            ns

                                                                                STRB+1) * tHFCORE-
                                                                                                     CLK)

1Applies for all addressing modes (figure only shows D8A8. Output timing for EBI_AD only applies to multiplexed addressing

modes D8A24ALE and D16A16ALE)

2Applies for both EBI_REn and EBI_NANDREn (figure only shows EBI_REn)

3Applies for all polarities (figure only shows active low signals)

4Measurement done at 10% and 90% of VDD (figure shows 50% of VDD)
5The figure shows the timing for the case that the half strobe length functionality is not used, i.e. HALFRE=0. The leading edge

of EBI_REn can be moved to the right by setting HALFRE=1. This decreases the length of tWIDTH_REn and increases the length

of tOSU_REn by 1/2 * tHFCLKNODIV.
6When page mode is used, RDSTRB is replaced by RDPA for page hits.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                  46                                             www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
Figure 3.31. EBI Read Enable Related Timing Requirements

                                     RDSETUP                   RDSTRB                 RDHOLD
                                     (0, 1, 2, ...)           (1, 2, 3, ...)          (0, 1, 2, ...)

                  EBI_A[N- 1:0]             ADDR[ N: 1 ]                                                   Z
                  EBI_AD[ 1 5 : 0 ]
                                                     Z                  DATA[15:0]         Z
                       EBI_CSn
                       EBI_REn                                          t SU_REn

                                                                                  t H_REn

Table 3.23. EBI Read Enable Related Timing Requirements

Symbol            Parameter                                             Min                           Typ Max Unit

tSU_REn 1 2 3 4   Setup time, from EBI_AD valid to trailing EBI_REn                        37                      ns
                  edge

tH_Ren 1 2 3 4    Hold time, from trailing EBI_REn edge to EBI_AD                          -1                      ns
                  invalid

1Applies for all addressing modes (figure only shows D16A8).
2Applies for both EBI_REn and EBI_NANDREn (figure only shows EBI_REn)
3Applies for all polarities (figure only shows active low signals)
4Measurement done at 10% and 90% of VDD (figure shows 50% of VDD)

Figure 3.32. EBI Ready/Wait Related Timing Requirements

                                     RDSETUP             RDSTRB               SYNC         RDHOLD
                                     (0, 1, 2, ...)     (1, 2, 3, ...)          (3 )       (0, 1, 2, ...)

                     EBI_RDY                              Z                           DATA[15:0]
                EBI_AD[ 1 5 : 0 ]
                                                                              t SU_ARDY
                     EBI_CSn
                     EBI_REn

                                                                                           t H_ARDY

Table 3.24. EBI Ready/Wait Related Timing Requirements

Symbol            Parameter                                             Min                           Typ     Max  Unit
tSU_ARDY 1 2 3 4                                                                                                   ns
                  Setup time, from EBI_ARDY valid to trailing           37 + (3 * tHFCORECLK)
                  EBI_REn, EBI_WEn edge

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                47                                               www.silabs.com
                                                       ...the world's most energy friendly microcontrollers

Symbol           Parameter                                          Min                    Typ  Max  Unit
                                                                                                     ns
tH_ARDY 1 2 3 4  Hold time, from trailing EBI_REn, EBI_WEn edge     -1 + (3 * tHFCORECLK)
                 to EBI_ARDY invalid

1Applies for all addressing modes (figure only shows D16A8.)
2Applies for EBI_REn, EBI_WEn (figure only shows EBI_REn)
3Applies for all polarities (figure only shows active low signals)
4Measurement done at 10% and 90% of VDD (figure shows 50% of VDD)

3.16 I2C

Table 3.25. I2C Standard-mode (Sm)

Symbol           Parameter                                          Min       Typ               Max  Unit

fSCL             SCL clock frequency                                     0                           1001 kHz

tLOW             SCL clock low time                                      4.7                         s

tHIGH            SCL clock high time                                     4.0                         s

tSU,DAT          SDA set-up time                                         250                         ns
tHD,DAT          SDA hold time
                                                                         8                      34502,3 ns

tSU,STA          Repeated START condition set-up time                    4.7                         s

tHD,STA          (Repeated) START condition hold time                    4.0                         s

tSU,STO          STOP condition set-up time                              4.0                         s

tBUF             Bus free time between a STOP and START condition        4.7                         s

1For the minimum HFPERCLK frequency required in Standard-mode, see the I2C chapter in the EFM32GG Reference Manual.

2The maximum SDA hold time (tHD,DAT) needs to be met only when the device does not stretch the low time of SCL (tLOW).
3When transmitting data, this number is guaranteed only when I2Cn_CLKDIV < ((3450*10-9 [s] * fHFPERCLK [Hz]) - 4).

Table 3.26. I2C Fast-mode (Fm)

Symbol           Parameter                                          Min       Typ               Max  Unit

fSCL             SCL clock frequency                                     0                           4001 kHz

tLOW             SCL clock low time                                      1.3                         s

tHIGH            SCL clock high time                                     0.6                         s

tSU,DAT          SDA set-up time                                         100                         ns
tHD,DAT          SDA hold time
                                                                         8                           9002,3 ns

tSU,STA          Repeated START condition set-up time                    0.6                         s

tHD,STA          (Repeated) START condition hold time                    0.6                         s

tSU,STO          STOP condition set-up time                              0.6                         s

tBUF             Bus free time between a STOP and START condition        1.3                         s

1For the minimum HFPERCLK frequency required in Fast-mode, see the I2C chapter in the EFM32GG Reference Manual.

2The maximum SDA hold time (tHD,DAT) needs to be met only when the device does not stretch the low time of SCL (tLOW).
3When transmitting data, this number is guaranteed only when I2Cn_CLKDIV < ((900*10-9 [s] * fHFPERCLK [Hz]) - 4).

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30             48                                       www.silabs.com
                                                     ...the world's most energy friendly microcontrollers

Table 3.27. I2C Fast-mode Plus (Fm+)

Symbol        Parameter                                            Min                 Typ  Max  Unit

fSCL          SCL clock frequency                                                   0            10001 kHz

tLOW          SCL clock low time                                            0.5                  s

tHIGH         SCL clock high time                                           0.26                 s

tSU,DAT       SDA set-up time                                               50                   ns

tHD,DAT       SDA hold time                                                         8            ns

tSU,STA       Repeated START condition set-up time                          0.26                 s

tHD,STA       (Repeated) START condition hold time                          0.26                 s

tSU,STO       STOP condition set-up time                                    0.26                 s

tBUF          Bus free time between a STOP and START condition              0.5                  s

1For the minimum HFPERCLK frequency required in Fast-mode Plus, see the I2C chapter in the EFM32GG Reference Manual.

3.17 USART SPI

Figure 3.33. SPI Master Timing

                 CS               t CS_MO

               SCLK                                     t SCKL_MO
                                                     t SCLK
              CLKPOL = 0
                                            t SU_MI      t H_MI
               SCLK

              CLKPOL = 1

               MOSI

               MISO

Table 3.28. SPI Master Timing

Symbol        Parameter            Condition                       Min              Typ     Max  Unit

tSCLK 1 2     SCLK period                                          2 * tHFPER-                   ns

tCS_MO 1 2    CS to MOSI                                                       CLK               1.00 ns
tSCLK_MO 1 2  SCLK to MOSI                                                                       3.00 ns
                                                                         -2.00
tSU_MI 1 2    MISO setup time      IOVDD = 1.98 V                        -4.00                           ns
                                   IOVDD = 3.0 V                         36.00                           ns
                                                                         29.00                           ns

tH_MI 1 2     MISO hold time                                                -4.00

1Applies for both CLKPHA = 0 and CLKPHA = 1 (figure only shows CLKPHA = 0)
2Measurement done at 10% and 90% of VDD (figure shows 50% of VDD)

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30           49                                     www.silabs.com
                                                     ...the world's most energy friendly microcontrollers

Figure 3.34. SPI Slave Timing

                   CS           t CS_ACT_MI

                 SCLK                                                                               t CS_DIS_MI

                CLKPOL = 0                           t SCLK_HI          t SCLK_LO

                 SCLK             t SU_MO                       t SCLK

                CLKPOL = 1                   t H_MO

                 MOSI                                t SCLK_MI

                 MISO

Table 3.29. SPI Slave Timing

Symbol          Parameter                                               Min               Typ       Max          Unit

tSCLK_sl 1 2    SCKL period                                             2 * tHFPER-                              ns

                                                                                    CLK

tSCLK_hi 1 2    SCLK high period                                        3 * tHFPER-                              ns

                                                                                    CLK

tSCLK_lo 1 2    SCLK low period                                         3 * tHFPER-                              ns

                                                                                    CLK

tCS_ACT_MI 1 2  CS active to MISO                                                  4.00                          30.00 ns
                                                                                                                 30.00 ns
tCS_DIS_MI 1 2  CS disable to MISO                                                 4.00
                                                                                                                           ns
tSU_MO 1 2      MOSI setup time                                                    4.00                                    ns

tH_MO 1 2       MOSI hold time                                               2 + 2* tHF-

                                                                                  PERCLK

tSCLK_MI 1 2    SCLK to MISO                                            9 + tHFPER-                 36 + 2*tHF- ns

                                                                                   CLK                    PERCLK

1Applies for both CLKPHA = 0 and CLKPHA = 1 (figure only shows CLKPHA = 0)
2Measurement done at 10% and 90% of VDD (figure shows 50% of VDD)

3.18 Digital Peripherals

Table 3.30. Digital Peripherals

Symbol          Parameter           Condition                           Min        Typ              Max          Unit
IUSART          USART current
IUART           UART current        USART idle current, clock en-                              4.9               A/
ILEUART         LEUART current      abled                                                                        MHz
II2C            I2C current
ITIMER                              UART idle current, clock en-                               3.4               A/
ILETIMER                            abled                                                                        MHz

                                    LEUART idle current, clock en-                             140               nA
                                    abled
                                                                                                                 A/
                                    I2C idle current, clock enabled                            6.1               MHz

                TIMER current       TIMER_0 idle current, clock                                6.9               A/
                LETIMER current     enabled                                                                      MHz
                                                                                               119
                                    LETIMER idle current, clock                                                  nA
                                    enabled

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30           50                                             www.silabs.com
                                            ...the world's most energy friendly microcontrollers

Symbol  Parameter     Condition                        Min  Typ        Max  Unit
IPCNT   PCNT current
IRTC    RTC current   PCNT idle current, clock en-               54         nA
IAES    AES current   abled
IGPIO   GPIO current                                                        nA
IEBI    EBI current   RTC idle current, clock enabled            54
IPRS    PRS current                                              3.2        A/
IDMA    DMA current   AES idle current, clock enabled                       MHz

                      GPIO idle current, clock en-               3.7        A/
                      abled                                                 MHz
                                                                 11.8
                      EBI idle current, clock enabled                       A/
                                                                            MHz
                      PRS idle current                           3.5
                                                                            A/
                      Clock enable                               11.0       MHz

                                                                            A/
                                                                            MHz

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  51                         www.silabs.com
                                            ...the world's most energy friendly microcontrollers

4 Pinout and Package

Note

       Please refer to the application note "AN0002 EFM32 Hardware Design Considerations" for
       guidelines on designing Printed Circuit Boards (PCB's) for the EFM32GG295.

4.1 Pinout

The EFM32GG295 pinout is shown in Figure 4.1 (p. 52) and Table 4.1 (p. 52). Alternate locations
are denoted by "#" followed by the location number (Multiple locations on the same pin are split with "/").
Alternate locations can be configured in the LOCATION bitfield in the *_ROUTE register in the module
in question.

Figure 4.1. EFM32GG295 Pinout (top view, not to scale)

Table 4.1. Device Pinout                    Pin Alternate Functionality / Description

    BGA120 Pin#
       and Name

Pin #  Pin Name  Analog                           EBI            Timers       Communication  Other

A1     PE15                                 EBI_AD07 #0/1/2      TIM3_CC1 #0  LEU0_RX #2
                                            EBI_AD06 #0/1/2      TIM3_CC0 #0
A2     PE14                                 EBI_AD04 #0/1/2                   LEU0_TX #2
                                                                 TIM1_CC2 #1
A3     PE12                                                                    US0_RX #3      CMU_CLK1 #2
                                                                              US0_CLK #0     LES_ALTEX6 #0
                                                                              I2C0_SDA #6

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                   52                              www.silabs.com
     BGA120 Pin#                                            ...the world's most energy friendly microcontrollers
       and Name
                                                      Pin Alternate Functionality / Description
          Pin Name
Pin #               Analog                      EBI                  Timers           Communication  Other

A4     PE9                                      EBI_AD01 #0/1/2      PCNT2_S1IN #1
                                                EBI_CS2 #0/1/2
A5     PD11                                     EBI_CS0 #0/1/2         TIM0_CC1 #2
                                                 EBI_BL1 #0/1/2      TIM0_CDTI2 #2/5
A6     PD9                                        EBI_REn #0/2       TIM0_CDTI1 #2/5
                                                 EBI_WEn #0/2
A7     PF7                                                                             U0_RX #0
                                                                                      LEU0_TX #4
A8     PF5                                                                                             PRS_CH2 #1

A9     PF4                                                                                             PRS_CH1 #1

A10    PF2                                      EBI_ARDY #0/1/2      TIM0_CC2 #5                      ACMP1_O #0
                                                                                                      DBG_SWO #0
                                                                                                     GPIO_EM4WU4

A11 USB_VREGI USB Input to internal 3.3 V regulator.

A12 USB_VREGO USB Decoupling for internal 3.3 V USB regulator and regulator output.

A13    PF11                                                                             U1_RX #1

B1     PA15                                     EBI_AD08 #0/1/2      TIM3_CC2 #0       US0_TX #3
                                                                                       US0_CS #0
B2     PE13                                     EBI_AD05 #0/1/2                       I2C0_SCL #6    LES_ALTEX7 #0
                                                                                                       ACMP0_O #0
B3     PE11                                     EBI_AD03 #0/1/2        TIM1_CC1 #1     US0_RX #0
                                                EBI_AD00 #0/1/2       PCNT2_S0IN #1                  GPIO_EM4WU5
B4     PE8                                      EBI_CS3 #0/1/2
                                                EBI_CS1 #0/1/2         TIM0_CC2 #2                   LES_ALTEX5 #0
                                                                       TIM0_CC0 #2                       BOOT_RX
                                                   EBI_WEn #1        TIM0_CDTI0 #2/5
                                                 EBI_BL0 #0/1/2        TIM0_CC1 #5                     PRS_CH3 #1
                                                                     LETIM0_OUT1 #2
B5     PD12                                        EBI_ALE #0
                                                                      TIM0_CC1 #0/1
B6     PD10                                                          TIM0_CC0 #0/1/4

B7     PF8                                                             TIM1_CC0 #1                        ETM_TCLK #1

B8     PF6                                                             TIM0_CC0 #5      U0_TX #0           PRS_CH0 #1
                                                                     LETIM0_OUT0 #2                        ETM_TD3 #1
B9     PF3                                                                             US1_CS #2
                                                                                      I2C0_SCL #5    DBG_SWDIO #0/1/2/3
B10    PF1                                                                            LEU0_RX #3         GPIO_EM4WU3

B11    PF12

B12 USB_VBUS USB 5.0 V VBUS input.

B13    PF10                                                                             U1_TX #1

C1     PA1                                      EBI_AD10 #0/1/2                       I2C0_SCL #0    CMU_CLK1 #0
                                                                                                       PRS_CH1 #0
C2     PA0                                      EBI_AD09 #0/1/2                       I2C0_SDA #0
                                                                                      LEU0_RX #4       PRS_CH0 #0
C3     PE10                                     EBI_AD02 #0/1/2                        US0_TX #0     GPIO_EM4WU0

C4     PD13                                                                                              BOOT_TX

                                                                                                       ETM_TD1 #1

C5     VSS          Ground

C6     IOVDD_0      Digital IO power supply 0.

C7     PF9                                      EBI_REn #1                                           ETM_TD0 #1

C8     VSS          Ground

C9     IOVDD_1      Digital IO power supply 1.

C10    PF0                                                                            US1_CLK #2     DBG_SWCLK #0/1/2/3
                                                                                      I2C0_SDA #5
                                                                                      LEU0_TX #3

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                       53                                  www.silabs.com
    BGA120 Pin#                                    ...the world's most energy friendly microcontrollers
      and Name
                                             Pin Alternate Functionality / Description

Pin #  Pin Name  Analog                      EBI                  Timers           Communication  Other

C11    PE4                                    EBI_A11 #0/1/2                        US0_CS #1
                                             EBI_AD12 #0/1/2                        US0_CS #3
C12    PC14           ACMP1_CH6                                   TIM0_CDTI1 #1/3    U0_TX #3      LES_CH14 #0
                 DAC0_OUT1ALT #2/                                   TIM1_CC1 #0    US0_CLK #3      LES_CH15 #0
C13    PC15       OPAMP_OUT1ALT                                                      U0_RX #3      DBG_SWO #1
                                                                  PCNT0_S1IN #0      U0_TX #2     LES_ALTEX2 #0
                      ACMP1_CH7                                   TIM0_CDTI2 #1/3                   ETM_TD1 #3
                 DAC0_OUT1ALT #3/                                                  US0_CLK #1      CMU_CLK0 #0
                  OPAMP_OUT1ALT                                     TIM1_CC2 #0      U1_TX #0       ETM_TD0 #3
                                                                   TIM0_CDTI0 #0                    ETM_TD2 #1
D1     PA3                                                         TIM0_CC2 #0/1     U1_RX #0
                                                                                                   CMU_CLK0 #1
D2     PA2                                   EBI_AD11 #0/1/2      TIM0_CDTI0 #1/3  LEU1_RX #1      LES_CH12 #0
                                                                    TIM1_CC0 #0    LEU1_TX #1
D3     PB15                                                         TIM1_CC2 #4                    LES_CH13 #0
                                                                                     U0_RX #2      ETM_TCLK #3
D11    PE5                                   EBI_A12 #0/1/2       PCNT0_S0IN #0     US0_RX #1     GPIO_EM4WU1
                                                                                    US0_RX #2     LES_ALTEX4 #0
D12    PC12           ACMP1_CH4                                    TIM0_CDTI2 #0    US0_TX #2       ETM_TD3 #3
                 DAC0_OUT1ALT #0/                                  TIM0_CDTI1 #0                  LES_ALTEX3 #0
D13    PC13       OPAMP_OUT1ALT                                                     US0_TX #1       ETM_TD2 #3
                                                                    TIM2_CC2 #2     US0_CS #2
                      ACMP1_CH5                                                    US0_CLK #2      LES_CH10 #0
                 DAC0_OUT1ALT #1/                                   TIM1_CC0 #2     US2_TX #1      LES_CH11 #0
                  OPAMP_OUT1ALT                                     TIM1_CC1 #2     US2_RX #1
                                                                    TIM1_CC2 #2                     LES_CH8 #0
E1     PA6                                   EBI_AD15 #0/1/2                         U0_TX #1       LES_CH9 #0
                                                                    TIM2_CC0 #2    I2C1_SDA #2    GPIO_EM4WU2
E2     PA5                                   EBI_AD14 #0/1/2        TIM2_CC1 #2
                                                                  PCNT1_S0IN #1      U0_RX #1       ACMP1_O #1
E3     PA4                                   EBI_AD13 #0/1/2      PCNT1_S1IN #1    I2C1_SCL #2

E11    PE6                                   EBI_A13 #0/1/2         TIM3_CC0 #1      U1_RX #3
                                              EBI_A10 #1/2        PCNT0_S0IN #1    US2_CLK #1
E12    PC10      ACMP1_CH2                    EBI_ALE #1/2                          US2_CS #1
                 ACMP1_CH3                   EBI_A16 #0/1/2         TIM3_CC1 #1
E13    PC11                                  EBI_A17 #0/1/2       PCNT0_S1IN #1
                 ACMP1_CH0                   EBI_A18 #0/1/2
F1     PB0                                   EBI_A14 #0/1/2
                                             EBI_A15 #0/1/2
F2     PB1

F3     PB2

F11    PE7

F12    PC8

F13    PC9       ACMP1_CH1                   EBI_A09 #1/2

G1     PB3                                   EBI_A19 #0/1/2

G2     PB4                                   EBI_A20 #0/1/2

G3     IOVDD_2   Digital IO power supply 2.

G11    PE0                                   EBI_A07 #0/1/2

G12    PE1                                   EBI_A08 #0/1/2

G13    PE3       BU_STAT                     EBI_A10 #0

H1     PB5                                   EBI_A21 #0/1/2

H2     PB6                                   EBI_A22 #0/1/2

H3     VSS       Ground

H11 VDD_DREG Power supply for on-chip voltage regulator.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                    54                                  www.silabs.com
    BGA120 Pin#                                    ...the world's most energy friendly microcontrollers
      and Name
                                             Pin Alternate Functionality / Description

Pin #  Pin Name  Analog                      EBI                   Timers          Communication                                    Other

H12    PE2       BU_VOUT                     EBI_A09 #0            TIM3_CC2 #1     U1_TX #3                                         ACMP0_O #1

H13    PC7       ACMP0_CH7                   EBI_A06 #0/1/2                        I2C0_SCL #2                                      LES_CH7 #0
                                                                                   LEU1_RX #0                                       ETM_TD0 #2

J1     PD14                                                                        I2C0_SDA #3

J2     PD15                                                                        I2C0_SCL #3

J3     VSS       Ground

J11    IOVDD_3   Digital IO power supply 3.

J12    PC6       ACMP0_CH6                   EBI_A05 #0/1/2                        I2C0_SDA #2     LES_CH6 #0
                                                                                   LEU1_TX #0     ETM_TCLK #2

J13    DECOUPLE  Decouple output for on-chip voltage regulator. An external capacitance of size CDECOUPLE is required at this pin.

K1     PC0            ACMP0_CH0              EBI_A23 #0/1/2         TIM0_CC1 #4     US0_TX #5                                       LES_CH0 #0
                 DAC0_OUT0ALT #0/                                  PCNT0_S0IN #2    US1_TX #0                                       PRS_CH2 #0
                  OPAMP_OUT0ALT                                                    I2C0_SDA #4

K2     PC1            ACMP0_CH1              EBI_A24 #0/1/2         TIM0_CC2 #4     US0_RX #5                                       LES_CH1 #0
                 DAC0_OUT0ALT #1/                                  PCNT0_S1IN #2    US1_RX #0                                       PRS_CH3 #0
                  OPAMP_OUT0ALT                                                    I2C0_SCL #4

K3     IOVDD_4   Digital IO power supply 4.

K11    VSS       Ground

K12    VSS       Ground

K13    PD8       BU_VIN                                                                           CMU_CLK1 #1

L1     PC2            ACMP0_CH2              EBI_A25 #0/1/2        TIM0_CDTI0 #4   US2_TX #0                                        LES_CH2 #0
                 DAC0_OUT0ALT #2/
                  OPAMP_OUT0ALT

                 ACMP0_CH3

L2     PC3       DAC0_OUT0ALT #3/ EBI_NANDREn #0/1/2               TIM0_CDTI1 #4   US2_RX #0                                        LES_CH3 #0

                 OPAMP_OUT0ALT

L3     PA7                                   EBI_CSTFT #0/1/2

L4     IOVDD_5   Digital IO power supply 5.

L5     VSS       Ground

L6     VSS       Ground

L7     IOVDD_6   Digital IO power supply 6.

L8     PB9                                   EBI_A03 #0/1/2                        U1_TX #2

L9     PB10                                  EBI_A04 #0/1/2                        U1_RX #2

L10    PD0             ADC0_CH0                                    PCNT2_S0IN #0   US1_TX #1
                 DAC0_OUT0ALT #4/
                  OPAMP_OUT0ALT

                  OPAMP_OUT2 #1

L11    PD1             ADC0_CH1                                     TIM0_CC0 #3    US1_RX #1      DBG_SWO #2
                 DAC0_OUT1ALT #4/                                  PCNT2_S1IN #0
                  OPAMP_OUT1ALT

L12    PD4       ADC0_CH4                                                          LEU0_TX #0     ETM_TD2 #0/2
                 OPAMP_P2

L13    PD7       ADC0_CH7                                          LETIM0_OUT1 #0   US1_TX #2      CMU_CLK0 #2
                 DAC0_N1 /                                           TIM1_CC1 #4   I2C0_SCL #1    LES_ALTEX1 #0
                 OPAMP_N1
                                                                    PCNT0_S1IN #3                   ACMP1_O #2
                                                                                                   ETM_TCLK #0

M1     PB7       LFXTAL_P                                          TIM1_CC0 #3      US0_TX #4
                                                                                   US1_CLK #0

M2     PC4       ACMP0_CH4                   EBI_A26 #0/1/2         TIM0_CDTI2 #4  US2_CLK #0                                       LES_CH4 #0
                  DAC0_P0 /                                        LETIM0_OUT0 #3  I2C1_SDA #0

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                     55                                 www.silabs.com
BGA120 Pin#                                       ...the world's most energy friendly microcontrollers
  and Name
                                            Pin Alternate Functionality / Description

Pin #  Pin Name  Analog                     EBI                  Timers          Communication  Other

                 OPAMP_P0                                        PCNT1_S0IN #0

M3     PA8                                  EBI_DCLK #0/1/2      TIM2_CC0 #0

M4     PA10                                 EBI_VSNC #0/1/2      TIM2_CC2 #0

M5     PA13                                 EBI_A01 #0/1/2       TIM2_CC1 #1

M6     PA14                                 EBI_A02 #0/1/2       TIM2_CC2 #1

                 Reset input, active low.

M7     RESETn    To apply an external reset source to this pin, it is required to only drive this pin low during reset, and let the internal pull-up ensure

                 that reset is released.

M8     AVSS_1    Analog ground 1.

M9     AVDD_2    Analog power supply 2.

M10    AVDD_1    Analog power supply 1.

M11    AVSS_0    Analog ground 0.

M12    PD3       ADC0_CH3                                        TIM0_CC2 #3     US1_CS #1      ETM_TD1 #0/2
                 OPAMP_N2

M13    PD6       ADC0_CH6                                        LETIM0_OUT0 #0   US1_RX #2     LES_ALTEX0 #0
                 DAC0_P1 /                                         TIM1_CC0 #4   I2C0_SDA #1      ACMP0_O #2
                 OPAMP_P1                                                                         ETM_TD0 #0
                                                                  PCNT0_S0IN #3

N1     PB8       LFXTAL_N                                        TIM1_CC1 #3     US0_RX #4
                                                                                 US1_CS #0

N2     PC5       ACMP0_CH5                 EBI_NANDWEn #0/1/2    LETIM0_OUT1 #3   US2_CS #0     LES_CH5 #0
                  DAC0_N0 /                                       PCNT1_S1IN #0  I2C1_SCL #0
                 OPAMP_N0

N3     PA9                                  EBI_DTEN #0/1/2      TIM2_CC1 #0

N4     PA11                                 EBI_HSNC #0/1/2

N5     PA12                                 EBI_A00 #0/1/2       TIM2_CC0 #1

N6     PB11      DAC0_OUT0 /                                     LETIM0_OUT0 #1  I2C1_SDA #1
                 OPAMP_OUT0                                        TIM1_CC2 #3

N7     PB12      DAC0_OUT1 /                                     LETIM0_OUT1 #1  I2C1_SCL #1
                 OPAMP_OUT1

N8     AVSS_2    Analog ground 2.

N9     PB13      HFXTAL_P                                                        US0_CLK #4/5
                                                                                  LEU0_TX #1

N10    PB14      HFXTAL_N                                                        US0_CS #4/5
                                                                                 LEU0_RX #1

N11    AVDD_0    Analog power supply 0.

N12    PD2       ADC0_CH2                   EBI_A27 #0/1/2       TIM0_CC1 #3     US1_CLK #1     DBG_SWO #3

N13    PD5           ADC0_CH5                                                    LEU0_RX #0     ETM_TD3 #0/2
                 OPAMP_OUT2 #0

4.2 Alternate Functionality Pinout

A wide selection of alternate functionality is available for multiplexing to various pins. This is shown in
Table 4.2 (p. 57) . The table shows the name of the alternate functionality in the first column, followed
by columns showing the possible LOCATION bitfield settings.

Note

       Some functionality, such as analog interfaces, do not have alternate settings or a LOCA-
       TION bitfield. In these cases, the pinout is shown in the column corresponding to LOCA-
       TION 0.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30                   56                                 www.silabs.com
                                                    ...the world's most energy friendly microcontrollers

Table 4.2. Alternate functionality overview

Alternate                      LOCATION

Functionality 0     1    2                  3  4    5   6                 Description

ACMP0_CH0    PC0                                           Analog comparator ACMP0, channel 0.

ACMP0_CH1    PC1                                           Analog comparator ACMP0, channel 1.

ACMP0_CH2    PC2                                           Analog comparator ACMP0, channel 2.

ACMP0_CH3    PC3                                           Analog comparator ACMP0, channel 3.

ACMP0_CH4    PC4                                           Analog comparator ACMP0, channel 4.

ACMP0_CH5    PC5                                           Analog comparator ACMP0, channel 5.

ACMP0_CH6    PC6                                           Analog comparator ACMP0, channel 6.

ACMP0_CH7    PC7                                           Analog comparator ACMP0, channel 7.

ACMP0_O      PE13 PE2    PD6                               Analog comparator ACMP0, digital output.

ACMP1_CH0    PC8                                           Analog comparator ACMP1, channel 0.

ACMP1_CH1    PC9                                           Analog comparator ACMP1, channel 1.

ACMP1_CH2    PC10                                          Analog comparator ACMP1, channel 2.

ACMP1_CH3    PC11                                          Analog comparator ACMP1, channel 3.

ACMP1_CH4    PC12                                          Analog comparator ACMP1, channel 4.

ACMP1_CH5    PC13                                          Analog comparator ACMP1, channel 5.

ACMP1_CH6    PC14                                          Analog comparator ACMP1, channel 6.

ACMP1_CH7    PC15                                          Analog comparator ACMP1, channel 7.

ACMP1_O      PF2    PE3  PD7                               Analog comparator ACMP1, digital output.

ADC0_CH0     PD0                                           Analog to digital converter ADC0, input channel number 0.

ADC0_CH1     PD1                                           Analog to digital converter ADC0, input channel number 1.

ADC0_CH2     PD2                                           Analog to digital converter ADC0, input channel number 2.

ADC0_CH3     PD3                                           Analog to digital converter ADC0, input channel number 3.

ADC0_CH4     PD4                                           Analog to digital converter ADC0, input channel number 4.

ADC0_CH5     PD5                                           Analog to digital converter ADC0, input channel number 5.

ADC0_CH6     PD6                                           Analog to digital converter ADC0, input channel number 6.

ADC0_CH7     PD7                                           Analog to digital converter ADC0, input channel number 7.

BOOT_RX      PE11                                          Bootloader RX

BOOT_TX      PE10                                          Bootloader TX

BU_STAT      PE3                                           Backup Power Domain status, whether or not the system is in
                                                           backup mode

BU_VIN       PD8                                           Battery input for Backup Power Domain

BU_VOUT      PE2                                           Power output for Backup Power Domain

CMU_CLK0     PA2    PC12 PD7                               Clock Management Unit, clock output number 0.

CMU_CLK1     PA1    PD8  PE12                              Clock Management Unit, clock output number 1.

DAC0_N0 /    PC5                                           Operational Amplifier 0 external negative input.
OPAMP_N0

DAC0_N1 /    PD7                                           Operational Amplifier 1 external negative input.
OPAMP_N1

OPAMP_N2     PD3                                           Operational Amplifier 2 external negative input.

DAC0_OUT0 /  PB11                                          Digital to Analog Converter DAC0_OUT0 /
OPAMP_OUT0                                                 OPAMP output channel number 0.

DAC0_OUT0ALT / PC0  PC1  PC2 PC3               PD0         Digital to Analog Converter DAC0_OUT0ALT /

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30          57                    www.silabs.com
                                                    ...the world's most energy friendly microcontrollers

Alternate                        LOCATION

Functionality 0       1     2               3  4    5   6  Description

OPAMP_OUT0ALT                                              OPAMP alternative output for channel 0.

DAC0_OUT1 /     PB12                                       Digital to Analog Converter DAC0_OUT1 /
OPAMP_OUT1                                                 OPAMP output channel number 1.

DAC0_OUT1ALT /  PC12  PC13  PC14 PC15          PD1         Digital to Analog Converter DAC0_OUT1ALT /
OPAMP_OUT1ALT                                              OPAMP alternative output for channel 1.

OPAMP_OUT2 PD5        PD0                                  Operational Amplifier 2 output.

DAC0_P0 /       PC4                                        Operational Amplifier 0 external positive input.
OPAMP_P0

DAC0_P1 /       PD6                                        Operational Amplifier 1 external positive input.
OPAMP_P1

OPAMP_P2        PD4                                        Operational Amplifier 2 external positive input.

DBG_SWCLK       PF0   PF0   PF0 PF0                        Debug-interface Serial Wire clock input.

                                                           Note that this function is enabled to pin out of reset, and has
                                                           a built-in pull down.

DBG_SWDIO       PF1   PF1   PF1 PF1                        Debug-interface Serial Wire data input / output.

                                                           Note that this function is enabled to pin out of reset, and has
                                                           a built-in pull up.

DBG_SWO         PF2   PC15 PD1 PD2                         Debug-interface Serial Wire viewer Output.

                                                           Note that this function is not enabled after reset, and must be
                                                           enabled by software to be used.

EBI_A00         PA12 PA12 PA12                             External Bus Interface (EBI) address output pin 00.

EBI_A01         PA13 PA13 PA13                             External Bus Interface (EBI) address output pin 01.

EBI_A02         PA14 PA14 PA14                             External Bus Interface (EBI) address output pin 02.

EBI_A03         PB9   PB9   PB9                            External Bus Interface (EBI) address output pin 03.

EBI_A04         PB10 PB10 PB10                             External Bus Interface (EBI) address output pin 04.

EBI_A05         PC6   PC6   PC6                            External Bus Interface (EBI) address output pin 05.

EBI_A06         PC7   PC7   PC7                            External Bus Interface (EBI) address output pin 06.

EBI_A07         PE0   PE0   PE0                            External Bus Interface (EBI) address output pin 07.

EBI_A08         PE1   PE1   PE1                            External Bus Interface (EBI) address output pin 08.

EBI_A09         PE2   PC9   PC9                            External Bus Interface (EBI) address output pin 09.

EBI_A10         PE3   PC10 PC10                            External Bus Interface (EBI) address output pin 10.

EBI_A11         PE4   PE4   PE4                            External Bus Interface (EBI) address output pin 11.

EBI_A12         PE5   PE5   PE5                            External Bus Interface (EBI) address output pin 12.

EBI_A13         PE6   PE6   PE6                            External Bus Interface (EBI) address output pin 13.

EBI_A14         PE7   PE7   PE7                            External Bus Interface (EBI) address output pin 14.

EBI_A15         PC8   PC8   PC8                            External Bus Interface (EBI) address output pin 15.

EBI_A16         PB0   PB0   PB0                            External Bus Interface (EBI) address output pin 16.

EBI_A17         PB1   PB1   PB1                            External Bus Interface (EBI) address output pin 17.

EBI_A18         PB2   PB2   PB2                            External Bus Interface (EBI) address output pin 18.

EBI_A19         PB3   PB3   PB3                            External Bus Interface (EBI) address output pin 19.

EBI_A20         PB4   PB4   PB4                            External Bus Interface (EBI) address output pin 20.

EBI_A21         PB5   PB5   PB5                            External Bus Interface (EBI) address output pin 21.

EBI_A22         PB6   PB6   PB6                            External Bus Interface (EBI) address output pin 22.

EBI_A23         PC0   PC0   PC0                            External Bus Interface (EBI) address output pin 23.

EBI_A24         PC1   PC1   PC1                            External Bus Interface (EBI) address output pin 24.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30          58                                      www.silabs.com
                                                  ...the world's most energy friendly microcontrollers

Alternate                   LOCATION

Functionality 0  1    2                     3  4  5   6  Description

EBI_A25    PC2   PC2  PC2                                External Bus Interface (EBI) address output pin 25.

EBI_A26    PC4   PC4  PC4                                External Bus Interface (EBI) address output pin 26.

EBI_A27    PD2   PD2  PD2                                External Bus Interface (EBI) address output pin 27.

EBI_AD00   PE8   PE8  PE8                                External Bus Interface (EBI) address and data input / output
                                                         pin 00.

EBI_AD01   PE9   PE9  PE9                                External Bus Interface (EBI) address and data input / output
                                                         pin 01.

EBI_AD02   PE10 PE10 PE10                                External Bus Interface (EBI) address and data input / output
                                                         pin 02.

EBI_AD03   PE11 PE11 PE11                                External Bus Interface (EBI) address and data input / output
                                                         pin 03.

EBI_AD04   PE12 PE12 PE12                                External Bus Interface (EBI) address and data input / output
                                                         pin 04.

EBI_AD05   PE13 PE13 PE13                                External Bus Interface (EBI) address and data input / output
                                                         pin 05.

EBI_AD06   PE14 PE14 PE14                                External Bus Interface (EBI) address and data input / output
                                                         pin 06.

EBI_AD07   PE15 PE15 PE15                                External Bus Interface (EBI) address and data input / output
                                                         pin 07.

EBI_AD08   PA15 PA15 PA15                                External Bus Interface (EBI) address and data input / output
                                                         pin 08.

EBI_AD09   PA0   PA0  PA0                                External Bus Interface (EBI) address and data input / output
                                                         pin 09.

EBI_AD10   PA1   PA1  PA1                                External Bus Interface (EBI) address and data input / output
                                                         pin 10.

EBI_AD11   PA2   PA2  PA2                                External Bus Interface (EBI) address and data input / output
                                                         pin 11.

EBI_AD12   PA3   PA3  PA3                                External Bus Interface (EBI) address and data input / output
                                                         pin 12.

EBI_AD13   PA4   PA4  PA4                                External Bus Interface (EBI) address and data input / output
                                                         pin 13.

EBI_AD14   PA5   PA5  PA5                                External Bus Interface (EBI) address and data input / output
                                                         pin 14.

EBI_AD15   PA6   PA6  PA6                                External Bus Interface (EBI) address and data input / output
                                                         pin 15.

EBI_ALE    PF3   PC11 PC11                               External Bus Interface (EBI) Address Latch Enable output.

EBI_ARDY   PF2   PF2  PF2                                External Bus Interface (EBI) Hardware Ready Control input.

EBI_BL0    PF6   PF6  PF6                                External Bus Interface (EBI) Byte Lane/Enable pin 0.

EBI_BL1    PF7   PF7  PF7                                External Bus Interface (EBI) Byte Lane/Enable pin 1.

EBI_CS0    PD9   PD9  PD9                                External Bus Interface (EBI) Chip Select output 0.

EBI_CS1    PD10 PD10 PD10                                External Bus Interface (EBI) Chip Select output 1.

EBI_CS2    PD11 PD11 PD11                                External Bus Interface (EBI) Chip Select output 2.

EBI_CS3    PD12 PD12 PD12                                External Bus Interface (EBI) Chip Select output 3.

EBI_CSTFT  PA7   PA7  PA7                                External Bus Interface (EBI) Chip Select output TFT.

EBI_DCLK   PA8   PA8  PA8                                External Bus Interface (EBI) TFT Dot Clock pin.

EBI_DTEN   PA9   PA9  PA9                                External Bus Interface (EBI) TFT Data Enable pin.

EBI_HSNC   PA11 PA11 PA11                                External Bus Interface (EBI) TFT Horizontal Synchronization
                                                         pin.

EBI_NANDREn PC3  PC3  PC3                                External Bus Interface (EBI) NAND Read Enable output.

EBI_NANDWEn PC5  PC5  PC5                                External Bus Interface (EBI) NAND Write Enable output.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30        59     www.silabs.com
                                                  ...the world's most energy friendly microcontrollers

Alternate                      LOCATION

Functionality 0       1  2                  3  4  5   6                            Description

EBI_REn      PF5   PF9   PF5                                External Bus Interface (EBI) Read Enable output.
                   PA10                                     External Bus Interface (EBI) TFT Vertical Synchronization
EBI_VSNC     PA10  PF8   PA10                               pin.
                   PF8                                      External Bus Interface (EBI) Write Enable output.
EBI_WEn      PF4   PF9   PF4                                Embedded Trace Module ETM clock .
ETM_TCLK     PD7   PD13  PC6 PA6                            Embedded Trace Module ETM data 0.
ETM_TD0      PD6   PB15  PC7 PA2                            Embedded Trace Module ETM data 1.
ETM_TD1      PD3   PF3   PD3 PA3                            Embedded Trace Module ETM data 2.
ETM_TD2      PD4         PD4 PA4                            Embedded Trace Module ETM data 3.
ETM_TD3      PD5   PD7   PD5 PA5                            Pin can be used to wake the system up from EM4
GPIO_EM4WU0  PA0   PD6                                      Pin can be used to wake the system up from EM4
GPIO_EM4WU1  PA6   PB12                                     Pin can be used to wake the system up from EM4
GPIO_EM4WU2  PC9   PB11                                     Pin can be used to wake the system up from EM4
GPIO_EM4WU3  PF1                                            Pin can be used to wake the system up from EM4
GPIO_EM4WU4  PF2                                            Pin can be used to wake the system up from EM4
GPIO_EM4WU5  PE13                                           High Frequency Crystal negative pin. Also used as external
                                                            optional clock input pin.
HFXTAL_N     PB14                                           High Frequency Crystal positive pin.
                                                            I2C0 Serial Clock Line input / output.
HFXTAL_P     PB13        PC7 PD15 PC1             PF1 PE13  I2C0 Serial Data input / output.
I2C0_SCL     PA1         PC6 PD14 PC0             PF0 PE12  I2C1 Serial Clock Line input / output.
I2C0_SDA     PA0         PE1                                I2C1 Serial Data input / output.
I2C1_SCL     PC5         PE0                                LESENSE alternate exite output 0.
I2C1_SDA     PC4                                            LESENSE alternate exite output 1.
LES_ALTEX0   PD6                                            LESENSE alternate exite output 2.
LES_ALTEX1   PD7                                            LESENSE alternate exite output 3.
LES_ALTEX2   PA3                                            LESENSE alternate exite output 4.
LES_ALTEX3   PA4                                            LESENSE alternate exite output 5.
LES_ALTEX4   PA5                                            LESENSE alternate exite output 6.
LES_ALTEX5   PE11                                           LESENSE alternate exite output 7.
LES_ALTEX6   PE12                                           LESENSE channel 0.
LES_ALTEX7   PE13                                           LESENSE channel 1.
LES_CH0      PC0                                            LESENSE channel 2.
LES_CH1      PC1                                            LESENSE channel 3.
LES_CH2      PC2                                            LESENSE channel 4.
LES_CH3      PC3                                            LESENSE channel 5.
LES_CH4      PC4                                            LESENSE channel 6.
LES_CH5      PC5                                            LESENSE channel 7.
LES_CH6      PC6                                            LESENSE channel 8.
LES_CH7      PC7                                            LESENSE channel 9.
LES_CH8      PC8                                            LESENSE channel 10.
LES_CH9      PC9                                            LESENSE channel 11.
LES_CH10     PC10
LES_CH11     PC11

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30        60        www.silabs.com
                                                    ...the world's most energy friendly microcontrollers

Alternate                   LOCATION

Functionality 0   1    2                    3  4    5    6                        Description

LES_CH12    PC12                                            LESENSE channel 12.

LES_CH13    PC13                                            LESENSE channel 13.

LES_CH14    PC14                                            LESENSE channel 14.

LES_CH15    PC15                                            LESENSE channel 15.

LETIM0_OUT0 PD6   PB11 PF0 PC4                              Low Energy Timer LETIM0, output channel 0.

LETIM0_OUT1 PD7   PB12 PF1 PC5                              Low Energy Timer LETIM0, output channel 1.

LEU0_RX     PD5   PB14 PE15 PF1                PA0          LEUART0 Receive input.

LEU0_TX     PD4   PB13 PE14 PF0                PF2          LEUART0 Transmit output. Also used as receive input in half
                                                            duplex communication.

LEU1_RX     PC7   PA6                                       LEUART1 Receive input.

LEU1_TX     PC6   PA5                                       LEUART1 Transmit output. Also used as receive input in half
                                                            duplex communication.

LFXTAL_N    PB8                                             Low Frequency Crystal (typically 32.768 kHz) negative pin.
                                                            Also used as an optional external clock input pin.
LFXTAL_P
PCNT0_S0IN  PB7                                             Low Frequency Crystal (typically 32.768 kHz) positive pin.
PCNT0_S1IN
PCNT1_S0IN  PC13 PE0   PC0 PD6                              Pulse Counter PCNT0 input number 0.
PCNT1_S1IN
PCNT2_S0IN  PC14 PE1   PC1 PD7                              Pulse Counter PCNT0 input number 1.
PCNT2_S1IN
PRS_CH0     PC4   PB3                                       Pulse Counter PCNT1 input number 0.
PRS_CH1
PRS_CH2     PC5   PB4                                       Pulse Counter PCNT1 input number 1.
PRS_CH3
TIM0_CC0    PD0   PE8                                       Pulse Counter PCNT2 input number 0.
TIM0_CC1
TIM0_CC2    PD1   PE9                                       Pulse Counter PCNT2 input number 1.
TIM0_CDTI0
TIM0_CDTI1  PA0   PF3                                       Peripheral Reflex System PRS, channel 0.
TIM0_CDTI2
TIM1_CC0    PA1   PF4                                       Peripheral Reflex System PRS, channel 1.
TIM1_CC1
TIM1_CC2    PC0   PF5                                       Peripheral Reflex System PRS, channel 2.
TIM2_CC0
TIM2_CC1    PC1   PE8                                       Peripheral Reflex System PRS, channel 3.
TIM2_CC2
TIM3_CC0    PA0   PA0  PF6 PD1                 PA0  PF0     Timer 0 Capture Compare input / output channel 0.
TIM3_CC1
TIM3_CC2    PA1   PA1  PF7 PD2                 PC0  PF1     Timer 0 Capture Compare input / output channel 1.
U0_RX
            PA2   PA2  PF8 PD3                 PC1  PF2     Timer 0 Capture Compare input / output channel 2.
U0_TX
            PA3   PC13 PF3 PC13 PC2                 PF3     Timer 0 Complimentary Deat Time Insertion channel 0.

            PA4   PC14 PF4 PC14 PC3                 PF4     Timer 0 Complimentary Deat Time Insertion channel 1.

            PA5   PC15 PF5 PC15 PC4                 PF5     Timer 0 Complimentary Deat Time Insertion channel 2.

            PC13 PE10 PB0 PB7                  PD6          Timer 1 Capture Compare input / output channel 0.

            PC14 PE11 PB1 PB8                  PD7          Timer 1 Capture Compare input / output channel 1.

            PC15 PE12 PB2 PB11 PC13                         Timer 1 Capture Compare input / output channel 2.

            PA8   PA12 PC8                                  Timer 2 Capture Compare input / output channel 0.

            PA9   PA13 PC9                                  Timer 2 Capture Compare input / output channel 1.

            PA10 PA14 PC10                                  Timer 2 Capture Compare input / output channel 2.

            PE14 PE0                                        Timer 3 Capture Compare input / output channel 0.

            PE15 PE1                                        Timer 3 Capture Compare input / output channel 1.

            PA15 PE2                                        Timer 3 Capture Compare input / output channel 2.

            PF7   PE1  PA4 PC15                             UART0 Receive input.

            PF6   PE0  PA3 PC14                             UART0 Transmit output. Also used as receive input in half
                                                            duplex communication.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30          61                              www.silabs.com
                                                     ...the world's most energy friendly microcontrollers

Alternate                         LOCATION

Functionality 0        1     2              3  4       5   6                        Description

U1_RX      PC13     PF11     PB10 PE3                PB13     UART1 Receive input.
                    PF10                             PB14
U1_TX      PC12     PE5      PB9 PE2                          UART1 Transmit output. Also used as receive input in half
                    PE4                                       duplex communication.

US0_CLK    PE12              PC9 PC15          PB13           USART0 clock input / output.
US0_CS     PE13              PC8 PC14          PB14
                                                              USART0 chip select input / output.

US0_RX     PE11 PE6          PC10 PE12 PB8           PC1      USART0 Asynchronous Receive.

                                                              USART0 Synchronous mode Master Input / Slave Output
                                                              (MISO).

US0_TX     PE10 PE7          PC11 PE13 PB7           PC0      USART0 Asynchronous Transmit.Also used as receive input
                                                              in half duplex communication.
US1_CLK
US1_CS                                                        USART0 Synchronous mode Master Output / Slave Input
US1_RX                                                        (MOSI).

           PB7      PD2      PF0                              USART1 clock input / output.

           PB8      PD3      PF1                              USART1 chip select input / output.

           PC1      PD1      PD6                              USART1 Asynchronous Receive.

                                                              USART1 Synchronous mode Master Input / Slave Output
                                                              (MISO).

US1_TX     PC0      PD0      PD7                              USART1 Asynchronous Transmit.Also used as receive input
                                                              in half duplex communication.
US2_CLK
US2_CS                                                        USART1 Synchronous mode Master Output / Slave Input
US2_RX                                                        (MOSI).

           PC4      PB5                                       USART2 clock input / output.

           PC5      PB6                                       USART2 chip select input / output.

           PC3      PB4                                       USART2 Asynchronous Receive.

                                                              USART2 Synchronous mode Master Input / Slave Output
                                                              (MISO).

US2_TX     PC2      PB3                                       USART2 Asynchronous Transmit.Also used as receive input
                                                              in half duplex communication.

                                                              USART2 Synchronous mode Master Output / Slave Input
                                                              (MOSI).

4.3 GPIO Pinout Overview

The specific GPIO pins available in EFM32GG295 is shown in Table 4.3 (p. 62) . Each GPIO port is
organized as 16-bit ports indicated by letters A through F, and the individual pin on this port in indicated
by a number from 15 down to 0.

Table 4.3. GPIO Pinout

Port       Pin Pin Pin Pin Pin Pin Pin Pin Pin Pin Pin Pin Pin Pin Pin Pin

Port A     15 14 13 12 11 10 9 8 7 6 5 4 3 2 1                                                                     0
Port B
Port C     PA15 PA14 PA13 PA12 PA11 PA10 PA9 PA8 PA7 PA6 PA5 PA4 PA3 PA2 PA1 PA0
Port D
Port E     PB15 PB14 PB13 PB12 PB11 PB10 PB9 PB8 PB7 PB6 PB5 PB4 PB3 PB2 PB1 PB0
Port F
           PC15 PC14 PC13 PC12 PC11 PC10 PC9 PC8 PC7 PC6 PC5 PC4 PC3 PC2 PC1 PC0

           PD15 PD14 PD13 PD12 PD11 PD10 PD9 PD8 PD7 PD6 PD5 PD4 PD3 PD2 PD1 PD0

           PE15 PE14 PE13 PE12 PE11 PE10 PE9 PE8 PE7 PE6 PE5 PE4 PE3 PE2 PE1 PE0

           -     -        -  PF12 PF11 PF10 PF9 PF8 PF7 PF6 PF5 PF4 PF3 PF2 PF1                   PF0

4.4 Opamp Pinout Overview

   The specific opamp terminals available in EFM32GG295 is shown in Figure 4.2 (p. 63) .

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30           62                                           www.silabs.com
                                            ...the world's most energy friendly microcontrollers

   Figure 4.2. Opamp Pinout                  + OUT0ALT                         PB1 1
                                            OPA0 OUT0                          PB1 2
                      PC4                    -                                 PC0
                      PC5                                                      PC1
                      PD4                                 +                    PC2
                      PD3                                OPA2 OUT2             PC3
                      PD6                                 -                    PC1 2
                      PD7                                                      PC1 3
                                             + OUT1ALT                         PC1 4
4.5 BGA120 Package                          OPA1 OUT1                          PC1 5
                                             -                                 PD0
   Figure 4.3. BGA120                                                          PD1
                                                                               PD5

Note:

1. The dimensions in parenthesis are reference.
2. Datum "C" and seating plane are defined by the crown of the soldier balls.
3. All dimensions are in millimeters.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  63                                 www.silabs.com
                                                               ...the world's most energy friendly microcontrollers
The BGA120 Package uses SAC105 solderballs.

All EFM32 packages are RoHS compliant and free of Bromine (Br) and Antimony (Sb).

For additional Quality and Environmental information, please see:
http://www.silabs.com/support/quality/pages/default.aspx.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  64  www.silabs.com
                                                                  ...the world's most energy friendly microcontrollers

5 PCB Layout and Soldering

5.1 Soldering Information

   The latest IPC/JEDEC J-STD-020 recommendations for Pb-Free reflow soldering should be followed.
   The packages have a Moisture Sensitivity Level rating of 3, please see the latest IPC/JEDEC J-STD-033
   standard for MSL description and level 3 bake conditions.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  65  www.silabs.com
                                                                  ...the world's most energy friendly microcontrollers

6 Chip Marking, Revision and Errata

6.1 Chip Marking

   In the illustration below package fields and position are shown.
   Figure 6.1. Example Chip Marking (top view)

6.2 Revision

   The revision of a chip can be determined from the "Revision" field in Figure 6.1 (p. 66) .

6.3 Errata

   Please see the errata document for EFM32GG295 for description and resolution of device erratas. This
   document is available in Simplicity Studio and online at:
   http://www.silabs.com/support/pages/document-library.aspx?p=MCUs--32-bit

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  66  www.silabs.com
                                            ...the world's most energy friendly microcontrollers

7 Revision History

7.1 Revision 1.30

   May 23rd, 2014
   Removed "preliminary" markings
   Updated HFRCO figures.
   Corrected single power supply voltage minimum value from 1.85V to 1.98V.
   Updated Current Consumption information.
   Updated Power Management information.
   Updated GPIO information.
   Updated LFRCO information.
   Updated HFRCO information.
   Updated ULFRCO information.
   Updated ADC information.
   Updated DAC information.
   Updated OPAMP information.
   Updated ACMP information.
   Updated VCMP information.
   Added AUXHFRCO information.

7.2 Revision 1.21

   November 21st, 2013
   Updated figures.
   Updated errata-link.
   Updated chip marking.
   Added link to Environmental and Quality information.
   Re-added missing DAC-data.

7.3 Revision 1.20

September 30th, 2013
Added I2C characterization data.
Added SPI characterization data.
Added EBI characterization data.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  67                               www.silabs.com
                                                                  ...the world's most energy friendly microcontrollers
   Corrected the DAC and OPAMP2 pin sharing information in the Alternate Functionality Pinout section.
   Corrected GPIO operating voltage from 1.8 V to 1.85 V.
   Updated that the EM2 current consumption test was carried out with only one RAM block enabled.
   Corrected the ADC resolution from 12, 10 and 6 bit to 12, 8 and 6 bit.
   Updated Environmental information.
   Updated trademark, disclaimer and contact information.
   Other minor corrections.

7.4 Revision 1.10

   June 28th, 2013
   Updated PCB Land Pattern, PCB Solder Mask and PCB Stencil Design figures.
   Updated power requirements in the Power Management section.
   Removed minimum load capacitance figure and table. Added reference to application note.
   Other minor corrections.

7.5 Revision 1.00

   September 11th, 2012
   Updated the HFRCO 1 MHz band typical value to 1.2 MHz.
   Updated the HFRCO 7 MHz band typical value to 6.6 MHz.
   Other minor corrections.

7.6 Revision 0.98

   May 25th, 2012
   Corrected BGA solder balls material description.
   Corrected EM3 current consumption in the Electrical Characteristics section.

7.7 Revision 0.96

   February 28th, 2012
   Added reference to errata document.
   Corrected BGA120 package drawing.
   Updated PCB land pattern, solder mask and stencil design.

7.8 Revision 0.95

   September 28th, 2011
   Flash configuration for Giant Gecko is now 1024KB or 512KB. For flash sizes below 512KB, see the
   Leopard Gecko Family.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  68  www.silabs.com
                                                                  ...the world's most energy friendly microcontrollers
   Corrected operating voltage from 1.8 V to 1.85 V.
   Added rising POR level to Electrical Characteristics section.
   Updated Minimum Load Capacitance (CLFXOL) Requirement For Safe Crystal Startup.
   Added Gain error drift and Offset error drift to ADC table.
   Added Opamp pinout overview.
   Added reference to errata document.
   Corrected BGA120 package drawing.
   Updated PCB land pattern, solder mask and stencil design.

7.9 Revision 0.90

   June 30th, 2011
   Initial preliminary release.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  69  www.silabs.com
                                                                  ...the world's most energy friendly microcontrollers

A Disclaimer and Trademarks

A.1 Disclaimer

   Silicon Laboratories intends to provide customers with the latest, accurate, and in-depth documentation
   of all peripherals and modules available for system and software implementers using or intending to use
   the Silicon Laboratories products. Characterization data, available modules and peripherals, memory
   sizes and memory addresses refer to each specific device, and "Typical" parameters provided can and
   do vary in different applications. Application examples described herein are for illustrative purposes only.
   Silicon Laboratories reserves the right to make changes without further notice and limitation to product
   information, specifications, and descriptions herein, and does not give warranties as to the accuracy
   or completeness of the included information. Silicon Laboratories shall have no liability for the conse-
   quences of use of the information supplied herein. This document does not imply or express copyright
   licenses granted hereunder to design or fabricate any integrated circuits. The products must not be
   used within any Life Support System without the specific written consent of Silicon Laboratories. A "Life
   Support System" is any product or system intended to support or sustain life and/or health, which, if it
   fails, can be reasonably expected to result in significant personal injury or death. Silicon Laboratories
   products are generally not intended for military applications. Silicon Laboratories products shall under no
   circumstances be used in weapons of mass destruction including (but not limited to) nuclear, biological
   or chemical weapons, or missiles capable of delivering such weapons.

A.2 Trademark Information

   Silicon Laboratories Inc., Silicon Laboratories, Silicon Labs, SiLabs and the Silicon Labs logo, CMEMS,
   EFM, EFM32, EFR, Energy Micro, Energy Micro logo and combinations thereof, "the world's most ener-
   gy friendly microcontrollers", Ember, EZLink, EZMac, EZRadio, EZRadioPRO, DSPLL, ISO-
   modem, Precision32, ProSLIC, SiPHY, USBXpress and others are trademarks or registered
   trademarks of Silicon Laboratories Inc. ARM, CORTEX, Cortex-M3 and THUMB are trademarks or reg-
   istered trademarks of ARM Holdings. Keil is a registered trademark of ARM Limited. All other products
   or brand names mentioned herein are trademarks of their respective holders.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  70  www.silabs.com
                                            ...the world's most energy friendly microcontrollers

B Contact Information

Silicon Laboratories Inc.
400 West Cesar Chavez
Austin, TX 78701

Please visit the Silicon Labs Technical Support web page:
http://www.silabs.com/support/pages/contacttechnicalsupport.aspx
and register to submit a technical support request.

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  71                    www.silabs.com
                                                               ...the world's most energy friendly microcontrollers

Table of Contents

1. Ordering Information .................................................................................................................................. 2
2. System Summary ...................................................................................................................................... 3

        2.1. System Introduction ......................................................................................................................... 3
        2.2. Configuration Summary .................................................................................................................... 7
        2.3. Memory Map ................................................................................................................................. 8
3. Electrical Characteristics ........................................................................................................................... 10
        3.1. Test Conditions ............................................................................................................................. 10
        3.2. Absolute Maximum Ratings ............................................................................................................. 10
        3.3. General Operating Conditions .......................................................................................................... 10
        3.4. Current Consumption ..................................................................................................................... 12
        3.5. Transition between Energy Modes .................................................................................................... 12
        3.6. Power Management ....................................................................................................................... 13
        3.7. Flash .......................................................................................................................................... 14
        3.8. General Purpose Input Output ......................................................................................................... 14
        3.9. Oscillators .................................................................................................................................... 22
        3.10. Analog Digital Converter (ADC) ...................................................................................................... 27
        3.11. Digital Analog Converter (DAC) ...................................................................................................... 37
        3.12. Operational Amplifier (OPAMP) ...................................................................................................... 38
        3.13. Analog Comparator (ACMP) .......................................................................................................... 42
        3.14. Voltage Comparator (VCMP) ......................................................................................................... 44
        3.15. EBI ........................................................................................................................................... 44
        3.16. I2C ........................................................................................................................................... 48
        3.17. USART SPI ................................................................................................................................ 49
        3.18. Digital Peripherals ....................................................................................................................... 50
4. Pinout and Package ................................................................................................................................. 52
        4.1. Pinout ......................................................................................................................................... 52
        4.2. Alternate Functionality Pinout .......................................................................................................... 56
        4.3. GPIO Pinout Overview ................................................................................................................... 62
        4.4. Opamp Pinout Overview ................................................................................................................. 62
        4.5. BGA120 Package .......................................................................................................................... 63
5. PCB Layout and Soldering ........................................................................................................................ 65
        5.1. Soldering Information ..................................................................................................................... 65
6. Chip Marking, Revision and Errata .............................................................................................................. 66
        6.1. Chip Marking ................................................................................................................................ 66
        6.2. Revision ...................................................................................................................................... 66
        6.3. Errata ......................................................................................................................................... 66
7. Revision History ...................................................................................................................................... 67
        7.1. Revision 1.30 ............................................................................................................................... 67
        7.2. Revision 1.21 ............................................................................................................................... 67
        7.3. Revision 1.20 ............................................................................................................................... 67
        7.4. Revision 1.10 ............................................................................................................................... 68
        7.5. Revision 1.00 ............................................................................................................................... 68
        7.6. Revision 0.98 ............................................................................................................................... 68
        7.7. Revision 0.96 ............................................................................................................................... 68
        7.8. Revision 0.95 ............................................................................................................................... 68
        7.9. Revision 0.90 ............................................................................................................................... 69
A. Disclaimer and Trademarks ....................................................................................................................... 70
        A.1. Disclaimer ................................................................................................................................... 70
        A.2. Trademark Information ................................................................................................................... 70
B. Contact Information ................................................................................................................................. 71
        B.1. ................................................................................................................................................. 71

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  72  www.silabs.com
                                                               ...the world's most energy friendly microcontrollers

List of Figures

2.1. Block Diagram ....................................................................................................................................... 3
2.2. EFM32GG295 Memory Map with largest RAM and Flash sizes ........................................................................ 9
3.1. Typical Low-Level Output Current, 2V Supply Voltage .................................................................................. 16
3.2. Typical High-Level Output Current, 2V Supply Voltage ................................................................................. 17
3.3. Typical Low-Level Output Current, 3V Supply Voltage .................................................................................. 18
3.4. Typical High-Level Output Current, 3V Supply Voltage ................................................................................. 19
3.5. Typical Low-Level Output Current, 3.8V Supply Voltage ............................................................................... 20
3.6. Typical High-Level Output Current, 3.8V Supply Voltage ............................................................................... 21
3.7. Calibrated LFRCO Frequency vs Temperature and Supply Voltage ................................................................ 24
3.8. Calibrated HFRCO 1 MHz Band Frequency vs Supply Voltage and Temperature .............................................. 25
3.9. Calibrated HFRCO 7 MHz Band Frequency vs Supply Voltage and Temperature .............................................. 25
3.10. Calibrated HFRCO 11 MHz Band Frequency vs Supply Voltage and Temperature ........................................... 25
3.11. Calibrated HFRCO 14 MHz Band Frequency vs Supply Voltage and Temperature ........................................... 26
3.12. Calibrated HFRCO 21 MHz Band Frequency vs Supply Voltage and Temperature ........................................... 26
3.13. Calibrated HFRCO 28 MHz Band Frequency vs Supply Voltage and Temperature ........................................... 26
3.14. Integral Non-Linearity (INL) ................................................................................................................... 32
3.15. Differential Non-Linearity (DNL) .............................................................................................................. 32
3.16. ADC Frequency Spectrum, Vdd = 3V, Temp = 25C ................................................................................. 33
3.17. ADC Integral Linearity Error vs Code, Vdd = 3V, Temp = 25C ................................................................... 34
3.18. ADC Differential Linearity Error vs Code, Vdd = 3V, Temp = 25C ............................................................... 35
3.19. ADC Absolute Offset, Common Mode = Vdd /2 ........................................................................................ 36
3.20. ADC Dynamic Performance vs Temperature for all ADC References, Vdd = 3V .............................................. 36
3.21. ADC Temperature sensor readout ......................................................................................................... 37
3.22. OPAMP Common Mode Rejection Ratio ................................................................................................. 40
3.23. OPAMP Positive Power Supply Rejection Ratio ........................................................................................ 40
3.24. OPAMP Negative Power Supply Rejection Ratio ...................................................................................... 41
3.25. OPAMP Voltage Noise Spectral Density (Unity Gain) Vout=1V ..................................................................... 41
3.26. OPAMP Voltage Noise Spectral Density (Non-Unity Gain) .......................................................................... 41
3.27. ACMP Characteristics, Vdd = 3V, Temp = 25C, FULLBIAS = 0, HALFBIAS = 1 ............................................. 43
3.28. EBI Write Enable Timing ....................................................................................................................... 44
3.29. EBI Address Latch Enable Related Output Timing ..................................................................................... 45
3.30. EBI Read Enable Related Output Timing ................................................................................................. 46
3.31. EBI Read Enable Related Timing Requirements ........................................................................................ 47
3.32. EBI Ready/Wait Related Timing Requirements .......................................................................................... 47
3.33. SPI Master Timing ............................................................................................................................... 49
3.34. SPI Slave Timing ................................................................................................................................ 50
4.1. EFM32GG295 Pinout (top view, not to scale) ............................................................................................. 52
4.2. Opamp Pinout ...................................................................................................................................... 63
4.3. BGA120 .............................................................................................................................................. 63
6.1. Example Chip Marking (top view) ............................................................................................................. 66

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  73  www.silabs.com
                                                               ...the world's most energy friendly microcontrollers

List of Tables

1.1. Ordering Information ................................................................................................................................ 2
2.1. Configuration Summary ............................................................................................................................ 7
3.1. Absolute Maximum Ratings ..................................................................................................................... 10
3.2. General Operating Conditions .................................................................................................................. 10
3.3. Environmental ....................................................................................................................................... 11
3.4. Current Consumption ............................................................................................................................. 12
3.5. Energy Modes Transitions ...................................................................................................................... 13
3.6. Power Management ............................................................................................................................... 13
3.7. Flash .................................................................................................................................................. 14
3.8. GPIO .................................................................................................................................................. 14
3.9. LFXO .................................................................................................................................................. 22
3.10. HFXO ................................................................................................................................................ 23
3.11. LFRCO .............................................................................................................................................. 23
3.12. HFRCO ............................................................................................................................................. 24
3.13. AUXHFRCO ....................................................................................................................................... 27
3.14. ULFRCO ............................................................................................................................................ 27
3.15. ADC .................................................................................................................................................. 27
3.16. DAC .................................................................................................................................................. 37
3.17. OPAMP ............................................................................................................................................. 38
3.18. ACMP ............................................................................................................................................... 42
3.19. VCMP ............................................................................................................................................... 44
3.20. EBI Write Enable Timing ....................................................................................................................... 45
3.21. EBI Address Latch Enable Related Output Timing ..................................................................................... 45
3.22. EBI Read Enable Related Output Timing ................................................................................................. 46
3.23. EBI Read Enable Related Timing Requirements ........................................................................................ 47
3.24. EBI Ready/Wait Related Timing Requirements .......................................................................................... 47
3.25. I2C Standard-mode (Sm) ...................................................................................................................... 48
3.26. I2C Fast-mode (Fm) ............................................................................................................................ 48
3.27. I2C Fast-mode Plus (Fm+) .................................................................................................................... 49
3.28. SPI Master Timing ............................................................................................................................... 49
3.29. SPI Slave Timing ................................................................................................................................ 50
3.30. Digital Peripherals ............................................................................................................................... 50
4.1. Device Pinout ....................................................................................................................................... 52
4.2. Alternate functionality overview ................................................................................................................ 57
4.3. GPIO Pinout ........................................................................................................................................ 62

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  74  www.silabs.com
                                                               ...the world's most energy friendly microcontrollers

List of Equations

3.1. Total ACMP Active Current ..................................................................................................................... 42
3.2. VCMP Trigger Level as a Function of Level Setting ..................................................................................... 44

2014-05-23 - EFM32GG295FXX - d0077_Rev1.30  75  www.silabs.com
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved