电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

DSC1123AI1-150.0000

器件型号:DSC1123AI1-150.0000
器件类别:无源元件   
文件大小:2896.28KB,共1页
厂商名称:Microchip
厂商官网:https://www.microchip.com
标准:
下载文档

器件描述

OSC MEMS 150.000MHZ LVDS SMD

参数
产品属性属性值
类型:MEMS(硅)
频率:150MHz
功能:启用/禁用
输出:LVDS
电压 - 电源:2.25 V ~ 3.6 V
频率稳定度:±50ppm
工作温度:-40°C ~ 85°C
电流 - 电源(最大值):32mA
等级:AEC-Q100
安装类型:表面贴装
封装/外壳:6-SMD,无引线裸焊盘
大小/尺寸:0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值):0.035"(0.90mm)
电流 - 电源(禁用)(最大值):22mA

DSC1123AI1-150.0000器件文档内容

DSC8103 DSC8123

Programmable Low-Jitter Precision LVDS Oscillator

General Description                               Features

The DSC8103 & DSC8123 series of high               Low RMS Phase Jitter: <1 ps (typ)
                                                   High Stability: 10, 25, 50 ppm
performance field-programmable oscillators         Wide Temperature Range

utilizes a proven silicon MEMS technology to        o Industrial: -40 to 85 C
                                                    o Ext. commercial: -20 to 70 C
provide excellent jitter and stability over a      High Supply Noise Rejection: -50 dBc
                                                   Short Lead Time: 2 Weeks
wide range of supply voltages and                  Wide Freq. Range: 10 to 460 MHz
                                                   Small Industry Standard Footprints
temperatures.      Using the TIMEFLASH
                                                    o 2.5x2.0, 3.2x2.5, 5.0x3.2, & 7.0x5.0 mm
programmer, the end user can easily
                                                   Excellent Shock & Vibration Immunity
program the oscillators' frequency in the field     o Qualified to MIL-STD-883

for immediate testing or use in advance            High Reliability
                                                    o 20x better MTF than quartz oscillators
prototype development or production.
                                                   Low Current Consumption
DSC8103 has a standby feature allowing it to       Supply Range of 2.25 to 3.6 V
completely power-down when EN pin is               Standby & Output Enable Function
pulled low; whereas for DSC8123, only the          Lead Free & RoHS Compliant
outputs are disabled when EN is low. Both          LVPECL & HCSL Versions Available
oscillators are available in industry standard
packages, including the small 3.2x2.5 mm2,
and are "drop-in" replacement for standard
6-pin LVDS quartz oscillators.

Block Diagram

Output Enable Modes                               Applications

EN Pin      DSC8103          DSC8123               Storage Area Networks
High   Outputs Active   Outputs Active             o SATA, SAS, Fibre Channel
  NC    Outputs Active   Outputs Active
Low                    Outputs Disabled           Passive Optical Networks
            Standby                                 o EPON, 10G-EPON, GPON, 10G-PON

                                                   Ethernet
                                                    o 1G, 10GBASE-T/KR/LR/SR, and FCoE

                                                   HD/SD/SDI Video & Surveillance
                                                   PCI Express: Gen 1 & Gen 2
                                                   DisplayPort

_____________________________________________________________________________________________________________________________ ________________

DSC8103 | DSC8123                         Page 1   MK-Q-B-P-D-030411-03-2
        DSC8103 DSC8123                                     Programmable Low-Jitter Precision LVDS Oscillator

Absolute Maximum Ratings                                                      Ordering Code

Item                     Min     Max                        Unit  Condition                          Enable Modes               Temp Range             Packing
                         -0.3    +4.0                         V   40sec max.                     0: Enable/Standby             E: -20 to 70       T: Tape & Reel
Supply Voltage           -0.3  VDD+0.3                        V                                  2: Enable/Disable             I: -40 to 85
Input Voltage                    +150                        C                                                                L: -40 to 105        : Tube
Junction Temp              -     +150                        C                                                                M: -55 to 125
Storage Temp             -55     +260                        C
Soldering Temp                                                V                                  DSC81 0 3 C I 5 - 125.0000 T
ESD                        -     4000
                           -      400                                                                          Package                 Stability   Freq (MHz)
     HBM                         1500                                                            A: 7.0x5.0mm                        1: 50ppm      125.0000
     MM                                                                                          B: 5.0x3.2mm                        2: 25ppm
     CDM                                                                                         C: 3.2x2.5mm                        5: 10ppm
                                                                                                 D: 2.5x2.0mm
                                                                                                 N: 7.0x5.0mm (no center pad)

    Note: 1000+ years of data retention on internal memory

Specifications

           Parameter                                              Condition                        Min.                        Typ.  Max.          Unit
Supply Voltage1                                                                                     2.25                        20    3.6            V
                               VDD
Supply Current                                                                                   0.75xVDD                       40
                                                            EN pin low outputs are disabled          -                        29
                                                                                                                               350
                               IDD                                DSC8103                          1.125                       200   0.095         mA

                                                                  DSC8123                             10                        2.5           22
                                                                                                      48                       0.28
                                                            Includes frequency variations due                                   0.4           10
                                                                                                                                1.7           25
Frequency Stability            f                            to initial tolerance, temp. and                                                   50  ppm

                                                                  power supply voltage                                                        5   ppm
                                                                                                                                                    ms
Aging                          f                                      1 year @25C                                                              5
                                                                           T=25C
Startup Time2                  tSU
                                                                          DSC8103
Input Logic Levels                                                        DSC8123
                                                                  Pull-up resistor exist
        Input logic high       VIH                                                                                                            -    V

        Input logic low        VIL                                                                                                   0.25xVDD

Output Disable Time3           tDA                                                                                                            5    ns

Output Enable Time             tEN                                                                                                            5    ms

                                                                                                                                              20   ns

Enable Pull-Up Resistor4                                                                                                                           k

                                                                  LVDS Outputs

Supply Current                 IDD                          Output Enabled, RL=50                                                             32    mA
Output offset Voltage          VOS                             R=100 Differential                                                             1.4    V
Delta Offset Voltage           VOS                                                                                                            50    mV
                                                                                                                                                    mV
Pk to Pk Output Swing           VPP                                  Single-Ended                                                             460
Output Transition time3                                                                                                                       52     ps
                                tR                                   20% to 80%
     Rise Time                   tF                               RL=50, CL= 2pF                                                               2   MHz
     Fall Time                   f0                                                                                                                  %
                               SYM                                Single Frequency
Frequency                                                             Differential                                                                 psRMS

Output Duty Cycle                                                                                                                                  psRMS

Period Jitter                  JPER

                                                            200kHz to 20MHz @156.25MHz

Integrated Phase Noise         JPH                          100kHz to 20MHz @156.25MHz

                                                            12kHz to 20MHz @156.25MHz

Notes:  Pin 6 VDD should be filtered with 0.1uf capacitor.
    1.  tsu is time to 100ppm of output frequency after VDD is applied and outputs are enabled.
    2.  Output Waveform and Test Circuit figures below define the parameters.
    3.
    4.  Output is enabled if pad is floated or not connected.

_____________________________________________________________________________________________________________________________ ________________

DSC8103 | DSC8123                                                 Page 2                                                             MK-Q-B-P-D-030411-03-2
DSC8103 DSC8123                   Programmable Low-Jitter Precision LVDS Oscillator

Nominal Performance Parameters (Unless specified otherwise: T=25 C, VDD=3.3 V)

  0                                                 50-mV                                                                      2.5
-10                                                 100-mV
-20                                                                                                                                                                                       156MHz-LVDS
-30
-40Rejection (dBc)                                                                                                             2.0                            212MHz-LVDS
-50                                                                                                     Phase Jitter (ps RMS)
-60                                                                                                                                                           320MHz-LVDS
-70
-80                                                                                                                            1.5                            410MHz-LVDS

     0.1                                                                                                                       1.0

                                                                                                                               0.5

                   1  10     100  1000                           10000                                                         0.0      200  400         600  800                   1000
                                                                                                                                     0

                      Supply Noise Frequency (kHz)                                                                                      Low-end of integration BW: x kHz to 20 MHz

          Power supply rejection ratio                                                                                              Phase jitter (integrated phase noise)

Output Waveform

                             tR   tF

Output                  80%                                                                                                                  833500mmvV
Output                50%

                        20%

                                  1/f o                                                             tEN

                                                                            tDA

                                                                                            VIH

Enable

                                                            VIL

Typical Termination Scheme

                                                                       VDD

                                         6                                  0.1uF                                                            100
                                  25                                              100
                                  34

_____________________________________________________________________________________________________________________________ ________________

DSC8103 | DSC8123                                                           Page 3                                                                       MK-Q-B-P-D-030411-03-2
        DSC8103 DSC8123                                     Programmable Low-Jitter Precision LVDS Oscillator

Test Circuit

Solder Reflow Profile

260C                                                       20-40
Temperature (C)                                             Sec
              3C/Sec Max.
217C                                                                                            MSL 1 @ 260C refer to JSTD-020C
                                               3C/Sec Max.200C
150C                                                       60-150 6C/Sec Max.                   Ramp-Up Rate (200C to Peak Temp) 3C/Sec Max.
                                                              Sec
25C                                                        Reflow                              Preheat Time 150C to 200C     60-180 Sec

                                                                          Cool                   Time maintained above 217C     60-150 Sec
                                                                                   Time
                       60-180                                                                    Peak Temperature                255-260C
                         Sec
                                                                                                 Time within 5C of actual Peak  20-40 Sec
                      Pre heat
                                                                                                 Ramp-Down Rate                  6C/Sec Max.
                   8 min max
                                                                                                 Time 25C to Peak Temperature   8 min Max.

_____________________________________________________________________________________________________________________________ ________________

DSC8103 | DSC8123                                                                        Page 4                                  MK-Q-B-P-D-030411-03-2
      DSC8103 DSC8123                                            Programmable Low-Jitter Precision LVDS Oscillator

   PackageEDxteirnmal Deimnesnsiioonns s

                                          units: mm[inch]

7.00                                                       2.54  7.0 x 5.0 mm Plastic Package
                                                                          1.40

5     4                           4                              5            6

                                                                                         1.10

                      5.00  3.70                                          1.80

2     3                              3                              2         1

                                                                 2.80

                                                                       No. Pin terminal

                                                                       1  Enable

                      0.85                                             2  nc

                                                                       3  GND

                                                                       4  Output

                                                                       5  Output

                                                                       6  VDD

                                                                 5.0 x 3.2 mm Plastic Package

   _____________________________________________________________________________________________________________________________ ________________

   DSC8103 | DSC8123                                                             Page 5                             MK-Q-B-P-D-030411-03-2
DSC8103 DSC8123                         Programmable Low-Jitter Precision LVDS Oscillator

                                        3.2 x 2.5 mm Plastic Package

                                        2.5 x 2.0 mm Plastic Package

2.50.05 [0.0980.002]  0.825 [ .032 ]

                                                 0.70.10 [0.0280.004]

                        0.9 [.035] REF                        0.1 [.004] REF                   0.375 [0.015]
                                                 0.250.05 [0.0990.002]                                          0.85 [0.033]
2.00.05 [0.0790.002]  0.650.05 [0.0260.002]
                                                                                                     0.25 [0.0098]
                                                                              0.70 [0.028]
                                                                                 0.65 [0.026]

_____________________________________________________________________________________________________________________________ ________________

DSC8103 | DSC8123                                Page 6                                        MK-Q-B-P-D-030411-03-2
DSC8103 DSC8123             Programmable Low-Jitter Precision LVDS Oscillator

                            7.0 x 5.0 mm Plastic Package

Disclaimer:
Discera makes no warranty of any kind, express or implied, with regard to this material,
including, but not limited to, the implied warranties of merchantability and fitness for a
particular purpose. Discera reserves the right to make changes without further notice to
materials described herein. Discera does not assume any liability arising from the
application or use of any product or circuit described herein. Discera does not authorize its
products for use a critical components in life-support systems where a malfunction or
failure may reasonably be expected to result in significant injury to the user. The inclusion
of Discera's product in a life-support systems application implies that the manufacturer
assumes all risk of such use and in doing so indemnifies Discera against all charges.

DISCERA, Inc.             1961 Concourse Drive,  San Jose, California  95131     USA
                                                                                 www.discera.com
Phone: +1 (408) 432-8600    Fax: +1 (408) 432-8609  Email: sales@discera.com   

_____________________________________________________________________________________________________________________________ ________________

DSC8103 | DSC8123                                Page 7                          MK-Q-B-P-D-030411-03-2
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory, Delivery & Lifecycle Information:

Micrel:

  DSC8103AI2 DSC8123AI5T DSC8123DI2 DSC8123CI2T DSC8123CI5T DSC8123BI5T DSC8103CI2
DSC8103AI5 DSC8103BI2 DSC8123BI5 DSC8123CI2 DSC8123AI2 DSC8123BI2 DSC8103BI5 DSC8103CI5
DSC8103BI2T
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved