电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

DS1000-175

器件型号:DS1000-175
厂商名称:DALLAS
厂商官网:http://www.dalsemi.com
下载文档

器件描述

TRANS SS NPN 50V 100MA SOT23

文档预览

DS1000-175器件文档内容

                                                                                   DS1000
                                                           5-Tap Silicon Delay Line

www.dalsemi.com

FEATURES                                        PIN ASSIGNMENT

    All-silicon time delay                           IN 1  14  VCC
    5 taps equally spaced                          NC 2
    Delays are stable and precise                  NC 3    13 NC        IN 1        8  VCC
    Both leading and trailing edge accuracy     TAP 2 4
    Delay tolerance 5% or 2 ns, whichever is     NC 5              TAP 2 2        7 TAP 1
    greater                                     TAP 4 6
    Low-power CMOS                               GND 7     12 TAP 1
    TTL/CMOS-compatible
    Vapor phase, IR and wave solderable                              TAP 4 3        6 TAP 3
    Custom delays available
    Fast turn prototypes                                   11 NC
    Extended temperature range available
    (DS1000-IND)                                                        GND 4       5 TAP 5

                                                           10 TAP 3

                                                           9 NC      DS1000M 8-Pin DIP (300-mil)
                                                                      See Mech. Drawings Section

                                                           8 TAP 5

                                                DS1000 14-Pin DIP (300-mil) IN 1    8  VCC
                                                See Mech. Drawings Section TAP 2 2
                                                                                    7 TAP 1

                                                                     TAP 4 3        6 TAP 3

                                                                        GND 4       5 TAP 5

                                                                     DS1000Z 8-Pin SOIC (150-mil)
                                                                       See Mech. Drawings Section

                                                PIN DESCRIPTION

                                                TAP 1-TAP 5 - TAP Output Number

                                                VCC            - +5 Volts
                                                GND            - Ground

                                                NC             - No Connection

                                                IN             - Input

DESCRIPTION

The DS1000 series delay lines have five equally spaced taps providing delays from 4 ns to 500 ns. These
devices are offered in a standard 14-pin DIP that is pin-compatible with hybrid delay lines. Alternatively,
8-pin DIPs and surface mount packages are available to save PC board area. Low cost and superior
reliability over hybrid technology is achieved by the combination of a 100% silicon delay line and
industry standard DIP and SOIC packaging. In order to maintain complete pin compatibility, DIP
packages are available with hybrid lead configurations. The DS1000 series delay lines provide a nominal
accuracy of 5% or 2 ns, whichever is greater. The DS1000 5-Tap Silicon Delay Line reproduces the
input logic state at the output after a fixed delay as specified by the extension of the part number after the
dash. The DS1000 is designed to reproduce both leading and trailing edges with equal precision. Each
tap is capable of driving up to ten 74LS loads. Dallas Semiconductor can customize standard products to
meet special needs. For special requests and rapid delivery, call 972-371-4348.

                                                1 of 5                                 111799
                                                                                                       DS1000

LOGIC DIAGRAM Figure 1

                                                                                                 DS1000

PART NUMBER DELAY TABLE (all values in ns) Table 1

PART #        TAP 1                 TAP 2                    TAP 3              TAP 4             TAP 5
DS1000-
         Nom  TOLERANCE        Nom  TOLERANCE         Nom    TOLERANCE     Nom  TOLERANCE    Nom  TOLERANCE
  -20
  -25      4  Init Temp          8       Init Temp     12     Init Temp     16  Init Temp     20  Init Temp
  -30      5                    10                     15                   20                25
  -35      6     2   1          12       2    1        18     2     1       24  2       1     30  2          1
  -40      7                    14                     21                   28                35
  -45      8     2   1          16       2    1        24     2     1       32  2       1     40  2          1
  -50      9                    18                     27                   36                45
  -60     10     2   1          20       2    1        30     2     1       40  2       1     50  2          1
  -75     12                    24                     36                   48                60
-100     15     2   1          30       2    1        45     2     1       60  2       1     75  2          1.1
-125     20                    40                     60                   80               100
-150     25     2   1          50       2    1        75     2     1      100  2       1    125  2          1.2
-175     30                    60                     90                  120               150
-200     35     2   1          70       2    1       105     2     1      140  2       1.1  175  2.3        1.4
-250     40                    80                    120                  160               200
-500     50     2   1         100       2    1       150     2     1      200  2       1.2  250  2.5        1.5
         100                   200                    300                  400               500
                 2   1                   2    1               2     1.1         2.4     1.5       3          1.8

                 2   1                   2    1               2.3   1.4         3       1.8       3.8        2.3

                 2   1                   2    1.2             3     1.8         4       2.4       5          3

                 2   1                   2.5  1.5             3.8   2.3         5       3         6.3        3.8

                 2   1                   3    1.8             4.5   2.7         6       3.6       7.5        4.5

                 2   1.1                 3.5  2.1             5.3   3.2         7       4.2       8.8        5.3

                 2   1.2                 4    2.4             6     3.6         8       4.8       10         6

              2.5    1.5                 5    3               7.5   4.5         10      6         12.5 7.5

                 5   3                   10   6               15    9           20      12        25         15

DC ELECTRICAL CHARACTERISTICS                                        (0C to 70C; VCC = 5.0V 5%)

PARAMETER                 SYM                 TEST           MIN    TYP MAX UNITS NOTES
                                                             4.75
                                    CONDITION                 2.2
                                                             -0.5
Supply Voltage            VCC                                -1.0   5.00        5.25         V           6

High Level Input          VIH                                 12             VCC + 0.5       V           6

Voltage

Low Level Input           VIL                                                   0.8          V           6

Voltage

Input Leakage             II        0.0V  VI  VCC                               1.0          uA
Current

Active Current            ICC            VCC=Max;                      35       75           mA        7, 9

                                         Period=Min.

High Level Output IOH                    VCC=Min.                               -1           mA
Current                                    VOH=4
                                                                                             mA
Low Level Output IOL                     VCC=Min.
Current                                   VOL=0.5

AC ELECTRICAL CHARACTERISTICS                                              (TA = 25C; VCC = 5V 5%)

PARAMETER                      SYMBOL                 MIN                TYP MAX UNITS NOTES

Input Pulse Width                   tWI       40% of Tap 5 tPLH                              ns        8
Input to Tap Delay
(leading edge)                 tPLH                                 Table 1                  ns 1, 2, 3, 4,

                                                                                                     5, 10

Input to Tap Delay             tPHL                                 Table 1                  ns 1, 2, 3, 4,

(trailing edge)                                                                                      5, 10

Power-up Time                    tPU                                            100          ms
Input Period                   Period
                                                    4 (tWI)                                  ns        8

                                                      2 of 5
CAPACITANCE         SYMBOL                 MIN                    TYP  MAX                         DS1000
                        CIN                                         5    10
PARAMETER                                                                          (TA = 25C)
Input Capacitance
                                                                               UNITS NOTES
                                                                                  pF

NOTES:

1. Initial tolerances are =with respect to the nominal value at 25C and 5V.

2. Temperature tolerance is =with respect to the initial delay value over a range of 0C to 70C.

3. The delay will also vary with supply voltage, typically by less than 4% over the range 4.75 to 5.25V.

4. All tap delays tend to vary uni-directionally with temperature or voltage changes. For example, if
    TAP 1 slows down, all other taps also slow down; TAP3 can never be faster than TAP2.

5. Intermediate delay values and packaging variations are available on a custom basis. For further
    information, call 972-3714348.

6. All voltages are referenced to ground.

7. Measured with outputs open.

8. Pulse width and period specifications may be exceeded; however, accuracy may be impaired
    depending on application (decoupling, layout, etc.). The device will remain functional with pulse
    widths down to 20% of Tap 5 delay, and input periods as short as 2(tWI).

9. ICC is a function of frequency and TAP 5 delay. Only a -25 operating with a 40-ns period and VCC =
    5.25V will have an ICC = 75 mA. For example a -100 will never exceed 30 mA, etc.

10. See "Test Conditions" section at the end of this data sheet.

TIMING DIAGRAM: SILICON DELAY LINE Figure 2

                                           3 of 5
                       DS1000

TEST CIRCUIT Figure 3

TERMINOLOGY

Period: The time elapsed between the leading edge of the first pulse and the leading edge of the
following pulse.

tWI (Pulse Width): The elapsed time on the pulse between the 1.5V point on the leading edge and the
1.5V point on the trailing edge or the 1.5V point on the trailing edge and the 1.5V point on the leading
edge.

tRISE (Input Rise Time): The elapsed time between the 20% and the 80% point on the leading edge of the
input pulse.

tFALL (Input Fall Time): The elapsed time between the 80% and the 20% point on the trailing edge of the
input pulse.

tPLH (Time Delay, Rising): The elapsed time between the 1.5V point on the leading edge of the input
pulse and the 1.5V point on the leading edge of any tap output pulse.

tPHL (Time Delay, Falling): The elapsed time between the 1.5V point on the trailing edge of the input
pulse and the 1.5V point on the trailing edge of any tap output pulse.

TEST SETUP DESCRIPTION

Figure 3 illustrates the hardware configuration used for measuring the timing parameters on the DS1000.
The input waveform is produced by a precision pulse generator under software control. Time delays are
measured by a time interval counter (20 ps resolution) connected between the input and each tap. Each
tap is selected and connected to the counter by a VHF switch control unit. All measurements are fully
automated, with each instrument controlled by a central computer over an IEEE 488 bus.

                                                            4 of 5
                                                                     DS1000

TEST CONDITIONS

INPUT:                 25C =3C
                       5.0V =0.1V
Ambient Temperature:   High = 3.0V =0.1V
Supply Voltage (VCC):  Low = 0.0V =0.1V
Input Pulse:           50 ohm Max.
                       3.0 ns Max. (measured between 0.6V and 2.4V)
Source Impedance:
Rise and Fall Time:    500 ns (1 s for -500)
Pulse Width:           1 s (2 s for -500)
Period:

OUTPUT:

Each output is loaded with the equivalent of one 74F04 input gate. Delay is measured at the 1.5V level on
the rising and falling edge.

NOTE:

Above conditions are for test only and do not restrict the operation of the device under other data sheet
conditions.

                       5 of 5
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved