电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

CYM1831PM-15C

器件型号:CYM1831PM-15C
厂商名称:Cypress
厂商官网:http://www.cypress.com/
下载文档

器件描述

64K x 32 Static RAM Module

文档预览

CYM1831PM-15C器件文档内容

31

                                                                                                       CYM1831

    Features                                                      64K x 32 Static RAM Module

      High-density 2-Mbit SRAM module                          on an epoxy laminate board with pins. Four chip selects (CS1,
      32-bit standard footprint supports densities from 16K    CS2, CS3, and CS4) are used to independently enable the four
                                                                bytes. Reading or writing can be executed on individual bytes
        x 32 through 1M x 32                                    or any combination of multiple bytes through proper use of
      High-speed CMOS SRAMs                                    selects.

        -- Access time of 15 ns                                 Writing to each byte is accomplished when the appropriate
      Low active power                                         Chip Selects (CSN) and Write Enable (WE) inputs are both
                                                                LOW. Data on the input/output pins (I/OX) is written into the
        -- 5.3W (max.)                                          memory location specified on the address pins (A0 through
      SMD technology                                           A15).
      TTL-compatible inputs and outputs
      Low profile                                              Reading the device is accomplished by taking the Chip Selects
                                                                (CSN) LOW and Output Enable (OE) LOW while Write Enable
        -- Max. height of 0.50 in.                              (WE) remains HIGH. Under these conditions the contents of
      Small PCB footprint                                      the memory location specified on the address pins will appear
                                                                on the data input/output pins (I/OX).
        -- 1.2 sq. in.
                                                                The data input/output pins stay in the high-impedance state
    Functional Description                                      when Write Enable (WE) is LOW or the appropriate chip se-
                                                                lects are HIGH.
    The CYM1831 is a high-performance 2-Mbit static RAM mod-
    ule organized as 64K words by 32 bits. This module is con-  Two pins (PD0 and PD1) are used to identify module memory
    structed from eight 64K x 4 SRAMs in SOJ packages mounted   density in applications where alternate versions of the
                                                                JEDEC-standard modules can be interchanged.

    Logic Block Diagram                                                     Pin Configuration

                                                                                                             ZIP/SIMM
                                                                                                              Top View

                                                                PD0 - OPEN                 PD0     2   1                GND
                                                                PD1 - GND                  I/O0                         PD1
    A0 A15                                                                                I/O1        3                I/O8
                                                                                           I/O2    4                    I/O9
                         16                                                                I/O3        5                I/O10
                                                                                           VCC     6                    I/O11
          OE                                                                                           7                A0
         WE                                                                                  A7    8                    A1
                                                                                             A8        9                A2
        CS1                                                                                I/OA94  10 11                I/O12
        CS2                                                                                I/O5    12 13                I/O13
        CS3                                                                                I/O6    14 15                I/O14
        CS4                  64K x 4  I/O0 I/O3               64K x 4     I/O4 I/O7     I/O7    16 17                I/O15
                             SRAM 4                             SRAM     4                  WE                          GND
                                                                                            A14    18 19                A15
                                                                                           CS1     20 21                CS2
                                                                                                   22 23
                                                                                           CS3     24 25                CS4
                                                                                            NC     26 27                NC
                             64K x 4  I/O8 I/O11              64K x 4     I/O12 I/O15  GND      28 29                OE
                             SRAM 4                             SRAM     4                I/O16                         I/O24
                                                                                          I/O17    30 31                I/O25
                                                                                          I/O18    32                   I/O26
                                                                                          I/O19                         I/O27
                             64K x 4  I/O16 I/O19             64K x 4  4  I/O20 I/O23    A10           33            A3
                             SRAM 4                             SRAM                        A11    34 35                A4
                                                                                            A12    36 37                A5
                             64K x 4  I/O24 I/O27             64K x 4  4  I/O28 I/O31    A13    38 39                VCC
                             SRAM 4                             SRAM                      I/O20    40 41                A6
                                                                                          I/O21    42 43                I/O28
                                                                                          I/O22    44 45                I/O29
                                                                                          I/O23    46 47                I/O30
                                                                                          GND      48 49                I/O31
                                                                                                   50 51
                                                                                                   52 53
                                                                                                   54 55
                                                                                                   56 57
                                                                                                   58 59
                                                                                                   60 61
                                                                                                   62 63
                                                                                                   64

    Cypress Semiconductor Corporation 3901 North First Street San Jose CA 95134 408-943-2600

    Document #: 38-05270 Rev. **                                                          Revised March 15, 2002
                                                                                                                          CYM1831

Selection Guide                     1831-15         1831-20                     1831-25            1831-30       1831-35     1831-45
                                       15              20                          25                 30            35           45
Maximum Access Time (ns)                              960                         720                720           720         720
Maximum Operating Current (mA)       1120             160                         160                160           160         160
Maximum Standby Current (mA)          160
                                                                                                                             VCC
Maximum Ratings                                                                 Operating Range                           5V 10%

(Above which the useful life may be impaired. For user guide-                         Range              Ambient
lines, not tested.)                                                             Commercial             Temperature
Storage Temperature ................................. 65C to +150C
Ambient Temperature with                                                                               0C to +70C
Power Applied............................................. 55C to +125C
Supply Voltage to Ground Potential ............... 0.5V to +7.0V
DC Voltage Applied to Outputs
in High Z State ............................................... 0.5V to +7.0V
DC Input Voltage............................................ 0.5V to +7.0V
Output Current into Outputs (LOW) .............................20 mA

Electrical Characteristics Over the Operating Range

                                                                                1831-15                1831-20   1831-25, 30, 35,
                                                                                                                          45

Parameter       Description         Test Conditions                             Min. Max. Min. Max. Min. Max. Unit

VOH        Output HIGH Voltage VCC = Min., IOH = 4.0 mA                        2.4                2.4               2.4                                    V

VOL        Output LOW Voltage VCC = Min., IOL = 8.0 mA                                       0.4            0.4           0.4                               V

VIH        Input HIGH Voltage                                                   2.2 VCC 2.2 VCC 2.2                       VCC                               V

VIL        Input LOW Voltage                                                    0.5 0.8 0.5 0.8 0.5                    0.8                               V

IIX        Input Load Current GND < VI < VCC                                    20 +20 20 +20 20                       +20 A

IOZ        Output Leakage        GND < VO < VCC,                                20 +20 20 +20 20                       +20 A

           Current               Output Disabled

ICC        VCC Operating         VCC = Max., IOUT = 0 mA,                                    1120           960           720 mA

           Supply Current        CSN < VIL

ISB1       Automatic CS Pow-     VCC = Max., CSN > VIH,                                      320            320           320 mA
           er-Down Current[1]    Min. Duty Cycle = 100%

ISB2       Automatic CS Pow-     VCC = Max., CSN > VCC 0.2V,                               160            160           160 mA
           er-Down Current[1]    VIN > VCC 0.2V or VIN < 0.2V

Capacitance[2]

     Parameter                   Description                                    Test Conditions                  Max.                                 Unit

CINA            Input Capacitance (A0A15, WE, OE)                              TA = 25C, f = 1 MHz,                80                               pF
CINB            Input Capacitance (CS)                                          VCC = 5.0V
                                                                                                                     15                               pF

COUT            Output Capacitance                                                                                   20                               pF

Notes:

1. A pull-up resistor to VCC on the CS input is required to keep the device deselected during VCC power-up, otherwise ISB will exceed values given.
2. Tested on a sample basis.

Document #: 38-05270 Rev. **                                                                                              Page 2 of 8
                                                                                                   CYM1831

AC Test Loads and Waveforms

                          R1 481                     R1 481            3.0V              ALL INPUT PULSES
        5V                          5V
                                                                       GND             90%
OUTPUT                             R2 OUTPUT                      R2        < 5 ns  10%                    90%
                                   255                            255                                         10%
                30 pF                         5 pF
                                                                                                                 < 5 ns
     INCLUDING                      INCLUDING
     JIG AND                        JIG AND
     SCOPE                          SCOPE

                     (a)                             (b)

Equivalent to: THVENIN EQUIVALENT

       OUTPUT         167           1.73V

Switching Characteristics Over the Operating Range[3]

                                    1831-15 1831-20 1831-25 1831-30 1831-35 1831-45

Parameter       Description         Min. Max. Min. Max. Min. Max. Min. Max. Min. Max. Min. Max. Unit

READ CYCLE

tRC        Read Cycle Time          15              20            25       30           35      45         ns
tAA
tOHA       Address to Data Valid              15              20       25           30      35             45 ns

           Data Hold from           3                     3       3        3            3       3          ns

           Address Change

tACS       CS LOW to Data Valid               15              20       25           30      35             45 ns

tDOE       OE LOW to Data Valid               8               10       15           20      20             30 ns

tLZOE      OE LOW to Low Z          0                     0       0        0            0       0          ns

tHZOE      OE LOW to High Z                   8               10       15           15      20             20 ns
tLZCS
           CS LOW to Low Z[4]                             0       3        3            3       3          ns

                                    0

tHZCS      CS HIGH to High Z[4, 5]            6               8        13           15      20             20 ns

WRITE CYCLE[6]

tWC        Write Cycle Time         15              20            25       30           35      45         ns

tSCS       CS LOW to Write End 10                   15            20       25           30      40         ns

tAW        Address Set-Up to        10              15            20       25           30      40         ns

           Write End

tHA        Address Hold from        2                     2       2        2            2       2          ns

           Write End

tSA        Address Set-Up to        2                     2       2        2            2       2          ns

           Write Start

tPWE       WE Pulse Width           10              15            20       25           25      30         ns

tSD        Data Set-Up to Write 8                   12            15       15           20      20         ns

           End

tHD        Data Hold from Write 2                         2       2        2            2       2          ns

           End

tLZWE      WE HIGH to Low Z         3                     3       3        3            3       3          ns
tHZWE
           WE LOW to High Z[5] 0              7           0 10 0 13 0 15 0 20 0 20 ns

Note:

3. Test conditions assume signal transition times of 5 ns or less, timing reference levels of 1.5V, input pulse levels of 0 to 3.0V, and output loading of the specified
       IOL/IOH and 30-pF load capacitance.

4. At any given temperature and voltage condition, tHZCS is less than tLZCS for any given device. These parameters are guaranteed by design and not 100% tested.
5. tHZCS and tHZWE are specified with CL = 5 pF as in part (b) of AC Test Loads and Waveforms. Transition is measured 500 mV from steady-state voltage.
6. The internal write time of the memory is defined by the overlap of CS LOW and WE LOW. Both signals must be LOW to initiate a write and either signal can terminate

       a write by going HIGH. The data input set-up and hold timing should be referenced to the rising edge of the signal that terminates the write.

Document #: 38-05270 Rev. **                                                                               Page 3 of 8
Switching Waveforms                                                                                    CYM1831

Read Cycle No. 1 [7, 8]                                                                DATA VALID

                                                                       tRC

ADDRESS

DATA OUT                                                tAA
                                          tOHA

               PREVIOUS DATA VALID

Read Cycle No . 2[7, 9]

CS                                                                tRC

                                         tACS
OE

                                                    tDOE                                tHZOE       HIGH
                                            tLZOE                                        tHZCS  IMPEDANCE

                         HIGH IMPEDANCE                                     DATA VALID

DATA OUT                     tLZCS                                                      tPD
                         tPU
          VCC                                                                                                      ICC
    SUPPLY                                     50%                                          50%
CURRENT
                                                                                                                   ISB

Notes:

7. WE is HIGH for read cycle.
8. Device is continuously selected, CS = VIL and OE= VIL.
9. Address valid prior to or coincident with CS transition LOW.

Document #: 38-05270 Rev. **                                                                    Page 4 of 8
                                                                                                                                      CYM1831

Switching Waveforms (continued)

Write Cycle No. 1 (WE Controlled)[6]

                                                                                         tWC

ADDRESS

                                                                  tSCS
CS

                                                             tAW                                                                 tHA
                              tSA                                                             tPWE
                              DATA UNDEFINED
          WE                                                                                         tSD  tHD
  DATA IN
DATA OUT                                                                                      DATA VALID

                                                                                              tHZWE                        tLZWE
                                                                                                          HIGH IMPEDANCE

Write Cycle No. 2 (CS Controlled)[6, 10]                                    tWC                tSCS
                                                                     tAW
ADDRESS                                                                                                                         tHA
                                                          tSA                                 tPWE

           CS

          WE

                                                                                                     tSD  tHD

DATA IN                                                                                       DATA VALID

                                                                                              tHZWE

DATA OUT                                                                                                  HIGH IMPEDANCE

                              DATA UNDEFINED

Note:
10. If CS goes HIGH simultaneously with WE HIGH, the output remains in a high-impedance state.

Truth Table

CSN WE OE Inputs/Outputs                                       Mode

H X X High Z                  Deselect/Power-Down

L H L Data Out                Read

L L X Data In                 Write

L H H High Z                  Deselect

Document #: 38-05270 Rev. **                                                                                                          Page 5 of 8
                                                                                  CYM1831

Ordering Information

Speed       Ordering Code     Package  Package                         Operating
  15   CYM1831PM15C            Name     Type                             Range
  20   CYM1831PN15C
  25   CYM1831PY15C          PM01 64-Pin Plastic SIMM Module         Commercial
  35   CYM1831PZ15C
  45   CYM1831PM20C          PN01 64-Pin Plastic Angled SIMM Module  Commercial
       CYM1831PN20C
       CYM1831PY20C          PM01 64-Pin Gold SIMM Module            Commercial
       CYM1831PZ20C
       CYM1831PM25C          PZ01 64-Pin Plastic ZIP Module          Commercial
       CYM1831PN25C
       CYM1831PY25C          PM01 64-Pin Plastic SIMM Module         Commercial
       CYM1831PZ25C
       CYM1831PM35C          PN01 64-Pin Plastic Angled SIMM Module
       CYM1831PN35C
       CYM1831PY35C          PM01 64-Pin Gold SIMM Module
       CYM1831PZ35C
       CYM1831PM45C          PZ01 64-Pin Plastic ZIP Module
       CYM1831PN45C
       CYM1831PY45C          PM01 64-Pin Plastic SIMM Module
       CYM1831PZ45C
                              PN01 64-Pin Plastic Angled SIMM Module

                              PM01 64-Pin Gold SIMM Module

                              PZ01 64-Pin Plastic ZIP Module

                              PM01 64-Pin Plastic SIMM Module

                              PN01 64-Pin Plastic Angled SIMM Module

                              PM01 64-Pin Gold SIMM Module

                              PZ01 64-Pin Plastic ZIP Module

                              PM01 64-Pin Plastic SIMM Module

                              PN01 64-Pin Plastic Angled SIMM Module

                              PM01 64-Pin Gold SIMM Module

                              PZ01 64-Pin Plastic ZIP Module

Document #: 38-05270 Rev. **                                                      Page 6 of 8
Package Diagrams                                       64-Pin Plastic SIMM Module PM01                                                                                                   CYM1831

       0.125 DIA.                                                  3.845                                                                                                                                 0.330
     + 0.001 2 PLCS                                                3.855                                                                                                                                  MAX
                                                                   3.580                                                                                                                  0.525
                                                                   3.588                                                                                                                  MAX
                                                                                                                                                                                     0.145 REF
0.400                    PIN 1                  0.050                        0.62 R + 0.001                                                                                       PIN 64
                                                TYP                      0.250
    0.250                                                                                                                                                                             .330MAX
  0.080                                                3.35 (64 PINS)
  0.250

                                                       64-Pin Plastic Angled SIMM Module PN01

                                                           3.845/3.855
                                                           3.580/3.588

                         C2 C1
                                                             C4 C3
                                                                                                 C6 C5
                                                                                                                                      C8 C7
                                                                                                                                                                          C10 C9
                                            U1         U2               U3                      U4                                                                                .590/.600
.397/.403
                                                                                    .061/.063R                                                                                                           0.330
         .245/.255                                                                .249/.251                                                                                                               MAX
     PIN1                                                       3.348/3.352
   .075/.085
   .245/.255                                           64-Pin Plastic ZIP Module PZ01

              0.050                                    Bottom View
                                                            3.640
                                                            3.660

0.050                                                                                                                                                                             0.500
0.120                                                                                                                                                                             MAX
0.150
                                                0.015      0.250                             0.100                                                                                0.050  0.008
                  0.135                         0.025       TYP                               TYP                                                                                  TYP   0.014
                  0.165
                                                                                                                                                                                                  0.100
       Pin 1                                                                                                                                                                                       TYP

                                                                                                                                                                                  DIMENSIONS IN INCHES

                                                                                                                                                                                                MIN.
                                                                                                                                                                                               MAX.

Document #: 38-05270 Rev. **                                                                                                                                                             Page 7 of 8

Cypress Semiconductor Corporation, 2002. The information contained herein is subject to change without notice. Cypress Semiconductor Corporation assumes no responsibility for the use
of any circuitry other than circuitry embodied in a Cypress Semiconductor product. Nor does it convey or imply any license under patent or other rights. Cypress Semiconductor does not authorize
its products for use as critical components in life-support systems where a malfunction or failure may reasonably be expected to result in significant injury to the user. The inclusion of Cypress
Semiconductor products in life-support systems application implies that the manufacturer assumes all risk of such use and in doing so indemnifies Cypress Semiconductor against all charges.
                                                                                   CYM1831

Document Title: CYM1831 64K x 32 Static RAM Module
Document Number: 38-05270

REV.  ECN NO.  Issue          Orig. of              Description of Change
               Date           Change

**    114171 3/19/02          DSG Change from Spec number: 38-M-00018 to 38-05270

Document #: 38-05270 Rev. **                                                       Page 8 of 8
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved