电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

CXD1265

器件型号:CXD1265
厂商名称:SONY
厂商官网:http://www.sony.co.jp
下载文档

器件描述

CCD Camera Timing Generator

文档预览

CXD1265器件文档内容

                                                                                 CXD1265R

CCD Camera Timing Generator

Description                                                                               64 pin LQFP (Plastic)
   The CXD1265R generates the timing pulses

required by the CCD image sensors as well as
signal processing circuits.

Features                                                              Absolute Maximum Ratings (Ta = 25C)
NTSC and PAL compatible
Compatible with digital and analog camera                            Supply voltage                  VDD Vss 0.5 to +7.0 V

  systems                                                             Input voltage                   VI Vss 0.5 to VDD + 0.5 V
Black-and-white mode compatible
                                                                      Output voltage                  VO Vss 0.5 to VDD + 0.5 V
  (EIA/CCIR compatible)
Electronic shutter function                                          Operating temperature Topr 20 to +75 C
H-driver
Standby function                                                    Storage temperature Tstg 55 to +150 C
Compatible with field/frame accumulation
                                                                      Supply voltage                  VEE  5 to Vss                    V
  modes1, 2
1 Characteristics of CCD image sensor are                              Allowable power dissipation

    guaranteed by field accumulation.                                                                   PD       500    mW
2 Low speed shutter can not be used during frame
                                                                      Recommended Operating Conditions
    accumulation mode.
                                                                      Supply voltage                  VDD 5.0 0.25                    V
Applications
   CCD cameras                                                         Operating temperature Topr 20 to +75 C

Structure
   Silicon gate CMOS IC

Applicable CCD Image Sensors
   ICX038BNA, ICX038BNB, ICX038BLA
   ICX039BNA, ICX039BNB, ICX039BLA
   ICX058AK, ICX058AKB, ICX058AL
   ICX059AK, ICX059AKB, ICX059AL

Block Diagram

                                               VSS      VDD           VEE        15 16 17 18 19 20

                                             8 28 40  24 25 56         21

                     62

                              VD INITIALIZE                                MODE                     11

                     60                                                    SET

                                                                                                    12

               SYNC                                                                                 13
               GEN
                                                                                                    14

                              HD INITIALIZE

                     59

                     57                      ADR . COUNT ADR . COUNT ADR . COUNT

                     63           1/2                                                               23

                     64                      H ROM            V ROM        ROG ROM            36

                     1                                LATCH     LATCH           LATCH     GATE

                     2

                     41                               GATE      GATE             CONTROLLER         61 HTSG

                     42                                                                             4

                     43                                                                             5 MICROCOMPUTER

                     44 HIGH-SPEED DRIVER                    DECODER                                6
                                                                                                    7
                     45  PULSE                                                                      9

                     46 GENERATION                    GATE            COUNTER  SHUT DECODER
                                                                               ROM
                     22  CIRCUIT

                     37

                         38 39 23 26 27 3 10 47 48 49 50 51 52 53 54 29 30 31 32 33 34 35 58 55

Sony reserves the right to change products and specifications without prior notice. This information does not convey any license by
any implication or otherwise under any patents or other right. Application circuits shown, if any, are typical examples illustrating the
operation of the devices. Sony cannot assume responsibility for any problems arising out of the use of these circuits.

                                                                1                                                  E92611C52-ST
                                                                                                 CXD1265R

Pin Description

Pin  Symbol      I/O                                 Description
No.              O Inverter output for oscillation.
                  I Inverter input for oscillation.
1 OSCO

2 OSCI

3 EF             I Not used. (With pull-up resistor)
4 ED0            I Shutter speed setting. Strobe input for serial mode. (With pull-up resistor)
5 ED1            I Shutter speed setting. Clock input for serial mode. (With pull-up resistor)
6 ED2            I Shutter speed setting. Data input for serial mode. (With pull-up resistor)
7 SMD1           I Shutter mode setting. (With pull-up resistor)

8 Vss            -- GND
9 SMD2            I Shutter mode setting. (With pull-up resistor)

10 XVCT          O Not used. (Open)
11 D1            I Fix at Low in normal operation. (With pull-down resistor)
12 D2            I Low: Color, High: Black-and-white. (With pull-down resistor)
13 D3            I Low: Field readout, High: Frame readout. (With pull-down resistor)
14 D4            I Low: NTSC/EIA, High: PAL/CCIR. (With pull-down resistor)

15 A5            O Not used. (Open)
16 A4            O Not used. (Open)

17 A3            O Not used. (Open)
18 A0            O Not used. (Open)
19 A1            O Not used. (Open)
20 A2            O Not used. (Open)
21 VEE           -- GND
22 RG            O Reset gate pulse output.
23 NC            -- Not used. (Open)

24 VDD           -- Power supply.
25 VDD           -- Power supply for H1 and H2.
26 H1            O Clock output for CCD horizontal register drive.
27 H2            O Clock output for CCD horizontal register drive.
28 Vss           -- GND for H1 and H2.

29 XSUB          O CCD discharge pulse output.
30 XV2           O Clock output for CCD vertical register drive.

31 XV1           O Clock output for CCD vertical register drive.

32 XSG1          O CCD sensor charge readout pulse output.

33 XV3           O Clock output for CCD vertical register drive.

34 XSG2          O CCD sensor charge readout pulse output.

35 XV4           O Clock output for CCD vertical register drive.

Characteristics of CCD image sensor are guaranteed by field accumulation.

                                             2
                                                                                         CXD1265R

Pin  Symbol  I/O                                Description
No.

36 TEST2     I Test input. Set at Low in normal operation.

37 MCK       O NTSC: 910fH, PAL: 908fH. Clock output.

38 XSHP      O Precharge level sample-and-hold pulse.

39 XSHD      O Data sample-and-hold pulse.

40 Vss       -- GND

41 XSP1      O Color separation sample-and-hold pulse. Halted for black-and-white mode.

42 XSP2      O Color separation sample-and-hold pulse. Halted for black-and-white mode.

43   XSH1/   O    Switching sample-and-hold pulse/precharge level sample-and-hold pulse
     SHP          (black-and-white mode).

44   XSH2/   O    Switching sample-and-hold pulse/data sample-and-hold pulse
     SHD          (black-and-white mode).

45 XDL1      O Delay line clock output. Halted for black-and-white mode.

46 XDL2      O Delay line clock output. Halted for black-and-white mode.

47 BFG       O Pulse output for chroma modulator in encoder. Halted for black-and-white mode.

48 CLP1      O Clamp pulse output.

49 CLP2      I/O Clamp pulse output. When GM is set at High, standby mode switching input.

50 CLP3      I/O Clamp pulse output. When GM is set at High, standby mode switching input.

51 CLP4      O Clamp pulse output.

52 PBLK      O Blanking cleaning pulse output.

53 ID        O Line identification output. Halted for black-and-white mode.

54 WEN       O Write enable output for low-speed shutter operation.

55 GM        I Low: Analog signal processing, High: Digital signal processing. (With pull-down resistor)

56 VDD       -- Power supply.

57 CL        O NTSC/EIA: 910fH, PAL/CCIR: 908fH. Clock output.

58 PS        I    Switching for electronic shutter speed input method. (With pull-up resistor)
                  Low: Serial input, High: Parallel input.

59 HD        I Horizontal synchronizing signal input.
60 VD
             I Vertical synchronizing signal input. (During Low, 9H for NTSC and 7.5H for PAL)

61 HTSG      I Control input for XSG1 and XSG2. (With pull-up resistor)
                    Low: XSG1, XSG2 halted, High: XSG1, XSG2 generated.

62 TEST      I Test input. Set at Low in normal operation. (With pull-down resistor)
63 XCK
64 CK        O NTSC/EIA: 1820fH, PAL/CCIR: 1816fH. Clock output.

             I NTSC/EIA: 1820fH, PAL/CCIR: 1816fH. Clock input.

                                    3
                                                                                               CXD1265R

Electrical Characteristics

DC Characteristics                                                (VDD = 5V 0.25V, Topr = 20 to +75C)

Item                        Symbol         Conditions             Min.            Typ.  Max. Unit

Supply voltage              VDD                                   4.75            5.0   5.25   V

Input voltage 1             VIH1                                  0.7VDD                               V
                                                                                        0.3VDD V
(Input pins other than those below) VIL1

Input voltage 2             VIH2                                  2.2                          V

(Pins 59 and 60)            VIL2                                                        0.8    V

Output voltage 1            VOH1           IOH = 2mA             VDD 0.5                    V
                                           IOL = 4mA
(Output pins other than those below) VOL1                                               0.4    V

Output voltage 2            VOH2           IOH = 4mA             VDD 0.5                    V
                                           IOL = 8mA
(Pins 22, 37, 38, 39, 57, and 63) VOL2                                                  0.4    V

Output voltage 3            VOH3           IOH = 8mA             VDD 0.5                    V
(Pins 26 and 27)            VOL3           IOL = 8mA
                                                                                        0.4    V

Output voltage 4            VOH4           IOH = 1mA             VDD/2                        V
(Pin 1)                     VOL4           IOL = 1mA
                                                                                        VDD/2  V

Feedback resistor           RFB            VIN = Vss or VDD       500k            2M    5M     

Pull-up resistor            RPU            VIL = 0V               40k             100k  250k   

Pull-down resistor          RPD            VIH = VDD              40k             100k  250k   

                                           VDD = 5V

Current consumption         IDD            ICX058AK in normal                     74           mA

                                           operating state

Power consumption: 370mW typ., ICX058 load (in normal operating state)

I/O Pin Capacitances                                  (VDD = VI = 0V, fM = 1MHz)
                  Item
                             Symbol        Min. Typ. Max. Unit
Input pin capacitance      CIN
Output pin capacitance     COUT                               9         pF
I/O pin capacitance        CI/O
                                                               11 pF

                                                               11 pF

                                                     4
                                                             CXD1265R

Description of Operation

1. Mode Control

Symbol Pin No.            L                    H

GM2   55 Analog signal processing Digital signal processing

PS    58                  Serial shutter  Parallel shutter
                          speed setting    speed setting

EF    3                   Fix at High in normal operation

HTSG  61                  XSG1, 2              XSG1, 2
                            OFF                   ON

D1    11                  Fix at Low in normal operation

D22   12                       Color      Black-and-white
                          Field readout   Frame readout1
D3    13

D4    14                  NTSC/EIA        PAL/CCIR

1 Characteristics of CCD image sensor are guaranteed by field accumulation.
2 Operation with GM = High and D2 = High (black-and-white digital signal processing) cannot be used.

                                          5
                                                                                          CXD1265R

2. Changes in I/O Signals in Each Mode

Symbol Pin No.  Analog color            Digital color 1      Digital color 2           Analog B/W

GM    55                L               H                    H                         L

D2    12                L               L                    L                         H

TEST2 36                L               L                    H                         L

XSP1            Color separation        Halted at High       Color separation        Halted at High
      41 sample-and-hold                                     sample-and-hold
                                                             pulse output
                pulse output

XSP2            Color separation        Halted at High       Color separation        Halted at High
      42 sample-and-hold                                     sample-and-hold
                                                             pulse output
                pulse output

                Switching sample-                            Switching sample-       Precharge level
                                                             and-hold pulse          sample-and-hold
XSH1  43 and-hold pulse                 Halted at Low        output                  pulse output

                output

                Switching sample-                            Switching sample-       Data sample-and-
                                                             and-hold pulse          hold pulse output
XSH2  44 and-hold pulse                 Halted at Low        output

                output

XDL1  45 Delay line clock               Halted at High       Halted at High          Halted at High

XDL2  46 Delay line clock               Halted at Low        Halted at Low           Halted at Low

BFG   47 Burst flag gate                Burst flag gate      Burst flag gate         Halted at Low
                pulse output            pulse output         pulse output
                                        (normally not used)  (normally not used)

                                        Standby control input Standby control input

CLP2  49        Clamp pulse output      Low: Standby         Low: Standby            Clamp pulse output
CLP3                                    High: Normal         High: Normal

                                        operation            operation

                                        Standby control      Standby control

                                        Low: All circuits    Low: All circuits

      50        Clamp pulse output             halted for           halted for       Clamp pulse output
                                               standby mode         standby mode     (phase change)
                                        High: Only CL        High: Only CL

                                        output for           output for

                                        standby mode         standby mode

ID    53        Line identification     Line identification  Line identification     Halted at Low
                output                  output               output

When CLP2 = High, normal operation occurs regardless of whether CLP3 is high or low.
  (Mode combinations other than those shown above cannot be used.)

Note) In the standby mode described above, XCK, XSG1, XSG2, XV1, XV2, XV3, XV4, XSUB, H1, H2, RG,
        XSHD, XSHP, XSP1, XSP2, XSH1, XSH2, XDL1, and XDL2 pins are halted at Low. MCK, CLP1, CLP4,
        PBLK, ID, XVCT, WEN, BFG, A0, A1, A2, A3, A4, and A5 pins are halted at the state just before
        standby.

                                        6
                                                                                                 CXD1265R

3. Electronic Shutter



SMD1 SMD2

L            L   Flickerless: Eliminates fluorescent frequency-induced flicker.
                 High-speed shutter: Shutter speed faster than 1/60 (NTSC), 1/50 (PAL)
L            H   Low-speed shutter: Shutter speed slower than 1/60 (NTSC), 1/50 (PAL)
                 No shutter operation
H            L

H            H


PS = High: Parallel input; set by ED0 to ED2, SMD1, and SMD2.
PS = Low: Serial input; set by inputting ED0 (strobe), ED1 (clock), and ED2 (data) to each pin.

3-1. Parallel input (PS = H)

Shutter Speed Compatibility Chart

       Mode      NTSC/PAL SMD1 SMD2 ED0 ED1 ED2  Shutter speed
OFF
                       X           H  H  X    X  X Shutter off
Flickerless
                       NTSC        L  L  X    X  X 1/100 (S)

                       PAL         L  L  X    X  X 1/120 (S)

                       NTSC        L  H  H    H  H 1/60 (S)

                       PAL         L  H  H    H  H 1/50 (S)

                       X           L  H  L    H  H 1/125 (S)

                       X           L  H  H    L  H 1/250 (S)

High-speed             X           L  H  L    L  H 1/500 (S)
shutter

                       X           L  H  H    H  L 1/1000 (S)

                       X           L  H  L    H  L 1/2000 (S)

                       X           L  H  H    L  L 1/4000 (S)

                       X           L  H  L    L  L 1/10000 (S)

                       X           H  L  H    H  H 2FLD

                       X           H  L  L    H  H 4FLD

                       X           H  L  H    L  H 6FLD

Low-speed              X           H  L  L    L  H 8FLD
shutter
                       X           H  L  H    H  L 10FLD

                       X           H  L  L    H  L 12FLD

                       X           H  L  H    L  L 14FLD

                       X           H  L  L    L  L 16FLD

During frame accumulation mode, low speed shutter data set to ED0 to ED2 are all invalid.
  Shutter speed is 1/30s for NTSC; 1/25s for PAL.

                                         7
                                                                                                                                                                          CXD1265R

3-2. serial input (PS=L)
For serial input (PS = L), SMD1 and SMD2 bits within ED2 (DATA) take priority over SMD1 (Pin 7) and SMD2
(Pin 9) pins as SMD1 and SMD2 (shutter mode control).
In this case, control by SMD1 and SMD2 pins is invalid.

ED1 (CLK)

ED2 (DATA)  D0  D1  D2  D3  D4  D5   D6  D7  D8 SMD1 SMD2 Dummy

ED0 (STB)
        ED2 data is latched to the register at the rise of ED1, and transferred to the within during the Low period of ED0.

                                8
                                                                                                                                                          CXD1265R

AC Characteristics

                               ED2

                                     ts2  th2

             ED1

                                     tw1  tw1

                                               ts1                               ts0

             ED0
                                                                            tw0

Symbol  ED2 set-up time, activated by the rising edge of ED1                          Min.                                                                Max.
        ED2 hold time, activated by the rising edge of ED1                            20ns                                                                 --
  tS2   ED1 rising set-up time, activated by the rising edge of ED0                   20ns                                                                 --
  th2   ED0 pulse width                                                               20ns                                                                 --
  tS1   ED0 rising set-up time, activated by the rising edge of ED1                   20ns
  tW0   ED1 pulse width (serial input)                                                20ns                                                                50s
  tS0                                                                                 20ns                                                                 --
  tW1                                                                                                                                                      --

3-4. Low-speed shutter timing chart
(During field accumulation mode)

                                                                                                                           (ED2 : ED1 : ED0 = H : H : H)
                                          OE OEO EOE OEO EOE

                      VD

XSG1, 2

        WEN

               XSG1, 2                                                           (ED2 : ED1 : ED0 = H : H : L)
                   WEN                                                       (ED2 : ED1 : ED0 = X : X : X)

(During frame accumulation mode)               9

               XSG1, 2
                   WEN (Fixed at H)
                                                                                        CXD1265R

3-5. Shutter speed calculation formula

1. High-speed shutter
   NTSC (L16 = load value)
          T = [26210 (1FF16 L16) ] 63.56s + 34.9s
   PAL (L16= load value)
          T = [31210 (1FF16 L16) ] 64.00s + 35.0s

Load value             NTSC      Calculated value          Load value              PAL  Calculated value
  0FA16     Shutter speed            1/10156                  0C816    Shutter speed       1/10101
  0FC16                              1/4433                   0CA16                        1/4405
  10016       1/10000                1/2084                   0CE16      1/10000           1/2070
  10816       1/4000                 1/1012                   0D616      1/4000            1/1005
  11816       1/2000                 1/499                    0E616      1/2000            1/495
  13716       1/1000                 1/252                    10516      1/1000            1/250
  17616       1/500                  1/125                    14316      1/500             1/125
  19616       1/250                  1/100                    14916      1/250             1/120
              1/125                                                      1/125
              1/100                                                      1/120

2. Low-speed shutter (Valid during field accumulation mode only)
   Shutter speed calculation formula
      N = 2 (1FF16 L16) FLD
      However, "FF" cannot be used as the load value.

Load value  Shutter speed (FLD)
   1FE16                2
   1FD16                4
      :                  :
      :                  :
   10116
   10016               508
                       510

                                  10
Timing Chart (1)                                                                                                                                                                                                                                                                              CXD1265R2 46 8492 49413 57 9
NTSC vertical direction                         13 57 9    493      2 4 6 8 10
11
                FLD
           BLK/VD

                  HD
              XSG1
              XSG2

                   ID
                XV1
                XV2
                XV3
                XV4

                                           493
               CCD

                                          494

              PBLK
              CLP1
              CLP2
              CLP3
              CLP4

However, ID is halted for black-and-white mode
Timing Chart (2)                                                                                                                                                                                                                                                                              CXD1265R5821 3 57 9
PAL vertical direction                             2 46 8                                     2 4 6 8 10
12                                           13 57 9
            FLD
       BLK/VD

             HD
         XSG1
         XSG2

              ID
            XV1
            XV2
            XV3
            XV4

                                  581
           CCD

                                  582

          PBLK
          CLP1
          CLP2
          CLP3
          CLP4

However, ID is halted for black-and-white mode
Timing Chart (3)
NTSC horizontal direction, analog color

           0  10              20  30                  40  50       60      70      80               90      100  110                                        120  130            140  150  160  170  180

BLK/HD                                                                                                  96                                                                           155
       CL
       H1                                35                                                                      113
      RG
                                                                                                                                                                                                                                                                                              CXD1265R446271
  XSHP
  XSHD 13                                 35                                                  89
   XSP1                                                                        80
   XSP2                            31
   XSH1                                           38           53                                       98
   XSH2                                                   51
   XDL1                           31                                           80                           103
   XDL2
              7                                                                                                                                                            140
     XV1                  14
     XV2                                                                                                                                                         135
     XV3                                                                       75                                                                                          140
     XV4                                                                                                                                               114                 140
  XSUB
   CLP1                                                                                  81
   CLP2                                                                                             86
   CLP3
   CLP4
   PBLK

       ID
    BFG

                                                                   Black painted portions indicate the optical black output timing of CCD.

(GM = L, D2=L, TEST2 = L)
Timing Chart (4)
NTSC horizontal direction, digital color 1

                            0           10  20      30          40  50  60      70      80      90          100  110                                                                                                  120  130            140  150  160  170  180
                               7
BLK/HD     H                                                                                        96                                                                                                                                         155
       CL  H
       H1  L                                                35                                                   113
      RG   L
                                                                                                                                                                                                                                                                                              CXD1265RH4471
  XSHP     L
  XSHD 14                                                             62                  89
   XSP1    INPUT PIN
   XSP2                                                 35                          80
   XSH1
   XSH2                                                             53                                  98
   XDL1
   XDL2                                                                             80                      103

     XV1                                        31                                                                                                                                                                                   140
     XV2
     XV3                                                                                                                                                                                                         114       135
     XV4                                        31                                                                                                                                                                                   140
  XSUB                                                                                                                                                                                                                               140
   CLP1                                                                                                                                          81
   CLP2                                                                                                                                                     86
   CLP3
   CLP4
   PBLK

       ID
    BFG

                                                                        Black painted portions indicate the optical black output timing of CCD.

           (GM = H, D2 = L, TEST2 = L)
Timing Chart (5)
NTSC horizontal direction, digital color 2

                            0           10  20  30      40  50                                   60      70      80               90      100  110                              120  130           140  150  160  170  180
                               7
BLK/HD     H                                                                                                                          96                                                                155
       CL  L
       H1  INPUT PIN                                35                                                                                         113
      RG
                                                                                                                                                                                                                                                                                              CXD1265R446271
  XSHP                                                    35
  XSHD 15                                                                                                                   89
   XSP1                                                                                      53              80
   XSP2                                          31
   XSH1                                                                                                                               98
   XSH2                                         31
   XDL1                                                                                                      80                           103
   XDL2
                                                                                                                                                                           114                140
     XV1
     XV2                                                                                                     81                                                                      135
     XV3                                                                                                               86                                                                     140
     XV4                                                                                                                                                                                      140
  XSUB
   CLP1
   CLP2
   CLP3
   CLP4
   PBLK

       ID
    BFG

                                                                                                 Black painted portions indicate the optical black output timing of CCD.

(GM = H, D2 = L, TEST2 = H)
Timing Chart (6)
EIA horizontal direction, analog black-and-white

        6  0     10         20      30          40  50  60      70      80      90      100  110  120  130                            140       150  160  170  180

BLK/HD                                                                                                                                      149

CL

H1                                           35                                               113

RG

XSHP

XSHD

XSP1 H

XSP2 H

XSH1

XSH2

XDL1 H
                                                                                                                                                                                                                                                                                              CXD1265R
XDL2 L
16
  XV1                                            44          71
  XV2
  XV3                                                    62                  89
  XV4
XSUB                                     35                          80

                                                     53                              98

                                                                     80                  103

CLP1           7                 31                                                                                               140

CLP2              14                         38

CLP3           7                 31

CLP4                                                                                          114       135

PBLK                             31                                                                                               140

ID L

BFG L

                                                         Black painted portions indicate the optical black output timing of CCD.

(GM = L, D2 = H, TEST2 = L)
Timing Chart (7)
PAL horizontal direction, analog color

           0  10              20        30           40  50                       60  70                      80   90                      100  110  120                           130  140  150            160  170  180

BLK/HD                                                                                                                 96
       CL
       H1                                   35                                                                                                       126
      RG
                                                                                                                                                                                                                                                                                              CXD1265R4679101
  XSHP                                                                        57      68                           90
  XSHD 17
   XSP1                                     35                   51                                                90                           112
   XSP2                                                                                                                                                  117
   XSH1       7                    31                                                                                                                                                                  154
   XSH2                   14                     38                                                                                                                           128
   XDL1                                                                                                                                                                                      149
   XDL2                           31                                                      75                                                                                                           154
                                                                                                                                                                                                       154
     XV1                                                                                            81
     XV2                                                                                                       86
     XV3
     XV4
  XSUB
   CLP1
   CLP2
   CLP3
   CLP4
   PBLK

       ID
    BFG

                                                                                  Black painted portions indicate the optical black output timing of CCD.

(GM = L, D2 = L, TEST2 = L)
Timing Chart (8)
PAL horizontal direction, digital color 1

                            0           10  20      30          40      50      60      70      80      90           100  110       120                                                                                                         130  140  150            160  170  180
                               7
BLK/HD     H                                                                                                96
       CL  H
       H1  L                                                35                                                                      126
      RG   L
                                                                                                                                                                                                                                                                                              CXD1265RH4679
  XSHP     L
  XSHD 18                                                                         68                          101
   XSP1    INPUT PIN
   XSP2                                                 35                                          90
   XSH1
   XSH2                                                                     57                                            112
   XDL1
   XDL2                                                                                             90                         117

     XV1                                        31                                                                                                                                                                                                                 154
     XV2
     XV3                                                                                                                                                                                                                                   128            149
     XV4                                        31                                                                                                                                                                                                                  154
  XSUB                                                                                                                                                                                                                                                              154
   CLP1                                                                                                                                         81
   CLP2                                                                                                                                                    86
   CLP3
   CLP4
   PBLK

       ID
    BFG

                                                                                Black painted portions indicate the optical black output timing of CCD.

(GM = H, D2 = L, TEST2 = L)
Timing Chart (9)
PAL horizontal direction, digital color 2

                            0           10  20  30               40  50                      60  70                      80      90                  100  110       120                             130  140  150           160  170  180
                               7
BLK/HD     H                                                                                                                         96
       CL  L
       H1  INPUT PIN                                         35                                                                                                     126
      RG
                                                                                                                                                                                                                                                                                              CXD1265R4679101
  XSHP                                                                                   57      68                          90
  XSHD 19
   XSP1                                                  35                                                                                               112
   XSP2                                         31
   XSH1                                         31                                                                           90                                117
   XSH2
   XDL1                                                                                                                                                                                        128                     154
   XDL2
                                                                                                     81                                                                                                       149
     XV1                                                                                                       86                                                                                                      154
     XV2                                                                                                                                                                                                               154
     XV3
     XV4
  XSUB
   CLP1
   CLP2
   CLP3
   CLP4
   PBLK

       ID
    BFG

                                                                                             Black painted portions indicate the optical black output timing of CCD.

(GM = H, D2 = L, TEST2 = H)
Timing Chart (10)
CCIR horizontal direction, analog black-and-white

        6  0     10                 20      30          40      50      60      70      80      90  100  110       120       130                 140       150  160  170  180

BLK/HD                                                                                                                                                           164

CL

H1                                                   35                                                             126

RG

XSHP

XSHD

XSP1 H
XSP2 H

XSH1

XSH2

XDL1 H
XDL2 L
                                                                                                                                                                                                                                                                                              CXD1265R
XV1                                                          46                      79
20
XV2                                                                          68                      101

XV3                                              35                                          90

XV4                                                                  57                                   112

XSUB                                                                                         90                117

CLP1           7                         31                                                                                                                 154

CLP2              14                                 38

CLP3           7                         31

CLP4                                                                                                                     128                           149

PBLK                                     31                                                                                                                 154

ID L

BFG L

                                                                         Black painted portions indicate the optical black output timing of CCD.

        (GM = L, D2 = H, TEST2 = L)
4-1. Timing Chart of Readout (NTSC/EIA)                                                3              36 36
                                                                                              36
            Field readout

                                HD
                               XV1
                    ODD XV2
                               XV3
                               XV4

                                                                                  578

                               XV1
                               XV2
                               XV3
                  EVEN
                               XV4
                             XSG1
                             XSG2

            Frame readout
                               XV1
                               XV2

                    ODD
                               XV3
                               XV4

                               XV1
                               XV2
                  EVEN
                               XV3
                               XV4
                                                                                                                                                                                                                                                                                              CXD1265R2236

21                                                                                      3 36 33

                                                                                                      3 36

                                                                                                            Unit: Number of clocks (1ck = 69.84ns)
4-2. Timing Chart of Readout (PAL/CCIR)                                                    3               36 36
                                                                                                   36
           Field readout

                                  HD
                                XV1
                      ODD XV2
                                XV3
                                XV4

                                                                                      589

                                XV1
                                XV2
                    EVEN XV3
                                XV4
                              XSG1
                              XSG2
           Frame readout

                                XV1
                      ODD XV2

                                XV3
                                XV4

                                XV1
                                XV2
                    EVEN
                                XV3
                                XV4
                                                                                                                                                                                                                                                                                              CXD1265R2236

22                                                                                          3 36 33

                                                                                                           3 36 Unit: Number of clocks (1ck = 70.48ns)
                                                                                            CXD1265R

5. High-speed Clock Timing Chart

                  CK

                  CL

                  H1

                  H2

                  RG

                  XSHP

                  XSHD

                  XSP1

                  XSP2

                  XSH1

  For color mode  XSH2

For               XSH1
black-and-white   (SHP)
mode              XSH2
                  (SHD)
                  XDL1

                  XDL2

                  MCK

                          For black and white mode, XSP1, XSP2, XDL1, and XDL2 are halted.

                                  23
                                                                                                                         CXD1265R

Package Outline      Unit: mm

                                      64PIN LQFP (PLASTIC)

                          12.0 0.2
                      10.0 0.1

                 48                     33

49                                          32

    64                                  0.5 0.217            A
                                                                                                       0.5 0.2 (11.0)(0.22)
             1                                              + 0.2
0.5 0.08                            16               1.5 0.1          + 0.05
                           + 0.08                                  0.127 0.02
                     0.18 0.03
                                                                                    0.1

                     0.1 0.1

                 0 to 10

                                                NOTE: Dimension "" does not include mold protrusion.

                     DETAIL A

                                                       PACKAGE STRUCTURE

                                                       PACKAGE MATERIAL EPOXY / PHENOL RESIN

SONY CODE            LQFP-64P-L01                      LEAD TREATMENT  SOLDER PLATING
EIAJ CODE            QFP064-P-1010-A
JEDEC CODE                                             LEAD MATERIAL   42 ALLOY
                                                       PACKAGE WEIGHT  0.3g

                                                 24
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved