电子工程世界电子工程世界电子工程世界

产品描述

搜索

CPC1465DTR

器件型号:CPC1465DTR
器件类别:热门应用    无线/射频/通信   
厂商名称:IXYS
下载文档 在线购买

CPC1465DTR在线购买

供应商 器件名称 价格 最低购买 库存  
CPC1465DTR ¥51.39 1 点击查看 点击购买

器件描述

Communication ICs - Various SHDSL/ISDN DC Term IC

参数
产品属性属性值
Product AttributeAttribute Value
制造商:
Manufacturer:
IXYS
产品种类:
Product Category:
Communication ICs - Various
系列:
Series:
CPC1465
产品:
Product:
SHDSL/ISDN DC Terminations
工作电源电压:
Operating Supply Voltage:
35 V
工作电源电流:
Operating Supply Current:
1.5 uA
最小工作温度:
Minimum Operating Temperature:
- 40 C
最大工作温度:
Maximum Operating Temperature:
+ 85 C
安装风格:
Mounting Style:
SMD/SMT
封装 / 箱体:
Package / Case:
SOIC-16
封装:
Packaging:
Reel
商标:
Brand:
IXYS Integrated Circuits
Pd-功率耗散:
Pd - Power Dissipation:
1 W
产品类型:
Product Type:
Communication ICs - Various
工厂包装数量:
Factory Pack Quantity:
1000
子类别:
Subcategory:
Communication & Networking ICs
电源电压-最大:
Supply Voltage - Max:
39 V
电源电压-最小:
Supply Voltage - Min:
30 V
商标名:
Tradename:
Clare
单位重量:
Unit Weight:
0.023492 oz

CPC1465DTR器件文档内容

                                                                                                                            CPC1465

                                                                                        SHDSL/ISDN DC Termination IC

INTEGRATED CIRCUITS DIVISION

Features                                                                    Description

• Meets wetting (sealing) current requirements per                          The CPC1465 is a DC termination IC used in

ITU-T G.991.2                                                               Single-pair High-speed Digital Subscriber Line

• Integrated bridge rectifier for polarity correction                       (SHDSL) and Integrated Services Digital Network

• Uses inexpensive opto-coupler for DC signalling                           subscriber line (ISDN) equipment. It provides a

• Electronic inductor, breakover, and latch circuits                        polarity insensitive DSL loop sealing current DC

• Current limiting and excess power protection circuits                     termination with a recognizable device signature for

• ANSI SHDSL and ISDN compatible                                            MLT systems. The CPC1465 passes low frequency

• MLT and SARTS compatible                                                  ISDN network signalling information via an

• Compatible with portable test sets                                        inexpensive optocoupler to the NT1’s internal control

• Excellent linearity                                                       logic.

• Compatible with GlobespanVirata and Conexant

SHDSL transceiver chip set families                                         Ordering Information

• Small SOIC or DFN Package

• DFN package 60 percent smaller than SOIC                                  Part Number            Description

• SOIC is pin compatible with Agere LH1465AAE                               CPC1465D               DC Termination IC, 16-pin SOIC in tubes,

                                                                                                   47/tube

Applications                                                                CPC1465DTR             DC Termination IC, 16-pin SOIC tape and reel,

• Router and bridge customer premises equipment                                                    1000/reel

• Leased line equipment                                                     CPC1465M               DC Termination IC, 16-pin DFN in tubes,

• T1/E1 network line cards and repeaters                                                           52/tube

• Network Termination 1 (NT1) equipment                                                            DC Termination IC, 16-pin DFN tape and reel,

• Mechanized Loop Test (MLT) networks                                       CPC1465MTR             1000/reel

• Switched Access Remote Test System (SARTS)

networks

                         Figure 1. CPC1465 Typical                 2-Wire   DC      Termination Application

                                        CPC1465                                                         dc

                                                                                                        Blocking

                                                                   1μF                             Capacitor

                             1    PR+                     TC   16

                                          Electronic

                             2    NC      Inductor,       NC   15

                                          Breakover,

                                          Latch, and

                             3    NC      Opto Driver     NC   14

                                                                   68.1 Ω

TIP                                                                1%

                             4    TIP                     RS   13  1/4W

                                        Bridge                                                                              Transceiver

                             5    RING  Rectifier         PD   12

                             6    NC                      NC   11

RING                     2.2kΩ 7  NC                           10

                                                          NC

                         5%             Current Limit

                         4W             and Excess

                             8    PR-   Power Protection  COM  9

                             NOTE: Pinout is for the SOIC package

                                                                            CPC1303

                                                                           (5kVrms  Isolation)

                                                                                    or             VCC

                                                                            CPC1001N

                                                                        (1500V  rms  Isolation)

                                                                                                   75kΩ           Digital

                                                                         1                      4

                                                                                                                  Control

                                                                         2                      3                 Circuitr

DS-CPC1465-R04                                            www.ixysic.com                                                                          1
INTEGRATED CIRCUITS DIVISION                                                                                                                                                                                                          CPC1465

1.  Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  3

    1.1 Package Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  3

    1.2 Pin Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .       .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  3

    1.3 Absolute Maximum Ratings  ..............................                                              .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  3

    1.4 Electrical Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .          .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  4

    1.4.1 DC Characteristics, Normal Operation . . . . . . . . . . . . . . . . .                              .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  4

    1.4.2 AC Characteristics, Normal Operation . . . . . . . . . . . . . . . . .                              .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  4

    1.4.3 Transition Characteristics, Normal Operation  ...........                                           .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  4

    1.5 Application Signalling Characteristics . . . . . . . . . . . . . . . . . . . . . . .                  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  8

    1.5.1 LED Trigger Characteristics During MLT Signalling  ......                                           .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  8

    1.5.2 LED Trigger Characteristics During Dial Test Set Signalling                                         .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  8

2.  Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  10

    2.1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .    .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  10

    2.2 Surge Protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  10

    2.3 Bridge Rectifier . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .      .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  10

    2.4 State Transitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .       .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  10

    2.4.1 Activation - On-State   ..............................                                              .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  10

    2.4.2 Deactivation - Off-State . . . . . . . . . . . . . . . . . . . . . . . . . . . .                    .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  10

    2.5 Photo-Diode (PD) Output Behavior . . . . . . . . . . . . . . . . . . . . . . . . .                    .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  11

    2.6 On-State Behavior  .....................................                                              .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  11

    2.6.1 Typical Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  11

    2.6.2 Over-Voltage Conditions  ...........................                                                .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  11

3.  Manufacturing Information  ..................................                                             .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  12

    3.1 Mechanical Dimensions  .................................                                              .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  13

    3.1.1 CPC1465D 16-Pin SOIC Package . . . . . . . . . . . . . . . . . . . .                                .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  13

    3.1.2 CPC1465M 16-Pin DFN Package . . . . . . . . . . . . . . . . . . . .                                 .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  14

    3.2 Tape and Reel Packaging . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .               .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  15

    3.2.1 CPC1465DTR 16-Pin SOIC Tape & Reel            ..............                                        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  15

    3.2.2 CPC1465MTR 16-Pin DFN Tape & Reel . . . . . . . . . . . . . . .                                     .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  15

2                                                       www.ixysic.com                                                                                                                                                                                     R04
INTEGRATED CIRCUITS DIVISION                                                              CPC1465

1. Specifications

1.1 Package  Pinout             1.2 Pin Description

             CPC1465D           SOIC            DFN        Name               Description

     PR+  1            16  TC   Pin             Pin

                                1               1          PR+   Protection resistor positive side

     NC   2            15  NC   2               2          NC    No connection

     NC   3            14  NC   3                          NC    No connection

                                4               3          TIP   Tip lead

     TIP  4            13  RS                   4          NC    No connection

RING      5            12  PD                   5          NC    No connection

     NC   6            11  NC   5               6          RING  Ring lead

                                6                          NC    No connection

     NC   7            10  NC   7               7          NC    No connection

     PR-  8            9   COM  8               8          PR-   Protection resistor negative side

                                9               9          COM   Common

                                10              10         NC    No connection

             CPC1465M           11              11         NC    No connection

     PR+  1            16  TC   12              12         PD    Photo-diode (LED input current)

     NC   2            15  NC   13              13         RS    Current limiting resistor

                                14              14         NC    No connection

     TIP  3            14  NC   15              15         NC    No connection

     NC   4            13  RS   16              16         TC    Timing capacitor

     NC   5            12  PD

                                1.3 Absolute Maximum Ratings

RING      6            11  NC

     NC   7                                     Parameter        Minimum        Maximum         Unit

                       10  NC

                                Maximum Voltage (T to R,                   -              300                 V

     PR-  8            9   COM  R to T)*

                                Power dissipation                          -              1                   W

                                Operating temperature            -40                      +85                 °C

                                Operating relative humidity                5              95                  %

                                Storage temperature              -40                      +125                °C

                                *IXYS Integrated Circuits Division recommends the use of

                                room-temperature-vulcanizing silicone RTV sealant on the SOIC package

                                tip and ring pins (pins 4 and 5) to guard against the possibility of arcing.

                                Electrical absolute maximum ratings are at 25C.

                                Absolute maximum ratings are stress ratings. Stresses in

                                excess of these ratings can cause permanent damage to

                                the device. Functional operation of the device at conditions

                                beyond those indicated in the operational sections of this

                                data sheet is not implied.

R04                             www.ixysic.com                                                                    3
INTEGRATED CIRCUITS DIVISION                                                                                                      CPC1465

1.4 Electrical Characteristics

Unless otherwise specified, minimum and maximum                            informational purposes only and are not part of the

values are guaranteed by production testing                                testing requirements.

requirements. Typical values are characteristic of the

device and are the result of engineering evaluations.                      All electrical specifications are provided for TA=25C

In addition, typical values are provided for

1.4.1 DC Characteristics, Normal Operation

                          For operational templates: (see Figure 2 on page 5) and (see Figure 3 on page 5).

               Parameter                      Conditions                   Symbol       Minimum      Typical   Maximum            Unit

Activate/Non-activate Voltage   Off State                                  VAN          30.0           35.0    39.0               V

Breakover current                                 -                        IBO          -              0.5     1                  mA

DC Voltage drop                 Active State, 1 mA  ISL  20 mA           VON          -              12.5    15                 V

DC leakage current              VOFF = 20 V                                ILKG         -              1.5     5                  A

Hold/Release current            Active State                               IH/R         0.1            0.5     1.0                mA

Minimum on current              VON < 54 V                                 IMIN1        20             38      -                  mA

Minimum on current              54 V  VON  100 V for 2 seconds,          IMIN2        9.0            45      -                  mA

                                source resistance 200  to 4 k

Minimum on current              VON > 100 V                                IMIN3        0              0.1     -                  mA

Maximum on current              VON  70 V                                 IMAX1        -              38.4    70                 mA

Maximum on current              VON > 70 V                                 IMAX2        -              -       -V1---k-O----N--  mA

Photodiode drive current        Active State                               IPD          0.2            0.3     10                 mA

1.4.2 AC Characteristics, Normal Operation

                               For test conditions: (see Figure 4 on page  6) and (see  Figure 5 on  page 6).

               Parameter                      Conditions                   Symbol       Minimum      Typical   Maximum            Unit

ac impedance                    200 Hz to 50 kHz                           ZMT          10             38      -                  k

Linearity distortion            f= 200 Hz to 40 kHz, ISL = 1 mA to        D1           75             78      -                  dB

                                20 mA, VAPP  10.5 VPP

Linearity distortion            f= 200 Hz to 40 kHz, ISL = 1 mA to        D2           50             70      -                  dB

                                20 mA, VAPP  12 VPP

1.4.3 Transition Characteristics, Normal Operation

                               For activation/deactivation test conditions: (see Figure 6 on page 7).

               Parameter                      Conditions                   Symbol       Minimum      Typical   Maximum            Unit

Activate time                   (see Figure 7 on page 7)                   t1           3.0            13      50                 ms

Deactivate time                 (see Figure 8 on page 7)                   t2           3.0            -       100                ms

4                                                    www.ixysic.com                                                                   R04
INTEGRATED  CIRCUITS            DIVISION                                                                     CPC1465

                                Figure 2. I-V        Requirements Template,         0 V to     50  V

                     1A

                     100 mA                                            IMAX1

                                              VON

                     10 mA      On State                               IMIN1

            Current  1 mA                                                           VAN

                                Transition           IHR                                           IBO

                     100 µA     Region

                     10 µA

                     1 µA                 Off State              ILKG              Transition

                                                                                   Region

                     0

                             0            10                20                30               40       50

                                                     Absolute Voltage (V)

                                Figure 3. I-V        Requirements Template,         0 V to  250 V

                     1A

                                          IMAX1             70 V, 70 mA

                     100 mA                                                         IMAX2

                     10 mA                           54 V, 9 mA

                                IMIN1

            Current  1 mA                            IMIN2

                     100 μA

                     10 μA

                     1 μA

                                                                       100 V, 0 mA

                     0

                             0            50                100               150              200      250

                                                     Absolute Voltage (V)

R04                                                  www.ixysic.com                                          5
INTEGRATED  CIRCUITS               DIVISION                                                                                                                            CPC1465

                                   Figure 4. Test Circuit for ac        Impedance                                               and Linearity

                                                     68 μF

                                                                                                                       Vmt      DUT

                                   VAPP                     ISL

                                   ac generator      1 - 20 mA

                                                     dc current source

                                                                                                                                                     1k Ω

                                                                                                                       Vsig

                                                     Zmt         =  1---0---0---V-0----s--i--g-V----m----t

                                   Linearity      =  20log  V-----s--i--g---2--n--V-d---Hm---a-t--r--m----o--n---i--c  + 20log  1-6--0-7--0-.--50--

                                             Figure 5. Linearity Requirement Template

                                                                    Acceptable

                            75

            Linearity (dB)                           Unacceptable

                            50

                            0

                                0            0.5            10.0        10.5                                                    11.0                       11.5  12.0

                                                            Applied ac Voltage (VPP)

6                                                    www.ixysic.com                                                                                                    R04
INTEGRATED  CIRCUITS  DIVISION                                                                   CPC1465

                           Figure 6. Test     Circuit  for  Activate      and Deactivate  Times

                                                                 1 μF

                               Pulse

                               generator

                                                            DUT

                                                                          85 mH

                                                                                 85 Ω

                               Figure     7.  Applied  Waveform for Activation Test

                      43.5  V

                      40    V                                    Source Impedance

                                              t1                 200 Ω to 4kΩ

                      30    V

                      20    V

                                                       500 ms

                      10    V                                                      Measure

                            0

                               Figure 8. Applied Waveform for Deactivation Test

                      2.0  mA             Current source limited to 30 V

                                                                                 Measure

                      1.5  mA

                                                       500 ms

                      1.0  mA

                      0.5  mA                 t2

                            0

R04                                           www.ixysic.com                                     7
INTEGRATED CIRCUITS DIVISION                                                                                   CPC1465

1.5 Application Signalling Characteristics

These tests assume crowbar protection across the

CPC1465 limiting peak potentials to 250 V.

1.5.1 LED Trigger Characteristics During MLT Signalling

                                            For test conditions: (see Figure 9 on  page 9).

               Parameter                          Conditions            Symbol     Minimum   Typical  Maximum  Unit

Applied ac Voltage                                -                     -          60        -        62       VPEAK

Applied ac frequency                              -                     -          2         -        3        Hz

Number of half-cycles applied                     -                     -          6         -        10       -

Total loop resistance                             -                     -          900       -        4500     

Required opto-coupler response

   Number of pulses per half-cycle applied        -                     -          -         1        -        -

   Pulse width (opto on)                    (see Figure 9 on page 9)    TON        10        -        -        ms

   Pulse width (opto off)                   (see Figure 9 on page 9)    TOFF       10        -        -        ms

1.5.2 LED Trigger Characteristics During Dial Test Set Signalling

                                            For test conditions: (see Figure 9 on  page 9).

               Parameter                          Conditions            Symbol     Minimum   Typical  Maximum  Unit

Applied dc battery Voltage                        -                     -          -43.5     -        -56      VDC

Frequency (pulses per second)                     -                     -          4         -        8        -

Percent break                                     -                     -          40        -        60       %

Number of pulses                                  -                     -          6         -        10       -

Total Loop Resistance                             -                     -          200       -        4000     

Required opto-coupler response

   Number of pulses per make/break                -                     -          -         1        -        -

applied

   Pulse width (opto on)                    (see  Figure 9 on page  9)  TON        10        -        -        ms

   Pulse width (opto off)                   (see  Figure 9 on page  9)  TOFF       10        -        -        ms

8                                                 www.ixysic.com                                                    R04
INTEGRATED CIRCUITS DIVISION                                                                                                                         CPC1465

                                                  Figure 9. Test Circuit           for  LED Operation

                                                                                                RLOOP

                                                                                                200Ω - 4kΩ

                Series rotary dial                                                           900Ω - 4.5kΩ (MLT)

                                                                                                                                 VBAT

                                       25Ω  1μF                                                                                  -43.5V to -56V

                                                                                                                           +     60VPEAK, 2 Hz -  3  Hz (MLT)

                                                      85mH         85Ω

                                                 25Ω

     RING       Shunt rotary dial

           TIP

                                       CPC1465

                       1  PR+                                  16         1μF

                                                      TC

                       2  NC                          NC       15

                       3  NC                          NC       14  68.1Ω                                            VCC

                                                                   1%                                               5V

                       4  TIP                         RS       13  1/4 W

                                                                                                CPC1001N                 75kΩ

                       5  RING                        PD       12                            1                   4                     VOUT

                       6  NC                          NC       11                            2                   3

                2.2kΩ  7  NC                          NC       10

                5%

                4W     8  PR-                         COM      9

                       NOTE: Pinout    is for the SOIC package

                                            Figure 10. Typical ISDN NT1               Application Diagram

                                                      CPC1465

                                    1       PR+                    TC     16            1μF

                                    2       NC                     NC     15

                                    3       NC                     NC     14   68.1Ω                                             VCC

     TIP                                                                       1%                                                5V

                                    4       TIP                    RS     13   1/4 W

                                                                                                                 CPC1001N              75kΩ

                                    5       RING                   PD     12                    3.6V   1                      4

                                                                                                      1μF                                            VOUT

     RING                           6       NC                     NC     11                           2                      3

                          2.2kΩ 7           NC                     NC     10

                          5%

                          4W        8       PR-                   COM     9

                                    NOTE: Pinout      is for the SOIC package

R04                                                            www.ixysic.com                                                                                  9
INTEGRATED CIRCUITS DIVISION                                                                              CPC1465

2. Functional Description

2.1 Introduction                                           2.3 Bridge Rectifier

The CPC1465 can be used for a number of designs            The bridge rectifier in the CPC1465 ensures that the

requiring a dc hold circuit such as SHDSL modem and        device is polarity insensitive and provides consistent

ISDN NT1 terminal applications. Typical SHDSL              operational characteristics if the tip and ring leads are

applications will use a circuit design similar to the one  reversed.

shown in Figure 10‚ “Typical ISDN NT1 Application

Diagram” on page 9 while the typical ISDN NT1 circuit

design will be similar to the one shown in Figure 10‚      2.4 State Transitions

“Typical ISDN NT1 Application Diagram” on page 9.          The dc tip to ring voltage-current characteristics of the

The DC Termination IC performs two functions in an         CPC1465 are shown in Figure 2‚ “I-V Requirements

ISDN NT1 terminal; as an electronic inductor providing     Template, 0 V to 50 V”, and in Figure 3‚ “I-V

a low impedance dc termination with a high                 Requirements Template, 0 V to 250 V” on page 5.

impedance ac termination, and second as part of the        Transition timings are illustrated in Figure 7‚ “Applied

dc signalling system for automated line testing            Waveform for Activation Test”, and in Figure 8‚

capability. The CPC1465 meets or exceeds the               “Applied Waveform for Deactivation Test”. The test

requirements for an NT1 dc termination as described        configuration for these timings is given in Figure 6‚

in ANSI T1.601-1991.                                       “Test Circuit for Activate and Deactivate Times”. All

Whereas the SHDSL modem application does not               timing figures are located on page 7.

have a signalling requirement, the signaling function      State transition timings are set by the 1 F capacitor

provides an excellent method to monitor for the loss of    connected between the TC and COM pins.

sealing current. Generally, loss of sealing current in an

SHDSL application indicates loop loss.                     2.4.1 Activation - On-State

As can be seen in the application circuit in Figure 1 on   Application of battery voltage to the loop causes the

page 1, CPC1465 designs require few external               CPC1465 to conduct whenever the voltage exceeds

components. For the most basic design, all that is         approximately 35 V. With application of sufficient

needed is a circuit protector, two resistors and a         voltage applied across the tip and ring terminals, the

capacitor.                                                 CPC1465 will initially conduct a nominal 150 A of

                                                           sealing current for approximately 20 ms prior to

                                                           activation. Once activated, the CPC1465 will remain in

2.2 Surge Protection                                       the on state for as long as the loop current exceeds a

                                                           nominal 0.5 mA.

Although the CPC1465 is current limited, it is not an

over-voltage surge protector. To protect the CPC1465       The CPC1465 turn-on timing circuit assures device

against destructive over-voltage transients, IXYS          activation will occur within 50 ms of an applied voltage

Integrated Circuits Division recommends the use of a       greater than 43.5 V but not within the first 3 ms.

crowbar-type surge protector that limits the surge

voltage seen by the CPC1465 to 250 V. The protection       2.4.2 Deactivation - Off-State

device must be able to withstand the surge                 While the CPC1465 activation protocol is based on an

requirements specified by the appropriate governing        initial minimum voltage level, deactivation is based on

agency in regions where the product will be deployed.      a diminished sealing current level. Deactivation occurs

Teccor, Inc. and Bourns, Inc. make suitable surge          when the nominal sealing current level drops below

protectors for most applications. Devices such as          0.5 mA with guaranteed deactivation occurring for

Teccor’s P1800SC or P2000SC Sidactors and Bourns’          sealing current levels less than 0.1 mA

TISP4220H3 or TISP4240H3 thyristors should provide

suitable protection.

10                                                     www.ixysic.com                                                R04
INTEGRATED CIRCUITS DIVISION                                          CPC1465

The turn-off timing circuit deactivates the sealing

current hold circuit when 1 mA of sealing current has

been removed for 100 ms but ignores periods of loss

up to 3 ms.

2.5 Photo-Diode (PD) Output Behavior

Output from the PD pin provides a minimum of 0.2 mA

of photo-diode drive current for the opto-coupler LED

anytime sealing current exceeds 1 mA.

Because LED current is interrupted whenever loop

current is interrupted, the opto-coupler provides an

excellent means of indicating loop availability for

designs with a sealing current requirement.

2.6 On-State Behavior

2.6.1 Typical Conditions

On-state sealing current levels are determined by the

network’s power feed circuit and the loop’s dc

impedance. To compensate for low loop resistance or

very high loop voltage, the CPC1465 limits the

maximum sealing current to 70 mA.

The CPC1465 manages package power dissipation

by shunting excess sealing current through the 2.2 k

4W power resistor located between the PR+ and PR-

pins.

2.6.2 Over-Voltage Conditions

Potentials in excess of 100 V applied to the tip and

ring interface will cause the CPC1465 to disable the

sealing current hold circuit and enter a standby state

with very little current draw. Once the over-voltage

condition is removed, the CPC1465 automatically

resumes normal operation.

R04                                                   www.ixysic.com  11
INTEGRATED CIRCUITS DIVISION                                                                                 CPC1465

3. Manufacturing Information

3.1 Moisture Sensitivity

       All plastic encapsulated semiconductor packages are susceptible to moisture ingression. IXYS Integrated

       Circuits Division classified all of its plastic encapsulated devices for moisture sensitivity according to the

       latest version of the joint industry standard, IPC/JEDEC J-STD-020, in force at the time of product

       evaluation. We test all of our products to the maximum conditions set forth in the standard, and guarantee

proper operation of our devices when handled according to the limitations and information in that standard as well as

to any limitations set forth in the information or standards referenced below.

Failure to adhere to the warnings or limitations as established by the listed specifications could result in reduced

product performance, reduction of operable life, and/or reduction of overall reliability.

This product carries a Moisture Sensitivity Level (MSL) rating as shown below, and should be handled according to

the requirements of the latest version of the joint industry standard IPC/JEDEC J-STD-033.

                             Device       Moisture Sensitivity Level (MSL) Rating

                             CPC1465D                                           MSL 1

                             CPC1465M                                           MSL 3

3.2 ESD Sensitivity

       This product is ESD Sensitive, and should be handled according to the industry standard

       JESD-625.

3.3 Reflow Profile

This product has a maximum body temperature and time rating as shown below. All other guidelines of

J-STD-020 must be observed.

                             Device       Maximum Temperature x Time

                     CPC1465D / CPC1465M                  260°C for 30 seconds

3.4 Board Wash

IXYS Integrated Circuits Division recommends the use of no-clean flux formulations. However, board washing             to

remove flux residue is acceptable, and the use of a short drying bake may be necessary. Chlorine-based or

Fluorine-based solvents or fluxes should not be used. Cleaning methods that employ ultrasonic energy should            not  be

used.

12                                        www.ixysic.com                                                                    R04
INTEGRATED CIRCUITS DIVISION                                                                              CPC1465

3.5 Mechanical Dimensions

3.5.1 CPC1465D 16-Pin SOIC  Package

        10.160±0.381                                                                   PCB Land Pattern

        (0.400±0.015)

PIN 16                                                        0.254 ±0.0127

                                                              (0.010±0.0005)

                              10.363±0.127

                              (0.408±0.005)

                                            0.635    X  45°                                                   9.30

                            7.493±0.127     (0.025   X  45°)  1.016 TYP                                   (0.366)

                            (0.295±0.005)                     (0.040 TYP)     1.90

                                                                              (0.075)

PIN 1

        1.270 TYP                                                                               1.27

        (0.050 TYP)                                                                             (0.050)

                            2.057±0.051                                                0.60

                            (0.081±0.002)                                              (0.024)            DIMENSIONS

                                                                                                          mm

                                                                                                          (inches)

        0.406 TYP

        (0.016 TYP)

        8.890 TYP             Lead to Package Standoff:             NOTES:

        (0.350 TYP)           MIN: 0.0254 (0.001)                   1. Coplanarity = 0.1016 (0.004) max.

        0.508±0.1016          MAX: 0.102 (0.004)                    2. Leadframe thickness does not include solder plating

        (0.020±0.004)                                               (1000 microinch maximum).

NOTE: The CPC1465 uses a slightly different package

than the LH1465AAE. Some adjustment to the

printed-circuit-board pad layout may be needed for

existing applications.

R04                                                 www.ixysic.com                                                          13
INTEGRATED CIRCUITS DIVISION                                                                                              CPC1465

3.5.2 CPC1465M 16-Pin DFN Package

                                                    7.00 ± 0.25

                                                    (0.276 ± 0.01)

                                                                     6.00 ± 0.25

                                                                     (0.236 ± 0.01)

             INDEX AREA                             TOP VIEW

             0.90 ± 0.10

             (0.035 ± 0.004)

                                                                              SEATING

                                                    SIDE VIEW                 PLANE

                              0.02, + 0.03, - 0.02                   0.20                            0.35

             (0.0008, + 0.0012, - 0.0008)                            (0.008)                         (0.014)

                                                    0.30 ± 0.05

                              Pin 1                 (0.012 ± 0.002)           EXPOSED

                                                                              METALLIC PAD

                                                                                            1.05

                                                                                            (0.041)

                                                                           4.25 ± 0.05                        5.80

                                                                     (0.167 ± 0.002)                          (0.228)

             Terminal Tip

    0.80                      Pin 16

    (0.032)                                         6.00 ± 0.05      0.55 ± 0.10

                                                    (0.236 ± 0.002)  (0.022 ± 0.004)

                                                                                                     0.80     DIMENSIONS

                                                    BOTTOM VIEW                                      (0.031)

                                                                     Dimensions                               mm

                                                                     mm                                       (inches)

                                                                     (inch)

NOTE: As the metallic pad on the bottom of the DFN

package is connected to the substrate of the die, IXYS

Integrated Circuits Division recommends that no

printed circuit board traces or vias be placed under

this area.

14                                                                  www.ixysic.com                                        R04
INTEGRATED CIRCUITS DIVISION                                                                                                                                                             CPC1465

3.6 Tape and Reel Packaging

3.6.1 CPC1465DTR 16-Pin SOIC Tape              &   Reel

                         330.2 DIA.

                         (13.00 DIA.)

                                                                                                                                                                                         W=16

                                                                                                                                                                                         (0.630)

                         Top Cover                                 B0=10.70

                         Tape Thickness                            (0.421)

                         0.102 MAX.

                         (0.004 MAX.)

                                                                             A0=10.90     P=12.00

                                                         K0=3.20             (0.429)      (0.472)

                                                         (0.126)

                                                         K1=2.70

                                                         (0.106)

       Embossed Carrier

                                                   NOTES:

                                                   1. All dimensions carry tolerances of  EIA Standard 481-2                                                            Dimensions

                                                   2. The tape complies with all “Notes”  for constant dimensions                                                                        mm

                         Embossment                      listed on page 5 of EIA-481-2                                                                                  (inches)

3.6.2  CPC1465MTR 16-Pin DFN             Tape  &   Reel

                         330.2 DIA.

                         (13.00 DIA.)

                         Top Cover                                                                                                                                      W=16.00 ± 0.30

                         Tape Thickness            (B00.=278.524±  ± 0.10                                                                                               (0.630 ± 0.012)

                         0.102 MAX.                                0.004)

                         (0.004 MAX.)

                                                   (A00.=264.624±  ± 0.10                                                                                               P=12.00 ± 0.10

                                                                   0.004)                                                                                               (0.472 ± 0.004)

                                                   K =1.61 ± 0.10
                                                   (00.063 ± 0.004)

     Embossed Carrier

                                                                                                                                                                        DIMENSIONS

                                                                                                                                                                        mm

                                       Embossment                                                                                                                       (inches)

For additional information please visit our website at: www.ixysic.com

IXYS Integrated Circuits Division makes no representations or warranties with respect to the accuracy or completeness of the contents of this publication and reserves the right to make

changes to specifications and product descriptions at any time without notice. Neither circuit patent licenses nor indemnity are expressed or implied. Except as set forth in IXYS Integrated

Circuits Division’s Standard Terms and Conditions of Sale, IXYS Integrated Circuits Division assumes no liability whatsoever, and disclaims any express or implied warranty, relating to its

products including, but not limited to, the implied warranty of merchantability, fitness for a particular purpose, or infringement of any intellectual property right.

The products described in this document are not designed, intended, authorized or warranted for use as components in systems intended for surgical implant into the body, or in other

applications intended to support or sustain life, or where malfunction of IXYS Integrated Circuits Division’s product may result in direct physical harm, injury, or death to a person or severe

property or environmental damage. IXYS Integrated Circuits Division reserves the right to discontinue or make changes to its products at any time without notice.

                                                                                          Specification: DS-CPC1465-R04

                                                                                          ©Copyright 2013, IXYS Integrated Circuits Division

                                                                                          All rights reserved. Printed in USA.

                                                                                          10/2/2013

R04                                                      www.ixysic.com                                                                                                                           15
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory, Delivery &  Lifecycle  Information:

IXYS:

CPC1465D  CPC1465DTR    CPC1465M  CPC1465MTR
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved