电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索

CD74HC4075NSRG4

器件型号:CD74HC4075NSRG4
器件类别:半导体    逻辑   
厂商名称:Texas Instruments
厂商官网:http://www.ti.com/
标准:
下载文档

器件描述

Logic Gates Hi-Speed CMOS Logic 3 3-Input OR Gate

参数

产品属性属性值
Product AttributeAttribute Value
制造商:
Manufacturer:
Texas Instruments
产品种类:
Product Category:
Logic Gates
RoHS:YES
产品:
Product:
Single-Function Gate
Logic Function:OR
Logic Family:HC
Number of Gates:3 Gate
Number of Input Lines:3 Input
Number of Output Lines:1 Output
High Level Output Current:- 5.2 mA
Low Level Output Current:5.2 mA
传播延迟时间:
Propagation Delay Time:
25 ns
电源电压-最大:
Supply Voltage - Max:
6 V
电源电压-最小:
Supply Voltage - Min:
2 V
最小工作温度:
Minimum Operating Temperature:
- 55 C
最大工作温度:
Maximum Operating Temperature:
+ 125 C
安装风格:
Mounting Style:
SMD/SMT
封装 / 箱体:
Package / Case:
SOP-14
封装:
Packaging:
Cut Tape
封装:
Packaging:
Reel
Function:OR
高度:
Height:
1.95 mm
Input Type:CMOS
长度:
Length:
10.3 mm
工作温度范围:
Operating Temperature Range:
- 55 C to + 125 C
输出类型:
Output Type:
CMOS
系列:
Series:
CD74HC4075
宽度:
Width:
5.3 mm
商标:
Brand:
Texas Instruments
Logic Type:3-Input OR
Number of Bits:3 bit
工作电源电流:
Operating Supply Current:
20 uA
工作电源电压:
Operating Supply Voltage:
5 V
产品类型:
Product Type:
Logic Gates
工厂包装数量:
Factory Pack Quantity:
2000
子类别:
Subcategory:
Logic ICs
单位重量:
Unit Weight:
0.007348 oz

文档预览

CD74HC4075NSRG4器件文档内容

           Data sheet acquired from Harris Semiconductor                         CD54HC4075, CD74HC4075,
           SCHS210G                                                            CD54HCT4075, CD74HCT4075

           August 1997 - Revised June 2006                                                        High-Speed CMOS Logic
                                                                                                      Triple 3-Input OR Gate

           Features                                                               Description

            Buffered Inputs                                                      The 'HC4075 and 'HCT4075 logic gates utilize silicon-gate
                                                                                  CMOS technology to achieve operating speeds similar to
[ /Title     Typical Propagation Delay:  8ns  at            VCC  =  5V,          LSTTL gates with the low power consumption of standard
(CD74H        CL = 15pF, TA = 25oC                                                CMOS integrated circuits. All devices have the ability to drive
C4075,                                                                            10 LSTTL loads. The HCT logic family is functionally pin
CD74H       Fanout (Over Temperature Range)                                      compatible with the standard LS logic family.
CT4075)       - Standard Outputs . . . . . . . . . . . . . . . 10 LSTTL Loads
/Subject      - Bus Driver Outputs . . . . . . . . . . . . . 15 LSTTL Loads       Ordering Information
(High
Speed       Wide Operating Temperature Range . . . -55oC to 125oC
CMOS
Logic       Balanced Propagation Delay and Transition Times                         PART NUMBER                                TEMP. RANGE       PACKAGE
Triple 3-                                                                         CD54HC4075F3A                                        (oC)    14 Ld CERDIP
Input       Significant Power Reduction Compared to LSTTL                        CD54HC4075FK                                                 20 LCCC
              Logic ICs                                                           CD54HCT4075F3A                                   -55 to 125  14 Ld CERDIP
                                                                                  CD74HC4075E                                      -55 to 125  14 Ld PDIP
            HC Types                                                             CD74HC4075M                                      -55 to 125  14 Ld SOIC
              - 2V to 6V Operation                                                CD74HC4075MT                                     -55 to 125  14 Ld SOIC
              - High Noise Immunity: NIL = 30%, NIH = 30% of VCC                  CD74HC4075M96                                    -55 to 125  14 Ld SOIC
                 at VCC = 5V                                                      CD74HC4075NSR                                    -55 to 125  14 Ld SOP
                                                                                  CD74HC4075PW                                     -55 to 125  14 Ld TSSOP
            HCT Types                                                                                                             -55 to 125
              - 4.5V to 5.5V Operation                                                                                             -55 to 125
              - Direct LSTTL Input Logic Compatibility,
                 VIL= 0.8V (Max), VIH = 2V (Min)
              - CMOS Input Compatibility, Il  1A at VOL, VOH

                                                                                  CD74HC4075PWR                                 -55 to 125     14 Ld TSSOP

                                                                                  CD74HC4075PWT                                 -55 to 125     14 Ld TSSOP

                                                                                  CD74HCT4075E                                  -55 to 125     14 Ld PDIP

                                                                                  NOTE: When ordering, use the entire part number. The suffixes 96
                                                                                  and R denote tape and reel. The suffix T denotes a small-quantity
                                                                                  reel of 250.

           CAUTION: These devices are sensitive to electrostatic discharge. Users should follow proper IC Handling Procedures.

           Copyright 2006, Texas Instruments Incorporated                    1
        CD54HC4075, CD74HC4075, CD54HCT4075, CD74HCT4075

Pinout

        CD54HC4075, CD54HCT4075 (CERDIP)
        CD74HC4075 (PDIP, SOIC, SOP, TSSOP)

                     CD74HCT4075 (PDIP)
                             TOP VIEW

          2A 1     14 VCC
          2B 2     13 3C
          1A 3     12 3B
          1B 4     11 3A
          1C 5     10 3Y
          1Y 6     9 2Y
        GND 7      8 2C

              SN54HC4075 (FK)
                 (TOP VIEW)

              2B
                     2A
                            NC
                                    VCC
                                           3C

              3 2 1 20 19

        1A 4                                    18 3B

        NC 5                                    17 NC

        1B 6                                    16 3A

        NC 7                                    15 NC

        1C 8                                    14 3Y

              9 10 11 12 13

              1Y
                     GND
                             NC

                                     2C
                                            2Y

                2
CD54HC4075, CD74HC4075, CD54HCT4075, CD74HCT4075

Functional Diagram

                                3                  6
                        1A                               1Y

                                4                  9
                        1B                               2Y

                                5                  10
                        1C                               3Y

                                1                  GND = 7
                        2A                         VCC = 14

                                2
                        2B

                                8
                        2C

                              11
                        3A

                              12
                        3B

                              13
                        3C

                                      TRUTH TABLE

                            INPUTS                                            OUTPUT
                                                                                  nY
                    nA      nB                     nC                              L
                                                                                   H
                    L              L               L                               H
                                                                                   H
                    H              X               X

                    X       H                      X

                    X              X               H

               H = High Voltage Level, L = Low Voltage Level, X = Irrelevant

Logic Diagram

                        nA

                        nB                                                    nY

                        nC

                                      3
                   CD54HC4075, CD74HC4075, CD54HCT4075, CD74HCT4075

Absolute Maximum Ratings                                                                            Thermal Information

DC Supply Voltage, VCC . . . . . . . . . . . . . . . . . . . . . . . . -0.5V to 7V                  Package Thermal Impedance, JA              (see  Note  1):  .  .  .  .  .  .  .  .  .  80oC/W
DC Input Diode Current, IIK                                                                            E (PDIP) Package . . . . . . . . . . .  ....  ....  ...
                                                                                                       M (SOIC) Package. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86oC/W
   For VI < -0.5V or VI > VCC + 0.5V . . . . . . . . . . . . . . . . . . . . . .20mA                  NS (SOP) Package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 76oC/W
DC Output Diode Current, IOK                                                                           PW (TSSOP) Package . . . . . . . . . . . . . . . . . . . . . . . . . 113oC/W
                                                                                                    Maximum Junction Temperature (Hermetic Package or Die) . 175oC
   For VO < -0.5V or VO > VCC + 0.5V . . . . . . . . . . . . . . . . . . . .20mA                   Maximum Junction Temperature (Plastic Package) . . . . . . . . 150oC
DC Output Source or Sink Current per Output Pin, IO                                                 Maximum Storage Temperature Range . . . . . . . . . .-65oC to 150oC
                                                                                                    Maximum Lead Temperature (Soldering 10s) . . . . . . . . . . . . . 300oC
   For VO > -0.5V or VO < VCC + 0.5V . . . . . . . . . . . . . . . . . . . .25mA
DC VCC or Ground Current, ICC or IGND . . . . . . . . . . . . . . . . . .50mA                         (SOIC - Lead Tips Only)

Operating Conditions

Temperature Range (TA) . . . . . . . . . . . . . . . . . . . . . -55oC to 125oC
Supply Voltage Range, VCC

   HC Types . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .2V to 6V

   HCT Types . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4.5V to 5.5V

DC Input or Output Voltage, VI, VO . . . . . . . . . . . . . . . . . 0V to VCC
Input Rise and Fall Time

   2V . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1000ns (Max)

   4.5V. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 500ns (Max)

   6V . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 400ns (Max)

CAUTION: Stresses above those listed in "Absolute Maximum Ratings" may cause permanent damage to the device. This is a stress only rating and operation
of the device at these or any other conditions above those indicated in the operational sections of this specification is not implied.

NOTE:
1. The package thermal impedance is calculated in accordance with JESD 51-7.

DC Electrical Specifications

                                    TEST      VCC                                                      25oC        -40oC TO 85oC -55oC TO 125oC
                               CONDITIONS      (V)
     PARAMETER     SYMBOL                                                                        MIN TYP MAX MIN MAX MIN MAX UNITS
HC TYPES                      VI (V) IO (mA)
High Level Input
Voltage            VIH        -       -       2                                                  1.5   -     -     1.5                         -     1.5                    -              V

Low Level Input                               4.5                                                3.15  -     -     3.15                        -     3.15                   -              V
Voltage
                                              6                                                  4.2   -     -     4.2                         -     4.2                    -              V
High Level Output
Voltage            VIL        -       -       2                                                     -  -     0.5   -            0.5                  -                   0.5               V
CMOS Loads
                                              4.5                                                   -  -     1.35  -            1.35                 -                1.35                 V
High Level Output
Voltage                                       6                                                     -  -     1.8   -            1.8                  -                   1.8               V
TTL Loads
Low Level Output   VOH VIH or VIL -0.02       2                                                  1.9   -     -     1.9                         -     1.9                    -              V
Voltage
CMOS Loads                            -0.02   4.5                                                4.4   -     -     4.4                         -     4.4                    -              V

Low Level Output                      -0.02   6                                                  5.9   -     -     5.9                         -     5.9                    -              V
Voltage
TTL Loads                             -4      4.5                                                3.98  -     -     3.84                        -     3.7                    -              V
Input Leakage
Current                               -5.2    6                                                  5.48  -     -     5.34                        -     5.2                    -              V
Quiescent Device
Current            VOL VIH or VIL 0.02        2                                                     -  -     0.1   -            0.1                  -                   0.1               V

                                      0.02    4.5                                                   -  -     0.1   -            0.1                  -                   0.1               V

                                      0.02    6                                                     -  -     0.1   -            0.1                  -                   0.1               V

                                      4       4.5                                                   -  -     0.26  -            0.33                 -                   0.4               V

                                      5.2     6                                                     -  -     0.26  -            0.33                 -                   0.4               V

                   II         VCC or  -       6                                                     -  -     0.1  -            1                   -                   1                A

                              GND

                   ICC        VCC or  0       6                                                     -  -     2     -            20                   -                   40                A

                              GND

                                                                                                 4
                    CD54HC4075, CD74HC4075, CD54HCT4075, CD74HCT4075

DC Electrical Specifications (Continued)

                                        TEST            VCC                      25oC              -40oC TO 85oC -55oC TO 125oC
                                   CONDITIONS            (V)
     PARAMETER          SYMBOL                                          MIN TYP MAX MIN MAX MIN MAX UNITS
HCT TYPES                         VI (V) IO (mA)

High Level Input        VIH            -     -          4.5 to             2     -        -        2       -      2     -         V
Voltage
                                                        5.5

Low Level Input              VIL       -     -          4.5 to             -     -        0.8      -       0.8    -     0.8       V
Voltage
                                                        5.5

High Level Output       VOH VIH or VIL -0.02            4.5             4.4      -        -        4.4     -      4.4   -         V

Voltage

CMOS Loads

High Level Output                            -4         4.5             3.98     -        -        3.84    -      3.7   -         V
Voltage
TTL Loads

Low Level Output        VOL VIH or VIL 0.02             4.5                -     -        0.1      -       0.1    -     0.1       V
Voltage
CMOS Loads

Low Level Output                             4          4.5                -     -        0.26     -       0.33   -     0.4       V
Voltage
TTL Loads

Input Leakage                II   VCC and    0          5.5                -              0.1     -       1     -     1        A
Current
                                  GND

Quiescent Device        ICC       VCC or     0          5.5                -     -        2        -       20     -     40        A
Current
                                  GND

Additional Quiescent      ICC     VCC        -          4.5 to             -     100 360           -       450    -     490       A
Device Current Per      (Note 2)  -2.1
Input Pin: 1 Unit Load                                  5.5

NOTE:

2. For dual-supply systems theoretical worst case (VI = 2.4V, VCC = 5.5V) specification is 1.8mA.

HCT Input Loading Table

         INPUT                            UNIT LOADS

               All                         1.6

NOTE: Unit Load is ICC limit specified in DC Electrical Table, e.g.
360A max at 25oC.

Switching Specifications Input tr, tf = 6ns

                                             TEST                                   25oC                -40oC TO  -55oC TO 125oC
                                                                                                          85oC

           PARAMETER              SYMBOL CONDITIONS VCC (V) MIN TYP MAX                            MIN MAX MIN MAX UNITS
HC TYPES
Propagation Delay,                tPLH, tPHL CL = 50pF          2             -        - 100            -  125       -  150 ns
Input to Output (Figure 1)
                                                                4.5           -        -       20       -  25        -  30        ns
Transition Times (Figure 1)
                                                                6             -        -       17       -  21        -  26        ns
Input Capacitance
                                           CL = 15pF            5             -        8        -       -     -      -     -      ns

                                  tTLH, tTHL CL = 50pF          2             -        -       75       -  95        -  110 ns

                                                                4.5           -        -       15       -  19        -  22        ns

                                                                6             -        -       13       -  16        -  19        ns

                                  CIN           -                    -        -        -       10       -  10        -  10        pF

                                                                        5
Switching Specifications Input tr, tf = 6ns (Continued)

                                                 TEST                  25oC        -40oC TO                  -55oC TO 125oC
                                                                                     85oC

PARAMETER                         SYMBOL CONDITIONS VCC (V) MIN TYP MAX            MIN MAX MIN MAX UNITS

Power Dissipation Capacitance CPD                      -    5       -  26    -     -           -             -         -          pF

(Notes 3, 4)

HCT TYPES

Propagation Delay, Input to       tPLH, tPHL CL = 50pF      4.5     -  -     24    -           30            -         36         ns

Output (Figure 2)                      CL = 15pF            5       -  9     -     -           -             -         -          ns

Transition Times (Figure 2)       tTLH, tTHL CL = 50pF      4.5     -  -     15    -           19            -         22         ns

Input Capacitance                 CIN                  -    -       -  -     10    -           10            -         10         pF

Power Dissipation Capacitance CPD                      -    5       -  28    -     -           -             -         -          pF

(Notes 3, 4)

NOTES:

3. CPD is used to determine the dynamic power consumption, per gate.
4. PD = VCC2 fi (CPD + CL) where fi = Input Frequency, CL = Output Load Capacitance, VCC = Supply Voltage.

Test Circuits and Waveforms

tr = 6ns                               tf = 6ns                        tr = 6ns                              tf = 6ns
      INPUT                                                                INPUT                                             3V
                             90%                       VCC                               2.7V
                             50%                                                         1.3V                                GND
                             10%                       GND                               0.3V

              tTHL                               tTLH                        tTHL                                tTLH
                                              90%
INVERTING                                    50%                       INVERTING                              90%
   OUTPUT                                  10%                            OUTPUT                           1.3V
                                                                                                          10%
                    tPHL          tPLH                                             tPHL
                                                                                                  tPLH

FIGURE 1. HC AND HCU TRANSITION TIMES AND PROPAGA-                  FIGURE 2. HCT TRANSITION TIMES AND PROPAGATION
                TION DELAY TIMES, COMBINATION LOGIC                                 DELAY TIMES, COMBINATION LOGIC

                                                                 6
www.ti.com                                                    PACKAGE OPTION ADDENDUM

                                                                                                                               9-Oct-2007

PACKAGING INFORMATION

  Orderable Device  Status (1)  Package  Package  Pins Package Eco Plan (2) Lead/Ball Finish MSL Peak Temp (3)
   5962-87722012A   ACTIVE        Type   Drawing             Qty
   5962-8772201CA   ACTIVE        LCCC
  CD54HC4075F3A     ACTIVE        CDIP       FK   20  1       TBD      POST-PLATE N / A for Pkg Type
   CD54HC4075FK     ACTIVE        CDIP        J
CD54HCT4075F3A     ACTIVE        LCCC        J   14  1       TBD      A42 SNPB N / A for Pkg Type
    CD74HC4075E     ACTIVE        CDIP       FK
  CD74HC4075EE4     ACTIVE        PDIP        J   14  1       TBD      A42 SNPB N / A for Pkg Type
    CD74HC4075M     ACTIVE                    N
  CD74HC4075M96     ACTIVE                        20  1       TBD      POST-PLATE N / A for Pkg Type
CD74HC4075M96E4     ACTIVE
CD74HC4075M96G4     ACTIVE                        14  1       TBD      A42 SNPB N / A for Pkg Type
  CD74HC4075ME4     ACTIVE
  CD74HC4075MG4     ACTIVE                        14 25       Pb-Free  CU NIPDAU N / A for Pkg Type
   CD74HC4075MT     ACTIVE                                    (RoHS)
CD74HC4075MTE4     ACTIVE
CD74HC4075MTG4     ACTIVE      PDIP     N        14 25       Pb-Free  CU NIPDAU N / A for Pkg Type
  CD74HC4075NSR     ACTIVE                                    (RoHS)
CD74HC4075NSRG4     ACTIVE
   CD74HC4075PW     ACTIVE      SOIC     D        14 50 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
CD74HC4075PWE4     ACTIVE                                              no Sb/Br)
CD74HC4075PWG4     ACTIVE
  CD74HC4075PWR     ACTIVE      SOIC     D        14 2500 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
CD74HC4075PWRE4     ACTIVE                                              no Sb/Br)
CD74HC4075PWRG4     ACTIVE
  CD74HC4075PWT     ACTIVE      SOIC     D        14 2500 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
CD74HC4075PWTE4     ACTIVE                                              no Sb/Br)
CD74HC4075PWTG4     ACTIVE
                                SOIC     D        14 2500 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                SOIC     D        14 50 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                SOIC     D        14 50 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                SOIC     D        14 250 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                SOIC     D        14 250 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                SOIC     D        14 250 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                SO       NS       14 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                SO       NS       14 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                TSSOP    PW       14 90 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                TSSOP    PW       14 90 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                TSSOP    PW       14 90 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                TSSOP    PW       14 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                TSSOP    PW       14 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                TSSOP    PW       14 2000 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                TSSOP    PW       14 250 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                TSSOP    PW       14 250 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                TSSOP    PW       14 250 Green (RoHS & CU NIPDAU Level-1-260C-UNLIM
                                                                        no Sb/Br)

                                             Addendum-Page 1
www.ti.com                                                 PACKAGE OPTION ADDENDUM

                                                                                                                            9-Oct-2007

Orderable Device  Status (1)  Package  Package  Pins Package Eco Plan (2)  Lead/Ball Finish MSL Peak Temp (3)
CD74HCT4075E     ACTIVE        Type   Drawing             Qty                CU NIPDAU N / A for Pkg Type
CD74HCT4075EE4    ACTIVE                                                      CU NIPDAU N / A for Pkg Type
                                PDIP        N   14 25      Pb-Free
                                                           (RoHS)

                              PDIP     N        14 25      Pb-Free
                                                           (RoHS)

(1) The marketing status values are defined as follows:
ACTIVE: Product device recommended for new designs.
LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.
NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in
a new design.
PREVIEW: Device has been announced but is not in production. Samples may or may not be available.
OBSOLETE: TI has discontinued the production of the device.

(2) Eco Plan - The planned eco-friendly classification: Pb-Free (RoHS), Pb-Free (RoHS Exempt), or Green (RoHS & no Sb/Br) - please check
http://www.ti.com/productcontent for the latest availability information and additional product content details.
TBD: The Pb-Free/Green conversion plan has not been defined.
Pb-Free (RoHS): TI's terms "Lead-Free" or "Pb-Free" mean semiconductor products that are compatible with the current RoHS requirements
for all 6 substances, including the requirement that lead not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered
at high temperatures, TI Pb-Free products are suitable for use in specified lead-free processes.
Pb-Free (RoHS Exempt): This component has a RoHS exemption for either 1) lead-based flip-chip solder bumps used between the die and
package, or 2) lead-based die adhesive used between the die and leadframe. The component is otherwise considered Pb-Free (RoHS
compatible) as defined above.
Green (RoHS & no Sb/Br): TI defines "Green" to mean Pb-Free (RoHS compatible), and free of Bromine (Br) and Antimony (Sb) based flame
retardants (Br or Sb do not exceed 0.1% by weight in homogeneous material)

(3) MSL, Peak Temp. -- The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder
temperature.

Important Information and Disclaimer:The information provided on this page represents TI's knowledge and belief as of the date that it is
provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the
accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take
reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on
incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited
information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI
to Customer on an annual basis.

                                          Addendum-Page 2
          www.ti.com                                     PACKAGE MATERIALS INFORMATION

TAPE AND REEL INFORMATION                                                                                                                11-Mar-2008

*All dimensions are nominal

Device                       Package Package Pins  SPQ      Reel Reel     A0 (mm)  B0 (mm)  K0 (mm) P1  W                                             Pin1
                               Type Drawing              Diameter Width
                                                   2500                      6.5      9.0        (mm) (mm) Quadra
                                                   2000    (mm) W1 (mm)      8.2      10.5
CD74HC4075M96                SOIC  D  14           2000                      7.0      5.6   2.1  8.0 16.0 Q1
                                                           330.0 16.4
CD74HC4075NSR                SO    NS 14                                                    2.5  12.0 16.0 Q1
                                                           330.0 16.4
CD74HC4075PWR TSSOP PW 14                                                                   1.6  8.0 12.0 Q1
                                                           330.0 12.4

                                                   Pack Materials-Page 1
www.ti.com                                     PACKAGE MATERIALS INFORMATION

                                                                                                                               11-Mar-2008

*All dimensions are nominal  Package Type  Package Drawing Pins  SPQ   Length (mm)  Width (mm)  Height (mm)
              Device               SOIC                          2500       346.0       346.0        33.0
                                    SO     D   14                2000       346.0       346.0        33.0
      CD74HC4075M96              TSSOP                           2000       346.0       346.0        29.0
      CD74HC4075NSR                        NS  14
      CD74HC4075PWR
                                           PW  14

                                               Pack Materials-Page 2
PW (R-PDSO-G**)                                                                                      MECHANICAL DATA

14 PINS SHOWN                                                                       MTSS001C JANUARY 1995 REVISED FEBRUARY 1999

                        0,65                                                           PLASTIC SMALL-OUTLINE PACKAGE
                                14
                                                   0,30          0,10 M
                                                   0,19
                                              8

                                                                                    0,15 NOM

                                                                 4,50 6,60
                                                                 4,30 6,20

                                                                                               Gage Plane

1                                          7                                                                 0,25

                                                                                    0 8                 0,75
                                                                                                           0,50
                                    A

1,20 MAX                                   0,15                  Seating Plane
                                           0,05                           0,10

                                            PINS **              14         16  20           24  28
                                                              8

                                    DIM

                                    A MAX        3,10 5,10 5,10 6,60 7,90 9,80

                                    A MIN        2,90 4,90 4,90 6,40 7,70 9,60

                                                                                                                   4040064/F 01/97

NOTES: A. All linear dimensions are in millimeters.
             B. This drawing is subject to change without notice.
             C. Body dimensions do not include mold flash or protrusion not to exceed 0,15.
             D. Falls within JEDEC MO-153

                                                 POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                                                    MECHANICAL DATA

FK (S-CQCC-N**)                                                                                                                MLCC006B OCTOBER 1996

28 TERMINAL SHOWN                                                                           LEADLESS CERAMIC CHIP CARRIER

                    18 17 16 15 14 13 12                                      NO. OF             A            B
                                                                           TERMINALS
                    26 27 28 1 2 3 4                                                        MIN     MAX  MIN     MAX
                                                    0.020 (0,51)                  **
                                                    0.010 (0,25)
                19                                                11       20               0.342 0.358 0.307 0.358

                20                                                                          (8,69) (9,09) (7,80) (9,09)

                21                                                10                        0.442 0.458 0.406 0.458
      B SQ
                                                                           28               (11,23) (11,63) (10,31) (11,63)
                22
A SQ                                                              9

                23                                                         44               0.640 0.660 0.495 0.560

                24                                                8                         (16,26) (16,76) (12,58) (14,22)

                25                                                7        52               0.739 0.761 0.495 0.560

                                                                                            (18,78) (19,32) (12,58) (14,22)

                                                                  6                         0.938 0.962 0.850 0.858

                                                                           68               (23,83) (24,43) (21,6) (21,8)

                                                                  5

                                                                           84               1.141 1.165 1.047 1.063

                                                                                            (28,99) (29,59) (26,6) (27,0)

                                                                                                         0.080 (2,03)
                                                                                                         0.064 (1,63)

                                                                           0.020 (0,51)
                                                                           0.010 (0,25)

0.055 (1,40)                                                                  0.045 (1,14)
0.045 (1,14)                                                                  0.035 (0,89)

      0.028 (0,71)                                                         0.045 (1,14)
      0.022 (0,54)                                                         0.035 (0,89)

                    0.050 (1,27)

                                                                                                         4040140 / D 10/96

NOTES: A. All linear dimensions are in inches (millimeters).
             B. This drawing is subject to change without notice.
             C. This package can be hermetically sealed with a metal lid.
             D. The terminals are gold plated.
             E. Falls within JEDEC MS-004

                     POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                     IMPORTANT NOTICE

Texas Instruments Incorporated and its subsidiaries (TI) reserve the right to make corrections, modifications, enhancements, improvements,
and other changes to its products and services at any time and to discontinue any product or service without notice. Customers should
obtain the latest relevant information before placing orders and should verify that such information is current and complete. All products are
sold subject to TI's terms and conditions of sale supplied at the time of order acknowledgment.

TI warrants performance of its hardware products to the specifications applicable at the time of sale in accordance with TI's standard
warranty. Testing and other quality control techniques are used to the extent TI deems necessary to support this warranty. Except where
mandated by government requirements, testing of all parameters of each product is not necessarily performed.

TI assumes no liability for applications assistance or customer product design. Customers are responsible for their products and
applications using TI components. To minimize the risks associated with customer products and applications, customers should provide
adequate design and operating safeguards.

TI does not warrant or represent that any license, either express or implied, is granted under any TI patent right, copyright, mask work right,
or other TI intellectual property right relating to any combination, machine, or process in which TI products or services are used. Information
published by TI regarding third-party products or services does not constitute a license from TI to use such products or services or a
warranty or endorsement thereof. Use of such information may require a license from a third party under the patents or other intellectual
property of the third party, or a license from TI under the patents or other intellectual property of TI.

Reproduction of TI information in TI data books or data sheets is permissible only if reproduction is without alteration and is accompanied
by all associated warranties, conditions, limitations, and notices. Reproduction of this information with alteration is an unfair and deceptive
business practice. TI is not responsible or liable for such altered documentation. Information of third parties may be subject to additional
restrictions.

Resale of TI products or services with statements different from or beyond the parameters stated by TI for that product or service voids all
express and any implied warranties for the associated TI product or service and is an unfair and deceptive business practice. TI is not
responsible or liable for any such statements.

TI products are not authorized for use in safety-critical applications (such as life support) where a failure of the TI product would reasonably
be expected to cause severe personal injury or death, unless officers of the parties have executed an agreement specifically governing
such use. Buyers represent that they have all necessary expertise in the safety and regulatory ramifications of their applications, and
acknowledge and agree that they are solely responsible for all legal, regulatory and safety-related requirements concerning their products
and any use of TI products in such safety-critical applications, notwithstanding any applications-related information or support that may be
provided by TI. Further, Buyers must fully indemnify TI and its representatives against any damages arising out of the use of TI products in
such safety-critical applications.

TI products are neither designed nor intended for use in military/aerospace applications or environments unless the TI products are
specifically designated by TI as military-grade or "enhanced plastic." Only products designated by TI as military-grade meet military
specifications. Buyers acknowledge and agree that any such use of TI products which TI has not designated as military-grade is solely at
the Buyer's risk, and that they are solely responsible for compliance with all legal and regulatory requirements in connection with such use.

TI products are neither designed nor intended for use in automotive applications or environments unless the specific TI products are
designated by TI as compliant with ISO/TS 16949 requirements. Buyers acknowledge and agree that, if they use any non-designated
products in automotive applications, TI will not be responsible for any failure to meet such requirements.

Following are URLs where you can obtain information on other Texas Instruments products and application solutions:

Products                     amplifier.ti.com        Applications        www.ti.com/audio
Amplifiers                   dataconverter.ti.com    Audio               www.ti.com/automotive
Data Converters              dsp.ti.com              Automotive          www.ti.com/broadband
DSP                          www.ti.com/clocks       Broadband           www.ti.com/digitalcontrol
Clocks and Timers            interface.ti.com        Digital Control     www.ti.com/medical
Interface                    logic.ti.com            Medical             www.ti.com/military
Logic                        power.ti.com            Military            www.ti.com/opticalnetwork
Power Mgmt                   microcontroller.ti.com  Optical Networking  www.ti.com/security
Microcontrollers             www.ti-rfid.com         Security            www.ti.com/telephony
RFID                         www.ti.com/lprf         Telephony           www.ti.com/video
RF/IF and ZigBee Solutions                          Video & Imaging     www.ti.com/wireless
                                                     Wireless

Mailing Address: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265
                     Copyright 2008, Texas Instruments Incorporated
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

小广播

CD74HC4075NSRG4器件购买:

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved