电子工程世界电子工程世界电子工程世界

产品描述

搜索

CD74FCT244E

器件型号:CD74FCT244E
器件类别:半导体    逻辑   
厂商名称:Texas Instruments
厂商官网:http://www.ti.com/
标准:  
下载文档 在线购买

CD74FCT244E在线购买

供应商 器件名称 价格 最低购买 库存  
CD74FCT244E ¥6.41 1 点击查看 点击购买

器件描述

BiCMOS FCT Interface Logic Octal Non-Inverting Buffers/Line Drivers with 3-State Outputs 20-PDIP 0 to 70

参数
产品属性属性值
Bits(#)8
ICC @ nom voltage(Max)(mA)0.08
F @ nom voltage(Max)(Mhz)70
RatingCatalog
VCC(Max)(V)5.25
Voltage(Nom)(V)5
Approx. price(US$)0.31 | 1ku
IOH(Max)(mA)-15
Technology FamilyFCT
VCC(Min)(V)4.75
Operating temperature range(C)0 to 70
tpd @ nom Voltage(Max)(ns)6.5
Package GroupPDIP|20,SOIC|20
IOL(Max)(mA)64
Schmitt triggerNo

CD74FCT244E器件文档内容

  D BiCMOS Technology With Low Quiescent                    CD74FCT244, CD74FCT244AT
                                              BiCMOS OCTAL BUFFERS/LINE DRIVERS
        Power
                                                                 WITH 3-STATE OUTPUTS
  D Buffered Inputs
  D Noninverted Outputs                                                  SCBS722B JULY 2000 REVISED AUGUST 2003
  D Input/Output Isolation From VCC
  D Controlled Output Edge Rates                         CD74FCT244 . . . E, M, OR SM PACKAGE
  D 64-mA Output Sink Current                              CD74FCT244AT . . . E OR M PACKAGE
  D Output Voltage Swing Limited to 3.7 V                                     (TOP VIEW)
  D SCR Latch-Up-Resistant BiCMOS Process
                                                                                                  1OE 1   20 VCC
        and Circuit Design                                                                         1A1 2  19 2OE
                                                                                                   2Y4 3  18 1Y1
description/ordering information                                                                   1A2 4  17 2A4
                                                                                                   2Y3 5  16 1Y2
                                                                                                   1A3 6  15 2A3
                                                                                                   2Y2 7  14 1Y3
                                                                                                   1A4 8  13 2A2
                                                                                                   2Y1 9  12 1Y4
                                                                                                  GND 10  11 2A1

The CD74FCT244 and CD74FCT244AT are octal

buffer/line drivers with 3-state outputs using a

small-geometry BiCMOS technology. The output stages are a combination of bipolar and CMOS transistors that

limit the output high level to two diode drops below VCC. This resultant lowering of output swing (0 V to 3.7 V)
reduces the power-bus ringing [a source of electromagnetic interference (EMI)] and minimizes VCC bounce and
ground bounce and their effects during simultaneous output switching. The output configuration also enhances

switching speed and is capable of sinking 64 mA.

These devices are organized as two 4-bit buffers/line drivers with separate active-low output-enable (OE)
inputs. When OE is low, the device passes data from the A inputs to the Y outputs. When OE is high, the outputs
are in the high-impedance state.

To ensure the high-impedance state during power up or power down, OE should be tied to VCC through a pullup
resistor; the minimum value of the resistor is determined by the current-sinking capability of the driver.

                        ORDERING INFORMATION

TA           PACKAGE                           ORDERABLE                                          TOP-SIDE
                                              PART NUMBER                                         MARKING

             PDIP E   Tube                  CD74FCT244E                                         CD74FCT244E

0C to 70C  SOIC M   Tube                  CD74FCT244M                                         74FCT244M
             SSOP SM  Tape and reel         CD74FCT244M96                                       FCT244SM
                        Tape and reel         CD74FCT244SM96

             PDIP E   Tube                  CD74FCT244ATE                                       CD74FCT244ATE

             SOIC M   Tube                  CD74FCT244ATM                                       74FCT244ATM
                        Tape and reel         CD74FCT244ATM96

Package drawings, standard packing quantities, thermal data, symbolization, and PCB design
  guidelines are available at www.ti.com/sc/package.

                        FUNCTION TABLE
                        (each buffer/driver)

                        INPUTS                OUTPUT
                                                   Y
                        OE                 A

                        L                  H  H

                        L                  L  L

                        H                  X  Z

Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of
Texas Instruments semiconductor products and disclaimers thereto appears at the end of this data sheet.

PRODUCTION DATA information is current as of publication date.                                    Copyright  2003, Texas Instruments Incorporated
Products conform to specifications per the terms of Texas Instruments                                                                                      1
standard warranty. Production processing does not necessarily include
testing of all parameters.

                                                    POST OFFICE BOX 655303 DALLAS, TEXAS 75265
CD74FCT244, CD74FCT244AT                                        2OE 19
BiCMOS OCTAL BUFFERS/LINE DRIVERS                                          11
WITH 3-STATE OUTPUTS
                                                                2A1
SCBS722B JULY 2000 REVISED AUGUST 2003

logic diagram (positive logic)

                   1OE 1

                  2                                     18 1Y1                        9 2Y1
        1A1

        1A2 4                                           16 1Y2  2A2 13                7 2Y2

        1A3 6                                           14 1Y3  2A3 15                5 2Y3

        1A4 8                                           12 1Y4  2A4 17                3 2Y4

absolute maximum ratings over operating free-air temperature range (unless otherwise noted)

       DC supply voltage range, VCC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 0.5 V to 6 V
       DC input clamp current, IIK (VI < 0.5 V) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20 mA
       DC output clamp current, IOK (VO < 0.5 V) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50 mA
       DC output sink current per output pin, IOL . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70 mA
       DC output source current per output pin, IOH . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30 mA
       Continuous current through VCC, ICC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 140 mA
       Continuous current through GND . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 528 mA
       Package thermal impedance, JA (see Note 1): E package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 69C/W

                                                                       M package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58C/W
                                                                       SM package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70C/W
       Storage temperature range, Tstg . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65C to 150C

Stresses beyond those listed under "absolute maximum ratings" may cause permanent damage to the device. These are stress ratings only, and
  functional operation of the device at these or any other conditions beyond those indicated under "recommended operating conditions" is not
  implied. Exposure to absolute-maximum-rated conditions for extended periods may affect device reliability.

NOTES: 1. The package thermal impedance is calculated in accordance with JESD 51-7.

recommended operating conditions (see Note 2)

                                                                                      MIN MAX UNIT

   VCC  Supply voltage                                                                4.75 5.25 V
   VIH  High-level input voltage
   VIL  Low-level input voltage                                                       2      V
   VI   Input voltage
   VO   Output voltage                                                                       0.8 V
   IOH  High-level output current
   IOL  Low-level output current                                                      0 VCC V
   t/v  Input transition rise or fall rate (slew rate)                                0 VCC V

                                                                                             15 mA

                                                                                             64 mA

                                                                                             10 ns/V

   TA   Operating free-air temperature                                                0      70 C

NOTE 2: All unused inputs of the device must be held at VCC or GND to ensure proper device operation. Refer to the TI application report,
              Implications of Slow or Floating CMOS Inputs, literature number SCBA004.

2                                        POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                                 CD74FCT244, CD74FCT244AT

                                                                   BiCMOS OCTAL BUFFERS/LINE DRIVERS
                                                                                      WITH 3-STATE OUTPUTS

                                                                                              SCBS722B JULY 2000 REVISED AUGUST 2003

electrical characteristics over recommended operating free-air temperature range (unless
otherwise noted)

PARAMETER                         TEST CONDITIONS                             VCC        TA = 25C      MIN                      MAX    UNIT
                                                                                                                                 1.2
                                                                                         MIN MAX                                          V
                                                                                                                                 0.55     V
        VIK  II = 18 mA                                                      4.75 V          1.2                                  1    V
                                                                                                                                         mA
        VOH  IOH = 15 mA                                                     4.75 V     2.4                                2.4   10    mA
                                                                                                                                         mA
        VOL  IOL = 64 mA                                                      4.75 V          0.55                                  80   mA
                                                                                                                                   1.6   mA
        II   VI = VCC or GND                                                  5.25 V          0.1                                  10   pF
                                                                                                                                    15   pF
        IOZ  VO = VCC or GND                                                  5.25 V          0.5
        IOS  VI = VCC or GND,                                                 5.25 V
                                               VO = 0                                    60            60

        ICC  VI = VCC or GND,                  IO = 0                         5.25 V                8

        ICC  One input at 3.4 V,               Other inputs at VCC or GND     5.25 V               1.6

        Ci   VI = VCC or GND                                                                       10

        Co   VO = VCC or GND                                                                       15

Not more than one output should be tested at a time, and the duration of the test should not exceed 100 ms.
This is the increase in supply current for each input at one of the specified TTL voltage levels, rather than 0 V or VCC.

switching characteristics over recommended operating free-air temperature range,
VCC = 5 V 0.25 V (unless otherwise noted) (see Figure 1)

                                                                   CD74FCT244                 CD74FCT244AT

PARAMETER     FROM                                  TO             TA = 25C  MIN MAX    TA = 25C      MIN MAX                         UNIT
             (INPUT)                           (OUTPUT)                TYP                   TYP

tpd          A                                 Y                   4.5        1.5 6.5         3.8                           1.5 5.3 ns

ten          OE                                Y                   6          1.5     8       4.8                           1.5 6.5 ns

tdis         OE                                Y                   5          1.5     7       4.5                           1.5 5.8 ns

noise characteristics, VCC = 5 V, CL = 50 pF, TA = 25C

                              PARAMETER                                                       MIN TYP MAX UNIT

VOL(P)      Quiet output, maximum dynamic VOL                                                                               1           V
VOH(V)      Quiet output, minimum dynamic VOH
VIH(D)      High-level dynamic input voltage                                                                                0.5         V
VIL(D)
            Low-level dynamic input voltage                                                         2                                   V

                                                                                                                                 0.8 V

operating characteristics, VCC = 5 V, TA = 25C                                        TEST CONDITIONS                           TYP UNIT
                                                                                      No load, f = 1 MHz                           35 pF
                                                        PARAMETER
  Cpd Power dissipation capacitance

                                  POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                                3
CD74FCT244, CD74FCT244AT
BiCMOS OCTAL BUFFERS/LINE DRIVERS
WITH 3-STATE OUTPUTS

SCBS722B JULY 2000 REVISED AUGUST 2003

                                    PARAMETER MEASUREMENT INFORMATION

   From Output                    Test        From Output               500  S1                  7V            TEST              S1
     Under Test                   Point         Under Test            500                           Open                       Open
                                                                                                          tPLH/tPHL
           CL = 50 pF            500                  CL = 50 pF                                 GND       tPLZ/tPZL            7V
         (see Note A)                               (see Note A)                                          tPHZ/tPZH            Open
                                                                                                          Open Drain
                                                                                                                                7V

      LOAD CIRCUIT FOR                                          LOAD CIRCUIT FOR
   TOTEM-POLE OUTPUTS                              3-STATE AND OPEN-DRAIN OUTPUTS

    1.5 V              90%                    90%            3V
   10%                      tr                     1.5 V

                                                     10% 0 V

                                                         tf

                            VOLTAGE WAVEFORM                                                                                   3V
                       INPUT RISE AND FALL TIMES

                                                                      Timing Input                        1.5 V

                                 tw                                                                                            0V

                                                          3V                                                                          th
                                                                                                 tsu

                                                                                                                                                           3V

   Input                  1.5 V                    1.5 V              Data Input                 1.5 V           1.5 V

                                                          0V                                                                   0V

                       VOLTAGE WAVEFORMS                                                          VOLTAGE WAVEFORMS
                          PULSE DURATION                                                         SETUP AND HOLD TIMES

   Input                        1.5 V                             3V  Output                     1.5 V                                3V
                                                                      Control                                    1.5 V
                                              1.5 V
                                                                  0V                                                                  0V

                  tPLH                              tPHL                                 tPZL                           tPLZ
                                                                             Output
   In-Phase                                                  VOH      Waveform 1                                               3.5 V
     Output                                        1.5 V              (see Note B)
                                       1.5 V                                                              1.5 V  VOL + 0.3 V VOL
                                                             VOL                         tPZH             1.5 V    tPHZ

                    tPHL                                  tPLH               Output
                                                                      Waveform 2
   Out-of-Phase                        1.5 V       1.5 V        VOH   (see Note B)                               VOH 0.3 VVOH
            Output                                              VOL                                                               0 V

                       VOLTAGE WAVEFORMS                                                                 VOLTAGE WAVEFORMS
                                                                                                    ENABLE AND DISABLE TIMES
                    PROPAGATION DELAY TIMES                                                      LOW- AND HIGH-LEVEL ENABLING

   INVERTING AND NONINVERTING OUTPUTS

NOTES: A. CL includes probe and jig capacitance.
             B. Waveform 1 is for an output with internal conditions such that the output is low except when disabled by the output control.

                  Waveform 2 is for an output with internal conditions such that the output is high except when disabled by the output control.

             C. All input pulses are supplied by generators having the following characteristics: PRR  1 MHz, ZO = 50 , tr and tf = 2.5 ns.
             D. The outputs are measured one at a time with one input transition per measurement.

             E. tPLZ and tPHZ are the same as tdis.
             F. tPZL and tPZH are the same as ten.
             G. tPHL and tPLH are the same as tpd.

                                         Figure 1. Load Circuit and Voltage Waveforms

4                                                   POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                                                    PACKAGE OPTION ADDENDUM

www.ti.com                                                                                                                                                         10-Jun-2014

PACKAGING INFORMATION

  Orderable Device  Status Package Type Package Pins Package Eco Plan             Lead/Ball Finish  MSL Peak Temp       Op Temp (C)                                       Device Marking              Samples
  CD74FCT244ATE                                                                                                              0 to 70
  CD74FCT244ATM     (1)           Drawing      Qty  (2)                                        (6)                (3)                                                                    (4/5)
CD74FCT244ATM96
CD74FCT244ATME4     ACTIVE  PDIP  N        20  20   Pb-Free                          CU NIPDAU      N / A for Pkg Type                                             CD74FCT244ATE
CD74FCT244ATMG4                                     (RoHS)                           CU NIPDAU                                                                     74FCT244ATM
                                                                                     CU NIPDAU                                                                     74FCT244ATM
    CD74FCT244E     ACTIVE  SOIC  DW 20        25 Green (RoHS                        CU NIPDAU      Level-1-260C-UNLIM                                    0 to 70  74FCT244ATM
   CD74FCT244M                                            & no Sb/Br)                CU NIPDAU                                                                     74FCT244ATM
  CD74FCT244M96                                                                      CU NIPDAU                                                                     CD74FCT244E
CD74FCT244MG4      ACTIVE  SOIC  DW 20 2000 Green (RoHS                             CU NIPDAU      Level-1-260C-UNLIM                                    0 to 70  74FCT244M
                                                                     & no Sb/Br)     CU NIPDAU                                                                     74FCT244M
                                                                                     CU NIPDAU                                                                     74FCT244M
                    ACTIVE  SOIC  DW 20        25 Green (RoHS                                       Level-1-260C-UNLIM                                    0 to 70
                                                          & no Sb/Br)

                    ACTIVE  SOIC  DW 20        25 Green (RoHS                                       Level-1-260C-UNLIM                                    0 to 70
                                                          & no Sb/Br)

                    ACTIVE  PDIP  N        20  20   Pb-Free                                         N / A for Pkg Type                                    0 to 70
                                                    (RoHS)

                    ACTIVE  SOIC  DW 20        25 Green (RoHS                                       Level-1-260C-UNLIM                                    0 to 70
                                                          & no Sb/Br)

                    ACTIVE  SOIC  DW 20 2000 Green (RoHS                                            Level-1-260C-UNLIM                                    0 to 70
                                                                     & no Sb/Br)

                    ACTIVE  SOIC  DW 20        25 Green (RoHS                                       Level-1-260C-UNLIM                                    0 to 70
                                                          & no Sb/Br)

(1) The marketing status values are defined as follows:
ACTIVE: Product device recommended for new designs.
LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.
NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.
PREVIEW: Device has been announced but is not in production. Samples may or may not be available.
OBSOLETE: TI has discontinued the production of the device.

(2) Eco Plan - The planned eco-friendly classification: Pb-Free (RoHS), Pb-Free (RoHS Exempt), or Green (RoHS & no Sb/Br) - please check http://www.ti.com/productcontent for the latest availability
information and additional product content details.
TBD: The Pb-Free/Green conversion plan has not been defined.
Pb-Free (RoHS): TI's terms "Lead-Free" or "Pb-Free" mean semiconductor products that are compatible with the current RoHS requirements for all 6 substances, including the requirement that
lead not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, TI Pb-Free products are suitable for use in specified lead-free processes.
Pb-Free (RoHS Exempt): This component has a RoHS exemption for either 1) lead-based flip-chip solder bumps used between the die and package, or 2) lead-based die adhesive used between
the die and leadframe. The component is otherwise considered Pb-Free (RoHS compatible) as defined above.
Green (RoHS & no Sb/Br): TI defines "Green" to mean Pb-Free (RoHS compatible), and free of Bromine (Br) and Antimony (Sb) based flame retardants (Br or Sb do not exceed 0.1% by weight
in homogeneous material)

                                                    Addendum-Page 1
                             PACKAGE OPTION ADDENDUM

www.ti.com                   10-Jun-2014

(3) MSL, Peak Temp. - The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.

(4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.

(5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation
of the previous line and the two combined represent the entire Device Marking for that device.

(6) Lead/Ball Finish - Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead/Ball Finish values may wrap to two lines if the finish
value exceeds the maximum column width.

Important Information and Disclaimer:The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information
provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and
continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals.
TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

            Addendum-Page 2
www.ti.com                                               PACKAGE MATERIALS INFORMATION

TAPE AND REEL INFORMATION                                                                                                                              26-Jan-2013

*All dimensions are nominal

Device                       Package Package Pins  SPQ      Reel Reel A0       B0    K0    P1   W     Pin1
                               Type Drawing              Diameter Width (mm)  (mm)  (mm)  (mm)
                                                   2000                                         (mm) Quadrant
                                                   2000    (mm) W1 (mm)       13.0   2.7  12.0
CD74FCT244ATM96 SOIC DW 20                                                    13.0   2.7  12.0  24.0  Q1
                                                           330.0 24.4 10.8
CD74FCT244M96                SOIC DW 20                                                         24.0  Q1
                                                           330.0 24.4 10.8

                                                   Pack Materials-Page 1
www.ti.com                                     PACKAGE MATERIALS INFORMATION

                                                                                                                                             26-Jan-2013

*All dimensions are nominal  Package Type  Package Drawing Pins  SPQ   Length (mm)  Width (mm)  Height (mm)
              Device               SOIC                          2000       367.0       367.0        45.0
                                   SOIC    DW  20                2000       367.0       367.0        45.0
    CD74FCT244ATM96
      CD74FCT244M96                        DW  20

                                               Pack Materials-Page 2
                                               IMPORTANT NOTICE

Texas Instruments Incorporated and its subsidiaries (TI) reserve the right to make corrections, enhancements, improvements and other
changes to its semiconductor products and services per JESD46, latest issue, and to discontinue any product or service per JESD48, latest
issue. Buyers should obtain the latest relevant information before placing orders and should verify that such information is current and
complete. All semiconductor products (also referred to herein as "components") are sold subject to TI's terms and conditions of sale
supplied at the time of order acknowledgment.

TI warrants performance of its components to the specifications applicable at the time of sale, in accordance with the warranty in TI's terms
and conditions of sale of semiconductor products. Testing and other quality control techniques are used to the extent TI deems necessary
to support this warranty. Except where mandated by applicable law, testing of all parameters of each component is not necessarily
performed.

TI assumes no liability for applications assistance or the design of Buyers' products. Buyers are responsible for their products and
applications using TI components. To minimize the risks associated with Buyers' products and applications, Buyers should provide
adequate design and operating safeguards.

TI does not warrant or represent that any license, either express or implied, is granted under any patent right, copyright, mask work right, or
other intellectual property right relating to any combination, machine, or process in which TI components or services are used. Information
published by TI regarding third-party products or services does not constitute a license to use such products or services or a warranty or
endorsement thereof. Use of such information may require a license from a third party under the patents or other intellectual property of the
third party, or a license from TI under the patents or other intellectual property of TI.

Reproduction of significant portions of TI information in TI data books or data sheets is permissible only if reproduction is without alteration
and is accompanied by all associated warranties, conditions, limitations, and notices. TI is not responsible or liable for such altered
documentation. Information of third parties may be subject to additional restrictions.

Resale of TI components or services with statements different from or beyond the parameters stated by TI for that component or service
voids all express and any implied warranties for the associated TI component or service and is an unfair and deceptive business practice.
TI is not responsible or liable for any such statements.

Buyer acknowledges and agrees that it is solely responsible for compliance with all legal, regulatory and safety-related requirements
concerning its products, and any use of TI components in its applications, notwithstanding any applications-related information or support
that may be provided by TI. Buyer represents and agrees that it has all the necessary expertise to create and implement safeguards which
anticipate dangerous consequences of failures, monitor failures and their consequences, lessen the likelihood of failures that might cause
harm and take appropriate remedial actions. Buyer will fully indemnify TI and its representatives against any damages arising out of the use
of any TI components in safety-critical applications.

In some cases, TI components may be promoted specifically to facilitate safety-related applications. With such components, TI's goal is to
help enable customers to design and create their own end-product solutions that meet applicable functional safety standards and
requirements. Nonetheless, such components are subject to these terms.

No TI components are authorized for use in FDA Class III (or similar life-critical medical equipment) unless authorized officers of the parties
have executed a special agreement specifically governing such use.

Only those TI components which TI has specifically designated as military grade or "enhanced plastic" are designed and intended for use in
military/aerospace applications or environments. Buyer acknowledges and agrees that any military or aerospace use of TI components
which have not been so designated is solely at the Buyer's risk, and that Buyer is solely responsible for compliance with all legal and
regulatory requirements in connection with such use.

TI has specifically designated certain components as meeting ISO/TS16949 requirements, mainly for automotive use. In any case of use of
non-designated products, TI will not be responsible for any failure to meet ISO/TS16949.

Products                                       Applications

Audio                  www.ti.com/audio        Automotive and Transportation www.ti.com/automotive

Amplifiers             amplifier.ti.com        Communications and Telecom www.ti.com/communications

Data Converters        dataconverter.ti.com    Computers and Peripherals  www.ti.com/computers

DLP Products          www.dlp.com             Consumer Electronics       www.ti.com/consumer-apps

DSP                    dsp.ti.com              Energy and Lighting        www.ti.com/energy

Clocks and Timers      www.ti.com/clocks       Industrial                 www.ti.com/industrial

Interface              interface.ti.com        Medical                    www.ti.com/medical

Logic                  logic.ti.com            Security                   www.ti.com/security

Power Mgmt             power.ti.com            Space, Avionics and Defense www.ti.com/space-avionics-defense

Microcontrollers       microcontroller.ti.com  Video and Imaging          www.ti.com/video

RFID                   www.ti-rfid.com

OMAP Applications Processors www.ti.com/omap   TI E2E Community           e2e.ti.com

Wireless Connectivity  www.ti.com/wirelessconnectivity

                       Mailing Address: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265
                                            Copyright 2014, Texas Instruments Incorporated
电子密码锁帮助(高手帮!!)
基于C语言的单片机数字密码锁设计和制作该数字密码锁是以AT89C51单片机为控制核心,外加密码存储,行列式键盘,状态显示,声光报警,数码管显示等电路的配合。密码存储电路采用I2C总线的EEPROM存储器AT24C01,保证掉电时密码信息不丢失。单片机是整个系统的控制中心,它除了完成密码读取、密码比较、密码存储、错误密码处理、显示等功能外,还实现与键盘和显示LCD的接口功能。用户可以通过键盘输入密码,可以显示密码,同时也可以修改密码。在输错三次密码后,自动声光报警,并锁住键盘。密码位数为6位。单...
zhouzheng2008 单片机
【ST NUCLEO-G071RB评测】——by hujj
@hujj 【STNUCLEO-G071RB评测】——初识套件 【STNUCLEO-G071RB评测】+我的评测过程 【STNUCLEO-G071RB评测】+程序移植运行出现错误 【STNUCLEO-G071RB评测】+驱动LCD5110显示屏及启用systick 【STNUCLEO-G071RB评测】——byhujj...
okhxyyo stm32/stm8
高压MOS/IGBT的短路保护电路
高压MOS/IGBT的短路保护电路 转载:电源网 电源网讯个人多年来从事高压脉冲电源的工作的一点经验总结 电路如上: 带短路保护锁定的驱动的3脚为短路信号检测入端;2脚为驱动地;1脚为驱动输出。 当电路存在短路的时候流过MOS的电流很大在S极电阻两端产生的压降导致三极管由截止进入导通(当然导到什么程度具体跟MOS的跨导有关系),因此驱动电阻上面有压降,MOS进入放大区。这个时候高电压不会通过MOS进行强电流放电,因而心片不会有局部过热的可能,在很短...
安_然 模拟电子
关于iic器件与FM
问个问题,好心人帮我解答一下吧 我的wince已经安装了iic驱动,那么我接iic器件是不是不用单独再写驱动了?比如说FM?是不是可以在应用程序中通过iic初始化 关于iic器件与FM...
胖丁 WindowsCE
初学DA /AD 感受 顺便请教
我是通过研究我们的开发版,和作历年的竞赛题,运用到AD/DA转换的 AD/DA除了正常的数据采集与把数据转化为模拟信号外,还有没有更深的用法呢。 初学DA/AD感受顺便请教...
歹匕示申 单片机
C2000浮点运算注意事项——CPU和CLA的差异及误差处理技巧
C28x+FPU架构的C2000微处理器在原有的C28x定点CPU的基础上加入了一些寄存器和指令,来支持IEEE单精度浮点数的运算。对于在定点微处理器上编写的程序,浮点C2000也完全兼容,不需要对程序做出改动。浮点处理器相对于定点处理器有如下好处:编程更简单性能更优,比如除法,开方,FFT和IIR滤波等算法运算效率更高。程序鲁棒性更强。 一、IEEE754格式的浮点数C28x+FPU的单精度浮点数遵循IEEE754格式。它包括:1位符号位:0表示正数,1表示负数。8位阶码23位尾数 31...
alan000345 微控制器 MCU

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved