电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

CD4512BCM

器件型号:CD4512BCM
厂商名称:Fairchild
厂商官网:http://www.fairchildsemi.com/
下载文档

器件描述

8-Input Digital Multiplexer

文档预览

CD4512BCM器件文档内容

                                                                                                      October 1987              CD4512BC 8-Channel Buffered Data Selector
                                                                                                      Revised January 1999

CD4512BC
8-Channel Buffered Data Selector

General Description                                              Features

The CD4512BC buffered 8-channel data selector is a com-          s Wide supply voltage range: 3.0V to 15V
plementary MOS (CMOS) circuit constructed with N- and            s High noise immunity: 0.45 VDD (typ.)
P-channel enhancement mode transistors. This data selec-         s 3-STATE output
tor is primarily used as a digital signal multiplexer selecting  s Low quiescent power dissipation:
1 of 8 inputs and routing the signal to a 3-STATE output. A
high level at the Inhibit input forces a low level at the out-         0.25 W/package (typ.) @ VCC = 5.0V
put. A high level at the Output Enable (OE) input forces the     s Plug-in replacement for Motorola MC14512
output into the 3-STATE condition. Low levels at both the
Inhibit and (OE) inputs allow normal operation.

Ordering Code:

Order Number Package Number                                      Package Description

CD4512BCM  M16A              16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow Body

CD4512BCN  N16E              16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide

Devices also available in Tape and Reel. Specify by appending suffix "X" to the ordering code.

Connection Diagram                                               Truth Table

Pin Assignments for SOIC and DIP                                 Address Inputs                       Control Inputs  Output
                  Top View                                                                                               Z
                                                                 C                              B  A  Inhibit OE         X0
                                                                                                                        X1
                                                                 0                              0  0  0  0              X2
                                                                                                                        X3
                                                                 0                              0  1  0  0               X4
                                                                                                                        X5
                                                                 0                              1  0  0  0              X6
                                                                                                                        X7
                                                                 0                              1  1  0  0                0

                                                                 1                              0  0  0  0             Hi-Z

                                                                 1                              0  1  0  0

                                                                 1                              1  0  0  0

                                                                 1                              1  1  0  0

                                                                 2                              1  1  1  0

                                                                 2                              2  2  2  1

                                                                 2 = Don't care
                                                                 Hi-Z = 3-STATE condition
                                                                 Xn = Data at input n

1999 Fairchild Semiconductor Corporation DS005993.prf                                                  www.fairchildsemi.com
CD4512BC  Logic Diagram

          www.fairchildsemi.com  2
Absolute Maximum Ratings(Note 1)                                     Recommended Operating                                                     CD4512BC
                                                                     Conditions (Note 2)
(Note 2)

Supply Voltage (VDD)                    -0.5 to +18 VDC              DC Supply Voltage (V DD)                      3.0 to 15 VDC
Input Voltage (VIN)             -0.5 to VDD + 0.5 VDC
Storage Temperature Range (TS)                                       Input Voltage (VIN)                           0 to VDD VDC
Power Dissipation (P D)               -65C to +150C
                                                                     Operating Temperature Range (TA)              -40C to +85C
   Dual-In-Line                                   700 mW
                                                  500 mW             Note 1: "Absolute Maximum Ratings" are those values beyond which the
   Small Outline                                                     safety of the device cannot be guaranteed. They are not meant to imply
                                                     260C           that the devices should be operated at these limits. The Recommended
Lead Temperature, (TL)                                               Operating Conditions and Electrical Characteristics table provide condi-
   (Soldering, 10 seconds)                                           tions for actual device operation.

                                                                     Note 2: VSS = 0V unless otherwise specified.

DC Electrical Characteristics (Note 2)

Symbol            Parameter                           Conditions          -40C                  +25C                  +85C        Units
                                                                      Min Max                                       Min Max
                                                                                          Min Typ Max                                 A
                                                                                  20                                           150    A
IDD     Quiescent Device        VDD = 5V, VIN = VDD or VSS                        40             0.005 20                      300    A
                                                                                  80                                           600     V
        Current                 VDD = 10V, VIN = VDD or VSS                     0.05             0.010 40                      0.05    V
                                                                                0.05                                           0.05    V
                                VDD = 15V, VIN = VDD or VSS                     0.05             0.015 80                      0.05    V
                                                                     4.95                                          4.95                V
VOL     LOW Level               VDD = 5V                             9.95                        0 0.05            9.95                V
                                                                     14.95                                         14.95               V
        Output Voltage          VDD = 10V |IOL| < 1 A                           1.5             0 0.05                        1.5     V
                                                                                 3.0                                            3.0     V
                                VDD = 15V                                         4.0            0 0.05                        4.0     V
                                                                      3.5                                           3.5                V
VOH     HIGH Level              VDD = 5V                              7.0                 4.95 5.0                  7.0                V
                                                                     11.0                                          11.0               mA
        Output Voltage          VDD = 10V |I OH| < 1 A              0.52                 9.95 10.0                0.36               mA
                                                                       1.3                                          0.9               mA
                                VDD = 15V                             3.6                 14.95 15.0                 2.4              mA
                                                                     -0.2                                          -0.12              mA
VIL     LOW Level               VDD = 5V, VO = 0.5V                   -0.5                       2.25 1.5           -0.3              mA
                                                                     -1.4                                           -1.0              A
        Input Voltage           VDD = 10V, VO = 1.0V                            -0.3             4.50 3.0                      -1.0   A
                                                                                  0.3                                           1.0   A
                                VDD = 15V, VO = 1.5V                            1.0             6.75 4.0                     7.5

VIH     HIGH Level              VDD = 5V, VO = 4.5V                                       3.5 2.75

        Input Voltage           VDD = 10V, VO = 9.0V                                      7.0 5.50

                                VDD = 15V, VO = 13.5V                                     11.0 8.25

IOL     LOW Level Output        VDD = 5V, VO = 0.4V                                       0.44 0.78

        Current                 VDD = 10V, VO = 0.5V                                      1.1 2.0

        (Note 3)                VDD = 15V, VO = 1.5V                                      3.4 7.8

IOH     HIGH Level Output       VDD = 5V, VO = 4.6V                                       -0.16

        Current                 VDD = 10V, VO = 9.5                                       -0.4

        (Note 3)                VDD = 15V, V O = 13.5V                                    -1.2

IIN     Input Current           VDD = 15V, VIN = 0V                                              -10-5   -0.3
                                                                                                  10-5   0.3
                                VDD = 15V, VIN = 15V                                             10 -5  1.0

IOZ     3-STATE                 VDD = 15V, VO = 0V

        Output Current          VDD = 15V, VO = 15V

Note 3: IOH and IOL are tested one output at a time.

                                                                  3                                                www.fairchildsemi.com
CD4512BC  AC Electrical Characteristics (Note 4)

          TA = 25C, tr = tf = 20 ns, CL = 50 pF

          Symbol  Parameter                                    Conditions            CD4512BM         CD4512BC                                           Units
                                                                              Min Typ Max      Min Typ Max
                                                                                                                                                           ns
          tPHL    Propagation Delay                 VDD = 5V                  225 500          225 750                                                     ns
                                                    VDD = 10V                                                                                              ns
                  HIGH-to-LOW Level                 VDD = 15V                 75   175         75   200                                                    ns
                                                    VDD = 5V                                                                                               ns
                                                    VDD = 10V                 57   130         57   150                                                    ns
                                                    VDD = 15V                                                                                              ns
          tPLH    Propagation Delay                 VDD = 5V                  225 500          225 750                                                     ns
                                                    VDD = 10V                                                                                              ns
                  LOW-to-HIGH Level                 VDD = 15V                 75   175         75   200                                                    ns
                                                    VDD = 5V                                                                                               ns
                                                    VDD = 10V                 57   130         57   150                                                    ns
                                                    VDD = 15V                                                                                              ns
          tTHL, tTLH Transition Time                VDD = 5V                  70   200         70   200                                                    ns
                                                    VDD = 10V                                                                                              ns
                                                    VDD = 15V                 35   100         35   100                                                    pF
                                                    (Note 5)                                                                                               pF
                                                                              25   80          25   80
                                                    (Note 5)                                                                                               pF
          tPHZ, tPLZ Propagation Delay into                                   50   125         50   125
                          3-STATE from Logic Level
                                                                              25   75          25   75

                                                                              19   60          19   60

          tPZH, tPZL Propagation Delay to Logic                               50   125         50   125
                          Level from 3-STATE
                                                                              25   75          25   75

                                                                              19   60          19   60

          CIN     Input Capacitance                                           7.5  15          7.5  15
          COUT    3-STATE Output
                  Capacitance                                                 7.5  15          7.5  15

          CPD     Power Dissipation Capacity        (Note 6)                  150              150

          Note 4: AC Parameters are guaranteed by DC correlated testing.

          Note 5: Capacitance guaranteed by periodic testing.

          Note 6: CPD determines the no load AC power of any CMOS device. For complete explanation, see Family Characteristics Application Note, AN-90.

          www.fairchildsemi.com                                            4
Typical Application                                                                             CD4512BC

                                          Serial Data Routing Interface

AC Test Circuit and Switching Time Waveforms

Input Connections for tr, tf, tPLH, tPHL

                                          Test  Inhibit  A  X0
                                            1     PG
                                            2    GND     GND VDD
                                            3    GND      PG VDD
                                                         GND PG

                                                5                        www.fairchildsemi.com
CD4512BC  3-STATE AC Test Circuit and Switching Time Waveforms

          Switch Positions for 3-STATE Test                             S1     S2      S3      S4
                                                                      Open   Closed  Closed   Open
                                                              Test   Closed   Open    Open   Closed
                                                              tPHZ   Closed  Open     Open   Closed
                                                               tPLZ   Open   Closed  Closed   Open
                                                               tPZL
                                                               tPZH

          www.fairchildsemi.com                                              6
Physical Dimensions inches (millimeters) unless otherwise noted                                                               CD4512BC

                           16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Wide
                                                                 Package Number M16A

7                                                                                                      www.fairchildsemi.com
CD4512BC 8-Channel Buffered Data Selector  Physical Dimensions inches (millimeters) unless otherwise noted (Continued)

                                                                        16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
                                                                                                            Package Number N16E

                                           LIFE SUPPORT POLICY

                                           FAIRCHILD'S PRODUCTS ARE NOT AUTHORIZED FOR USE AS CRITICAL COMPONENTS IN LIFE SUPPORT
                                           DEVICES OR SYSTEMS WITHOUT THE EXPRESS WRITTEN APPROVAL OF THE PRESIDENT OF FAIRCHILD
                                           SEMICONDUCTOR CORPORATION. As used herein:

                                           1. Life support devices or systems are devices or systems        2. A critical component in any component of a life support
                                               which, (a) are intended for surgical implant into the            device or system whose failure to perform can be rea-
                                               body, or (b) support or sustain life, and (c) whose failure      sonably expected to cause the failure of the life support
                                               to perform when properly used in accordance with                 device or system, or to affect its safety or effectiveness.
                                               instructions for use provided in the labeling, can be rea-
                                               sonably expected to result in a significant injury to the                                                 www.fairchildsemi.com
                                               user.

                                           Fairchild does not assume any responsibility for use of any circuitry described, no circuit patent licenses are implied and Fairchild reserves the right at any time without notice to change said circuitry and specifications.
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved