厂商名称:Intersil ( Renesas )



                      Data Sheet                                                             CD4504BT

                                                                            July 1999 File Number 4623.1

CMOS Hex Voltage Level Shifter for                                Features
Operation                                                          QML Class T, Per MIL-PRF-38535

Intersil's Satellite Applications FlowTM (SAF) devices are fully   Radiation Performance
tested and guaranteed to 100kRAD total dose. These QML               - Gamma Dose () 1 x 105 RAD(Si)
Class T devices are processed to a standard flow intended            - SEP Effective LET > 75 MEV/gm/cm2
to meet the cost and shorter lead-time needs of large
volume satellite manufacturers, while maintaining a high          Independence of Power Supply Sequence Considerations
level of reliability.                                                - VCC Can Exceed VDD
                                                                     - Input Signals can Exceed Both VCC and VDD
CD4504BT Hex Voltage Level Shifter consists of six circuits
which shift input signals from the VCC logic level to the VDD      Up and Down Level Shifting Capability
logic level. To shift TTL signals to CMOS logic levels, the
SELECT input is at the VCC HIGH logic state. When the             Shiftable Input Threshold for Either CMOS or TTL
SELECT input is at a LOW logic state, each circuit translates        Compatibility
signals from one CMOS level to another.
                                                                   100% Tested for Quiescent Current at 20V
                                                                   5V, 10V and 15V Parametric Ratings
Specifications for Rad Hard QML devices are controlled by
the Defense Supply Center in Columbus (DSCC). The SMD             Standardized Symmetrical Output Characteristics
numbers listed below must be used when ordering.
Detailed Electrical Specifications for the CD4504BT are
contained in SMD 5962-96665. A "hot-link" is provided from                  CD4504BT (SBDIP), CDIP2-T16
our website for downloading.                                                              TOP VIEW
                                                                             VCC 1           16 VDD
Intersil's Quality Management Plan (QM Plan), listing all                   AOUT 2           15 FOUT
Class T screening operations, is also available on our                                       14 FIN
website.                                                                       AIN 3         13 SELECT                                        BOUT 4           12 EOUT
                                                                                             11 EIN
Ordering Information                                                           BIN 5         10 DOUT
                                                                            COUT 6            9 DIN

                                                                               CIN 7
                                                                              VSS 8

ORDERING                PART      TEMP.                                     CD4504BT (FLATPACK), CDFP4-16
NUMBER               NUMBER      RANGE                                                      TOP VIEW


5962R9666501TEC  CD4504BDTR   -55 to 125

5962R9666501TXC  CD4504BKTR   -55 to 125                           VCC                1  16                VDD
                                                                  AOUT                                     FOUT
NOTE: Minimum order quantity for -T is 150 units through                              2  15                FIN
distribution, or 450 units direct.                                   AIN                                   SELECT
                                                                  BOUT                3  14
                                                                     BIN              4  13                EIN
                                                                  COUT                                     DOUT
                                                                                      5  12                DIN
                                                                    VSS               6  11

                                                                                      7  10

                                                                                      8  9

                 1            CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.

                                                         or 407-727-9207 | Copyright Intersil Corporation 1999

                                                                  Satellite Applications FlowTM (SAF) is a trademark of Intersil Corporation.

Functional Diagram                                                                                 VCC   LEVEL   VDD
                                                                                                        SHIFTER                OUT
                  VDD                                                        IN
                                                                                                                       (2, 4, 6, 10, 12, 15)
                                     ALL INPUTS ARE PROTECTED         (3, 5, 7, 9, 11, 14)

                                                  BY CMOS PROTECTION                     TTL/CMOS                VCC = PIN 1
                                                  NETWORK                             MODE SELECT                VDD = PIN 16
                                              VSS                     SELECT                                     VSS = PIN 8

Die Characteristics                    CD4504BT

DIE DIMENSIONS:                                        PASSIVATION:
    (2540m x 1753m x 533m 25.4m)                      Type: Phosphorus Doped Silox (SiO2)
    100 x 69 x 21mils 1mil
                                                       Thickness: 13.0k 2.6k
    Type: Al                                           WORST CASE CURRENT DENSITY:
                                                           < 2.0e5 A/cm2
   Thickness: 12.5k 1.5k
                                                       TRANSISTOR COUNT:
SUBSTRATE POTENTIAL:                                       72
    Leave Floating or Tie to VDD
    Bond Pad #16 (VDD) First                           PROCESS:
                                                           Bulk CMOS
    Silicon                               CD4504BT

Metallization Mask Layout



All Intersil semiconductor products are manufactured, assembled and tested under ISO9000 quality systems certification.

Intersil semiconductor products are sold by description only. Intersil Corporation reserves the right to make changes in circuit design and/or specifications at any time with-
out notice. Accordingly, the reader is cautioned to verify that data sheets are current before placing orders. Information furnished by Intersil is believed to be accurate and
reliable. However, no responsibility is assumed by Intersil or its subsidiaries for its use; nor for any infringements of patents or other rights of third parties which may result
from its use. No license is granted by implication or otherwise under any patent or patent rights of Intersil or its subsidiaries.

For information regarding Intersil Corporation and its products, see web site

Sales Office Headquarters

NORTH AMERICA                          EUROPE                  ASIA
Intersil Corporation                   Intersil SA             Intersil (Taiwan) Ltd.
P. O. Box 883, Mail Stop 53-204        Mercure Center          7F-6, No. 101 Fu Hsing North Road
Melbourne, FL 32902                    100, Rue de la Fusee    Taipei, Taiwan
TEL: (407) 724-7000                    1130 Brussels, Belgium  Republic of China
FAX: (407) 724-7240                    TEL: (32) 2.724.2111    TEL: (886) 2 2716 9310
                                       FAX: (32) 2.724.22.05   FAX: (886) 2 2715 3029

This datasheet has been downloaded from:

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company



About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017, Inc. All rights reserved