电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

CD40174BCM

器件型号:CD40174BCM
器件类别:半导体    逻辑   
厂商名称:Fairchild
厂商官网:http://www.fairchildsemi.com/
下载文档

器件描述

4000/14000/40000 SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PDIP16

4000/14000/40000 系列, 正边沿触发D触发器, 实输出, PDIP16

参数
CD40174BCM功能数量 1
CD40174BCM端子数量 16
CD40174BCM最大工作温度 125 Cel
CD40174BCM最小工作温度 -55 Cel
CD40174BCM最大供电/工作电压 15 V
CD40174BCM最小供电/工作电压 3 V
CD40174BCM额定供电电压 5 V
CD40174BCM加工封装描述 0.300 INCH, PLASTIC, MS-001, DIP-16
CD40174BCM无铅 Yes
CD40174BCM欧盟RoHS规范 Yes
CD40174BCM状态 ACTIVE
CD40174BCM包装形状 RECTANGULAR
CD40174BCM包装尺寸 IN-LINE
CD40174BCM端子形式 THROUGH-HOLE
CD40174BCM端子间距 2.54 mm
CD40174BCM端子涂层 NOT SPECIFIED
CD40174BCM端子位置 DUAL
CD40174BCM包装材料 PLASTIC/EPOXY
CD40174BCM温度等级 MILITARY
CD40174BCM系列 4000/14000/40000
CD40174BCM逻辑IC类型 D FLIP-FLOP
CD40174BCM位数 6
CD40174BCM输出极性 TRUE
CD40174BCM传播延迟TPD 300 ns
CD40174BCM触发器类型 POSITIVE EDGE
CD40174BCM最大-最小频率 6 MHz

CD40174BCM器件文档内容

                                                                                                           October 1987                               CD40174BC CD40175BC Hex D-Type Flip-Flop Quad D-Type Flip-Flop
                                                                                                           Revised July 1999

CD40174BC CD40175BC
Hex D-Type Flip-Flop Quad D-Type Flip-Flop

General Description                                               Features

The CD40174BC consists of six positive-edge triggered D-          s Wide supply voltage range: 3V to 15V
type flip-flops; the true outputs from each flip-flop are exter-  s High noise immunity: 0.45 VDD (typ.)
nally available. The CD40175BC consists of four positive-         s Low power TTL compatibility:
edge triggered D-type flip-flops; both the true and comple-
ment outputs from each flip-flop are externally available.              fan out of 2 driving 74L or 1 driving 74 LS
                                                                  s Equivalent to MC14174B, MC14175B
All flip-flops are controlled by a common clock and a com-        s Equivalent to MM74C174, MM74C175
mon clear. Information at the D inputs meeting the set-up
time requirements is transferred to the Q outputs on the
positive-going edge of the clock pulse. The clearing opera-
tion, enabled by a negative pulse at Clear input, clears all
Q outputs to logical "0" and Q s (CD40175BC only) to logi-
cal "1".

All inputs are protected from static discharge by diode
clamps to VDD and VSS.

Ordering Code:

Order Number Package Number                                       Package Description

CD40174BCM  M16A             16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow Body

CD40174BCN  N16E             16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide

CD40175BCM  M16A             16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow Body

CD40175BCN  N16E             16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide

Devices also available in Tape and Reel. Specify by appending the suffix letter "X" to the ordering code.

Connection Diagrams

                             Pin Assignments for DIP and SOIC

            CD40174B                                                                                       CD40175B

                                   Top View                                                                Top View
1999 Fairchild Semiconductor Corporation DS005987                                                                            www.fairchildsemi.com
CD40174BC CD40175BC  Truth Table

                                                                    Inputs         Outputs

                                                             Clear  Clock   D  Q            Q

                                                                                   (Note 1)

                                                             L      X       X  L            H

                                                             H              H  H            L

                                                             H              L  L            H

                                                             H      H       X  NC           NC

                                                             H      L       X  NC           NC

                       H = HIGH Level
                       L = LOW Level
                       X = Irrelevant
                        = Transition from LOW-to-HIGH level

                       NC = No change

                       Note 1: Q for CD40175B only

                       www.fairchildsemi.com                                2
Absolute Maximum Ratings(Note 2)                                     Recommended Operating                                                       CD40174BC CD40175BC
                                                                     Conditions (Note 3)
(Note 3)

     DC Supply Voltage (VDD)                   -0.5V to +18V         DC Supply Voltage (VDD)                       3V to 15 VDC
     Input Voltage (VIN)             -0.5V to VDD +0.5VDC
     Storage Temperature Range (TS)                                  Input Voltage (VIN)                           0V to VDD VDC
     Power Dissipation (PD)                 -65C to +150C
                                                                     Operating Temperature Range (TA)              -40C to +85C
        Dual-In-Line                                   700 mW
                                                       500 mW        Note 2: "Absolute Maximum Ratings" are those values beyond which the
        Small Outline                                                safety of the device cannot be guaranteed. They are not meant to imply
                                                          260C      that the devices should be operated at these limits. The tables of "Recom-
     Lead Temperature (TL)                                           mended Operating Conditions" and "Electrical Characteristics" provide con-
        (Soldering, 10 seconds)                                      ditions for actual device operation.

                                                                     Note 3: VSS = 0V unless otherwise specified.

DC Electrical Characteristics (Note 3)

CD40174BC/CD40175BC

Symbol           Parameter                            Conditions          -40C            Min   +25C  Max             +85C       Units
                                                                      Min Max                     Typ     4         Min Max
IDD     Quiescent Device             VDD = 5V, VIN = VDD or VSS                           4.95            8                          A
                                                                                   4      9.95      5     16                    30   A
        Current                      VDD = 10V, VIN = VDD or VSS                   8      14.95    10                           60   A
                                                                                  16               15   0.05                   120    V
                                     VDD = 15V, VIN = VDD or VSS                0.05       3.5          0.05                  0.05    V
                                                                                0.05       7.0    0.88  0.05                  0.05    V
VOL     LOW Level                    VDD = 5V                                   0.05      11.0    2.25                        0.05    V
                                                                     4.95                 0.44     8.8   1.5       4.95               V
        Output Voltage               VDD = 10V                       9.95                  1.1   -0.88   3.0       9.95               V
                                                                     14.95                 3.0   -2.25   4.0       14.95              V
                                     VDD = 15V                                   1.5      -0.44   -8.8                         1.5    V
                                                                                 3.0      -1.1   -10-5  -0.30                  3.0    V
VOH     HIGH Level                   VDD = 5V                                    4.0      -3.0    10-5  0.30                   4.0    V
                                                                      3.5                                           3.5               V
        Output Voltage               VDD = 10V                        7.0                                           7.0               V
                                                                     11.0                                          11.0              mA
                                     VDD = 15V                       0.52                                          0.36              mA
                                                                      1.3                                           0.9              mA
VIL     LOW Level                    VDD = 5V, VO = 0.5V or 4.5V      3.6                                           2.4              mA
                                                                     -0.52                                         -0.36             mA
        Input Voltage                VDD = 10V, VO = 1V or 9V        -1.3                                          -0.9              mA
                                                                     -3.6                                          -2.4              A
                                     VDD = 15V, VO = 1.5V or 13.5V              -0.30                                         -1.0   A
                                                                                0.30                                           1.0
VIH     HIGH Level                   VDD = 5V, VO = 0.5V or 4.5V

        Input Voltage                VDD = 10V, VO = 1V or 9V

                                     VDD = 15V, VO = 1.5V or 13.5V

IOL     LOW Level Output             VDD = 5V, VO = 0.4V

        Current (Note 4)             VDD = 10V, VO = 0.5V

                                     VDD = 15V, VO = 1.5V

IOH     HIGH Level Output            VDD = 5V, VO = 4.6V

        Current (Note 4)             VDD = 10V, VO = 9.5V

                                     VDD = 15V, VO = 13.5V

IIN     Input Current                VDD = 15V, VIN = 0V

                                     VDD = 15V, VIN = 15V

Note 4: IOH and IOL are tested one output at a time.

                                                                  3                                                www.fairchildsemi.com
CD40174BC CD40175BC  AC Electrical Characteristics (Note 5)

                       TA = 25C, CL = 50 pF, RL = 200k and tr = tf = 20 ns, unless otherwise specified

                            Symbol            Parameter                                Conditions        Min  Typ  Max  Units

                       tPHL, tPLH   Propagation Delay Time to a          VDD = 5V                             190  300   ns
                       tPHL         Logical "0" or Logical "1" from      VDD = 10V                                       ns
                       tPLH         Clock to Q or Q (CD40175 Only)       VDD = 15V                            75   110   ns
                       tSU          Propagation Delay Time to a          VDD = 5V                                        ns
                       tH           Logical "0" from Clear to Q          VDD = 10V                            60   90    ns
                       tTHL, tTLH   Propagation Delay Time to a Logical  VDD = 15V                                       ns
                       tWH, tWL     "1" from Clear to Q (CD40175 Only)   VDD = 5V                             180  300   ns
                       tWL          Time Prior to Clock Pulse that       VDD = 10V                                       ns
                       tRCL         Data must be Present                 VDD = 15V                            70   110   ns
                       tfCL         Time after Clock Pulse that          VDD = 5V                                        ns
                       fCL          Data Must be Held                    VDD = 10V                            60   90    ns
                       CIN          Transition Time                      VDD = 15V                                       ns
                                                                         VDD = 5V                             230  400   ns
                                    Minimum Clock Pulse Width            VDD = 10V                                       ns
                                                                         VDD = 15V                            90   150   ns
                                    Minimum Clear Pulse Width            VDD = 5V                                        ns
                                                                         VDD = 10V                            75   120   ns
                                    Maximum Clock Rise Time              VDD = 15V                                       ns
                                                                         VDD = 5V                             45   100   ns
                                    Maximum Clock Fall Time              VDD = 10V                                       ns
                                                                         VDD = 15V                            15   40    ns
                                    Maximum Clock Frequency              VDD = 5V                                        ns
                                                                         VDD = 10V                            13   35    ns
                                    Input Capacitance                    VDD = 15V                                       ns
                                                                         VDD = 5V                             -11  0     s
                                                                         VDD = 10V                                       s
                                                                         VDD = 15V                            -4   0     s
                                                                         VDD = 5V                                        s
                                                                         VDD = 10V                            -3   0     s
                                                                         VDD = 15V                                       s
                                                                         VDD = 5V                             100  200  MHz
                                                                         VDD = 10V                                      MHz
                                                                         VDD = 15V                            50   100  MHz
                                                                         Clear Input                                     pF
                                                                                                              40   80    pF
                                                                         Other Input
                                                                                                              130  250

                                                                                                              45   100

                                                                                                              40   80

                                                                                                              120  250

                                                                                                              45   100

                                                                                                              40   80

                                                                                                         15

                                                                                                         5.0

                                                                                                         5.0

                                                                                                         15   50

                                                                                                         5.0  50

                                                                                                         5.0  50

                                                                                                         2.0  3.5

                                                                                                         5.0  10

                                                                                                         6.0  12

                                                                                                              10   15

                                                                                                              5.0  7.5

                       CPD          Power Dissipation                    Per Package (Note 6)                 130       pF

                       Note 5: AC Parameters are guaranteed by DC correlated testing.

                       Note 6: CPD determines the no load AC power consumption of any CMOS device. For complete explanation, see 74C Family Characteristics application
                       note, AN-90.

                       www.fairchildsemi.com                                           4
Switching Time Waveforms                            CD40174BC CD40175BC

tr = tf = 20 ns

                          5  www.fairchildsemi.com
CD40174BC CD40175BC  Physical Dimensions inches (millimeters) unless otherwise noted

                                            16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow Body
                                                                                        Package Number M16A

                       www.fairchildsemi.com  6
Physical Dimensions inches (millimeters) unless otherwise noted (Continued)                                                             CD40174BC CD40175BC Hex D-Type Flip-Flop Quad D-Type Flip-Flop

16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
                                    Package Number N16E

Fairchild does not assume any responsibility for use of any circuitry described, no circuit patent licenses are implied and
Fairchild reserves the right at any time without notice to change said circuitry and specifications.

LIFE SUPPORT POLICY

FAIRCHILD'S PRODUCTS ARE NOT AUTHORIZED FOR USE AS CRITICAL COMPONENTS IN LIFE SUPPORT
DEVICES OR SYSTEMS WITHOUT THE EXPRESS WRITTEN APPROVAL OF THE PRESIDENT OF FAIRCHILD
SEMICONDUCTOR CORPORATION. As used herein:

1. Life support devices or systems are devices or systems           2. A critical component in any component of a life support
    which, (a) are intended for surgical implant into the               device or system whose failure to perform can be rea-
    body, or (b) support or sustain life, and (c) whose failure         sonably expected to cause the failure of the life support
    to perform when properly used in accordance with                    device or system, or to affect its safety or effectiveness.
    instructions for use provided in the labeling, can be rea-
    sonably expected to result in a significant injury to the                                                    www.fairchildsemi.com
    user.

                                                                 7           www.fairchildsemi.com
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
电动机如何选择交流接触器、空开、过热继电器
电机如何配线?选用断路器,热继电器? 如何根据电机的功率,考虑电机的额定电压,电流配线,选用断路器,热继电器 三相二百二电机,千瓦三点五安培。 常用三百八电机,一个千瓦两安培。 低压六百六电机,千瓦一点二安培。 高压三千伏电机,四个千瓦一安培。 高压六千伏电机,八个千瓦一安培。 一台三相电机,...
一世轮回 综合技术交流
看看大家离智能摄像头&智能手机镜头有多远?
活动详情>>邀请小伙伴一起学AM437x,好礼有你! 邀请人被邀请人ketosewangjuncai_tyketoseliuyongsheng_meketosewangweili_1978ketosezhuli_xyketosebaianping_qdly6277895liqi120150ly6277895胡椒豆王ly6277895kwormsly6277895hust_oe_liuweily6277895yunni19ly6277895vslyu若不弃永相惜东瑞ing若不弃永相惜...
maylove DSP 与 ARM 处理器
IWebbrowser2
hr=CoCreateInstance(CLSID_WebBrowser,NULL, CLSCTX_INPROC_SERVER|CLSCTX_INPROC_HANDLER, IID_IUnknown,(LPVOID*...
流氓学电子 嵌入式系统
有段ARM汇编代码不理解,请高手指点.
IMPORT|Image$$RO$$Limit| IMPORT|Image$$RW$$Base| &n...
leejiee ARM技术
水库控制系统资料
本帖最后由兰博于2019-7-1914:30编辑 摘要 在水资源利用方面,对流量、水质等参数的测量非常重要,但很多水库资源在高山地区,难以对其进行实时监测。无线通讯技术的迅速发展和普及,为远程监控系统的实现提供了理想的平台,因此越来越多的水文站把基于无线通讯技术的监控系统作为水利系统自动化管理的新手段。而随着水利自动化技术不断发展,水利系统的自动化水平逐步提高,各水库都能通过远程监控系统逐渐实现少人、无人监管的管理模式,以提高生产效益。...
兰博 电子竞赛
七种三极管集电极直流电路工作原理分析7
本帖最后由tiankai001于2019-1-811:12编辑 七、变形集电极直流电路下图是一种三极管集电极直流电路的变形电路。电路中的Q1是NPN型三极管,采用正极性直流电压+V供电,R1是三极管Q1固定式偏置电阻,T1是变压器,它的一次绕组L1接在三极管Q1集电极回路中。根据集电极直流电路分析方法可知,Q1管集电极与直流工作电压+V端之间有两个元器件,一是变压器T1的一次绕组T1,二是电容器C1,在这一电路中,集电极回路中没有电阻。由于电容器具有隔开直流电的特性,所以电容器C...
tiankai001 模拟电子

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved